WO2014128892A1 - プリント基板及びプリント基板の製造方法 - Google Patents

プリント基板及びプリント基板の製造方法 Download PDF

Info

Publication number
WO2014128892A1
WO2014128892A1 PCT/JP2013/054386 JP2013054386W WO2014128892A1 WO 2014128892 A1 WO2014128892 A1 WO 2014128892A1 JP 2013054386 W JP2013054386 W JP 2013054386W WO 2014128892 A1 WO2014128892 A1 WO 2014128892A1
Authority
WO
WIPO (PCT)
Prior art keywords
holes
circuit board
printed circuit
hole
communication hole
Prior art date
Application number
PCT/JP2013/054386
Other languages
English (en)
French (fr)
Inventor
斉司 吉永
Original Assignee
株式会社Pfu
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社Pfu filed Critical 株式会社Pfu
Priority to PCT/JP2013/054386 priority Critical patent/WO2014128892A1/ja
Publication of WO2014128892A1 publication Critical patent/WO2014128892A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09636Details of adjacent, not connected vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/0242Cutting around hole, e.g. for disconnecting land or Plated Through-Hole [PTH] or for partly removing a PTH
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections

Definitions

  • the present invention relates to a printed circuit board and a printed circuit board manufacturing method.
  • the printed circuit board on which electronic components are mounted has a large number of input / output pins for power supply, ground, data transmission, and control signals in order to increase the speed, functionality, and integration of the electronic components.
  • printed circuit boards have been mounted with high density in order to mount a plurality of electronic components having various functions on a single circuit board. For this reason, the printed circuit board uses a plurality of layers to draw out signal lines in order to connect the input / output pins of each electronic component.
  • the printed circuit board is formed over a plurality of conductor layers and plated on the inner surface. By forming through holes to be processed, signals can be transmitted between a plurality of layers (for example, see Patent Document 1).
  • the present invention has been made in view of the above, and an object of the present invention is to provide a printed circuit board and a printed circuit board manufacturing method capable of reducing the distance between the through holes without short-circuiting the through holes. To do.
  • the printed circuit board according to the present invention is formed as a hole that penetrates the insulating layer and has a conductive inner surface layer formed on the inner surface, and is disposed on both sides of the insulating layer.
  • the conductive layer is provided through the conductive inner surface layer and penetrates the insulating layer at a position between the adjacent through holes and communicates with both of the adjacent through holes to provide the insulation.
  • a communication hole that is a hole that allows the through holes to communicate with each other over the thickness direction of the layer.
  • a printed circuit board manufacturing method includes a through-hole formed by forming a hole penetrating an insulating layer in which a conductive layer is disposed on both sides.
  • the printed circuit board and the printed circuit board manufacturing method according to the present invention have an effect that the distance between the through holes can be reduced without short-circuiting the through holes.
  • FIG. 1 is a schematic diagram of a printed circuit board according to an embodiment.
  • FIG. 2 is a cross-sectional view taken along the line AA in FIG.
  • FIG. 3 is an explanatory diagram of the communication holes that allow the through holes to communicate with each other.
  • FIG. 4 is an explanatory view showing the relationship of the through holes before making the communication holes.
  • FIG. 5 is an explanatory diagram showing the material of the printed circuit board before lamination.
  • FIG. 6 is an explanatory view showing a state after the etching process.
  • FIG. 7 is an explanatory diagram when the material is multilayered.
  • FIG. 8 is an explanatory view showing a state before processing the through hole.
  • FIG. 9 is an explanatory diagram of through hole drilling.
  • FIG. 1 is a schematic diagram of a printed circuit board according to an embodiment.
  • FIG. 2 is a cross-sectional view taken along the line AA in FIG.
  • FIG. 3 is an explanatory diagram of the communication holes that allow the through holes
  • FIG. 10 is an explanatory view of the processing for forming the conductive inner surface layer.
  • FIG. 11 is an explanatory view showing a state after the etching process.
  • FIG. 12 is an explanatory view after processing the communication holes.
  • FIG. 13 is an explanatory view showing a state after cleaning the communication holes.
  • FIG. 14 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram when the communication hole is other than a circle.
  • FIG. 15 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram when the communication hole is other than a circle.
  • FIG. 16 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram when the communication hole is other than a circle.
  • FIG. 17 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram in the case where there are other than two through holes that are communicated by the communication holes.
  • FIG. 18 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram in the case where there are other than two through holes communicated with each other through the communication holes.
  • FIG. 17 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram when the communication hole is other than a circle.
  • FIG. 17 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram in the case where there are other than two through holes that are communicated by the communication holes.
  • FIG. 18 is a
  • FIG. 19 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram when the through holes are communicated with each other through a plurality of communication holes.
  • FIG. 20 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram in a case where through holes are communicated with each other through a plurality of communication holes.
  • FIG. 21 is a schematic diagram illustrating a modified example of the printed circuit board according to the embodiment, and is an explanatory diagram in a case where through holes are communicated with each other through a plurality of communication holes.
  • FIG. 1 is a schematic diagram of a printed circuit board according to an embodiment.
  • FIG. 2 is a cross-sectional view taken along the line AA in FIG.
  • the printed circuit board 1 shown in the figure is mounted by fixing a large number of electronic components (not shown) such as integrated circuits, resistors, and capacitors on the surface, and an electronic circuit is configured by providing electrical wiring between the electronic components. It is a plate-like device.
  • the printed circuit board 1 is composed of a plurality of layers, and electrical wiring is provided between the layers. Specifically, the printed circuit board 1 is provided with an insulating layer 5 made of an insulating resin in the form of a plate or a sheet, and the insulating layer 5 is laminated to form a plurality of layers. Has been.
  • each insulating layer 5 is formed with a conductive layer 10 made of a conductive metal material or the like on one side or both sides, and the printed circuit board 1 is electrically wired by the conductive layer 10.
  • the conductive layer 10 is formed with a wiring pattern capable of transmitting an electrical signal between electronic components mounted on the printed circuit board 1. That is, the conductive layer 10 formed on one side or both sides of each insulating layer 5 is formed with a desired wiring pattern not only on the surface of the printed circuit board 1 but also between the plurality of stacked insulating layers 5. .
  • the conductive layers 10 of different layers are electrically connected by a through hole 15 penetrating the insulating layer 5.
  • the through-hole 15 is formed as a circular hole through which the conductive inner surface layer 16 made of a conductive metal material or the like is formed while penetrating the insulating layer 5.
  • the through hole 15 that penetrates the insulating layer 5 penetrates the plurality of laminated insulating layers 5.
  • the through hole 15 is connected to the plurality of conductive layers 10 in different layers.
  • the through hole 15 has a conductive inner surface layer 16 on both surfaces of the different layers of the conductive layer 10, that is, the insulating layer 5. It is connected to a plurality of conductive layers 10 disposed on the side.
  • the conductive layer 10 formed in the vicinity of the through hole 15 includes a signal line 11 used for transmitting an electric signal between electronic components and a portion of the insulating layer 5 where the through hole 15 is opened. And a land 12 formed around and connected to the signal line 11.
  • the conductive inner surface layer 16 is connected to the land 12 in the conductive layer 10 of a different layer.
  • the plurality of conductive layers 10 and the conductive inner surface layer 16 are electrically connected, and the through holes 15 conduct the conductive layers 10 disposed on both sides of the insulating layer 5 by the conductive inner surface layer 16. It is possible to make it.
  • the conductive inner surface layer 16 of the through hole 15 is in a conductive state with respect to a plurality of different conductive layers 10.
  • FIG. 3 is an explanatory diagram of a communication hole that allows the through holes to communicate with each other.
  • a plurality of through holes 15 capable of conducting the conductive layers 10 of different layers are formed in this manner, but at least some of the adjacent through holes 15 are not connected to each other.
  • a communication hole 20 that is a hole that allows the through holes 15 to communicate with each other is formed.
  • the communication hole 20 passes through the insulating layer 5 at a position between the adjacent through holes 15. That is, the communication hole 20 is formed in the same direction as the through hole 15 with respect to the insulating layer 5. It is a hole.
  • the communication hole 20 formed in this way is a circular shape formed at a size and position that interferes with both adjacent through holes 15 when viewed in the direction in which the communication holes 20 and the through holes 15 are formed. It is a hole. For this reason, the communication hole 20 removes a part of the wall surface of the through hole 15 at the part of the two adjacent through holes 15 and the wall surface of the part of the communication hole 20 that covers the through hole 15 is the through hole. 15 is formed as a hole to be removed. Accordingly, the communication hole 20 is a hole connected to both the through holes 15 and communicates with both the through holes 15.
  • the communication hole 20 is a hole formed in the same direction as the through hole 15 with respect to the insulating layer 5, it communicates with both the through holes 15 in the thickness direction of the insulating layer 5. is doing. That is, the communication hole 20 is a hole that allows the through holes 15 to communicate with each other over the thickness direction of the insulating layer 5.
  • the part formed in the wall surface removed by the communication hole 20 among the conductive inner surface layers 16 of the two adjacent through holes 15 is removed by the communication hole 20 together with this wall surface.
  • the conductive inner surface layers 16 of both the through holes 15 communicating with each other through the communication holes 20 are divided by the communication holes 20 and insulated by the communication holes 20.
  • FIG. 4 is an explanatory diagram showing the relationship of the through holes before making the communication holes.
  • the communication holes 20 that allow the adjacent through holes 15 to communicate with each other are provided between the through holes 15 that are in a state in which the state before the communication holes 20 are opened is short-circuited. That is, the communication holes 20 are formed between the through holes 15 in a state where the lands 12 come into contact with each other due to the short distance between the through holes 15 and are short-circuited. As a result, the communication hole 20 that divides both the conductive inner surface layers 16 of the adjacent through holes 15 also divides the lands 12 formed around both the through holes 15.
  • the communication hole 20 has a size in the distance direction between the through holes 15 larger than the distance between the through holes 15.
  • the communication hole 20 has a diameter c of the communication hole 20 when the inner diameter of the through hole 15 not including the thickness of the conductive inner layer 16 is a and the gap of the through hole 15 is b (see FIG. 3). ) Is greater than or equal to the gap b.
  • the relationship between the inner diameter a of the through hole 15, the gap b between the through holes 15, and the inner diameter c of the communication hole 20 is b ⁇ c ⁇ a when a ⁇ b, and a ⁇ b Sometimes, it is formed so as to satisfy the relationship of b ⁇ c.
  • FIG. 5 is an explanatory diagram showing the material of the printed circuit board before lamination.
  • a plate-shaped core material 30 is used as the base of the printed circuit board 1.
  • the core material 30 is in a state in which a copper foil 31 is attached to both surfaces of a plate-like resin material.
  • the core material 30 becomes the insulating layer 5 and the copper foil 31 becomes the conductive layer 10.
  • FIG. 6 is an explanatory view showing a state after the etching process.
  • the copper foil 31 is formed into a desired circuit pattern such as forming a desired signal line 11 or land 12 by performing an etching process.
  • the etching process is performed by a known technique. For example, a circuit pattern printed on the circuit pattern of the conductive layer 10 is superimposed on the copper foil 31, exposed, developed, and removed to remove unnecessary portions of the copper foil 31.
  • the copper foil 31 is left in the shape of Thereby, the copper foil 31 is made into the conductive layer 10 having a desired circuit pattern.
  • FIG. 7 is an explanatory diagram when the material is multilayered.
  • FIG. 8 is an explanatory view showing a state before processing the through hole.
  • a multilayering process is performed.
  • a prepreg material 32 which is a sheet-like material in which fibers such as carbon fibers are coated with a resin is stacked on both surfaces of the core material 30, and a copper foil 31 is stacked on the prepreg material 32.
  • pressure is applied while heating (FIG. 7). Thereby, the prepreg material 32 is cured and the copper foil 31 is bonded to the prepreg material 32.
  • the conductive layer 10 and the insulating layer 5 can be obtained by superimposing the prepreg material 32 and the copper foil 31 on the core material 30 in this way. And a multi-layered material with alternating layers is formed (FIG. 8).
  • FIG. 9 is an explanatory view of through-hole drilling.
  • a drilling process for creating the through hole 15 is performed next.
  • a hole is formed by drilling a member in which the core material 30, the prepreg material 32, and the copper foil 31 are stacked in the thickness direction. That is, the member in which the insulating layer 5 and the conductive layer 10 are overlapped is drilled using the drill 40 that is a drilling member, and penetrates the insulating layer 5 in which the conductive layer 10 is disposed on both sides.
  • the through hole 15 is formed.
  • FIG. 10 is an explanatory view of the processing for forming the conductive inner surface layer.
  • a conductive inner surface layer 16 capable of conducting the conductive layers 10 on both sides of the insulating layer 5 is formed on the inner surface of the through hole 15.
  • the conductive inner surface layer 16 is formed by performing a plating process. Specifically, the plating layer 33 is formed on the entire surface of the multilayer member including the inner surface of the through hole 15 by plating the member in which the through hole 15 is formed.
  • FIG. 11 is an explanatory view showing a state after the etching process.
  • the desired signal line 11 or land 12 is formed by etching the plated layer 33 and the copper foil 31 on both sides of the member. Form into a pattern.
  • the portion of the plating layer 33 that overlaps the copper foil 31 becomes the conductive layer 10 when the printed circuit board 1 is completed. Therefore, the plating layer 33 that overlaps the copper foil 31 is etched together with the copper foil 31.
  • a desired circuit pattern is formed.
  • This etching process is performed by a known method in the same manner as the etching process performed on the copper foil 31 attached to both surfaces of the core material 30, and unnecessary portions of the plating layer 33 and the copper foil 31 are removed.
  • the plating layer 33 and the copper foil 31 are left in the shape of the circuit pattern. Thereby, the plating layer 33 and the copper foil 31 are formed into the conductive layer 10 having a desired circuit pattern.
  • FIG. 12 is an explanatory view after processing the communication holes.
  • a drilling process is performed on the communication hole 20 that is a hole that penetrates the insulating layer 5 at a position between the adjacent through holes 15 and communicates with both the adjacent through holes 15.
  • the drilling of the communication hole 20 is performed by drilling the stacked members in the thickness direction using a drill 45 that is a drilling member.
  • the communication hole 20 opened using the drill 45 interferes with both adjacent through holes 15, and the stacked members are removed so as to remove some wall surfaces of both through holes 15. It can be drilled through.
  • the communication hole 20 becomes a hole that communicates with both of the through holes 15 in the thickness direction of the insulating layer 5, and the communication hole 20 has a thickness of the insulating layer 5 through the communication hole 20.
  • the through holes 15 communicate with each other over the direction.
  • the conductive inner surface layers 16 of the adjacent through holes 15 are divided by the communication holes 20, and the lands 12 formed around the through holes 15 are divided. As a result, the conductive inner surface layers 16 and the lands 12 of the adjacent through holes 15 are insulated from each other.
  • the communication holes 20 that allow the through holes 15 to communicate with each other as described above can be formed, for example, between the through holes 15 that are in a state where the state before the communication holes 20 are opened is short-circuited. Further, the communication hole 20 is opened using a drill 45 that can make the size of the communication hole 20 in the distance direction between the through holes 15 larger than the distance between the through holes 15.
  • FIG. 13 is an explanatory view showing a state after cleaning the communication holes.
  • a finishing surface treatment is performed. That is, since the shavings 35 (see FIG. 12) and the like at the time of drilling are attached in the state where the communication hole 20 is opened, cleaning is performed to remove these. For this cleaning, for example, air may be blown off, cleaning with liquid, or shavings 35 may be removed using a cloth or the like.
  • the printed circuit board 1 according to the present embodiment is configured as described above, and the operation thereof will be described below.
  • each part of the conductive layer 10 is energized according to the content of the process. For example, an electrical signal between electrical signals is transmitted by the signal line 11.
  • a part of the signal line 11 is in conduction with the conductive inner surface layer 16 of the through hole 15 via the land 12, and the conductive inner surface layer 16 is in conduction with a plurality of different conductive layers 10. Therefore, the signal line 11 is in conduction with the other signal lines 11 through the conductive inner surface layer 16. For this reason, the electrical signal transmitted by the signal line 11 passes not only through the conductive layer 10 of the same layer but also through the conductive inner surface layer 16 of the through hole 15 to the conductive layer 10 of another layer through the insulating layer 5. Is also possible.
  • communication holes 20 are formed between some adjacent through holes 15.
  • the communication holes 20 are formed between the through holes 15 in a state where the state before the communication holes 20 are short-circuited due to the close interval between the through holes 15.
  • the conductive inner surface layers 16 and the lands 12 are separated by a communication hole 20.
  • the electric signal transmitted between the conductive layers 10 of different layers through the conductive inner surface layer 16 of the through hole 15 is not transmitted to the conductive inner surface layer 16 of the adjacent through hole 15. That is, the electrical signal transmitted by the signal line 11 is not transmitted to the adjacent signal line 11 via the conductive inner surface layer 16, but is transmitted only to the signal line 11 of a different layer via the conductive inner surface layer 16. .
  • the insulating layer 5 between the through holes 15 is removed, and this portion becomes an air layer. For this reason, the stray capacitance of the through hole 15 is reduced.
  • two adjacent signal lines 11 are used as differential signal signal lines 11 and a differential signal is transmitted through the conductive inner surface layer 16 of the adjacent through-hole 15, a decrease in impedance is suppressed. Can be transmitted without deterioration.
  • the printed circuit board 1 insulates the conductive inner surface layers 16 of the through holes 15 by connecting the adjacent through holes 15 through the communication holes 20 in the thickness direction of the insulating layer 5. be able to. As a result, the interval between the through holes 15 can be reduced without causing a short circuit between the through holes 15.
  • the communication holes 20 are formed between the through holes 15 in this way, the conductive inner surface layers 16 are insulated from each other, and the interval between the through holes 15 is reduced, thereby reducing the interval between the signal lines 11. Can do. Further, by insulating the conductive inner surface layers 16 by the communication holes 20, the interval between the adjacent through holes 15 can be made narrower than the manufacturing error. That is, when the communication hole 20 is not formed, the adjacent through holes 15 need to be spaced apart from each other, including manufacturing errors, but are adjacent to each other by forming the communication hole 20. The interval between the through holes 15 can be made narrower than this manufacturing error. As a result, higher integration of electronic components and downsizing of the printed circuit board can be achieved more reliably.
  • the communication hole 20 can be easily formed by making the communication hole 20 circular, and the communication hole 20 can be formed with high accuracy, the conductive inner surface layers 16 of the through holes 15 can be formed with each other. Insulation can be performed more reliably. As a result, the interval between the through holes 15 can be reduced more easily and reliably in a state where the through holes 15 are insulated from each other.
  • the through holes 15 are insulated without increasing the interval between the through holes 15. be able to. As a result, higher integration of electronic components and downsizing of the printed circuit board can be achieved more reliably.
  • the communication hole 20 has a larger size in the distance direction between the through holes 15 than the distance between the through holes 15, the through holes 15 can be more reliably insulated. As a result, the interval between the through holes 15 can be reduced more reliably without short circuiting between the through holes 15.
  • the through holes 15 having the conductive inner surface layer 16 conducting to the two signal lines 11 for differential signals are communicated with each other through the communication hole 20, it is possible to suppress a decrease in impedance and suppress deterioration in signal quality.
  • a high-quality printed circuit board 1 that can perform more reliable processing can be realized.
  • the through hole 15 is formed to form the conductive inner surface layer 16, and then communicated with both adjacent through holes 15 in the thickness direction of the insulating layer 5. Since the communication hole 20 that allows the through holes 15 to communicate with each other is formed, the conductive inner surface layers 16 of the through holes 15 can be insulated. As a result, the interval between the through holes 15 can be reduced without causing a short circuit between the through holes 15.
  • the communication hole 20 is formed in a circular shape, but the communication hole 20 may be formed in a shape other than a circular shape.
  • FIG. 14 to FIG. 16 are schematic views showing modified examples of the printed circuit board according to the embodiment, and are explanatory diagrams when the communication hole is other than a circle.
  • the communication hole 20 may have a size c in the distance direction between the through holes 15 and a size d in a direction other than the distance direction.
  • the communication hole 20 may be formed as a square hole as shown in FIG. 14, or may be formed as a hexagonal hole as shown in FIG.
  • the communication hole 20 may be formed with a hole other than a circle or a polygon, and for example, may be formed with an elliptical hole as shown in FIG.
  • the drill 45 is moved in the direction along the printed circuit board 1 in the state where the hole is formed in the printed circuit board 1 with the drill 45, and the size in the moving direction is increased. By increasing the thickness, a desired shape can be obtained.
  • the communication hole 20 is formed by making the size c in the distance direction between the through holes 15 different from the size d in the direction other than the distance direction, thereby forming the communication hole 20. It is possible to reduce the influence on other parts. Thereby, according to the positional relationship between the through holes 15 and the positional relationship of the conductive layer 10 such as the signal line 11, the through holes 15 can be communicated with each other in a more appropriate form.
  • the communication hole 20 communicates the two through holes 15, but the number of the through holes 15 communicated by the communication hole 20 may be other than two.
  • FIG. 17 and FIG. 18 are schematic views showing a modified example of the printed circuit board according to the embodiment, and are explanatory diagrams in the case where there are other than two through holes communicated with each other through the communication holes.
  • the communication holes 20 may allow three or more through holes 15 to communicate with each other. For example, as illustrated in FIG. 17, three communication holes 20 may communicate with each other through one communication hole 20. As shown in FIG. 4, the four through holes 15 may be communicated with each other through one communication hole 20.
  • the communication holes 20 are formed with a size and a position that can insulate the conductive inner surface layers 16 of all the through holes 15 to be communicated. .
  • interval of many more through-holes 15 can be made small, and high integration of an electronic component and size reduction of a printed circuit board can be achieved.
  • the plurality of through holes 15 are communicated with each other through one communication hole 20, but a plurality of communication holes 20 that allow the through holes 15 to communicate with each other may be provided.
  • FIG. 19 to FIG. 21 are schematic views showing modified examples of the printed circuit board according to the embodiment, and are explanatory diagrams when through holes are communicated with each other through a plurality of communication holes.
  • the communication holes 20 are provided at a plurality of locations between the adjacent through holes 15, for example, as shown in FIG. 19, two communication that interferes with each other between the two adjacent through holes 15.
  • the holes 20 may be formed side by side in a direction orthogonal to the distance direction between the through holes 15.
  • the three through holes 15 are adjacent to each other at a short distance, as shown in FIG. 20, the three through holes 15 are in communication with each other with the three communication holes 20 that interfere with each other.
  • the communication hole 20 may be formed.
  • the four through holes 15 are adjacent to each other at a short distance, as shown in FIG. 21, the four through holes 15 communicate with each other through the four communicating holes 20 that interfere with each other.
  • the communication hole 20 may be formed.
  • the through holes 15 can be formed in a more appropriate form according to the positional relationship between the through holes 15 and the positional relationship of the conductive layer 10 such as the signal line 11.
  • the holes 15 can be communicated with each other.
  • the communication holes 20 can be formed using any size without depending on the size of the location where the drill 45 is insulated. Can do.
  • the manufacturing method of the printed circuit board 1 and the printed circuit board 1 may combine the structure and method used by embodiment mentioned above and the modification suitably, or may use other than the structure and method mentioned above. .
  • the through holes 15 having the conductive inner surface layers 16 that conduct the conductive layers 10 disposed on both sides of the insulating layer 5 are communicated with each other through the communication holes 20 to form the conductive inner surface layer 16. By insulating each other, the interval between the through holes 15 can be reduced without short-circuiting the through holes 15.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

 スルーホール15同士が短絡することなく、スルーホール15同士の間隔を小さくすることのできるプリント基板1を実現するために、プリント基板1に、絶縁層5を貫通すると共に内面に導電内面層16が形成される穴として形成され、絶縁層5の両面側に配設される導電層10同士を導電内面層16によって導通させるスルーホール15と、隣り合うスルーホール15同士の間の位置で絶縁層5を貫通すると共に、隣り合う双方のスルーホール15に連通し、絶縁層5の厚さ方向に亘ってスルーホール15同士を連通させる穴である連通穴20と、を備える。

Description

プリント基板及びプリント基板の製造方法
 本発明は、プリント基板及びプリント基板の製造方法に関する。
 電子部品を実装するプリント基板は、電子部品の高速化や高機能化、高集積化のため、電源、グランド、データ送信、制御信号の入出力ピンを多数有している。また、プリント基板は、様々な機能を有した複数の電子部品を一枚の回路基板に実装するために、高密度実装化が行われている。このため、プリント基板は、各電子部品の入出力ピンを接続するために、複数層を使って信号線の引き出しをしており、例えば、複数の導体層に亘って形成されると共に内面にメッキ処理が施されるスルーホールを形成することにより、複数の層間で信号を伝達することが可能になっている(例えば、特許文献1参照)。
特開2012-129350号公報
 ここで、電子部品の高集積化やプリント基板の小型化を図る場合には、基板上の導線同士やスルーホール同士の間隔を小さくする必要がある。しかし、スルーホール同士の間隔を小さくした際に、隣り合うスルーホール同士が近付き過ぎると、プリント基板の製造誤差の範囲に収まらなくなることが考えられる。この場合、スルーホール同士が短絡する虞があるため、スルーホール同士の間隙を製造誤差以上に確保する必要がある。このため、スルーホール同士が短絡することなく、スルーホール同士の間隔を小さくすることは、大変困難なものとなっていた。
 本発明は、上記に鑑みてなされたものであって、スルーホール同士が短絡することなく、スルーホール同士の間隔を小さくすることのできるプリント基板及びプリント基板の製造方法を提供することを目的とする。
 上述した課題を解決し、目的を達成するために、本発明に係るプリント基板は、絶縁層を貫通すると共に内面に導電内面層が形成される穴として形成され、前記絶縁層の両面側に配設される導電層同士を前記導電内面層によって導通させるスルーホールと、隣り合う前記スルーホール同士の間の位置で前記絶縁層を貫通すると共に、隣り合う双方の前記スルーホールに連通し、前記絶縁層の厚さ方向に亘って前記スルーホール同士を連通させる穴である連通穴と、を備える。
 また、上述した課題を解決し、目的を達成するために、本発明に係るプリント基板の製造方法は、両面側に導電層が配設される絶縁層を貫通する穴を形成することによりスルーホールを形成する手順と、前記スルーホールの内面に、前記絶縁層の両面側の前記導電層同士を導通させることができる導電内面層を形成する手順と、隣り合う前記スルーホール同士の間の位置で前記絶縁層を貫通すると共に、隣り合う双方の前記スルーホールに連通し、前記絶縁層の厚さ方向に亘って前記スルーホール同士を連通させる穴である連通穴をあける手順と、を含む。
 本発明に係るプリント基板及びプリント基板の製造方法は、スルーホール同士が短絡することなく、スルーホール同士の間隔を小さくすることができる、という効果を奏する。
図1は、実施形態に係るプリント基板の模式図である。 図2は、図1のA-A断面図である。 図3は、スルーホール同士を連通させる連通穴についての説明図である。 図4は、連通穴をあける前のスルーホールの関係を示す説明図である。 図5は、積層前のプリント基板の材料を示す説明図である。 図6は、エッチング処理後の状態を示す説明図である。 図7は、材料を多層化する際の説明図である。 図8は、スルーホールの加工を行う前の状態を示す説明図である。 図9は、スルーホールの穴あけ加工の説明図である。 図10は、導電内面層を形成する処理加工についての説明図である。 図11は、エッチング処理後の状態を示す説明図である。 図12は、連通穴の加工後の説明図である。 図13は、連通穴のクリーニング後の状態を示す説明図である。 図14は、実施形態に係るプリント基板の変形例を示す模式図であり、連通穴が円形以外の場合の説明図である。 図15は、実施形態に係るプリント基板の変形例を示す模式図であり、連通穴が円形以外の場合の説明図である。 図16は、実施形態に係るプリント基板の変形例を示す模式図であり、連通穴が円形以外の場合の説明図である。 図17は、実施形態に係るプリント基板の変形例を示す模式図であり、連通穴で連通させるスルーホールが2つ以外の場合の説明図である。 図18は、実施形態に係るプリント基板の変形例を示す模式図であり、連通穴で連通させるスルーホールが2つ以外の場合の説明図である。 図19は、実施形態に係るプリント基板の変形例を示す模式図であり、複数の連通穴でスルーホール同士を連通させる場合の説明図である。 図20は、実施形態に係るプリント基板の変形例を示す模式図であり、複数の連通穴でスルーホール同士を連通させる場合の説明図である。 図21は、実施形態に係るプリント基板の変形例を示す模式図であり、複数の連通穴でスルーホール同士を連通させる場合の説明図である。
 以下に、本発明に係るプリント基板及びプリント基板の製造方法の実施形態を図面に基づいて詳細に説明する。なお、この実施形態によりこの発明が限定されるものではない。また、下記実施形態における構成要素には、当業者が置換可能かつ容易なもの、或いは実質的に同一のものが含まれる。
 〔実施形態〕
 図1は、実施形態に係るプリント基板の模式図である。図2は、図1のA-A断面図である。同図に示すプリント基板1は、集積回路や抵抗器、コンデンサ等の多数の電子部品(図示省略)を表面に固定することにより実装し、電子部品間に電気配線を施すことによって電子回路を構成する板状の装置になっている。このプリント基板1は、複数の層からなり、層間にも電気配線が施されている。具体的には、プリント基板1は、絶縁性を有する樹脂からなる絶縁層5が、板状、またはシート状に設けられており、この絶縁層5が積層されることにより、複数の層で形成されている。
 また、各絶縁層5には、片面、或いは両面に、導電性を有する金属材料等からなる導電層10が形成されており、プリント基板1は、導電層10により電気配線が施されている。このため、導電層10は、プリント基板1に実装される電子部品間での電気信号の伝達等が可能な配線パターンで形成されている。つまり、各絶縁層5の片面、或いは両面に形成される導電層10は、プリント基板1の表面のみでなく、積層される複数の絶縁層5の層間にも所望の配線パターンで形成されている。
 これらの層間に形成される導電層10は、絶縁層5を貫通するスルーホール15により、異なる層同士の導電層10が電気的に接続されている。詳しくは、スルーホール15は、絶縁層5を貫通すると共に、内面に導電性を有する金属材料等からなる導電内面層16が形成される円形の穴として形成されている。このように絶縁層5を貫通するスルーホール15は、積層される複数の絶縁層5を貫通している。
 また、スルーホール15は、異なる層の複数の導電層10に対して接続されており、このためスルーホール15は、導電内面層16が、異なる層の導電層10、即ち、絶縁層5の両面側に配設される複数の導電層10に接続されている。具体的には、スルーホール15の近傍に形成される導電層10は、電子部品間での電気信号の伝達に用いられる信号ライン11と、絶縁層5におけるスルーホール15が開口されている部分の周囲に形成されると共に信号ライン11が接続されるランド12と、を有している。スルーホール15は、導電内面層16が、異なる層の導電層10におけるランド12に接続されている。このため、複数の導電層10と導電内面層16とは電気的に接続されており、スルーホール15は、絶縁層5の両面側に配設される導電層10同士を導電内面層16によって導通させることが可能になっている。換言すると、スルーホール15の導電内面層16は、複数の異なる導電層10に対して導通状態になっている。
 図3は、スルーホール同士を連通させる連通穴についての説明図である。プリント基板1には、このように異なる層の導電層10同士を導通させることが可能なスルーホール15が複数形成されているが、少なくとも一部の隣り合うスルーホール15同士の間には、このスルーホール15同士を連通させる穴である連通穴20が形成されている。この連通穴20は、隣り合うスルーホール15同士の間の位置で絶縁層5を貫通しており、即ち、連通穴20は、絶縁層5に対して、スルーホール15と同じ向きで形成された穴になっている。
 このように形成される連通穴20は、連通穴20やスルーホール15の形成方向に見た場合に、隣り合う双方のスルーホール15に対して干渉する大きさ、及び位置で形成される円形の穴になっている。このため、連通穴20は、隣り合う双方のスルーホール15にかかった部分がスルーホール15の壁面の一部を除去すると共に、連通穴20においてスルーホール15にかかっている部分の壁面がスルーホール15に除去される穴として形成されている。これにより、連通穴20は、この双方のスルーホール15に繋がった穴になっており、双方のスルーホール15に連通している。
 また、連通穴20は、絶縁層5に対して、スルーホール15と同じ向きで形成された穴になっているため、絶縁層5の厚さ方向に亘って双方のスルーホール15に対して連通している。即ち、連通穴20は、絶縁層5の厚さ方向に亘って、この双方のスルーホール15同士を連通させる穴になっている。
 また、隣り合う双方のスルーホール15の導電内面層16のうち、連通穴20によって除去される壁面に形成されている部分は、この壁面と共に連通穴20によって除去されている。このため、連通穴20を介して連通している双方のスルーホール15の双方の導電内面層16は、連通穴20によって分断されており、連通穴20によって絶縁されている。
 図4は、連通穴をあける前のスルーホールの関係を示す説明図である。隣り合うスルーホール15同士を連通させる連通穴20は、連通穴20をあける前の状態が短絡する状態であるスルーホール15同士の間にあける。即ち、連通穴20は、スルーホール15同士の距離が近いことによりランド12同士が接触し、短絡する状態のスルーホール15同士の間にあける。これにより、隣り合うスルーホール15の双方の導電内面層16を分断する連通穴20は、双方のスルーホール15の周囲に形成されるランド12同士も分断する。
 さらに、連通穴20は、スルーホール15同士間の距離方向における大きさがスルーホール15同士間の距離よりも大きくなっている。具体的には、連通穴20は、導電内面層16の厚さを含まないスルーホール15の内径をaとし、スルーホール15の間隙をbとした場合における連通穴20の直径c(図3参照)が、間隙b以上になっている。詳しくは、スルーホール15の内径aと、スルーホール15同士の間隙bと、連通穴20の内径cとの関係は、a≧bのときは、b≦c≦aになり、a<bのときは、b≦cの関係になるように形成されている。
 次に、これらのスルーホール15と連通穴20とが形成されるプリント基板1の製造方法について説明する。図5は、積層前のプリント基板の材料を示す説明図である。プリント基板1の製造時には、プリント基板1のベースとして、板状のコア材30が用いられる。このコア材30は、板状の樹脂材料の両面に、銅箔31が貼り付けられた状態になっている。プリント基板1の完成時には、コア材30は絶縁層5になり、銅箔31は導電層10になる。
 図6は、エッチング処理後の状態を示す説明図である。銅箔31は、エッチング処理を施すことにより、所望の信号ライン11やランド12を形成する等の所望の回路パターンに形成する。エッチング処理は公知の手法で行われ、例えば、導電層10の回路パターンを印刷したフィルムを銅箔31に重ね合わせて露光し、現像して銅箔31の不要部分を除去することにより、回路パターンの形状で銅箔31を残す。これにより、銅箔31を、所望の回路パターンの導電層10にする。
 図7は、材料を多層化する際の説明図である。図8は、スルーホールの加工を行う前の状態を示す説明図である。銅箔31に対してエッチング処理を行ったら、次に、多層化の処理を行う。多層化する際には、コア材30の両面から、炭素繊維等の繊維が樹脂によって被覆されているシート状の材料であるプリプレグ材32を重ね、さらにプリプレグ材32に対して銅箔31を重ね合わせた状態で、加熱しながら加圧する(図7)。これにより、プリプレグ材32を硬化させると共に、銅箔31をプリプレグ材32に接着させる。プリプレグ材32は、絶縁層5になり、銅箔31は導電層10になるため、このようにコア材30にプリプレグ材32と銅箔31とを重ね合わせることにより、導電層10と絶縁層5とが交互に重ねられた多層の材料が形成される(図8)。
 図9は、スルーホールの穴あけ加工の説明図である。導電層10と絶縁層5とが重ね合うように形成したら、次に、スルーホール15を作成するための穴あけ加工をする。この穴あけ加工は、コア材30とプリプレグ材32、銅箔31が重ねられた部材に対して、厚さ方向にドリル加工をすることにより、穴をあける。即ち、絶縁層5と導電層10とが重ねられた部材に対して、穴あけ部材であるドリル40を用いて穴あけ加工を行い、両面側に導電層10が配設される絶縁層5を貫通する穴を形成することにより、スルーホール15を形成する。
 図10は、導電内面層を形成する処理加工についての説明図である。穴あけ加工を行ったら、次に、スルーホール15の内面に、絶縁層5の両面側の導電層10同士を導通させることができる導電内面層16を形成する。この導電内面層16は、メッキ処理を施すことにより形成する。具体的には、スルーホール15が形成された部材に対してメッキ処理を施すことにより、スルーホール15の内面を含む多層の部材の表面全体に、メッキ層33を形成する。
 図11は、エッチング処理後の状態を示す説明図である。多層の部材に対してメッキ処理を行ったら、次に、部材の両面のメッキ層33と銅箔31にエッチング処理を施すことにより、所望の信号ライン11やランド12を形成する等の所望の回路パターンに形成する。つまり、メッキ層33のうち、銅箔31と重なっている部分は、プリント基板1の完成時には導電層10になるため、銅箔31と重なっているメッキ層33は、銅箔31と共にエッチング処理によって所望の回路パターンに形成する。このエッチング処理は、コア材30の両面に貼り付けられた銅箔31に対してエッチング処理を行った場合と同様に公知の手法で行い、メッキ層33と銅箔31の不要部分を除去することにより、回路パターンの形状でメッキ層33と銅箔31を残す。これにより、メッキ層33と銅箔31を、所望の回路パターンの導電層10にする。
 図12は、連通穴の加工後の説明図である。エッチング処理を行ったら、次に、隣り合うスルーホール15同士の間の位置で絶縁層5を貫通すると共に、隣り合う双方のスルーホール15に連通する穴である連通穴20の穴あけ加工をする。この連通穴20の穴あけ加工は、積層された部材に対して、穴あけ部材であるドリル45を用いて厚さ方向にドリル加工をすることにより行う。
 このように、ドリル45を用いてあけられる連通穴20は、隣り合う双方のスルーホール15に対して干渉し、双方のスルーホール15の一部の壁面を除去するように、積層された部材を貫通してあけられる。これにより、連通穴20は、絶縁層5の厚さ方向に亘って双方のスルーホール15に対して連通する穴となり、連通穴20は、当該連通穴20を介して、絶縁層5の厚さ方向に亘ってスルーホール15同士を連通させる。
 また、連通穴20を形成することにより、隣り合うスルーホール15の導電内面層16同士を連通穴20によって分断し、スルーホール15の周囲に形成されるランド12同士を分断する。これにより、隣り合うスルーホール15の導電内面層16同士やランド12同士を絶縁する。
 このようにスルーホール15同士を連通させる連通穴20は、例えば、連通穴20をあける前の状態が短絡する状態であるスルーホール15同士の間にあける。また、連通穴20は、スルーホール15同士間の距離方向における連通穴20の大きさを、スルーホール15同士間の距離よりも大きくすることができるドリル45を用いてあけられる。
 図13は、連通穴のクリーニング後の状態を示す説明図である。連通穴20をあけたら、仕上げの表面処理を行う。即ち、連通穴20をあけた状態では、穴あけ時の削りかす35(図12参照)等が付着しているため、これらを除去するためのクリーニングを行う。このクリーニングは、例えば、エアで吹き飛ばしてもよく、液体で洗浄したり、布等を用いて削りかす35を除去したりしてもよい。
 本実施形態に係るプリント基板1は、以上のごとき構成からなり、以下、その作用について説明する。このプリント基板1を用いて種々の電気処理を行う場合には、処理の内容に応じて、導電層10の各部が通電する。例えば、電気信号間の電気信号は、信号ライン11によって伝達される。
 また、信号ライン11の一部はランド12を介して、スルーホール15の導電内面層16と導通状態になっており、導電内面層16は、複数の異なる導電層10に対して導通状態になっているため、信号ライン11は、導電内面層16を介して他の信号ライン11と導通状態になっている。このため、信号ライン11によって伝達される電気信号は、同じ層の導電層10のみでなく、スルーホール15の導電内面層16を介することにより絶縁層5を超えて他の層の導電層10への伝達も可能になっている。
 また、プリント基板1には、一部の隣り合うスルーホール15同士の間に連通穴20が形成されている。この連通穴20は、スルーホール15同士の間隔が近いことにより、連通穴20をあける前の状態が短絡する状態のスルーホール15同士の間にあけられているが、この隣り合うスルーホール15の導電内面層16同士やランド12同士は、連通穴20によって分断されている。
 これにより、スルーホール15の導電内面層16を介して異なる層の導電層10同士で伝達される電気信号は、隣り合うスルーホール15の導電内面層16には伝達されない。即ち、信号ライン11によって伝達される電気信号は、隣接する信号ライン11には導電内面層16を介しては伝達されず、異なる層の信号ライン11にのみ導電内面層16を介して伝達される。
 また、隣り合うスルーホール15を連通穴20で連通することにより、スルーホール15間の絶縁層5は取り除かれ、この部分は空気層になる。このため、スルーホール15の浮遊容量が低減する。これにより、隣り合う2つの信号ライン11をディファレンシャル信号用の信号ライン11とし、隣り合うスルーホール15の導電内面層16でディファレンシャル信号を伝達する場合に、インピーダンスの低下が抑制されるため、信号品質が劣化することなく伝達できる。
 以上の実施形態に係るプリント基板1は、連通穴20により、隣り合うスルーホール15同士を絶縁層5の厚さ方向に亘って連通させることにより、スルーホール15の導電内面層16同士を絶縁することができる。この結果、スルーホール15同士が短絡することなく、スルーホール15同士の間隔を小さくすることができる。
 また、このようにスルーホール15同士の間に連通穴20を形成し、導電内面層16同士を絶縁してスルーホール15同士の間隔を小さくすることにより、信号ライン11同士の間隔を小さくすることができる。また、導電内面層16同士を連通穴20で絶縁することにより、隣り合うスルーホール15同士の間隔を、製造誤差より狭くすることができる。つまり、連通穴20を形成しない場合には、隣り合うスルーホール15同士は、製造誤差を含めてスルーホール15が短絡しない間隔にする必要があるが、連通穴20を形成することにより、隣り合うスルーホール15同士の間隔を、この製造誤差より狭くすることができる。これらの結果、より確実に、電子部品の高集積化やプリント基板の小型化を図ることができる。
 また、連通穴20を円形にすることにより、連通穴20を容易に形成することができ、且つ、精度よく連通穴20を形成することができるので、スルーホール15の導電内面層16同士を、より確実に絶縁することができる。この結果、より容易に、且つ、確実に、スルーホール15同士を絶縁させた状態でスルーホール15同士の間隔を小さくすることができる。
 また、連通穴20は、連通穴20をあける前の状態が短絡する状態であるスルーホール15同士の間にあけるため、スルーホール15同士の間隔を大きくすることなく、スルーホール15同士を絶縁させることができる。この結果、より確実に、電子部品の高集積化やプリント基板の小型化を図ることができる。
 また、連通穴20は、スルーホール15同士間の距離方向における大きさがスルーホール15同士間の距離よりも大きくなっているため、スルーホール15同士を、より確実に絶縁させることができる。この結果、より確実に、スルーホール15同士が短絡することなく、スルーホール15同士の間隔を小さくすることができる。
 また、ディファレンシャル信号用の2つの信号ライン11に導通する導電内面層16を有するスルーホール15同士を連通穴20で連通することより、インピーダンスの低下を抑制して信号品質の劣化を抑制できるため、より確実な処理を行うことのできる高品質なプリント基板1を実現することができる。
 また、以上の実施形態に係るプリント基板1の製造方法は、スルーホール15を形成して導電内面層16を形成した後、隣り合う双方のスルーホール15に連通して絶縁層5の厚さ方向に亘ってスルーホール15同士を連通させる連通穴20をあけるため、スルーホール15の導電内面層16同士を絶縁することができる。この結果、スルーホール15同士が短絡することなく、スルーホール15同士の間隔を小さくすることができる。
 〔変形例〕
 なお、上述した実施形態に係るプリント基板1では、連通穴20は円形で形成していたが、連通穴20は円形以外で形成してもよい。図14~図16は、実施形態に係るプリント基板の変形例を示す模式図であり、連通穴が円形以外の場合の説明図である。連通穴20は、スルーホール15同士間の距離方向における大きさcと、この距離方向以外の方向における大きさdとが異なっていてもよい。例えば、連通穴20は図14に示すように四角形の穴で形成してもよく、図15に示すように六角形の穴で形成してもよい。また、連通穴20は円形や多角形以外の穴で形成してもよく、例えば、図16に示すように楕円の穴で形成してもよい。
 連通穴20を、円形以外の形状で形成する場合には、例えば、ドリル45でプリント基板1に穴をあけた状態でドリル45をプリント基板1に沿った方向に移動させて、移動方向の大きさを大きくすることにより、所望の形状にすることができる。これらのように、連通穴20は、スルーホール15同士間の距離方向における大きさcと、この距離方向以外の方向における大きさdとを異ならせて形成することにより、連通穴20を形成することによる他の部分への影響を軽減することができる。これにより、スルーホール15同士の位置関係や信号ライン11等の導電層10の位置関係に合わせて、より適切な形態でスルーホール15同士を連通させることができる。
 また、上述した実施形態に係るプリント基板1では、連通穴20は2つのスルーホール15同士を連通させていたが、連通穴20で連通させるスルーホール15は2つ以外でもよい。図17、図18は、実施形態に係るプリント基板の変形例を示す模式図であり、連通穴で連通させるスルーホールが2つ以外の場合の説明図である。連通穴20は、3つ以上のスルーホール15同士を連通させてもよく、例えば、図17に示すように、1つの連通穴20で3つのスルーホール15を互いに連通させてもよく、図18に示すように、1つの連通穴20で4つのスルーホール15を互いに連通させてもよい。これらのように連通穴20で3つ以上のスルーホール15同士を連通させる場合には、連通穴20は、連通させる全てのスルーホール15の導電内面層16同士を絶縁できる大きさや位置で形成する。これにより、より多くのスルーホール15同士の間隔を小さくすることができ、電子部品の高集積化やプリント基板の小型化を図ることができる。
 また、上述した実施形態に係るプリント基板1では、1つの連通穴20で複数のスルーホール15同士を連通させていたが、スルーホール15同士を連通させる連通穴20は複数でもよい。図19~図21は、実施形態に係るプリント基板の変形例を示す模式図であり、複数の連通穴でスルーホール同士を連通させる場合の説明図である。連通穴20を、隣り合うスルーホール15同士の間の複数の箇所にあける場合には、例えば、図19に示すように、隣り合う2つスルーホール15同士の間に、互いに干渉する2つの連通穴20を、スルーホール15同士の距離方向に直交する方向に並べてあけてもよい。
 また、3つのスルーホール15が近い距離で隣り合っている場合には、図20に示すように、互いに干渉する3つの連通穴20で、3つのスルーホール15同士が全て連通し合うように、連通穴20を形成してもよい。同様に、4つのスルーホール15が近い距離で隣り合っている場合には、図21に示すように、干渉し合う4つの連通穴20で、4つのスルーホール15同士が全て連通し合うように、連通穴20を形成してもよい。これらのように、複数の連通穴20でスルーホール15同士を連通させることにより、スルーホール15同士の位置関係や信号ライン11等の導電層10の位置関係に合わせて、より適切な形態でスルーホール15同士を連通させることができる。また、スルーホール15同士を連通させる連通穴20を複数にすることにより、ドリル45のサイズが絶縁させた場所のサイズに依存することなく、任意のサイズを使用して連通穴20を形成することができる。
 また、プリント基板1及びプリント基板1の製造方法は、上述した実施形態、及び変形例で用いられている構成や手法を適宜組み合わせてもよく、または、上述した構成や手法以外を用いてもよい。プリント基板1の形態に関わらず、絶縁層5の両面側に配設される導電層10同士を導通させる導電内面層16を有するスルーホール15同士を、連通穴20で連通させて導電内面層16同士を絶縁させることにより、スルーホール15同士が短絡することなく、スルーホール15同士の間隔を小さくすることができる。
 1 プリント基板
 5 絶縁層
 10 導電層
 11 信号ライン
 12 ランド
 15 スルーホール
 16 導電内面層
 20 連通穴
 30 コア材
 31 銅箔
 32 プリプレグ材
 33 メッキ層
 35 削りかす
 40、45 ドリル(穴あけ部材)

Claims (11)

  1.  絶縁層を貫通すると共に内面に導電内面層が形成される穴として形成され、前記絶縁層の両面側に配設される導電層同士を前記導電内面層によって導通させるスルーホールと、
     隣り合う前記スルーホール同士の間の位置で前記絶縁層を貫通すると共に、隣り合う双方の前記スルーホールに連通し、前記絶縁層の厚さ方向に亘って前記スルーホール同士を連通させる穴である連通穴と、
     を備えることを特徴とするプリント基板。
  2.  前記連通穴は円形である請求項1に記載のプリント基板。
  3.  前記連通穴は、前記スルーホール同士間の距離方向における大きさと、該距離方向以外の方向における大きさが異なっている請求項1に記載のプリント基板。
  4.  前記連通穴は、3つ以上の前記スルーホール同士を連通させる請求項1~3のいずれか1項に記載のプリント基板。
  5.  前記連通穴は、前記連通穴をあける前の状態が短絡する状態である前記スルーホール同士の間にあける請求項1~4のいずれか1項に記載のプリント基板。
  6.  前記連通穴は、前記スルーホール同士間の距離方向における大きさが前記スルーホール同士間の距離よりも大きくなっている請求項1~5のいずれか1項に記載のプリント基板。
  7.  両面側に導電層が配設される絶縁層を貫通する穴を形成することによりスルーホールを形成する手順と、
     前記スルーホールの内面に、前記絶縁層の両面側の前記導電層同士を導通させることができる導電内面層を形成する手順と、
     隣り合う前記スルーホール同士の間の位置で前記絶縁層を貫通すると共に、隣り合う双方の前記スルーホールに連通し、前記絶縁層の厚さ方向に亘って前記スルーホール同士を連通させる穴である連通穴をあける手順と、
     を含むことを特徴とするプリント基板の製造方法。
  8.  前記連通穴は、隣り合う前記スルーホール同士の間の複数の箇所にあける請求項7に記載のプリント基板の製造方法。
  9.  前記連通穴は、穴あけ部材で基板に穴をあけた状態で前記穴あけ部材を前記基板に沿った方向に移動させて、移動方向の大きさを大きくする請求項7または8に記載のプリント基板の製造方法。
  10.  前記連通穴は、前記連通穴をあける前の状態が短絡する状態である前記スルーホール同士の間にあける請求項7~9のいずれか1項に記載のプリント基板の製造方法。
  11.  前記連通穴は、前記スルーホール同士間の距離方向における大きさを前記スルーホール同士間の距離よりも大きくする請求項7~10のいずれか1項に記載のプリント基板の製造方法。
PCT/JP2013/054386 2013-02-21 2013-02-21 プリント基板及びプリント基板の製造方法 WO2014128892A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/054386 WO2014128892A1 (ja) 2013-02-21 2013-02-21 プリント基板及びプリント基板の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/054386 WO2014128892A1 (ja) 2013-02-21 2013-02-21 プリント基板及びプリント基板の製造方法

Publications (1)

Publication Number Publication Date
WO2014128892A1 true WO2014128892A1 (ja) 2014-08-28

Family

ID=51390720

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/054386 WO2014128892A1 (ja) 2013-02-21 2013-02-21 プリント基板及びプリント基板の製造方法

Country Status (1)

Country Link
WO (1) WO2014128892A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI651030B (zh) * 2017-11-27 2019-02-11 健鼎科技股份有限公司 電路板及其製造方法
JP2020035839A (ja) * 2018-08-29 2020-03-05 京セラ株式会社 多層印刷配線板
CN112752437A (zh) * 2020-12-11 2021-05-04 深圳市景旺电子股份有限公司 金属化半孔的成型方法及pcb板件

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0718464U (ja) * 1993-09-10 1995-03-31 オリンパス光学工業株式会社 プリント基板
JP2010027654A (ja) * 2008-07-15 2010-02-04 Nec Corp 配線基板、配線基板のビア形成方法、及び配線基板の製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0718464U (ja) * 1993-09-10 1995-03-31 オリンパス光学工業株式会社 プリント基板
JP2010027654A (ja) * 2008-07-15 2010-02-04 Nec Corp 配線基板、配線基板のビア形成方法、及び配線基板の製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI651030B (zh) * 2017-11-27 2019-02-11 健鼎科技股份有限公司 電路板及其製造方法
JP2020035839A (ja) * 2018-08-29 2020-03-05 京セラ株式会社 多層印刷配線板
JP7071244B2 (ja) 2018-08-29 2022-05-18 京セラ株式会社 多層印刷配線板
CN112752437A (zh) * 2020-12-11 2021-05-04 深圳市景旺电子股份有限公司 金属化半孔的成型方法及pcb板件

Similar Documents

Publication Publication Date Title
EP2893784B1 (en) Selective partitioning of via structures in printed circuit boards
KR101051491B1 (ko) 다층 경연성 인쇄회로기판 및 다층 경연성 인쇄회로기판의 제조방법
CN103188886B (zh) 一种印制电路板及其制作方法
US10321560B2 (en) Dummy core plus plating resist restrict resin process and structure
KR102488164B1 (ko) 프로파일된 도전성 층을 갖는 인쇄 회로 기판 및 그 제조 방법
JP2012209340A (ja) 多層基板及び多層基板の製造方法
WO2014199981A1 (ja) 絶縁被覆ワイヤ及びマルチワイヤ配線板
US10772220B2 (en) Dummy core restrict resin process and structure
JP5118238B2 (ja) 耐食性と歩留まりを向上させたプリント基板
WO2014128892A1 (ja) プリント基板及びプリント基板の製造方法
JP2015185735A (ja) 多層配線板及びその製造方法
US10027012B2 (en) Multilayer wiring plate and method for fabricating same
JP6492758B2 (ja) マルチワイヤ配線板
JPWO2021009865A1 (ja) 高密度多層基板、及びその製造方法
JP2019029559A (ja) 多層配線板及びその製造方法
KR20180085096A (ko) 비아홀의 단락 방지가 가능한 동박 적층판 및 그 제조방법
KR100805450B1 (ko) 에칭에 의한 가이드 바를 이용한 결합구조를 형성하는복합형 인쇄회로기판 및 그 결합방법
TWI404472B (zh) 電路板之製作方法
KR20140145769A (ko) 인쇄회로기판 및 그의 제조방법
CN106211542A (zh) 电路板及其制造方法
CN202455641U (zh) 具有盲孔的积层多层电路板
JP5871154B2 (ja) 多層配線基板及びその製造方法
JPH03165093A (ja) 多層プリント配線板
JP2017069320A (ja) 多層配線板
KR20180054729A (ko) 다층 배선판 및 그의 제조 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13875339

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13875339

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP