WO2013102964A1 - 直交ハイブリッドカプラ、増幅器及び無線通信装置 - Google Patents
直交ハイブリッドカプラ、増幅器及び無線通信装置 Download PDFInfo
- Publication number
- WO2013102964A1 WO2013102964A1 PCT/JP2012/007386 JP2012007386W WO2013102964A1 WO 2013102964 A1 WO2013102964 A1 WO 2013102964A1 JP 2012007386 W JP2012007386 W JP 2012007386W WO 2013102964 A1 WO2013102964 A1 WO 2013102964A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- wiring
- zigzag
- hybrid coupler
- layer
- orthogonal
- Prior art date
Links
- 238000004891 communication Methods 0.000 title claims description 35
- 239000003990 capacitor Substances 0.000 claims abstract description 170
- 230000005540 biological transmission Effects 0.000 claims description 58
- 230000008878 coupling Effects 0.000 claims description 37
- 238000010168 coupling process Methods 0.000 claims description 37
- 238000005859 coupling reaction Methods 0.000 claims description 37
- 238000007667 floating Methods 0.000 claims description 25
- 230000001939 inductive effect Effects 0.000 claims description 12
- 230000003111 delayed effect Effects 0.000 claims description 3
- 230000001934 delay Effects 0.000 claims description 2
- 230000006698 induction Effects 0.000 abstract description 14
- 238000010586 diagram Methods 0.000 description 50
- 239000002184 metal Substances 0.000 description 15
- 238000012986 modification Methods 0.000 description 15
- 230000004048 modification Effects 0.000 description 15
- 230000003071 parasitic effect Effects 0.000 description 12
- 238000002955 isolation Methods 0.000 description 8
- 230000001965 increasing effect Effects 0.000 description 5
- 239000004020 conductor Substances 0.000 description 4
- 102100030346 Antigen peptide transporter 1 Human genes 0.000 description 3
- 102100030343 Antigen peptide transporter 2 Human genes 0.000 description 3
- 108010023335 Member 2 Subfamily B ATP Binding Cassette Transporter Proteins 0.000 description 3
- 102100035175 SEC14-like protein 4 Human genes 0.000 description 3
- 101800000849 Tachykinin-associated peptide 2 Proteins 0.000 description 3
- 101800000853 Tachykinin-associated peptide 3 Proteins 0.000 description 3
- 101800000851 Tachykinin-associated peptide 4 Proteins 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 101000702105 Rattus norvegicus Sproutin Proteins 0.000 description 2
- 230000005674 electromagnetic induction Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 102100032566 Carbonic anhydrase-related protein 10 Human genes 0.000 description 1
- 101000867836 Homo sapiens Carbonic anhydrase-related protein 10 Proteins 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000000615 nonconductor Substances 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01P—WAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
- H01P5/00—Coupling devices of the waveguide type
- H01P5/12—Coupling devices having more than two ports
- H01P5/16—Conjugate devices, i.e. devices having at least one port decoupled from one other port
- H01P5/19—Conjugate devices, i.e. devices having at least one port decoupled from one other port of the junction type
- H01P5/20—Magic-T junctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5222—Capacitive arrangements or effects of, or between wiring layers
- H01L23/5223—Capacitor integral with wiring layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5227—Inductive arrangements or effects of, or between, wiring layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01P—WAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
- H01P5/00—Coupling devices of the waveguide type
- H01P5/12—Coupling devices having more than two ports
- H01P5/16—Conjugate devices, i.e. devices having at least one port decoupled from one other port
- H01P5/19—Conjugate devices, i.e. devices having at least one port decoupled from one other port of the junction type
- H01P5/22—Hybrid ring junctions
- H01P5/227—90° branch line couplers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0288—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers using a main and one or several auxiliary peaking amplifiers whereby the load is connected to the main amplifier using an impedance inverter, e.g. Doherty amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
- H03F3/245—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B5/00—Near-field transmission systems, e.g. inductive or capacitive transmission systems
- H04B5/20—Near-field transmission systems, e.g. inductive or capacitive transmission systems characterised by the transmission technique; characterised by the transmission medium
- H04B5/24—Inductive coupling
-
- H01L27/08—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/192—A hybrid coupler being used at the input of an amplifier circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/198—A hybrid coupler being used as coupling circuit between stages of an amplifier circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/336—A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/408—Indexing scheme relating to amplifiers the output amplifying stage of an amplifier comprising three power stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/411—Indexing scheme relating to amplifiers the output amplifying stage of an amplifier comprising two power stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/48—Networks for connecting several sources or loads, working on the same frequency or frequency band, to a common load or source
Definitions
- the present disclosure relates to an orthogonal hybrid coupler, an amplifier, and a wireless communication device used for wireless communication.
- millimeter-wave band having a transmission rate of 1 Gbps or more, particularly wireless communication in the 60 GHz band has attracted attention.
- semiconductor technology are expected to enable wireless communication using the millimeter wave band.
- the quadrature hybrid coupler is, for example, a circuit component having one input and two outputs. Ideally, the two output signals have the same amplitude and a phase difference of 90 degrees.
- the orthogonal hybrid coupler is built in an IC (Integrated Circuit) of the wireless communication terminal.
- FIG. 19 is a diagram showing an orthogonal hybrid coupler described in Patent Document 1.
- FIG. 19A is an equivalent circuit diagram
- FIG. 19B is a layout diagram.
- the quadrature hybrid coupler of Patent Document 1 is a deformed capacitive coupling type quadrature hybrid coupler.
- a parasitic capacitance between the spiral inductors L3 and L4 is used for the coupling capacitor.
- FIG. 20 is a layout diagram of the orthogonal hybrid coupler described in Non-Patent Document 1.
- FIG. 20 shows a magnetic coupling type quadrature hybrid coupler, in which a transformer is arranged at the center, and coupling and shunt capacitors are arranged on both sides.
- Patent Document 2 shows an equivalent circuit diagram and a layout example of a hybrid coupler.
- the hybrid coupler disclosed in Patent Document 2 is a magnetic coupling type quadrature hybrid coupler with a shortened wavelength. Parasitic capacitance between transformers is used as a coupling capacitor and a shunt capacitor.
- Patent Document 3 Patent Document 4, and Patent Document 5 show similar hybrid coupler circuits. These circuits are appropriately referred to in the description of the embodiments, and the description thereof is omitted here.
- An object of the present invention is to provide a quadrature hybrid coupler, an amplifier, and a wireless communication apparatus that reduce an amplitude error and a phase error of an output signal with respect to a signal.
- the present disclosure is an orthogonal hybrid coupler that includes first, second, third, and fourth terminals, and first, second, and second terminals that are connected to the first, second, and third terminals.
- a terminal resistor inserted between the fourth terminal and the ground of the first, second, and third microstrip transmission lines, and the first, second, third, and fourth shunts
- the capacitor has at least K (K is 1) as N (N is an integer of 2 or more) wiring layers.
- N-1) having a K-layer wiring provided in the first wiring layer and a K + 1-layer wiring provided in the K + 1-th wiring layer, the K-layer wiring being connected to the inductive device.
- 1 zigzag wiring and a second zigzag wiring that is connected to the ground of the microstrip transmission line and has a length different from that of the first zigzag wiring
- the K + 1 layer wiring includes the induction
- Each of the first, second, third, and fourth zigzag wirings is a wiring along the first direction by combining a wiring along the first direction and a wiring along the second direction intersecting the first direction. And said Having a pattern of zigzag shape and wiring along the direction are alternately repeated.
- the length of each connection wiring from the shunt capacitor inserted between the induction device and the ground to the induction device or the ground can be reduced, and the amplitude error and the phase error of the output signal with respect to the input signal can be reduced.
- the orthogonal hybrid coupler includes a type using a distributed constant circuit and a type using a lumped constant circuit.
- a type using a lumped constant circuit In order to realize a small-sized and low-loss quadrature hybrid coupler in the millimeter wave band, it is desirable to use an LC lumped constant circuit, for example.
- FIG. 18 shows a circuit diagram of an orthogonal hybrid coupler using an LC lumped constant circuit.
- FIG. 18 (a) shows a capacitive coupling type quadrature hybrid coupler.
- FIG. 18B shows a magnetic coupling type quadrature hybrid coupler.
- FIG. 18C shows a magnetic coupling type quadrature hybrid coupler with a shortened wavelength.
- the orthogonal hybrid couplers shown in FIGS. 18A to 18C are selectively used according to the circuit size in the wireless communication terminal and the bandwidth of the signal used for wireless communication.
- the orthogonal hybrid coupler shown in FIG. 18A includes a signal input terminal TA1, a through terminal TA2, a coupling terminal TA3, an isolation terminal (insulated terminal) TA4, inductors L1 and L2, coupling capacitors CA1 and CA2, and a shunt capacitor CB1. , CB2, CB3, CB4.
- the through terminal TA2 represents an output I (OUTI) terminal
- the coupling terminal TA3 represents an output Q (OUTQ) terminal
- a termination resistor is connected to the isolation terminal TA4.
- the parasitic capacitance between the signal input terminal TA1 and the isolation terminal TA4 is dominant.
- the shunt capacitors CB1, CB2, CB3, and CB4 are provided between the terminals (TA1, TA2, TA3, TA4) and the ground, respectively.
- the capacitive coupling type is a hybrid coupler suitable for handling high-frequency signals.
- the orthogonal hybrid coupler shown in FIG. 18B includes a signal input terminal TA10, a through terminal TA20, a coupling terminal TA30, an isolation terminal (insulated terminal) TA40, inductors L10 and L20, coupling capacitors CA10 and CA20, and a shunt capacitor.
- the configuration includes CB10, CB20, CB30, and CB40.
- a termination resistor is connected to the isolation terminal TA40.
- the shunt capacitors CB10, CB20, CB30, and CB40 are provided between the terminals (TA10, TA20, TA30, and TA40) and the ground (including an AC ground), respectively.
- the orthogonal hybrid coupler shown in FIG. 18C has an input port TAP1 as a signal input terminal, a direct port TAP2 as an OUTI terminal, a coupling port TAP3 as an OUTQ terminal, an isolation port TAP4 as an insulation terminal, and a coupling degree k.
- the inductor includes capacitors CC1, CC2, capacitors CP1, CP2, CP3, CP4 and capacitors CM1a, CM1b.
- the capacitance CC1 is a capacitance between the input port TAP1 and the direct port TAP2, and may be a parasitic capacitance.
- the capacitor CC2 is a capacitor between the coupling port TAP3 and the isolation port TAP4, and may be a parasitic capacitor. Capacitors CC1 and CC2 form a resonance circuit.
- the capacity CM1a is a capacity between the input port TAP1 and the coupling port TAP3.
- the capacity CM1b is a capacity between the direct port TAP2 and the isolation TAP4.
- Each of the capacitors CP1, CP2, CP3, and CP4 is a shunt capacitor between each port (terminal) and the ground.
- the orthogonal hybrid coupler described in Non-Patent Document 1 uses a parallel plate MIM type, that is, a metal-insulator-metal type (a type in which a conductor layer, an insulating layer, and a conductor layer are stacked in this order).
- a parallel plate MIM type that is, a metal-insulator-metal type (a type in which a conductor layer, an insulating layer, and a conductor layer are stacked in this order).
- the wiring connecting the transformer, the capacitor, and the ground becomes long. Due to the parasitic inductance and parasitic resistance of the wiring, for example, the amplitude error and phase error of the orthogonal hybrid coupler deteriorate. Accordingly, impedance mismatch between the input side and the output side occurs, so that measures for matching impedance are required, and the design work becomes complicated.
- each connection wiring from the shunt capacitor inserted between the induction device and the ground to the induction device or the ground is reduced, and the amplitude error and phase error of the output signal with respect to the input signal are reduced.
- a quadrature hybrid coupler, an amplifier, and a wireless communication device to be reduced will be described.
- the quadrature hybrid coupler of this embodiment inputs a high-frequency signal to an induction device (for example, a transformer or an inductor) that performs electromagnetic induction or mutual induction via a microstrip transmission line.
- the microstrip transmission line includes, for example, a ground (for example, a ground plane that is a common ground conductor).
- FIG. 1A is a layout of a magnetic coupling type orthogonal hybrid coupler according to this embodiment
- FIG. 1B is a circuit diagram of the orthogonal hybrid coupler according to this embodiment.
- An orthogonal hybrid coupler 100 shown in FIG. 1A or FIG. 1B includes a transformer 101 as an inductive device, coupling capacitors 102 and 103, shunt capacitors 104 to 107, a terminating resistor 108, a ground 109, and transmission lines 110 to 100. 112.
- the transmission lines 110 to 112 constitute a ground 109 and a microstrip line.
- the input signal IN is input to the transmission line 110 from the terminal P1.
- the output signal OUT_I is output from the terminal P3 via the transmission line 112.
- the output signal OUT_Q is output from the terminal P2 via the transmission line 111.
- the phase of the output signal OUT_I is delayed by 90 degrees from the phase of the output signal OUT_Q.
- a transformer 101 as an induction device includes a coil 101a, a coil 101b, and terminals T1, T2, T3, and T4.
- the induction device is not limited to the transformer 101, and may be an inductor, for example. Further, the induction device is not limited to the transformer 101 shown in FIG. 1 as long as a plurality of wiring layers are formed in a spiral shape in parallel.
- the microstrip transmission lines 110, 111, and 112 are connected to the terminals T1, T2, and T3, respectively.
- a coupling capacitor 102 is disposed between the terminals T1 and T2, and a coupling capacitor 103 is disposed between the terminals T3 and T4.
- Shunt capacitors 104, 105, 106, and 107 are disposed between the terminals T1, T2, T3, and T4 and the ground 109 of each microstrip transmission line 110, 111, and 112, respectively.
- a terminating resistor 108 is disposed between the terminal T4 and the ground 109 of the microstrip transmission lines 110, 111, and 112.
- the coupling capacitors 102 and 103 are configured by using a plurality of comb-shaped wirings having the same length.
- the coupling capacitors 102 and 103 may be configured using a plurality of zigzag wirings having the same length.
- 16 and 17 show comparative examples of shunt capacitor layouts. 16 and 17 show enlarged views of blocks surrounded by a broken line in FIG.
- FIG. 16 is an example of a layout diagram of a shunt capacitor using the MOM capacitor described in Patent Document 3 or 4 as the shunt capacitor 104.
- Patent Document 3 straight wiring is used as the wiring of the MOM capacitor, and in Patent Document 4, zigzag wiring is used.
- the terminals are provided on both sides of the shunt capacitor 104. For this reason, when one end of the MOM capacitor is connected to the coil 101a, for example, the wiring 113 for connecting the other end of the MOM capacitor to the ground 109 is required, and it becomes difficult to shorten the wiring length when the shunt capacitor 104 is configured. .
- FIG. 17 is another example of a layout diagram in the case where the MOM capacitor using the cross wiring described in Patent Document 5 is used as the shunt capacitor 104.
- wirings 113a and 113b for connecting from the shunt capacitor 104 to the coil 101a forming the transformer and the ground 109 are necessary, and similarly it is difficult to shorten the wiring length.
- FIG. 2A is a layout diagram of the shunt capacitor 104 in the orthogonal hybrid coupler 100 of the first embodiment
- FIG. 2B is an explanatory diagram of the layout of the shunt capacitor 104
- 2A to 2C the shunt capacitors 104 to 107 shown in FIG. 1 will be described by taking the shunt capacitor 104 as an example, but the same applies to the other shunt capacitors 105 to 107. The same applies to the following embodiments.
- the shunt capacitor 104 of the orthogonal hybrid coupler 100 shown in FIG. 2A is arranged in the arrangement area AR for the shunt capacitor 104.
- the shunt capacitor 104 shown in FIG. 2A includes metal wirings 121 and 122 provided in the first layer as the lowermost layer, and metal wirings provided in the second layer as the uppermost layer of the lowermost layer. 123 and 124 are included. Metal wiring 121 and metal wiring 124 are connected via vias 125a and 125c. The metal wiring 123 and the metal wiring 122 are connected via vias 125b and 125d. The vias 125a to 125d connect the first layer metal wiring and the second layer metal wiring, specifically, each corner of each zigzag metal wiring (hereinafter referred to as “zigzag wiring”). Connect. The zigzag wiring will be described later.
- the metal wirings 121 to 124 have a shape in which linear portions of the wiring are alternately bent in the first direction and the second direction, and have a so-called zigzag shape.
- the first direction is, for example, the extending direction of the coil 101a (in FIG. 2A, the straight portion of the coil 101a), and is the X direction in FIG.
- the second direction is the longitudinal direction of the ground 109 of the microstrip transmission lines 110 to 112, that is, the ground plane that provides a common ground potential, and is the Y direction in FIG.
- the X direction and the Y direction form a right angle
- the direction perpendicular to these two directions is the Z direction
- the Z direction represents a direction perpendicular to the so-called paper surface.
- the zigzag wiring includes zigzag wirings ha1 to ha3, hb1 to hb3 along the first direction (X direction), and zigzag wirings va1 to va3, vb1 to vb3 along the second direction (Y direction) intersecting the first direction.
- X direction first direction
- Y direction second direction
- the zigzag wiring has a zigzag pattern in which the zigzag wiring along the first direction and the zigzag wiring along the second direction are alternately repeated.
- the length of the zigzag wiring will be described with reference to FIG. Regarding the length of the zigzag wirings 121 and 122 provided in the lowermost layer (first layer), the zigzag wiring 121 is longer than the zigzag wiring 122. Further, the length of the zigzag wirings 123 and 124 provided in the uppermost layer (second layer) of the lowest layer is longer than the zigzag wiring 123.
- the zigzag wirings 121 and 124 are connected to the coil 101a via vias 126a and 126b, respectively.
- the zigzag wirings 122 and 123 are connected to the ground 109 via vias 127b and 127a.
- the zigzag wiring 121 and the zigzag wiring 122 are arranged at equal intervals, and the zigzag wiring 124 and the zigzag wiring 123 are arranged at equal intervals. Therefore, the shunt capacitor 104 has a high capacity because the number of zigzag wirings arranged at equal intervals increases. Further, since the shunt capacitor 104 has a high capacity, it is suitable for miniaturization, and for example, it is easy to be incorporated in an integrated circuit (IC).
- IC integrated circuit
- the shunt capacitor 104 includes a capacitance generated on each side surface of the zigzag wirings 121 and 122, a capacitance generated on each side surface of the zigzag wirings 123 and 124, and the first of the zigzag wirings 121 and 123. It has a capacity corresponding to the sum of the capacity generated at the intersection in the stacking direction of the first layer and the second layer (hereinafter simply referred to as “stacking direction”) and the capacity generated at the fringe (corner).
- the capacity generated in the fringe is, for example, a leakage capacity generated between the side surface of one zigzag wiring and the upper or lower zigzag wiring with respect to the zigzag wiring. Since the shunt capacitor 104 has a capacitance generated by fringing, the capacitance density can be increased.
- the shunt capacitor 104 in FIG. 2B is arranged to stand up in the direction of the arrow, that is, obliquely, in the arrangement area AR by using the stacking direction of the zigzag wiring as a reference. As a result, the straight portion of the coil 101a and the ground 109 are directly connected by the shunt capacitor 104, and an unnecessary connection wiring is not required.
- the shunt capacitor 104 does not require extra wiring for connecting to the transformer (coil) or the ground, and the wiring length can be reduced, compared to the layout of the shunt capacitor shown in FIG. 16 or FIG. Therefore, the shunt capacitor 104 can reduce the amplitude error and phase error of the output signal with respect to the input signal. The same applies to the connection of the other shunt capacitors 105 to 107 to the transformer (coil) or the ground.
- Each of the shunt capacitors 104 to 107 has a structure in which a plurality of zigzag wirings are stacked. That is, in each of the shunt capacitors 104 to 107, N (N is an integer of 2 or more) zigzag wirings are stacked.
- FIG. 3 is a layout diagram showing the wiring pattern of the lowermost layer (first layer) of the layout of the shunt capacitor 104 individually.
- zigzag wirings 121 and 122 are provided as wiring layers (wiring patterns) in each layer.
- vias 125a to 125d, a via 126a, and a via 127b are provided.
- each via includes a conductor layer or a non-conductor layer that forms part of the via.
- FIG. 4 is a layout diagram individually showing a wiring pattern of a layer (second layer) one level higher than the lowermost layer of the layout of the shunt capacitor 104.
- zigzag wirings 124 and 123 are provided as wiring layers (wiring patterns) in each layer.
- vias 126a to 126d, via 126b, and via 127a are provided.
- FIG. 5 is a layout diagram individually showing the wiring patterns of the two upper layers (third layer) of the lowermost layer of the layout of the shunt capacitor 104.
- vias 126 a and 126 b, vias 127 a and 127 b, and a ground 109 are provided in the vicinity of the arrangement area AR of the shunt capacitor 104.
- FIG. 6 is a layout diagram showing the wiring pattern of the uppermost layer (fourth layer) of the layout of the shunt capacitor 104 individually.
- vias 126a and 126b, a coil 101a, and a part of the microstrip transmission line (for example, the microstrip transmission line 112) are provided in the vicinity of the arrangement area AR of the shunt capacitor 104.
- the shunt capacitors 104 to 107 of the orthogonal hybrid coupler 100 of the present embodiment include the zigzag K layer wiring provided in the Kth (K is any of 1 to N ⁇ 1) wiring layer, and K + 1. And a zigzag (K + 1) layer wiring provided in the second wiring layer.
- the K layer wiring includes a zigzag wiring 121 that is electrically connected to one of the terminals T1 to T3 (terminal T3 in the example of FIG. 2) by the via 126a, and the ground of the microstrip transmission line by the via 127b.
- 109 is configured to include a zigzag wiring 122 having a length different from that of the zigzag wiring 121.
- the K + 1 layer wiring is a zigzag wiring 124 electrically connected to any one of the terminals T1 to T3 (terminal T3 in the example of FIG. 2) by the via 126b, and microstrip transmission by the via 127a.
- the configuration includes a zigzag wiring 123 that is connected to the ground of the line and has a length different from that of the zigzag wiring 124.
- Any one of the zigzag wirings 121 to 124 includes a zigzag wiring along the first direction and a zigzag wiring along the second direction intersecting the first direction in a three-dimensional manner (coupled). And a zigzag pattern in which zigzag wiring along the first direction and zigzag wiring along the second direction are alternately repeated (see FIG. 2C).
- the zigzag wiring ha1 to ha3 and the zigzag wiring Va1 to Va3 of the zigzag wiring 121 in the stacking direction of the wiring layers are the zigzag wiring 124.
- the zigzag wirings Vb1 to Vb3 and the zigzag wirings hb1 to hb3 cross three-dimensionally, respectively.
- the zigzag wiring along the first direction and the zigzag wiring along the second direction of the zigzag wiring 122 in the stacking direction of the wiring layers are:
- the zigzag wiring 124 crosses three-dimensionally with respect to the zigzag wiring along the second direction and the zigzag wiring along the first direction.
- the three-dimensional shunt capacitors 104 to 107 are formed, and the capacitance density of the shunt capacitor 104 can be increased efficiently.
- the angle of intersection between the first direction and the second direction is 90 °.
- the capacitor layout can be designed according to the layout rule in the circuit design, and the performance of the orthogonal hybrid coupler can be improved.
- the shunt capacitors 104 to 107 of the orthogonal hybrid coupler 100 of the present embodiment do not require the lead-out wiring and the lead-out wiring from the via to the transformer or the ground, and can reduce the parasitic inductance and the parasitic resistance. Therefore, the quadrature hybrid coupler 100 can reduce the amplitude error and phase error of the output signal with respect to the input signal.
- the orthogonal hybrid coupler 100 can improve impedance matching between the input side and the output side.
- the shunt capacitor shown in FIG. 2 can increase the capacitance per unit area (capacity density) by using the fringe capacitance of the zigzag wiring that intersects as the capacitance of the shunt capacitor.
- the orthogonal hybrid coupler 100 includes vias 125a and 125c, zigzag wiring 122, and zigzag wiring 123 that connect portions where the zigzag wiring 121 and the zigzag wiring 123 intersect three-dimensionally in the stacking direction of the wiring layers. And vias 125b and 125d connecting the three-dimensionally intersecting portions.
- the orthogonal hybrid coupler 100 can increase the capacity of the orthogonal hybrid coupler 100 itself by the capacitance using the fringe portion.
- the vias 125a to 125d are not necessarily required, but the capacitance can be increased by using the capacitance generated by the side surface of the zigzag wiring.
- the same layout as the lowermost wiring layer is used for the odd-numbered wiring layer, and the uppermost wiring layer of the lowermost layer is used for the even-numbered wiring layer.
- the same layout is used.
- the shunt capacitors 104 to 107 can have a larger capacity per unit area.
- the shape of the transformer 101 is vertically symmetric. Accordingly, the orthogonal hybrid coupler 100 can output a signal having the same amplitude and a phase difference of 90 degrees using the symmetry of the layout.
- the transformer 101 is preferably formed by laying out a plurality of semiconductor metal wiring layers in parallel, and is divided into an upper layer and a lower layer at the intersection.
- the inductive device is preferably configured in a spiral shape with a plurality of wiring layers in parallel. With this configuration, the parasitic resistance of the transformer 101 can be reduced.
- the coupling capacitors 102 and 103 may be comb capacitors having the same length or zigzag capacitors having the same length.
- the coupling capacitance can be increased by using a comb capacitor. The same effect can be realized even if a zigzag shape is used.
- the difference in length of the zigzag wiring increases, that is, the difference between the zigzag wiring 121 and the zigzag wiring 122, and the difference between the zigzag wiring 123 and the zigzag wiring 124 increases.
- a decrease in the self-resonant frequency of 104 to 107 can be reduced.
- the zigzag wirings 121 and 124 when the zigzag wirings 121 and 124 are connected to the coil 101a, the zigzag wirings 121 and 124 can be arranged closer to the ground 109 side. Even when it can be arranged on the coil 101a side, it is arranged as shown in FIG. 2 in consideration of the difference in length of the zigzag wiring.
- FIG. 7A shows the relationship between the zigzag wiring 123 provided in the upper wiring layer and the zigzag wirings 121 and 122 provided in the lower wiring layer in the shunt capacitor 104 of the first embodiment. It is a figure which shows another example.
- FIG. 7B illustrates an example in which the zigzag wiring 124 provided in the upper wiring layer and the zigzag wirings 121 and 122 provided in the lower wiring layer are overlapped in the shunt capacitor 104 of the first embodiment. It is a figure which shows another example.
- the zigzag wiring 122 and the zigzag wiring 123 intersect three-dimensionally at corners that form an angle of 90 degrees. Further, the zigzag wiring 121 and the zigzag wiring 123 intersect three-dimensionally at the straight line portion of each wiring.
- the orthogonal hybrid coupler 100 can form a high-density capacitor, and the performance of the orthogonal hybrid coupler 100 can be improved.
- FIG. 8A is a layout diagram of the shunt capacitor 104 of the first modification of the first embodiment.
- the shunt capacitor 104 shown in FIG. 8A includes zigzag wirings 131 and 132 provided in the first layer as the lowermost layer, and a zigzag provided in the second layer as the uppermost layer of the lowermost layer.
- the configuration includes the shape wirings 133 and 134.
- the zigzag wiring 131 and the zigzag wiring 134 are connected via vias 135a to 135e.
- the vias 136a and 136b connect the zigzag wirings 131 and 134 and the straight portion of the coil 101a.
- the vias 137a and 137b connect the zigzag wirings 132 and 133 and the ground 109, respectively.
- the zigzag wiring 131 is longer than the zigzag wiring 132
- the zigzag wiring 133 is longer than the zigzag wiring 134.
- portions where the zigzag wiring 131 and the zigzag wiring 134 intersect three-dimensionally are connected by vias 135a to 135e. That is, in the shunt capacitor 104 shown in FIG. 8A, the fringe capacitance generated at the corner of each zigzag wiring that intersects three-dimensionally is used.
- each corner of the zigzag wirings 131 and 133 (see FIG. 8B) and the zigzag wirings 132 and 134 (see FIG. 8C) (see FIG. 8).
- the overlap capacitance generated in each dotted line part of (b) and (c) is used.
- the shunt capacitor 104 does not require a lead-out wiring from the shunt capacitor as in the shunt capacitor 104 shown in FIG. 2A, and can reduce the amplitude error and the phase error. It has a higher capacity than the shunt capacitor 104 shown.
- FIG. 9 is a layout diagram of the shunt capacitor 104 according to the second modification of the first embodiment.
- the shunt capacitor 104 shown in FIG. 9 has zigzag wirings 141 and 142 provided in the first layer as the lowermost layer, and a zigzag wiring 143 provided in the second layer as the uppermost layer of the lowermost layer. , 144.
- the zigzag wirings 141 and 142 and the zigzag wirings 143 and 144 are connected to each other via vias 145 and 146 (each square portion within a dotted line in FIG. 9).
- the zigzag wirings 141 and 142 and the zigzag wirings 143 and 144 overlap three-dimensionally over the entire length.
- the via 147 connects the zigzag wiring 142, 144 and the coil 101a.
- the via 148 connects the zigzag wirings 141 and 143 and the ground 109.
- the zigzag wiring 141 is longer than the zigzag wiring 142, and the zigzag wiring 143 is longer than the zigzag wiring 144.
- a plurality of vias 145 and 146 connect the zigzag wirings 141 and 142 and the zigzag wirings 143 and 144 in a three-dimensionally overlapping manner.
- the difference from the layout of the shunt capacitor 104 shown in FIG. 2A is that the zigzag wirings 141 and 142 and the zigzag wirings 143 and 144 overlap three-dimensionally in the stacking direction of the wiring layers. It is that they are connected by vias 145 and 146. Accordingly, the shunt capacitor 104 shown in FIG. 9 can further use the capacitance between adjacent vias, and can form a high-density capacitance.
- the shunt capacitor 104 does not require a lead-out wiring from the shunt capacitor as in the shunt capacitor 104 shown in FIG. 2A, and can reduce the amplitude error and the phase error. It has a higher capacity than the shunt capacitor 104 shown.
- FIG. 10 is a layout diagram of the shunt capacitor 104 of the third modification of the first embodiment.
- a partial perspective view is used to show the shunt capacitor 104 in an easy-to-understand manner.
- the shunt capacitor 104 shown in FIG. 10 includes zigzag wirings 151 and 152 provided in the first layer as the lowermost layer, and a zigzag wiring 153 provided in the second layer as one layer above the lowermost layer. , 154.
- the zigzag wirings 152 and 153 and the coil 101a are connected through vias 155a and 155b.
- the zigzag wiring 151, 154 and the ground 109 are connected via vias 156a, 156b.
- the zigzag wiring 151 and the zigzag wiring 153 are three-dimensionally overlapped at portions other than the zigzag wiring 151 shown in FIG. That is, the zigzag wiring 153 is three-dimensionally overlapped with the zigzag wiring 151 so as not to be connected to the ground 109, and the zigzag wiring 151 is three-dimensionally connected to the zigzag wiring 153 so as not to be connected to the coil 101a. overlapping.
- the zigzag wiring 152 and the zigzag wiring 154 overlap three-dimensionally in a portion other than the zigzag wiring 152 shown in FIG. That is, the zigzag wiring 152 is three-dimensionally overlapped with the zigzag wiring 154 to the extent that it is not connected to the ground 109, and the zigzag wiring 154 is three-dimensionally connected to the zigzag wiring 152 to the extent that it is not connected to the coil 101a. overlapping.
- the zigzag wiring 151 is longer than the zigzag wiring 152, and the zigzag wiring 153 is longer than the zigzag wiring 154.
- the shunt capacitor 104 shown in FIG. 10 can use a capacitance provided between the first layer and the second layer.
- a difference from the layout of the shunt capacitor 104 shown in FIG. 2A is that the zigzag wirings 151 and 152 and the zigzag wirings 153 and 154 are three-dimensionally overlapped in the stacking direction of the wiring layers. Accordingly, the shunt capacitor 104 shown in FIG. 10 can obtain a large capacity by the zigzag wirings 151 and 152 and the zigzag wirings 153 and 154 that overlap vertically, and the area for obtaining the capacity can also be reduced.
- the shunt capacitor 104 shown in FIG. 10 can eliminate the need for vias for connecting the zigzag wirings of the first layer and the second layer.
- the shunt capacitor 104 has a simple configuration and does not require a lead-out wiring from the shunt capacitor as in the case of the shunt capacitor 104 illustrated in FIG. 2A, thereby reducing the amplitude error and the phase error. Compared with the shunt capacitor 104 shown in FIG.
- FIG. 11A is a layout diagram of Modification Example 4 of the shunt capacitor 104 of the first embodiment.
- FIG. 11B is a diagram showing the positional relationship between the floating wirings and vias provided in the first layer as the lowermost layer.
- FIG. 11C is a diagram showing the positional relationship between the floating wirings and vias provided in the second layer, which is one layer higher than the lowest layer.
- the shunt capacitor 104 shown in FIG. 11A has zigzag wirings 121 and 122 provided in the first layer as the lowermost layer, and a zigzag wiring provided in the second layer as one layer above the lowermost layer. 123, 124, floating wirings 167a, 167c, 167e, 167g provided in the first layer, and floating wirings 167b, 167d, 167f provided in the second layer.
- the floating wirings 167a, 167c, 167e, and 167g shown in FIG. 11B are in the same layer as the zigzag wirings 121 and 122, and the floating wirings 167b, 167d, and 167f shown in FIG. , 124 in the same layer.
- the multilayer substrate is composed of four layers, but the floating wiring and the zigzag wiring are arranged in two layers.
- FIG. 11A A specific configuration of the shunt capacitor 104 shown in FIG. 11A will be described with reference to FIGS. 11B and 11C.
- the floating wirings 167a, 167c, and 167e shown in FIG. 11B are the outer periphery of the first layer zigzag wiring 121 in the arrangement region AR, and the second layer zigzag wiring 123 in the stacking direction of the wiring layers. Is provided at a position corresponding to the bent portion at an angle of 90 degrees.
- a floating wiring 167g shown in FIG. 11B is the outer periphery of the first layer zigzag wiring 122 in the arrangement region AR, and is 90 degrees of the second layer zigzag wiring 124 in the stacking direction of the wiring layers. It is provided at a position corresponding to the bent portion of the angle.
- the floating wirings 167b, 167d, and 167f shown in FIG. 11C are the outer periphery of the second layer zigzag wiring 123 in the arrangement region AR, and the first layer zigzag in the stacking direction of the wiring layers.
- the shape wiring 121 is provided at a position corresponding to a bent portion at an angle of 90 degrees.
- the vias 169a, 169c, and 169e are bent portions of the floating wirings 167a, 167c, and 167e and the zigzag wiring 123 provided in the second layer corresponding to the positions of the floating wirings 167a, 167c, and 167e in the stacking direction of the wiring layers. And connect.
- the via 169g connects the floating wiring 167g and the bent portion of the zigzag wiring 124 provided in the second layer corresponding to the position of the floating wiring 167g in the wiring layer stacking direction.
- the vias 169b, 169d, and 169f are the floating wirings 167b, 167d, and 167f and the zigzag wiring 123 provided in the first layer corresponding to each position of the floating wirings 167b, 167d, and 167f in the wiring layer stacking direction. Connect the bent part of the.
- a shunt capacitor 104 shown in FIG. 11A further includes floating wiring and vias connecting the floating wiring and the wiring layer provided in each wiring layer in the layout configuration of the shunt capacitor 104 shown in FIG. It is a configuration.
- the shunt capacitor 104 shown in FIG. 11A can further increase the capacitance per unit area as compared with the shunt capacitor 104 shown in FIG. 2A by using floating wirings and vias.
- FIG. 12 is a diagram illustrating a layout example of the second orthogonal hybrid coupler 200.
- the orthogonal hybrid coupler 200 is a capacitive coupling type coupler.
- the orthogonal hybrid coupler 200 shown in FIG. 12 includes inductors 201 and 202 as inductive devices, coupling capacitors 203 and 204, shunt capacitors 205, 206, 207, and 208, a terminating resistor 209, and grounds 210 and 211.
- the transmission lines 212, 213, 214 and the grounds 210, 211 function as a microstrip transmission line.
- the shunt capacitors 205 to 208 shown in FIG. 12 have layouts including shunt capacitors 104 to 107 described in the first embodiment and each modification, specifically, zigzag wirings having different lengths (FIG. 2, By using any one of FIGS. 7 to 11, the parasitic inductor and the parasitic resistance can be reduced, and the amplitude error and the phase error can be reduced.
- FIG. 13 is a block diagram of a Doherty amplifier 700 using the quadrature hybrid coupler of each embodiment described above.
- the Doherty amplifier 700 includes a quadrature hybrid coupler 701, a main amplifier 702, a quarter wavelength transmission line 703, and a peak amplifier 704 in each of the above-described embodiments.
- the input RF signal input to the Doherty amplifier 700 is branched into two output signals in the quadrature hybrid coupler 701. One output signal is input to the main amplifier 702, and the other output signal is input to the peak amplifier 704.
- the phase of the signal input to the main amplifier 702 is advanced by 90 degrees with respect to the input RF signal.
- the phase of the signal input to the peak amplifier 704 is the same phase as the input RF signal.
- the signal amplified in the main amplifier 702 is output with a phase delayed by 90 degrees in the quarter wavelength transmission line 703, and is combined with the signal amplified in the peak amplifier 704 to become a final output signal.
- the Doherty amplifier 700 when a phase error occurs between two output signals in the quadrature hybrid coupler, a loss in synthesis occurs in the final output signal.
- the Doherty amplifier 700 can reduce output loss and improve amplification performance.
- FIG. 14 is a block diagram of a wireless communication apparatus 600 using any of the orthogonal hybrid couplers 607 and 608 in the above-described embodiments.
- 14 includes a transmission RF amplifier 603 to which a transmission antenna 601 is connected, a quadrature modulator 605, the quadrature hybrid couplers 607 and 608 of each of the above-described embodiments, a switch 609, an oscillator 610, a PLL ( Phase Locked Loop) 611, analog baseband circuits 612 and 613, digital baseband circuit 614, quadrature demodulator 606, and reception RF amplifier 604 to which reception antenna 602 is connected.
- the switch 609, the oscillator 610, and the PLL (Phase Locked Loop) 611 constitute a local signal generator that generates a local signal.
- the operation of the wireless communication apparatus 600 shown in FIG. 14 will be described.
- a local signal generated by the oscillator 610 and the PLL 611 is output to the transmission circuit side or the reception circuit side via the switch 609.
- the transmission circuit of the wireless communication apparatus 600 includes a transmission RF amplifier 603, a quadrature modulator 605, a quadrature hybrid coupler 607, and an analog baseband circuit 612 to which a transmission antenna 601 is connected.
- the local signal When output to the transmission circuit side, the local signal is branched by the quadrature hybrid coupler 607 into two signals having the same amplitude but different in phase by 90 degrees and inputted to the quadrature modulator 605. That is, the quadrature hybrid coupler 607 generates two output signals having the same amplitude and a phase difference of 90 degrees based on the local signal, and outputs the two output signals to the quadrature modulator 605.
- the quadrature modulator 605 performs quadrature modulation on the transmission signal based on the two output signals from the quadrature hybrid coupler 607 and outputs the result to the transmission RF amplifier 603.
- the reception circuit of the wireless communication apparatus 600 includes a reception RF amplifier 604, a quadrature demodulator 606, a quadrature hybrid coupler 608, and an analog baseband circuit 613 to which a reception antenna 602 is connected.
- the quadrature hybrid coupler 608 generates two output signals having the same amplitude and a phase difference of 90 degrees based on the local signal and outputs the two output signals to the quadrature demodulator 606.
- the quadrature demodulator 606 performs quadrature demodulation on the received signal based on the two output signals from the quadrature hybrid coupler 608 and outputs the result to the analog baseband circuit 613.
- the transmission baseband signal generated by the digital baseband circuit 614 is digital-analog converted, amplified and filtered by the analog baseband circuit 612.
- An output signal from the analog baseband circuit 612 is converted into an RF signal for transmission by the quadrature modulator 605, amplified by the transmission RF amplifier 603, and then radiated from the antenna 601.
- the reception RF signal received by the antenna 602 is amplified by the reception RF amplifier 604, input to the quadrature demodulator 606, and converted into a baseband signal by the quadrature demodulator 606.
- the baseband signal is analog-to-digital converted, amplified and filtered by an analog baseband circuit 613 and digitally demodulated by a digital baseband circuit 614.
- the modulation accuracy of the quadrature modulator 605 and the demodulation accuracy of the quadrature demodulator 606 can be improved.
- the radio communication apparatus 600 can improve the signal quality of the transmission signal and can improve the reception sensitivity.
- FIG. 15 is a block diagram of a modified example of the wireless communication apparatus 800 using the orthogonal hybrid coupler of each embodiment described above.
- the radio communication apparatus 600 shown in FIG. 14 is different from the radio communication apparatus 600 in that a quadrature hybrid coupler 807 is inserted between the transmission RF amplifier 603 and the quadrature modulator 805 instead of the quadrature hybrid coupler 607.
- a hybrid coupler 808 is inserted between the reception RF amplifier 604 and the quadrature demodulator 806.
- a radio communication apparatus 800 shown in FIG. 15 includes a transmission RF amplifier 603, a quadrature modulator 805, a quadrature hybrid coupler 807, 808, a switch 609, an oscillator 610, a PLL (PLL) of each of the above-described embodiments, to which a transmission antenna 601 is connected.
- the switch 609, the oscillator 610, and the PLL (Phase (Locked Loop) 611 constitute a local signal generator that generates a local signal.
- the quadrature modulator 805 and the quadrature demodulator 806 are subharmonic mixers, that is, a mixer in which the frequency of the local signal input is 1 / integer of the RF frequency.
- the transmission circuit of the wireless communication apparatus 800 includes a transmission RF amplifier 603 to which a transmission antenna 601 is connected, a quadrature hybrid coupler 807, a quadrature modulator 805, and an analog baseband circuit 612.
- the quadrature modulator 805 performs quadrature modulation on two input signals (transmission signals) having a phase difference of 90 degrees based on the local signal generated by the local signal generation unit, and outputs the result to the quadrature hybrid coupler 807.
- the quadrature hybrid coupler 807 receives two input signals having a phase difference of 90 degrees output from the quadrature modulator 805, and advances or delays one phase of the two input signals by 90 degrees to thereby obtain two input signals. Is adjusted to 0 degree.
- the quadrature hybrid coupler 807 outputs one output signal to the transmission RF amplifier 603 by combining the two input signals after adjusting the phase.
- the transmission RF amplifier 603 amplifies the output signal from the quadrature hybrid coupler 807.
- the reception circuit of the wireless communication apparatus 800 includes a reception RF amplifier 604 to which a reception antenna 602 is connected, an orthogonal hybrid coupler 808, an orthogonal demodulator 806, and an analog baseband circuit 613.
- the quadrature hybrid coupler 808 generates two received signals having the same amplitude and a phase difference of 90 degrees from the input received signals, and outputs them to the quadrature demodulator 806.
- the quadrature demodulator 806 performs quadrature demodulation on the received signal based on the two received output signals from the quadrature hybrid coupler 808 and outputs the result to the analog baseband circuit 613.
- the use range of the orthogonal hybrid coupler of each embodiment described above is wide, and can be used as a complex mixer, for example. Further, for example, the orthogonal hybrid coupler of each of the above-described embodiments can be used for a circuit that freely creates a phase difference in the IQ phase plane.
- an on-chip spiral inductor can be used in an IC.
- a shunt capacitor or the like can also be manufactured by an IC manufacturing method, and is suitable for mass production.
- the present disclosure relates to a quadrature hybrid coupler that reduces the length of each connection wiring from a shunt capacitor inserted between the inductive device and the ground to the inductive device or the ground, and reduces the amplitude error and the phase error of the output signal with respect to the input signal. It is useful as an amplifier and a wireless communication device.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Near-Field Transmission Systems (AREA)
- Amplifiers (AREA)
- Transceivers (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
シャントキャパシタは、第1の配線層に形成された長さの異なるジグザグ形状配線121、122と、第2の配線層に形成された長さの異なるジグザグ形状配線123、124と、誘導デバイス101と、グランド109とを備える。ジグザグ形状配線121、124は誘導デバイス101に接続され、ジグザグ形状配線122、123はグランド109に接続され、ジグザグ形状配線121と123、123と124は立体的に交差する。
Description
本開示は、無線通信に用いられる直交ハイブリッドカプラ、増幅器及び無線通信装置に関する。
近年、無線通信が可能な携帯端末(例えばスマートフォン)において、大容量なデジタルコンテンツを送受信することの需要が高まっている。例えば、1Gbps以上の伝送レートを有するミリ波帯、特に60GHz帯の無線通信が注目されている。近年の半導体技術の進展により、ミリ波帯を用いた無線通信が可能となると期待されている。
ミリ波帯の無線通信に用いられる回路部品の1つに、直交ハイブリッドカプラがある。直交ハイブリッドカプラは例えば1入力及び2出力の回路部品であり、理想的には2つの出力信号は同振幅であって90度の位相差を有する。ミリ波帯の無線通信では、直交ハイブリッドカプラは、無線通信端末のIC(Integrated Circuit)に内蔵される。
図19は、特許文献1に記載の直交ハイブリッドカプラを示す図である。図19(a)は等価回路図、図19(b)はレイアウト図である。特許文献1の直交ハイブリッドカプラは、変形キャパシティブカップリング(capacitive coupling)型の直交ハイブリッドカプラである。カップリングキャパシタには、スパイラルインダクタL3,L4の間の寄生容量が用いられている。
図20は、非特許文献1に記載の直交ハイブリッドカプラのレイアウト図である。図20には、マグネティック結合(magnetic coupling)型の直交ハイブリッドカプラが示され、中心にトランスが配置され、両側にカップリングおよびシャントのキャパシタが配置されている。
なお、特許文献2には、ハイブリッドカプラの等価回路図及びレイアウト例が示されている。特許文献2に示すハイブリッドカプラは、波長短縮したマグネティックカップリング(magnetic coupling)型の直交ハイブリッドカプラである。カップリングキャパシタ、シャントキャパシタとして、トランス間の寄生容量が用いられている。
なお、特許文献3、特許文献4、特許文献5には、同様のハイブリッドカプラの回路が示されている。これらの回路については、実施形態の説明において適宜、参照することとして、ここでは説明を省略する。
R.C.Frye,et al.,"A 2GHz Quadrature Hybrid Implemented in CMOS Technology." IEEE JSSC,vol.38,no.3,pp.550-555,March 2003
しかし、特許文献1,2記載の直交ハイブリッドカプラは、インダクタ若しくはトランスとキャパシタとの値を独立に設計することが困難である。
また、従来のMOMキャパシタを非特許文献1記載の直交ハイブリッドカプラのシャントキャパシタとして用いる場合、トランスとキャパシタとグランドとを接続する配線が長くなる。
そこで、本開示は、上述した従来の事情に鑑みてなされたものであり、誘導デバイスとグランドとの間に挿入するシャントキャパシタから誘導デバイス又はグランドへの各接続配線の長さを低減し、入力信号に対する出力信号の振幅誤差及び位相誤差を低減する直交ハイブリッドカプラ、増幅器及び無線通信装置を提供することを目的とする。
本開示は、直交ハイブリッドカプラであって、第1、第2、第3、第4の端子を含む誘導デバイスと、前記第1、第2、第3の端子に接続される第1、第2、第3のマイクロストリップ伝送線路と、前記第1、第2の端子の間、前記第3、第4の端子の間にそれぞれ配置される第1、第2のカップリングキャパシタと、前記第1、第2、第3、第4の端子と前記第1、第2、第3のマイクロストリップ線路のグランドとの間に挿入される第1、第2、第3、第4のシャントキャパシタと、前記第4の端子と前記第1、第2、第3のマイクロストリップ伝送線路のグランドとの間に挿入される終端抵抗と、を備え、前記第1、第2、第3、第4のシャントキャパシタは、N(Nは、2以上の整数)個の配線層として、少なくともK(Kは、1~N-1のいずれか)番目の配線層に設けられるK層配線と、K+1番目の配線層に設けられるK+1層配線と、を有し、前記K層配線は、前記誘導デバイスに接続される第1のジグザグ形状配線と、前記マイクロストリップ伝送線路のグランドに接続され、前記第1のジグザグ形状配線とは長さが異なる第2のジグザグ形状配線と、を含み、前記K+1層配線は、前記誘導デバイスに接続される第3のジグザグ形状配線と、前記マイクロストリップ伝送線路のグランドに接続され、前記第3のジグザグ形状配線とは長さが異なる第4のジグザグ形状配線と、を含み、前記第1、第2、第3及び第4の各ジグザグ形状配線は、第1方向に沿う配線と、前記第1方向に交差する第2方向に沿う配線とが結合し、前記第1方向に沿う配線と前記第2方向に沿う配線とが交互に繰り返されるジグザグ形状のパターンを有する。
本開示によれば、誘導デバイスとグランドとの間に挿入するシャントキャパシタから誘導デバイス又はグランドへの各接続配線の長さを低減し、入力信号に対する出力信号の振幅誤差及び位相誤差を低減できる。
(各実施形態の内容に至る経緯)
直交ハイブリッドカプラには、分布定数回路を用いたタイプと集中定数回路を用いたタイプとがある。ミリ波帯において、小型であって低損失の直交ハイブリッドカプラを実現するには、例えばLC集中定数回路が用いられることが望ましい。
直交ハイブリッドカプラには、分布定数回路を用いたタイプと集中定数回路を用いたタイプとがある。ミリ波帯において、小型であって低損失の直交ハイブリッドカプラを実現するには、例えばLC集中定数回路が用いられることが望ましい。
図18は、LC集中定数回路を用いた直交ハイブリッドカプラの回路図を示す。図18(a)は、キャパシティブカップリング(capacitive coupling)型の直交ハイブリッドカプラを示す。図18(b)は、マグネティックカップリング(magnetic coupling)型の直交ハイブリッドカプラを示す。図18(c)は、波長短縮したマグネティックカップリング(magnetic coupling)型の直交ハイブリッドカプラを示す。図18(a)~(c)に示す直交ハイブリッドカプラは、無線通信端末内の回路サイズ、及び無線通信に用いられる信号の帯域幅に応じて使い分けられる。
図18(a)に示す直交ハイブリッドカプラは、信号入力端子TA1、スルー端子TA2、カップリング端子TA3、アイソレーション端子(絶縁端子)TA4、インダクタL1,L2、カップリングキャパシタCA1,CA2、シャントキャパシタCB1,CB2,CB3,CB4を含む構成である。
スルー端子TA2は出力I(OUTI)端子を表し、カップリング端子TA3は出力Q(OUTQ)端子を表す。アイソレーション端子TA4には、終端抵抗が接続される。カップリングキャパシタCA1では、信号入力端子TA1とアイソレーション端子TA4との間の寄生容量が支配的である。シャントキャパシタCB1,CB2,CB3,CB4は、それぞれ各端子(TA1,TA2,TA3,TA4)とグランドとの間に設けられる。キャパシティブカップリング型は、高周波信号の取り扱いに適したハイブリッドカプラである。
図18(b)に示す直交ハイブリッドカプラは、信号入力端子TA10、スルー端子TA20、カップリング端子TA30、アイソレーション端子(絶縁端子)TA40、インダクタL10,L20、カップリングキャパシタCA10,CA20、及びシャントキャパシタCB10,CB20,CB30,CB40を含む構成である。アイソレーション端子TA40には、終端抵抗が接続される。インダクタL10,L20では、電磁誘導による結合容量が支配的である。シャントキャパシタCB10,CB20,CB30,CB40は、それぞれ各端子(TA10,TA20,TA30,TA40)とグランド(交流的なグランドを含む)との間に設けられる。
図18(c)に示す直交ハイブリッドカプラは、信号入力端子としての入力ポートTAP1、OUTI端子としてのダイレクトポートTAP2、OUTQ端子としての結合ポートTAP3、絶縁端子としてのアイソレーションポートTAP4、結合度kのインダクタ、容量CC1,CC2、容量CP1,CP2,CP3,CP4及び容量CM1a,CM1bを含む構成である。
容量CC1は、入力ポートTAP1とダイレクトポートTAP2との間の容量であって、寄生容量でもよい。容量CC2は、結合ポートTAP3とアイソレーションポートTAP4との間の容量であって、寄生容量でもよい。容量CC1,CC2は、共振回路を形成する。
容量CM1aは、入力ポートTAP1と結合ポートTAP3との間の容量である。容量CM1bは、ダイレクトポートTAP2とアイソレーションTAP4との間の容量である。各容量CP1,CP2,CP3,CP4は、各ポート(端子)とグランドとの間のシャント容量である。
しかし、特許文献1,2記載の直交ハイブリッドカプラは、インダクタ若しくはトランスとキャパシタとの値を独立に設計することが困難である。なぜならばインダクタ若しくはトランスの形状を最適に設計した場合に、キャパシタの値は2つのスパイラル(インダクタ若しくはトランスの構成要素)の間の絶縁体の膜厚によって決まるためである。
半導体装置の製造プロセスでは、膜厚を設計者が自由に選ぶことは困難である。このため、無線通信に用いられる周波数によっては、直交ハイブリッドカプラからの2つの出力信号の振幅誤差及び90度からの位相誤差(位相偏差)を十分小さくすることが困難となる。
また、非特許文献1に記載の直交ハイブリッドカプラは、並行平板のMIM型、即ち、metal-insulator-metal型(導体層、絶縁層、導体層の順に積層した型)のキャパシタが用いられている。無線通信において例えば60GHz帯の高い周波数が用いられる場合には、キャパシタに要求される容量は小さくなる。MIM容量の最小サイズは予め決められており、微小容量が必要な場合はフィンガータイプの配線を用いたMOM(metal-on-metal)キャパシタが用いられる。
また、従来のMOMキャパシタを非特許文献1記載の直交ハイブリッドカプラのシャントキャパシタとして用いる場合、トランスとキャパシタとグランドとを接続する配線が長くなる。配線の寄生インダクタンス及び寄生抵抗により、例えば、直交ハイブリッドカプラの振幅誤差及び位相誤差が劣化する。従って、入力側と出力側とのインピーダンス不整合が発生するため、インピーダンスを整合させるための対策が必要となり、設計作業が煩雑になる。
そこで、以下の各実施形態では、誘導デバイスとグランドとの間に挿入するシャントキャパシタから誘導デバイス又はグランドへの各接続配線の長さを低減し、入力信号に対する出力信号の振幅誤差及び位相誤差を低減する直交ハイブリッドカプラ、増幅器及び無線通信装置について説明する。
以下、本開示の各実施形態について、図面を参照しながら説明する。
(第1の実施形態)
本実施形態の直交ハイブリッドカプラは、マイクロストリップ伝送線路を介して、電磁誘導又は相互誘導する誘導デバイス(例えば、トランス又はインダクタ)に、高周波信号を入力する。マイクロストリップ伝送線路は、例えば、グランド(例えば共通グランド導体であるグランドプレーン)を含む構成である。
(第1の実施形態)
本実施形態の直交ハイブリッドカプラは、マイクロストリップ伝送線路を介して、電磁誘導又は相互誘導する誘導デバイス(例えば、トランス又はインダクタ)に、高周波信号を入力する。マイクロストリップ伝送線路は、例えば、グランド(例えば共通グランド導体であるグランドプレーン)を含む構成である。
図1(a)は本実施形態のマグネティックカップリング型の直交ハイブリッドカプラのレイアウトであり、図1(b)は本実施形態の直交ハイブリッドカプラの回路図である。
図1(a)又は図1(b)に示す直交ハイブリッドカプラ100は、誘導デバイスとしてのトランス101、カップリングキャパシタ102,103、シャントキャパシタ104~107、終端抵抗108、グランド109及び伝送線路110~112を含む構成である。伝送線路110~112は、グランド109及びマイクロストリップラインを構成する。
本実施形態の直交ハイブリッドカプラ100では、入力信号INは端子P1から伝送線路110に入力される。出力信号OUT_Iは、伝送線路112を介して、端子P3から出力される。出力信号OUT_Qは、伝送線路111を介して、端子P2から出力される。出力信号OUT_Iの位相は、出力信号OUT_Qの位相より90度遅れる。
直交ハイブリッドカプラ100の構成について詳細に説明する。
誘導デバイスとしてのトランス101は、コイル101a、コイル101b、及び各端子T1,T2,T3,T4を含む構成である。誘導デバイスは、トランス101に限らず、例えばインダクタでもよい。また、誘導デバイスは、複数の配線層が平行にスパイラル形状に構成されていれば、図1に示すトランス101に限定されない。
各端子T1,T2,T3には、それぞれ、マイクロストリップ伝送線路110,111,112が接続される。端子T1と端子T2の間にはカップリングキャパシタ102が配置され、端子T3と端子T4との間にはカップリングキャパシタ103が配置される。
各端子T1,T2,T3,T4と各マイクロストリップ伝送線路110,111,112のグランド109との間には、それぞれ、シャントキャパシタ104,105,106,107が配置されている。
端子T4と、マイクロストリップ伝送線路110,111,112のグランド109との間には、終端抵抗108が配置されている。
カップリングキャパシタ102,103は、長さの等しい複数の櫛形状配線を用いて構成されている。また、カップリングキャパシタ102,103は、長さの等しい複数のジグザグ(Zigzag)形状配線を用いて構成されていてもよい。
ここで、本開示の解決しようとする課題について、より具体的に説明する。図16,図17にシャントキャパシタのレイアウトの比較例を示す。図16,図17は、図1(a)の破線により囲まれたブロックの拡大図を示す。
図16は、シャントキャパシタ104として特許文献3もしくは4記載のMOMキャパシタを用いたシャントキャパシタのレイアウト図の一例である。なお、特許文献3ではMOMキャパシタの配線として直線配線が用いられ、特許文献4ではジグザグ(Zigzag)配線が用いられている。
図16では、端子がシャントキャパシタ104を挟んで両側に設けられている。このため、例えばMOMキャパシタの一端をコイル101aに接続すると、MOMキャパシタの他端をグランド109に接続するための配線113が必要となり、シャントキャパシタ104を構成する場合に配線長の短縮が困難となる。
図16では、端子がシャントキャパシタ104を挟んで両側に設けられている。このため、例えばMOMキャパシタの一端をコイル101aに接続すると、MOMキャパシタの他端をグランド109に接続するための配線113が必要となり、シャントキャパシタ104を構成する場合に配線長の短縮が困難となる。
図17は、シャントキャパシタ104として特許文献5に記載の交差配線を用いたMOMキャパシタを用いた場合のレイアウト図の他の一例である。図16と同様に、シャントキャパシタ104からトランスを形成するコイル101a及びグランド109にそれぞれ接続するための配線113a、113bが必要となり、同様に配線長の短縮が困難となる。
次に、本実施形態の直交ハイブリッドカプラ100のシャントキャパシタのレイアウトについて、図2を参照して詳細に説明する。図2(a)は第1の実施形態の直交ハイブリッドカプラ100におけるシャントキャパシタ104のレイアウト図であり、図2(b)はシャントキャパシタ104のレイアウトの説明図であり、同図(c)は配線の交差の説明図である。図2(a)~(c)では、図1に示す各シャントキャパシタ104~107のうち、一例としてシャントキャパシタ104を例に挙げて説明するが他のシャントキャパシタ105~107でも同様であり、更に以下の各実施形態においても同様とする。
図2(a)に示す直交ハイブリッドカプラ100のシャントキャパシタ104は、シャントキャパシタ104のための配置領域ARに配置されている。
図2(a)に示すシャントキャパシタ104は、最下層としての第1層に設けられたメタル配線121,122、及び、最下層の一つ上位の層としての第2層に設けられたメタル配線123,124を含む構成である。メタル配線121とメタル配線124とは、ビア125a,125cを介して接続されている。メタル配線123とメタル配線122とは、ビア125b,125dを介して接続されている。各ビア125a~125dは、第1層のメタル配線と第2層のメタル配線とを接続し、具体的には、各ジグザグ形状のメタル配線(以下、「ジグザグ形状配線」という)の各角部を接続する。ジグザグ(Zigzag)形状配線については後述する。
メタル配線121~124は、配線の直線部分が第1方向と第2方向とに交互に折れ曲がった形状を有し、所謂ジグザグ形状を有するパターンである。第1方向は、例えばコイル101a(図2(a)ではコイル101aの直線部分)の延在方向であり、図2(a)におけるX方向である。第2方向は、マイクロストリップ伝送線路110~112のグランド109、即ち共通の接地電位を提供するグランドプレーンの長手方向であり、図2(a)におけるY方向である。図2(a)においてX方向とY方向とは直角をなし、これらの2方向と垂直な方向がZ方向であり、Z方向は、所謂紙面に垂直な方向を表す。
ジグザグ形状配線について、図2(c)を参照して説明する。
ジグザグ形状配線は、第1方向(X方向)に沿うジグザグ配線ha1~ha3,hb1~hb3と、第1方向に交差する第2方向(Y方向)に沿うジグザグ配線va1~va3,vb1~vb3とが角部において結合する構成である。従って、ジグザグ形状配線は、第1方向に沿うジグザグ配線と、第2方向に沿うジグザグ配線とが交互に繰り返されたジグザグ形状のパターンを有する。
ジグザグ形状配線の長さについて、図2(a)を参照して説明する。最下層(第1層)に設けられたジグザグ形状配線121,122の長さについては、ジグザグ形状配線121はジグザグ形状配線122より長い。更に、最下層の一つ上位の層(第2層)に設けられたジグザグ形状配線123,124の長さについては、ジグザグ形状配線123はジグザグ形状配線124より長い。
ジグザグ形状配線121,124は、ビア126a,126bを介して、それぞれコイル101aに接続される。ジグザグ形状配線122,123は、ビア127b,127aを介して、グランド109に接続される。
ジグザグ形状配線121とジグザグ形状配線122とは等間隔を空けて配列され、ジグザグ形状配線124とジグザグ形状配線123とは等間隔を空けて配列される。従って、シャントキャパシタ104は、等間隔に配置されるジグザグ形状配線の数が増えるため、高い容量を有する。また、シャントキャパシタ104は容量が高いため、小型化に適し、例えば集積回路(IC)に内蔵し易くなる。
シャントキャパシタ104は、具体的には、ジグザグ形状配線121,122の各側面にて発生する容量と、ジグザグ形状配線123,124の各側面にて発生する容量と、ジグザグ形状配線121,123の第1層と第2層との積層方向(以下、単に「積層方向」という)における交差部にて発生する容量と、フリンジ(角部)にて発生する容量との和に相当する容量を有する。
フリンジにて発生する容量は、例えば、一つのジグザグ形状配線の側面と、ジグザグ形状配線に対して上層又は下層のジグザグ形状配線との間にて生じるリーク容量である。シャントキャパシタ104は、フリンジにて発生する容量を有するため、容量密度を増やすことができる。
また、図2(b)のシャントキャパシタ104は、ジグザグ形状配線の積層方向を基準にすることで、配置領域ARにおいて、矢印の方向に、つまり斜めに立ち上がる配置となる。これにより、コイル101aの直線状部分とグランド109とは、シャントキャパシタ104によって直接に接続され、余分な接続配線が不要となる。
これにより、シャントキャパシタ104は、図16又は図17に示すシャントキャパシタのレイアウトに比べて、トランス(コイル)又はグランドに接続するための余計な配線が不要となり、配線長を低減できる。従って、シャントキャパシタ104は、入力信号に対する出力信号の振幅誤差及び位相誤差を低減できる。なお、他のシャントキャパシタ105~107のトランス(コイル)又はグランドに対する接続についても同様である。
次に、シャントキャパシタ104の各層に設けられたジグザグ形状配線について、図3~図6を参照して説明する。各シャントキャパシタ104~107は、複数のジグザグ形状配線が積み上げられた構造を有している。即ち、各シャントキャパシタ104~107では、N(Nは、2以上の整数)個のジグザグ形状配線が積層されている。
図3は、シャントキャパシタ104のレイアウトの最下層(第1層)の配線パターンを個別に示すレイアウト図である。図3に示すシャントキャパシタ104の配置領域ARでは、各層における配線層(配線パターン)としてのジグザグ形状配線121,122が設けられる。また、ビア125a~125d、ビア126a、ビア127bが設けられる。なお、以下の説明では、各ビアは、ビアの一部をなす導体層又は不導体層を含む。
図4は、シャントキャパシタ104のレイアウトの最下層の一つ上位の層(第2層)の配線パターンを個別に示すレイアウト図である。図4に示すシャントキャパシタ104の配置領域ARでは、各層における配線層(配線パターン)としてのジグザグ形状配線124,123が設けられる。また、ビア126a~126d、ビア126b、ビア127aが設けられる。
図5は、シャントキャパシタ104のレイアウトの最下層の二つ上位の層(第3層)の配線パターンを個別に示すレイアウト図である。図5では、シャントキャパシタ104の配置領域ARの近傍には、ビア126a,126bと、ビア127a,127bと、グランド109が設けられる。
図6は、シャントキャパシタ104のレイアウトの最上層(第4層)の配線パターンを個別に示すレイアウト図である。図6では、シャントキャパシタ104の配置領域ARの近傍には、ビア126a,126bと、コイル101aと、マイクロストリップ伝送線路の一部(例えばマイクロストリップ伝送線路112)とが設けられる。
以上により、本実施形態の直交ハイブリッドカプラ100のシャントキャパシタ104~107は、K(Kは、1~N-1のうちいずれか)番目の配線層に設けられるジグザグ形状のK層配線と、K+1番目の配線層に設けられるジグザグ形状の(K+1)層配線とを含む構成である。
K層配線は、ビア126aによって各端子T1~T3のうちいずれかの端子(図2の例では端子T3)に電気的に接続されるジグザグ形状配線121と、ビア127bによってマイクロストリップ伝送線路のグランド109に接続され、ジグザグ形状配線121とは長さが異なるジグザグ形状配線122とを含む構成である。
更に、K+1層配線は、ビア126bによって各端子T1~T3のうちいずれかの端子に(図2の例では端子T3)に電気的に接続されるジグザグ形状配線124と、ビア127aによってマイクロストリップ伝送線路のグランドに接続され、ジグザグ形状配線124とは長さが異なるジグザグ形状配線123とを含む構成である。
ジグザグ形状配線121~124のうちのいずれかのジグザグ形状配線は、第1方向に沿うジグザグ配線と、第1方向に交差する第2方向に沿うジグザグ配線とが角部において立体的に交差(結合)し、第1方向に沿うジグザグ配線と第2方向に沿うジグザグ配線とが交互に繰り返されるジグザグ形状のパターンを有する(図2(c)参照)。
また、図2(a)~(c)に示す直交ハイブリッドカプラ100では、配線層の積層方向において、ジグザグ形状配線121のジグザグ配線ha1~ha3とジグザグ配線Va1~Va3とは、ジグザグ形状配線124のジグザグ配線Vb1~Vb3とジグザグ配線hb1~hb3とに対してそれぞれ立体的に交差する。
同様に、図2(a)~(c)に示す直交ハイブリッドカプラ100では、配線層の積層方向において、ジグザグ形状配線122の第1方向に沿うジグザグ配線と第2方向に沿うジグザグ配線とは、ジグザグ形状配線124の第2方向に沿うジグザグ配線と第1方向に沿うジグザグ配線とに対してそれぞれ立体的に交差している。
これにより、立体構造のシャントキャパシタ104~107が形成され、シャントキャパシタ104の容量密度を効率的に増やすことができる。好ましくは、第1方向と第2方向との交差の角度は90°である。これにより、回路設計におけるレイアウトルールに従ったキャパシタレイアウトの設計が可能であり、直交ハイブリッドカプラの性能を向上できる。
以上により、本実施形態の直交ハイブリッドカプラ100のシャントキャパシタ104~107は、取り出し配線及びビアからトランス若しくはグランドまでの引き出し配線が不要になり、寄生インダクタンス及び寄生抵抗を低減できる。従って、直交ハイブリッドカプラ100は、入力信号に対する出力信号の振幅誤差及び位相誤差を低減できる。
更に、直交ハイブリッドカプラ100は、入力側と出力側とのインピーダンス整合を改善できる。更に、図2に示すシャントキャパシタは、シャントキャパシタのキャパシタンスとして、交差するジグザグ形状配線のフリンジキャパシタンスを用いることにより、単位面積あたりの容量(容量密度)を増大できる。
また、直交ハイブリッドカプラ100は、配線層の積層方向において、ジグザグ形状配線121とジグザグ形状配線123とが立体的に交差する部分を接続するビア125a,125cと、ジグザグ形状配線122とジグザグ形状配線123とが立体的に交差する部分を接続するビア125b,125dとを含む。
これにより、直交ハイブリッドカプラ100は、フリンジ部分を用いたキャパシタンスによって、直交ハイブリッドカプラ100自身の容量を増大できる。なお、直交ハイブリッドカプラ100において、ビア125a~125dは必ずしも必要ではないが、ジグザグ形状配線の側面によって生じる容量を用いることにより、容量を増大できる。
更に、多層のメタル配線がシャントキャパシタとして利用可能な場合、奇数番目の配線層には最下層の配線層と同じレイアウトが用いられ、偶数番目の配線層には最下層の一つ上位の配線層と同じレイアウトが用いられる。これにより、シャントキャパシタ104~107は、より単位面積当たりの容量を大きくできる。
また、トランス101の形状は上下対称であることが望ましい。これにより、直交ハイブリッドカプラ100がレイアウトの対称性を利用して、同振幅であって90度の位相差を有する信号を出力できる。
トランス101は、半導体の複数のメタル配線層が平行にレイアウトされて形成され、交差部では上層と下層に分かれていることが望ましい。つまり、直交ハイブリッドカプラ100において、誘導デバイスは、複数の配線層を平行にスパイラル形状に構成されることが望ましい。この構成により、トランス101の寄生抵抗を低減できる。
また、カップリングキャパシタ102、103は、長さの同じ櫛形のキャパシタ若しくは長さの同じジグザグ形状のキャパシタを用いてもよい。特に、櫛形のキャパシタを用いることにより、カップリング容量を増加できる。ジグザグ形状を用いても同様の効果が実現できる。
なお、トランス101のコイル101aの末端の直線部分(コイル101a)と、グランド109と、いずれかのシャントキャパシタ104~107により囲まれる三角形の空間が設けられる方が望ましい(図2(b)参照)。
このため、ジグザグ形状配線の長さの差が大きくなり、つまり、ジグザグ形状配線121とジグザグ形状配線122との差、及び、ジグザグ形状配線123とジグザグ形状配線124との差が大きくなり、シャントキャパシタ104~107の自己共振周波数の低下を低減できる。
つまり、ジグザグ形状配線121,124を、コイル101aに接続する場合に、よりグランド109側に配置できる場合であっても、また、ジグザグ形状配線122,123を、グランド109に接続する場合に、よりコイル101a側に配置できる場合であっても、ジグザグ形状配線の長さの差を考慮して、図2に示すように配置する。
図7(a)は、第1の実施形態のシャントキャパシタ104において、上層の配線層に設けられたジグザグ形状配線123と、下層の配線層に設けられたジグザグ形状配線121,122との関係の他の一例を示す図である。図7(b)は、第1の実施形態のシャントキャパシタ104において、上層の配線層に設けられたジグザグ形状配線124と、下層の配線層に設けられたジグザグ形状配線121,122との重なりの別の一例を示す図である。
図7(a)では、配線層の積層方向において、ジグザグ形状配線122とジグザグ形状配線123とは、それぞれ90度の角度を成す角部において立体的に交差する。また、ジグザグ形状配線121とジグザグ形状配線123とは、各々の配線の直線部において立体的に交差する。
図7(b)では、配線層の積層方向において、ジグザグ形状配線121とジグザグ形状配線124とは、それぞれ90度の角度を成す角部において立体的に交差する。また、ジグザグ形状配線122とジグザグ形状配線124とは、各々の配線の直線部において立体的に交差する。従って、直交ハイブリッドカプラ100は、高密度の容量形成が可能であり、直交ハイブリッドカプラ100の性能を向上できる。
(第1の実施形態の変形例1)
図8(a)は、第1の実施形態の変形例1のシャントキャパシタ104のレイアウト図である。図8(a)に示すシャントキャパシタ104は、最下層としての第1層に設けられたジグザグ形状配線131,132、及び、最下層の一つ上位の層としての第2層に設けられたジグザグ形状配線133,134を含む構成である。ジグザグ形状配線131とジグザグ形状配線134とは、ビア135a~135eを介して接続されている。ビア136a,136bは、ジグザグ形状配線131,134とコイル101aの直線部分とを接続する。
図8(a)は、第1の実施形態の変形例1のシャントキャパシタ104のレイアウト図である。図8(a)に示すシャントキャパシタ104は、最下層としての第1層に設けられたジグザグ形状配線131,132、及び、最下層の一つ上位の層としての第2層に設けられたジグザグ形状配線133,134を含む構成である。ジグザグ形状配線131とジグザグ形状配線134とは、ビア135a~135eを介して接続されている。ビア136a,136bは、ジグザグ形状配線131,134とコイル101aの直線部分とを接続する。
また、ビア137a,137bは、ジグザグ形状配線132,133とグランド109とを接続する。ジグザグ形状配線131はジグザグ形状配線132より長く、ジグザグ形状配線133はジグザグ形状配線134より長い。図8(a)に示すシャントキャパシタ104は、ジグザグ形状配線131とジグザグ形状配線134とが立体的に交差する部分が、ビア135a~135eにより接続されている。即ち、図8(a)に示すシャントキャパシタ104では、立体的に交差する各ジグザグ形状配線の角部において生じるフリンジ容量が用いられている。
また、図8(a)に示すシャントキャパシタ104では、ジグザグ形状配線131,133(図8(b)参照)、ジグザグ形状配線132,134(図8(c)参照)の各角部(図8(b)及び(c)の各点線部)において生じるオーバーラップ容量が用いられている。
以上により、本実施形態のシャントキャパシタ104は、図2(a)に示すシャントキャパシタ104と同様にシャントキャパシタからの引き出し配線が不要となり、振幅誤差及び位相誤差を低減でき、図2(a)に示すシャントキャパシタ104に比べて高い容量を有する。
(第1の実施形態の変形例2)
図9は、第1の実施形態の変形例2のシャントキャパシタ104のレイアウト図である。図9に示すシャントキャパシタ104は、最下層としての第1層に設けられたジグザグ形状配線141,142、及び、最下層の一つ上位の層としての第2層に設けられたジグザグ形状配線143,144を含む構成である。ジグザグ形状配線141,142とジグザグ形状配線143,144とは、ビア145,146(図9の点線内の各四角部分)を介して接続されている。ジグザグ形状配線141,142とジグザグ形状配線143,144とは、全長にわたって立体的に重なっている。
図9は、第1の実施形態の変形例2のシャントキャパシタ104のレイアウト図である。図9に示すシャントキャパシタ104は、最下層としての第1層に設けられたジグザグ形状配線141,142、及び、最下層の一つ上位の層としての第2層に設けられたジグザグ形状配線143,144を含む構成である。ジグザグ形状配線141,142とジグザグ形状配線143,144とは、ビア145,146(図9の点線内の各四角部分)を介して接続されている。ジグザグ形状配線141,142とジグザグ形状配線143,144とは、全長にわたって立体的に重なっている。
ビア147は、ジグザグ形状配線142、144とコイル101aとを接続する。ビア148は、ジグザグ形状配線141,143とグランド109とを接続する。ジグザグ形状配線141はジグザグ形状配線142より長く、ジグザグ形状配線143はジグザグ形状配線144より長い。
図9の点線部分では、複数のビア145,146が、ジグザグ形状配線141,142とジグザグ形状配線143,144とを立体的に重ならせて接続している。図2(a)に示すシャントキャパシタ104のレイアウトとの違いは、配線層の積層方向において、ジグザグ形状配線141,142と、ジグザグ形状配線143,144とが立体的に重なり、且つ、両形状配線間がビア145,146にて接続されていることである。これにより、図9に示すシャントキャパシタ104は、隣接するビア間の容量を更に用いることができ、高密度の容量を形成できる。
以上により、本実施形態のシャントキャパシタ104は、図2(a)に示すシャントキャパシタ104と同様にシャントキャパシタからの引き出し配線が不要となり、振幅誤差及び位相誤差を低減でき、図2(a)に示すシャントキャパシタ104に比べて高い容量を有する。
(第1の実施形態の変形例3)
図10は、第1の実施形態の変形例3のシャントキャパシタ104のレイアウト図である。図10では、シャントキャパシタ104を分かり易く示すために、一部透視図が用いられている。
図10は、第1の実施形態の変形例3のシャントキャパシタ104のレイアウト図である。図10では、シャントキャパシタ104を分かり易く示すために、一部透視図が用いられている。
図10に示すシャントキャパシタ104は、最下層としての第1層に設けられたジグザグ形状配線151,152、及び、最下層の一つ上位の層としての第2層に設けられたジグザグ形状配線153,154を含む構成である。ジグザグ形状配線152,153とコイル101aとは、ビア155a,155bを介して接続されている。ジグザグ形状配線151,154とグランド109とは、ビア156a,156bを介して接続されている。
ジグザグ形状配線151とジグザグ形状配線153とは、図10のジグザグ形状配線151が表示されている以外の部分において、立体的に重なっている。つまり、ジグザグ形状配線153は、グランド109に接続しない程度に、ジグザグ形状配線151と立体的に重なっており、ジグザグ形状配線151は、コイル101aに接続しない程度に、ジグザグ形状配線153と立体的に重なっている。
また、ジグザグ形状配線152とジグザグ形状配線154とは、図10のジグザグ形状配線152が表示されている以外の部分において、立体的に重なっている。つまり、ジグザグ形状配線152は、グランド109に接続しない程度に、ジグザグ形状配線154と立体的に重なっており、ジグザグ形状配線154は、コイル101aに接続しない程度に、ジグザグ形状配線152と立体的に重なっている。
なお、ジグザグ形状配線151はジグザグ形状配線152より長く、ジグザグ形状配線153はジグザグ形状配線154より長い。
これにより、図10に示すシャントキャパシタ104は、第1層と第2層との間に設けられた容量を用いることができる。図2(a)に示すシャントキャパシタ104のレイアウトとの違いは、配線層の積層方向において、ジグザグ形状配線151,152とジグザグ形状配線153,154とが立体的に重なっていることである。これにより、図10に示すシャントキャパシタ104は、上下に重複するジグザグ形状配線151,152とジグザグ形状配線153,154とによって大きな容量を得ることができ、容量を得るための面積的も低減できる。
また、図10に示すシャントキャパシタ104は、図9に示すシャントキャパシタ104と異なり、第1層と第2層の各ジグザグ形状配線を接続するためのビアを不要とできる。
以上により、本実施形態のシャントキャパシタ104は、簡単な構成によって、図2(a)に示すシャントキャパシタ104と同様にシャントキャパシタからの引き出し配線が不要となり、振幅誤差及び位相誤差を低減でき、図2(a)に示すシャントキャパシタ104に比べて高い容量を有する。
(第1の実施形態の変形例4)
図11(a)は、第1の実施形態のシャントキャパシタ104の変形例4のレイアウト図である。図11(b)は、最下層としての第1層に設けられたフローティング配線及びビアの位置関係を示す図である。図11(c)は、最下層の一つ上位の層としての第2層に設けられたフローティング配線及びビアの位置関係を示す図である。
図11(a)は、第1の実施形態のシャントキャパシタ104の変形例4のレイアウト図である。図11(b)は、最下層としての第1層に設けられたフローティング配線及びビアの位置関係を示す図である。図11(c)は、最下層の一つ上位の層としての第2層に設けられたフローティング配線及びビアの位置関係を示す図である。
図11(a)に示すシャントキャパシタ104は、最下層としての第1層に設けられたジグザグ形状配線121,122、最下層の一つ上位の層としての第2層に設けられたジグザグ形状配線123,124、第1層に設けられたフローティング配線167a,167c,167e,167g、及び、第2層に設けられたフローティング配線167b,167d,167fを含む構成である。
図11(b)に示すフローティング配線167a、167c、167e,167gは、ジグザグ形状配線121、122と同じ層にあり、図11(c)に示すフローティング配線167b、167d、167fは、ジグザグ形状配線123、124と同じ層にある。
なお、多層基板は、4層で構成されているが、フローティング配線とジグザグ形状配線とが配置されているのは2層である。
図11(a)に示すシャントキャパシタ104の具体的な構成を、図11(b)及び(c)を参照して説明する。
図11(b)に示すフローティング配線167a,167c,167eは、配置領域AR内において、第1層のジグザグ形状配線121の外周であって、配線層の積層方向において第2層のジグザグ形状配線123の90度の角度の折れ曲がり部分に対応する位置に設けられる。図11(b)に示すフローティング配線167gは、配置領域AR内において、第1層のジグザグ形状配線122の外周であって、配線層の積層方向において第2層のジグザグ形状配線124の90度の角度の折れ曲がり部分に対応する位置に設けられる。
同様に、図11(c)に示すフローティング配線167b,167d,167fは、配置領域AR内において、第2層のジグザグ形状配線123の外周であって、配線層の積層方向において第1層のジグザグ形状配線121の90度の角度の折れ曲がり部分に対応する位置に設けられる。
ビア169a,169c,169eは、フローティング配線167a,167c,167eと、配線層の積層方向においてフローティング配線167a,167c,167eの各位置に対応する第2層に設けられたジグザグ形状配線123の折れ曲がり部分とを接続する。ビア169gは、フローティング配線167gと、配線層の積層方向においてフローティング配線167gの位置に対応する第2層に設けられたジグザグ形状配線124の折れ曲がり部分とを接続する。
同様に、ビア169b,169d,169fは、フローティング配線167b,167d,167fと、配線層の積層方向においてフローティング配線167b,167d,167fの各位置に対応する第1層に設けられたジグザグ形状配線123の折れ曲がり部分とを接続する。
図11(a)に示すシャントキャパシタ104は、図2に示すシャントキャパシタ104のレイアウトの構成に、フローティング配線と、各配線層に設けられたフローティング配線と配線層とを接続するビアとを更に含む構成である。図11(a)に示すシャントキャパシタ104は、フローティング配線及びビアを用いることにより、図2(a)に示すシャントキャパシタ104に比べて、単位面積当たりの容量を更に増加できる。
(第2の実施形態)
図12は、第2の直交ハイブリッドカプラ200のレイアウト例を示す図である。直交ハイブリッドカプラ200は、キャパシティブカップリング(capacitive coupling)型のカプラである。
図12は、第2の直交ハイブリッドカプラ200のレイアウト例を示す図である。直交ハイブリッドカプラ200は、キャパシティブカップリング(capacitive coupling)型のカプラである。
図12に示す直交ハイブリッドカプラ200は、誘導デバイスとしてのインダクタ201,202、カップリングキャパシタ203,204、シャントキャパシタ205,206,207,208、終端抵抗209及びグランド210,211を含む構成である。伝送線路212,213,214と、グランド210,211とは、マイクロストリップ伝送線路として機能する。
図12に示すシャントキャパシタ205~208に、第1の実施形態及び各変形例にて説明したシャントキャパシタ104~107、具体的には、長さの異なるジグザグ形状配線を備えたレイアウト(図2、図7~図11のうちいずれか参照)を用いることにより、寄生インダクタ及び寄生抵抗を低減でき、振幅誤差及び位相誤差を低減できる。
(第3の実施形態)
図13は、上述した各実施形態の直交ハイブリッドカプラを用いたドハティ増幅器700のブロック図である。ドハティ増幅器700は、上述した各実施形態のうちいずれかの直交ハイブリッドカプラ701、メイン増幅器702、1/4波長伝送線路703、及びピーク増幅器704を含む構成である。
図13は、上述した各実施形態の直交ハイブリッドカプラを用いたドハティ増幅器700のブロック図である。ドハティ増幅器700は、上述した各実施形態のうちいずれかの直交ハイブリッドカプラ701、メイン増幅器702、1/4波長伝送線路703、及びピーク増幅器704を含む構成である。
ドハティ増幅器700に入力される入力RF信号は、直交ハイブリッドカプラ701において、2つの出力信号に分岐される。一方の出力信号はメイン増幅器702に入力され、他方の出力信号はピーク増幅器704に入力される。メイン増幅器702に入力される信号の位相は、入力RF信号に対して90度進んでいる。ピーク増幅器704に入力される信号の位相は、入力RF信号と同じ位相である。
メイン増幅器702において増幅された信号は、位相が1/4波長伝送線路703において90度遅延されて出力され、ピーク増幅器704において増幅された信号と合成されて、最終的な出力信号となる。
ドハティ増幅器700では、直交ハイブリッドカプラにおいて2つの出力信号間に位相誤差が生じると、最終的な出力信号において合成時の損失が生じる。上述した各実施形態の直交ハイブリッドカプラ701を用いることにより、ドハティ増幅器700は、出力損失を低減でき、増幅性能を向上できる。
(第4の実施形態)
図14は、上述した各実施形態のうちいずれかの直交ハイブリッドカプラ607,608を用いた無線通信装置600のブロック図である。図14に示す無線通信装置600は、送信用のアンテナ601が接続された送信RF増幅器603、直交変調器605、上述した各実施形態の直交ハイブリッドカプラ607,608、スイッチ609、発振器610、PLL(Phase Locked Loop)611、アナログベースバンド回路612,613、デジタルベースバンド回路614、直交復調器606、及び受信用のアンテナ602が接続された受信RF増幅器604を含む構成である。スイッチ609、発振器610及びPLL(Phase Locked Loop)611はローカル信号を生成するローカル信号発生部を構成する。
図14は、上述した各実施形態のうちいずれかの直交ハイブリッドカプラ607,608を用いた無線通信装置600のブロック図である。図14に示す無線通信装置600は、送信用のアンテナ601が接続された送信RF増幅器603、直交変調器605、上述した各実施形態の直交ハイブリッドカプラ607,608、スイッチ609、発振器610、PLL(Phase Locked Loop)611、アナログベースバンド回路612,613、デジタルベースバンド回路614、直交復調器606、及び受信用のアンテナ602が接続された受信RF増幅器604を含む構成である。スイッチ609、発振器610及びPLL(Phase Locked Loop)611はローカル信号を生成するローカル信号発生部を構成する。
図14に示す無線通信装置600の動作について説明する。発振器610及びPLL611により発生したローカル信号は、スイッチ609を介して、送信回路側若しくは受信回路側に出力される。無線通信装置600の送信回路は、送信用のアンテナ601が接続された送信RF増幅器603、直交変調器605、直交ハイブリッドカプラ607及びアナログベースバンド回路612を含む構成である。
送信回路側に出力される場合、ローカル信号は直交ハイブリッドカプラ607によって同振幅であって90度位相の異なる2つの信号に分岐され、直交変調器605に入力される。即ち、直交ハイブリッドカプラ607は、ローカル信号を基に、同振幅であって90度の位相差を有する2つの出力信号を生成して直交変調器605に出力する。直交変調器605は、直交ハイブリッドカプラ607からの2つの出力信号を基に、送信信号を直交変調して送信RF増幅器603に出力する。
受信回路側に出力される場合、ローカル信号は直交ハイブリッドカプラ608によって同振幅であって90度位相の異なる2つの信号に分岐され、直交復調器606に入力される。無線通信装置600の受信回路は、受信用のアンテナ602が接続された受信RF増幅器604、直交復調器606、直交ハイブリッドカプラ608及びアナログベースバンド回路613を含む構成である。直交ハイブリッドカプラ608は、ローカル信号を基に、同振幅であって90度の位相差を有する2つの出力信号を生成して直交復調器606に出力する。直交復調器606は、直交ハイブリッドカプラ608からの2つの出力信号を基に、受信信号を直交復調してアナログベースバンド回路613に出力する。
デジタルベースバンド回路614にて生成された送信ベースバンド信号はアナログベースバンド回路612によってデジタル-アナログ変換、増幅及びフィルタリングされる。アナログベースバンド回路612からの出力信号は、直交変調器605において送信用のRF信号に変換され、送信RF増幅器603において増幅された後、アンテナ601から放射される。
アンテナ602にて受信された受信RF信号は、受信RF増幅器604において増幅された後、直交復調器606に入力され、直交復調器606においてベースバンド信号に変換される。ベースバンド信号はアナログベースバンド回路613にてアナログ-デジタル変換、増幅及びフィルタリングされ、デジタルベースバンド回路614においてデジタル復調される。
図14に示す無線通信装置600に上述した各実施形態の直交ハイブリッドカプラを用いることにより、直交変調器605の変調精度及び直交復調器606の復調精度を改善できる。これにより、無線通信装置600は、送信信号の信号品質を向上でき、受信感度を向上できる。
(第4の実施形態の変形例)
図15は、上述した各実施形態の直交ハイブリッドカプラを用いた無線通信装置800の変形例のブロック図である。図14に示す無線通信装置600との違いは、直交ハイブリッドカプラ607の代わりに、直交ハイブリッドカプラ807が送信RF増幅器603と直交変調器805の間に挿入され、直交ハイブリッドカプラ608の代わりに、直交ハイブリッドカプラ808が受信RF増幅器604と直交復調器806の間に挿入されている点である。
図15は、上述した各実施形態の直交ハイブリッドカプラを用いた無線通信装置800の変形例のブロック図である。図14に示す無線通信装置600との違いは、直交ハイブリッドカプラ607の代わりに、直交ハイブリッドカプラ807が送信RF増幅器603と直交変調器805の間に挿入され、直交ハイブリッドカプラ608の代わりに、直交ハイブリッドカプラ808が受信RF増幅器604と直交復調器806の間に挿入されている点である。
図15に示す無線通信装置800の説明では、図14に示す無線通信装置600と異なる内容について説明し、同一の内容については説明を省略する。
図15に示す無線通信装置800は、送信用のアンテナ601が接続された送信RF増幅器603、直交変調器805、上述した各実施形態の直交ハイブリッドカプラ807,808、スイッチ609、発振器610、PLL(Phase Locked Loop)611、アナログベースバンド回路612,613、デジタルベースバンド回路614、直交復調器806、及び受信用のアンテナ602が接続された受信RF増幅器604を含む構成である。スイッチ609、発振器610及びPLL(Phase Locked Loop)611はローカル信号を生成するローカル信号発生部を構成する。
図15に示す無線通信装置800は、直交変調器805、直交復調器806がサブハーモニックミキサ、即ち、ローカル信号入力の周波数がRF周波数の整数分の1であるミキサである場合に有効である。
無線通信装置800の送信回路は、送信用のアンテナ601が接続された送信RF増幅器603、直交ハイブリッドカプラ807、直交変調器805及びアナログベースバンド回路612を含む構成である。
直交変調器805は、ローカル信号発生部によって生成されたローカル信号を基に、90度の位相差を有する2つの入力信号(送信信号)を直交変調して直交ハイブリッドカプラ807に出力する。
直交ハイブリッドカプラ807は、直交変調器805から出力された2つの90度の位相差を有する入力信号を入力し、2つの入力信号のうち一方の位相を90度進める又は遅延させて2つの入力信号の位相差を0度に調整する。直交ハイブリッドカプラ807は、位相の調整後に、2つの入力信号を合成することによって、1つの出力信号を送信RF増幅器603に出力する。送信RF増幅器603は、直交ハイブリッドカプラ807からの出力信号を増幅する。
また、無線通信装置800の受信回路は、受信用のアンテナ602が接続された受信RF増幅器604、直交ハイブリッドカプラ808、直交復調器806及びアナログベースバンド回路613を含む構成である。直交ハイブリッドカプラ808は、入力された受信信号を、同振幅であって90度の位相差を有する2つの受信信号を生成して直交復調器806に出力する。直交復調器806は、直交ハイブリッドカプラ808からの2つの受信出力信号を基に、受信信号を直交復調してアナログベースバンド回路613に出力する。
図15に示す無線通信装置800に上述した各実施形態の直交ハイブリッドカプラを用いることにより、直交変調器805からの2つの出力信号の合成時における出力損失を低減でき、受信RF増幅器604からの出力信号の信号分岐精度を向上できる。
以上、図面を参照しながら各種の実施の形態について説明したが、本開示はかかる例に限定されないことは言うまでもない。当業者であれば、特許請求の範囲に記載された範疇内において、各種実施形態の変更例又は修正例、更に各種実施の形態の組み合わせ例に想到し得ることは明らかであり、それらについても当然に本開示の技術敵範囲に属するものと了解される。
なお、上述した各実施形態の直交ハイブリッドカプラの利用範囲は広く、例えば、複素ミキサとしても利用が可能である。また、例えば、上述した各実施形態の直交ハイブリッドカプラは、IQ位相平面において自由に位相差を作成する回路にも利用できる。
また、上述した各実施形態の直交ハイブリッドカプラに用いられる誘導デバイスとしては種々のものがあるが、例えば、オンチップのスパイラルインダクタを用いればICに内蔵できる。また、シャントキャパシタ等もICの製造方法によって製造が可能であり、量産化にも適する。
なお、本出願は、2012年1月5日出願の日本特許出願(特願2012-000793)に基づくものであり、その内容はここに参照として取り込まれる。
本開示は、誘導デバイスとグランドとの間に挿入するシャントキャパシタから誘導デバイス又はグランドへの各接続配線の長さを低減し、入力信号に対する出力信号の振幅誤差及び位相誤差を低減する直交ハイブリッドカプラ、増幅器及び無線通信装置として有用である。
100 直交ハイブリッドカプラ
101a、101b コイル
101 トランス
102、103、203、204 カップリングキャパシタ
104~107、205~208 シャントキャパシタ
108、209 終端抵抗
109、210、211 グランド
110、111、112、212、213、214 伝送線路(マイクロストリップ伝送線路)
121~124、131~134、141~144 ジグザグ形状配線(メタル配線)
125a~125d、135a~135e、145、146、126a、126b、127a、127b、136a、136b、137a、137b、147、148 ビア
201、202 インダクタ
101a、101b コイル
101 トランス
102、103、203、204 カップリングキャパシタ
104~107、205~208 シャントキャパシタ
108、209 終端抵抗
109、210、211 グランド
110、111、112、212、213、214 伝送線路(マイクロストリップ伝送線路)
121~124、131~134、141~144 ジグザグ形状配線(メタル配線)
125a~125d、135a~135e、145、146、126a、126b、127a、127b、136a、136b、137a、137b、147、148 ビア
201、202 インダクタ
Claims (18)
- 第1、第2、第3、第4の端子を含む誘導デバイスと、
前記第1、第2、第3の端子に接続される第1、第2、第3のマイクロストリップ伝送線路と、
前記第1、第2の端子の間、前記第3、第4の端子の間にそれぞれ配置される第1、第2のカップリングキャパシタと、
前記第1、第2、第3、第4の端子と前記第1、第2、第3のマイクロストリップ線路のグランドとの間に挿入される第1、第2、第3、第4のシャントキャパシタと、
前記第4の端子と前記第1、第2、第3のマイクロストリップ伝送線路のグランドとの間に挿入される終端抵抗と、を備え、
前記第1、第2、第3、第4のシャントキャパシタは、
N(Nは、2以上の整数)個の配線層として、
少なくともK(Kは、1~N-1のいずれか)番目の配線層に設けられるK層配線と、
K+1番目の配線層に設けられるK+1層配線と、を有し、
前記K層配線は、
前記誘導デバイスに接続される第1のジグザグ形状配線と、
前記マイクロストリップ伝送線路のグランドに接続され、前記第1のジグザグ形状配線とは長さが異なる第2のジグザグ形状配線と、を含み、
前記K+1層配線は、
前記誘導デバイスに接続される第3のジグザグ形状配線と、
前記マイクロストリップ伝送線路のグランドに接続され、前記第3のジグザグ形状配線とは長さが異なる第4のジグザグ形状配線と、を含み、
前記第1、第2、第3及び第4の各ジグザグ形状配線は、
第1方向に沿う配線と、前記第1方向に交差する第2方向に沿う配線とが結合し、前記第1方向に沿う配線と前記第2方向に沿う配線とが交互に繰り返されるジグザグ形状のパターンを有する、
直交ハイブリッドカプラ。 - 請求項1に記載の直交ハイブリッドカプラであって、
前記第1及び第2のジグザグ形状配線は、等間隔を空けて交互に配列され、
前記第3及び第4のジグザグ形状配線は、等間隔を空けて交互に配列される、
直交ハイブリッドカプラ。 - 請求項1又は2に記載のハイブリッドカプラであって、
前記第1のジグザグ形状配線と前記第4のジグザグ形状配線との各角部は、前記配線層の積層方向において立体的に交差し、
前記第2のジグザグ形状配線と前記第3のジグザグ形状配線との各角部は、前記配線層の積層方向において立体的に交差する、
直交ハイブリッドカプラ。 - 請求項3に記載の直交ハイブリッドカプラであって、
前記第1のジグザグ形状配線の前記第1方向に沿う配線と前記第2方向に沿う配線とは、前記配線層の積層方向において、前記第4のジグザグ形状配線の前記第2方向に沿う配線と前記第1方向に沿う配線とに対して立体的に交差し、
前記第2のジグザグ形状配線の前記第2方向に沿う配線と前記第1方向に沿う配線とは、前記配線層の積層方向において、前記第3のジグザグ形状配線の前記第1方向に沿う配線と前記第2方向に沿う配線とに対して立体的に交差する、
直交ハイブリッドカプラ。 - 請求項1又は2に記載の直交ハイブリッドカプラにおいて、
前記第1のジグザグ形状配線と前記第3のジグザグ形状配線との各角部は、前記配線層の積層方向において、立体的に交差し、
前記第2のジグザグ形状配線と前記第4のジグザグ形状配線との各角部は、前記配線層の積層方向において、立体的に交差する、
直交ハイブリッドカプラ。 - 請求項5に記載の直交ハイブリッドカプラであって、
前記配線層の積層方向において、前記第1のジグザグ形状配線と前記第3のジグザグ形状配線との立体的に交差する部分を接続する第1のビアと、
前記配線層の積層方向において、前記第2のジグザグ形状配線と前記第4のジグザグ形状配線との立体的に交差する部分を接続する第2のビアと、を更に備える、
直交ハイブリッドカプラ。 - 請求項1又は2に記載の直交ハイブリッドカプラであって、
前記第1、前記第4のジグザグ形状配線が、前記配線層の積層方向において、立体的に重なり、
前記第2、前記第3のジグザグ形状配線が、前記配線層の積層方向において、立体的に重なる、
直交ハイブリッドカプラ。 - 請求項1~4のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記K+1層に設けられ、前記第1のジグザグ形状配線の外周であって、前記配線層の積層方向において前記第3のジグザグ形状配線の折れ曲がり部分に対応する位置に設けられた第1のフローティング配線と、
前記K層に設けられ、第3のジグザグ形状配線の外周であって、前記配線層の積層方向において前記第1のジグザグ形状配線の折れ曲がり部分対応する位置に設けられた第2のフローティング配線と、
前記第3のジグザグ形状配線と前記第1のフローティング配線とを接続する第1のビアと、
前記第1のジグザグ形状配線と前記第2のフローティング配線とを接続する第2のビアと、を更に備える、
直交ハイブリッドカプラ。 - 請求項1~8のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記第1方向と前記第2方向との交差の角度は90度である、
直交ハイブリッドカプラ。 - 請求項1~9のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記誘導デバイスは対称形状に構成されている、
直交ハイブリッドカプラ。 - 請求項1~9のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記誘導デバイスは複数の配線層を平行にスパイラル形状に構成されている、
直交ハイブリッドカプラ。 - 請求項1~11のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記第1、第2のカップリングキャパシタは長さの等しい複数の櫛形状配線を用いて構成されている、
直交ハイブリッドカプラ。 - 請求項1~11のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記第1、第2のカップリングキャパシタは長さの等しい複数のジグザグ形状配線で構成されている、
直交ハイブリッドカプラ。 - 請求項1~13のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記第1のマイクロストリップ伝送線路に信号が入力され、前記第2、第3のマイクロストリップ伝送線路から同振幅であって90度位相の異なる信号が出力される、
直交ハイブリッドカプラ。 - 請求項1~13のうちいずれか一項に記載の直交ハイブリッドカプラであって、
前記第2、第3のマイクロストリップ伝送線路に同振幅であって90度位相の異なる信号が入力され、前記第1のマイクロストリップ伝送線路から信号が出力される、
直交ハイブリッドカプラ。 - 請求項14に記載の直交ハイブリッドカプラと、
前記直交ハイブリッドカプラからの一方の出力信号を増幅するメイン増幅器と、
前記直交ハイブリッドカプラからの他方の出力信号を増幅するピーク増幅器と、
前記メイン増幅器からの出力信号の位相を90度遅延させる1/4波長線路と、を備える、
増幅器。 - ローカル信号を生成するローカル信号発生部と、
前記生成されたローカル信号を基に、同振幅であって90度の位相差を有する2つの信号を出力する請求項14に記載の第1、第2の直交ハイブリッドカプラと、
前記第1の直交ハイブリッドカプラからの2つの出力信号を基に、送信信号を直交変調する直交変調器と、
前記第2の直交ハイブリッドカプラからの2つの出力信号を基に、受信信号を直交復調する直交復調器と、を備える、
無線通信装置。 - ローカル信号を生成するローカル信号発生部と、
前記生成されたローカル信号を基に、90度の位相差を有する2つの入力信号を直交変調する直交復調器と、
前記直交変調された90度の位相差を有する2つの入力信号のうち、一方の入力信号の位相を90度進め又は遅延させる請求項15に記載の直交ハイブリッドカプラと、
前記直交ハイブリッドカプラからの出力信号を増幅する送信RF増幅器と、を備える、
無線通信装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/130,875 US9136580B2 (en) | 2012-01-05 | 2012-11-16 | Quadrature hybrid coupler, amplifier, and wireless communication device |
CN201280031826.3A CN103650342B (zh) | 2012-01-05 | 2012-11-16 | 正交混合耦合器、放大器及无线通信装置 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012000793A JP5793089B2 (ja) | 2012-01-05 | 2012-01-05 | 直交ハイブリッドカプラ、増幅器及び無線通信装置 |
JP2012-000793 | 2012-01-17 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2013102964A1 true WO2013102964A1 (ja) | 2013-07-11 |
Family
ID=48745041
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2012/007386 WO2013102964A1 (ja) | 2012-01-05 | 2012-11-16 | 直交ハイブリッドカプラ、増幅器及び無線通信装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9136580B2 (ja) |
JP (1) | JP5793089B2 (ja) |
CN (1) | CN103650342B (ja) |
WO (1) | WO2013102964A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9960473B2 (en) | 2015-11-26 | 2018-05-01 | International Business Machines Corporation | Integrated differential phase shifter based on coupled wire coupler using a diagonal configuration |
US10218331B2 (en) | 2014-05-12 | 2019-02-26 | Telefonaktiebolaget Lm Ericsson (Publ) | Quadrature hybrid with multi-layer structure |
US20220199369A1 (en) * | 2019-04-03 | 2022-06-23 | Tokyo Electron Limited | Plasma processing method and plasma processing device |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10615949B2 (en) | 2014-02-14 | 2020-04-07 | University Of Southern California | Hybrid-based cancellation in presence of antenna mismatch |
US10476530B2 (en) | 2015-10-12 | 2019-11-12 | Qorvo Us, Inc. | Hybrid-coupler-based radio frequency multiplexers |
US10469034B2 (en) * | 2015-11-09 | 2019-11-05 | Telefonaktiebolaget Lm Ericsson (Publ) | Amplifier circuit for compensating an output signal from a circuit |
CN106098677B (zh) * | 2016-07-20 | 2018-05-01 | 北京翰飞电子科技有限公司 | 单芯片正交混合耦合器管芯和平衡式功率放大器模块 |
WO2018057725A1 (en) * | 2016-09-21 | 2018-03-29 | Abtum Inc. | Enhancing isolation in hybrid-based radio frequency duplexers and multiplexers |
JP2017175146A (ja) * | 2017-05-02 | 2017-09-28 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US10886612B2 (en) | 2018-09-17 | 2021-01-05 | Qualcomm Incorporated | Bi-directional active phase shifting |
JP7294790B2 (ja) * | 2018-10-24 | 2023-06-20 | ルネサスエレクトロニクス株式会社 | 移相器 |
US11316489B2 (en) | 2019-08-30 | 2022-04-26 | Qualcomm Incorporated | Bidirectional variable gain amplification |
US10784636B1 (en) * | 2019-10-14 | 2020-09-22 | Qualcomm Incorporated | Asymmetrical quadrature hybrid coupler |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06284043A (ja) * | 1993-03-29 | 1994-10-07 | Soshin Denki Kk | 集中定数型方向性結合器 |
JP2004095754A (ja) * | 2002-08-30 | 2004-03-25 | Renesas Technology Corp | キャパシタ |
JP2008112974A (ja) * | 2006-10-05 | 2008-05-15 | Matsushita Electric Ind Co Ltd | 半導体容量素子 |
JP2009027410A (ja) * | 2007-07-19 | 2009-02-05 | Panasonic Corp | 無線通信装置 |
JP2009239882A (ja) * | 2008-03-04 | 2009-10-15 | Japan Radio Co Ltd | 高周波電力増幅器 |
JP2010021719A (ja) * | 2008-07-09 | 2010-01-28 | Toshiba Corp | ドハティ増幅器 |
JP2011254496A (ja) * | 2000-07-21 | 2011-12-15 | Skyworks Solutions Inc | ダイレクトコンバージョン受信機及び送信機用のシステム及び装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05152814A (ja) * | 1991-11-27 | 1993-06-18 | Murata Mfg Co Ltd | チツプ型方向性結合器 |
JP3282108B2 (ja) * | 1995-04-07 | 2002-05-13 | 日本電信電話株式会社 | 送受信回路 |
US5978206A (en) | 1997-09-30 | 1999-11-02 | Hewlett-Packard Company | Stacked-fringe integrated circuit capacitors |
US6822312B2 (en) | 2000-04-07 | 2004-11-23 | Koninklijke Philips Electronics N.V. | Interdigitated multilayer capacitor structure for deep sub-micron CMOS |
US6573801B1 (en) * | 2000-11-15 | 2003-06-03 | Intel Corporation | Electromagnetic coupler |
JP3900013B2 (ja) * | 2001-07-30 | 2007-04-04 | 株式会社村田製作所 | 弾性表面波分波器、通信装置 |
US6806789B2 (en) * | 2002-01-22 | 2004-10-19 | M/A-Com Corporation | Quadrature hybrid and improved vector modulator in a chip scale package using same |
FR2901929B1 (fr) | 2006-05-31 | 2008-08-15 | St Microelectronics Sa | Dephaseur integre de signaux differentiels en signaux en quadrature |
US20080083967A1 (en) | 2006-10-05 | 2008-04-10 | Toshifumi Nakatani | Capacitor integrated in semiconductor device |
KR101138479B1 (ko) * | 2010-10-14 | 2012-04-25 | 삼성전기주식회사 | 적층형 칩 필터용 커플링 구조, 적층형 칩 필터 및 이를 포함하는 전자 디바이스 |
KR101768676B1 (ko) * | 2010-10-22 | 2017-08-16 | 삼성전자주식회사 | 실리콘 위상 쉬프터, 이를 포함하는 전광 변조기 및 광집적 회로 |
-
2012
- 2012-01-05 JP JP2012000793A patent/JP5793089B2/ja not_active Expired - Fee Related
- 2012-11-16 US US14/130,875 patent/US9136580B2/en not_active Expired - Fee Related
- 2012-11-16 WO PCT/JP2012/007386 patent/WO2013102964A1/ja active Application Filing
- 2012-11-16 CN CN201280031826.3A patent/CN103650342B/zh not_active Expired - Fee Related
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06284043A (ja) * | 1993-03-29 | 1994-10-07 | Soshin Denki Kk | 集中定数型方向性結合器 |
JP2011254496A (ja) * | 2000-07-21 | 2011-12-15 | Skyworks Solutions Inc | ダイレクトコンバージョン受信機及び送信機用のシステム及び装置 |
JP2004095754A (ja) * | 2002-08-30 | 2004-03-25 | Renesas Technology Corp | キャパシタ |
JP2008112974A (ja) * | 2006-10-05 | 2008-05-15 | Matsushita Electric Ind Co Ltd | 半導体容量素子 |
JP2009027410A (ja) * | 2007-07-19 | 2009-02-05 | Panasonic Corp | 無線通信装置 |
JP2009239882A (ja) * | 2008-03-04 | 2009-10-15 | Japan Radio Co Ltd | 高周波電力増幅器 |
JP2010021719A (ja) * | 2008-07-09 | 2010-01-28 | Toshiba Corp | ドハティ増幅器 |
Non-Patent Citations (1)
Title |
---|
ROBERT C.FRYE: "A 2-GHz Quadrature Hybrid Implemented in CMOS Technology", IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol. 38, no. 3, March 2003 (2003-03-01), pages 550 - 555, XP001158094 * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10218331B2 (en) | 2014-05-12 | 2019-02-26 | Telefonaktiebolaget Lm Ericsson (Publ) | Quadrature hybrid with multi-layer structure |
US9960473B2 (en) | 2015-11-26 | 2018-05-01 | International Business Machines Corporation | Integrated differential phase shifter based on coupled wire coupler using a diagonal configuration |
US20220199369A1 (en) * | 2019-04-03 | 2022-06-23 | Tokyo Electron Limited | Plasma processing method and plasma processing device |
Also Published As
Publication number | Publication date |
---|---|
JP2013141162A (ja) | 2013-07-18 |
US20140154981A1 (en) | 2014-06-05 |
CN103650342A (zh) | 2014-03-19 |
US9136580B2 (en) | 2015-09-15 |
CN103650342B (zh) | 2016-11-16 |
JP5793089B2 (ja) | 2015-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5793089B2 (ja) | 直交ハイブリッドカプラ、増幅器及び無線通信装置 | |
US7714679B2 (en) | Spiral coupler | |
US9379678B2 (en) | Integrated directional coupler within an RF matching network | |
US8547188B2 (en) | Filter with integrated loading capacitors | |
WO2011161847A1 (ja) | 電力増幅器 | |
JP5051063B2 (ja) | 薄膜バラン | |
US8816796B2 (en) | Multilayer filter | |
US12009790B2 (en) | Transmission line transformer and amplifying circuit | |
US8823468B2 (en) | Multilayer filter | |
JP2010050610A (ja) | 薄膜バラン | |
US7592884B2 (en) | High frequency component | |
CN101199081A (zh) | 传输线路装置 | |
US11522503B2 (en) | Transmission line transformer and amplifying circuit | |
US8531261B2 (en) | Transformer and method for using same | |
JP5578440B2 (ja) | 差動伝送線路 | |
JP5326931B2 (ja) | 薄膜バラン | |
US12119852B2 (en) | Impedance converting circuit and amplifier module | |
US11271530B2 (en) | Transmission line transformer and amplifying circuit | |
CN114024119B (zh) | 一种全差分叠层变压器结构耦合器 | |
CN116614089B (zh) | 一种低相噪多核压控振荡器版图结构及振荡器结构 | |
JP2024042638A (ja) | フィルタ装置およびそれを備えた高周波フロントエンド回路 | |
CN118630450A (zh) | 功率合成器及功率合成器组件 | |
JP5326932B2 (ja) | 薄膜バラン | |
JP5326880B2 (ja) | 薄膜バラン | |
KR20120000670A (ko) | 적층형 나선 인덕터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12864032 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14130875 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 12864032 Country of ref document: EP Kind code of ref document: A1 |