WO2013099424A1 - 炭化珪素半導体装置の製造方法 - Google Patents

炭化珪素半導体装置の製造方法 Download PDF

Info

Publication number
WO2013099424A1
WO2013099424A1 PCT/JP2012/077939 JP2012077939W WO2013099424A1 WO 2013099424 A1 WO2013099424 A1 WO 2013099424A1 JP 2012077939 W JP2012077939 W JP 2012077939W WO 2013099424 A1 WO2013099424 A1 WO 2013099424A1
Authority
WO
WIPO (PCT)
Prior art keywords
type
layer
silicon carbide
drift layer
semiconductor device
Prior art date
Application number
PCT/JP2012/077939
Other languages
English (en)
French (fr)
Inventor
和田 圭司
増田 健良
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to KR1020147012055A priority Critical patent/KR20140108631A/ko
Priority to EP12863610.7A priority patent/EP2800137A4/en
Priority to CN201280056792.3A priority patent/CN103959471B/zh
Publication of WO2013099424A1 publication Critical patent/WO2013099424A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide

Definitions

  • the present invention relates to a method for manufacturing a silicon carbide semiconductor device.
  • Patent Document 1 an n-type IGBT (Insulated Gate Bipolar Transistor) using a silicon substrate is disclosed.
  • the p-type collector layer of the IGBT is formed by ion implantation and heat treatment after the structure on the emitter side of the silicon substrate is formed.
  • the heat treatment temperature for activating impurities implanted into silicon carbide (SiC) is usually about 1500 ° C. or higher, which is much higher than the heat treatment temperature for activating impurities implanted into silicon. Very expensive. Therefore, when the technique disclosed in Japanese Patent Application Laid-Open No. 2008-288349 is applied to an IGBT manufacturing method using a silicon carbide substrate, the emitter-side structure is damaged due to high-temperature heating. Therefore, this technique is difficult to apply.
  • Patent Document 2 a p-type silicon carbide epitaxial layer is formed on an n-type silicon carbide substrate, then a semiconductor device structure is formed, and then an n-type silicon carbide substrate. At least a portion of is removed.
  • the present invention has been made to solve the above-described problems, and an object of the present invention is to provide a method for manufacturing a silicon carbide semiconductor device having small characteristic variations.
  • the method for manufacturing a silicon carbide semiconductor device of the present invention includes the following steps.
  • a drift layer having a first conductivity type formed of silicon carbide and having a first surface facing the single crystal substrate and a second surface opposite to the first surface is formed on the single crystal substrate. Is done.
  • a collector layer made of silicon carbide and having the second conductivity type is formed on the second surface of the drift layer. By removing the single crystal substrate, the first surface of the drift layer is exposed.
  • a body region located on the first surface of the drift layer and having a second conductivity type different from the first conductivity type, and an emitter located on the body region so as to be separated from the drift layer by the body region and having the first conductivity type A region is formed.
  • a gate insulating film is formed on the body region so as to connect the drift layer and the emitter region.
  • a gate electrode is formed on the gate insulating film. Emitter electrodes in contact with each of the emitter region and the body region are formed.
  • the collector layer is formed on the single crystal substrate via the drift layer. Therefore, when the single crystal substrate is removed, it can be avoided that the collector layer is partially removed. Therefore, it is possible to avoid occurrence of variations in collector layer thickness due to variations in the removal process of the single crystal substrate. Therefore, variation in the thickness of the collector layer in the silicon carbide semiconductor device can be suppressed. Therefore, variation in characteristics of the silicon carbide semiconductor device can be suppressed.
  • the single crystal substrate may be made of silicon carbide. Therefore, both the material of the single crystal substrate and the material of the drift layer formed thereon become silicon carbide. Therefore, it becomes easy to form a higher quality drift layer.
  • the single crystal substrate may have the first conductivity type.
  • both the conductivity type of the single crystal substrate and the conductivity type of the drift layer formed thereon become the first conductivity type.
  • the conductivity type of the single crystal substrate and the conductivity type of the drift layer formed thereon are the same. Therefore, it becomes easy to form a higher quality drift layer.
  • the first conductivity type may be n-type.
  • the channel controlled by the gate electrode can be n-type. Therefore, electrons having higher mobility than holes can be used as carriers of this channel.
  • Impurity ions may be implanted when the collector layer is formed in the above manufacturing method. Thereby, a collector layer can be formed using an ion implantation method.
  • silicon carbide may be grown while adding conductivity type impurities. Thereby, at least a part of the conductive impurities in the collector layer can be added without using the ion implantation method.
  • a field stop layer having the first conductivity type and having an impurity concentration higher than the impurity concentration of the drift layer may be formed on the second surface of the drift layer.
  • the crystallinity of the drift layer may be higher than the crystallinity of the collector layer.
  • the collector layer may have an impurity concentration of 1 ⁇ 10 18 / cm 3 or more. Thereby, more sufficient carriers can be supplied from the collector layer into the drift layer.
  • a silicon carbide semiconductor device having small characteristic variations can be manufactured.
  • FIG. 1 is a cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in a first embodiment of the present invention.
  • FIG. 8 is a cross sectional view schematically showing a first step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a cross sectional view schematically showing a second step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a cross sectional view schematically showing a third step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a cross sectional view schematically showing a fourth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a cross sectional view schematically showing a fifth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a cross sectional view schematically showing a sixth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a cross sectional view schematically showing a seventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • IGBT 90 silicon carbide semiconductor device of the present embodiment includes a silicon carbide layer SC, a gate insulating film 11, a gate electrode 9, an emitter electrode 42, an emitter wiring 43, and a collector electrode. 44, an interlayer insulating film 10, and a protective electrode 15.
  • the silicon carbide layer SC is made of silicon carbide having a crystal structure of hexagonal crystal or silicon carbide having a crystal type of cubic crystal. Silicon carbide layer SC has an n-type (first conductivity type) region and a p-type (second conductivity type) region. Specifically, silicon carbide layer SC has a p-type collector layer 30, an n-type field stop layer 31, an n-type drift layer 32, a p-type body region 33, and an n-type emitter region 34. Preferably, silicon carbide layer SC has a thickness of 30 ⁇ m or more.
  • the thickness of the n-type drift layer 32 is preferably 50 ⁇ m or more and 200 ⁇ m or less.
  • the n-type drift layer 32 has a surface S1 (first surface) and a surface S2 (second surface).
  • N-type field stop layer 31 is provided on surface S 2 of n-type drift layer 32. The n-type field stop layer 31 may be omitted.
  • the p-type collector layer 30 is provided on the n-type field stop layer 31.
  • the p-type collector layer 30 is provided on the surface S ⁇ b> 2 of the n-type drift layer 32 via the n-type field stop layer 31.
  • the thickness of the p-type collector layer 30 is, for example, 1 ⁇ m.
  • p-type collector layer 30 can be provided directly on surface S2 of n-type drift layer 32.
  • the p-type body region 33 is provided on the surface S1 of the n-type drift layer.
  • the p-type body region 33 has a p region 33a and a p + region 33b.
  • the p + region 33b has a higher impurity concentration than the p region 33a.
  • the p region 33 a is in contact with the gate insulating film 11.
  • the p + region 33 b is in contact with the emitter electrode 42.
  • the n-type emitter region 34 is provided on the p-type body region 33.
  • the n-type emitter region 34 is separated from the n-type drift layer 32 by the p-type body region 33.
  • the gate insulating film 11 is provided on the p-type body region 33 so as to connect the n-type drift layer 32 and the n-type emitter region 34.
  • the gate insulating film 11 is made of, for example, silicon oxide (SiO 2 ) formed by a thermal oxidation method.
  • the gate electrode 9 is provided on the gate insulating film 11.
  • the emitter electrode 42 is in contact with each of the n-type emitter region 34 and the p + region 33 b of the p-type body region 33.
  • the emitter wiring 43 is provided on the emitter electrode 42 and is electrically connected to the emitter electrode 42.
  • the emitter wiring 43 is made of, for example, aluminum.
  • the collector electrode 44 is an ohmic electrode in contact with the p-type collector layer 30.
  • the collector electrode 44 has, for example, a Ni layer facing the surface S2 and an Au layer provided on the Ni layer.
  • a Ti layer and an Al layer may be used instead of the Ni layer and the Au layer, respectively.
  • the protective electrode 15 covers the collector electrode 44.
  • a voltage is applied between the emitter wiring 43 and the protective electrode 15 so that the potential of the protective electrode 15 becomes positive with respect to the emitter wiring 43. Electrical conduction between the emitter wiring 43 and the protective electrode 15 is switched by a potential applied to the gate electrode 9.
  • the p-type body region 33 is inverted to a region (channel region) facing the gate electrode 9 through the gate insulating film 11. A layer is formed. Thereby, n-type emitter region 34 and n-type drift layer 32 are electrically connected. Accordingly, electrons are injected from the n-type emitter region 34 into the n-type drift layer 32, and holes are supplied from the p-type collector layer 30 into the n-type drift layer 32 correspondingly. As a result, conductivity modulation occurs in the n-type drift layer 32, so that the resistance between the emitter electrode 42 and the collector electrode 44 is significantly reduced. That is, the IGBT 90 is turned on.
  • the IGBT 90 is turned off.
  • n-type single crystal substrate 20 made of silicon carbide is prepared.
  • n-type single crystal substrate 20 has a crystal structure similar to silicon carbide layer SC (FIG. 1).
  • the main surface (upper surface in the drawing) of n-type single crystal substrate 20 has a surface orientation opposite to the surface orientation of surface S1 of silicon carbide layer SC.
  • n-type drift layer 32 made of silicon carbide having a surface S1 facing the n-type single crystal substrate 20 and a surface S2 opposite to the surface S1 is formed on the n-type single crystal substrate 20. Is done. Formation of n type drift layer 32 is performed by epitaxially growing silicon carbide on n type single crystal substrate 20 while adding donor type impurities. Epitaxial growth is performed by, for example, chemical vapor deposition (CVD). The film forming temperature in the CVD method is, for example, about 1400 ° C.
  • a source gas in the CVD method a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) can be used.
  • nitrogen (N) or phosphorus (P) can be used as the donor-type impurity.
  • hydrogen gas (H 2 ) can be used as a carrier gas for the source gas.
  • the n-type field stop layer 31 is formed on the surface S2 of the drift layer.
  • the n-type field stop layer 31 can be formed by a method substantially similar to the method for forming the n-type drift layer 32.
  • a p-type collector layer 30 made of silicon carbide is formed on the surface S2 of the n-type drift layer 32 via the n-type field stop layer 31.
  • the n-type field stop layer 31 and the p-type collector layer 30 can be formed by ion implantation or epitaxial growth.
  • the p-type collector layer 30 is formed by ion-implanting acceptor-type impurities onto the n-type field stop layer 31.
  • ion implantation is performed on the n-type drift layer 32 or the p-type collector layer 30.
  • the p-type collector layer 30 is formed by, for example, the CVD method.
  • the film forming temperature in the CVD method is, for example, about 1400 ° C.
  • a source gas in the CVD method a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) can be used.
  • the acceptor impurity for example, aluminum (Al) or boron (B) can be used.
  • hydrogen gas (H 2 ) can be used as a carrier gas for the source gas.
  • Formation of p-type collector layer 30 is performed by epitaxially growing silicon carbide on surface S2 of n-type drift layer 32 through n-type field stop layer 31 while adding acceptor-type impurities.
  • Epitaxial growth is performed by, for example, a CVD method.
  • the film forming temperature in the CVD method is, for example, about 1400 ° C.
  • a source gas in the CVD method a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) can be used.
  • the acceptor impurity for example, aluminum (Al) or boron (B) can be used.
  • hydrogen gas (H 2 ) can be used as a carrier gas for the source gas.
  • n-type single crystal substrate 20 is removed.
  • a removal method for example, a back grinding method can be used. That is, the n-type single crystal substrate 20 can be ground.
  • an etching method can be used. As an etching method, reactive ion etching may be used.
  • the n-type drift layer 32 is removed to some extent on at least part of the surface S1 so as to ensure that at least part of the surface S1 is exposed.
  • N-type emitter region 34 is formed.
  • the p-type body region 33 can be formed by ion implantation of aluminum (Al), for example.
  • the n-type emitter region 34 can be formed by ion implantation of phosphorus (P), for example.
  • the temperature of this heat treatment is preferably 1500 ° C. or higher.
  • the temperature of this heat treatment is preferably 1900 ° C. or lower.
  • the temperature of the heat treatment is about 1700 ° C.
  • the heat treatment time is, for example, about 30 minutes.
  • the atmosphere of the heat treatment is preferably an inert gas atmosphere, for example, an Ar atmosphere.
  • gate insulating film 11 is formed on the surface of silicon carbide layer SC including surface S1.
  • the gate insulating film 11 can be formed by thermal oxidation, for example.
  • gate electrode 9 is formed on gate insulating film 11.
  • conductive poly-Si doped with impurities by CVD or poly-Si deposition and subsequent impurity addition are first performed.
  • impurity activation and patterning are performed.
  • interlayer insulating film 10 is formed. Further, the gate insulating film 11 is patterned so that a portion connecting the n-type drift layer 32 and the n-type emitter region 34 remains on the p-type body region 33.
  • emitter electrode 42 which is an ohmic electrode in contact with each of n-type emitter region 34 and p-type body region 33 is formed.
  • An emitter wiring 43 is formed on the emitter electrode 42.
  • the emitter wiring 43 is made of, for example, aluminum.
  • a collector electrode 44 that is an ohmic electrode is formed on the p-type collector layer 30. Further, the protective electrode 15 covering the collector electrode 44 is formed.
  • the IGBT 90 is obtained as described above.
  • the p-type collector layer 30 is formed on the n-type single crystal substrate 20 via the n-type drift layer 32 (FIG. 2). Therefore, it is possible to avoid removing part of the p-type collector layer 30 when the n-type single crystal substrate 20 is removed. Therefore, it is possible to avoid occurrence of variations in the thickness of the p-type collector layer 30 due to variations in the removal process of the n-type single crystal substrate 20. Therefore, variation in the thickness of the p-type collector layer 30 in the IGBT can be suppressed. Therefore, variation in IGBT characteristics can be suppressed.
  • the n-type single crystal substrate 20 is made of silicon carbide. Thereby, the material of n-type single crystal substrate 20 and the material of n-type drift layer 32 formed thereon are both silicon carbide. Therefore, it becomes easy to form the n-type drift layer 32 with higher quality.
  • the n-type single crystal substrate 20 has n-type. Therefore, a high-quality substrate can be prepared more easily than when the single crystal substrate is p-type.
  • the n-type drift layer 32 has n-type. Therefore, a high-quality drift layer can be prepared more easily than when the drift layer is p-type.
  • Each of n-type single crystal substrate 20 and n-type drift layer 32 has an n-type, that is, a common conductivity type. Therefore, the n-type drift layer 32 with higher quality can be easily formed on the n-type single crystal substrate 20.
  • the conductivity type (first conductivity type) of the n-type drift layer 32 is n-type
  • the channel controlled by the gate electrode 109 can be n-type. Therefore, electrons having higher mobility than holes can be used as carriers of this channel.
  • the p-type collector layer 30 When the p-type collector layer 30 is formed by implanting impurity ions, the p-type collector layer 30 can be formed using an ion implantation method.
  • the implanted impurities can be collectively activated together with at least one of the impurities in the p-type body region 33 and the n-type emitter region 34.
  • p-type collector layer 30 is based on growing silicon carbide while adding conductivity type impurities, at least part of the conductivity type impurities in p-type collector layer 30 is added without using the ion implantation method. can do.
  • the n-type field stop layer 31 prevents the depletion layer extending from the p-type body region 33 to the n-type drift layer 32 from reaching the p-type collector layer 30. it can.
  • the crystallinity of the n-type drift layer 32 may be higher than that of the p-type collector layer 30. Since the crystallinity of n type drift layer 32 is high, loss in current flowing in the silicon carbide semiconductor device in n type drift layer 32 can be suppressed.
  • the crystallinity can be evaluated by, for example, the half width of a diffraction peak or the half width of a rocking curve in X-ray diffraction.
  • the p-type collector layer 30 may have an impurity concentration of 1 ⁇ 10 18 / cm 3 or more. Thereby, more sufficient carriers can be supplied from the p-type collector layer 30 into the n-type drift layer 32.
  • n-type single crystal substrate 20 is made of silicon carbide, but substrates of other materials may be used.
  • a p-type single crystal substrate may be used instead of the n-type single crystal substrate 20.
  • a configuration in which the n-type and the p-type in the configuration of the present embodiment or the modification thereof are interchanged may be used.
  • the portion other than the specific plane is covered with a SiO 2 mask and carbonized.
  • the surface of the silicon layer SC may be thermally etched. Thereby, this surface is self-formed on a specific crystal plane.
  • the thermal etching is performed by supplying a process gas capable of chemically reacting with silicon carbide to the silicon carbide layer SC while heating the silicon carbide layer SC.
  • the process gas contains an etching gas containing chlorine atoms.
  • an etching gas for example, chlorine gas can be used.
  • the process gas includes an oxidizing gas containing oxygen atoms.
  • oxygen gas can be used as the oxidizing gas.
  • the ratio of the oxygen flow rate to the chlorine flow rate is preferably 0.1 or more and 2.0 or less, more preferably 0.25 or more.
  • the process gas may include a carrier gas.
  • a carrier gas for example, nitrogen (N 2 ) gas, argon (Ar) gas, helium (He) gas, or the like can be used.
  • the temperature of the heat treatment in the thermal etching is preferably 700 ° C. or higher and 1200 ° C. or lower. By setting the heat treatment temperature to 700 ° C. or higher, an SiC etching rate of about 70 ⁇ m / hr can be secured.
  • the lower limit temperature is more preferably 800 ° C. or higher, and further preferably 900 ° C. or higher.
  • the upper limit temperature is more preferably 1100 ° C. or less, and still more preferably 1000 ° C. or less.
  • the trench which has the specific surface mentioned above as a slope may be formed by thermal etching.
  • a trench IGBT having a channel on this slope can be produced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

 単結晶基板(20)上に、単結晶基板(20)上に面する第1の面(S1)と、第1の面(S1)と反対の第2の面(S2)とを有し、炭化珪素から作られ第1導電型を有するドリフト層(32)が形成される。ドリフト層(32)の第2の面(S2)上に、炭化珪素から作られ第2導電型を有するコレクタ層(30)が形成される。単結晶基板(20)を除去することによってドリフト層(32)の第1の面(S1)が露出させられる。ドリフト層(32)の第1の面(S1)に位置し第1導電型と異なる第2導電型を有するボディ領域(33)と、ボディ領域(33)によってドリフト層(32)から隔てられるようにボディ領域(33)の上に位置し第1導電型を有するエミッタ領域(34)とが形成される。

Description

炭化珪素半導体装置の製造方法
 この発明は、炭化珪素半導体装置の製造方法に関するものである。
 特開2008-288349号公報(特許文献1)によれば、シリコン基板を用いたn型IGBT(Insulated Gate Bipolar Transistor)が開示されている。このIGBTのp型コレクタ層は、シリコン基板のエミッタ側の構造が形成された後に、イオン注入および熱処理によって形成される。
 近年、電力用半導体装置用の基板として、シリコン基板に代わって炭化珪素基板を用いることが検討されている。炭化珪素(SiC)中にイオン注入された不純物を活性化するための熱処理温度は通常1500℃程度以上であり、シリコン中にイオン注入された不純物を活性化するための熱処理温度に比してはるかに高い。よって炭化珪素基板を用いたIGBTの製造方法において上記特開2008-288349号公報の技術が適用されると、エミッタ側の構造に対して、高温加熱に起因したダメージを与えてしまう。よってこの技術の適用は困難である。
 特表2010-529646号公報(特許文献2)によれば、n型炭化珪素基板上にp型炭化珪素エピタキシャル層が形成され、次に半導体装置の構造が形成され、次にn型炭化珪素基板の少なくとも一部が除去される。
特開2008-288349号公報 特表2010-529646号公報
 上記特表2010-529646号公報に記載の技術によりIGBTが製造される場合、炭化珪素基板の除去によってp型炭化珪素エピタキシャル層(コレクタ層)を確実に露出させようとすると、工程ばらつきを考慮すれば、不可避的にコレクタ層の一部も除去せざるを得ない。この結果、コレクタ層の厚さがばらついてしまい、これにより半導体装置の装置間での特性ばらつきが生じる。
 本発明は、上記のような課題を解決するために成されたものであり、その目的は、特性ばらつきの小さい炭化珪素半導体装置の製造方法を提供することである。
 本発明の炭化珪素半導体装置の製造方法は次の工程を有する。単結晶基板上に、単結晶基板上に面する第1の面と、第1の面と反対の第2の面とを有し、炭化珪素から作られ第1導電型を有するドリフト層が形成される。ドリフト層の第2の面上に、炭化珪素から作られ第2導電型を有するコレクタ層が形成される。単結晶基板を除去することによってドリフト層の第1の面が露出させられる。ドリフト層の第1の面に位置し第1導電型と異なる第2導電型を有するボディ領域と、ボディ領域によってドリフト層から隔てられるようにボディ領域の上に位置し第1導電型を有するエミッタ領域とが形成される。ドリフト層とエミッタ領域とをつなぐようにボディ領域上にゲート絶縁膜が形成される。ゲート絶縁膜上にゲート電極が形成される。エミッタ領域およびボディ領域の各々に接するエミッタ電極が形成される。
 この製造方法によれば、コレクタ層は単結晶基板上にドリフト層を介して形成される。よって単結晶基板が除去される際にコレクタ層の一部まで除去されることを避けることができる。よって単結晶基板の除去工程のばらつきに起因したコレクタ層の厚さばらつきの発生を避けることができる。よって炭化珪素半導体装置におけるコレクタ層の厚さばらつきを抑制することができる。よって炭化珪素半導体装置の特性ばらつきを抑制することができる。
 上記製造方法において単結晶基板は炭化珪素から作られていてもよい。これにより単結晶基板の材料と、その上に形成されるドリフト層の材料とが共に炭化珪素となる。よってより品質の高いドリフト層を形成しやすくなる。
 上記製造方法において単結晶基板は第1導電型を有していてもよい。これにより、単結晶基板の導電型と、その上に形成されるドリフト層の導電型とが共に第1導電型となる。言い換えれば、単結晶基板の導電型と、その上に形成されるドリフト層の導電型とが同じとなる。よってより品質の高いドリフト層を形成しやすくなる。
 上記製造方法において第1導電型はn型であってもよい。これによりゲート電極によって制御されるチャネルをn型とすることができる。よってこのチャネルのキャリアとして、正孔に比して移動度の高い電子を用いることができる。
 上記製造方法においてコレクタ層が形成される際に、不純物イオンが注入されてもよい。これにより、イオン注入法を用いてコレクタ層を形成することができる。
 上記製造方法においてコレクタ層が形成される際に、導電型不純物を添加しながら炭化珪素が成長させられてもよい。これによりコレクタ層中の導電型不純物の少なくとも一部を、イオン注入法を用いずに添加することができる。
 上記製造方法において、ドリフト層の第2の面上に、第1導電型を有し、ドリフト層の不純物濃度に比して高い不純物濃度を有するフィールドストップ層が形成されてもよい。フィールドストップ層およびコレクタ層を形成する工程によって、ドリフト層上に位置するフィールドストップ層と、フィールドストップ層上に位置するコレクタ層とが形成される。このフィールドストップ層により、ボディ領域からドリフト層へ伸長する空乏層がコレクタ層に到達することを抑制することができる。
 上記製造方法において、ドリフト層の結晶性はコレクタ層の結晶性に比して高くてもよい。これにより炭化珪素半導体装置中を流れる電流のドリフト層における損失を抑えることができ、十分なキャリア寿命により効果的な伝導度変調を得ることができる。
 上記製造方法においてコレクタ層は1×1018/cm3以上の不純物濃度を有してもよい。これによりコレクタ層からドリフト層中へより十分なキャリアを供給することができる。
 上述したように本発明によれば、特性ばらつきの小さい炭化珪素半導体装置を製造することができる。
本発明の実施の形態1における炭化珪素半導体装置の構成を概略的に示す断面図である。 図1の炭化珪素半導体装置の製造方法の第1工程を概略的に示す断面図である。 図1の炭化珪素半導体装置の製造方法の第2工程を概略的に示す断面図である。 図1の炭化珪素半導体装置の製造方法の第3工程を概略的に示す断面図である。 図1の炭化珪素半導体装置の製造方法の第4工程を概略的に示す断面図である。 図1の炭化珪素半導体装置の製造方法の第5工程を概略的に示す断面図である。 図1の炭化珪素半導体装置の製造方法の第6工程を概略的に示す断面図である。 図1の炭化珪素半導体装置の製造方法の第7工程を概略的に示す断面図である。
 本明細書中の結晶学的記載においては、個別面を()、集合面を{}でそれぞれ示している。また、負の指数については、結晶学上、”-”(バー)を数字の上に付けることになっているが、本明細書中では、数字の前に負の符号を付けている。また本明細書中において、第1の構造が第2の構造の上にある旨の記載は、特に限定されていない限り、第1の構造が第2の構造に直接接触するように配置されていることと、第1の構造が第2の構造にさらに第3の構造を介して間接的に接触するように配置されていることとのいずれをも意味し得る。以下、図面に基づいて本発明の実施の形態について説明する。
 図1に示すように、本実施の形態のIGBT90(炭化珪素半導体装置)は、炭化珪素層SCと、ゲート絶縁膜11と、ゲート電極9と、エミッタ電極42と、エミッタ配線43と、コレクタ電極44と、層間絶縁膜10と、保護電極15とを有する。
 炭化珪素層SCは結晶構造が六方晶の炭化珪素または結晶型が立方晶の炭化珪素からなる。炭化珪素層SCは、n型(第1導電型)の領域と、p型(第2導電型)の領域とを有する。具体的には炭化珪素層SCは、p型コレクタ層30と、n型フィールドストップ層31と、n型ドリフト層32と、p型ボディ領域33と、n型エミッタ領域34とを有する。好ましくは炭化珪素層SCの厚さは30μm以上である。
 n型ドリフト層32の厚さは、好ましくは50μm以上200μm以下である。n型ドリフト層32は、面S1(第1の面)と面S2(第2の面)とを有する。n型フィールドストップ層31はn型ドリフト層32の面S2上に設けられている。なおn型フィールドストップ層31は省略されてもよい。
 p型コレクタ層30はn型フィールドストップ層31上に設けられている。言い換えれば、p型コレクタ層30はn型フィールドストップ層31を介してn型ドリフト層32の面S2上に設けられている。p型コレクタ層30の厚さは、たとえば1μmである。なおn型フィールドストップ層31が省略される場合は、p型コレクタ層30はn型ドリフト層32の面S2上に直接設けられ得る。
 p型ボディ領域33は、n型ドリフト層の面S1上に設けられている。またp型ボディ領域33は、p領域33aと、p+領域33bとを有する。p領域33aに比してp+領域33bは高い不純物濃度を有する。p領域33aはゲート絶縁膜11に接している。p+領域33bはエミッタ電極42に接している。
 n型エミッタ領域34はp型ボディ領域33の上に設けられている。またn型エミッタ領域34はp型ボディ領域33によってn型ドリフト層32から隔てられている。
 ゲート絶縁膜11は、n型ドリフト層32とn型エミッタ領域34とをつなぐようにp型ボディ領域33上に設けられている。ゲート絶縁膜11は、たとえば、熱酸化法によって形成された酸化珪素(SiO2)からなる。ゲート電極9はゲート絶縁膜11上に設けられている。
 エミッタ電極42は、n型エミッタ領域34と、p型ボディ領域33のp+領域33bとの各々に接している。エミッタ配線43は、エミッタ電極42上に設けられており、エミッタ電極42と電気的に接続されている。エミッタ配線43は、たとえばアルミニウムからなる。
 コレクタ電極44はp型コレクタ層30に接するオーミック電極である。コレクタ電極44は、たとえば、面S2に面するNi層と、Ni層上に設けられたAu層とを有する。Ni層およびAu層のそれぞれの代わりにTi層およびAl層が用いられてもよい。保護電極15はコレクタ電極44を覆っている。
 次にIGBT90の使用方法の概要を説明する。エミッタ配線43に対して保護電極15の電位が正となるように、エミッタ配線43および保護電極15の間に電圧が印加される。エミッタ配線43および保護電極15の間の電気的導通がゲート電極9に印加される電位によってスイッチングされる。
 具体的には、ゲート電極9にしきい値を超える正の電位が印加されると、p型ボディ領域33のうち、ゲート絶縁膜11を介してゲート電極9に対向する領域(チャネル領域)に反転層が形成される。これによりn型エミッタ領域34とn型ドリフト層32とが電気的に接続される。よってn型エミッタ領域34からn型ドリフト層32中に電子が注入され、これに対応してp型コレクタ層30から正孔がn型ドリフト層32中へ供給される。この結果、n型ドリフト層32に伝導度変調が生じることで、エミッタ電極42とコレクタ電極44との間の抵抗が顕著に低下する。すなわちIGBT90がオン状態となる。
 一方、ゲート電極9に上記のような電位が印加されていないと、チャネル領域には反転層が形成されず、n型ドリフト層32とp型ボディ領域33との間が逆バイアスの状態に維持される。よってIGBT90はオフ状態となる。
 次にIGBT90の製造方法について、以下に説明する。
 図2を参照して、炭化珪素から作られたn型単結晶基板20が準備される。好ましくはn型単結晶基板20は、炭化珪素層SC(図1)と同様の結晶構造を有する。また好ましくはn型単結晶基板20の主面(図中、上面)は、炭化珪素層SCの面S1の面方位と反対の面方位を有する。
 次にn型単結晶基板20上に、n型単結晶基板20上に面する面S1と、面S1と反対の面S2とを有し、炭化珪素から作られたn型ドリフト層32が形成される。n型ドリフト層32の形成は、n型単結晶基板20上においてドナー型不純物を添加しながら炭化珪素がエピタキシャルに成長させられることにより行われる。エピタキシャル成長は、たとえば、化学気相成長法(CVD法)により行われる。CVD法における成膜温度は、たとえば1400℃程度である。CVD法における原料ガスとしてはシラン(SiH4)およびプロパン(C38)の混合ガスを用いることができる。ドナー型不純物としては、たとえば窒素(N)またはリン(P)を用いることができる。原料ガスのキャリアガスとして、たとえば水素ガス(H2)を用いることができる。
 次にドリフト層の面S2上に、n型フィールドストップ層31が形成される。n型フィールドストップ層31は、n型ドリフト層32の形成方法とほぼ同様の方法によって形成され得る。
 次に、n型フィールドストップ層31を介してn型ドリフト層32の面S2上に、炭化珪素から作られたp型コレクタ層30が形成される。n型フィールドストップ層31およびp型コレクタ層30は、イオン注入法またはエピタキシャル成長法によって形成され得る。
 イオン注入法が用いられる場合、p型コレクタ層30の形成は、n型フィールドストップ層31上へ、アクセプタ型不純物をイオン注入することにより行われる。n型フィールドストップ層31が設けられない場合は、n型ドリフト層32上またはp型コレクタ層30上にイオン注入が行われる。
 エピタキシャル成長法が用いられる場合、たとえばCVD法によるp型コレクタ層30の成膜が行われる。CVD法における成膜温度は、たとえば1400℃程度である。CVD法における原料ガスとしてはシラン(SiH4)およびプロパン(C38)の混合ガスを用いることができる。アクセプタ型不純物としては、たとえばアルミニウム(Al)またはボロン(B)を用いることができる。原料ガスのキャリアガスとして、たとえば水素ガス(H2)を用いることができる。
 p型コレクタ層30の形成は、n型フィールドストップ層31を介してn型ドリフト層32の面S2上において、アクセプタ型不純物を添加しながら炭化珪素がエピタキシャルに成長させられることにより行われる。エピタキシャル成長は、たとえば、CVD法により行われる。CVD法における成膜温度は、たとえば1400℃程度である。CVD法における原料ガスとしてはシラン(SiH4)およびプロパン(C38)の混合ガスを用いることができる。アクセプタ型不純物としては、たとえばアルミニウム(Al)またはボロン(B)を用いることができる。原料ガスのキャリアガスとして、たとえば水素ガス(H2)を用いることができる。
 さらに図3を参照して、n型単結晶基板20の少なくとも一部が除去される。除去方法としては、たとえばバックグラインド法が用いられ得る。すなわちn型単結晶基板20が研削され得る。あるいはエッチング法が用いられ得る。エッチング法として、反応性イオンエッチングが用いられてもよい。
 n型単結晶基板20が除去されることにより、n型ドリフト層32の面S1の少なくとも一部が露出される。好ましくは、面S1の少なくとも一部が確実に露出されるよう、面S1の少なくとも一部の上においてn型ドリフト層32が、ある程度除去される。
 図4を参照して、n型ドリフト層32の面S1に位置するp型ボディ領域33と、p型ボディ領域33によってn型ドリフト層32から隔てられるようにp型ボディ領域33の上に位置するn型エミッタ領域34とが形成される。p型ボディ領域33は、たとえばアルミニウム(Al)などのイオン注入により形成され得る。n型エミッタ領域34は、たとえばリン(P)などのイオン注入により形成され得る。
 次に炭化珪素層SC中の導電型不純物を活性化するための熱処理が行われる。この熱処理の温度は、好ましくは1500℃以上である。またこの熱処理の温度は、好ましくは1900℃以下である。たとえば、熱処理の温度は1700℃程度である。熱処理の時間は、たとえば30分程度である。熱処理の雰囲気は、好ましくは不活性ガス雰囲気であり、たとえばAr雰囲気である。
 図5を参照して、炭化珪素層SCの、面S1を含む表面上に、ゲート絶縁膜11が形成される。ゲート絶縁膜11の形成は、たとえば熱酸化によって行い得る。
 図6を参照して、ゲート絶縁膜11上にゲート電極9が形成される。たとえば、まず、CVD法による不純物が添加された導電性ポリSiの堆積、またはポリSiの堆積とそれに続く不純物添加とが行われる。次に不純物の活性化とパターニングとが行われる。
 図7を参照して、層間絶縁膜10が形成される。またp型ボディ領域33上においてn型ドリフト層32とn型エミッタ領域34とをつなぐ部分が残存するように、ゲート絶縁膜11がパターニングされる。
 図8を参照して、n型エミッタ領域34およびp型ボディ領域33の各々に接するオーミック電極であるエミッタ電極42が形成される。またエミッタ電極42上にエミッタ配線43が形成される。エミッタ配線43は、たとえばアルミニウムからなる。
 再び図1を参照して、p型コレクタ層30上に、オーミック電極であるコレクタ電極44が形成される。またコレクタ電極44を覆う保護電極15が形成される。以上によりIGBT90が得られる。
 本実施の形態によれば、p型コレクタ層30はn型単結晶基板20上にn型ドリフト層32を介して形成される(図2)。よってn型単結晶基板20が除去される際にp型コレクタ層30の一部まで除去されてしまうことを避けることができる。よってn型単結晶基板20の除去工程のばらつきに起因したp型コレクタ層30の厚さばらつきの発生を避けることができる。よってIGBTにおけるp型コレクタ層30の厚さばらつきを抑制することができる。よってIGBTの特性ばらつきを抑制することができる。
 またn型単結晶基板20は炭化珪素から作られている。これによりn型単結晶基板20の材料と、その上に形成されるn型ドリフト層32の材料とが共に炭化珪素となる。よってより品質の高いn型ドリフト層32を形成しやすくなる。
 またn型単結晶基板20はn型を有する。よって単結晶基板がp型の場合に比して、高品質の基板をより容易に準備することができる。またn型ドリフト層32はn型を有する。よってドリフト層がp型の場合に比して、高品質のドリフト層をより容易に準備することができる。またn型単結晶基板20およびn型ドリフト層32の各々は、n型、すなわち共通の導電型を有する。よってn型単結晶基板20上に、より品質の高いn型ドリフト層32を形成しやすくなる。
 またn型ドリフト層32の導電型(第1導電型)がn型であることにより、ゲート電極109によって制御されるチャネルをn型とすることができる。よってこのチャネルのキャリアとして、正孔に比して移動度の高い電子を用いることができる。
 p型コレクタ層30の形成が不純物イオンを注入することによる場合は、イオン注入法を用いてp型コレクタ層30を形成することができる。注入された不純物は、p型ボディ領域33およびn型エミッタ領域34の少なくともいずれかの不純物と共に一括して活性化され得る。
 p型コレクタ層30の形成が、導電型不純物を添加しながら炭化珪素を成長させることによる場合は、p型コレクタ層30中の導電型不純物の少なくとも一部を、イオン注入法を用いずに添加することができる。
 またn型フィールドストップ層31が設けられる場合、p型ボディ領域33からn型ドリフト層32へ伸長する空乏層がp型コレクタ層30に到達することをn型フィールドストップ層31により抑制することができる。
 n型ドリフト層32の結晶性はp型コレクタ層30の結晶性に比して高くてもよい。n型ドリフト層32の結晶性が高いことで、炭化珪素半導体装置中を流れる電流のn型ドリフト層32における損失を抑えることができる。結晶性は、たとえばX線回折における回折ピークの半値幅またはロッキングカーブの半値幅によって評価し得る。
 p型コレクタ層30は1×1018/cm3以上の不純物濃度を有してもよい。これによりp型コレクタ層30からn型ドリフト層32中へより十分なキャリアを供給することができる。
 本実施の形態においてはn型単結晶基板20は炭化珪素から作られているが、他の材料の基板が用いられてもよい。またn型単結晶基板20の代わりにp型単結晶基板が用いられてもよい。また本実施の形態またはその変形例の構成におけるn型とp型とが入れ替えられた構成が用いられてもよい。
 炭化珪素層SCの表面を特定の結晶面とするためには、たとえば、ゲート絶縁膜11(図5)が形成される前に、特定の面とする部分以外をSiO2のマスクで覆い、炭化珪素層SCの表面が熱エッチングされればよい。これにより、この表面が特定の結晶面に自己形成される。
 熱エッチングは、炭化珪素層SCを加熱しつつ、炭化珪素と化学反応し得るプロセスガスを炭化珪素層SCへ供給することによって行われる。
 好ましくはプロセスガスは、塩素原子を含むエッチングガスを含む。このようなエッチングガスとしては、たとえば塩素ガスを用いることができる。好ましくはプロセスガスは、酸素原子を含む酸化ガスを含む。酸化ガスとしては、たとえば酸素ガスを用いることができる。プロセスガスとして酸素ガスと塩素ガスとの混合ガスが用いられる場合、混合ガスの供給において、塩素の流量に対する酸素の流量の比率は、好ましくは0.1以上2.0以下とされ、より好ましくは0.25以上とされる。
 なおプロセスガスはキャリアガスを含んでもよい。キャリアガスとしては、たとえば窒素(N2)ガス、アルゴン(Ar)ガス、ヘリウム(He)ガスなどを用いることができる。
 また熱エッチングにおける熱処理の温度は、好ましくは700℃以上1200℃以下とされる。熱処理温度を700℃以上とすることで、SiCのエッチング速度70μm/hr程度を確保し得る。下限温度は、より好ましくは800℃以上とされ、さらに好ましくは900℃以上とされる。上限温度は、より好ましくは1100℃以下とされ、さらに好ましくは1000℃以下とされる。
 なお、熱エッチングにより、上述した特定の面を斜面として有するトレンチが形成されてもよい。この斜面に、たとえば、n+領域、p型ボディ領域、およびn型ドリフト層が設けられることで、この斜面上にチャネルを有するトレンチ型IGBTを作製することができる。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の請求の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 9 ゲート電極、10 層間絶縁膜、11 ゲート絶縁膜、15 保護電極、20 n型単結晶基板、31 n型フィールドストップ層、32 n型ドリフト層、33 p型ボディ領域、33a p領域、33b p+領域、34 n型エミッタ領域、42 エミッタ電極、43 エミッタ配線、44 コレクタ電極、90 IGBT(炭化珪素半導体装置)、S1 面(第1の面)、S2 面(第2の面)、SC 炭化珪素層。

Claims (9)

  1.  単結晶基板(20)上に、前記単結晶基板上に面する第1の面(S1)と前記第1の面と反対の第2の面(S2)とを有し、炭化珪素から作られ第1導電型を有するドリフト層(32)を形成する工程と、
     前記ドリフト層の前記第2の面上に、炭化珪素から作られ第2導電型を有するコレクタ層(30)を形成する工程と、
     前記単結晶基板を除去することによって前記ドリフト層の前記第1の面を露出する工程と、
     前記ドリフト層の前記第1の面に位置し前記第1導電型と異なる第2導電型を有するボディ領域(33)と、前記ボディ領域によって前記ドリフト層から隔てられるように前記ボディ領域の上に位置し前記第1導電型を有するエミッタ領域(34)とを形成する工程と、
     前記ドリフト層と前記エミッタ領域とをつなぐように前記ボディ領域上にゲート絶縁膜(11)を形成する工程と、
     前記ゲート絶縁膜上にゲート電極(9)を形成する工程と、
     前記エミッタ領域および前記ボディ領域の各々に接するエミッタ電極(42)を形成する工程とを備える、炭化珪素半導体装置(90)の製造方法。
  2.  前記単結晶基板は炭化珪素から作られている、請求項1に記載の炭化珪素半導体装置の製造方法。
  3.  前記単結晶基板は第1導電型を有する、請求項2に記載の炭化珪素半導体装置の製造方法。
  4.  前記第1導電型はn型である、請求項2または3に記載の炭化珪素半導体装置の製造方法。
  5.  前記コレクタ層を形成する工程は、不純物イオンを注入する工程を含む、請求項1~4のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  6.  前記コレクタ層を形成する工程は、導電型不純物を添加しながら炭化珪素を成長させる工程を含む、請求項1~4のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  7.  前記ドリフト層の前記第2の面上に、第1導電型を有し、前記ドリフト層の不純物濃度に比して高い不純物濃度を有するフィールドストップ層(31)を形成する工程をさらに備え、
     前記フィールドストップ層および前記コレクタ層を形成する工程によって、前記ドリフト層上に位置する前記フィールドストップ層と、前記フィールドストップ層上に位置する前記コレクタ層とが形成される、請求項1~6のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  8.  前記ドリフト層の結晶性は前記コレクタ層の結晶性に比して高い、請求項1~7のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  9.  前記コレクタ層は1×1018/cm3以上の不純物濃度を有する、請求項1~8のいずれか1項に記載の炭化珪素半導体装置の製造方法。
PCT/JP2012/077939 2011-12-29 2012-10-30 炭化珪素半導体装置の製造方法 WO2013099424A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020147012055A KR20140108631A (ko) 2011-12-29 2012-10-30 탄화규소 반도체 장치의 제조 방법
EP12863610.7A EP2800137A4 (en) 2011-12-29 2012-10-30 METHOD OF MANUFACTURING A SILICON CARBIDE SEMICONDUCTOR ELEMENT
CN201280056792.3A CN103959471B (zh) 2011-12-29 2012-10-30 用于制造碳化硅半导体器件的方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-290203 2011-12-29
JP2011290203A JP5742712B2 (ja) 2011-12-29 2011-12-29 炭化珪素半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2013099424A1 true WO2013099424A1 (ja) 2013-07-04

Family

ID=48695122

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/077939 WO2013099424A1 (ja) 2011-12-29 2012-10-30 炭化珪素半導体装置の製造方法

Country Status (6)

Country Link
US (1) US8728877B2 (ja)
EP (1) EP2800137A4 (ja)
JP (1) JP5742712B2 (ja)
KR (1) KR20140108631A (ja)
CN (1) CN103959471B (ja)
WO (1) WO2013099424A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG10201600407SA (en) * 2009-02-20 2016-02-26 Semiconductor Energy Lab Semiconductor device and manufacturing method of the same
JP5811829B2 (ja) * 2011-12-22 2015-11-11 住友電気工業株式会社 半導体装置の製造方法
US11721547B2 (en) * 2013-03-14 2023-08-08 Infineon Technologies Ag Method for manufacturing a silicon carbide substrate for an electrical silicon carbide device, a silicon carbide substrate and an electrical silicon carbide device
CN106711208A (zh) * 2016-12-29 2017-05-24 西安电子科技大学 一种碳化硅纵向绝缘栅双极型晶体管及制备方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002280531A (ja) * 2001-03-19 2002-09-27 Denso Corp 半導体基板及びその製造方法
JP2006179662A (ja) * 2004-12-22 2006-07-06 Nissan Motor Co Ltd 半導体装置の製造方法
JP2008288349A (ja) 2007-05-17 2008-11-27 Fuji Electric Device Technology Co Ltd 絶縁ゲート型半導体装置とその製造方法
JP2010529646A (ja) 2007-05-31 2010-08-26 クリー インコーポレイテッド n型炭化ケイ素基板を少なくとも部分的に除去することによって炭化ケイ素パワーデバイスを作製する方法、およびそのように作製された炭化ケイ素パワーデバイス
WO2011007483A1 (ja) * 2009-07-14 2011-01-20 日本電気株式会社 縦型トランジスタ及びその製造方法、並びに半導体装置
JP2011066390A (ja) * 2009-08-20 2011-03-31 Pawdec:Kk 半導体素子の製造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07107935B2 (ja) * 1988-02-04 1995-11-15 株式会社東芝 半導体装置
US5981981A (en) * 1993-10-13 1999-11-09 Mitsubishi Denki Kabushiki Kaisha Semiconductor device including a bipolar structure
JPH10335649A (ja) * 1997-05-27 1998-12-18 Mitsubishi Electric Corp 半導体装置およびその製造方法
WO2000016382A1 (en) 1998-09-16 2000-03-23 Cree, Inc. Low temperature formation of backside ohmic contacts for vertical devices
JP2006156658A (ja) * 2004-11-29 2006-06-15 Toshiba Corp 半導体装置
US7645659B2 (en) * 2005-11-30 2010-01-12 Fairchild Korea Semiconductor, Ltd. Power semiconductor device using silicon substrate as field stop layer and method of manufacturing the same
JP4844178B2 (ja) * 2006-03-07 2011-12-28 住友電気工業株式会社 半導体装置の製造方法
JP4786621B2 (ja) * 2007-09-20 2011-10-05 株式会社東芝 半導体装置およびその製造方法
JP2009130266A (ja) * 2007-11-27 2009-06-11 Toshiba Corp 半導体基板および半導体装置、半導体装置の製造方法
JP5638067B2 (ja) * 2010-04-15 2014-12-10 良孝 菅原 半導体装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002280531A (ja) * 2001-03-19 2002-09-27 Denso Corp 半導体基板及びその製造方法
JP2006179662A (ja) * 2004-12-22 2006-07-06 Nissan Motor Co Ltd 半導体装置の製造方法
JP2008288349A (ja) 2007-05-17 2008-11-27 Fuji Electric Device Technology Co Ltd 絶縁ゲート型半導体装置とその製造方法
JP2010529646A (ja) 2007-05-31 2010-08-26 クリー インコーポレイテッド n型炭化ケイ素基板を少なくとも部分的に除去することによって炭化ケイ素パワーデバイスを作製する方法、およびそのように作製された炭化ケイ素パワーデバイス
WO2011007483A1 (ja) * 2009-07-14 2011-01-20 日本電気株式会社 縦型トランジスタ及びその製造方法、並びに半導体装置
JP2011066390A (ja) * 2009-08-20 2011-03-31 Pawdec:Kk 半導体素子の製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2800137A4

Also Published As

Publication number Publication date
EP2800137A4 (en) 2015-08-12
JP5742712B2 (ja) 2015-07-01
US20130171778A1 (en) 2013-07-04
EP2800137A1 (en) 2014-11-05
KR20140108631A (ko) 2014-09-12
US8728877B2 (en) 2014-05-20
CN103959471B (zh) 2016-06-29
CN103959471A (zh) 2014-07-30
JP2013140857A (ja) 2013-07-18

Similar Documents

Publication Publication Date Title
EP1981076B1 (en) Method for manufacturing silicon carbide semiconductor device
US9153661B2 (en) Semiconductor device and method for manufacturing same
US20120056202A1 (en) Semiconductor device
JP4224253B2 (ja) 半導体装置及びその製造方法
WO2010098076A1 (ja) 蓄積型絶縁ゲート型電界効果型トランジスタ
JP2012243966A (ja) 半導体装置
JP4449814B2 (ja) 炭化けい素半導体素子の製造方法
JP2015179787A (ja) 半導体基板の製造方法、半導体基板および半導体装置
CN101536162B (zh) 制造碳化硅半导体装置的方法
JP4857697B2 (ja) 炭化珪素半導体装置
JPWO2011052320A1 (ja) 炭化珪素基板の製造方法および炭化珪素基板
JP5742712B2 (ja) 炭化珪素半導体装置の製造方法
WO2014002597A1 (ja) 炭化珪素半導体装置
JP2008004726A (ja) 半導体素子およびその製造方法
JP6468112B2 (ja) 炭化珪素半導体装置
JP6965499B2 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
US20040217457A1 (en) System and method for fabricating diodes
JP2008153454A (ja) Mos型半導体装置の製造方法
JP2012253115A (ja) エピタキシャルウエハおよびその製造方法、半導体装置およびその製造方法
JP2011023502A (ja) 炭化珪素半導体素子及びその製造方法並びに炭化珪素エピタキシャル基板の製造方法
JP5540296B2 (ja) ダイヤモンド電子素子及びその製造方法
EP1908118A2 (en) Method for producing semiconductor device
JP5187118B2 (ja) 炭化ケイ素半導体装置および炭化ケイ素半導体装置の製造方法
US20160211332A1 (en) Silicon carbide semiconductor device and method of manufacturing the same
JPH02291123A (ja) 炭化珪素半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12863610

Country of ref document: EP

Kind code of ref document: A1

REEP Request for entry into the european phase

Ref document number: 2012863610

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2012863610

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 20147012055

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE