WO2012102291A1 - ガラス埋込シリコン基板およびその製造方法 - Google Patents

ガラス埋込シリコン基板およびその製造方法 Download PDF

Info

Publication number
WO2012102291A1
WO2012102291A1 PCT/JP2012/051505 JP2012051505W WO2012102291A1 WO 2012102291 A1 WO2012102291 A1 WO 2012102291A1 JP 2012051505 W JP2012051505 W JP 2012051505W WO 2012102291 A1 WO2012102291 A1 WO 2012102291A1
Authority
WO
WIPO (PCT)
Prior art keywords
glass
silicon substrate
glass material
substrate
embedded
Prior art date
Application number
PCT/JP2012/051505
Other languages
English (en)
French (fr)
Inventor
真 奥村
巧 田浦
友洋 中谷
亮 友井田
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Publication of WO2012102291A1 publication Critical patent/WO2012102291A1/ja

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00349Creating layers of material on a substrate
    • B81C1/00365Creating layers of material on a substrate having low tensile stress between layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/057Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01PMEASURING LINEAR OR ANGULAR SPEED, ACCELERATION, DECELERATION, OR SHOCK; INDICATING PRESENCE, ABSENCE, OR DIRECTION, OF MOVEMENT
    • G01P15/00Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01PMEASURING LINEAR OR ANGULAR SPEED, ACCELERATION, DECELERATION, OR SHOCK; INDICATING PRESENCE, ABSENCE, OR DIRECTION, OF MOVEMENT
    • G01P15/00Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration
    • G01P15/02Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses
    • G01P15/08Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses with conversion into electric or magnetic values
    • G01P15/125Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses with conversion into electric or magnetic values by capacitive pick-up
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/146Mixed devices
    • H01L2924/1461MEMS

Definitions

  • the present invention relates to a glass-embedded silicon substrate in which glass is disposed inside a silicon substrate body and a method for manufacturing the same.
  • Patent Document 1 Conventionally, for example, a technique described in Patent Document 1 is known for the purpose of manufacturing a glass substrate having a fine structure.
  • a recess is formed on the surface of a flat silicon substrate, and a surface on which the recess of the silicon substrate is formed is superimposed on the flat glass substrate. . And a part of glass substrate is embedded in this hollow by heating a glass substrate. Thereafter, the glass substrate is re-solidified, the front and back surfaces of the flat substrate are polished, and silicon is removed.
  • the glass substrate is softened by heating, and the softened glass is embedded in the depression of the silicon substrate.
  • the viscosity of softened glass is very high, a long-time sintering process is required, and in this process, it is necessary to apply a load at a high temperature. Furthermore, it was not possible to embed softened glass in narrow spaces.
  • the present invention has been made to solve the above-described problems, and an object of the present invention is to provide a glass-embedded silicon substrate and a method for manufacturing the same, in which glass is easily embedded even in a narrow space while being a simple method. is there.
  • the present invention is a method for manufacturing a glass-embedded silicon substrate, the step of forming a recess in the silicon substrate, the step of filling the recess with a glass material that is a powder, paste, or precursor solution, and the glass A step of heating and softening the material; a step of sintering the softened glass material; and exposing the glass material and the silicon substrate on the front and back surfaces of the silicon substrate filled with the glass material in the recesses. And a step of causing the step to occur.
  • the recess may be formed so that both ends of the silicon substrate are thin, and a glass substrate or LTCC substrate may be overlaid on the thin portion.
  • the recess may be formed so that both ends of the silicon substrate are thin, and a high resistance silicon substrate may be overlaid on the thin portion.
  • the step of filling the glass material may be performed in a vacuum atmosphere.
  • the step of heating and softening the glass material may be initially performed in a vacuum atmosphere.
  • the initial stage of the step of heating and softening the glass material may be a period from the start of heating to the start of void formation.
  • the step of heating and softening the glass material may be performed in an atmosphere of atmospheric pressure or higher at the end.
  • the last stage of the process of heating and softening the glass material may be a period from the start of the formation of the void to the completion of the void.
  • the present invention is a glass-embedded silicon substrate in which glass is embedded inside a silicon substrate, and both ends thereof are high-resistance silicon.
  • the present invention it is possible to provide a glass-embedded silicon substrate and a method for manufacturing the same, in which glass is easily embedded even in a narrow space while being a simple method.
  • FIGS. 1A and 1B are diagrams illustrating a semiconductor device according to a first embodiment of the present invention, in which FIG. 1A is a perspective view illustrating a configuration of a package lid, and FIG. 1B is a perspective view illustrating a configuration excluding the package lid. It is.
  • FIG. 2 is an exploded perspective view showing a schematic configuration of the acceleration sensor chip according to the first embodiment of the present invention.
  • FIG. 3 is a cross-sectional view illustrating a schematic configuration of the acceleration sensor chip according to the first embodiment of the present invention.
  • 4 (a) to 4 (c) are cross-sectional views schematically showing a method for manufacturing a glass-embedded silicon substrate according to the first embodiment of the present invention.
  • 5A to 5E are cross-sectional views schematically showing a method for manufacturing a glass-embedded silicon substrate according to the first embodiment of the present invention.
  • 6 (a) to 6 (f) are cross-sectional views schematically showing a method for manufacturing a glass-embedded silicon substrate according to the second embodiment of the present invention.
  • FIG. 1 is a cross-sectional views schematically showing a method for manufacturing a glass-embedded silicon substrate according to the first embodiment of the present invention.
  • 6 (a) to 6 (f) are cross-sectional views schematically showing a method for manufacturing a glass-embedded silicon substrate according to the second embodiment of the present invention.
  • FIG. 7 is an overall configuration diagram of a glass-embedded silicon substrate according to a second embodiment of the present invention, in which (a) is a top view of the glass substrate, (b) is a top view of a silicon substrate subjected to microfabrication, (C) is a top view of a state where a glass substrate is superimposed on a thin portion, and (d) is a cross-sectional view of (a) to (c).
  • FIG. 8 is a cross-sectional view of the case where the glass embedded silicon substrate according to the second embodiment of the present invention is applied as a device.
  • FIGS. 9A to 9F are cross-sectional views schematically showing a method for manufacturing a glass-embedded silicon substrate according to the third embodiment of the present invention.
  • FIG. 10 is a cross-sectional view of the case where the glass embedded silicon substrate according to the third embodiment of the present invention is applied as a device.
  • an acceleration sensor is illustrated as an electrostatic capacitance type sensor.
  • the side of the weight portion on which the movable electrode is formed is defined as the surface side of the silicon substrate.
  • the short direction of the silicon substrate is the X direction
  • the long direction of the silicon substrate is the Y direction
  • the thickness direction of the silicon substrate is the Z direction.
  • the semiconductor device 1 As shown in FIGS. 1A and 1B, the semiconductor device 1 according to the present embodiment is output from an acceleration sensor chip (semiconductor element) A as an example of a MEMS device, and the acceleration sensor chip A. And a control IC chip B on which a signal processing circuit for processing signals is formed. Further, the semiconductor device 1 includes a surface mount type package 101, and the acceleration sensor chip A and the control IC chip B are accommodated in the package 101.
  • an acceleration sensor chip semiconductor element
  • the semiconductor device 1 includes a surface mount type package 101, and the acceleration sensor chip A and the control IC chip B are accommodated in the package 101.
  • the package 101 includes a plastic package main body 102 having a box-like shape with one open surface located on the upper surface in FIG. 1B and a package lid (lid) 103 that closes one open surface of the package 101. ing.
  • the plastic package body 102 includes a plurality of leads 112 that are electrically connected to the acceleration sensor chip A and the control IC chip B.
  • Each lead 112 includes an outer lead 112b led out from the outer side surface of the plastic package main body 102 and an inner lead 112a led out from the inner side surface of the plastic package main body 102.
  • Each inner lead 112a is electrically connected to each pad included in the control IC chip B through a bonding wire W.
  • the acceleration sensor chip A has a mounting surface 102a located at the bottom of the plastic package main body 102 by the adhesive portions 104 arranged at three locations corresponding to the three vertices of the virtual triangle defined based on the outer peripheral shape of the acceleration sensor chip A. It is fixed to.
  • the adhesive portion 104 is composed of a truncated cone-shaped protrusion that is continuously and integrally provided on the plastic package main body 102, and an adhesive that covers the protrusion.
  • a silicon-based resin such as a silicon resin having an elastic modulus of 1 MPa or less can be used.
  • all the pads included in the acceleration sensor chip A are arranged along one side of the main surface of the acceleration sensor chip A facing the open surface of the plastic package main body 102.
  • the adhesive portion 104 is located at each vertex of a virtual triangle having vertices at three locations, two at both ends of the one side and one location (for example, a central portion) parallel to the one side.
  • the bonding wire W can be stably bonded to each pad.
  • one side of the side parallel to the one side is not limited to the central portion, and may be, for example, one of both ends, but the central portion stabilizes the acceleration sensor chip A more stably.
  • the bonding wire W can be stably bonded to each pad.
  • the control IC chip B is a semiconductor chip composed of a plurality of semiconductor elements formed on a semiconductor substrate made of single crystal silicon or the like, wirings connecting them, and a passivation film that protects the semiconductor elements and wirings from the external environment.
  • the entire back surface of the control IC chip B is fixed to the bottom surface of the plastic package body 102 with a silicon-based resin.
  • the signal processing circuit formed on the control IC chip B may be appropriately designed according to the function of the acceleration sensor chip A, and may be any one that cooperates with the acceleration sensor chip A.
  • the control IC chip B can be formed as an ASIC (Application Specific IC).
  • a die bonding process for fixing the acceleration sensor chip A and the control IC chip B to the plastic package body 102 is performed.
  • a wire bonding step of electrically connecting the acceleration sensor chip A and the control IC chip B and the control IC chip B and the inner lead 112a via the bonding wires W is performed.
  • a resin coating portion forming step for forming the resin coating portion 116 is performed, and subsequently, a sealing step for bonding the outer periphery of the package lid 103 to the plastic package body 102 is performed.
  • the inside of the plastic package main body 102 is sealed with an airtight body.
  • a notation 113 indicating a product name, a manufacturing date and the like is formed at an appropriate portion of the package lid 103 by a laser marking technique.
  • the control IC chip B is formed using a single silicon substrate, whereas the acceleration sensor chip A is formed using a plurality of stacked substrates. Therefore, since the thickness of the acceleration sensor chip A is thicker than the thickness of the control IC chip B, the mounting surface 102a on which the acceleration sensor chip A is mounted at the bottom of the plastic package body 102 is formed from the mounting portion of the control IC chip B. Is also recessed. Therefore, on the bottom surface of the plastic package main body 102, the thickness of the portion where the acceleration sensor chip A is mounted is thinner than other portions.
  • the outer shape of the plastic package main body 102 is a rectangular parallelepiped of 10 mm ⁇ 7 mm ⁇ 3 mm.
  • this outer shape and numerical values are examples, and the outer shape of the plastic package main body 102 can be appropriately set according to the outer shape of the acceleration sensor chip A and the control IC chip B, the number and pitch of the leads 112, and the like.
  • LCP liquid crystalline polyester
  • PPS polyphenylene sulfite
  • PBT polybisamide triazole
  • each lead 112 that is, the material of the lead frame that is the basis of each lead 112
  • phosphor bronze having a high spring property among copper alloys is adopted.
  • the lead frame is made of phosphor bronze and has a thickness of 0.2 mm, and a laminated film of a Ni film having a thickness of 2 ⁇ m to 4 ⁇ m and an Au film having a thickness of 0.2 ⁇ m to 0.3 ⁇ m.
  • a plating film made of is formed by an electrolytic plating method. Thereby, it is possible to achieve both the bonding reliability of wire bonding and the soldering reliability.
  • the plastic package main body 102 of the thermoplastic resin molded product has leads 112 formed integrally at the same time.
  • the adhesion between the plastic package body 102 formed by LCP, which is a thermoplastic resin, and the Au film of the lead 112 is low. Therefore, the lead 112 is prevented from falling off by providing a punch hole in a portion of the above-described lead frame embedded in the plastic package body 102.
  • the semiconductor device of FIG. 1 is provided with a resin coating portion 116 that covers the exposed portion of the inner lead 112a and the periphery thereof.
  • the resin coating portion 116 is made of a moisture-impermeable resin such as an epoxy resin such as an amine epoxy resin.
  • the non-moisture permeable resin is applied using a dispenser and cured to improve confidentiality. Ceramics may be used in place of the moisture-impermeable resin, and when ceramics are used, it may be locally sprayed using a technique such as plasma spraying.
  • an Au wire having higher corrosion resistance than an Al wire is used as a bonding wire.
  • an Au wire having a diameter of 25 ⁇ m is adopted, the present invention is not limited to this, and for example, an Au wire having a diameter of 20 ⁇ m to 50 ⁇ m may be appropriately selected.
  • the acceleration sensor chip A is a capacitance type acceleration sensor chip, and is a sensor body 1 formed using an SOI (Silicon On Insulator) substrate 10 and a first fixed formed using a glass substrate 20.
  • a substrate 2 and a second fixed substrate 3 formed using a glass substrate 30 are provided.
  • the first fixed substrate 2 is fixed to one surface side (the upper surface side in FIGS. 2 and 3) of the sensor body 1, and the second fixed substrate 3 is fixed to the other surface side of the sensor body 1 (FIGS. 2 and 3). To the lower surface side).
  • the first and second fixed substrates 2 and 3 are formed to have the same outer dimensions as the sensor body 1.
  • the sensor body 1 is not limited to the SOI substrate 10 and may be formed using, for example, a normal silicon substrate that does not include an insulating layer. Further, the first and second fixed substrates 2 and 3 may be formed of either a silicon substrate or a glass substrate, respectively.
  • the sensor main body 1 includes a frame portion 11 in which two rectangular windows 12 in a plan view are arranged side by side along the one surface, and two rectangular shapes in a plan view arranged inside each open window 12 of the frame portion 11. , And a pair of support spring portions 14 for connecting the frame portion 11 and the weight portion 13 to each other.
  • the two weight parts 13 having a rectangular shape in a plan view are arranged separately from the first and second fixed substrates 2 and 3, respectively.
  • Movable electrodes 15A and 15B are arranged on the main surface of each weight 13 facing the first fixed substrate 2, respectively.
  • the entire outer periphery of the frame portion 11 surrounding the weight portion 13 is joined to the first and second fixed substrates 2 and 3.
  • the frame portion 11 and the first and second fixed substrates 2 and 3 constitute a chip size package that houses the weight portion 13 and a stator 16 described later.
  • the pair of support spring portions 14 are arranged so as to sandwich the weight portion 13 along a straight line passing through the center of gravity of the weight portion 13 inside each opening window 12 of the frame portion 11.
  • Each support spring portion 14 is a torsion spring (torsion bar) capable of torsional deformation, and is formed thinner than the frame portion 11 and the weight portion 13. It can be displaced around the pair of support spring portions 14.
  • a rectangular window hole 17 in plan view that communicates with each opening window 12 is arranged in the same direction as the two opening windows 12. Inside each window hole 17, two stators 16 are arranged along the direction in which the pair of support spring portions 14 are arranged side by side.
  • each stator 16 is joined to the first and second fixed substrates 2 and 3, respectively.
  • each stator 16 is formed with a circular electrode pad 18 made of a metal thin film such as an Al—Si film.
  • a circular electrode pad 18 made of, for example, a metal thin film such as an Al—Si film is formed at a portion between adjacent window holes 17 in the frame 11.
  • Each electrode pad 18 formed on each stator 16 is electrically connected to each fixed electrode 25 described later, and the electrode pad 18 formed on the frame portion 11 is electrically connected to the movable electrode 15A and the movable electrode 15B. It is connected to the.
  • the plurality of electrode pads 18 described above are arranged along one side of the rectangular outer peripheral shape of the acceleration sensor chip A.
  • the first fixed substrate 2 includes a plurality of wirings 28 penetrating between a first main surface of the first fixed substrate 2 and a second main surface (a surface overlapping the sensor main body 1) facing the first main surface. And a plurality of fixed electrodes 25 formed on the second main surface.
  • the fixed electrode 25Aa and the fixed electrode 25Ab are arranged in a pair so as to face the movable electrode 15A.
  • the fixed electrode 25Ba and the fixed electrode 25Bb are arranged to face the movable electrode 15B in a pair.
  • Each fixed electrode 25 is made of a metal thin film such as an Al—Si film, for example.
  • Each wiring 28 is electrically connected to the electrode pad 18 of the sensor body 1 on the second main surface of the first fixed substrate 2. Thereby, the potential of each fixed electrode 25 and the potential of the movable electrode 15 can be taken out of the acceleration sensor A via the electrode pad 18.
  • An adhesion preventing film 35 made of a metal thin film such as an Al—Si film is disposed on one surface of the second fixed substrate 3 (a surface overlapping the sensor body 1) and at a position corresponding to the weight portion 13. Yes.
  • the adhesion preventing film 35 prevents adhesion of the displaced weight 13 to the second fixed substrate 3.
  • the sensor body 1 is formed using an SOI substrate 10.
  • the SOI substrate 10 includes a support substrate 10a made of single crystal silicon, an insulating layer 10b made of a silicon oxide film disposed on the support substrate 10a, and an n-type silicon layer (active) disposed on the insulating layer 10b. Layer) 10c.
  • the frame portion 11 and the stator 16 are joined to the first fixed substrate 2 and the second fixed substrate 3.
  • the weight portion 13 is arranged separately from the first and second fixed substrates 2 and 3 and is supported by the frame portion 11 by a pair of support spring portions 14.
  • a minute protrusion 13 c that restricts excessive displacement of the weight portion 13 is provided so as to protrude from the surface of the weight portion 13 facing the first and second fixed substrates 2 and 3.
  • the weight portion 13 is formed with concave portions 13a and 13b that are opened in a rectangular shape. Since the sizes of the recesses 13a and 13b are different from each other, the left and right masses of the weight portion 13 are different from each other with a straight line passing through the pair of support spring portions 14 as a boundary.
  • the wiring 28 of the first fixed substrate 2 is electrically connected to the electrode pad 18.
  • the electrode pad 18 is connected to the fixed electrode 25 through the stator 16, the connecting conductor portion 16 d, and the metal wiring 26.
  • the acceleration sensor chip A described above has four pairs of the movable electrode 15 provided on the sensor body 1 and the fixed electrode 25 provided on the first fixed substrate 2.
  • a variable capacitor is configured for each pair.
  • acceleration is applied to the acceleration sensor chip A, that is, the weight portion 13, the support spring portion 14 is twisted and the weight portion 13 is displaced.
  • the facing area and interval between the paired fixed electrode 25 and movable electrode 15 change, and the capacitance of the variable capacitor changes. Therefore, the acceleration sensor A can detect acceleration from the change in capacitance.
  • a low-resistance silicon substrate 10 to which p-type or n-type impurities are added as a whole is prepared.
  • the electric resistance of the silicon substrate 10 is about 0.02 ⁇ ⁇ cm, for example, and is sufficiently small.
  • a resist 70 is formed by a photo process, and as shown in FIG. 4B, a predetermined region on the surface of the silicon substrate 10 is selectively removed by RIE (Reactive Ion Etching) processing or the like to form a plurality of recesses 11. Form.
  • RIE Reactive Ion Etching
  • a glass material 20a is prepared.
  • the form of the glass material 20a is a powder form, a paste form, or a sol-gel precursor solution.
  • the recessed part 11 of the silicon substrate 10 is filled with the glass material 20a.
  • a large amount of the glass material 20a is filled in consideration of the shrinkage amount of the glass.
  • the glass material 20a has entered the fine structure.
  • the step of filling the glass material 20a as described above is preferably performed in a vacuum atmosphere. By filling in a vacuum, air between the particles is released, and voids can be made difficult to occur in the subsequent steps.
  • the silicon substrate 10 filled with the glass material 20a is heated to soften the glass material 20a.
  • the process of heating and softening the glass material 20a is initially performed in a vacuum atmosphere.
  • the initial period is, for example, a period from the start of heating to the start of void formation. Thereby, the void by air biting can be reduced.
  • the step of heating and softening the glass material 20a is preferably performed in an atmosphere at atmospheric pressure or higher at the end.
  • the end stage is, for example, a period from when a void starts to be completed. Thereby, the pressure added to a void rises and a void size can be made small.
  • the glass material 20a is sintered by heating to be integrated. And an inert gas is flowed in the stage which the glass material 20a sintered, and a pressure shall be more than atmospheric pressure. Thereby, the pressure added to the void remaining in the glass sintered body increases, and the void size can be reduced.
  • the glass material 20a and the silicon substrate 10 are exposed on the front and back surfaces of the silicon substrate 10 in which the recess 11 is filled with the glass material 20a.
  • a method such as grinding using a diamond grindstone, polishing such as chemical mechanical polishing (CMP), or dry etching such as RIE or wet etching using HF, the main surface of the glass substrate is uniformly scraped, The silicon substrate 10 is exposed on the main surface of the glass substrate.
  • the glass material 20a is exposed on the back surface of the silicon substrate 10 by using a method such as grinding, polishing, or etching. Either glass or silicon may be removed first. As a result, as shown in FIG. 5E, a glass embedded silicon substrate in which glass is embedded inside the silicon substrate is manufactured.
  • the glass-embedded silicon substrate manufactured by the above process is a silicon substrate 10 in which a part of the glass material 20a is embedded. Therefore, the portion of the silicon substrate 10 in FIG. 5 is applied to the wiring 28, and the portion of the glass material 20 a in FIG. 5 is applied to the glass substrate 20. As a result, a glass-embedded silicon substrate can be applied to the glass substrate 20 used for forming the first fixed substrate 2 shown in FIGS.
  • the present embodiment it is easy to embed glass even in a narrow interval while being a simple method. That is, since the recess 11 of the silicon substrate 10 is filled with the glass material 20a that is a powder, paste, or precursor solution, the time required for the sintering process can be shortened. In addition, this process eliminates the need to apply a load at a high temperature. Further, the glass is easily embedded even in a narrow interval.
  • the step of filling the glass material 20a is performed in a vacuum atmosphere. Thereby, voids in the finished glass embedded silicon substrate can be reduced.
  • the step of heating and softening the glass material 20a is initially performed in a vacuum atmosphere. Thereby, voids in the finished glass embedded silicon substrate can be reduced.
  • the step of heating and softening the glass material 20a is performed in an atmosphere at atmospheric pressure or higher at the end. Thereby, the void size in the completed glass embedded silicon substrate can be reduced.
  • FIG. 6 is a cross-sectional view schematically showing a method for manufacturing a glass-embedded silicon substrate according to the second embodiment of the present invention.
  • the manufacturing method of the glass embedded silicon substrate according to the second embodiment of the present invention will be described with reference to FIG.
  • the recess 11 is formed so that both ends (described later) of the silicon substrate 10 are thin. And as shown in FIG.6 (b), the glass substrate 20b is piled up on this thin part.
  • the subsequent steps are the same as in the first embodiment. That is, as shown in FIG. 6C, the recess 11 is filled with the glass material 20a. Next, as shown in FIG. 6D, after heating the silicon substrate 10 filled with the glass material 20a to soften the glass material 20a, the glass material 20a is baked as shown in FIG. Connect them together. Finally, as shown in FIG. 6F, the glass material 20a, the silicon substrate 10, and the glass substrate 20b are exposed on the front and back surfaces of the silicon substrate 10.
  • FIG. 7 is an overall configuration diagram of a glass-embedded silicon substrate according to the second embodiment of the present invention. Specifically, (a) is a top view of the glass substrate 20b, (b) is a top view of the silicon substrate 10 subjected to microfabrication, and (c) is a top view in a state where the glass substrate 20b is superimposed on a thin portion.
  • FIG. 4D is a cross-sectional view of (a) to (c). As shown in FIG. 7A, a through hole 31 is formed in the circular glass substrate 20b, and a recess 11 is formed in the circular silicon substrate 10 as shown in FIG. 7B.
  • the recess 11 is fitted into the through hole 31 as shown in FIG.
  • the glass substrate 20 b is superimposed on the thin portions (portions that are not the recesses 11) at both ends of the silicon substrate 10.
  • FIG. 8 is a cross-sectional view when the glass embedded silicon substrate according to the second embodiment of the present invention is applied as a device.
  • a glass embedded silicon substrate is applied to a MEMS (Micro Electro Mechanical Systems) device 50 such as an acceleration sensor A is illustrated.
  • Symbol R1 is a region using a glass material 20a that is a powder, paste, or precursor solution
  • symbol R2 is a bonding region between the glass substrate 20b and the MEMS device 50.
  • the silicon portion in the glass embedded silicon substrate functions as a wiring.
  • the glass substrate 20b is anodically bonded to the silicon portion of the MEMS device 50.
  • the region R1 using the glass material 20a may not be an anodic bondable material as long as the glass substrate 20b superimposed on the thin portion can be anodic bonded. Thereby, the freedom degree of selection of the glass material 20a spreads, and various effects can be acquired.
  • a low-temperature sintered frit glass is selected as the glass material 20a
  • a low-temperature process can be achieved.
  • frit glass having a low shrinkage rate is selected, the process can be stabilized.
  • a frit glass having the same thermal expansion coefficient as that of silicon is selected, it is possible to improve the thermal shock resistance.
  • a highly adhesive frit glass is selected, the airtightness can be improved.
  • the glass substrate 20b is overlaid on the thin portions at both ends of the silicon substrate 10.
  • any material that can be anodic bonded to the thin glass substrate 20b may be used. Thereby, there also exists an effect that the freedom degree of selection of the glass material 20a spreads.
  • the glass substrate 20b is superposed on the thin portion, but this embodiment is not limited to this. That is, the same effect can be obtained even if an LTCC (Low Temperature Co-fired Ceramic) substrate is superimposed on a thin portion.
  • LTCC Low Temperature Co-fired Ceramic
  • FIG. 9 is a cross-sectional view schematically showing a method for manufacturing a glass-embedded silicon substrate according to the third embodiment of the present invention.
  • the manufacturing method of the glass embedded silicon substrate according to the third embodiment of the present invention will be described with reference to FIG.
  • the recess 11 is formed so that both ends of the silicon substrate 10 are thin. Then, as shown in FIG. 9B, a high resistance silicon substrate 40 is overlaid on the thin portion.
  • a high resistance silicon substrate 40 of 1000 ⁇ ⁇ cm is used.
  • the electrical resistance is not limited to this, and any electrical resistance may be used as long as it does not conduct.
  • the subsequent steps are the same as in the first embodiment. That is, as shown in FIG. 9C, the recess 11 is filled with the glass material 20a. Next, as shown in FIG. 9D, after heating the silicon substrate 10 filled with the glass material 20a to soften the glass material 20a, the glass material 20a is baked as shown in FIG. Connect them together. Finally, as shown in FIG. 9 (f), the glass material 20 a, the silicon substrate 10, and the high resistance silicon substrate 40 are exposed on the front and back surfaces of the silicon substrate 10.
  • FIG. 10 is a cross-sectional view when the glass embedded silicon substrate according to the third embodiment of the present invention is applied as a device.
  • the symbol R ⁇ b> 1 is a region using the glass material 20 a that is a powder, paste, or precursor solution
  • the symbol R ⁇ b> 2 is a junction region between the high-resistance silicon substrate 40 and the MEMS device 50.
  • the high resistance silicon substrate 40 is surface activated bonded to the silicon portion of the MEMS device 50.
  • the region R1 using the glass material 20a may not be a material capable of surface activated bonding.
  • the freedom degree of selection of the glass material 20a spreads, and various effects as described in the second embodiment can be obtained.
  • the case of surface activated bonding is illustrated, but the same applies to the case of low temperature bonding.
  • the high-resistance silicon substrate 40 is overlaid on the thin portions at both ends of the silicon substrate 10.
  • the high resistance silicon substrate 40 when the high resistance silicon substrate 40 is bonded to the silicon portion of the MEMS device 50 using a bonding method such as room temperature bonding or low temperature bonding by surface activation, the high resistance silicon substrate 40 superposed on the thin portion is the surface. Any material that can be joined by activation bonding or low temperature bonding may be used. Thereby, there also exists an effect that the freedom degree of selection of the glass material 20a spreads.
  • such a glass-embedded silicon substrate is made of high-resistance silicon at both ends, it can be said that the constituent material is almost silicon. Therefore, when applied to a MEMS device, the device side is also silicon and has the same thermal expansion coefficient, so that it is resistant to thermal shock. Further, it is possible to use a bonding method such as normal temperature bonding or low temperature bonding by surface activation without using anodic bonding. In particular, when room temperature bonding is used, the influence of thermal stress can be reduced, and the characteristics of the MEMS device can be prevented from being deteriorated.
  • an acceleration sensor that detects acceleration in two directions of the X direction and the Z direction has been exemplified.
  • one of the weight portions is arranged by being rotated 90 degrees in the XY plane, and the Y direction is added.
  • An acceleration sensor that detects acceleration in three directions may be used.
  • the acceleration sensor is exemplified as the capacitive device.
  • the present invention is not limited to this and can be applied to other capacitive devices.
  • the specifications (shape, size, layout, etc.) of the weight part, fixed electrode and other details can be changed as appropriate.
  • the present invention it is possible to obtain a glass-embedded silicon substrate and a method for manufacturing the same, in which glass is easily embedded even in a narrow space while being a simple method.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Pressure Sensors (AREA)
  • Micromachines (AREA)

Abstract

 ガラス埋込シリコン基板の製造方法は、シリコン基板10に凹部11を形成する工程と、凹部11に粉末状、ペースト状または前駆体溶液であるガラス材料20aを充填する工程と、ガラス材料20aを加熱して軟化させる工程と、軟化させたガラス材料20aを焼結させる工程と、凹部11にガラス材料20aが充填されたシリコン基板10の表裏面においてガラス材料20aとシリコン基板10とを露出させる工程とを備える。

Description

ガラス埋込シリコン基板およびその製造方法
 本発明は、シリコン基板本体の内部にガラスが配置されたガラス埋込シリコン基板およびその製造方法に関する。
 従来より、微細な構造を有するガラス基板を製造する目的で、例えば、特許文献1に記載された技術が知られている。
 この特許文献1に記載されたガラス材料からなるフラット基板の製造方法では、まず、平坦なシリコン基板の表面に窪みを形成し、平坦なガラス基板にシリコン基板の窪みが形成された面を重ね合わせる。そして、ガラス基板を加熱することによりガラス基板の一部をこの窪みの中に埋め込む。その後、ガラス基板を再固化させ、フラット基板の表裏面を研磨し、シリコンを除去する。
特許第4480939号公報
 特許文献1に記載された製造方法では、ガラス基板を加熱することにより軟化させ、この軟化ガラスをシリコン基板の窪みに埋め込んでいる。しかしながら、軟化ガラスの粘度は非常に高いため、長時間の焼結プロセスが必要であり、また、このプロセスでは高温で荷重を印加する必要がある。更に、狭間隔へは軟化ガラスを埋め込むことができなかった。
 本発明は上記課題を解決するためになされたものであり、その目的は、簡便な方法でありながら狭間隔へもガラスが埋め込まれやすくなるガラス埋込シリコン基板およびその製造方法を提供することである。
 本発明は、ガラス埋込シリコン基板の製造方法であって、シリコン基板に凹部を形成する工程と、前記凹部に粉末状、ペースト状または前駆体溶液であるガラス材料を充填する工程と、前記ガラス材料を加熱して軟化させる工程と、軟化させた前記ガラス材料を焼結させる工程と、前記凹部に前記ガラス材料が充填された前記シリコン基板の表裏面において前記ガラス材料と前記シリコン基板とを露出させる工程とを備えることを特徴とする。
 また、前記凹部を形成する工程では、前記シリコン基板の両端が薄肉になるように前記凹部を形成し、前記薄肉の部分にガラス基板またはLTCC基板を重ね合わせてもよい。
 また、前記凹部を形成する工程では、前記シリコン基板の両端が薄肉になるように前記凹部を形成し、前記薄肉の部分に高抵抗シリコン基板を重ね合わせてもよい。
 また、前記ガラス材料を充填する工程は、真空雰囲気で行われてもよい。
 また、前記ガラス材料を加熱して軟化させる工程は、初期では真空雰囲気で行われてもよい。
 また、前記ガラス材料を加熱して軟化させる工程の初期は、加熱を始めてからボイドが出来始めるまでの期間であってもよい。
 また、前記ガラス材料を加熱して軟化させる工程は、末期では大気圧以上の雰囲気で行われてもよい。
 また、前記ガラス材料を加熱して軟化させる工程の末期は、ボイドが出来始めてからボイドが出来上がるまでの期間であってもよい。
 本発明は、シリコン基板の内部にガラスが埋め込まれたガラス埋込シリコン基板であって、その両端が高抵抗シリコンであることを特徴とする。
 本発明によれば、簡便な方法でありながら狭間隔へもガラスが埋め込まれやすくなるガラス埋込シリコン基板およびその製造方法を提供することができる。
図1は、本発明の第1実施形態にかかる半導体装置を示す図であって、(a)は、パッケージ蓋の構成を示す斜視図、(b)は、パッケージ蓋を除く構成を示す斜視図である。 図2は、本発明の第1実施形態にかかる加速度センサチップの概略構成を示す分解斜視である。 図3は、本発明の第1実施形態にかかる加速度センサチップの概略構成を示す断面図である。 図4(a)~図4(c)は、本発明の第1実施形態にかかるガラス埋込シリコン基板の製造方法を模式的に示す断面図である。 図5(a)~図5(e)は、本発明の第1実施形態にかかるガラス埋込シリコン基板の製造方法を模式的に示す断面図である。 図6(a)~図6(f)は、本発明の第2実施形態にかかるガラス埋込シリコン基板の製造方法を模式的に示す断面図である。 図7は、本発明の第2実施形態にかかるガラス埋込シリコン基板の全体構成図であり、(a)はガラス基板の上面図、(b)は微細加工を施したシリコン基板の上面図、(c)は薄肉の部分にガラス基板を重ね合わせた状態の上面図、(d)は(a)~(c)の断面図である。 図8は、本発明の第2実施形態にかかるガラス埋込シリコン基板をデバイス応用した場合の断面図である。 図9(a)~図9(f)は、本発明の第3実施形態にかかるガラス埋込シリコン基板の製造方法を模式的に示す断面図である。 図10は、本発明の第3実施形態にかかるガラス埋込シリコン基板をデバイス応用した場合の断面図である。
 以下、本発明の実施形態について図面を参照しつつ詳細に説明する。以下では、静電容量式センサとして、加速度センサを例示する。また、錘部の可動電極が形成される側をシリコン基板の表面側と定義する。そして、シリコン基板の短手方向をX方向、シリコン基板の長手方向をY方向、シリコン基板の厚さ方向をZ方向として説明する。
 また、以下の複数の実施形態には、同様の構成要素が含まれている。よって、以下では、それら同様の構成要素には共通の符号を付与するとともに、重複する説明を省略する。
 (第1実施形態)
 本実施形態にかかる半導体装置1は、図1(a)および図1(b)に示すように、MEMSデバイスの一例としての加速度センサチップ(半導体素子)Aと、加速度センサチップAから出力された信号を処理する信号処理回路が形成された制御ICチップBと、を備えている。また、半導体装置1は、表面実装型のパッケージ101を備えており、このパッケージ101に、加速度センサチップAおよび制御ICチップBが収納されている。
 パッケージ101は、図1(b)における上面に位置する一面が開放された箱形の形状を有するプラスチックパッケージ本体102と、パッケージ101の開放された一面を閉塞するパッケージ蓋(リッド)103とを備えている。また、プラスチックパッケージ本体102は、加速度センサチップAおよび制御ICチップBに電気的に接続される複数のリード112を備えている。
 各リード112は、プラスチックパッケージ本体102の外側面から導出されたアウタリード112bと、プラスチックパッケージ本体102の内側面から導出されたインナリード112aとを備えている。
 各インナリード112aは、ボンディングワイヤWを通じて制御ICチップBが備える各パッドに電気的に接続されている。
 加速度センサチップAは、加速度センサチップAの外周形状に基づいて規定した仮想三角形の3つの頂点に対応する3箇所に配置された接着部104により、プラスチックパッケージ本体102の底部に位置する搭載面102aに固着されている。この接着部104は、プラスチックパッケージ本体102に連続して一体に突設されている円錐台形状の突起部と、当該突起部を被覆する接着剤とで構成されている。接着剤としては、例えば、弾性率が1MPa以下のシリコン樹脂などのシリコン系樹脂を用いることができる。
 ここで、加速度センサチップAが備える総てのパッドは、プラスチックパッケージ本体102の開放された一面に対向する加速度センサチップAの主面において、この主面の1辺に沿って配置されている。この1辺の両端の2箇所と、当該1辺に平行な辺の1箇所(例えば、中央部)との3箇所に頂点を有する仮想三角形の各頂点に接着部104が位置している。これにより、各パッドにボンディングワイヤWを安定してボンディングすることができる。なお、接着部104の位置に関し、上記1辺に平行な辺の1箇所については、中央部に限らず、例えば、両端の一方でもよいが、中央部の方が加速度センサチップAをより安定して支持することができるとともに、各パッドにボンディングワイヤWを安定してボンディングすることができる。
 制御ICチップBは、単結晶シリコン等から成る半導体基板上に形成された複数の半導体素子、これらを接続する配線、および半導体素子や配線を外部環境から保護するパッシベーション膜からなる半導体チップである。そして、制御ICチップBの裏面全体がシリコン系樹脂によりプラスチックパッケージ本体102の底面に固着されている。制御ICチップB上に形成される信号処理回路は、加速度センサチップAの機能に応じて適宜設計すればよく、加速度センサチップAと協働するものであればよい。例えば、制御ICチップBをASIC(Application Specific IC)として形成することができる。
 図1の半導体装置を製造するには、まず、加速度センサチップAおよび制御ICチップBをプラスチックパッケージ本体102に固着するダイボンディング工程を行う。そして、加速度センサチップAと制御ICチップBとの間、制御ICチップBとインナリード112aとの間を、それぞれボンディングワイヤWを介して電気的に接続するワイヤボンディング工程を行う。その後、樹脂被覆部116を形成する樹脂被覆部形成工程を行い、続いて、パッケージ蓋(リッド)103の外周を、プラスチックパッケージ本体102に接合するシーリング工程を行う。これにより、プラスチックパッケージ本体102の内部は気密状体で封止される。なお、パッケージ蓋103の適宜部位には、レーザマーキング技術により、製品名称や製造日時等を示す表記113が形成されている。
 なお、制御ICチップBが1枚のシリコン基板を用いて形成されているのに対して、加速度センサチップAは、積層された複数の基板を用いて形成されている。よって、加速度センサチップAの厚みが制御ICチップBの厚みに比べて厚くなっているので、プラスチックパッケージ本体102の底部において加速度センサチップAを搭載する搭載面102aを制御ICチップBの搭載部位よりも凹ませてある。したがって、プラスチックパッケージ本体102の底面について、加速度センサチップAを搭載する部位の厚みは他の部位に比べて薄くなっている。
 さらに、本実施形態では、プラスチックパッケージ本体102の外形を10mm×7mm×3mmの直方体としている。しかしながら、この外形および数値は一例であり、プラスチックパッケージ本体102の外形は、加速度センサチップAや制御ICチップBの外形、リード112の本数やピッチなどに応じて適宜設定することが可能である。
 プラスチックパッケージ本体102の材料としては、熱可塑性樹脂の一種であって、酸素および水蒸気の透過率が極めて低い液晶性ポリエステル(LCP)を採用する。しかし、LCPに限らず、例えば、ポリフェニレンサルファイト(PPS)、ポリビスアミドトリアゾール(PBT)等を採用してもよい。
 また、各リード112の材料、つまり、各リード112の基礎となるリードフレームの材料としては、銅合金の中でもばね性の高いりん青銅を採用する。ここでは、リードフレームとして、材質がりん青銅で板厚が0.2mmにリードフレームを用い、厚みが2μm~4μmのNi膜と、厚みが0.2μm~0.3μmのAu膜との積層膜からなるめっき膜を電解めっき法により形成してある。これにより、ワイヤボンディングの接合信頼性と半田付け信頼性とを両立させることができる。また、熱可塑性樹脂成形品のプラスチックパッケージ本体102は、リード112が同時一体に成形されている。しかし、熱可塑性樹脂であるLCPにより形成されるプラスチックパッケージ本体102とリード112のAu膜とは密着性が低い。したがって、上述のリードフレームのうちプラスチックパッケージ本体102に埋設される部位にパンチ穴を設けることで各リード112が抜け落ちるのを防止する。
 また、図1の半導体装置は、インナリード112aの露出部位およびその周囲を覆う樹脂被覆部116が設けられている。樹脂被覆部116は、例えば、アミン系エポキシ樹脂などのエポキシ系樹脂などの非透湿性の樹脂からなる。ワイヤボンディング工程の後に、ディスペンサを用いてこの非透湿性の樹脂を塗布し、これを硬化させることで、機密性を向上させている。なお、この非透湿性の樹脂に代えてセラミックスを用いてもよく、セラミックスを用いる場合には、プラズマ溶射などの技術を持ちいて局所的に吹き付ければよい。
 また、ボンディングワイヤとしては、Alワイヤに比べて耐腐食性の高いAuワイヤを用いる。また、直径が25μmのAuワイヤを採用するが、これに限らず、例えば、直径が20μm~50μmのAuワイヤから適宜選択すればよい。
 次に、加速度センサチップAの概略構成を説明する。加速度センサチップAは、静電容量型の加速度センサチップであって、SOI(Silicon On Insulator)基板10を用いて形成されたセンサ本体1と、ガラス基板20を用いて形成された第1の固定基板2と、ガラス基板30を用いて形成された第2の固定基板3とを備えている。第1の固定基板2は、センサ本体1の一表面側(図2や図3における上面側)に固着され、第2の固定基板3は、センサ本体1の他表面側(図2や図3における下面側)に固着される。第1および第2の固定基板2,3はセンサ本体1と同じ外形寸法に形成されている。
 なお、図2は、センサ本体1、第1の固定基板2および第2の固定基板3のそれぞれの構成を示すべく、センサ本体1、第1の固定基板2および第2の固定基板3が分離した状態を示している。また、センサ本体1は、SOI基板10に限らず、例えば、絶縁層を備えない通常のシリコン基板を用いて形成してもよい。また、第1および第2の固定基板2,3は、それぞれ、シリコン基板およびガラス基板のどちらで形成してもかまわない。
 センサ本体1は、2つの平面視矩形状の開口窓12が上記一表面に沿って並設するフレーム部11と、フレーム部11の各開口窓12の内側に配置された2つの平面視矩形状の重り部13と、フレーム部11と重り部13との間を連結する各一対の支持ばね部14とを備えている。
 2つの平面視矩形状の重り部13は、第1および第2の固定基板2,3からそれぞれ離間して配置されている。第1の固定基板2に対向する各重り部13の主面上に可動電極15A,15Bがそれぞれ配置されている。重り部13の周囲を囲むフレーム部11の外周全体が第1および第2の固定基板2,3に接合されている。これにより、フレーム部11と第1および第2の固定基板2,3は、重り部13および後述する固定子16を収納するチップサイズパッケージを構成している。
 一対の支持ばね部14は、フレーム部11の各開口窓12の内側で重り部13の重心を通る直線に沿って重り部13を挟む形で配置されている。各支持ばね部14は、ねじれ変形が可能なトーションばね(トーションバー)であって、フレーム部11および重り部13に比べて肉薄に形成されており、重り部13は、フレーム部11に対して一対の支持ばね部14の回りで変位可能となっている。
 センサ本体1のフレーム部11には、各開口窓12それぞれに連通する平面視矩形状の窓孔17が2つの開口窓12と同じ方向に並設されている。各窓孔17の内側には、それぞれ2つの固定子16が一対の支持ばね部14の並設方向に沿って配置されている。
 各固定子6と窓孔17の内周面との間、各固定子16と重り部13の外周面との間、および隣り合う固定子16同士の間には、それぞれ隙間が形成され、互いに分離独立して電気的に絶縁されている。各固定子16は、第1および第2の固定基板2,3にそれぞれ接合されている。また、センサ本体1の一表面側において、各固定子16には、例えば、Al-Si膜などの金属薄膜からなる円形状の電極パッド18が形成されている。また、同様に、フレーム11において隣り合う窓孔17の間の部位にも、例えば、Al-Si膜などの金属薄膜からなる円形状の電極パッド18が形成されている。
 各固定子16に形成された各電極パッド18は、後述する各固定電極25に電気的にそれぞれ接続され、フレーム部11に形成された電極パッド18は、可動電極15Aおよび可動電極15Bに電気的に接続されている。以上説明した複数の電極パッド18は、加速度センサチップAの矩形状の外周形状の1辺に沿って配置されている。
 第1の固定基板2は、第1の固定基板2の第1の主面とこれに対向する第2の主面(センサ本体1に重なり合う面)との間を貫通している複数の配線28と、第2の主面上に形成された複数の固定電極25とを備えている。
 固定電極25Aaおよび固定電極25Abは、対をなして可動電極15Aに対向して配置されている。同様に、固定電極25Baおよび固定電極25Bbは、対をなして可動電極15Bに対向して配置されている。各固定電極25は、例えば、Al-Si膜などの金属薄膜からなる。
 各配線28は、第1の固定基板2の第2の主面において、センサ本体1の電極パッド18にそれぞれ電気的に接続されている。これにより、電極パッド18を介して各固定電極25の電位および可動電極15の電位をそれぞれ加速度センサAの外部へ取り出すことができる。
 第2の固定基板3の一表面(センサ本体1に重なり合う面)であって、重り部13と対応する位置に、例えば、Al-Si膜などの金属薄膜からなる付着防止膜35が配置されている。付着防止膜35は、変位する重り部13の第2の固定基板3への付着を防止するものである。
 次に、加速度センサチップAの構成を説明する。
 センサ本体1はSOI基板10を用いて形成されている。SOI基板10は、単結晶シリコンからなる支持基板10aと、支持基板10aの上に配置されたシリコン酸化膜からなる絶縁層10bと、絶縁層10bの上に配置されたn型のシリコン層(活性層)10cとを有する。
 センサ本体1のうちフレーム部11および固定子16は、第1の固定基板2および第2の固定基板3に接合されている。これに対して、重り部13は、第1および第2の固定基板2,3からそれぞれ離間して配置され、一対の支持ばね部14によりフレーム部11に支持されている。
 重り部13の過度の変位を規制する微小な突起部13cが、重り部13における第1および第2の固定基板2,3のそれぞれとの対向面から突設されている。重り部13には、矩形状に開口された凹部13a,13bがそれぞれ形成されている。凹部13a,13bは、互いに大きさが異なるため、一対の支持ばね部14を通る直線を境にして、重り部13の左右の質量が異なっている。
 第1の固定基板2の配線28は、電極パッド18に電気的に接続されている。電極パッド18は、固定子16、連絡用導体部16d、金属配線26を通じて、固定電極25に接続されている。
 上述の加速度センサチップAは、センサ本体1に設けられた可動電極15と第1の固定基板2に設けられた固定電極25との対を4対有し、可動電極15と固定電極25との対ごとに可変容量コンデンサが構成されている。加速度センサチップA、すなわち、重り部13に加速度が加わると、支持ばね部14がねじれて、重り部13が変位する。これにより、対をなす固定電極25と可動電極15との対向面積および間隔が変化し、可変容量コンデンサの静電容量が変化する。よって、加速度センサAは、この静電容量の変化から加速度を検出することができる。
 次に、第1の固定基板2の形成に用いられるガラス基板20の一例としてのガラス埋込シリコン基板の製造方法について説明する。
 まず、図4(a)に示すように、p型又はn型の不純物が全体に添加された低抵抗のシリコン基板10を用意する。シリコン基板10の電気抵抗は、例えば0.02Ω・cm程度であり十分に小さい。そして、フォトプロセスによりレジスト70を形成し、図4(b)に示すように、RIE(Reactive Ion Etching)処理等によりシリコン基板10の表面の所定領域を選択的に除去して複数の凹部11を形成する。凹部11が形成されると、図4(c)に示すように、レジスト70が除去される。ここでは、シリコン基板10の全体に不純物を添加する場合を説明するが、シリコン基板10の全体に不純物が添加されていなくても構わない。少なくとも、配線として残す部分の深さまで不純物が添加されていればよい。
 次に、図5(a)に示すように、ガラス材料20aを用意する。ガラス材料20aの形態は、粉末状、ペースト状、またはゾルゲル前駆体溶液である。そして、図5(b)に示すように、シリコン基板10の凹部11にガラス材料20aを充填する。この際、ガラスの収縮量を考慮してガラス材料20aを多めに充填しておく。この時点で微細構造体内部にまでガラス材料20aが入り込んでいる。このようにガラス材料20aを充填する工程は、真空雰囲気で行われるのが好ましい。真空中で充填することにより粒子間のエアーが抜け、以降の工程でボイドを出来にくくすることができる。
 次に、図5(c)に示すように、ガラス材料20aを充填したシリコン基板10を加熱し、ガラス材料20aを軟化させる。このようにガラス材料20aを加熱して軟化させる工程は、初期では真空雰囲気で行われるのが好ましい。初期とは、例えば、加熱を始めてからボイドが出来始めるまでの期間である。これにより、エア噛みによるボイドを低減することができる。また、ガラス材料20aを加熱して軟化させる工程は、末期では大気圧以上の雰囲気で行われるのが好ましい。末期とは、例えば、ボイドが出来始めてからボイドが出来上がるまでの期間である。これにより、ボイドに加わる圧力が上がり、ボイドサイズを小さくすることができる。
 次に、図5(d)に示すように、加熱によりガラス材料20aを焼結させて一体とする。そして、ガラス材料20aが焼結した段階で不活性ガスを流し、圧力を大気圧以上とする。これにより、ガラス焼結体中に残っていたボイドに加わる圧力が上がり、ボイドサイズを小さくすることができる。
 次に、凹部11にガラス材料20aが充填されたシリコン基板10の表裏面においてガラス材料20aとシリコン基板10とを露出させる。具体的には、ダイヤモンド砥石を用いた研削、化学機械研磨(CMP)等の研磨、或いはRIE等のドライエッチングやHFによるウェットエッチング等の方法を用いて、ガラス基板の主面を均一に削り取り、ガラス基板の主面にシリコン基板10を露出させる。同様に、研削、研磨、或いはエッチング等の方法を用いて、シリコン基板10の裏面においてガラス材料20aを露出させる。ガラスとシリコンの除去はどちらを先に行っても構わない。これにより、図5(e)に示すように、シリコン基板の内部にガラスが埋め込まれたガラス埋込シリコン基板が製造されることになる。
 以上の工程により製造されたガラス埋込シリコン基板は、シリコン基板10にガラス材料20aの一部が埋め込まれたものである。よって、図5のシリコン基板10の部分を配線28に当てはめ、図5のガラス材料20aの部分をガラス基板20に当てはめる。これにより、図2および図3に示した第1の固定基板2の形成に用いられるガラス基板20にガラス埋込シリコン基板を適用することができる。
 以上のように、本実施形態によれば、簡便な方法でありながら狭間隔へもガラスが埋め込まれやすくなる。すなわち、シリコン基板10の凹部11に粉末状、ペースト状または前駆体溶液であるガラス材料20aを充填するようにしているので、焼結プロセスに要する時間を短縮することができる。また、このプロセスでは高温で荷重を印加する必要がなくなる。更に、狭間隔へもガラスが埋め込まれやすくなる。
 また、本実施形態では、ガラス材料20aを充填する工程は、真空雰囲気で行われる。これにより、出来上がったガラス埋込シリコン基板中のボイドを低減することができる。
 また、本実施形態では、ガラス材料20aを加熱して軟化させる工程は、初期では真空雰囲気で行われる。これにより、出来上がったガラス埋込シリコン基板中のボイドを低減することができる。
 また、本実施形態では、ガラス材料20aを加熱して軟化させる工程は、末期では大気圧以上の雰囲気で行われる。これにより、出来上がったガラス埋込シリコン基板中のボイドサイズを小さくすることができる。
(第2実施形態)
 図6は、本発明の第2実施形態にかかるガラス埋込シリコン基板の製造方法を模式的に示す断面図である。以下、図6を用いて、本発明の第2実施形態にかかるガラス埋込シリコン基板の製造方法を第1実施形態と異なる点を中心に説明する。
 まず、図6(a)に示すように、凹部11を形成する工程では、シリコン基板10の両端(後述する。)が薄肉になるように凹部11を形成する。そして、図6(b)に示すように、この薄肉の部分にガラス基板20bを重ね合わせる。
 以降は、第1実施形態と同様である。すなわち、図6(c)に示すように、凹部11にガラス材料20aを充填する。次に、図6(d)に示すように、ガラス材料20aを充填したシリコン基板10を加熱し、ガラス材料20aを軟化させた後、図6(e)に示すように、ガラス材料20aを焼結させて一体とする。最後に、図6(f)に示すように、シリコン基板10の表裏面においてガラス材料20aとシリコン基板10とガラス基板20bとを露出させる。
 図7は、本発明の第2実施形態にかかるガラス埋込シリコン基板の全体構成図である。具体的には、(a)はガラス基板20bの上面図、(b)は微細加工を施したシリコン基板10の上面図、(c)は薄肉の部分にガラス基板20bを重ね合わせた状態の上面図、(d)は(a)~(c)の断面図である。図7(a)に示すように、円形のガラス基板20bには貫通孔31が形成され、図7(b)に示すように、円形のシリコン基板10には凹部11が形成されている。ガラス基板20bとシリコン基板10とを重ね合わせると、図7(c)に示すように、貫通孔31に凹部11が嵌まり込む。これにより、図7(d)に示すように、シリコン基板10の両端の薄肉の部分(凹部11でない部分)にガラス基板20bが重ね合わさることになる。
 図8は、本発明の第2実施形態にかかるガラス埋込シリコン基板をデバイス応用した場合の断面図である。ここでは、ガラス埋込シリコン基板を加速度センサA等のMEMS(Micro Electro Mechanical Systems)デバイス50に応用した場合を例示している。符号R1は、粉末状、ペースト状または前駆体溶液であるガラス材料20aを用いた領域であり、符号R2は、ガラス基板20bとMEMSデバイス50との接合領域である。ガラス埋込シリコン基板中のシリコン部分は配線として機能する。
 ここで、ガラス基板20bをMEMSデバイス50のシリコン部に陽極接合することが考えられる。この場合、薄肉の部分に重ね合わせたガラス基板20bが陽極接合可能な材料であれば、ガラス材料20aを用いた領域R1は陽極接合可能な材料でなくてもよい。これにより、ガラス材料20aの選択の自由度が広がり、様々な効果を得ることができる。
 例えば、ガラス材料20aとして低温焼結タイプのフリットガラスを選択した場合は、低温プロセス化を図ることが可能となる。また、低収縮率のフリットガラスを選択した場合は、工程の安定化を図ることが可能となる。更に、シリコンと同じ熱膨張係数のフリットガラスを選択した場合は、熱衝撃性の向上を図ることが可能となる。加えて、高粘着性のフリットガラスを選択した場合は、気密性の向上を図ることが可能となる。
 以上のように、本実施形態では、シリコン基板10の両端の薄肉の部分にガラス基板20bを重ね合わせるようにしている。これにより、粉末状、ペースト状または前駆体溶液であるガラス材料20aの部分が少なくなるので、更に焼結時間を短縮することができる。
 また、ガラス基板20bをMEMSデバイス50のシリコン部に陽極接合する場合は、薄肉の部分に重ね合わせたガラス基板20bが陽極接合可能な材料であればよい。これにより、ガラス材料20aの選択の自由度が広がるという効果もある。
 なお、ここでは、薄肉の部分にガラス基板20bを重ね合わせることとしているが、本実施形態はこれに限定されるものではない。すなわち、薄肉の部分にLTCC(Low Temperature Co-fired Ceramics)基板を重ね合わせるようにしても同様の効果を得ることができる。
(第3実施形態)
 図9は、本発明の第3実施形態にかかるガラス埋込シリコン基板の製造方法を模式的に示す断面図である。以下、図9を用いて、本発明の第3実施形態にかかるガラス埋込シリコン基板の製造方法を第1または第2実施形態と異なる点を中心に説明する。
 まず、図9(a)に示すように、凹部11を形成する工程では、シリコン基板10の両端が薄肉になるように凹部11を形成する。そして、図9(b)に示すように、この薄肉の部分に高抵抗シリコン基板40を重ね合わせる。ここでは、高抵抗シリコン基板40として1000Ω・cmのものを使用している。もちろん、電気抵抗はこれに限定されるものではなく、導通しない程度のものであればよい。
 以降は、第1実施形態と同様である。すなわち、図9(c)に示すように、凹部11にガラス材料20aを充填する。次に、図9(d)に示すように、ガラス材料20aを充填したシリコン基板10を加熱し、ガラス材料20aを軟化させた後、図9(e)に示すように、ガラス材料20aを焼結させて一体とする。最後に、図9(f)に示すように、シリコン基板10の表裏面においてガラス材料20aとシリコン基板10と高抵抗シリコン基板40とを露出させる。
 図10は、本発明の第3実施形態にかかるガラス埋込シリコン基板をデバイス応用した場合の断面図である。図8と同様、符号R1は、粉末状、ペースト状または前駆体溶液であるガラス材料20aを用いた領域であり、符号R2は、高抵抗シリコン基板40とMEMSデバイス50との接合領域である。ここでは、高抵抗シリコン基板40をMEMSデバイス50のシリコン部に表面活性化接合する場合を考える。この場合、薄肉の部分に重ね合わせた高抵抗シリコン基板40が表面活性化接合可能な材料であれば、ガラス材料20aを用いた領域R1は表面活性化接合可能な材料でなくてもよい。これにより、ガラス材料20aの選択の自由度が広がり、第2実施形態で説明したような様々な効果を得ることができる。ここでは、表面活性化接合する場合を例示しているが、低温接合する場合についても同様である。
 以上のように、本実施形態では、シリコン基板10の両端の薄肉の部分に高抵抗シリコン基板40を重ね合わせるようにしている。これにより、粉末状、ペースト状または前駆体溶液であるガラス材料20aの部分が少なくなるので、更に焼結時間を短縮することができる。
 また、表面活性化による常温接合や低温接合等の接合方法を用いて高抵抗シリコン基板40をMEMSデバイス50のシリコン部に接合する場合は、薄肉の部分に重ね合わせた高抵抗シリコン基板40が表面活性化接合や低温接合可能な材料であればよい。これにより、ガラス材料20aの選択の自由度が広がるという効果もある。
 また、このようなガラス埋込シリコン基板は、その両端が高抵抗シリコンであるため、構成材料がほとんどシリコンと言える。そのため、MEMSデバイスに応用した場合は、デバイス側もシリコンで熱膨張係数が当然同じであるので、熱衝撃に対して耐性がある。また、陽極接合を用いなくても表面活性化による常温接合や低温接合等の接合方法を用いることが可能である。特に、常温接合を用いた場合は熱応力による影響を低減することができ、MEMSデバイスの特性が劣化することを防止することができる。
 以上、本発明の好適な実施形態について説明したが、本発明は上記実施形態には限定されず、種々の変形が可能である。
 例えば、上記実施形態では、X方向とZ方向の2方向の加速度を検出する加速度センサを例示したが、錘部の1つをXY平面内で90度回転させて配置し、Y方向を加えた3方向の加速度を検出する加速度センサとしてもよい。
 また、上記実施形態では、静電容量式デバイスとして加速度センサを例示したが、これに限ることなく、その他の静電容量式デバイスであっても本発明を適用することができる。
 また、錘部や固定電極その他細部のスペック(形状、大きさ、レイアウト等)も適宜に変更可能である。
 本発明によれば、簡便な方法でありながら狭間隔へもガラスが埋め込まれやすくなるガラス埋込シリコン基板およびその製造方法を得ることができる。

Claims (9)

  1.  シリコン基板に凹部を形成する工程と、
     前記凹部に粉末状、ペースト状または前駆体溶液であるガラス材料を充填する工程と、
     前記ガラス材料を加熱して軟化させる工程と、
     軟化させた前記ガラス材料を焼結させる工程と、
     前記凹部に前記ガラス材料が充填された前記シリコン基板の表裏面において前記ガラス材料と前記シリコン基板とを露出させる工程と、
     を備えることを特徴とするガラス埋込シリコン基板の製造方法。
  2.  前記凹部を形成する工程では、前記シリコン基板の両端が薄肉になるように前記凹部を形成し、前記薄肉の部分にガラス基板またはLTCC基板を重ね合わせることを特徴とする請求項1に記載のガラス埋込シリコン基板の製造方法。
  3.  前記凹部を形成する工程では、前記シリコン基板の両端が薄肉になるように前記凹部を形成し、前記薄肉の部分に高抵抗シリコン基板を重ね合わせることを特徴とする請求項1に記載のガラス埋込シリコン基板の製造方法。
  4.  前記ガラス材料を充填する工程は、真空雰囲気で行われることを特徴とする請求項1~3のいずれか一項に記載のガラス埋込シリコン基板の製造方法。
  5.  前記ガラス材料を加熱して軟化させる工程は、初期では真空雰囲気で行われることを特徴とする請求項1~4のいずれか一項に記載のガラス埋込シリコン基板の製造方法。
  6.  前記ガラス材料を加熱して軟化させる工程の初期は、加熱を始めてからボイドが出来始めるまでの期間であることを特徴とする請求項5に記載のガラス埋込シリコン基板の製造方法。
  7.  前記ガラス材料を加熱して軟化させる工程は、末期では大気圧以上の雰囲気で行われることを特徴とする請求項1~6のいずれか一項に記載のガラス埋込シリコン基板の製造方法。
  8.  前記ガラス材料を加熱して軟化させる工程の末期は、ボイドが出来始めてからボイドが出来上がるまでの期間であることを特徴とする請求項7に記載のガラス埋込シリコン基板の製造方法。
  9.  シリコン基板の内部にガラスが埋め込まれたガラス埋込シリコン基板であって、その両端が高抵抗シリコンであることを特徴とするガラス埋込シリコン基板。
PCT/JP2012/051505 2011-01-27 2012-01-25 ガラス埋込シリコン基板およびその製造方法 WO2012102291A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-015817 2011-01-27
JP2011015817A JP2012156403A (ja) 2011-01-27 2011-01-27 ガラス埋込シリコン基板およびその製造方法

Publications (1)

Publication Number Publication Date
WO2012102291A1 true WO2012102291A1 (ja) 2012-08-02

Family

ID=46580856

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/051505 WO2012102291A1 (ja) 2011-01-27 2012-01-25 ガラス埋込シリコン基板およびその製造方法

Country Status (3)

Country Link
JP (1) JP2012156403A (ja)
TW (1) TW201234543A (ja)
WO (1) WO2012102291A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8735199B2 (en) * 2012-08-22 2014-05-27 Honeywell International Inc. Methods for fabricating MEMS structures by etching sacrificial features embedded in glass
JP2016532304A (ja) * 2013-09-06 2016-10-13 チャン ユチュン 液体ガラスの応用
CN104649221A (zh) * 2015-01-19 2015-05-27 北京大学 一种复杂硅玻璃混合结构圆片的加工方法
FR3046874B1 (fr) * 2016-01-15 2018-04-13 Soitec Procede de fabrication de structures semi-conductrices incluant une couche a haute resistivite, et structures semi-conductrices apparentees
WO2018135211A1 (ja) 2017-01-17 2018-07-26 パナソニックIpマネジメント株式会社 センサ

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63215057A (ja) * 1987-03-04 1988-09-07 Hitachi Ltd 半導体装置の製造方法
JPH10144974A (ja) * 1996-11-08 1998-05-29 Denso Corp 圧電アクチュエータおよびその製造方法
JP2002043468A (ja) * 2000-07-27 2002-02-08 Fujitsu Ltd 表裏導通基板及びその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63215057A (ja) * 1987-03-04 1988-09-07 Hitachi Ltd 半導体装置の製造方法
JPH10144974A (ja) * 1996-11-08 1998-05-29 Denso Corp 圧電アクチュエータおよびその製造方法
JP2002043468A (ja) * 2000-07-27 2002-02-08 Fujitsu Ltd 表裏導通基板及びその製造方法

Also Published As

Publication number Publication date
JP2012156403A (ja) 2012-08-16
TW201234543A (en) 2012-08-16

Similar Documents

Publication Publication Date Title
JP5892378B2 (ja) パッケージ材の製造方法
US7402905B2 (en) Methods of fabrication of wafer-level vacuum packaged devices
WO2012102291A1 (ja) ガラス埋込シリコン基板およびその製造方法
JP2005345473A (ja) 複数個の構成ユニットを含むジャイロセンサ及びその製造方法
JP2008046078A (ja) 微小電気機械システム素子およびその製造方法
WO2010005061A1 (ja) 機能デバイス及びその製造方法
TWI455265B (zh) 具微機電元件之封裝結構及其製法
KR20160088111A (ko) 복합 센서와 이를 구비하는 패키지 및 그 제조 방법
JP5684233B2 (ja) シリコン配線埋込ガラス基板及びその製造方法
JP5980463B1 (ja) セラミックス基板、接合体、モジュール、およびセラミックス基板の製造方法
CN105047615B (zh) Mems传感器的封装结构及封装方法
CN107543639A (zh) 低成本小力传感器
WO2011118788A1 (ja) ガラス埋込シリコン基板の製造方法
WO2011118786A1 (ja) ガラス埋込シリコン基板の製造方法
WO2012102252A1 (ja) 貫通電極付基板およびその製造方法
JP2011204950A (ja) 金属埋込ガラス基板及びその製造方法、及びmemsデバイス
JP2014205235A (ja) 機能デバイス
JP2013036829A (ja) シリコン埋込ガラス基板とその製造方法、シリコン埋込ガラス多層基板とその製造方法、静電式加速度センサ
JP2010078425A (ja) 加速度センサ
KR101184612B1 (ko) 관통전극 형성방법을 이용한 멤스 구조물 및 그 제조방법
WO2011118787A1 (ja) ガラス埋込シリコン基板の製造方法
JP5293579B2 (ja) 電子部品用パッケージ、電子部品装置、及び電子部品用パッケージの製造方法
JP5789788B2 (ja) シリコン配線埋込ガラス基板及びその製造方法
CN102464294B (zh) 具有微机电元件的封装结构的制造方法
JP2010197286A (ja) 加速度センサ及び加速度センサの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12739799

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12739799

Country of ref document: EP

Kind code of ref document: A1