WO2011158698A1 - 半導体装置の製造方法及び半導体装置 - Google Patents

半導体装置の製造方法及び半導体装置 Download PDF

Info

Publication number
WO2011158698A1
WO2011158698A1 PCT/JP2011/063040 JP2011063040W WO2011158698A1 WO 2011158698 A1 WO2011158698 A1 WO 2011158698A1 JP 2011063040 W JP2011063040 W JP 2011063040W WO 2011158698 A1 WO2011158698 A1 WO 2011158698A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
template
circuit
semiconductor device
plating solution
Prior art date
Application number
PCT/JP2011/063040
Other languages
English (en)
French (fr)
Inventor
春生 岩津
雅敏 白石
片岡 憲一
Original Assignee
東京エレクトロン株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 東京エレクトロン株式会社 filed Critical 東京エレクトロン株式会社
Priority to KR1020137000602A priority Critical patent/KR20130075765A/ko
Priority to JP2012520381A priority patent/JP5539511B2/ja
Publication of WO2011158698A1 publication Critical patent/WO2011158698A1/ja
Priority to US13/715,197 priority patent/US20130098769A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • H01L21/2885Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition using an external electrical current, i.e. electro-deposition
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/001Apparatus specially adapted for electrolytic coating of wafers, e.g. semiconductors or solar cells
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/007Current directing devices
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D17/00Constructional parts, or assemblies thereof, of cells for electrolytic coating
    • C25D17/10Electrodes, e.g. composition, counter electrode
    • C25D17/12Shape or form
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D21/00Processes for servicing or operating cells for electrolytic coating
    • C25D21/12Process control or regulation
    • C25D21/14Controlled addition of electrolyte components
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/08Electroplating with moving electrolyte e.g. jet electroplating
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/12Semiconductors
    • C25D7/123Semiconductors first coated with a seed layer or a conductive layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/741Apparatus for manufacturing means for bonding, e.g. connectors
    • H01L24/742Apparatus for manufacturing bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/14Measuring as part of the manufacturing process for electrical parameters, e.g. resistance, deep-levels, CV, diffusions by electrical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11464Electroless plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/741Apparatus for manufacturing means for bonding, e.g. connectors
    • H01L2224/742Apparatus for manufacturing bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06596Structural arrangements for testing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15788Glasses, e.g. amorphous oxides, nitrides or fluorides

Definitions

  • the present invention relates to a semiconductor device manufacturing method and a semiconductor device manufactured by the manufacturing method.
  • a three-dimensional integration technique in which semiconductor devices are stacked three-dimensionally has been proposed.
  • a semiconductor wafer hereinafter referred to as “wafer” having a plurality of electronic circuits formed on the surface thereof is called TSV (Through Silicon Via) and has a fine through hole having a diameter of, for example, 100 ⁇ m or less. A plurality of are formed.
  • stacked up and down is electrically connected through a through-electrode, respectively (patent document 1).
  • CMP Chemical Mechanical Polishing
  • an electrical test of the electronic circuit on the wafer is performed.
  • This electrical test is performed using, for example, a probe device having a tester, a probe card, a mounting table on which a wafer is mounted, and the like.
  • a probe device having a tester, a probe card, a mounting table on which a wafer is mounted, and the like.
  • an electrical signal is transmitted from the tester to each electrode via the probe card, and an electrical test of the electronic circuit on the wafer is performed.
  • a plating process for embedding a metal in a through hole, a CMP process for chemical mechanical polishing, and a probing process for electrical testing of an electronic circuit on a wafer are performed by different apparatuses. Therefore, it is difficult to reduce the manufacturing cost of the semiconductor device due to the cost of these devices. Further, since the plating process, the CMP process, and the probing process are performed by separate apparatuses, it is necessary to carry the wafer between these apparatuses, and there is room for improvement in the throughput of the manufacturing process of the semiconductor device.
  • the present invention has been made in view of such a point, and an object thereof is to improve the throughput of the manufacturing process while reducing the manufacturing cost of the semiconductor device.
  • the present invention provides a method of manufacturing a semiconductor device having a plurality of electronic circuits formed on a substrate surface, wherein a plurality of through holes penetrating in a thickness direction and communicating with circuit electrodes of the electronic circuits are formed.
  • the formed substrate is arranged such that the surface on which the plurality of electronic circuits are formed faces downward, and a plurality of openings are formed on the surface at positions corresponding to the through holes, and the openings communicate with the back surface.
  • the substrate and the template are arranged such that the opening of the template is located at a position corresponding to the through hole of the substrate.
  • the opening portion of the template itself can be formed with high positional accuracy by performing, for example, machining or performing photolithography processing and etching processing collectively. Therefore, in the subsequent through electrode forming step, the plating solution can be appropriately supplied with high positional accuracy from the flow path of the template into the through hole of the substrate through the opening.
  • a voltage is applied between the circuit electrode of the substrate and the electrode of the template to cause the plating solution in the through hole to react and to deposit metal in the through hole.
  • the through electrode forming process and the circuit test process which have been conventionally performed in separate devices, can be performed in a series of processes, the manufacturing cost of the semiconductor device can be reduced and the throughput of the manufacturing process can be improved. Can do.
  • an electrical test of the electronic circuit can be performed by applying a voltage between the circuit electrodes connected by the through electrode. For this reason, it is not necessary to apply a large load as in the prior art, the test apparatus can be simplified, and the manufacturing cost of the semiconductor device can be further reduced.
  • Another aspect of the present invention is a semiconductor device manufactured using a predetermined manufacturing method, wherein the predetermined manufacturing method includes forming a plurality of through-holes penetrating in a thickness direction and communicating with circuit electrodes of the electronic circuit.
  • the formed substrate is arranged such that the surface on which the plurality of electronic circuits are formed faces downward, and a plurality of openings are formed on the surface at positions corresponding to the through holes, and the openings communicate with the back surface.
  • it is explanatory drawing showing typically the state of a wafer and a template in each process, and (a) shows a mode that a plating solution is supplied to a penetration hole, (B) shows a state in which a through electrode is formed in the through hole, and (c) shows a state in which an electrical test of an electronic circuit is performed.
  • a plurality of circuit electrodes 10 are provided on a surface Wa of a wafer W as a substrate constituting the semiconductor device of the present embodiment. Further, on the surface Wa of the wafer W, for example, signal wiring (not shown) for power supply or grounding and an electronic circuit 11 to which the circuit electrode 10 is connected are formed. Then, on the surface Wa of the wafer W, for example, an insulating film 12 is formed at a location where the circuit electrode 10 is not disposed.
  • a plurality of through-holes 13 penetrating in the thickness direction from the front surface Wa to the back surface Wb and having a fine diameter called TSV in the three-dimensional integration technique are formed.
  • Each through hole 13 communicates with the circuit electrode 10 on the surface Wa.
  • a portion where the plurality of through holes 13 are not formed is subjected to a hydrophobic treatment.
  • a polyimide insulating film (not shown) is formed in advance on the inner peripheral surface of each through-hole 13 of the wafer W.
  • a nickel metal film (not shown), for example, is further formed as a barrier metal on the surface of the insulating film.
  • the wafers W are stacked as will be described later. For this reason, since the wafer W is formed in a thin plate shape, even if a support plate (not shown) such as a glass substrate is bonded onto the circuit electrode 10 and the insulating film 12 on the surface Wa of the wafer W. Good.
  • FIG. 2 is a longitudinal sectional view showing an outline of the configuration of the wafer processing apparatus 20.
  • the wafer processing apparatus 20 has a processing container 30 for storing the wafer W therein.
  • a mounting table 31 on which the wafer W is mounted is provided on the bottom surface in the processing container 30, a mounting table 31 on which the wafer W is mounted is provided.
  • a vacuum chuck or the like is used as the mounting table 31, and the mounting table 31 can horizontally mount the wafer W with the back surface Wb of the wafer W facing upward.
  • a template 40 is held by a holding member 41 above the mounting table 31.
  • the holding member 41 is supported by a moving mechanism 43 provided on the ceiling surface in the processing container 30 via a shaft 42.
  • the template 40 and the holding member 41 can be moved in the vertical direction and the horizontal direction by the moving mechanism 43.
  • the template 40 has a substantially disk shape as shown in FIGS.
  • silicon carbide (SiC) or the like is used for the template 40.
  • a plurality of openings 50 are formed on the surface 40 a of the template 40. These openings 50 are formed at positions corresponding to the through holes 13 of the wafer W. Further, the surface 40a of the template 40 is subjected to a hydrophobizing process at a portion where the plurality of openings 50 are not formed.
  • a plurality of plating solution flow passages 51 communicating with the openings 50 are formed in the template 40.
  • the flow path 51 penetrates the template 40 in the thickness direction and extends to the back surface 40 b of the template 40.
  • a plating solution flows through these flow passages 51 as will be described later.
  • a plurality of electrodes 52 are provided on the back surface 40b of the template 40 as shown in FIG.
  • the electrode 52 for example, a metal having resistance to a plating solution described later is used. These electrodes 52 are arranged at positions corresponding to the flow passages 51.
  • the electrode 52 extends from the back surface 40 b of the template 40 to the opening 50 through the inside of the flow passage 51.
  • the electrode 52 is provided along the inner peripheral surface of the flow passage 51 inside the flow passage 51.
  • first electrode 52a the electrode 52 provided along the inner peripheral surface of the flow path 51
  • second electrode 52b is there.
  • the first electrode 52a is configured to be movable in the horizontal direction, and can open and close the end of the flow passage 51 on the back surface 40b side (the end opposite to the opening 50).
  • the first electrode 52a may be configured to be openable and closable in the vertical direction.
  • the first electrode 52a is disposed in the opening of the flow passage 51 on the back surface 40b side of the template 40.
  • the arrangement of the first electrode 52a is not limited thereto.
  • the first electrode 52 a may be provided embedded in the template 40.
  • an insulating film 53 is formed at a location where the first electrode 52a is not disposed. Note that the insulating film 53 is not formed in the range in which the first electrode 52a moves.
  • the template 40 configured as described above is held by the holding member 41 with the surface 40a facing downward as shown in FIG. And the template 40 hold
  • a tester 60 for performing an electrical test of the electronic circuit 11 is connected to the circuit electrode 10 of the wafer W and the electrode 52 of the template 40 as will be described later.
  • the tester 60 applies a voltage between the circuit electrode 10 and the electrode 52 and transmits an electrical signal to the electronic circuit 11 through the electrode 52 to perform an electrical test of the electronic circuit 11.
  • the above wafer processing apparatus 20 is provided with a control unit 100.
  • the control unit 100 is, for example, a computer and has a program storage unit (not shown).
  • the program storage unit stores a program for realizing wafer processing described later in the wafer processing apparatus 20.
  • the program is recorded on a computer-readable storage medium such as a computer-readable hard disk (HD), flexible disk (FD), compact disk (CD), magnetic optical desk (MO), or memory card. Or installed in the control unit 100 from the storage medium.
  • a computer-readable storage medium such as a computer-readable hard disk (HD), flexible disk (FD), compact disk (CD), magnetic optical desk (MO), or memory card.
  • FIG. 5 is a flowchart showing main steps of wafer processing performed in the method for manufacturing a semiconductor device according to the present embodiment.
  • FIG. 6 is an explanatory diagram schematically showing the state of the wafer W and the template 40 in each process of the wafer processing. In FIG. 6, a part of the wafer W (in the vicinity of one through-hole 13) and a part of the template 40 (in the vicinity of one flow path 51) are shown in order to give priority to easy understanding of the technology. .
  • the wafer W is mounted on the mounting table 31 and the template 40 is held by the holding member 41.
  • the wafer W is mounted on the mounting table 31 so that the back surface Wb faces upward.
  • the template 40 is hold
  • the horizontal position of the template 40 is adjusted by the moving mechanism 43 and the template 40 is lowered to a predetermined position.
  • the wafer W and the template 40 are arranged so that the position of the opening 50 in the flow path 51 of the template 40 corresponds to the position of the through hole 13 of the wafer W (FIG. 5).
  • Step S1 In the example of FIG. 6A, a gap with a small interval is formed between the wafer W and the template 40, but the wafer W and the template 40 may be disposed in close contact with each other.
  • the plating solution M is filled in the flow passage 51 of the template 40 as shown in FIG.
  • the plating solution M is filled by a solution supply device 110 provided outside the wafer processing apparatus 20.
  • the flow passage 51 is filled with a plating solution M having a capacity sufficient to fill the through hole 13 as will be described later.
  • the volume in the flow passage 51 is larger than the volume in the through hole 13.
  • a plating solution of CuSO 4 pentahydrate and sulfuric acid is used as the plating solution M.
  • the liquid supply device 110 is provided with a spin chuck 111 that holds and rotates the template 40.
  • the spin chuck 111 has a horizontal upper surface, and a suction port (not shown) for sucking, for example, the template 40 is provided on the upper surface.
  • the template 40 can be sucked and held on the spin chuck 111 by suction from the suction port.
  • the template 40 is held on the spin chuck 111 such that the plurality of openings 50 on the surface 40a face upward. Further, the end of the flow passage 51 on the back surface 40b side of the template 40 is closed by the first electrode 52a.
  • the spin chuck 111 has a chuck drive mechanism 112 including, for example, a motor, and can be rotated at a predetermined speed by the chuck drive mechanism 112. Further, the chuck driving mechanism 112 is provided with an elevating drive source such as a cylinder, and the spin chuck 111 can move up and down.
  • a chuck drive mechanism 112 including, for example, a motor, and can be rotated at a predetermined speed by the chuck drive mechanism 112. Further, the chuck driving mechanism 112 is provided with an elevating drive source such as a cylinder, and the spin chuck 111 can move up and down.
  • a cup 113 that receives and collects the liquid scattered or dropped from the template 40.
  • a discharge pipe 114 for discharging the collected liquid
  • an exhaust pipe 115 for exhausting the atmosphere in the cup 113.
  • a liquid supply nozzle 116 for supplying the plating solution M onto the template 40 is disposed above the spin chuck 111.
  • the template 40 held by the spin chuck 111 is rotated, and the plating solution M is supplied from the liquid supply nozzle 116 to the central portion of the surface 40a of the template 40.
  • the plating solution M supplied onto the template 40 is diffused to the surface 40 a of the template 40 by centrifugal force and filled into the flow passage 51 of the template 40 through the opening 50.
  • the excess plating solution M is shaken off from the outer periphery of the template 40 and is discharged from the cup 113 through the discharge pipe 114.
  • the front and back surfaces of the template 40 filled with the plating solution M are reversed, and are held by the holding member 41 in the wafer processing apparatus 20 so that the front surface 40a faces downward as described above.
  • Inversion of the front and back surfaces of the template 40 may be performed in any place such as in the liquid processing apparatus 110, during transfer to the wafer processing apparatus 20, or in the wafer processing apparatus 20.
  • the end portion of the flow path 51 on the back surface 40b side of the template 40 is blocked by the first electrode 52a, the plating solution M flows out from the flow path 51 even if the front and back surfaces of the template 40 are reversed. There is nothing.
  • a water stop plate (not shown) may be provided on the back surface 40b side of the template 40.
  • the first electrode 52a is moved in the horizontal direction, the end of the flow passage 51 on the back surface 40b side is opened, and air flows into the flow passage 51.
  • the plating solution M is supplied from the flow passage 51 through the opening 50 to the through hole 13 of the wafer W (step S2 in FIG. 5).
  • the plating solution M does not diffuse between the template 40 and the wafer W, and does not diffuse inside the through-hole 13.
  • the supply of the plating solution M from the flow passage 51 to the through hole 13 may be performed using a capillary phenomenon.
  • a voltage is applied between the circuit electrode 10 and the electrode 52 by the power supply device 120 with the circuit electrode 10 of the wafer W as a cathode and the electrode 52 of the template 40 as an anode.
  • the plating solution M in the through hole 13 reacts and copper is deposited in the through hole 13.
  • the potential difference between the circuit electrode 10 and the electrode 52 becomes zero, and the reaction of the plating solution M is automatically performed. Stop.
  • the template 40 is slightly lowered by the moving mechanism 43, and a load is applied between the template 40 and the wafer W.
  • the copper and the second electrode 52b are in contact with each other.
  • the through electrode 130 connected to the circuit electrode 10 and the electrode 52 is formed in the through hole 13 as shown in FIG. 6E (step S3 in FIG. 5).
  • the tester 60 is connected to the circuit electrode 10 and the electrode 52 as shown in FIG. Then, a voltage is applied between the circuit electrode 10 and the electrode 52, and an electrical signal for inspection is transmitted from the tester 60 to the electronic circuit 11 through the electrode 52 and the through electrode 130. Thus, an electrical test of the electronic circuit 11 is performed (step S4 in FIG. 5).
  • the wafer W is unloaded from the wafer processing apparatus 20 and transferred to a wafer bonding apparatus (not shown).
  • a plurality of wafers W processed by the wafer processing apparatus 20 are transferred to the wafer bonding apparatus, and the plurality of wafers W are bonded so that the circuit electrode 10 and the through electrode 130 are conductive as shown in FIG. 8 (FIG. 5).
  • Step S5 the wafer W on which the semiconductor device having the electronic circuit 11 is formed is three-dimensionally stacked, and the semiconductor device 140 is manufactured.
  • step S1 the wafer W and the template 40 are arranged so that the opening 50 of the template 40 is located at a position corresponding to the through hole 13 of the wafer W. Further, the opening 50 itself of the template 40 can be formed with high positional accuracy by performing, for example, machining or performing photolithography processing and etching processing collectively. Therefore, in the subsequent step S2, the plating solution M can be appropriately supplied from the flow passage 51 of the template 40 through the opening 50 into the through hole 13 of the wafer W with high positional accuracy.
  • the plating solution M is supplied from the flow path 51 to the through hole 13 in step S2
  • the plating solution M is No diffusion between the template 40 and the wafer W occurs. Therefore, the plating solution M can be appropriately supplied into the through hole 13 with higher positional accuracy.
  • step S ⁇ b> 3 by applying a voltage between the circuit electrode 10 of the wafer W and the electrode 52 of the template 40, the plating solution M in the through hole 13 is reacted to deposit copper in the through hole 13. I am letting.
  • step S3 immediately before the deposited copper contacts the second electrode 52a of the template 40, the potential difference between the circuit electrode 10 and the electrode 52 becomes zero, and the reaction of the plating solution M automatically occurs. To stop. For this reason, the excessive through electrode 130 is not formed, and it is not necessary to perform the chemical mechanical polishing for removing the excessive portion of the metal as in the conventional case, so that the manufacturing cost of the semiconductor device 140 can be reduced. .
  • steps S2 and S3 and the step S4 which have been conventionally performed by separate apparatuses, can be performed in a series of processes, the manufacturing cost of the semiconductor device 140 can be reduced and the throughput of the manufacturing process can be improved. Can do.
  • step S4 an electrical test of the electronic circuit 11 can be performed by applying a voltage between the circuit electrode 10 and the electrode 52 connected by the through electrode 130. Therefore, it is not necessary to apply a large load as in the conventional case, the wafer processing apparatus 20 can be simplified, and the manufacturing cost of the semiconductor device 140 can be further reduced.
  • the template 40 to be processed by the wafer processing apparatus 20 was previously filled with the plating solution M in the flow path 51, but the flow path of the template 40 in the wafer processing apparatus 20.
  • the plating solution M may be supplied into 51.
  • the plating solution supply pipe 150 that supplies the plating solution M to the flow passage 51 and the plating solution M is discharged from the flow passage 51 in the flow passage 51 on the back surface 40 b side of the template 40.
  • each plating solution supply pipe 150 is connected to a pump 160 that pumps and supplies the plating solution M to the plating solution supply pipe 150.
  • one pump 160 is provided.
  • a plurality of pumps 160 may be provided for each predetermined number of plating solution supply pipes 150 or for each plating solution supply pipe 150.
  • the first electrode 52 a is inserted through the central portion in the flow passage 51, protrudes from the flow passage 51 on the back surface 40 b side, and protrudes from the opening 50.
  • the first electrode 52a divides the flow path 51 into a flow path 51 on the plating solution supply pipe 150 side and a flow path 51 on the discharge pipe 151 side in plan view as shown in FIG.
  • the plating solution M supplied from the plating solution supply pipe 150 circulates through the flow passage 51 and the through hole 13 and is discharged from the discharge pipe 151.
  • step S1 After placing the wafer W and the template 40 at predetermined positions as described above in step S1, the pump 160 is operated in step S2. Then, as shown in FIG. 12A, the plating solution M is pumped from the flow passage 51 into the through hole 13 by the pump 160. In this way, the plating solution M can smoothly flow into the fine through holes 13.
  • step S3 the pump 160 is operated. Then, as shown in FIG. 12A, the plating solution M circulates between the flow passage 51 and the through hole 13 by the pump 160. At this time, since the first electrode 52a is formed in the central portion of the flow passage 51, the plating solution M can be appropriately circulated with the first electrode 52a interposed therebetween.
  • a voltage is applied between the circuit electrode 10 and the electrode 52 in step S3, minute bubbles are generated in the through hole 13 due to the reaction of the plating solution M.
  • the minute bubbles can be quickly discharged from the through hole 13 and the flow passage 51.
  • step S3 a voltage is applied between the circuit electrode 10 and the electrode 52 by the power supply device 120 to deposit copper.
  • the potential difference between the circuit electrode 10 and the electrode 52 becomes zero, and the reaction of the plating solution M automatically stops.
  • step S3 the template 40 is slightly lowered by the moving mechanism 43, and a load is applied between the template 40 and the wafer W to bring the copper and the first electrode 52a into contact with each other. In this way, the through electrode 130 is formed in the through hole 13.
  • step S4 as shown in FIG. 12C, the tester 60 is connected to the circuit electrode 10 and the electrode 52, and the electrical test of the electronic circuit 11 is performed.
  • step S4 of the above embodiment the electrical test of the electronic circuit 11 may be performed in a state where pure water is filled in the flow passage 51 above the through electrode 130.
  • the plating solution supply pipe 150 and the discharge pipe 151 are connected to the flow path 51 on the back surface 40b side of the template 40.
  • a pure water supply pipe 170 for supplying pure water P is further connected.
  • Step S3 for example, after the reaction of the plating solution M is stopped, and before the load is applied between the template 40 and the wafer W, the supply of the plating solution M from the plating solution supply pipe 150 is stopped. At the same time, supply of pure water P from the pure water supply pipe 170 is started. Then, as shown in FIG.
  • the plating solution M in the flow passage 51 is replaced with pure water P, and the flow passage 51 is filled with pure water P.
  • a tester 60 is connected to the circuit electrode 10 and the electrode 52, and an electrical test of the electronic circuit 11 is performed.
  • the pure water supply pipe 170 is separately provided.
  • the pure water P may be supplied to the flow passage 51 using the plating solution supply pipe 150 without providing the pure water supply pipe 170.
  • a pump (not shown) provided on the upstream side of the plating solution supply pipe 150 is switched to switch the supply of the plating solution M and the supply of pure water P.
  • step S4 when a voltage is applied between the circuit electrode 10 and the electrode 52, the circuit electrode 10 and the electrode 52 generate heat. In this embodiment, the flow path 51 is filled with pure water P. Therefore, the circuit electrode 10 and the electrode 52 are cooled, and heat generation can be suppressed.
  • the template 40 is formed in a disk shape in which the flow passage 51 is formed.
  • the template 40 does not necessarily have a disk shape, and may be a rectangular shape, for example. Good.
  • the template 40 is slightly lowered by the moving mechanism 43 and a load is applied between the template 40 and the wafer W in the final stage of the step S3.
  • a load is applied between the template 40 and the wafer W in the final stage of the step S3.
  • a voltage may be applied between the deposited copper and the electrode 52 (the first electrode 52a or the second electrode 52b). In this case, since the copper and the electrode 52 are welded, the copper and the electrode 52 can be reliably brought into contact with each other.
  • copper and the electrode 52 are welded by flowing a current of 50 mA to 1 A between the electrode 52 and the circuit electrode 10. At this time, in order to prevent the electronic circuit 11 from being adversely affected by heat, it is desirable to flow the current in the shortest possible time in the form of pulses.
  • the present inventors have confirmed through experiments that a sufficient amount of welding is possible to reduce the resistance between the copper and the electrode 52 by applying a current of 300 mA for 10 msec (0.01 sec). .
  • the plating solution M passes through the flow path 51 of the template 40, it is necessary to form a cavity in the inside.
  • the copper deposited by plating grows from the side closer to the electrode 52, copper grows unevenly in the plane, and the deposition itself by plating does not form very dense copper. Therefore, the resistance between copper and the electrode 52 tends to be high, and the resistance value varies even in the plane of the wafer W.
  • the plating deposit is melted by local heating by an electric current, and the contact resistance is lowered by welding with the electrode 52.
  • the deposit is heated to become dense and deposited. The effect of reducing the resistance value inside the object occurs. Therefore, the welding between the copper and the electrode 52 is a very effective means for performing the electrical test of the electronic circuit 11 stably.
  • plating may be performed without applying a voltage between copper and the electrode 52.
  • electroless plating the copper and the electrode 52 can be brought into contact with each other.
  • electroless copper plating for example, a copper salt (CuSO 4 ), a complexing agent (Rochelle salt), a reducing agent (HCHO), a pH adjuster (NaOH), and an additive (sulfur compound) A mixture is used.
  • step S4 the tester 60 is connected to the circuit electrode 10 and the electrode 52 to perform the electrical test of the electronic circuit 11.
  • the test method is not limited to the above embodiment, and various tests are performed. You can take the method.
  • a test circuit (not shown) may be formed on the back surface 40b of the template 40, and an electrical signal may be transmitted from the test circuit to the electronic circuit 11 to perform an electrical test on the electronic circuit 11.
  • a tester capable of wirelessly transmitting an electrical signal may be prepared, and the electrical test of the electronic circuit 11 may be performed by transmitting the electrical signal wirelessly from the tester to the electronic circuit 11.
  • the present invention is not limited to such examples. It is obvious for those skilled in the art that various modifications or modifications can be conceived within the scope of the idea described in the claims, and these naturally belong to the technical scope of the present invention. It is understood.
  • the present invention is not limited to this example and can take various forms.
  • the present invention can also be applied to a case where the substrate is another substrate such as an FPD (flat panel display) other than a wafer or a mask reticle for a photomask.
  • FPD flat panel display

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Materials Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Sustainable Development (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Automation & Control Theory (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 表面に複数の電子回路が形成された基板の貫通孔の位置とテンプレート表面の開口部の位置が対応し、基板の裏面とテンプレートの表面が対向するように、基板とテンプレートを配置する。その後、テンプレートの流通路から貫通孔内にめっき液を供給すると共に、電子回路の回路電極とテンプレートの電極との間に電圧を印加し、貫通孔内に回路電極と電極に接続される貫通電極を形成する。その後、回路電極と電極との間に電圧を印加し、電子回路の電気的試験を行う。

Description

半導体装置の製造方法及び半導体装置
 本発明は、半導体装置の製造方法及びその製造方法で製造される半導体装置に関する。
 近年、半導体装置の高性能化が要求され、半導体デバイスの高集積化が進んでいる。かかる状況下で、高集積化された半導体デバイスを水平面内に複数配置し、これら半導体デバイスを配線で接続して半導体装置を製造する場合、配線長が増大し、それにより配線の抵抗が大きくなること、また配線遅延が大きくなることが懸念される。
 そこで、半導体デバイスを3次元に積層する3次元集積技術が提案されている。この3次元集積技術においては、例えば表面に複数の電子回路が形成された半導体ウェハ(以下、「ウェハ」という)にTSV(Through Silicon Via)と呼ばれる微細な、例えば100μm以下の径を有する貫通孔が複数形成される。そして、各貫通孔内に貫通電極を形成した後、上下に積層されたウェハが、それぞれ貫通電極を介して電気的に接続される(特許文献1)。
 このように貫通孔内に貫通電極を形成する際には、例えばめっき方法によって貫通孔内に金属を埋め込んだ後、例えば化学機械研磨(CMP:Chemical Mechanical Polishing)によって金属の余剰部分を除去している。
 また、半導体装置の製造工程においては、上述したように貫通孔内に貫通電極を形成した後、ウェハ上の電子回路の電気的試験が行われる。この電気的試験は、例えばテスタや、プローブカード、ウェハを載置する載置台などを有するプローブ装置を用いて行われる。そして、例えばプローブカードに設けられたプローブピンをウェハ上の電極に接触させた状態で、テスタからプローブカードを介して各電極に電気信号が送信されて、ウェハ上の電子回路の電気的試験が行われている(特許文献2)。
日本国特開2009-004722号公報 日本国特開2010-034482号公報
 しかしながら、上述のように半導体装置を製造する際、貫通孔内に金属を埋め込むめっき工程、化学機械研磨を行うCMP工程、ウェハ上の電子回路の電気的試験を行うプロービング工程が別々の装置で行われているため、これら装置のコストが掛かり、半導体装置の製造コストを低廉化することが困難であった。また、これらめっき工程、CMP工程、プロービング工程が別々の装置で行われるため、これら装置間でウェハの搬送を行う必要があり、半導体装置の製造工程のスループットに改善の余地があった。
 さらに、プロービング工程において、プローブピンをウェハ上の電極に接触させる際、当該プローブピンと電極が圧接するようにオーバードライブがかけられる。そして、電極上の酸化膜が削り取られ、プローブピンと電極との導電性が確保される。このようにプロービング工程では、大きな荷重をかけることが必要となるため、プローブ装置が大掛かりなものとなる。このことも、半導体装置の製造コストが高価格になる要因となっていた。
 本発明は、かかる点に鑑みてなされたものであり、半導体装置の製造コストを低廉化しつつ、その製造工程のスループットを向上させることを目的とする。
 前記の目的を達成するため、本発明は、基板表面に複数の電子回路が形成された半導体装置を製造する方法において、厚み方向に貫通し前記電子回路の回路電極に連通する貫通孔が複数形成された基板を、前記複数の電子回路が形成された表面が下方を向くように配置すると共に、表面において前記貫通孔に対応する位置に開口部が複数形成され、当該開口部から裏面に連通するめっき液の流通路が複数形成され、且つ裏面において前記流通路に対応する位置から前記流通路の内部を通って前記開口部まで延伸する電極が複数設けられたテンプレートを用い、前記基板の裏面と前記テンプレートの表面が対向するように、前記テンプレートを配置する配置工程と、その後、前記流通路から前記貫通孔内にめっき液を供給すると共に、前記回路電極を陰極とし、且つ前記電極を陽極として、前記回路電極と前記電極との間に電圧を印加し、前記貫通孔内において、前記回路電極と前記電極に接続される貫通電極を形成する貫通電極形成工程と、その後、前記回路電極と前記電極との間に電圧を印加し、前記電子回路の電気的試験を行う回路試験工程と、を有する。
 本発明によれば、配置工程において、基板の貫通孔に対応する位置にテンプレートの開口部が位置するように、基板とテンプレートが配置される。また、テンプレートの開口部そのものは、例えば機械加工を行ったり、フォトリソグラフィー処理とエッチング処理を一括して行うことで、高い位置精度で形成できる。このため、その後貫通電極形成工程において、テンプレートの流通路から開口部を介して基板の貫通孔内に、めっき液を高い位置精度で適切に供給することができる。また、貫通電極形成工程では、基板の回路電極とテンプレートの電極との間に電圧を印加することで、貫通孔内のめっき液を反応させ、当該貫通孔内に金属を堆積させている。そして、貫通電極形成工程の最終段階では、堆積した金属とテンプレートの電極とが接触する直前に、基板の回路電極とテンプレートの電極との間の電位差がゼロになり、めっき液の反応が自動的に停止する。このため、余剰な貫通電極が形成されることが無く、従来のように金属の余剰部分を除去する化学機械研磨を行う必要がないため、半導体装置の製造コストを低廉化することができる。また、従来別々の装置で行っていた貫通電極形成工程と回路試験工程とを一連のプロセス中で行うことができるため、半導体装置の製造コストを低廉化できると共に、製造工程のスループットを向上させることができる。さらに、回路試験工程では、貫通電極で接続された回路電極と電極との間に電圧を印加することで電子回路の電気的試験を行うことができる。このため、従来のように大きな荷重をかける必要がなく、試験を行う装置を簡素化でき、半導体装置の製造コストをさらに低廉化することができる。
 別な観点による本発明は、所定の製造方法を用いて製造される半導体装置であって、前記所定の製造方法は、厚み方向に貫通し前記電子回路の回路電極に連通する貫通孔が複数形成された基板を、前記複数の電子回路が形成された表面が下方を向くように配置すると共に、表面において前記貫通孔に対応する位置に開口部が複数形成され、当該開口部から裏面に連通するめっき液の流通路が複数形成され、且つ裏面において前記流通路に対応する位置から前記流通路の内部を通って前記開口部まで延伸する電極が複数設けられたテンプレートを用い、前記基板の裏面と前記テンプレートの表面が対向するように、前記テンプレートを配置する配置工程と、その後、前記流通路から前記貫通孔内にめっき液を供給すると共に、前記回路電極を陰極とし、且つ前記電極を陽極として、前記回路電極と前記電極との間に電圧を印加し、前記貫通孔内において、前記回路電極と前記電極に接続される貫通電極を形成する貫通電極形成工程と、その後、前記回路電極と前記電極との間に電圧を印加し、前記電子回路の電気的試験を行う回路試験工程と、を有する。
 本発明によれば、半導体装置の製造コストを低廉化しつつ、その製造工程のスループットを向上させることができる。
本実施の形態にかかる半導体装置を構成するウェハの構成の概略を示す縦断面図である。 ウェハ処理装置の構成の概略を示す縦断面図である。 テンプレートの構成の概略を示す説明図である。 テンプレートの構成の概略を示す縦断面図である。 本実施の形態にかかる半導体装置の製造方法において行われる、ウェハ処理の主な工程を示すフローチャートである。 ウェハ処理の各工程におけるウェハとテンプレートの状態を模式的に示した説明図であり、(a)はウェハとテンプレートを配置した様子を示し、(b)は貫通孔にめっき液を供給する様子を示し、(c)は電子回路と電極にとの間に電圧を印加する様子を示し、(d)は貫通孔内に貫通電極が形成された様子を示し、(e)は電子回路の電気的試験を行う様子を示している。 テンプレートの流通路にめっき液を充填する様子を示す説明図である。 半導体装置の構成の概略を示す縦断面図である。 他の実施の形態にかかるテンプレートの一部の構成の概略を示す縦断面図である。 他の実施の形態にかかるテンプレートの構成の概略を示す縦断面図である。 他の実施の形態にかかるテンプレートの一部の構成の概略を示す横断面図である。 他の実施の形態にかかるテンプレートを用いたウェハ処理において、各工程におけるウェハとテンプレートの状態を模式的に示した説明図であり、(a)は貫通孔にめっき液を供給する様子を示し、(b)は貫通孔内に貫通電極が形成された様子を示し、(c)は電子回路の電気的試験を行う様子を示している。 他の実施の形態にかかるテンプレートを用いたウェハ処理において、各工程におけるウェハとテンプレートの状態を模式的に示した説明図であり、(a)は流通路内のめっき液を純水に置換した様子を示し、(b)は電子回路の電気的試験を行う様子を示している。
 以下、本発明の実施の形態について説明する。なお、以下の説明で用いる図面において、各構成要素の寸法は、技術の理解の容易さを優先させるため、必ずしも実際の寸法に対応していない。
 図1に示すように、本実施の形態の半導体装置を構成する基板としてのウェハWの表面Waには、複数の回路電極10が設けられている。また、ウェハWの表面Waには、例えば電源用や接地用などの信号用配線(図示せず)や、回路電極10が接続される電子回路11が形成されている。そして、ウェハWの表面Waにおいて、回路電極10が配置されていない箇所には、例えば絶縁膜12が形成されている。
 ウェハWには、表面Waから裏面Wbに厚み方向に貫通し、3次元集積技術においてTSVと呼ばれる微細な径を有する貫通孔13が複数形成されている。各貫通孔13は、表面Waにおいて回路電極10に連通している。また、ウェハWの裏面Wbにおいて、複数の貫通孔13が形成されていない箇所には、疎水化処理が施されている。
 なお、ウェハWの各貫通孔13の内周面には、例えばポリイミドの絶縁膜(図示せず)が予め形成されている。また、絶縁膜の表面には、バリアメタルとして、例えばニッケルの金属膜(図示せず)がさらに形成されている。また、本実施の形態では、半導体装置を製造するにあたって、後述するようにウェハWは積層される。このためウェハWは薄板状に形成されているので、ウェハWの表面Waの回路電極10及び絶縁膜12上には、例えばガラス基板などの支持板(図示せず)が貼り合わせられていてもよい。
 次に、本実施の形態にかかる半導体装置の製造方法を実施するためのウェハ処理装置の構成について説明する。図2は、ウェハ処理装置20の構成の概略を示す縦断面図である。
 ウェハ処理装置20は、その内部にウェハWを収容する処理容器30を有している。処理容器30内の底面には、ウェハWを載置する載置台31が設けられている。載置台31には、例えば真空チャックなどが用いられ、載置台31は、ウェハWの裏面Wbが上方を向いた状態で当該ウェハWを水平に載置することができる。
 載置台31の上方には、テンプレート40が保持部材41に保持されて配置されている。保持部材41は、シャフト42を介して、処理容器30内の天井面に設けられた移動機構43に支持されている。テンプレート40と保持部材41は、この移動機構43により鉛直方向及び水平方向に移動可能になっている。
 テンプレート40は、図3及び図4に示すように略円盤形状を有している。テンプレート40には、例えば炭化珪素(SiC)などが用いられる。テンプレート40の表面40aには、複数の開口部50が形成されている。これら開口部50は、ウェハWの貫通孔13に対応する位置に形成されている。また、テンプレート40の表面40aにおいて、複数の開口部50が形成されていない箇所には、疎水化処理が施されている。
 テンプレート40の内部には、各開口部50と連通するめっき液の流通路51が複数形成されている。流通路51は、テンプレート40を厚み方向に貫通し、テンプレート40の裏面40bまで延伸している。そして、これら流通路51には、後述するようにめっき液が流通するようになっている。
 テンプレート40の裏面40bには、図4に示すように複数の電極52が設けられている。電極52には、例えば後述するめっき液に対して耐性を有する金属が用いられる。これら電極52は、流通路51に対応する位置に配置されている。電極52は、テンプレート40の裏面40bから流通路51の内部を通って開口部50まで延伸している。また、電極52は、流通路51の内部において当該流通路51の内周面に沿って設けられている。以下、テンプレート40の裏面40bに設けられた電極52を「第1の電極52a」といい、流通路51の内周面に沿って設けられた電極52を「第2の電極52b」という場合がある。この第1の電極52aは、水平方向に移動可能に構成されており、裏面40b側の流通路51の端部(開口部50の反対側の端部)を開閉することができる。なお、第1の電極52aは、鉛直方向に開閉自在に構成されていてもよい。また、図示の例においては、第1の電極52aは、テンプレート40の裏面40b側の流通路51の開口部に配置されているが、第1の電極52aの配置はこれに限定されない。例えば第1の電極52aは、テンプレート40に埋め込まれて設けられていてもよい。
 テンプレート40の裏面40bには、第1の電極52aが配置されていない箇所に、例えば絶縁膜53が形成されている。なお、第1の電極52aが移動する範囲には、絶縁膜53が形成されていない。
 以上のように構成されたテンプレート40は、図2に示すようにその表面40aが下方を向いた状態で保持部材41に保持される。そして、保持部材41に保持されたテンプレート40は、その表面40aが載置台31上のウェハWの裏面Wbに対向するように配置される。
 また、ウェハ処理装置20において、ウェハWの回路電極10とテンプレート40の電極52には、後述するように電子回路11の電気的試験を行うためのテスタ60が接続される。テスタ60は、回路電極10と電極52との間に電圧を印加し、電極52を介して電子回路11に電気信号を送信して、電子回路11の電気的試験を行う。
 以上のウェハ処理装置20には、制御部100が設けられている。制御部100は、例えばコンピュータであり、プログラム格納部(図示せず)を有している。プログラム格納部には、ウェハ処理装置20における後述のウェハ処理を実現させるためのプログラムなどが格納されている。なお、前記プログラムは、例えばコンピュータ読み取り可能なハードディスク(HD)、フレキシブルディスク(FD)、コンパクトディスク(CD)、マグネットオプティカルデスク(MO)、メモリーカードなどのコンピュータに読み取り可能な記憶媒体に記録されていたものであって、その記憶媒体から制御部100にインストールされたものであってもよい。
 次に、以上のように構成されたウェハ処理装置20を用いて行われるウェハWの処理方法について説明する。図5は、本実施の形態にかかる半導体装置の製造方法において行われる、ウェハ処理の主な工程を示すフローチャートである。図6は、ウェハ処理の各工程におけるウェハWとテンプレート40の状態を模式的に示した説明図である。なお、図6では、技術の理解の容易さを優先させるため、ウェハWの一部(一つの貫通孔13の近傍)とテンプレート40の一部(一つの流通路51の近傍)を示している。
 先ず、ウェハ処理装置20内において、ウェハWが載置台31に載置されると共に、テンプレート40が保持部材41に保持される。ウェハWは、その裏面Wbが上方を向くように載置台31に載置される。また、テンプレート40は、その表面40aが下方を向くように保持部材41に保持される。その後、移動機構43によってテンプレート40の水平方向の位置を調整すると共に、テンプレート40を所定の位置まで下降させる。そして、図6(a)に示すようにテンプレート40の流通路51における開口部50の位置がウェハWの貫通孔13の位置と対応するように、ウェハWとテンプレート40が配置される(図5の工程S1)。なお、図6(a)の例では、ウェハWとテンプレート40との間には微小な間隔の隙間が形成されているが、ウェハWとテンプレート40を密着させて配置してもよい。
 このとき、図6(a)に示すようにテンプレート40の流通路51内には、予めめっき液Mが充填されている。このめっき液Mの充填は、例えば図7に示すようにウェハ処理装置20の外部に設けられた液供給装置110で行われる。なお、流通路51内には、後述するように貫通孔13内を充填するに十分な容量のめっき液Mが充填される。換言すれば、流通路51内の容積は、貫通孔13内の容積よりも大きくなっている。また、めっき液Mとしては、例えばCuSO五水和物と硫酸のめっき液が用いられる。
 液供給装置110には、テンプレート40を保持して回転させるスピンチャック111が設けられている。スピンチャック111は、水平な上面を有し、当該上面には、例えばテンプレート40を吸引する吸引口(図示せず)が設けられている。この吸引口からの吸引により、テンプレート40をスピンチャック111上に吸着保持できる。このとき、テンプレート40は、その表面40aの複数の開口部50が上方を向くようにスピンチャック111上に保持される。また、テンプレート40の裏面40b側の流通路51の端部は、第1の電極52aにより塞がれている。スピンチャック111は、例えばモータなどを備えたチャック駆動機構112を有し、そのチャック駆動機構112により所定の速度に回転できる。また、チャック駆動機構112には、シリンダなどの昇降駆動源が設けられており、スピンチャック111は上下動可能である。
 スピンチャック111の周囲には、テンプレート40から飛散又は落下する液体を受け止め、回収するカップ113が設けられている。カップ113の下面には、回収した液体を排出する排出管114と、カップ113内の雰囲気を排気する排気管115が接続されている。また、スピンチャック111の上方には、テンプレート40上にめっき液Mを供給する液供給ノズル116が配置されている。
 そして、かかる液供給装置110において、スピンチャック111に保持されたテンプレート40を回転させると共に、液供給ノズル116からめっき液Mがテンプレート40の表面40aの中央部に供給される。テンプレート40上に供給されためっき液Mは、遠心力によってテンプレート40の表面40aに拡散され、開口部50を介してテンプレート40の流通路51内に充填される。なお、余分なめっき液Mはテンプレート40の外周部から振り切られ、カップ113から排出管114により排出される。
 その後、めっき液Mが充填されたテンプレート40は、その表裏面が反転され、上述したようにウェハ処理装置20において、その表面40aが下方を向くように保持部材41に保持される。なお、テンプレート40の表裏面の反転は、液処理装置110内や、ウェハ処理装置20への搬送中、あるいはウェハ処理装置20内等、いずれの場所で行われてもよい。また、テンプレート40の裏面40b側の流通路51の端部が第1の電極52aにより塞がれているので、テンプレート40の表裏面を反転させても、めっき液Mが流通路51から流出することはない。なお、このめっき液Mの流出をより確実に防止するため、テンプレート40の裏面40b側に、止水板(図示せず)を設けてもよい。
 その後、図6(b)に示すように第1の電極52aを水平方向に移動させ、裏面40b側の流通路51の端部を開放して、当該流通路51内に空気を流入させる。そして、流通路51から開口部50を介してウェハWの貫通孔13にめっき液Mが供給される(図5の工程S2)。このとき、テンプレート40の表面40aとウェハWの裏面Wbにはそれぞれ疎水化処理が施されているため、めっき液Mは、テンプレート40とウェハWとの間に拡散することなく、貫通孔13内に適切に流入する。なお、流通路51から貫通孔13へのめっき液Mの供給は、毛細管現象を利用して行ってもよい。
 続いて、図6(c)に示すようにウェハWの回路電極10を陰極とし、且つテンプレート40の電極52を陽極として、電源装置120によって回路電極10と電極52にとの間に電圧を印加する。そうすると、貫通孔13内のめっき液Mが反応し、貫通孔13内に銅が堆積する。そして図6(d)に示すように、このように堆積した銅が第2の電極52bに接触する直前に、回路電極10と電極52との電位差がゼロになり、めっき液Mの反応が自動的に停止する。その後、この工程S3の最終段階において、移動機構43によってテンプレート40を僅かに下降させ、テンプレート40とウェハWとの間に荷重をかける。そうすると、上述の銅と第2の電極52bとが接触する。こうして、貫通孔13内に、図6(e)に示すように回路電極10と電極52に接続される貫通電極130が形成される(図5の工程S3)。
 貫通孔13内に回路電極10と電極52に接続される貫通電極130が形成されると、図6(e)に示すように回路電極10と電極52にテスタ60が接続される。そして、回路電極10と電極52との間に電圧を印加し、テスタ60から電極52及び貫通電極130を介して電子回路11に検査用の電気信号が送信される。こうして電子回路11の電気的試験が行われる(図5の工程S4)。
 その後、ウェハWはウェハ処理装置20から搬出され、ウェハ接合装置(図示せず)に搬送される。ウェハ接合装置には、ウェハ処理装置20で処理されたウェハWが複数搬送され、図8に示すように回路電極10と貫通電極130が導通するように複数のウェハWが接合される(図5の工程S5)。こうして、電子回路11を有する半導体デバイスが形成されたウェハWが3次元的に積層され、半導体装置140が製造される。
 以上の実施の形態によれば、工程S1において、ウェハWの貫通孔13に対応する位置にテンプレート40の開口部50が位置するように、ウェハWとテンプレート40が配置される。また、テンプレート40の開口部50そのものは、例えば機械加工を行ったり、フォトリソグラフィー処理とエッチング処理を一括して行うことで、高い位置精度で形成できる。このため、その後工程S2において、テンプレート40の流通路51から開口部50を介してウェハWの貫通孔13内に、めっき液Mを高い位置精度で適切に供給することができる。
 また、ウェハWの裏面Wbとテンプレート40の表面40aには、それぞれ疎水化処理が施されているので、工程S2において流通路51から貫通孔13にめっき液Mを供給する際、めっき液Mは、テンプレート40とウェハWとの間に拡散することがない。したがって、貫通孔13内にめっき液Mをより高い位置精度で適切に供給することができる。
 また、工程S3では、ウェハWの回路電極10とテンプレート40の電極52との間に電圧を印加することで、貫通孔13内のめっき液Mを反応させ、当該貫通孔13内に銅を堆積させている。そして、工程S3の最終段階では、堆積した銅とテンプレート40の第2の電極52aとが接触する直前に、回路電極10と電極52との電位差がゼロになり、めっき液Mの反応が自動的に停止する。このため、余剰な貫通電極130が形成されることが無く、従来のように金属の余剰部分を除去する化学機械研磨を行う必要がないため、半導体装置140の製造コストを低廉化することができる。
 また、工程S3の最終段階において、堆積した銅と第2の電極52bが接触する際、ウェハWとテンプレート40との間に荷重をかけているので、銅と第2の電極52bを確実に接触させることができる。したがって、後続の工程S4における電子回路11の電気的試験を適切に行うことができる。
 また、従来別々の装置で行っていた工程S2及びS3と工程S4とを一連のプロセス中で行うことができるため、半導体装置140の製造コストを低廉化できると共に、製造工程のスループットを向上させることができる。
 また、工程S4では、貫通電極130で接続された回路電極10と電極52との間に電圧を印加することで電子回路11の電気的試験を行うことができる。このため、従来のように大きな荷重をかける必要がなく、ウェハ処理装置20を簡素化でき、半導体装置140の製造コストをさらに低廉化することができる。
 以上の実施の形態では、ウェハ処理装置20で処理されるテンプレート40には、その流通路51内に予めめっき液Mが充填されていたが、当該ウェハ処理装置20内において、テンプレート40の流通路51内にめっき液Mを供給してもよい。かかる場合、例えば図9に示すようにテンプレート40の裏面40b側の流通路51には、当該流通路51にめっき液Mを供給するめっき液供給管150と、流通路51からめっき液Mを排出する排出管151とが接続される。各めっき液供給管150には、図10に示すように当該めっき液供給管150にめっき液Mを圧送して供給するポンプ160が接続されている。なお、図示の例においては、ポンプ160は1基設けられているが、所定数のめっき液供給管150毎、あるいは各めっき液供給管150毎に複数設けられていてもよい。
 また、第1の電極52aは、図9に示すように流通路51内の中心部を挿通し、裏面40b側の流通路51から突出すると共に、開口部50から突出している。この第1の電極52aによって、図11に示すように平面視において、流通路51は、めっき液供給管150側の流通路51と排出管151側の流通路51に区画される。そして、図9に示すように、めっき液供給管150から供給されためっき液Mは、流通路51と貫通孔13を循環して、排出管151から排出される。
 かかる場合、工程S1において、上述したようにウェハWとテンプレート40を所定の位置に配置した後、工程S2において、ポンプ160を稼動させる。そうすると、図12(a)に示すようにポンプ160によって、めっき液Mは流通路51から貫通孔13内に圧送される。このように、微細な貫通孔13内にもめっき液Mを円滑に流入させることができる。
 その後、工程S3においても、ポンプ160を稼動させる。そうすると、図12(a)に示すようにポンプ160によって、めっき液Mは流通路51と貫通孔13との間で循環する。このとき、第1の電極52aが流通路51の中央部に形成されているので、第1の電極52aを挟んでめっき液Mを適切に循環させることができる。ここで、工程S3において回路電極10と電極52にとの間に電圧を印加すると、めっき液Mの反応に起因して貫通孔13内に微小な気泡が発生する。本実施の形態では、めっき液Mが流通路51と貫通孔13との間で循環するので、この微小な気泡を貫通孔13及び流通路51から速やかに排出させることができる。
 その後、図12(b)に示すように電源装置120によって回路電極10と電極52にとの間に電圧を印加し、銅を堆積させる。堆積した銅が第1の電極52aに接触する直前に、回路電極10と電極52との電位差がゼロになり、めっき液Mの反応が自動的に停止する。その後、この工程S3の最終段階において、移動機構43によってテンプレート40を僅かに下降させ、テンプレート40とウェハWとの間に荷重をかけて、銅と第1の電極52aとを接触させる。こうして貫通孔13内に貫通電極130を形成する。その後、工程S4において、図12(c)に示すように回路電極10と電極52にテスタ60を接続し、電子回路11の電気的試験が行われる。
 本実施の形態においても、前記実施の形態と同様の効果を享受することができる。
 なお、以上の実施の形態の工程S4において、貫通電極130の上方の流通路51内に純水が充填された状態で、電子回路11の電気的試験を行ってもよい。かかる場合、テンプレート40の裏面40b側の流通路51には、めっき液供給管150と排出管151が接続されていたが、これらに加えて、図13(a)に示すように流通路51に純水Pを供給する純水供給管170がさらに接続されている。そして、工程S3において、例えばめっき液Mの反応が停止した後であって、テンプレート40とウェハWとの間に荷重をかける前に、めっき液供給管150からのめっき液Mの供給を停止すると共に、純水供給管170からの純水Pの供給を開始する。そうすると、図13(a)に示すように流通路51内のめっき液Mが純水Pに置換され、当該流通路51内が純水Pで充填される。その後、図13(b)に示すように回路電極10と電極52にテスタ60を接続し、電子回路11の電気的試験が行われる。なお、本実施の形態では純水供給管170を別途設けたが、この純水供給管170を設けずにめっき液供給管150を用いて流通路51に純水Pを供給してもよい。かかる場合、例えばめっき液供給管150の上流側に設けられたポンプ(図示せず)を切り換えて、めっき液Mの供給と純水Pの供給が切り換えられる。
 かかる場合、工程S3において、流通路51内のめっき液Mを純水Pに置換しているので、当該流通路51内を洗浄することができる。また、工程S4において、回路電極10と電極52との間に電圧を印加すると、これら回路電極10と電極52が発熱するが、本実施の形態では流通路51内が純水Pで充填されているので、回路電極10と電極52が冷却され、発熱を抑制することができる。
 以上の実施の形態においては、テンプレート40は、その内部に流通路51が形成された円盤状に形成されていたが、テンプレート40は必ずしも円盤状である必要はなく、例えば矩形状であってもよい。
 以上の実施の形態では、工程S3の最終段階において、移動機構43によってテンプレート40を僅かに下降させ、テンプレート40とウェハWとの間に荷重をかけていたが、銅と電極52との接続方法はこれに限定されず、種々の方法を取り得る。例えば堆積した銅と電極52(第1の電極52a又は第2の電極52b)との間に電圧を印加してもよい。かかる場合、銅と電極52が溶着するため、銅と電極52を確実に接触させることができる。
 具体的には、電極52と回路電極10との間に50mAから1Aの電流を流すことで銅と電極52との溶着を行う。このとき、電子回路11に熱的な悪影響が及ぶことを防ぐため、パルス状にしてできるだけ短い時間で電流を流すことが望ましい。本発明者らは実験により、300mAの電流を10msec(0.01sec)の間流すことで、銅と電極52との間の抵抗を下げるのに十分な溶着が可能であることを確認している。
 ここで、テンプレート40の流通路51内部にはめっき液Mが通るので、当該内部に空洞を形成する必要がある。また、めっきにより堆積される銅は電極52に近いほうから成長が進行するため、銅が面内で不均一に成長するほか、めっきによる堆積自体があまり緻密な銅を形成しない。したがって、銅と電極52との間の抵抗が高くなりやすく、ウェハWの面内においても抵抗値がばらつくことになるのである。
 この点、本実施の形態では、電流による局所的な加熱によって、めっき堆積物が溶融し、電極52との溶着によって接触抵抗が下がる効果のほか、堆積物が加熱されることによって緻密化し、堆積物内部の抵抗値を下げる効果が発生する。したがって、銅と電極52間の溶着は、電子回路11を安定的に電気的試験を行うために、非常に有効な手段なのである。
 また、銅と電極52との間に電圧を印加せずにめっきしてもよい。この無電解めっきによって、銅と電極52を接触させることができる。なお、無電解めっきとして例えば無電解銅めっきを行う場合、銅塩(CuSO)、錯化剤(ロシェル塩)、還元剤(HCHO)、pH調整剤(NaOH)、添加剤(硫黄化合物)の混合液が用いられる。
 以上の実施の形態では、工程S4において、回路電極10と電極52にテスタ60を接続して電子回路11の電気的試験を行っていたが、試験方法は上記実施の形態に限定されず、種々の方法を取り得る。例えばテンプレート40の裏面40bにテスト回路(図示せず)を形成しておき、当該テスト回路から電子回路11に電気信号を送信して、電子回路11の電気的試験を行ってもよい。あるいは、電気信号を無線で送信可能なテスタを用意し、当該テスタから電子回路11に無線で電気信号を送信して、電子回路11の電気的試験を行ってもよい。
 以上、添付図面を参照しながら本発明の好適な実施の形態について説明したが、本発明はかかる例に限定されない。当業者であれば、特許請求の範囲に記載された思想の範疇内において、各種の変更例または修正例に想到し得ることは明らかであり、それらについても当然に本発明の技術的範囲に属するものと了解される。本発明はこの例に限らず種々の態様を採りうるものである。本発明は、基板がウェハ以外のFPD(フラットパネルディスプレイ)、フォトマスク用のマスクレチクルなどの他の基板である場合にも適用できる。
  10 回路電極
  11 電子回路
  13 貫通孔
  20 ウェハ処理装置
  40 テンプレート
  40a 表面
  40b 裏面
  50 開口部
  51 流通路
  52 電極
  52a 第1の電極
  52b 第2の電極
  60 テスタ
  100 制御部
  110 液供給装置
  120 電源装置
  130 貫通電極
  140 半導体装置
  150 めっき液供給管
  151 排出管
  160 ポンプ
  170 純水供給管
  M  めっき液
  P  純水
  W  ウェハ
  Wa 表面
  Wb 裏面

Claims (10)

  1. 基板表面に複数の電子回路が形成された半導体装置を製造する半導体装置の製造方法において、
    厚み方向に貫通し前記電子回路の回路電極に連通する貫通孔が複数形成された基板を、前記複数の電子回路が形成された表面が下方を向くように配置すると共に、
    表面において前記貫通孔に対応する位置に開口部が複数形成され、当該開口部から裏面に連通するめっき液の流通路が複数形成され、且つ裏面において前記流通路に対応する位置から前記流通路の内部を通って前記開口部まで延伸する電極が複数設けられたテンプレートを用い、
    前記基板の裏面と前記テンプレートの表面が対向するように、前記テンプレートを配置する配置工程と、
    その後、前記流通路から前記貫通孔内にめっき液を供給すると共に、前記回路電極を陰極とし、且つ前記電極を陽極として、前記回路電極と前記電極との間に電圧を印加し、前記貫通孔内において、前記回路電極と前記電極に接続される貫通電極を形成する貫通電極形成工程と、
    その後、前記回路電極と前記電極との間に電圧を印加し、前記電子回路の電気的試験を行う回路試験工程と、を有する。
  2. 請求項1に記載の半導体装置の製造方法であって、
    前記基板の裏面と前記テンプレートの表面には、それぞれ疎水化処理が施されている。
  3. 請求項1に記載の半導体装置の製造方法であって、
    前記テンプレートの裏面側にはポンプが設けられ、
    前記貫通電極形成工程において、前記ポンプを稼動させ、前記流通路から前記貫通孔にめっき液を圧送すると共に、前記流通路と前記貫通孔との間でめっき液を循環させる。
  4. 請求項1に記載の半導体装置の製造方法であって、
    前記電極は、前記流通路の内側面に沿って設けられている。
  5. 請求項1に記載の半導体装置の製造方法であって、
    前記電極は、前記流通路内の中心部を挿通し、前記開口部から突出している。
  6. 請求項1に記載の半導体装置の製造方法であって、
    前記貫通電極形成工程において、前記貫通電極と前記電極が接触する際、前記基板と前記テンプレートとの間に荷重をかけて、前記貫通電極と前記電極とを接続する。
  7. 請求項1に記載の半導体装置の製造方法であって、
    前記貫通電極形成工程において、前記貫通電極と前記電極が接触する際、前記貫通電極と前記電極との間に電圧を印加して、前記貫通電極と前記電極とを溶着して接続する。
  8. 請求項1に記載の半導体装置の製造方法であって、
    前記貫通電極形成工程において、前記貫通電極と前記電極が接触する際、前記貫通電極と前記電極との間に電圧を印加せずにめっきして、前記貫通電極と前記電極とを接続する。
  9. 請求項1に記載の半導体装置の製造方法であって、
    前記回路試験工程において、前記流通路内に純水が充填された状態で、前記電子回路の電気的試験を行う。
  10. 所定の製造方法を用いて製造される半導体装置であって、
    前記所定の製造方法は、
    厚み方向に貫通し前記電子回路の回路電極に連通する貫通孔が複数形成された基板を、前記複数の電子回路が形成された表面が下方を向くように配置すると共に、
    表面において前記貫通孔に対応する位置に開口部が複数形成され、当該開口部から裏面に連通するめっき液の流通路が複数形成され、且つ裏面において前記流通路に対応する位置から前記流通路の内部を通って前記開口部まで延伸する電極が複数設けられたテンプレートを用い、
    前記基板の裏面と前記テンプレートの表面が対向するように、前記テンプレートを配置する配置工程と、
    その後、前記流通路から前記貫通孔内にめっき液を供給すると共に、前記回路電極を陰極とし、且つ前記電極を陽極として、前記回路電極と前記電極との間に電圧を印加し、前記貫通孔内において、前記回路電極と前記電極に接続される貫通電極を形成する貫通電極形成工程と、
    その後、前記回路電極と前記電極との間に電圧を印加し、前記電子回路の電気的試験を行う回路試験工程と、を有する。
PCT/JP2011/063040 2010-06-15 2011-06-07 半導体装置の製造方法及び半導体装置 WO2011158698A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020137000602A KR20130075765A (ko) 2010-06-15 2011-06-07 반도체 장치의 제조 방법 및 반도체 장치
JP2012520381A JP5539511B2 (ja) 2010-06-15 2011-06-07 半導体装置の製造方法
US13/715,197 US20130098769A1 (en) 2010-06-15 2012-12-14 Method for manufacturing semiconductor device, and apparatus for manufacturing semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010136498 2010-06-15
JP2010-136498 2010-06-15

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/715,197 Continuation US20130098769A1 (en) 2010-06-15 2012-12-14 Method for manufacturing semiconductor device, and apparatus for manufacturing semiconductor device

Publications (1)

Publication Number Publication Date
WO2011158698A1 true WO2011158698A1 (ja) 2011-12-22

Family

ID=45348103

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/063040 WO2011158698A1 (ja) 2010-06-15 2011-06-07 半導体装置の製造方法及び半導体装置

Country Status (5)

Country Link
US (1) US20130098769A1 (ja)
JP (1) JP5539511B2 (ja)
KR (1) KR20130075765A (ja)
TW (1) TWI480978B (ja)
WO (1) WO2011158698A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014061643A1 (ja) * 2012-10-16 2014-04-24 東京エレクトロン株式会社 半導体装置の製造方法及び半導体装置
WO2014084304A1 (ja) * 2012-11-29 2014-06-05 東京エレクトロン株式会社 半導体装置の製造方法及び製造装置
WO2014188897A1 (ja) * 2013-05-20 2014-11-27 東京エレクトロン株式会社 基板の処理方法及びテンプレート

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018066297A1 (ja) * 2016-10-07 2018-04-12 東京エレクトロン株式会社 電解処理治具及び電解処理方法
CN110634792B (zh) * 2019-09-26 2023-01-24 上海航天电子通讯设备研究所 一种电气互连基板制造方法
CN111916357A (zh) * 2020-06-24 2020-11-10 江苏长电科技股份有限公司 一种利用毛细效应填充tsv的工艺方法
US20220235481A1 (en) * 2021-01-26 2022-07-28 Seagate Technology Llc Selective screen electroplating

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004319821A (ja) * 2003-04-17 2004-11-11 Sharp Corp 半導体装置の製造方法
JP2007049103A (ja) * 2005-08-05 2007-02-22 Zycube:Kk 半導体チップおよびその製造方法、ならびに半導体装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6773570B2 (en) * 2002-11-14 2004-08-10 International Business Machines Corporation Integrated plating and planarization process and apparatus therefor
JP2005171288A (ja) * 2003-12-09 2005-06-30 Ebara Corp めっき装置及びめっき方法
US7645364B2 (en) * 2004-06-30 2010-01-12 Lam Research Corporation Apparatus and method for plating semiconductor wafers
JP2009516388A (ja) * 2005-11-18 2009-04-16 レプリソールス テクノロジーズ アーベー 多層構造の形成方法
JP2009218302A (ja) * 2008-03-09 2009-09-24 Fujikura Ltd 半導体基板の電解めっき方法および電解めっき装置
TWI440154B (zh) * 2008-07-31 2014-06-01 Powertech Technology Inc 具有全貫穿矽穿孔之晶片封裝結構
KR20100021856A (ko) * 2008-08-18 2010-02-26 삼성전자주식회사 관통 전극을 갖는 반도체장치의 형성방법 및 관련된 장치
JP5538951B2 (ja) * 2010-02-25 2014-07-02 東京エレクトロン株式会社 成膜方法、プログラム及びコンピュータ記憶媒体

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004319821A (ja) * 2003-04-17 2004-11-11 Sharp Corp 半導体装置の製造方法
JP2007049103A (ja) * 2005-08-05 2007-02-22 Zycube:Kk 半導体チップおよびその製造方法、ならびに半導体装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014061643A1 (ja) * 2012-10-16 2014-04-24 東京エレクトロン株式会社 半導体装置の製造方法及び半導体装置
WO2014084304A1 (ja) * 2012-11-29 2014-06-05 東京エレクトロン株式会社 半導体装置の製造方法及び製造装置
WO2014188897A1 (ja) * 2013-05-20 2014-11-27 東京エレクトロン株式会社 基板の処理方法及びテンプレート
JP2014227556A (ja) * 2013-05-20 2014-12-08 東京エレクトロン株式会社 基板の処理方法及びテンプレート
KR20160009571A (ko) * 2013-05-20 2016-01-26 도쿄엘렉트론가부시키가이샤 기판의 처리 방법 및 템플릿
KR102196945B1 (ko) 2013-05-20 2020-12-30 도쿄엘렉트론가부시키가이샤 기판의 처리 방법 및 템플릿

Also Published As

Publication number Publication date
TW201214624A (en) 2012-04-01
KR20130075765A (ko) 2013-07-05
US20130098769A1 (en) 2013-04-25
JP5539511B2 (ja) 2014-07-02
TWI480978B (zh) 2015-04-11
JPWO2011158698A1 (ja) 2013-08-19

Similar Documents

Publication Publication Date Title
JP5539511B2 (ja) 半導体装置の製造方法
US10030308B2 (en) Plating method, plating system and storage medium
US20090139870A1 (en) Plating apparatus and plating method
JPWO2002090623A1 (ja) 銅めっき浴およびこれを用いる基板のめっき方法
TW202038409A (zh) 低溫銅-銅直接接合
WO2020092244A1 (en) Electrodeposition of nanotwinned copper structures
US9837308B2 (en) Plating method, plating system and storage medium
TW201401383A (zh) 接合裝置、接合系統、接合方法及電腦記憶媒體
TWI806872B (zh) 鍍覆裝置及非暫時性電腦可讀存儲介質
US20120145552A1 (en) Electroplating method
US20160247765A1 (en) Semiconductor device, plating method, plating system and recording medium
US20150140209A1 (en) Pre-treatment method for plating and storage medium
US20130078747A1 (en) Substrate etching method and substrate etching apparatus
JP6910528B2 (ja) 多層配線の形成方法および記憶媒体
JP5538951B2 (ja) 成膜方法、プログラム及びコンピュータ記憶媒体
JP2003201574A (ja) 無電解メッキ装置、バンプ付き半導体ウエハ及びバンプ付き半導体チップ並びにこれらの製造方法、半導体装置、回路基板並びに電子機器
US20160013101A1 (en) Pre-treatment method of plating, plating system, and recording medium
US10179950B2 (en) Plating method, plated component, and plating system
JP3923389B2 (ja) めっき装置及び配線基板の製造方法
WO2011145440A1 (ja) 処理液の供給方法及びコンピュータ記憶媒体
US10354915B2 (en) Adhesion layer forming method, adhesion layer forming system and recording medium
WO2013073339A1 (ja) 基板の処理方法及びテンプレート
JP2007254882A (ja) 電解めっき装置及び電解めっき方法
JP4021833B2 (ja) 基板メッキ装置
JP2019186288A (ja) 接合方法および接合システム

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11795606

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2012520381

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20137000602

Country of ref document: KR

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 11795606

Country of ref document: EP

Kind code of ref document: A1