WO2011004624A1 - 薄膜トランジスタの製造方法 - Google Patents

薄膜トランジスタの製造方法 Download PDF

Info

Publication number
WO2011004624A1
WO2011004624A1 PCT/JP2010/052335 JP2010052335W WO2011004624A1 WO 2011004624 A1 WO2011004624 A1 WO 2011004624A1 JP 2010052335 W JP2010052335 W JP 2010052335W WO 2011004624 A1 WO2011004624 A1 WO 2011004624A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
forming
resist pattern
forming step
semiconductor film
Prior art date
Application number
PCT/JP2010/052335
Other languages
English (en)
French (fr)
Inventor
督章 國吉
英人 北角
忠芳 宮本
一秀 冨安
純男 加藤
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US13/382,448 priority Critical patent/US8492212B2/en
Publication of WO2011004624A1 publication Critical patent/WO2011004624A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT

Definitions

  • the present invention relates to a method for manufacturing a thin film transistor, and more particularly to a method for manufacturing a thin film transistor having an LDD (Lightly Doped Drain) region.
  • LDD Lightly Doped Drain
  • TFTs thin film transistors
  • the TFT has a problem that a leak current is large when the TFT is off. If the leakage current of the TFT is large, the signal voltage held in the pixel capacitance of each pixel portion is lowered, and the contrast of the image is deteriorated. It is known that such a leakage current is reduced by reducing the electric field concentration generated between the drain region and the channel region of the TFT. In some cases, it is desirable to improve the breakdown voltage between the source region and the drain region. Therefore, in order to alleviate the electric field concentration between the drain region and the channel region, and to improve the breakdown voltage between the source region and the drain region, a TFT having an LDD region is manufactured.
  • FIG. 15 to 19 are manufacturing process cross-sectional views showing a manufacturing method of a conventional TFT having an LDD region.
  • a manufacturing method of the bottom gate type TFT will be described with reference to FIGS.
  • a gate electrode 123 made of a metal film is formed on a glass substrate 120.
  • a gate insulating film 124 is formed so as to cover the glass substrate 120 including the gate electrode 123.
  • an amorphous silicon film is formed on the gate insulating film 124 and laser annealed to form a polycrystalline silicon film 126.
  • a photoresist is applied on the polycrystalline silicon film 126 and irradiated with exposure light from the back surface side (the lower side in FIG.
  • phosphorus (P) which is an n-type impurity, is ion-implanted into the polycrystalline silicon film 126 using the resist pattern 129 as a mask.
  • a low-concentration impurity region 128 doped with low-concentration phosphorus and a channel region 127 into which phosphorus is not implanted are formed in the polycrystalline silicon film 126.
  • a photoresist is further applied to the upper surface of the polycrystalline silicon film 126 including the resist pattern 129, and exposure and development are performed using a photomask, whereby a resist pattern 132 is formed.
  • the resist pattern 132 is formed so as to completely cover the resist pattern 129.
  • phosphorus is ion-implanted into the polycrystalline silicon film 126 using the resist pattern 132 as a mask.
  • the low concentration impurity region 128 of the polycrystalline silicon film 126 includes an LDD region 138 adjacent to the channel region 127 and a source / drain region 139 doped with high concentration phosphorus outside the LDD region 138. It is formed.
  • an insulating film (not shown) is formed on the polycrystalline silicon film 126, and the insulating film is etched by photolithography to form an etching stopper layer 135.
  • a metal film 136 is formed so as to cover the glass substrate 120 including the etching stopper layer 135. Further, a resist pattern 137 is formed on the metal film 136.
  • the metal film 136 is etched using the resist pattern 137 as a mask to form a source electrode 143 and a drain electrode 144. Further, the polycrystalline silicon film 126 is etched using the resist pattern 137 as a mask. As a result, the polycrystalline silicon film 126 is patterned into an island shape to become an active layer 141 of the TFT. In this manner, a TFT having the LDD region 138 is formed.
  • a photomask for forming a resist pattern for forming the gate electrode 123 a photomask for forming a resist pattern 132 for doping the polycrystalline silicon film 126 with high concentration phosphorus, and an etching stopper layer 135 are provided. And a photomask for forming a resist pattern 137 for forming the source electrode 143 and the drain electrode 144.
  • a resist pattern is formed using a photomask to form a source region and a drain region in a polycrystalline silicon layer.
  • contact holes are opened and ions are implanted.
  • a photomask since a photomask has to be added only for forming the source region and the drain region, the manufacturing cost of the photomask increases, and the manufacturing cost of the TFT increases due to an increase in manufacturing steps. There is.
  • an object of the present invention is to provide a thin film transistor manufacturing method capable of manufacturing a thin film transistor having an LDD region without increasing the number of photomasks used.
  • a first aspect of the present invention is a method of manufacturing a thin film transistor formed on an insulating substrate, Forming a gate electrode on the first main surface of the insulating substrate; A gate insulating film forming step of forming a gate insulating film so as to cover the insulating substrate including the gate electrode; A semiconductor film forming step of forming a semiconductor film on the gate insulating film; A first resist pattern forming step of forming a first resist pattern on the semiconductor film; Using the first resist pattern as a mask, impurity ions of one of the first and second conductivity types are implanted into the semiconductor film at a first dose, and an impurity region is formed in the semiconductor film.
  • the first resist pattern forming step includes: An application process for applying a photoresist; An exposure step of irradiating the photoresist with exposure light from the second main surface side facing the first main surface of the insulating substrate; A development step of developing a first resist pattern at a position facing the gate electrode on the gate insulating film by developing the photoresist.
  • the electrode forming step includes A metal film forming step of forming a metal film so as to cover the insulating substrate including the semiconductor film and the etching stopper layer; A second resist pattern forming step of forming a second resist pattern on the metal film; A metal film etching step of etching the metal film using the second resist pattern as a mask to form a source electrode and a drain electrode; And a semiconductor film etching step of etching the semiconductor film using the second resist pattern and the etching stopper layer as a mask.
  • the semiconductor film forming step includes An amorphous semiconductor film forming step of forming an amorphous semiconductor film on the gate insulating film; And annealing the amorphous semiconductor film to form a crystalline silicon film.
  • the semiconductor film forming step includes an amorphous semiconductor film forming step of forming an amorphous semiconductor film on the gate insulating film,
  • the source / drain region forming step includes an annealing step of annealing the amorphous semiconductor film to a crystalline silicon film after implanting the one conductivity type impurity ion into the amorphous semiconductor film. It is characterized by.
  • the etching stopper layer forming step includes An oxide film forming step of forming an oxide film on the semiconductor film; A nitride film forming step of forming a nitride film on the oxide film; A third resist pattern forming step of forming a third resist pattern on the nitride film; And an etching step of etching the nitride film and the oxide film using the third resist pattern as a mask.
  • the semiconductor film forming step includes an oxide film forming step of forming an oxide film on the semiconductor film
  • the etching stopper layer forming step includes Using the first resist pattern as a mask, an oxide film removing step of removing an oxide film on the semiconductor film; A nitride film forming step of forming a nitride film on the oxide film; A third resist pattern forming step of forming a third resist pattern on the nitride film; And an etching step of etching the nitride film and the oxide film using the third resist pattern as a mask.
  • the semiconductor film forming step includes an oxide film forming step of forming an oxide film on the semiconductor film, The implantation of the impurity ions of one conductivity type in the source / drain region forming step is performed through the oxide film.
  • the etching stopper layer formed on the semiconductor film is prevented from being implanted into the region to be the electric field relaxation region. Also used as a mask. Therefore, it is not necessary to form a resist pattern for preventing impurity ions from being implanted into the impurity region to be the electric field relaxation region, and thus it is necessary to newly prepare a photomask necessary for forming such a resist pattern. In addition, the number of photomasks to be used can be reduced. Accordingly, the manufacturing cost of the photomask can be reduced, and the manufacturing process of the thin film transistor can be simplified, so that the manufacturing cost of the thin film transistor can be reduced.
  • the manufacturing process of the thin film transistor can be simplified, the yield of the thin film transistor can be improved, so that the manufacturing cost can be further reduced.
  • the number of photomasks to be used is reduced, a thin film transistor in which electrical characteristics such as a withstand voltage and a threshold voltage between the source region and the drain region are not different from the conventional one can be manufactured.
  • the gate electrode is used as a photomask and the exposure light is irradiated to the photoresist from the second main surface side of the insulating substrate, the first resist pattern is only on the gate electrode. And in a self-aligned manner with respect to the gate electrode. For this reason, a photomask for forming the first resist pattern becomes unnecessary, and the number of photomasks can be reduced by one. Further, if impurity ions are implanted into the semiconductor film using the first resist pattern as a mask, an impurity region with little deviation from the gate electrode can be formed.
  • the source / drain electrodes are formed by etching the metal film using the second resist pattern formed on the metal film as a mask.
  • the semiconductor film is also patterned using the resist pattern 2 as a mask. Accordingly, it is not necessary to newly form a resist pattern for patterning the semiconductor film, and the number of photomasks can be reduced by one, so that the manufacturing process of the thin film transistor can be simplified.
  • the amorphous semiconductor film is annealed to form a crystalline semiconductor film without interposing another process. Therefore, annealing can be performed quickly.
  • the crystalline semiconductor film in this specification includes not only a polycrystalline semiconductor film but also a microcrystalline semiconductor film.
  • annealing is performed using the amorphous semiconductor film as the crystalline semiconductor film. This annealing not only turns the amorphous semiconductor film into a crystalline semiconductor film, but also enables the activation of the impurity ions implanted in the source / drain region formation step, thereby simplifying the thin film transistor manufacturing process. can do.
  • a laminated film in which an oxide film and a nitride film are laminated is used for the etching stopper layer.
  • the thickness of the nitride film is increased to some extent to ensure a dielectric breakdown voltage between the gate electrode and the source electrode / drain electrode, and at the same time, using an oxide film having a relative dielectric constant smaller than that of the nitride film, And the parasitic capacitance formed between the source electrode / drain electrode can be reduced.
  • the oxide film on the semiconductor film formed in the semiconductor film forming step is removed using the first resist pattern as a mask, Only the oxide film on the gate electrode remains. If this oxide film is used as the oxide film of the etching stopper layer and a nitride film is formed on the oxide film, the etching stopper layer is formed, so that the manufacturing process of the thin film transistor can be simplified.
  • the impurity ions are implanted into the semiconductor film via the oxide film formed on the semiconductor film, the impurity ions are directly implanted into the semiconductor film. Compared with the case, damage to the semiconductor film can be reduced.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 1 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1.
  • FIG. 2 is a manufacturing process cross-sectional view illustrating a manufacturing method of the TFT shown in FIG. 1. It is manufacturing process sectional drawing which shows the manufacturing method of the conventional TFT provided with a LDD area
  • FIG. 1 is a cross-sectional view showing a configuration of a TFT 10 manufactured by a manufacturing method according to an embodiment of the present invention.
  • the TFT 10 of this embodiment is a bottom gate type and is an n-channel type TFT.
  • the configuration of the TFT 10 will be described with reference to FIG.
  • a gate electrode 23 is provided on a glass substrate 20 which is an insulating substrate. The gate electrode 23 shown in FIG.
  • Ti 1 is composed of a laminated film in which a titanium (Ti) layer 22 is laminated on the upper surface of an aluminum (Al) layer 21, but the present invention is not limited to this, and a tantalum (Ta) layer, molybdenum ( A metal layer such as a Mo) layer, a tungsten (W) layer, a chromium (Cr) layer, or a copper (Cu) layer, an alloy layer thereof, or a laminated film obtained by laminating them may be used.
  • Ta tantalum
  • Mo molybdenum
  • W tungsten
  • Cr chromium
  • Cu copper
  • a gate insulating film 24 is formed so as to cover the entire glass substrate 20 including the gate electrode 23.
  • the gate insulating film 24 is a silicon oxide film formed using TEOS (Tetra Ethoxy Ortho Silicate) as a source gas, but is not limited thereto, and is a silicon oxide film formed using another source gas. Alternatively, a silicon nitride film or the like may be used.
  • An active layer 41 made of polycrystalline silicon is formed on the gate insulating film 24. Further, an etching stopper layer 35 in which a silicon oxide layer 33 and a silicon nitride layer 34 are stacked is formed on the upper surface of the active layer 41.
  • a region of the active layer 41 that faces the gate electrode 23 is a channel region 27 that is not doped with phosphorus, which is an n-type impurity.
  • a region outside the channel region 27 and covered with the etching stopper layer 35 is an LDD region 38 doped with phosphorus at a low concentration.
  • the region outside the LDD region 38 and not covered with the etching stopper layer 35 is a source / drain region 39 doped with phosphorus at a high concentration.
  • a source electrode 43 is formed so as to cover the entire surface of the source region 39 of the active layer 41 and the end of the adjacent etching stopper layer 35, and cover the entire surface of the drain region 39 and the end of the adjacent etching stopper layer 35.
  • a drain electrode 44 is formed on the substrate. The source electrode 43 and the drain electrode 44 are separated by the etching stopper layer 35 and are electrically insulated.
  • a passivation film 45 made of a silicon nitride film is formed so as to cover the entire glass substrate 20 including the source electrode 43 and the drain electrode 44, and a planarizing film 46 made of an acrylic resin is further formed on the surface of the passivation film 45.
  • a pixel electrode 48 made of a transparent metal such as ITO (Indium Tin Oxide) is formed on the surface of the planarizing film 46, and the pixel electrode 48 is electrically connected to the drain electrode 44 through the contact hole 47.
  • ITO Indium Tin Oxide
  • Thin Film Transistor Manufacturing Method> 2 to 14 are manufacturing process sectional views showing a manufacturing method of the TFT 10 shown in FIG.
  • a laminated film in which an aluminum film having a thickness of 150 nm and a titanium film having a thickness of 50 nm are sequentially laminated on the glass substrate 20 by a sputtering method.
  • a photo photoresist is applied to the surface of the titanium film, and exposure and development are performed using a photo mask to form a resist pattern (not shown).
  • the titanium film and the aluminum film are sequentially etched by a dry etching method using the resist pattern as a mask to form the gate electrode 23 in which the titanium layer 22 is laminated on the upper surface of the aluminum layer 21. Note that if the etching is performed by adding oxygen gas to the etching gas, the titanium film and the aluminum film are etched while gradually retreating the end portion of the resist pattern, so that the gate electrode 23 has a tapered cross section.
  • a gate insulating film 24 made of a silicon oxide film having a thickness of 250 nm is formed on the entire glass substrate 20 including the gate electrode 23 by using a plasma CVD method.
  • the silicon oxide film to be the gate insulating film 24 uses a mixed gas of TEOS and oxygen as a source gas.
  • the silicon oxide film is formed using plasma excited at a high frequency of 20 MHz to 50 MHz, for example, with a power density of about 0.5 W / cm 2 , a pressure in the chamber of about 175 Pa, and a film formation temperature of about 400 ° C. Is done.
  • the gate insulating film 24 may be formed by a plasma CVD method using a mixed gas of monosilane and nitrous oxide (N 2 O).
  • annealing is performed for about 1 hour in a nitrogen atmosphere.
  • the amorphous silicon film 25 is irradiated with an excimer laser having a wavelength of about 200 nm to 400 nm to perform laser annealing, thereby changing the amorphous silicon film 25 into a polycrystalline silicon film 26.
  • the polycrystalline silicon film 26 may be formed directly on the glass substrate 20.
  • boron (B) is ion-implanted into the entire surface of the polycrystalline silicon film 26 in order to adjust the threshold voltage of the TFT 10.
  • the ion implantation conditions are, for example, acceleration energy of 10 keV to 100 keV and a dose of 4 ⁇ 10 11 to 1 ⁇ 10 13 cm ⁇ 2 .
  • a photoresist is applied to the surface of the polycrystalline silicon film 26, and exposure light is irradiated from the back side of the glass substrate 20 (the lower side of FIG. 6).
  • the gate electrode 23 serves as a photomask, and the resist pattern 29 remains on the gate electrode 23.
  • the resist pattern 29 is formed in a self-aligned manner with respect to the gate electrode 23.
  • phosphorus ions are implanted using the resist pattern 29 as a mask.
  • the ion implantation conditions are, for example, acceleration energy of 10 keV to 100 keV and a dose of 1 ⁇ 10 13 to 1 ⁇ 10 14 cm ⁇ 2 .
  • the region covered with the resist pattern 29 becomes the channel region 27 of the TFT 10
  • the region not covered with the resist pattern 29 becomes the low-concentration impurity region 28 doped with phosphorus at a low concentration.
  • the resist pattern 29 is stripped by ashing using oxygen plasma, and annealing is performed to activate the ion-implanted boron and phosphorus. Annealing is performed by laser annealing, lamp annealing, furnace annealing, or the like.
  • a 50 nm-thickness silicon oxide film 30 is formed by plasma CVD using TEOS as a source gas.
  • the source gas is further switched to a mixed gas of monosilane, hydrogen, and ammonia (NH 3 ), and a silicon nitride film 31 having a thickness of 160 nm is continuously formed.
  • a laminated insulating film that is to be the etching stopper layer 35 in which the silicon oxide film 30 and the silicon nitride film 31 are laminated is formed.
  • the reason why the laminated insulating film is the laminated film of the silicon oxide film 30 and the silicon nitride film 31 is as follows.
  • Silicon nitride has a higher withstand voltage than silicon oxide, and has a relative dielectric constant of 7 to 9, which is higher than that of silicon oxide, 3.8 to 4.2. For this reason, if the etching stopper layer 35 is composed only of the silicon nitride film 31, there is a problem that the parasitic capacitance between the gate electrode 23 and a source electrode 43 / drain electrode 44 described later increases. Therefore, by increasing the thickness of the silicon nitride film 31 to some extent, the dielectric breakdown voltage between the gate electrode 23 and the source electrode 43 / drain electrode 44 is ensured, and at the same time, the silicon oxide film 30 having a small relative dielectric constant is used. This suppresses an increase in parasitic capacitance.
  • the silicon oxide film 30 and the silicon nitride film 31 are formed in this order on the upper surface of the polycrystalline silicon film 26 will be described. This is because the silicon oxide film 30 has higher adhesion to the polycrystalline silicon film 26 than the silicon nitride film 31, and the interface stability with the polycrystalline silicon film 26 is also higher. In addition, since the etching rate of the silicon oxide film 30 is slower than that of the silicon nitride film 31, the etching rate is reduced when the etching of the silicon nitride film 31 is completed and reaches the silicon oxide film 30. This facilitates the etching control of the silicon oxide film 30 and prevents over-etching of the polycrystalline silicon film 26 in contact with the lower surface of the silicon oxide film 30.
  • a single layer insulating film made of either a silicon nitride film or a silicon oxide film may be used instead of the laminated insulating film.
  • the laminated insulating film may be a film in which three or more insulating films are laminated instead of a film in which two insulating films are laminated.
  • a photoresist is applied to the surface of the silicon nitride film 31, and a resist pattern 32 is formed by exposure and development using a photomask. Then, the silicon nitride film 31 and the silicon oxide film 30 are etched in this order by a dry etching method using the resist pattern 32 as a mask to form a silicon nitride layer 34 and a silicon oxide layer 33, respectively. As a result, an etching stopper layer 35 composed of the silicon oxide layer 33 and the silicon nitride layer 34 is formed. The etching stopper layer 35 serves to protect the channel region 27 of the polycrystalline silicon film 26 from being etched when a metal film 36 described later is etched. After forming the etching stopper layer 35, the resist pattern 32 is peeled off by ashing using oxygen plasma.
  • phosphorus is ion-implanted into the polycrystalline silicon film 26 using the etching stopper layer 35 as a mask.
  • the ion implantation conditions are, for example, acceleration energy of 10 keV to 100 keV and a dose of 4 ⁇ 10 14 to 1 ⁇ 10 16 cm ⁇ 2 .
  • the low concentration impurity region 28 of the polycrystalline silicon film 26 includes an LDD region 38 adjacent to the channel region 27 and a source / drain region 39 doped with high concentration phosphorus outside the LDD region 38. It is formed.
  • the phosphorus ion implantation may be performed using the resist pattern 32 and the etching stopper layer 35 as a mask before the resist pattern 32 is peeled off.
  • a metal film 36 is formed by sputtering.
  • the metal film 36 is a laminated metal film in which a titanium film, an aluminum film, and a titanium film (not shown) are sequentially laminated, and the thickness of each film is 50 nm, 350 nm, and 50 nm, respectively.
  • the metal film 36 may be a single-layer metal film such as an aluminum film or a molybdenum film.
  • Resist pattern 37 covers regions to be a source region and a drain region of polycrystalline silicon film 26 and has an opening on etching stopper layer 35 facing gate electrode 23.
  • a source electrode 43 and a drain electrode 44 are formed by etching the metal film 36 in the order of a titanium film, an aluminum film, and a titanium film by a dry etching method using the resist pattern 37 as a mask. Further, by etching the polycrystalline silicon film 26 using the resist pattern 37 as a mask, the polycrystalline silicon film 26 becomes an active layer of the TFT 10 and is separated from the active layers of other TFTs. Next, the resist pattern 37 is removed by ashing using oxygen plasma.
  • the entire glass substrate 20 is made of silicon nitride by a plasma CVD method, a passivation film 45 having a thickness of 200 to 400 nm, and a planarizing film 46 made of an acrylic resin film and having a thickness of about 1 ⁇ m. Are formed in order.
  • a contact hole 47 reaching the drain electrode 44 is opened in the planarization film 46 and the passivation film 45 using photolithography.
  • a transparent metal film (not shown) such as ITO is formed by sputtering so as to cover the entire glass substrate 20.
  • the transparent metal film is patterned into a predetermined shape to form the pixel electrode 48.
  • the entire glass substrate 20 is annealed in a nitrogen atmosphere to complete the TFT 10.
  • the etching stopper layer 35 formed on the polycrystalline silicon film 26 of the TFT 10 is not only used as a mask for protecting the channel region 27 when the source electrode 43 / drain electrode 44 is formed, but also the source / source It is also used as a mask for preventing phosphorus from being ion-implanted in the region where the LDD region 38 of the low-concentration impurity region 28 is to be formed during phosphorus ion implantation for forming the drain region 39.
  • a photomask necessary for manufacturing the TFT 10 includes a photomask for forming a resist pattern for forming the gate electrode 23, a photomask for forming the resist pattern 32 for forming the etching stopper layer 35, and A total of three photomasks for forming the resist pattern 37 for forming the source electrode 43 and the drain electrode 44 may be used, and the number of photomasks can be reduced by one compared with the conventional manufacturing method. it can. As a result, the manufacturing cost of the photomask can be reduced, and the manufacturing process of the TFT 10 can be simplified, so that the manufacturing cost of the TFT 10 can be reduced.
  • the manufacturing process of the TFT 10 can be simplified, the yield of the TFT 10 can be improved, and the manufacturing cost can be further reduced.
  • the electrical characteristics such as the withstand voltage and threshold voltage of the source region / drain region 39 of the TFT 10 manufactured by reducing the number of photomasks in this way are the same as the electrical characteristics of the TFT manufactured by the conventional manufacturing method. The same.
  • the gate electrode 23 is used as a photomask and the photoresist is irradiated with exposure light from the back side of the glass substrate 20, the resist pattern 29 is formed only on the gate electrode 23, and the self pattern with respect to the gate electrode 23. It is formed consistently. This eliminates the need for a photomask for forming the resist pattern 29, thereby reducing the number of photomasks by one. Further, if the resist pattern 29 thus formed is used as a mask and phosphorus for forming the low-concentration impurity region 28 is ion-implanted into the polycrystalline silicon film 26, there is little deviation with respect to the gate electrode 23. An LDD region 38 can be formed.
  • the polycrystalline silicon film 26 can also be patterned using the resist pattern 37 as a mask. There is no need to newly form a resist pattern for patterning the polycrystalline silicon film 26. For this reason, the number of photomasks can be reduced by one, and the manufacturing process of the TFT 10 can be simplified.
  • the gate electrode 23 and the source electrode 43 / drain electrode 44 constitute a parasitic capacitance sandwiching the etching stopper layer 35 as an insulating film. Therefore, if the parasitic capacitance is further reduced by increasing the thickness of the silicon oxide layer 33 and the silicon nitride layer 34 constituting the etching stopper layer 35, adverse effects such as slowing the switching operation of the TFT 10 can be suppressed. Therefore, for example, the thickness of the silicon oxide film 33 may be increased from about 50 nm to 100 nm, and the thickness of the silicon nitride film 34 may be increased from about 160 nm to about 300 nm.
  • the ion implantation of phosphorus shown in FIGS. 7 and 9 is performed with the surface of the polycrystalline silicon film 26 exposed (bare dope).
  • a silicon oxide film is formed after the amorphous silicon film 25 is formed, or a silicon oxide film is formed after the amorphous silicon film 25 is formed into a polycrystalline silicon film 26 by laser annealing, and the silicon oxide film is formed. If phosphorus is ion-implanted through (through doping), damage given to the polycrystalline silicon film 26 by ion-implanting phosphorus is reduced.
  • Annealing to turn the amorphous silicon film 25 into the polycrystalline silicon film 26 may be performed after the formation of the source / drain regions 39 shown in FIG. If annealing is performed after the formation of the source / drain region 39, not only the amorphous silicon film 25 becomes the polycrystalline silicon film 26, but also the LDD region 38 and phosphorus implanted into the source / drain region 39 are activated. Therefore, the manufacturing process of the TFT 10 can be simplified.
  • microcrystalline silicon film instead of the polycrystalline silicon film 26 of the above embodiment.
  • the microcrystalline silicon film is formed directly by a high-density plasma apparatus or by forming an amorphous silicon film using a parallel plate plasma apparatus and laser annealing the amorphous silicon film. You can do it.
  • the method for manufacturing the n-channel TFT 10 has been described.
  • the manufacturing method of the present invention can be applied not only to the n-channel TFT 10 but also to the p-channel TFT.
  • boron When applied to a p-channel TFT, boron must be ion-implanted instead of phosphorus in order to form an LDD region and a source / drain region.
  • the manufacturing method of the present invention can also be applied when a plurality of n-channel TFTs and / or p-channel TFTs are formed on the same glass substrate 20.
  • TFT10 manufactured by the above-mentioned method was demonstrated as a switching element of the pixel part in a liquid crystal display device, it can be used also as a TFT which comprises the driver monolithic circuit of a liquid crystal display device, and a switching element of an organic EL display device It is.
  • the present invention is applied to a matrix type display device such as an active matrix type liquid crystal display device, and is particularly suitable for a switching element formed in the pixel formation portion.
  • TFT Thin film transistor
  • SYMBOLS 20 Glass substrate 23 ... Gate insulating film 24 ... Gate insulating film 25 ... Amorphous silicon film 26 ... Polycrystalline silicon film 27 ... Channel region 28 ... Low concentration impurity region 33 ... Silicon oxide layer 34 ... Silicon nitride layer 35 ... Etching Stopper layer 38 ... LDD region 39 ... Source / drain region 41 ... Active region 43 ... Source electrode 44 ... Drain electrode

Abstract

 本発明は、LDD領域を備えた薄膜トランジスタを、フォトマスクの使用枚数を増加させることなく製造することができる、薄膜トランジスタの製造方法を提供することを目的とする。  TFT(10)の多結晶シリコン膜(26)上に形成されたエッチングストッパ層(35)は、ソース電極およびドレイン電極をエッチングして形成する時の、チャネル領域(27)を保護するためのマスクとして使用されるだけでなく、ソース/ドレイン領域(39)を形成するためのイオン注入時のマスクとしても使用される。これにより、ソース/ドレイン領域(39)を形成するために多結晶シリコン膜(26)にイオン注入されるリンは、LDD領域(38)には注入されないので、イオン注入時のマスクとなるレジストパターンを新たに形成する必要がない。

Description

薄膜トランジスタの製造方法
 本発明は、薄膜トランジスタの製造方法に関し、より詳しくは、LDD(Lightly Doped Drain)領域を備えた薄膜トランジスタの製造方法に関する。
 従来、アクティブマトリクス型液晶パネルに形成された画素部のスイッチング素子として、多結晶シリコンからなる薄膜トランジスタ(Thin Film Transistor:以下、「TFT」という)が使用されている。しかし、TFTには、オフ状態のときのリーク電流が大きいという問題がある。TFTのリーク電流が大きければ、各画素部の画素容量に保持されている信号電圧が低下し、画像のコントラストが悪くなる。このようなリーク電流は、TFTのドレイン領域とチャネル領域との間に生じる電界集中を緩和すれば、小さくなることが知られている。また、ソース領域とドレイン領域との間の耐圧を向上させたい場合がある。そこで、ドレイン領域とチャネル領域との電界集中を緩和したり、ソース領域とドレイン領域との間の耐圧を向上させたりするために、LDD領域を備えたTFTが製造されている。
 図15~図19は、LDD領域を備えた従来のTFTの製造方法を示す製造工程断面図である。図15~図19を参照して、ボトムゲート型TFTの製造方法を説明する。図15に示すように、ガラス基板120上に、金属膜からなるゲート電極123を形成する。次に、図16に示すように、ゲート電極123を含むガラス基板120を覆うように、ゲート絶縁膜124を成膜する。さらに、ゲート絶縁膜124上に非晶質シリコン膜を成膜し、レーザアニールして多結晶シリコン膜126にする。多結晶シリコン膜126上にフォトレジストを塗布し、ガラス基板20の裏面側(図16の下側)から露光光を照射することによって、ゲート電極123上に自己整合的にレジストパターン129を形成する。次に、レジストパターン129をマスクにして、多結晶シリコン膜126に、n型の不純物であるリン(P)をイオン注入する。この結果、多結晶シリコン膜126には、低濃度のリンがドーピングされた低濃度不純物領域128と、リンが注入されていないチャネル領域127とが形成される。
 図17に示すように、レジストパターン129を含む多結晶シリコン膜126の上面に、さらにフォトレジストを塗布し、フォトマスクを用いて露光・現像することにより、レジストパターン132を形成する。このとき、レジストパターン132は、レジストパターン129を完全に覆うように形成される。次に、レジストパターン132をマスクにして、多結晶シリコン膜126にリンをイオン注入する。この結果、多結晶シリコン膜126の低濃度不純物領域128には、チャネル領域127に隣接するLDD領域138と、LDD領域138の外側の、高濃度のリンがドーピングされたソース/ドレイン領域139とが形成される。
 図18に示すように、多結晶シリコン膜126上に絶縁膜(図示しない)を成膜し、フォトリソグラフィ法によって絶縁膜をエッチングして、エッチングストッパ層135を形成する。次に、エッチングストッパ層135を含むガラス基板120を覆うように、金属膜136を成膜する。さらに、金属膜136上にレジストパターン137を形成する。
 図19に示すように、レジストパターン137をマスクにして金属膜136をエッチングし、ソース電極143とドレイン電極144を形成する。さらに、レジストパターン137をマスクにして多結晶シリコン膜126をエッチングする。その結果、多結晶シリコン膜126は島状にパターニングされて、TFTの活性層141になる。このようにして、LDD領域138を有するTFTが形成される。
 日本の特開2000-228524号公報には、ボトムゲート型のTFTにおいて、LDD領域となる多結晶シリコン層の外側の領域に、ソース電極及びドレイン電極と接続するためのコンタクトホールを開孔し、コンタクトホール内に高濃度のリンをイオン注入して、ソース領域およびドレイン領域を形成することが記載されている。
日本の特開2000-228524号公報
 図15~図19に示すTFTの製造方法では、次の4枚のフォトマスクが必要とされる。具体的には、ゲート電極123を形成するためのレジストパターンを形成するフォトマスク、多結晶シリコン膜126に高濃度のリンをドーピングするためのレジストパターン132を形成するフォトマスク、エッチングストッパ層135を形成するためのフォトマスク、および、ソース電極143とドレイン電極144を形成するためのレジストパターン137を形成するフォトマスクである。
 しかし、使用するフォトマスクの枚数が多くなれば、フォトマスクの製造コストが高くなり、ひいてはTFTの製造コストが高くなるという問題がある。また、レジストパターンを形成する工程を追加すれば、その都度フォトレジストの塗布から現像までの工程が増えるので、TFTの製造コストがさらに高くなるとともに、TFTの歩留りが低下するという問題がある。
 また、日本の特開2000-228524号公報に記載のTFTの製造方法では、多結晶シリコン層にソース領域とドレイン領域を形成するために、フォトマスクを使用してレジストパターンを形成し、レジストパターンをマスクにしてコンタクトホールの開孔とイオン注入を行なっている。このように、ソース領域とドレイン領域を形成するためだけにフォトマスクを追加しなければならないので、フォトマスクの製造コストが高くなるとともに、製造工程が増えることによりTFTの製造コストが高くなるという問題がある。
 そこで、本発明の目的は、LDD領域を備えた薄膜トランジスタを、フォトマスクの使用枚数を増加させることなく製造することができる、薄膜トランジスタの製造方法を提供することである。
 本発明の第1の局面は、絶縁基板上に形成された薄膜トランジスタの製造方法であって、
 前記絶縁基板の第1の主面上にゲート電極を形成するゲート電極形成工程と、
 前記ゲート電極を含む前記絶縁基板を覆うようにゲート絶縁膜を成膜するゲート絶縁膜成膜工程と、
 前記ゲート絶縁膜上に半導体膜を成膜する半導体膜成膜工程と、
 前記半導体膜上に第1のレジストパターンを形成する第1のレジストパターン形成工程と、
 前記第1のレジストパターンをマスクにして前記半導体膜に第1および第2の導電型のうちいずれか一方の導電型の不純物イオンを第1のドーズ量で注入して、前記半導体膜に不純物領域を形成する不純物領域形成工程と、
 前記ゲート電極と対向する前記半導体膜上にエッチングストッパ層を形成するエッチングストッパ層形成工程と、
 前記エッチングストッパ層をマスクにして前記一方の導電型の不純物イオンを、前記第1のドーズ量よりも多い第2のドーズ量で前記半導体膜に注入して、前記半導体膜に前記不純物領域よりも不純物濃度の高いソース領域およびドレイン領域を形成するとともに、前記ソース領域と前記ドレイン領域とによって挟まれた前記不純物領域に電界緩和領域を形成するソース/ドレイン領域形成工程とを備えることを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 前記第1のレジストパターン形成工程は、
  フォトレジストを塗布する塗布工程と、
  前記絶縁基板の前記第1の主面と対向する前記第2の主面側から、前記フォトレジストに露光光を照射する露光工程と、
  前記フォトレジストを現像することにより、前記ゲート絶縁膜上の前記ゲート電極と対向する位置に第1のレジストパターンを形成する現像工程とを含むことを特徴とする。
 本発明の第3の局面は、本発明の第1の局面において、
 電極形成工程をさらに備え、
 前記電極形成工程は、
  前記半導体膜および前記エッチングストッパ層を含む絶縁基板を覆うように金属膜を成膜する金属膜成膜工程と、
  前記金属膜上に第2のレジストパターンを形成する第2のレジストパターン形成工程と、
  前記第2のレジストパターンをマスクにして前記金属膜をエッチングしてソース電極およびドレイン電極を形成する金属膜エッチング工程と、
  前記第2のレジストパターンおよび前記エッチングストッパ層をマスクにして、前記半導体膜をエッチングする半導体膜エッチング工程とを含むことを特徴とする。
 本発明の第4の局面は、本発明の第1の局面において、
 前記半導体膜成膜工程は、
  前記ゲート絶縁膜上に非晶質半導体膜を成膜する非晶質半導体膜成膜工程と、
  前記非晶質半導体膜をアニールして結晶性シリコン膜にするアニール工程とを含むことを特徴とする。
 本発明の第5の局面は、本発明の第1の局面において、
 前記半導体膜成膜工程は、前記ゲート絶縁膜上に非晶質半導体膜を成膜する非晶質半導体膜成膜工程を含み、
 前記ソース/ドレイン領域形成工程は、前記一方の導電型の不純物イオンを前記非晶質半導体膜に注入した後、前記非晶質半導体膜をアニールして結晶性シリコン膜にするアニール工程を含むことを特徴とする。
 本発明の第6の局面は、本発明の第1の局面において、
 前記エッチングストッパ層形成工程は、
  前記半導体膜上に酸化膜を成膜する酸化膜成膜工程と、
  前記酸化膜上に窒化膜を成膜する窒化膜成膜工程と、
  前記窒化膜上に第3のレジストパターンを形成する第3のレジストパターン形成工程と、
  前記第3のレジストパターンをマスクにして、前記窒化膜および前記酸化膜をエッチングするエッチング工程とを含むことを特徴とする。
 本発明の第7の局面は、本発明の第1の局面において、
 前記半導体膜成膜工程は、前記半導体膜上に酸化膜を成膜する酸化膜成膜工程を含み、
 前記エッチングストッパ層形成工程は、
  前記第1のレジストパターンをマスクにして、前記半導体膜上の酸化膜を除去する酸化膜除去工程と、
  前記酸化膜上に窒化膜を成膜する窒化膜成膜工程と、
  前記窒化膜上に第3のレジストパターンを形成する第3のレジストパターン形成工程と、
  前記第3のレジストパターンをマスクにして、前記窒化膜および前記酸化膜をエッチングするエッチング工程とを含むことを特徴とする。
 本発明の第8の局面は、本発明の第1の局面において、
 前記半導体膜成膜工程は、前記半導体膜上に酸化膜を成膜する酸化膜成膜工程を含み、
 前記ソース/ドレイン領域形成工程における前記一方の導電型の不純物イオンの注入は、前記酸化膜を介して行なわれることを特徴とする。
 本発明の第1の局面によれば、ソース領域とドレイン領域を形成するときに、半導体膜上に形成されたエッチングストッパ層を、不純物イオンが電界緩和領域となるべき領域に注入されないようにするマスクとしても使用する。したがって、電界緩和領域となるべき不純物領域に不純物イオンが注入されないようにするためのレジストパターンを形成する必要がないので、そのようなレジストパターンの形成に必要なフォトマスクを新たに準備する必要がなく、使用するフォトマスクの枚数を削減することができる。これにより、フォトマスクの製造コストを低減することができるとともに、薄膜トランジスタの製造工程を簡略化できるので、薄膜トランジスタの製造コストを低減することができる。さらに、薄膜トランジスタの製造工程を簡略化できれば、薄膜トランジスタの歩留りが向上するので、さらに製造コストを低減することができる。また、使用するフォトマスクの枚数を削減しても、ソース領域とドレイン領域との間の耐圧や閾値電圧などの電気的特性が従来と変わらない薄膜トランジスタを製造できる。
 本発明の第2の局面によれば、ゲート電極をフォトマスクとして用い、絶縁基板の第2の主面側からフォトレジストに露光光を照射するので、第1のレジストパターンは、ゲート電極上のみに形成され、しかもゲート電極に対して自己整合的に形成される。このため、第1のレジストパターンを形成するためのフォトマスクが不要となり、フォトマスクの枚数を1枚削減することができる。また、第1のレジストパターンをマスクにして半導体膜に不純物イオンを注入すれば、ゲート電極に対するずれが少ない不純物領域を形成することができる。
 本発明の第3の局面によれば、金属膜上に形成された第2のレジストパターンをマスクにして、金属膜をエッチングすることによりソース電極/ドレイン電極を形成するだけでなく、さらに、第2のレジストパターンをマスクにして半導体膜もパターニングする。これにより、半導体膜をパターニングするためのレジストパターンを新たに形成する必要がなく、フォトマスクの枚数を1枚削減することができるので、薄膜トランジスタの製造工程を簡略化することができる。
 本発明の第4の局面によれば、ゲート絶縁膜上に非晶質半導体膜を成膜した後、他の工程を挟むことなく、非晶質半導体膜をアニールして結晶性半導体膜にするので、アニールを迅速に行なうことができる。なお、本明細書の結晶性半導体膜には、多結晶半導体膜だけでなく、微結晶半導体膜も含まれる。
 本発明の第5の局面によれば、ソース/ドレイン領域形成工程で、不純物イオンを非晶質半導体膜に注入後に、非晶質半導体膜を結晶性半導体膜とするアニールを行なう。このアニールにより、非晶質半導体膜を結晶性半導体膜とするだけでなく、ソース/ドレイン領域形成工程で注入された不純物イオンの活性化を同時に行なうことができるので、薄膜トランジスタの製造工程を簡略化することができる。
 本発明の第6の局面によれば、エッチングストッパ層には、酸化膜と窒化膜とが積層された積層膜が使用されている。これにより、窒化膜の膜厚をある程度厚くして、ゲート電極とソース電極/ドレイン電極との間の絶縁耐圧を確保すると同時に、比誘電率が窒化膜よりも小さな酸化膜を用いて、ゲート電極とソース電極/ドレイン電極との間に形成される寄生容量を小さくすることができる。
 本発明の第7の局面によれば、第1のレジストパターンをマスクにして、半導体膜成膜工程で成膜された半導体膜上の酸化膜を除去すれば、半導体膜上の酸化膜のうち、ゲート電極上の酸化膜だけが残る。この酸化膜をエッチングストッパ層の酸化膜とし、酸化膜上に窒化膜を成膜すれば、エッチングストッパ層が形成されるので、薄膜トランジスタの製造工程を簡略化することができる。
 本発明の第8の局面によれば、ソース/ドレイン領域形成工程において、半導体膜上に成膜された酸化膜を介して半導体膜に不純物イオンを注入すれば、半導体膜に不純物イオンを直接注入する場合に比べて、半導体膜に与えるダメージを少なくすることができる。
本発明の実施形態に係る製造方法によって製造されたTFTの構成を示す断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 図1に示すTFTの製造方法を示す製造工程断面図である。 LDD領域を備える従来のTFTの製造方法を示す製造工程断面図である。 LDD領域を備える従来のTFTの製造方法を示す製造工程断面図である。 LDD領域を備える従来のTFTの製造方法を示す製造工程断面図である。 LDD領域を備える従来のTFTの製造方法を示す製造工程断面図である。 LDD領域を備える従来のTFTの製造方法を示す製造工程断面図である。
 以下、本発明の一実施形態であるTFT10の製造方法について説明する。
<1. 薄膜トランジスタの構成>
 図1は、本発明の実施形態に係る製造方法によって製造されたTFT10の構成を示す断面図である。本実施形態のTFT10は、ボトムゲート型であり、nチャネル型TFTである。図1を参照して、TFT10の構成を説明する。絶縁基板であるガラス基板20上にゲート電極23が設けられている。図1に示すゲート電極23は、アルミニウム(Al)層21の上面にチタン(Ti)層22を積層した積層膜で構成されているが、これに限定されず、タンタル(Ta)層、モリブデン(Mo)層、タングステン(W)層、クロム(Cr)層、銅(Cu)層などの金属層、それらの合金層、または、それらを積層した積層膜で構成されていてもよい。
 ゲート電極23を含むガラス基板20の全体を覆うように、ゲート絶縁膜24が成膜されている。ゲート絶縁膜24は、原料ガスとしてTEOS(Tetra Ethoxy Ortho Silicate)を用いて成膜された酸化シリコン膜であるが、これに限定されず、他の原料ガスを用いて成膜された酸化シリコン膜や、窒化シリコン膜などであってもよい。ゲート絶縁膜24上に、多結晶シリコンからなる活性層41が形成されている。さらに、活性層41の上面に、酸化シリコン層33と窒化シリコン層34とが積層されたエッチングストッパ層35が形成されている。
 活性層41のうち、ゲート電極23と対向する領域は、n型の不純物であるリンがドーピングされていないチャネル領域27である。チャネル領域27の外側であって、エッチングストッパ層35によって覆われた領域は、リンが低濃度にドーピングされたLDD領域38である。LDD領域38のさらに外側で、エッチングストッパ層35で覆われていない領域は、リンが高濃度にドーピングされたソース/ドレイン領域39である。
 活性層41のソース領域39の表面全体および隣接するエッチングストッパ層35の端部を覆うようにソース電極43が形成され、ドレイン領域39の表面全体および隣接するエッチングストッパ層35の端部を覆うようにドレイン電極44が形成されている。また、ソース電極43とドレイン電極44とは、エッチングストッパ層35によって分離され、電気的に絶縁されている。
 ソース電極43およびドレイン電極44を含むガラス基板20の全体を覆うように、窒化シリコン膜からなるパッシベーション膜45が形成され、さらにパッシベーション膜45の表面にアクリル系の樹脂からなる平坦化膜46が形成されている。平坦化膜46の表面には、ITO(Indium Tin Oxide:酸化インジウム錫)などの透明金属からなる画素電極48が形成され、画素電極48はコンタクトホール47を介してドレイン電極44に電気的に接続されている。
<2.薄膜トランジスタの製造方法>
 図2~図14は、図1に示すTFT10の製造方法を示す製造工程断面図である。図2に示すように、スパッタリング法により、ガラス基板20上に、膜厚150nmのアルミニウム膜と、膜厚50nmのチタン膜を順に積層した積層膜を成膜する。次に、チタン膜の表面にフォトフォトレジストを塗布し、フォトマスクを用いて露光・現像することにより、レジストパターン(図示しない)を形成する。レジストパターンをマスクにしてドライエッチング法により、チタン膜およびアルミニウム膜を順にエッチングし、アルミニウム層21の上面にチタン層22が積層されたゲート電極23を形成する。なお、エッチングガスに酸素ガスを添加してエッチングすれば、レジストパターンの端部を徐々に後退させながらチタン膜およびアルミニウム膜をエッチングするので、ゲート電極23の断面はテーパ形状になる。
 図3に示すように、プラズマCVD法を用いて、ゲート電極23を含むガラス基板20の全体に、膜厚250nmの酸化シリコン膜からなるゲート絶縁膜24を成膜する。ゲート絶縁膜24となる酸化シリコン膜は、原料ガスとして、TEOSと酸素の混合ガスを用いる。酸化シリコン膜は、例えば、パワー密度を約0.5W/cm2、チャンバ内の圧力を約175Pa、成膜温度を約400℃として、20MHz~50MHzの高周波で励起されたプラズマを用いて成膜される。なお、ゲート絶縁膜24を、モノシランと亜酸化窒素(N2O)の混合ガスを用いたプラズマCVD法によって成膜してもよい。
 次に、原料ガスとしてモノシラン(SiH4)と水素の混合ガスを用いてプラズマCVD法により、不純物がドーピングされていない、膜厚50nmの非晶質シリコン膜25を成膜する。なお、ゲート絶縁膜24および非晶質シリコン膜25は、原料ガスを切り換えることにより、同一のチャンバ内で連続して成膜される。ゲート絶縁膜24と非晶質シリコン膜25とを連続して成膜すれば、それらの界面に不純物や異物などが付着して、界面準位が形成されることを防止できる。
 図4に示すように、非晶質シリコン膜25の膜中の水素を脱離させるため、窒素雰囲気中で約1時間のアニールを行なう。次に、非晶質シリコン膜25に、約200nm~400nmの波長のエキシマレーザを照射してレーザアニールを行ない、非晶質シリコン膜25を多結晶シリコン膜26にする。なお、エキシマレーザの代わりに、固体レーザやフラッシュランプなどを用いてアニールしてもよい。また、非晶質シリコン膜25を成膜して多結晶シリコン膜26にする代わりに、ガラス基板20上に多結晶シリコン膜26を直接成膜してもよい。
 図5に示すように、TFT10の閾値電圧を調整するために、多結晶シリコン膜26の全面にボロン(B)をイオン注入する。イオン注入の条件は、例えば、加速エネルギー10keV~100keV、ドーズ量4×1011~1×1013cm-2である。
 図6に示すように、多結晶シリコン膜26の表面にフォトレジストを塗布し、ガラス基板20の裏面側(図6の下側)から露光光を照射する。この場合、ゲート電極23がフォトマスクの役割を果たし、ゲート電極23上にレジストパターン29が残る。レジストパターン29は、ゲート電極23に対して自己整合的に形成される。
 図7に示すように、レジストパターン29をマスクにしてリンをイオン注入する。イオン注入の条件は、例えば、加速エネルギー10keV~100keV、ドーズ量1×1013~1×1014cm-2である。このイオン注入により、レジストパターン29で覆われている領域は、TFT10のチャネル領域27になり、レジストパターン29で覆われていない領域は、リンが低濃度にドーピングされた低濃度不純物領域28になる。次に、酸素プラズマを用いたアッシングによってレジストパターン29を剥離し、イオン注入されたボロンやリンを活性化するために、アニールを行なう。アニールは、レーザアニール、ランプアニール、または炉アニールなどによって行なわれる。
 図8に示すように、原料ガスとしてTEOSを用いたプラズマCVD法により、膜厚50nmの酸化シリコン膜30を成膜する。酸化シリコン膜30を成膜後、さらに原料ガスを、モノシランと、水素と、アンモニア(NH3)の混合ガスに切り換え、膜厚160nmの窒化シリコン膜31を連続して成膜する。この結果、酸化シリコン膜30と窒化シリコン膜31が積層された、エッチングストッパ層35となるべき積層絶縁膜が形成される。ここで、積層絶縁膜を酸化シリコン膜30と窒化シリコン膜31の積層膜としたのは、次の理由による。窒化シリコンは、酸化シリコンに比べて絶縁耐圧が大きく、さらに比誘電率も7~9と、酸化シリコンの比誘電率3.8~4.2に比べて大きい。このため、エッチングストッパ層35を窒化シリコン膜31のみで構成すれば、ゲート電極23と後述のソース電極43/ドレイン電極44との間の寄生容量が大きくなるという問題がある。そこで、窒化シリコン膜31の膜厚をある程度厚くすることにより、ゲート電極23とソース電極43/ドレイン電極44との間の絶縁耐圧を確保すると同時に、比誘電率の小さな酸化シリコン膜30も用いることにより寄生容量の増加を抑えている。
 また、多結晶シリコン膜26の上面に、酸化シリコン膜30、窒化シリコン膜31をこの順に形成した理由を説明する。それは、酸化シリコン膜30は、窒化シリコン膜31よりも、多結晶シリコン膜26との密着性が高く、また多結晶シリコン膜26との界面の安定性も高いからである。また、酸化シリコン膜30のエッチング速度は、窒化シリコン膜31に比べて遅いので、窒化シリコン膜31のエッチングが終了して酸化シリコン膜30に到達すればエッチング速度が遅くなる。このため、酸化シリコン膜30のエッチング制御がしやすくなり、酸化シリコン膜30の下面に接する多結晶シリコン膜26のオーバエッチングを防止できるからである。
 なお、エッチングストッパ層35として、積層絶縁膜の代わりに、窒化シリコン膜または酸化シリコン膜のいずれかからなる単層絶縁膜を用いてもよい。また、積層絶縁膜は、2層の絶縁膜を積層した膜の代わりに、3層またはそれ以上の絶縁膜を積層した膜であってもよい。
 さらに、窒化シリコン膜31の表面にフォトレジストを塗布し、フォトマスクを用いて露光・現像することにより、レジストパターン32を形成する。そして、レジストパターン32をマスクにしてドライエッチング法により、窒化シリコン膜31、酸化シリコン膜30の順にエッチングして、それぞれ窒化シリコン層34、酸化シリコン層33とする。この結果、酸化シリコン層33および窒化シリコン層34からなるエッチングストッパ層35が形成される。エッチングストッパ層35は、後述の金属膜36をエッチングするときに、多結晶シリコン膜26のチャネル領域27がエッチングされないように保護する役割を有する。エッチングストッパ層35を形成後に、酸素プラズマを用いたアッシングによってレジストパターン32を剥離する。
 図9に示すように、エッチングストッパ層35をマスクにして、多結晶シリコン膜26にリンをイオン注入する。イオン注入の条件は、例えば、加速エネルギー10keV~100keV、ドーズ量4×1014~1×1016cm-2である。その結果、多結晶シリコン膜26の低濃度不純物領域28には、チャネル領域27に隣接するLDD領域38と、LDD領域38の外の、高濃度のリンがドーピングされたソース/ドレイン領域39とが形成される。なお、リンのイオン注入は、レジストパターン32を剥離する前に、レジストパターン32とエッチングストッパ層35をマスクにして行なってもよい。
 図10に示すように、スパッタリング法によって、金属膜36を成膜する。金属膜36は、チタン膜、アルミニウム膜およびチタン膜(図示しない)が順に積層された積層金属膜であり、各膜の膜厚はそれぞれ50nm、350nmおよび50nmである。なお、金属膜36として、アルミニウム膜やモリブデン膜などの単層金属膜であってもよい。
 図11に示すように、金属膜36の表面にフォトレジストを塗布し、フォトマスクを用いて露光・現像することにより、ソース電極43およびドレイン電極44が形成されるべき領域上にそれぞれレジストパターン37を形成する。レジストパターン37は、多結晶シリコン膜26のソース領域およびドレイン領域となるべき領域を覆うとともに、ゲート電極23と対向するエッチングストッパ層35上に開口部を有する。
 図12に示すように、レジストパターン37をマスクにして金属膜36をドライエッチング法によってチタン膜、アルミニウム膜、チタン膜の順にエッチングすることにより、ソース電極43及びドレイン電極44を形成する。さらに、レジストパターン37をマスクにして多結晶シリコン膜26をエッチングすることにより、多結晶シリコン膜26は、TFT10の活性層になり、他のTFTの活性層と分離される。次に、酸素プラズマを用いたアッシングによってレジストパターン37を剥離する。
 図13に示すように、プラズマCVD法によって、ガラス基板20の全体に窒化シリコンからなり、膜厚200~400nmのパッシベーション膜45、および、アクリル系樹脂膜からなり膜厚約1μmの平坦化膜46を順に形成する。次に、図14に示すように、フォトリソグラフィ法を用いて、平坦化膜46およびパッシベーション膜45に、ドレイン電極44に達するコンタクトホール47を開孔する。コンタクトホール47を開孔した後、ガラス基板20の全体を覆うように、ITOなどの透明金属膜(図示しない)をスパッタリング法によって成膜する。次に、フォトリソグラフィ法を用いて、透明金属膜を所定の形状にパターニングして、画素電極48を形成する。画素電極48の形成後に、ガラス基板20の全体を窒素雰囲気中でアニールし、TFT10を完成させる。
<3.効果>
 本実施形態では、TFT10の多結晶シリコン膜26上に形成されたエッチングストッパ層35を、ソース電極43/ドレイン電極44形成時にチャネル領域27を保護するためのマスクとして使用するだけでなく、ソース/ドレイン領域39を形成するために行なうリンのイオン注入時に、低濃度不純物領域28のLDD領域38が形成されるべき領域にリンがイオン注入されないようにするためのマスクとしても使用する。したがって、ソース/ドレイン領域39を形成するために注入されるリンが、低濃度不純物領域28のLDD領域38となるべき領域に、イオン注入されないようにするレジストパターンを別工程で形成する必要がないので、そのようなレジストパターンの形成に必要なフォトマスクを新たに準備する必要がない。このため、TFT10製造するために必要なフォトマスクは、ゲート電極23を形成するためのレジストパターンを形成するフォトマスク、エッチングストッパ層35を形成するためのレジストパターン32を形成するフォトマスク、および、ソース電極43とドレイン電極44とを形成するためのレジストパターン37を形成するフォトマスクの合計3枚のフォトマスクでよく、従来の製造方法に比べて、フォトマスクの枚数を1枚削減することができる。これにより、フォトマスクの製造コストを低減することができるとともに、TFT10の製造工程を簡略化できるので、TFT10の製造コストを低減することができる。さらに、TFT10の製造工程を簡略化できれば、TFT10の歩留りが向上するので、さらに製造コストを低減することができる。また、このようにしてフォトマスクの枚数を減らして製造されたTFT10のソース領域/ドレイン領域39の耐圧、閾値電圧などの電気的特性は、従来の製造方法で製造されたTFTの電気的特性と同じである。
 また、ゲート電極23をフォトマスクにして、ガラス基板20の裏面側からフォトレジストに露光光を照射するので、レジストパターン29は、ゲート電極23上のみに形成され、しかもゲート電極23に対して自己整合的に形成される。このため、レジストパターン29を形成するためのフォトマスクが不要となり、フォトマスクの枚数を1枚削減することができる。また、このようにして形成されたレジストパターン29をマスクにして、多結晶シリコン膜26に、低濃度不純物領域28を形成するためのリンをイオン注入すれば、ゲート電極23に対してずれの少ないLDD領域38を形成することができる。
 また、レジストパターン37をマスクにして、金属膜36をエッチングすることによりソース電極43およびドレイン電極44を形成するだけでなく、さらに、レジストパターン37をマスクにして多結晶シリコン膜26もパターニングすれば、多結晶シリコン膜26をパターニングするためのレジストパターンを新たに形成する必要がない。このため、フォトマスクの枚数を1枚削減することができ、TFT10の製造工程を簡略化することができる。
<4.変形例>
 ゲート電極23とソース電極43/ドレイン電極44とは、絶縁膜としてエッチングストッパ層35を挟む寄生容量を構成する。そこで、エッチングストッパ層35を構成する酸化シリコン層33および窒化シリコン層34の膜厚を厚くして寄生容量をより小さくすれば、TFT10のスイッチング動作を遅くするなどの悪影響を抑えることができる。そこで、例えば、酸化シリコン膜33の膜厚を50nmから100nm程度まで厚くし、窒化シリコン膜34の膜厚を160nmから300nm程度まで厚くしてもよい。
 TFT10の製造方法では、図7および図9に示すリンのイオン注入は、多結晶シリコン膜26の表面を露出した状態で行なわれる(ベアドープ)。しかし、非晶質シリコン膜25を成膜後に酸化シリコン膜を形成するか、または、非晶質シリコン膜25をレーザアニールによって多結晶シリコン膜26とした後に酸化シリコン膜を形成し、酸化シリコン膜を介してリンをイオン注入すれば(スルードープ)、リンをイオン注入することによって多結晶シリコン膜26に与えられるダメージが低減される。
 非晶質シリコン膜25を多結晶シリコン膜26にするアニールを、図9に示すソース/ドレイン領域39形成後に行なってもよい。ソース/ドレイン領域39の形成後にアニールを行なえば、非晶質シリコン膜25を多結晶シリコン膜26にするだけでなく、LDD領域38、および、ソース/ドレイン領域39にイオン注入されたリンを活性化できるので、TFT10の製造工程を簡略化することができる。
 上記実施形態の多結晶シリコン膜26の代わりに、微結晶シリコン膜を用いても同様の効果を得ることができる。なお、微結晶シリコン膜は、高密度プラズマ装置によって直接成膜したり、平行平板型プラズマ装置を用いて非晶質シリコン膜を成膜し、さらに非晶質シリコン膜をレーザアニールすることによって形成したりすることができる。
 上記実施形態では、nチャネル型TFT10の製造方法について説明した。しかし、本発明の製造方法は、nチャネル型TFT10だけでなく、pチャネル型TFTにも適用できる。なお、pチャネル型TFTに適用する場合には、LDD領域およびソース/ドレイン領域を形成するために、リンの代わりにボロンをイオン注入する必要がある。
 また、上記実施形態では、ガラス基板20上に1個のTFT10を形成する場合について説明した。しかし、本発明の製造方法は、複数個のnチャネル型TFTおよび/またはpチャネル型TFTを同一のガラス基板20上に形成する場合にも適用できる。
 また、上述の方法で製造されたTFT10は、液晶表示装置における画素部のスイッチング素子として説明したが、液晶表示装置のドライバモノリシック回路を構成するTFTや、有機EL表示装置のスイッチング素子としても使用可能である。
 本発明は、アクティブマトリクス型液晶表示装置等のようなマトリクス型表示装置に適用されるものであり、特に、その画素形成部に形成されるスイッチング素子に適している。
 10…薄膜トランジスタ(TFT)
 20…ガラス基板
 23…ゲート絶縁膜
 24…ゲート絶縁膜
 25…非晶質シリコン膜
 26…多結晶シリコン膜
 27…チャネル領域
 28…低濃度不純物領域
 33…酸化シリコン層
 34…窒化シリコン層
 35…エッチングストッパ層
 38…LDD領域
 39…ソース/ドレイン領域
 41…活性領域
 43…ソース電極
 44…ドレイン電極

Claims (8)

  1.  絶縁基板上に形成された薄膜トランジスタの製造方法であって、
     前記絶縁基板の第1の主面上にゲート電極を形成するゲート電極形成工程と、
     前記ゲート電極を含む前記絶縁基板を覆うようにゲート絶縁膜を成膜するゲート絶縁膜成膜工程と、
     前記ゲート絶縁膜上に半導体膜を成膜する半導体膜成膜工程と、
     前記半導体膜上に第1のレジストパターンを形成する第1のレジストパターン形成工程と、
     前記第1のレジストパターンをマスクにして前記半導体膜に第1および第2の導電型のうちいずれか一方の導電型の不純物イオンを第1のドーズ量で注入して、前記半導体膜に不純物領域を形成する不純物領域形成工程と、
     前記ゲート電極と対向する前記半導体膜上にエッチングストッパ層を形成するエッチングストッパ層形成工程と、
     前記エッチングストッパ層をマスクにして前記一方の導電型の不純物イオンを、前記第1のドーズ量よりも多い第2のドーズ量で前記半導体膜に注入して、前記半導体膜に前記不純物領域よりも不純物濃度の高いソース領域およびドレイン領域を形成するとともに、前記ソース領域と前記ドレイン領域とによって挟まれた前記不純物領域に電界緩和領域を形成するソース/ドレイン領域形成工程とを備えることを特徴とする、薄膜トランジスタの製造方法。
  2.  前記第1のレジストパターン形成工程は、
      フォトレジストを塗布する塗布工程と、
      前記絶縁基板の前記第1の主面と対向する前記第2の主面側から、前記フォトレジストに露光光を照射する露光工程と、
      前記フォトレジストを現像することにより、前記ゲート絶縁膜上の前記ゲート電極と対向する位置に第1のレジストパターンを形成する現像工程とを含むことを特徴とする、請求項1に記載の薄膜トランジスタの製造方法。
  3.  電極形成工程をさらに備え、
     前記電極形成工程は、
      前記半導体膜および前記エッチングストッパ層を含む絶縁基板を覆うように金属膜を成膜する金属膜成膜工程と、
      前記金属膜上に第2のレジストパターンを形成する第2のレジストパターン形成工程と、
      前記第2のレジストパターンをマスクにして前記金属膜をエッチングしてソース電極およびドレイン電極を形成する金属膜エッチング工程と、
      前記第2のレジストパターンおよび前記エッチングストッパ層をマスクにして、前記半導体膜をエッチングする半導体膜エッチング工程とを含むことを特徴とする、請求項1に記載の薄膜トランジスタの製造方法。
  4.  前記半導体膜成膜工程は、
      前記ゲート絶縁膜上に非晶質半導体膜を成膜する非晶質半導体膜成膜工程と、
      前記非晶質半導体膜をアニールして結晶性シリコン膜にするアニール工程とを含むことを特徴とする、請求項1に記載の薄膜トランジスタの製造方法。
  5.  前記半導体膜成膜工程は、前記ゲート絶縁膜上に非晶質半導体膜を成膜する非晶質半導体膜成膜工程を含み、
     前記ソース/ドレイン領域形成工程は、前記一方の導電型の不純物イオンを前記非晶質半導体膜に注入した後、前記非晶質半導体膜をアニールして結晶性シリコン膜にするアニール工程を含むことを特徴とする、請求項1に記載の薄膜トランジスタの製造方法。
  6.  前記エッチングストッパ層形成工程は、
      前記半導体膜上に酸化膜を成膜する酸化膜成膜工程と、
      前記酸化膜上に窒化膜を成膜する窒化膜成膜工程と、
      前記窒化膜上に第3のレジストパターンを形成する第3のレジストパターン形成工程と、
      前記第3のレジストパターンをマスクにして、前記窒化膜および前記酸化膜をエッチングするエッチング工程とを含むことを特徴とする、請求項1に記載の薄膜トランジスタの製造方法。
  7.  前記半導体膜成膜工程は、前記半導体膜上に酸化膜を成膜する酸化膜成膜工程を含み、
     前記エッチングストッパ層形成工程は、
      前記第1のレジストパターンをマスクにして、前記半導体膜上の酸化膜を除去する酸化膜除去工程と、
      前記酸化膜上に窒化膜を成膜する窒化膜成膜工程と、
      前記窒化膜上に第3のレジストパターンを形成する第3のレジストパターン形成工程と、
      前記第3のレジストパターンをマスクにして、前記窒化膜および前記酸化膜をエッチングするエッチング工程とを含むことを特徴とする、請求項1に記載の薄膜トランジスタの製造方法。
  8.  前記半導体膜成膜工程は、前記半導体膜上に酸化膜を成膜する酸化膜成膜工程を含み、
     前記ソース/ドレイン領域形成工程における前記一方の導電型の不純物イオンの注入は、前記酸化膜を介して行なわれることを特徴とする、請求項1に記載の薄膜トランジスタの製造方法。
PCT/JP2010/052335 2009-07-09 2010-02-17 薄膜トランジスタの製造方法 WO2011004624A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US13/382,448 US8492212B2 (en) 2009-07-09 2010-02-17 Thin-film transistor producing method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-162734 2009-07-09
JP2009162734 2009-07-09

Publications (1)

Publication Number Publication Date
WO2011004624A1 true WO2011004624A1 (ja) 2011-01-13

Family

ID=43429049

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/052335 WO2011004624A1 (ja) 2009-07-09 2010-02-17 薄膜トランジスタの製造方法

Country Status (2)

Country Link
US (1) US8492212B2 (ja)
WO (1) WO2011004624A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102280408A (zh) * 2011-06-28 2011-12-14 深圳市华星光电技术有限公司 薄膜晶体管矩阵基板及显示面板的制造方法
CN105390510A (zh) * 2015-12-14 2016-03-09 武汉华星光电技术有限公司 低温多晶硅tft基板及其制作方法
JP2019012837A (ja) * 2012-04-06 2019-01-24 株式会社半導体エネルギー研究所 半導体装置の作製方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102155051B1 (ko) * 2014-04-29 2020-09-11 엘지디스플레이 주식회사 액정 디스플레이 장치와 이의 제조 방법
TWI559549B (zh) * 2014-12-30 2016-11-21 鴻海精密工業股份有限公司 薄膜電晶體及其製作方法
CN105810743B (zh) * 2014-12-30 2019-01-25 鸿富锦精密工业(深圳)有限公司 薄膜晶体管及其制作方法
WO2017187486A1 (ja) * 2016-04-25 2017-11-02 堺ディスプレイプロダクト株式会社 薄膜トランジスタ、表示装置及び薄膜トランジスタの製造方法
CN111092017A (zh) * 2018-10-23 2020-05-01 宸鸿光电科技股份有限公司 一种薄膜元件的制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0637111A (ja) * 1992-07-16 1994-02-10 Sharp Corp 薄膜トランジスタ及びその製造方法
JPH0945930A (ja) * 1995-07-28 1997-02-14 Sony Corp 薄膜トランジスタ及びその製造方法
JPH10189991A (ja) * 1996-12-27 1998-07-21 Sony Corp 半導体装置の製造方法
JP2000150904A (ja) * 1998-08-21 2000-05-30 Semiconductor Energy Lab Co Ltd 半導体素子からなる半導体回路を備えた半導体装置およびその作製方法
JP2009141145A (ja) * 2007-12-06 2009-06-25 Sharp Corp 半導体素子及びその製造方法並びに表示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6246070B1 (en) 1998-08-21 2001-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device provided with semiconductor circuit made of semiconductor element and method of fabricating the same
JP2000228524A (ja) 1999-02-05 2000-08-15 Matsushita Electric Ind Co Ltd 薄膜トランジスタおよびその製造方法
KR101516415B1 (ko) * 2008-09-04 2015-05-04 삼성디스플레이 주식회사 박막트랜지스터 기판, 이의 제조 방법, 및 이를 갖는 표시장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0637111A (ja) * 1992-07-16 1994-02-10 Sharp Corp 薄膜トランジスタ及びその製造方法
JPH0945930A (ja) * 1995-07-28 1997-02-14 Sony Corp 薄膜トランジスタ及びその製造方法
JPH10189991A (ja) * 1996-12-27 1998-07-21 Sony Corp 半導体装置の製造方法
JP2000150904A (ja) * 1998-08-21 2000-05-30 Semiconductor Energy Lab Co Ltd 半導体素子からなる半導体回路を備えた半導体装置およびその作製方法
JP2009141145A (ja) * 2007-12-06 2009-06-25 Sharp Corp 半導体素子及びその製造方法並びに表示装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102280408A (zh) * 2011-06-28 2011-12-14 深圳市华星光电技术有限公司 薄膜晶体管矩阵基板及显示面板的制造方法
WO2013000199A1 (zh) * 2011-06-28 2013-01-03 深圳市华星光电技术有限公司 薄膜晶体管矩阵基板及显示面板的制造方法
JP2019012837A (ja) * 2012-04-06 2019-01-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10741694B2 (en) 2012-04-06 2020-08-11 Semiconductor Energy Laboratory Co., Ltd. Insulating film, method for manufacturing semiconductor device, and semiconductor device
US11437523B2 (en) 2012-04-06 2022-09-06 Semiconductor Energy Laboratory Co., Ltd. Insulating film, method for manufacturing semiconductor device, and semiconductor device
CN105390510A (zh) * 2015-12-14 2016-03-09 武汉华星光电技术有限公司 低温多晶硅tft基板及其制作方法

Also Published As

Publication number Publication date
US20120115286A1 (en) 2012-05-10
US8492212B2 (en) 2013-07-23

Similar Documents

Publication Publication Date Title
US6995048B2 (en) Thin film transistor and active matrix type display unit production methods therefor
WO2011004624A1 (ja) 薄膜トランジスタの製造方法
KR101239889B1 (ko) 박막 트랜지스터 기판 및 그 제조 방법
KR100600878B1 (ko) 박막트랜지스터 및 그 제조방법
JP4462565B2 (ja) 液晶表示装置用アレイ基板及びその製造方法並びに多結晶シリコン薄膜トランジスタ
CN106847703B (zh) 低温多晶硅薄膜晶体管的制造方法和显示装置
JP4084080B2 (ja) 薄膜トランジスタ基板の製造方法
KR100847661B1 (ko) 반도체 장치의 제조 방법
JP6503459B2 (ja) 半導体装置及びその製造方法
KR20070021436A (ko) 박막 트랜지스터 기판의 제조 방법 및 그에 의해 제조된박막 트랜지스터
US6888161B2 (en) Structure of TFT planar display panel
US20070224740A1 (en) Thin-film transistor and method of fabricating the same
JP2004253596A (ja) 薄膜トランジスタ基板およびその製造方法
KR100811997B1 (ko) 박막트랜지스터 및 그 제조방법과 이를 포함한평판표시장치
KR20010019665A (ko) 탑 게이트형 폴리실리콘 박막트랜지스터 제조방법
JP2004040108A (ja) Ldd構造を有する薄膜トランジスタとその製造方法
JP4234363B2 (ja) 薄膜トランジスタ装置及びその製造方法、並びにそれを備えた薄膜トランジスタ基板及び表示装置
KR20010056037A (ko) 박막트랜지스터 제조방법
KR20010055071A (ko) 박막 트랜지스터의 제조 방법
JP2000077665A (ja) 薄膜トランジスタ装置及び薄膜トランジスタ装置の製造方法
US6534350B2 (en) Method for fabricating a low temperature polysilicon thin film transistor incorporating channel passivation step
KR20000076809A (ko) 박막 트랜지스터의 제조 방법
JP2010182716A (ja) 薄膜トランジスタ、その製造方法および表示装置
US8759166B2 (en) Method for manufacturing thin film transistor device
US6482685B1 (en) Method for fabricating a low temperature polysilicon thin film transistor incorporating multi-layer channel passivation step

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10796935

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 13382448

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10796935

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP