WO2010103607A1 - データ転送装置及びデータ転送装置の制御方法 - Google Patents

データ転送装置及びデータ転送装置の制御方法 Download PDF

Info

Publication number
WO2010103607A1
WO2010103607A1 PCT/JP2009/054450 JP2009054450W WO2010103607A1 WO 2010103607 A1 WO2010103607 A1 WO 2010103607A1 JP 2009054450 W JP2009054450 W JP 2009054450W WO 2010103607 A1 WO2010103607 A1 WO 2010103607A1
Authority
WO
WIPO (PCT)
Prior art keywords
data
error
unit
packet
detected
Prior art date
Application number
PCT/JP2009/054450
Other languages
English (en)
French (fr)
Inventor
賢太 佐藤
崇史 山本
俊和 植木
由佳 細川
Original Assignee
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士通株式会社 filed Critical 富士通株式会社
Priority to JP2011503585A priority Critical patent/JP5459308B2/ja
Priority to EP09841438.6A priority patent/EP2408132A4/en
Priority to PCT/JP2009/054450 priority patent/WO2010103607A1/ja
Publication of WO2010103607A1 publication Critical patent/WO2010103607A1/ja
Priority to US13/227,852 priority patent/US8806291B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1835Buffer management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/242Testing correct operation by comparing a transmitted test signal with a locally generated replica

Definitions

  • This case relates to a technology for transmitting data by a data transfer device.
  • an error correction code may be added to the data in order to correct the error.
  • the data transfer device on the transmission side generates a CRC (Cyclic Redundancy Check) code for each packet of transmission data, transmits the packet with the CRC code inserted, and the data transfer device on the reception unit side receives it.
  • CRC of the received packet is performed. That is, the data transfer apparatus detects whether or not there is an error in the received packet, and corrects the error by resending the packet without performing error correction even if there is an error.
  • the data in which the error is detected is stored in the data transfer device on the receiving side, the error bit is identified by comparing with the retransmitted correct data, and the cause portion is identified in the signal line or circuit that has transmitted the error bit.
  • this case provides a technology that makes it possible to identify the error portion of the data by comparing the data in which the error is detected with the retransmitted data.
  • a data transfer device is A data transmission circuit for transmitting data to a transmission path; and a data reception circuit for receiving the data transmitted by the data transmission circuit via the transmission path;
  • the data transmission circuit is Based on the data, an error detection code generation unit that generates an error detection code for detecting an error in the data;
  • a data transmission circuit side transmission unit that transmits the data and the error detection code to the transmission path together with retransmittable information indicating that the data transmitted before the data or the data to be transmitted next can be retransmitted is provided.
  • the data receiving circuit is A data receiving circuit side receiving unit for receiving the data, the error detection code, and the retransmittable information, which the data transmitting circuit transmits; Based on the error detection code, an error detection unit that detects an error in data received by the data reception circuit side reception unit; When the error detection unit detects an error and the data in which the error is detected has the retransmittable information, an error data holding unit that holds the data in which the error is detected; A data receiving circuit having an error data comparing unit that compares the data detected by the error data holding unit and the data corresponding to the retransmitted data detected by the error;
  • the disclosed technology can provide a technology that makes it possible to identify an error portion of the data by comparing the data in which the error is detected with the retransmitted data.
  • FIG. 1 Schematic diagram of data transfer device
  • the figure which shows the structure of the transmission circuit side transmission part and the reception circuit side reception part The figure which shows the structure of the receiving circuit side transmitting section and the transmitting circuit side receiving section Explanatory diagram of the fields of the packet Illustration of the packet type determination unit Explanatory drawing of the control method when a data transfer device transmits data Explanatory drawing of the control method when a data transfer device transmits data Explanatory drawing of the control method when a data transfer apparatus receives data Explanatory drawing of the control method when a data transfer apparatus receives data
  • the figure which shows the structure of the transmission circuit side transmission part of Embodiment 2, and a reception circuit side reception part The figure which shows the structure of the receiving circuit side transmission part of Embodiment 2, and a transmission circuit side receiving part.
  • FIG. 1 is a schematic diagram of a data transfer device.
  • the data transfer apparatus 100 in FIG. 1 includes a first transfer circuit 1 and a second transfer circuit 10 that transfer data via a transmission path 19.
  • the first transfer circuit 1 and the second transfer circuit 10 are provided in, for example, LSIs on different substrates, and transfer data by connecting different substrates through a transmission path 19.
  • the first transfer circuit 1 and the second transfer circuit 10 are respectively provided on the substrate in the operation unit and the substrate in the display unit of the mobile phone to perform data transfer.
  • the first transfer circuit 1 and the second transfer circuit 10 have the same configuration and can transfer data to each other.
  • the first transfer circuit 1 functions as a data transmission circuit
  • the second transfer circuit 10 functions as a data reception circuit
  • data since data is transmitted as a packet, the data is hereinafter also referred to as a packet.
  • FIG. 2 shows a configuration of a transmission unit (transmission circuit side transmission unit) 11 of the first transfer circuit 1 and a reception unit (reception circuit side reception unit) 12 of the second transfer circuit 10 that receives data from the transmission unit 11.
  • FIG. 3 illustrates a transmission unit (reception circuit side transmission unit) 11 of the second transfer circuit 10 and a reception unit (transmission circuit side reception unit) 12 of the first transfer circuit 1 that receives data from the transmission unit 11. It is a figure which shows a structure.
  • the transmission unit 11 includes an error detection code generation unit 111, a data transmission unit 112, a coder (retransmission information generation unit) 113, and an input unit 114.
  • the input unit 114 includes an input port 41 to which a packet of data to be transferred from another circuit is input, and a buffer 42 to store the input packet.
  • the input unit 114 sends the packet input to the input port 41 to the data transmission unit 112 and stores the input packet in the buffer 42.
  • the error detection code generation unit 111 generates an error detection code for detecting an error of the packet, for example, a CRC (Cyclic Redundancy Check) code, based on the packet to be transferred.
  • the error detection code is not limited to CRC, but may be a parity code, a checksum, a code using a hash function, or the like as long as the presence or absence of an error can be detected.
  • the coder 113 sends information indicating a packet to be sent next, that is, a packet type in this example, to the data sending unit 112 in accordance with the signal sent from the retransmission management unit 129 of the receiving unit 12.
  • the packet type transmitted from the coder 113 is added to each packet as retransmittable information as will be described later. That is, the coder 113 of this example functions as a retransmission information generation unit that generates retransmittable information.
  • the data transmission unit 112 transmits the input packet together with the error detection code and the retransmittable information of the packet after the packet to the transmission path 19.
  • the data transmission unit 112 of this example includes selectors 21 and 22 that select packets to be transmitted, packet generation units 23, 24, and 25 that generate control packets, and a signal synthesis unit 26 that inserts packet types into packets to be transmitted. .
  • the data transmission unit 112 includes a delay circuit 27 for adjusting the timing of inserting the packet type, a signal synthesis unit 28 for inserting a CRC code into a packet to be transmitted, and a P / S conversion unit for converting a parallel signal into a serial signal. 29.
  • the packet generation unit 23 includes a register that stores data of a predetermined format that is a retransmission start packet, and a reading unit that reads the retransmission start packet from the register.
  • the reading unit reads the retransmission start packet from the register and sends it to the selector 22.
  • the retransmission start packet is a packet including, in its header, retransmission start information indicating the start of retransmission, in this example, a packet type indicating the retransmission start packet. That is, the retransmission start packet is transmitted before the retransmission packet.
  • the packet generator 24 includes a register that stores information serving as a template for a retransmission request packet, and an adder that adds a retransmission buffer number to the template.
  • the packet generation unit 24 receives the retransmission request signal and the retransmission buffer number from the retransmission management unit 129, the packet generation unit 24 reads the template from the register, adds the retransmission buffer number to the retransmission request packet, and sends the packet to the selector 22.
  • the retransmission request packet is a packet that includes, in its header, information (retransmission request information) requesting retransmission of a packet discarded due to an error, that is, a packet type indicating the retransmission request packet.
  • the packet generation unit 25 includes a register that stores data in a predetermined format that is a null packet and a reading unit that reads the null packet from the register. Null packets are periodically output from the packet generator 25 and selectively sent to the subsequent stage by the selector 22 when in an idle state.
  • the Null packet is a fixed packet that includes information indicating that there is no transmission packet and is in an idle state, that is, a packet type indicating the Null packet in the header.
  • the standard packet is a packet having a predetermined bit pattern.
  • a packet other than the standard packet is significant data.
  • the reception unit 12 includes an S / P conversion unit 121, an error detection unit 122, an error determination unit 123, a decoder 124, gate units 125 and 126, a packet type determination unit 127, a counter 128, a retransmission management unit 129, and an output unit 131.
  • an S / P conversion unit 121 an error detection unit 122, an error determination unit 123, a decoder 124, gate units 125 and 126, a packet type determination unit 127, a counter 128, a retransmission management unit 129, and an output unit 131.
  • the S / P conversion unit 121 receives the data transmitted from the transmission unit 11 opposed via the transmission path 19 and converts the received serial data into parallel data.
  • the error detection unit 122 detects an error in the data received by the S / P conversion unit 121 based on the error detection code.
  • the error detection unit 122 performs CRC of each packet based on the CRC code, and outputs true, that is, 1 when an error is detected, or false, that is, 0, when no error is detected.
  • the error determination unit 123 includes an error data holding unit 31, an error data comparison unit 32, a result holding unit 33, a reference holding unit 34, and a selector 35.
  • the error data holding unit 31 receives a packet from the S / P conversion unit 121, and holds the packet in a buffer when the error of the packet is detected by the error detection unit 122 and the packet is of a type to be retransmitted. .
  • the result holding unit 33 is a memory that holds the comparison result of the error data comparison unit 32.
  • the reference holding unit 34 is a register that holds a reference packet having the same bit pattern as a standard packet, for example, a null packet.
  • the selector 35 selects the packet from the error data holding unit 31 or the reference packet from the reference holding unit 34 according to whether or not the error packet can be retransmitted, and sends the packet to the comparison unit 32.
  • FIG. 4 is an explanatory diagram of fields included in the packet of this example.
  • the packet has a header and a general field.
  • the header includes a packet type indicating the type of the packet, information indicating the destination of data, information indicating the source of data, and a next packet type indicating the type of the next packet. That is, the bits from the nth bit to the (n + 3) th bit of the packet are the packet type, and the bits from the mth bit to the (m + 3) th bit are the next packet type.
  • the general field includes actual data and an address of the actual data. Since the general field is information used in the transfer destination circuit, detailed description thereof is omitted here.
  • the decoder 124 of this example extracts bits from the nth bit to the (n + 3) th bit from the packet as packet types, and extracts bits from the mth bit to the (m + 3) th bit from the packet as packet types.
  • the gate units 125 and 126 control whether or not to allow the input signal to pass according to the detection result of the error detection unit 122.
  • the packet type determination unit 127 determines whether the next packet is a retransmittable packet based on the next packet type from the decoder 124.
  • FIG. 5 is an explanatory diagram of the packet type determination unit 127.
  • the packet type determination unit 127 of this example includes a delay unit 51, a retransmission determination unit 52, a retransmission start determination unit 53, and a fixed type determination unit 54.
  • the delay unit 51 When the delay unit 51 receives the next packet type from the decoder 124, the delay unit 51 temporarily stores the next packet type in the buffer and outputs the next packet type stored immediately before, thereby delaying the next packet type by one packet and retransmitting the determination unit 52. And sent to the retransmission start determination unit 53 and the fixed type determination unit 54. That is, since the next packet type indicates the type of the next packet, the delay unit 51 delays the next packet type by one packet and sends it to the retransmission determination unit 52, the retransmission start determination unit 53, and the fixed type determination unit 54. The timing is adjusted.
  • packet types that can be retransmitted are not limited to this example, and Null packets and retransmission start packets that are standard packets cannot be retransmitted, and non-standard regular packets and retransmission request packets can be retransmitted.
  • the counter 128 counts the output signal of the gate unit 126 and notifies the retransmission management unit 129. That is, the counter 128 notifies the retransmission management unit 129 of the number of normal packets for which no error has been detected.
  • the retransmission management unit 129 If the packet determined to be in error by the error detection unit 122 can be retransmitted, the retransmission management unit 129 requests retransmission of the packet by sending a retransmission request signal to the transmission unit 11. At this time, the retransmission management unit 129 sends the number obtained from the counter 128 to the transmission unit 11 as a retransmission buffer number.
  • the retransmission management unit 129 when the retransmission management unit 129 receives a retransmission request packet from the S / P conversion unit 121, the retransmission management unit 129 notifies the transmission unit 11 of retransmission based on the retransmission request packet. For example, the retransmission management unit 129 sends the retransmission buffer number included in the received packet to the retransmission buffer 42 of the transmission unit 11. The retransmission management unit 129 transmits a retransmission enable signal to the packet generation unit 23 of the transmission unit 11 to transmit a retransmission start packet, and transmits a retransmission selection signal to the selector 21. As a result, the transmission unit 11 reads out the packet specified by the retransmission buffer number from the retransmission buffer 42 and sends it to the selector 21. The selector 21 selects the retransmission packet and sends it to the subsequent stage.
  • the retransmission management unit 129 sends a normal selection signal to the coder 113 when the selector 22 selects a packet sent from the selector 21 to the selector 22, that is, a normal packet.
  • an Ack Acknowledgement
  • the retransmission management unit 129 requests retransmission even when there is no Ack for a certain period of time. To do.
  • the retransmission management unit 129 includes a processor that processes and outputs the input signal as described above. That is, the function of the retransmission management unit 129 is realized by the processor performing arithmetic processing according to predetermined software. Note that the retransmission management unit 129 is not limited to software processing by a processor, and may have a configuration in which the above functions are realized by hardware combining switches such as logic gates, comparators, and transistors.
  • 6 and 7 are explanatory diagrams of a control method when the data transfer apparatus 100 having these configurations transmits data. 6 and 7 show the flow of processing performed by each unit of the data transfer apparatus 100 for each packet.
  • the input unit 114 stores the packet in the retransmission buffer 42 (S1).
  • the selector 21 sends a retransmission packet or a packet from the input port 41 to the subsequent stage in response to the retransmission selection signal from the retransmission management unit 129.
  • the selector 21 receives the retransmission select signal (S2, Yes)
  • it sends the retransmission packet from the retransmission buffer 42 to the selector 22 (S3)
  • S2 No When it does not receive the retransmission select signal (S2, No),
  • the packet from the input port 41 is sent to the selector 22 (S4).
  • the coder 113 inputs a packet type indicating a packet to be sent to the subsequent stage to the selector 22 as a select signal. For example, when the coder 113 receives a retransmission request signal from the retransmission management unit 129 (S5, Yes), the coder 113 inputs a packet type indicating the retransmission request packet to the selector 22 (S6), and the selector 22 receives the packet from the packet generation unit 24. A retransmission request packet is selected (S7).
  • the coder 113 When the coder 113 receives a retransmission enable signal instead of a retransmission request signal from the retransmission management unit 129 (S8, Yes), the coder 113 sends a packet type indicating a retransmission start packet to the selector 22 (S9). A retransmission start packet from the generation unit 23 is selected (S10).
  • the coder 113 When the coder 113 receives not the retransmission request signal and the retransmission enable signal but the normal selection signal (Yes at S11), the coder 113 notifies the selector 22 of the packet type indicating the normal packet (S12), and the selector 22 selects the selector 21. The normal packet from is selected (S13).
  • the coder 113 When the coder 113 does not receive any of the retransmission request signal, the retransmission enable signal, or the normal selection signal (S11, No), that is, when no significant data is received, the coder 113 sets the packet type indicating the Null packet to the selector 22.
  • the selector 22 selects the Null packet from the packet generator 25 (S15).
  • the coder 113 notifies the signal synthesis unit 26 of the packet type.
  • the delay circuit 27 stores the packet received from the selector 22 in the register, and sends the previous stored packet to the subsequent stage. That is, the delay circuit 27 delays the packet to be sent to the subsequent stage by one (S16).
  • the signal synthesis unit 26 adds the packet type received from the coder 113 to the packet delayed by the delay circuit 27. That is, the signal synthesis unit 26 adds the packet type of the next packet to each packet (S17).
  • the error detection code generation unit 111 calculates the error detection code of the packet received from the signal synthesis unit 26, in this example, the CRC code (S18), and the signal synthesis unit 28 adds an error to the packet received from the signal synthesis unit 26.
  • a detection code is added (S19).
  • the P / S converter 29 converts the packet from the signal synthesizer 28 from a parallel signal to a serial signal and sends it to the transmission line 19 (S20).
  • 8 and 9 are explanatory diagrams of a control method when the data transfer apparatus of this example receives data. 8 and 9 show the flow of processing performed by each unit of the data transfer apparatus 100 for each packet.
  • the S / P converter 121 converts the serial signal received from the transmission path 19 into a parallel signal (S20).
  • the error detection unit 122 performs CRC of the packet and outputs the inspection result, that is, the presence or absence of an error (S21).
  • the decoder 124 extracts the next packet type from the received packet and sends it to the packet type determination unit 127, and sends a value corresponding to the packet type of the received packet to the output port 131 as a write enable signal. Output.
  • the write enable signal indicates the timing at which the normal packet is output among the output packets to the packet transfer destination circuit.
  • the number of write enable signals indicates the number of packets output normally. Therefore, when an error occurs in a packet, if the number of write enable signals is known, it is possible to specify up to which packet is normally output and which packet has an error.
  • the counter 128 sends the count result of the write enable signal as a retransmission buffer number to the retransmission management unit 129 (S23).
  • the retransmission management unit 129 returns an Ack indicating that the packet has been received to the input unit 114 of the transmission unit 11 (S24).
  • the packet type determination unit 127 that has received the next packet type from the decoder 124 determines whether or not this packet type can be retransmitted (S25), and sends the determination result to the error determination unit 123 and the retransmission management unit 129 (S26). ).
  • the packet type determination unit 127 of this example sends a value 1 indicating that retransmission is possible if the packet type is a normal packet, and sends a value 0 indicating that retransmission is not possible if the packet type is other than a normal packet.
  • the error determination unit 123 determines whether there is an error from the error detection unit 122 (S27), and if it is an error, determines whether the determination result received from the packet type determination unit 127 is retransmittable. (S28). If the determination result can be retransmitted (S28, Yes), the error determination unit 123 stores the packet received from the S / P conversion unit 121 in the error data holding unit 31 (S29).
  • the retransmission management unit 129 sends the retransmission buffer number from the counter 128 to the packet generation unit 24 of the transmission unit 11 and sends a retransmission request signal to the coder 113 and the packet generation unit 24 (S30).
  • the packet type determination unit 127 waits for the arrival of the retransmission packet. That is, it is determined whether or not the packet type determination unit 127 has received a retransmission start packet (S31). When a retransmission start packet is received (S31, Yes), a value indicating the start of retransmission is notified to the error determination unit 123 ( S32).
  • the error data holding unit 31 of the error determination unit 123 When a value indicating the start of retransmission is received, a retransmission packet is sent next, so the error data holding unit 31 of the error determination unit 123 outputs the error packet stored in S29 (S33).
  • the selector 35 sends the packet from the error data holding unit 31 to the comparison unit 32 (S34).
  • the packet from the error data holding unit 31 is output from the error data holding unit 31 at the same time as the packet received from the S / P conversion unit 121 following the retransmission start packet and input to the comparison unit 32.
  • the reference holding unit 34 of the error determination unit 123 refers to The packet is read and sent to the selector 35 (S38).
  • the selector 35 selects the reference packet from the reference holding unit 34 and sends it to the comparison unit 32 (S39) because the determination result of the packet type determination unit 127 cannot be retransmitted (No in S28).
  • the comparison unit 32 compares each bit of both input packets and outputs the comparison result (S40). Then, the result holding unit 33 holds the comparison result of the comparison unit 32 (S41). As described above, since the Null packet is a standard packet, even when an error occurs, the transfer apparatus of this example does not request retransmission and reads the reference packet and compares it with the error packet.
  • the process for the packet is terminated. That is, even if there is an error in the retransmission request packet and the retransmission start packet, the retransmission management unit 129 of the second transfer circuit 10 does not request retransmission. Note that Ack is not returned to the first transfer circuit 1 for the normal packet retransmitted in response to the retransmission request packet that is in error or the packet that is retransmitted following the retransmission start packet that is in error.
  • the retransmission management unit 129 of the transfer circuit 1 performs retransmission after a predetermined time.
  • the data transfer apparatus of this example can be compared with the retransmitted packet because the receiving unit 12 holds the error packet. As a result, the data transfer apparatus of this example can identify which part of the error packet has an error. In addition, the data transfer apparatus of this example can determine whether or not to request retransmission of an error packet based on retransmittable information.
  • the data transfer apparatus of this example adds the next packet type to each packet, if an error occurs, the packet type of the error packet can be determined from the next packet information added to the packet before the error packet, and the error Whether or not the packet can be retransmitted can be determined.
  • the data transfer device of this example detects an error by comparing the data detected by the error data holding unit with the error detected and the data corresponding to the retransmitted data with the error detected. The bit in which an error has occurred in the read data is identified.
  • the data transfer apparatus of this example transmits a retransmission request packet to the data transmission circuit 1 and retransmits the packet in error, so that the error packet and the retransmission packet can be compared.
  • the data transfer apparatus of this example transmits a retransmission start packet to the data receiving circuit 10 and notifies the retransmission start of the retransmission packet, thereby enabling comparison between the error packet and the retransmission packet.
  • the data transfer apparatus of this example transmits a standard packet as a Null packet when not transmitting a normal packet.
  • the data transfer apparatus can identify the error part by comparing the reference packet and the error packet without requesting retransmission.
  • the data transfer apparatus of the present example suppresses a decrease in transfer efficiency by suppressing the amount of packet retransmission while enabling identification of an error part.
  • the data transfer apparatus adds retransmittable information indicating that a packet to be transmitted next can be retransmitted to each packet.
  • the data transfer apparatus can transmit a packet to be transmitted later. Retransmittable information indicating this may be added to each packet.
  • FIG. 10 illustrates a transmission unit (transmission circuit side transmission unit) 11 of the first transfer circuit 1 and a reception unit (reception circuit) of the second transfer circuit 10 that receives data from the transmission unit 11 in the data transfer apparatus according to the second embodiment. It is a figure which shows the structure of the side receiving part) 12.
  • FIG. 11 illustrates a transmission unit (reception circuit side transmission unit) 11 of the second transfer circuit 10 and a reception unit (first transmission circuit 1 that receives data from the transmission unit 11) in the data transfer apparatus according to the second embodiment. It is a figure which shows the structure of the transmission circuit side receiving part) 12.
  • the second embodiment is different in the configuration in which the packet type of the previous packet is added to each packet. Since other configurations are the same, the same components are denoted by the same reference numerals as in the first embodiment, and the description thereof is omitted.
  • the transmission unit 11 includes a delay circuit 61 between the coder 113 and the signal synthesis unit 26.
  • the delay circuit 61 temporarily stores the packet type output from the coder 113 in a register and sends the previously stored packet type to the subsequent stage. That is, the delay circuit 61 delays the packet type by one packet and sends it to the signal synthesis unit 26.
  • the signal synthesizer 26 adds the packet type delayed by the delay circuit 61 to the packet input from the selector 22. That is, the signal synthesis unit 26 adds a previous packet type indicating the packet type of the previous packet to each packet.
  • the signal synthesis unit 26 of this example adds the previous packet type to the packet instead of the next packet type in FIG.
  • the receiving unit 12 of this example includes a delay circuit 62 in the subsequent stage of the S / P conversion unit 121.
  • the delay circuit 62 temporarily stores the packet received from the S / P conversion unit 121 in the register, and sends the previously stored packet to the subsequent stage. That is, the delay circuit 62 delays a packet to be sent to the signal synthesis unit 125, the error determination unit 123, the error detection unit 122, and the retransmission management unit 129 by one packet.
  • the decoder 124 of this example extracts the previous packet type from the received packet, and outputs a value corresponding to the previous packet type as a write enable signal. Further, the decoder 124 extracts the previous packet type from each packet received from the S / P conversion unit 121 and sends it to the packet type determination unit 127. Note that the packet type determination unit 127 of this example eliminates the delay unit 51 of FIG. 5 and sends the previous packet type received from the decoder 124 to the retransmission determination unit 52, the retransmission start determination unit 53, and the fixed type determination unit 54 without delay. .
  • the packet type determination unit 127 performs the packet type determination of the error packet using the previous packet type. Therefore, the delay circuit 62 delays the packet sent from the S / P conversion unit 121 to the retransmission management unit 129 and the error determination unit 123, and the determination result of the packet and the packet type determination unit is the error determination unit 123 and the retransmission. The timing sent to the management unit 129 is adjusted.
  • the packet type of the error packet can be determined from the previous packet information added to the packet next to the error packet. It can be determined whether or not the error packet can be retransmitted.
  • the data transfer apparatus of this example compares the error packet with the retransmission packet when an error occurs, as in the first embodiment except for the configuration using the previous packet type, and in which part of the error packet It is possible to identify whether there is an error.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)

Abstract

 データ送信回路のエラー検出符号生成部が、データのエラーを検出するエラー検出符号を生成し、データ送信回路のデータ送信回路側送信部が、データとエラー検出符号を、前記データの前に送信したデータ又は次に送信するデータが、再送可能であることを表す再送可能情報とともに伝送路に送信し、データ受信回路のデータ受信回路側受信部が、データ送信回路が送信する、データとエラー検出符号と再送可能情報を、受信し、データ受信回路のエラー検出部が、エラー検出符号に基づいて、受信したデータのエラーを検出し、エラーを検出した場合であって、エラーが検出されたデータが再送可能情報を有するときには、データ受信回路のエラーデータ保持部がエラーの検出されたデータを保持し、データ受信回路のエラーデータ比較部が、エラーが検出されたデータと、当該エラーが検出されたデータに対応する再送されたデータとを比較するステップを有する。

Description

データ転送装置及びデータ転送装置の制御方法
 本件は、データ転送装置によりデータを伝送する技術に関する。
 LSI(Large Scale Integration)間のデータ伝送は、伝送路の高速化に伴い、データのパケットを複数信号線でシリアル伝送にて行うことが主流となりつつある。
 なお、データ伝送では、誤りが生じた場合に当該誤りを訂正するために誤り訂正符号がデータに付加されることがある。
 しかし、シリアル伝送では、バースト誤りにより誤りビットが連続して多数生じることがあるので、バースト誤り時の誤りビットを訂正可能にするためには、多数の誤り訂正符号が、必要とされる。このためシリアル伝送における誤り訂正符号の付加は、スループットの低下やレイテンシの低下を招く。
 そこで従来は、送信側のデータ転送装置が、送信データのパケット毎にCRC(Cyclic Redundancy Check)符号を生成して、当該CRC符号を挿入したパケットを送信し、受信部側のデータ転送装置が受信したパケットのCRCを行う。即ち、データ転送装置は受信したパケットに誤りがあるか否かを検出し、誤りがあった場合でも誤り訂正は行わず、パケットを再送することで訂正を行う。
 また、本願発明に関連する先行技術として、例えば、下記の特許文献に開示される技術がある。
特開平10-65655号公報 特開平9-307510号公報
 前記CRCチェックによってデータのエラーを検出した場合、エラーの原因箇所を把握したいという要求がある。
 エラーが発生した場合に、全ての回路について調べるのでは非常に手間や時間がかかってしまう。特に、データを伝送する信号線の数が多い場合、当該信号線を介してデータを伝送するための回路が多くなるので、原因箇所の把握が容易ではない。
 このため、誤りを検出したデータを受信側のデータ転送装置で記憶しておき、再送された正しいデータと比較して誤りビットを特定し、当該誤りビットを伝送した信号線や回路に原因箇所を絞り込むことで、原因箇所の把握を容易にすることが考えられる。
 そこで本件は、エラーが検出されたデータと再送されたデータとを比較して、当該データのエラー部分を特定可能にする技術を提供する。
 上記課題を解決するため、本件の一実施形態であるデータ転送装置は、
 データを伝送路に送信するデータ送信回路と、前記伝送路を介して前記データ送信回路が送信する前記データを受信するデータ受信回路を有し、
 前記データ送信回路が、
 前記データに基づいて、前記データのエラーを検出するエラー検出符号を生成するエラー検出符号生成部と、
 前記データと前記エラー検出符号を、前記データの前に送信したデータ又は次に送信するデータが、再送可能であることを表す再送可能情報とともに前記伝送路に送信するデータ送信回路側送信部を有し、
 前記データ受信回路が、
 前記データ送信回路が送信する、前記データと前記エラー検出符号と前記再送可能情報を、受信するデータ受信回路側受信部と、
 前記エラー検出符号に基づいて、前記データ受信回路側受信部が受信したデータのエラーを検出するエラー検出部と、
 前記エラー検出部がエラーを検出した場合であって、前記エラーが検出されたデータが前記再送可能情報を有するときには、前記エラーが検出されたデータを保持するエラーデータ保持部と、
 前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較するエラーデータ比較部を有するデータ受信回路を備える。
 開示の技術は、エラーが検出されたデータと再送されたデータとを比較して、当該データのエラー部分を特定可能にする技術を提供することができる。
データ転送装置の概略図 送信回路側送信部と受信回路側受信部の構成を示す図 受信回路側送信部と送信回路側受信部の構成を示す図 パケットが有するフィールドの説明図 パケット種判定部の説明図 データ転送装置がデータを送信する際の制御方法の説明図 データ転送装置がデータを送信する際の制御方法の説明図 データ転送装置がデータを受信する際の制御方法の説明図 データ転送装置がデータを受信する際の制御方法の説明図 実施形態2の送信回路側送信部と受信回路側受信部の構成を示す図 実施形態2の受信回路側送信部と送信回路側受信部の構成を示す図
 図1はデータ転送装置の概略図である。図1のデータ転送装置100は、伝送路19を介してデータを転送する第一転送回路1と第二転送回路10とを有している。第一転送回路1及び第二転送回路10は、例えば異なる基板上のLSIに具備され、異なる基板を伝送路19で接続してデータを転送する。具体的には、携帯電話の操作部内の基板と表示部内の基板に、第一転送回路1と第二転送回路10がそれぞれ設けられてデータ転送が行われる。
 本例では、第一転送回路1と第二転送回路10は同じ構成であり、相互にデータ転送が可能である。但し、以下では便宜上、第一転送回路1がデータ送信回路、第二転送回路10がデータ受信回路として機能する場合について説明がなされる。なお、本例では、データをパケットとして伝送するため、以下データはパケットとも称される。
 図2は、第一転送回路1の送信部(送信回路側送信部)11と、当該送信部11からのデータを受信する第二転送回路10の受信部(受信回路側受信部)12の構成を示す図である。また、図3は、第二転送回路10の送信部(受信回路側送信部)11と、当該送信部11からデータを受信する第一転送回路1の受信部(送信回路側受信部)12の構成を示す図である。
 送信部11は、エラー検出符号生成部111と、データ送出部112と、コーダー(再送情報生成部)113と、入力部114を有する。
 入力部114は、他の回路から転送するデータのパケットが入力される入力ポート41と、入力されたパケットを格納するバッファ42を有する。入力部114は、入力ポート41に入力されたパケットをデータ送出部112に送ると共に、入力されたパケットをバッファ42に格納させる。
 エラー検出符号生成部111は、転送するパケットに基づいて、前記パケットのエラーを検出するエラー検出符号、例えばCRC(Cyclic Redundancy Check)符号を生成する。なお、エラー検出符号は、エラーの有無を検出できれば、CRCに限らずパリティ符号やチェックサム、ハッシュ関数による符号等でも良い。
 コーダー113は、受信部12の再送管理部129から送られた信号に応じて、次に送出するパケットを示す情報、本例ではパケット種をデータ送出部112へ送る。コーダー113から送られたパケット種は、後述のように再送可能情報として各パケットに付加される。即ち、本例のコーダー113は、再送可能情報を生成する再送情報生成部として機能する。
 データ送出部112は、入力されたパケットと共に、エラー検出符号や、当該パケットより後ろのパケットの再送可能情報とともに前記伝送路19に送信する。
 本例のデータ送出部112は、送信するパケットを選択するセレクタ21,22や、制御パケットを生成するパケット生成部23,24,25、送信するパケットにパケット種を挿入する信号合成部26を備える。また、データ送出部112は、パケット種を挿入するタイミングを調整するための遅延回路27、送信するパケットにCRC符号を挿入する信号合成部28、パラレル信号をシリアル信号に変換するP/S変換部29を備えている。
 パケット生成部23は、再送開始パケットである所定形式のデータを記憶したレジスタや、このレジスタから再送開始パケットを読み出す読出部を備えている。パケット生成部23は、再送管理部129から再送イネーブル信号を受信した場合、読出部がレジスタから再送開始パケットを読み出してセレクタ22へ送る。
 なお、再送開始パケットは、再送を開始することを示す再送開始情報、本例では再送開始パケットを示すパケット種をヘッダに含むパケットである。即ち、再送開始パケットは、再送パケットの前に送信される。
 パケット生成部24は、再送要求パケットのテンプレートとなる情報を記憶したレジスタや、テンプレートに再送バッファ番号を加える加算器を備える。そして、パケット生成部24は、再送管理部129から再送要求信号と再送バッファ番号とを受信した場合に、レジスタからテンプレートを読み出して再送バッファ番号を加えて再送要求パケットとし、セレクタ22へ送る。
 なお、再送要求パケットとは、エラーが生じて廃棄したパケットの再送を要求する旨の情報(再送要求情報)、即ち再送要求パケットを示すパケット種をヘッダに含むパケットである。
 パケット生成部25は、Nullパケットである所定形式のデータを記憶したレジスタや、このレジスタからNullパケットを読み出す読出部を備えている。Nullパケットは、パケット生成部25から定期的に出力され、セレクタ22によってアイドル状態のときに選択的に後段へ送られる。
 なお、Nullパケットは、送信パケットが無く、アイドル状態であることを示す情報、即ちNullパケットを示すパケット種をヘッダに含む定型パケットである。ここで、定型パケットは、予めビットパターンが定められたパケットである。また、定型パケット以外のパケットが有意データである。
 受信部12は、S/P変換部121や、エラー検出部122、エラー判定部123、デコーダ124、ゲート部125,126、パケット種判定部127、カウンタ128、再送管理部129、出力部131を有している。
 S/P変換部121は、伝送路19を介して対向する送信部11から送信されたデータを受信し、受信したシリアルデータをパラレルデータに変換する。
 エラー検出部122は、エラー検出符号に基づいて、S/P変換部121が受信したデータのエラーを検出する。本例において、エラー検出部122は、CRC符号に基づいて各パケットのCRCを行い、エラーを検出した場合に真、即ち1、エラーを検出しない場合に偽、即ち0を結果として出力する。
 エラー判定部123は、エラーデータ保持部31と、エラーデータ比較部32、結果保持部33、参照用保持部34、セレクタ35を備えている。
 エラーデータ保持部31は、S/P変換部121からパケットを受け、当該パケットのエラーがエラー検出部122で検出され、且つ当該パケットが再送する種類である場合に、当該パケットをバッファに保持する。
 エラーデータ比較部32は、前記エラーに基づいて再送されたパケットと前記データ保持部31が保持するパケットとを比較し、比較結果としてどのビットがエラーなのかを示す情報を出力する。例えば両パケットのビットについて順番に排他的論理和をとり、両パケットのビットが一致していれば偽=0、一致していなければ真=1を出力する。即ち、何番目のビットが1となったかによって誤りビットが示される。
 結果保持部33は、エラーデータ比較部32の比較結果を保持するメモリである。参照用保持部34は、定型パケット、例えばNullパケットと同じビットパターンの参照用パケットを保持したレジスタである。セレクタ35は、エラーのパケットが再送可能か否かに応じて、エラーデータ保持部31からのパケットか、参照用保持部34からの参照用パケットかを選択し、比較部32へ送る。
 デコーダ124は、受信したパケットからパケット種を抽出し、パケット種に応じた値を出力する。例えば、デコーダ124は、所定のパケット種、本例では通常パケットを受信している期間には真=1、通常パケットを受信していない期間には偽=0をゲート部126へ出力する。また、デコーダ124は、各パケットから次パケット種を抽出し、パケット種判定部127へ送る。
 図4は本例のパケットが有するフィールドの説明図である。図4に示すように、パケットはヘッダと一般フィールドを有する。ヘッダは、当該パケットの種別を示すパケット種と、データの送り先を示す情報と、データの送り元を示す情報と、次のパケットの種別を示す次パケット種を含んでいる。即ち、パケットのnビット目からn+3ビット目までのビットがパケット種、mビット目からm+3ビット目までのビットが次パケット種である。また、一般フィールドは、実データと、当該実データのアドレスとを含んでいる。一般フィールドは、転送先の回路で使用される情報であるので、ここでは詳細な説明を省略される。
 従って、本例のデコーダ124は、nビット目からn+3ビット目までのビットをパケット種としてパケットから取り出し、mビット目からm+3ビット目までのビットをパケット種としてパケットから取り出す。
 ゲート部125,126は、エラー検出部122の検出結果に応じて入力信号を通過させるか否かを制御する。本例のゲート部125,126は、エラー検出部122の検出結果を反転した信号と入力信号の論理和を出力する回路である。即ち、ゲート部125は、エラー検出部122からの検出結果が偽=0であればパケットを通過させ、検出結果が真=1であればパケットを通過させない。また、ゲート部126は、エラー検出部122からの検出結果が偽=0であればデコーダ124の出力を通過させ、検出結果が真=1であればデコーダ124の出力を通過させない。
 パケット種判定部127は、デコーダ124からの次パケット種に基づいて次パケットが再送可能なパケットか否かを判定する。
 図5はパケット種判定部127の説明図である。図5に示すように本例のパケット種判定部127は、遅延部51、再送判定部52、再送開始判定部53、定型判定部54を備えている。
 遅延部51は、デコーダ124から次パケット種を受信すると、一旦バッファに格納し、一つ前に格納した次パケット種を出力することで、次パケット種を一パケット分遅延させて再送判定部52、再送開始判定部53及び定型判定部54へ送る。即ち、次パケット種は次のパケットの種類を示すものなので、遅延部51は、次パケット種を一パケット分遅延させることで、再送判定部52、再送開始判定部53及び定型判定部54へ送るタイミングを調整している。
 再送判定部52は、遅延回路51を介して受信した次パケット種に応じた値を出力する。
例えば、通常パケットのパケット種を111、再送要求パケットのパケット種を110、再送開始パケットのパケット種を001、Nullパケットのパケット種を000とした場合、再送判定部52は、111が入力された場合に再送可能を示す値=1を出力する。即ち、再送判定部52は、110や001、000が入力された場合に再送不可を示す値=0を出力する。具体的には、再送判定部52が入力されたパケット種の各ビットの論理積を出力する。なお、どのパケット種を再送可能とするかは、この例に限らず、定型のパケットであるNullパケットや再送開始パケットは再送不可、定型でない通常パケットや再送要求パケットは再送可能等としても良い。
 また、再送開始判定部53は、001が入力された場合に再送開始パケットであることを示す値=1を出力し、111や110、000が入力された場合に再送開始パケットでないことを示す値=0を出力する。具体的には再送開始判定部53が、入力されたパケット種の1ビット目と2ビット目の否定論理和をとり、この否定論理和の結果と3ビット目の論理積を出力する。
 定型判定部54は、000が入力された場合に定型のパケットであることを示す値=1を出力し、111や110、001が入力された場合に定型のパケットでないことを示す値=0を出力する。具体的には定型判定部54が、入力されたパケット種の各ビットの否定論理和を出力する。
 カウンタ128は、ゲート部126の出力信号をカウントし、再送管理部129に通知している。即ち、カウンタ128は、エラーが検出されなかった通常パケットの数を再送管理部129に通知する。
 再送管理部129は、エラー検出部122でエラーと判定されたパケットが、再送可能であった場合、送信部11に再送要求信号を送ることにより当該パケットの再送を要求する。このとき再送管理部129は、カウンタ128から得た番号を再送バッファ番号として送信部11へ送っている。
 また、再送管理部129は、S/P変換部121から再送要求パケットを受信した場合、当該再送要求パケットに基づいて送信部11に再送を通知する。例えば、再送管理部129は、受信したパケットに含まれていた再送バッファ番号を送信部11の再送バッファ42へ送る。また、再送管理部129は、送信部11のパケット生成部23に再送イネーブル信号を送って再送開始パケットを送信させると共に、再送セレクト信号をセレクタ21に送る。これにより送信部11は、再送バッファ番号で特定されるパケットを再送バッファ42から読み出してセレクタ21へ送り、セレクタ21で再送パケットを選択して後段へ送る。
 また、再送管理部129は、セレクタ21からセレクタ22へ送られるパケット、即ち通常パケットをセレクタ22に選択させる場合に、通常選択信号をコーダー113へ送る。
 なお、送信したパケットがエラー無く受信された場合、受信部12から当該パケットを受信した旨のAck(Acknowledgement)が送られるので、再送管理部129は、一定時間Ackが無い場合にも再送を要求する。
 再送管理部129は、上述のように入力された信号を処理して出力するプロセッサを備えている。即ち、プロセッサが所定のソフトウェアに従って演算処理を行うことによって上記再送管理部129の機能を実現している。なお、再送管理部129は、プロセッサによるソフトウェア的な処理に限らず、論理ゲートや比較器、トランジスタといったスイッチ等を組み合わせたハードウェアで上記機能を実現した構成であっても良い。
 図6,図7は、これらの構成のデータ転送装置100がデータを送信する際の制御方法の説明図である。図6,図7は、データ転送装置100の各部がパケット毎に行う処理の流れを示している。
 まず、入力ポート41にパケットが入力されると、入力部114は、当該パケットを再送バッファ42に格納する(S1)。
 セレクタ21は、再送管理部129からの再送セレクト信号に応じて再送パケット或いは入力ポート41からのパケットを後段へ送る。ここでセレクタ21は再送セレクト信号を受けた場合に(S2,Yes)、再送バッファ42からの再送パケットをセレクタ22へ送り(S3)、再送セレクト信号を受けていないときに(S2,No)、入力ポート41からのパケットをセレクタ22へ送る(S4)。
 次にコーダー113は、再送管理部129からの通常選択信号、再送要求信号或いは再送イネーブル信号に基づいて、後段に送るパケットを示すパケット種をセレクタ22へセレクト信号として入力する。例えば、コーダー113は、再送管理部129から再送要求信号を受信した場合(S5,Yes)、再送要求パケットを示すパケット種をセレクタ22へ入力し(S6)、セレクタ22がパケット生成部24からの再送要求パケットを選択する(S7)。
 また、コーダー113は、再送管理部129から再送要求信号では無く、再送イネーブル信号を受信した場合(S8,Yes)、再送開始パケットを示すパケット種をセレクタ22へ送り(S9)、セレクタ22がパケット生成部23からの再送開始パケットを選択する(S10)。
 また、コーダー113は、再送要求信号および再送イネーブル信号では無く、通常選択信号を受信した場合(S11,Yes)、通常パケットを示すパケット種をセレクタ22へ通知し(S12)、セレクタ22がセレクタ21からの通常パケットを選択する(S13)。
 そして、コーダー113は、再送要求信号や再送イネーブル信号、通常選択信号の何れの受信も無い場合(S11,No)、即ち有意データを受信していない場合、Nullパケットを示すパケット種をセレクタ22へ入力し(S14)、セレクタ22がパケット生成部25からのNullパケットを選択する(S15)。
 なお、S4,S7,S10,S11のステップにおいて、コーダー113は、信号合成部26にもパケット種を通知している。
 次に遅延回路27は、セレクタ22から受信したパケットをレジスタに格納すると共に、一つ前に格納したパケットを後段へ送る。即ち、遅延回路27は、後段へ送るパケットを一つ分遅らせている(S16)。
 そして、信号合成部26は、コーダー113から受信したパケット種を遅延回路27で遅延されたパケットに加える。即ち信号合成部26は、各パケットに次のパケットのパケット種を加える(S17)。
 次に、エラー検出符号生成部111が信号合成部26から受信したパケットのエラー検出符号、本例ではCRC符号を算出し(S18)、信号合成部28が信号合成部26から受信したパケットにエラー検出符号を加える(S19)。
 P/S変換部29は、信号合成部28からのパケットをパラレル信号からシリアル信号に変換して伝送路19に送出する(S20)。
 図8,図9は、本例のデータ転送装置がデータを受信する際の制御方法の説明図である。図8,図9は、データ転送装置100の各部がパケット毎に行う処理の流れを示している。
 まず、S/P変換部121は、伝送路19から受信したシリアル信号をパラレル信号に変換する(S20)。
 そしてエラー検出部122は、パケットのCRCを行い、検査結果、即ちエラーの有無を出力する(S21)。
 また、デコーダ124は、受信したパケットから次パケット種を抽出してパケット種判定部127へ送ると共に、受信したパケットのパケット種に応じた値をライトイネーブル信号として出力ポート131へ送り、各パケットと共に出力させる。本例のデコーダ124は、通常パケットを受信している期間には真=1、通常パケットを受信していない期間には偽=0を出力する(S22)。これによりライトイネーブル信号は、出力されるパケットのうち、通常パケットが出力されているタイミングをパケットの転送先の回路に対して示す。
 更に、ライトイネーブル信号は、パケットがエラーなく出力される度に真=1となるので、ライトイネーブル信号の数は、正常に出力されたパケットの数を示す。従って、パケットにエラーが生じた際、ライトイネーブル信号の数が分かれば、どのパケットまでが正常に出力され、どのパケットがエラーになったのかが特定できる。そこで、カウンタ128は、ライトイネーブル信号のカウント結果を再送バッファ番号として再送管理部129へ送る(S23)。また、再送管理部129は、パケットがエラー無く受信された場合、送信部11の入力部114にパケットを受信した旨のAckを返す(S24)。
 また、デコーダ124から次パケット種を受信したパケット種判定部127は、このパケット種が再送可能か否かを判定し(S25)、判定結果をエラー判定部123及び再送管理部129へ送る(S26)。本例のパケット種判定部127は、パケット種が通常パケットであれば再送可能を示す値1を送り、パケット種が通常パケット以外であれば再送不可を示す値0を送る。
 そして、エラー判定部123は、エラー検出部122からのエラーの有無を判別し(S27)、エラーであれば、パケット種判定部127から受信した判定結果が再送可能であるか否かを判別する(S28)。ここで判定結果が再送可能であれば(S28,Yes)、エラー判定部123は、S/P変換部121から受信したパケットをエラーデータ保持部31に格納する(S29)。
 そして、再送管理部129は、カウンタ128からの再送バッファ番号を送信部11のパケット生成部24に送ると共に、再送要求信号をコーダー113及びパケット生成部24に送る(S30)。
 再送要求後、パケット種判定部127は再送パケットの到達を待つ。即ちパケット種判定部127が再送開始パケットを受信したか否かを判定し(S31)、再送開始パケットを受信した場合(S31,Yes)、再送開始を示す値をエラー判定部123に通知する(S32)。
 この再送開始を示す値を受信した場合、次に再送パケットが送られてくるので、エラー判定部123のエラーデータ保持部31は、S29で格納したエラーパケットを出力する(S33)。ここで、セレクタ35は、パケット種判定部127の判定結果が再送可能であるので、エラーデータ保持部31からのパケットを比較部32へ送る(S34)。なお、このエラーデータ保持部31からのパケットは、再送開始パケットの次にS/P変換部121から受信するパケットと同時に比較部32へ入力するタイミングでエラーデータ保持部31から出力される。
 比較部32は、入力された両パケットの各ビットを比較し、比較結果を出力する(S35)。例えば、比較部32は、両パケットのビットが同じであれば偽=0、異なっていれば真=1を出力することで、エラーのビットを特定する。
 そして、結果保持部33は、比較部32の比較結果を保持する(S36)。
 一方、パケット種判定部127の判定結果が再送不可で、パケット種判定部127から定型のパケットを示す値を受信した場合(S37,Yes)、エラー判定部123の参照用保持部34は、参照用パケットを読み出してセレクタ35へ送る(S38)。
 セレクタ35は、パケット種判定部127の判定結果が再送不可であるので(S28,No)、参照用保持部34からの参照用パケットを選択して比較部32へ送る(S39)。
 比較部32は、入力された両パケットの各ビットを比較し、比較結果を出力する(S40)。そして、結果保持部33は、比較部32の比較結果を保持する(S41)。このように、Nullパケットは定型のパケットなので、エラーが生じた場合であっても、本例の転送装置は、再送要求せず、参照用パケットを読み出してエラーパケットと比較する。
 なお、パケット種判定部127の判定結果が再送不可の場合であって(S28,No)、パケット種判定部127から定型のパケットを示す値を受信しない場合(S37,No)、エラーパケットの比較をせずに、当該パケットについての処理を終了する。即ち、再送要求パケットと再送開始パケットにエラーがあっても第二転送回路10の再送管理部129は、再送要求しない。なお、エラーとなった再送要求パケットに応じて再送される通常パケットや、エラーとなった再送開始パケットに続いて再送されるパケットについては、Ackが第一転送回路1に返されないので、第一転送回路1の再送管理部129が一定時間後に再送させる。
 以上のように、本例のデータ転送装置は、エラーが生じた場合、受信部12がエラーパケットを保持するため、再送されたパケットと比較することができる。これにより、本例のデータ転送装置は、エラーパケットのどの部分にエラーがあるのかを特定可能にしている。また、本例のデータ転送装置は、再送可能情報に基づきエラーパケットの再送を要求するか否かを判断することができる。
 更に本例のデータ転送装置は、各パケットに次パケット種を付加したので、エラーが生じた場合、エラーパケットの前のパケットに付加された次パケット情報からエラーパケットのパケット種を判別でき、エラーパケットが再送可能か否かを判定できる。
 また、本例のデータ転送装置は、前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較することにより、エラーが検出されたデータにおけるエラーが発生したビットが特定される。
 また、本例のデータ転送装置は、再送要求パケットをデータ送信回路1に送信し、エラーとなったパケットを再送させるので、エラーパケットと再送パケットとを比較できる。
 本例のデータ転送装置は、再送開始パケットをデータ受信回路10に送信し、再送パケットの再送開始を通知することにより、エラーパケットと再送パケットとの比較を可能にしている。
 本例のデータ転送装置は、通常パケットを送信しない場合には、Nullパケットとして定型パケットを送信している。定型パケットにエラーが生じた場合、データ転送装置は、再送を要求することなく、参照用パケットとエラーパケットとを比較してエラー部分の特定を可能としている。これにより、本例のデータ転送装置は、エラー部分の特定を可能にしつつ、パケットの再送量を抑えて、転送効率の低下を防止している。
 なお、本例において、データ転送装置は、次に送信するパケットが再送可能であることを表す再送可能情報を各パケットに付加したが、次に限らず後から送信されるパケットが送信可能であることを表す再送可能情報を各パケットに付加しても良い。
 〈実施形態2〉
 図10は、実施形態2のデータ転送装置における第一転送回路1の送信部(送信回路側送信部)11と、当該送信部11からデータを受信する第二転送回路10の受信部(受信回路側受信部)12の構成を示す図である。また、図11は、実施形態2のデータ転送装置における第二転送回路10の送信部(受信回路側送信部)11と、当該送信部11からデータを受信する第一転送回路1の受信部(送信回路側受信部)12の構成を示す図である。
 前述の実施形態1が各パケットに次のパケットのパケット種を付加したのに対して、本実施形態2は、各パケットに前のパケットのパケット種を付加した構成が異なっている。なお、その他の構成は同じであるため、前述の実施形態1と比べて、同一の要素には同符号を付すなどして再度の説明を省略する。
 図10,図11に示すように、送信部11はコーダー113と信号合成部26との間に遅延回路61を備える。
 遅延回路61は、コーダー113から出力されたパケット種を一旦レジスタに格納すると共に、一つ前に格納したパケット種を後段へ送る。即ち、遅延回路61は、パケット種を一パケット分遅延させて信号合成部26へ送る。
 そして、信号合成部26は、遅延回路61で遅延されたパケット種をセレクタ22から入力されたパケットに加える。即ち信号合成部26は、各パケットに前のパケットのパケット種を示す前パケット種を加える。
 本例の信号合成部26は、例えば図4の次パケット種に代わり前パケット種をパケットに加算する。
 また、本例の受信部12は、S/P変換部121の後段に遅延回路62を備える。遅延回路62は、S/P変換部121から受信したパケットを一旦レジスタに格納すると共に、一つ前に格納したパケットを後段へ送る。即ち、遅延回路62は、信号合成部125、エラー判定部123、エラー検出部122、再送管理部129へ送るパケットを一パケット分遅らせている。
 また、本例のデコーダ124は、受信したパケットから前パケット種を抽出し、前パケット種に応じた値をライトイネーブル信号として出力する。更に、デコーダ124は、S/P変換部121から受信した各パケットから前パケット種を抽出し、パケット種判定部127へ送る。なお、本例のパケット種判定部127では図5の遅延部51を廃し、デコーダ124から受信した前パケット種を遅延させずに再送判定部52、再送開始判定部53及び定型判定部54へ送る。
 このように本例では、パケット種判定部127が前パケット種を用いてエラーパケットのパケット種判定を行っている。このため、遅延回路62がS/P変換部121から再送管理部129やエラー判定部123へ送られるパケットを遅延させて、当該パケットとパケット種判定部の判定結果とがエラー判定部123及び再送管理部129に送られるタイミングを調整している。
 このように本例のデータ転送装置は、各パケットに前パケット種を付加したので、エラーが生じた場合、エラーパケットの次のパケットに付加された前パケット情報からエラーパケットのパケット種を判別でき、エラーパケットが再送可能か否かを判定できる。
 また、本例のデータ転送装置は、前パケット種を用いた構成以外は前述の実施形態1と同様に、エラーが生じた場合、エラーパケットと再送パケットとを比較し、エラーパケットのどの部分にエラーがあるのかを特定可能にしている。
 本発明は、上述の図示例にのみ限定されるものではなく、本発明の要旨を逸脱しない範囲内において種々変更を加え得ることは勿論である。また、上記構成要素は可能な限り組み合わせることができる。

Claims (13)

  1.  データを伝送路に送信するデータ送信回路と、前記伝送路を介して前記データ送信回路が送信する前記データを受信するデータ受信回路を有するデータ転送装置において、
     前記データ送信回路は、
     前記データに基づいて、前記データのエラーを検出するエラー検出符号を生成するエラー検出符号生成部と、
     前記データと前記エラー検出符号を、前記データの前に送信したデータ又は次に送信するデータが、再送可能であることを表す再送可能情報とともに前記伝送路に送信するデータ送信回路側送信部を有し、
     前記データ受信回路は、
     前記データ送信回路が送信する、前記データと前記エラー検出符号と前記再送可能情報を、受信するデータ受信回路側受信部と、
     前記エラー検出符号に基づいて、前記データ受信回路側受信部が受信したデータのエラーを検出するエラー検出部と、
     前記エラー検出部がエラーを検出した場合であって、前記エラーが検出されたデータが前記再送可能情報を有するときには、前記エラーが検出されたデータを保持するエラーデータ保持部と、
     前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較するエラーデータ比較部を有するデータ受信回路を備えることを特徴とするデータ転送装置。
  2.  前記データ転送装置において、
     前記エラーデータ比較部は、
     前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較することにより、前記エラーが検出されたデータにおけるエラーが発生したビットを特定することを特徴とする請求項1記載のデータ転送装置。
  3.  前記データ転送装置において、
     前記データ受信回路はさらに、
     前記エラー検出部がエラーを検出したデータについて、再送を要求する再送要求情報を含むデータを、前記データ送信回路に送信するデータ受信回路側送信部を有することを特徴とする請求項1記載のデータ転送装置。
  4. 前記データ転送装置において、
    前記データ送信回路側送信部は、
    前記データ受信回路側送信部が送信する前記再送を要求する再送要求情報を含むデータに応じて、前記エラー検出部がエラーを検出したデータについて、再送を開始するものであることを示す再送開始情報を含むデータを、前記データ受信回路に送信することを特徴とする請求項3記載のデータ転送装置。
  5. 前記データ転送装置において、
    前記データは、所定のビットパターンを有する定型データ以外の有意データであり、
    前記データ送信回路側送信部は、
    前記有意データを送信しない場合には、前記定型データを、前記データ受信回路に定期的に送信することを特徴とする請求項1記載のデータ転送装置。
  6. データのエラーを検出するエラー検出符号を生成するエラー検出符号生成部と前記データと前記エラー検出符号を、前記データの前に送信したデータ又は次に送信するデータが再送可能であることを表す再送可能情報とともに伝送路に送信するデータ送信回路側送信部を有するデータ送信回路に、前記伝送路を介して接続されるデータ受信回路において、
    前記データ送信回路が送信する、前記データと前記エラー検出符号と前記再送可能情報を、受信するデータ受信回路側受信部と、
    前記エラー検出符号に基づいて、前記データ受信回路側受信部が受信したデータのエラーを検出するエラー検出部と、
    前記エラー検出部がエラーを検出した場合であって、前記エラーが検出されたデータが前記再送可能情報を有するときには、前記エラーが検出されたデータを保持するエラーデータ保持部と、
    前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較するエラーデータ比較部を有することを特徴とするデータ受信回路。
  7. 前記データ転送装置において、
    前記エラーデータ比較部は、
    前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較することにより、前記エラーが検出されたデータにおけるエラーが発生したビットを特定することを特徴とする請求項6記載のデータ受信回路。
  8. 前記データ転送装置において、
    前記データ受信回路はさらに、
    前記エラー検出部がエラーを検出したデータについて、再送を要求する再送要求情報を含むデータを、前記データ送信回路に送信するデータ受信回路側送信部を有することを特徴とする請求項1記載のデータ転送装置。
  9. データを伝送路に送信するデータ送信回路と、前記伝送路を介して前記データ送信回路が送信する前記データを受信するデータ受信回路を有するデータ転送装置の制御方法において、
    前記データ送信回路が有するエラー検出符号生成部が、前記データに基づいて、前記データのエラーを検出するエラー検出符号を生成するステップと、
    前記データ送信回路が有するデータ送信回路側送信部が、前記データと前記エラー検出符号を、前記データの前に送信したデータ又は次に送信するデータが、再送可能であることを表す再送可能情報とともに前記伝送路に送信するステップと、
    前記データ受信回路が有するデータ受信回路側受信部が、前記データ送信回路が送信する、前記データと前記エラー検出符号と前記再送可能情報を、受信するステップと、
    前記データ受信回路が有するエラー検出部が、前記エラー検出符号に基づいて、前記データ受信回路側受信部が受信したデータのエラーを検出するステップと、
    前記データ受信回路が有するエラーデータ保持部が、前記エラー検出部がエラーを検出した場合であって、前記エラーが検出されたデータが前記再送可能情報を有するときには、前記エラーが検出されたデータを保持するステップと、
    前記データ受信回路が有するエラーデータ比較部が、前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較するステップを有することを特徴とするデータ転送装置の制御方法。
  10. 前記データ転送装置の制御方法において、
    前記エラーデータ比較部は、
    前記エラーデータ保持部が保持する前記エラーが検出されたデータと、再送された前記エラーが検出されたデータに対応するデータを比較するステップにおいて、前記エラーが検出されたデータにおけるエラーが発生したビットを特定することを特徴とする請求項9記載のデータ転送装置の制御方法。
  11. 前記データ転送装置の制御方法はさらに、
    前記データ受信回路が有するデータ受信回路側送信部が、前記エラー検出部がエラーを検出したデータについて、再送を要求する再送要求情報を含むデータを、前記データ送信回路に送信するステップを有することを特徴とする請求項9記載のデータ転送装置の制御方法。
  12. 前記データ転送装置の制御方法はさらに、
    前記データ送信回路側送信部が、前記データ受信回路側送信部が送信する前記再送を要求する再送要求情報を含むデータに応じて、前記エラー検出部がエラーを検出したデータについて、再送を開始するものであることを示す再送開始情報を含むデータを、前記データ受信回路に送信するステップを有することを特徴とする請求項11記載のデータ転送装置の制御方法。
  13. 前記データ転送装置の制御方法において、
    前記データは、所定のビットパターンを有する定型データ以外の有意データであり、
    前記データ転送装置の制御方法はさらに、
    前記データ送信回路側送信部が、前記有意データを送信しない場合には、前記定型データを、前記データ受信回路に定期的に送信するステップを有することを特徴とする請求項9記載のデータ転送装置の制御方法。
PCT/JP2009/054450 2009-03-09 2009-03-09 データ転送装置及びデータ転送装置の制御方法 WO2010103607A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2011503585A JP5459308B2 (ja) 2009-03-09 2009-03-09 データ転送装置及びデータ転送装置の制御方法
EP09841438.6A EP2408132A4 (en) 2009-03-09 2009-03-09 DATA TRANSFER DEVICE AND DATA TRANSFER DEVICE CONTROL METHOD
PCT/JP2009/054450 WO2010103607A1 (ja) 2009-03-09 2009-03-09 データ転送装置及びデータ転送装置の制御方法
US13/227,852 US8806291B2 (en) 2009-03-09 2011-09-08 Data transfer device and control method of data transfer device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2009/054450 WO2010103607A1 (ja) 2009-03-09 2009-03-09 データ転送装置及びデータ転送装置の制御方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/227,852 Continuation US8806291B2 (en) 2009-03-09 2011-09-08 Data transfer device and control method of data transfer device

Publications (1)

Publication Number Publication Date
WO2010103607A1 true WO2010103607A1 (ja) 2010-09-16

Family

ID=42727916

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/054450 WO2010103607A1 (ja) 2009-03-09 2009-03-09 データ転送装置及びデータ転送装置の制御方法

Country Status (4)

Country Link
US (1) US8806291B2 (ja)
EP (1) EP2408132A4 (ja)
JP (1) JP5459308B2 (ja)
WO (1) WO2010103607A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013146030A (ja) * 2012-01-16 2013-07-25 Toshiba Corp Icカード
JP2022520816A (ja) * 2019-02-13 2022-04-01 フラウンホッファー-ゲゼルシャフト ツァ フェルダールング デァ アンゲヴァンテン フォアシュンク エー.ファオ エラー隠蔽モードを選択するデコーダおよび復号方法、ならびに、エンコーダおよび符号化方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4947010A (ja) * 1972-09-11 1974-05-07
JPH03158960A (ja) * 1989-11-16 1991-07-08 Fujitsu Ltd データ伝送方法
JPH07322041A (ja) * 1994-05-27 1995-12-08 Murata Mach Ltd エラー推測機能を備えたファクシミリ装置
JPH08126047A (ja) * 1994-10-27 1996-05-17 Fujitsu Ltd ディジタル移動電話通信方法と通話チャネル切換方法及びそれらを実現するための移動局と基地局
JPH1065655A (ja) 1996-08-20 1998-03-06 Matsushita Electric Ind Co Ltd マルチメディア通信方法及びシステム
JPH10285098A (ja) * 1997-04-10 1998-10-23 Mitsubishi Electric Corp データ伝送装置
JP2000216812A (ja) * 1999-01-20 2000-08-04 Nippon Telegr & Teleph Corp <Ntt> 誤り補償方法、並びに該方法を用いた誤り補償装置
JP2001119437A (ja) * 1998-11-30 2001-04-27 Matsushita Electric Ind Co Ltd データ伝送方法,データ送信装置,データ受信装置,及びパケットデータ構造
JP2002094487A (ja) * 2000-07-13 2002-03-29 Advantest Corp ビットエラー測定装置、方法、記録媒体
JP2002124992A (ja) * 2000-08-10 2002-04-26 Kddi Corp マルチキャストによるデータファイル配信方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3161506B2 (ja) 1996-05-16 2001-04-25 日本電信電話株式会社 階層符号化装置、階層復号化装置および階層符号化・復号化装置
US5905756A (en) * 1996-12-17 1999-05-18 Hughes Electronics Corporation Byte sequencing protocol for an asynchronous data transmission system
JPH11149422A (ja) * 1997-11-14 1999-06-02 Nec Corp データ保持方式
DE69938094T2 (de) 1998-11-30 2009-02-05 Matsushita Electric Industries Co. Ltd., Kadoma Paketwiederübertragungskontrolle mit Prioritätsinformationen
US6523148B1 (en) * 1999-08-19 2003-02-18 Koninlijke Philips Electronics N.,V. Majority decision method for improved frame error rate in the digital enhanced cordless telecommunications system
JP4447706B2 (ja) * 1999-10-29 2010-04-07 キヤノン株式会社 防振機能を有する変倍光学系及びそれを備える光学機器
US7143178B2 (en) * 2000-06-29 2006-11-28 Qualcomm Incorporated System and method for DTX frame detection
GB2368504B (en) 2000-07-13 2002-10-09 Advantest Corp Bit error measurement apparatus and method, and recording medium
JP2005045409A (ja) * 2003-07-24 2005-02-17 Pioneer Electronic Corp 情報処理装置、そのシステム、その方法、そのプログラム、および、そのプログラムを記録した記録媒体
EP1507352B1 (en) * 2003-08-14 2007-01-31 Matsushita Electric Industrial Co., Ltd. Time monitoring of packet retransmissions during soft handover
US7734980B2 (en) * 2005-06-24 2010-06-08 Intel Corporation Mitigating silent data corruption in a buffered memory module architecture
CN101286825A (zh) * 2007-04-11 2008-10-15 松下电器产业株式会社 实现基于可靠性的混合自动重传的方法、发送端和系统
US8201041B2 (en) * 2007-07-03 2012-06-12 Industrial Technology Research Institute Transmission control methods and devices for communication systems

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4947010A (ja) * 1972-09-11 1974-05-07
JPH03158960A (ja) * 1989-11-16 1991-07-08 Fujitsu Ltd データ伝送方法
JPH07322041A (ja) * 1994-05-27 1995-12-08 Murata Mach Ltd エラー推測機能を備えたファクシミリ装置
JPH08126047A (ja) * 1994-10-27 1996-05-17 Fujitsu Ltd ディジタル移動電話通信方法と通話チャネル切換方法及びそれらを実現するための移動局と基地局
JPH1065655A (ja) 1996-08-20 1998-03-06 Matsushita Electric Ind Co Ltd マルチメディア通信方法及びシステム
JPH10285098A (ja) * 1997-04-10 1998-10-23 Mitsubishi Electric Corp データ伝送装置
JP2001119437A (ja) * 1998-11-30 2001-04-27 Matsushita Electric Ind Co Ltd データ伝送方法,データ送信装置,データ受信装置,及びパケットデータ構造
JP2000216812A (ja) * 1999-01-20 2000-08-04 Nippon Telegr & Teleph Corp <Ntt> 誤り補償方法、並びに該方法を用いた誤り補償装置
JP2002094487A (ja) * 2000-07-13 2002-03-29 Advantest Corp ビットエラー測定装置、方法、記録媒体
JP2002124992A (ja) * 2000-08-10 2002-04-26 Kddi Corp マルチキャストによるデータファイル配信方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2408132A4

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013146030A (ja) * 2012-01-16 2013-07-25 Toshiba Corp Icカード
JP2022520816A (ja) * 2019-02-13 2022-04-01 フラウンホッファー-ゲゼルシャフト ツァ フェルダールング デァ アンゲヴァンテン フォアシュンク エー.ファオ エラー隠蔽モードを選択するデコーダおよび復号方法、ならびに、エンコーダおよび符号化方法
US11875806B2 (en) 2019-02-13 2024-01-16 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Multi-mode channel coding
US12009002B2 (en) 2019-02-13 2024-06-11 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Audio transmitter processor, audio receiver processor and related methods and computer programs
US12039986B2 (en) 2019-02-13 2024-07-16 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Decoder and decoding method for LC3 concealment including full frame loss concealment and partial frame loss concealment
US12057133B2 (en) 2019-02-13 2024-08-06 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Multi-mode channel coding
US12080304B2 (en) 2019-02-13 2024-09-03 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Audio transmitter processor, audio receiver processor and related methods and computer programs for processing an error protected frame

Also Published As

Publication number Publication date
EP2408132A1 (en) 2012-01-18
EP2408132A4 (en) 2014-07-09
US20110320901A1 (en) 2011-12-29
JPWO2010103607A1 (ja) 2012-09-10
JP5459308B2 (ja) 2014-04-02
US8806291B2 (en) 2014-08-12

Similar Documents

Publication Publication Date Title
US20050050424A1 (en) Information processing device, its system, its method, its program, and recording medium storing the program
US20040208130A1 (en) Data processing apparatus and data processing method
CN111837342B (zh) 用于无线重传通信系统的位纠错
GB2399913A (en) A fault tolerant multiple processing set computer system
US20120328038A1 (en) Transmission system, transmission device and method for controlling transmission device
JP4260688B2 (ja) データ送信装置、データ送受信システム、データ送信装置の制御方法およびデータ送受信システムの制御方法
JP2019068296A (ja) 情報処理装置及びその制御方法、並びにコンピュータプログラム
JP5459308B2 (ja) データ転送装置及びデータ転送装置の制御方法
JP2005167780A (ja) ストリーミングデータ伝送装置及び伝送方法
JP2013065922A (ja) 情報処理システム、送信装置、受信装置、及び情報処理方法
JP2001045056A (ja) 通信システム
US7324564B2 (en) Transmitting odd-sized packets over a double data rate link
JP2001333048A (ja) データ転送方式
JPWO2010027064A1 (ja) データ伝送方法、データ伝送システム、データ送信装置、データ受信装置、及び制御プログラム
JP4239482B2 (ja) データ転送システム、lsi及びデータ転送方法
US11996936B2 (en) Bit error correction for Bluetooth low energy
US20240356671A1 (en) Bit error correction for bluetooth low energy
JP2007201927A (ja) エラーレート推定装置
JP2004349783A (ja) 移動体通信方法及びシステム
JP2016096493A (ja) 通信システムおよび画像形成装置
CN115412197A (zh) 一种数据传输的方法及其设备
JP2007201786A (ja) 伝送誤り検出方式および伝送装置
JP2004140861A (ja) 通信方式ならびに送信装置、受信装置およびこれらを備えた通信システム
JP2008167081A (ja) バースト通信装置
JP2003338808A (ja) データ転送装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09841438

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2011503585

Country of ref document: JP

Ref document number: 2009841438

Country of ref document: EP