WO2007119441A1 - パワーicデバイス及びその製造方法 - Google Patents

パワーicデバイス及びその製造方法 Download PDF

Info

Publication number
WO2007119441A1
WO2007119441A1 PCT/JP2007/055622 JP2007055622W WO2007119441A1 WO 2007119441 A1 WO2007119441 A1 WO 2007119441A1 JP 2007055622 W JP2007055622 W JP 2007055622W WO 2007119441 A1 WO2007119441 A1 WO 2007119441A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
trench
power
mos transistor
transistor
Prior art date
Application number
PCT/JP2007/055622
Other languages
English (en)
French (fr)
Inventor
Alberto O Adan
Mitsuhiro Kikuta
Original Assignee
Sharp Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kabushiki Kaisha filed Critical Sharp Kabushiki Kaisha
Priority to CN2007800119818A priority Critical patent/CN101416313B/zh
Priority to US12/086,257 priority patent/US8299525B2/en
Publication of WO2007119441A1 publication Critical patent/WO2007119441A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/82385Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different shapes, lengths or dimensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823885Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7809Vertical DMOS transistors, i.e. VDMOS transistors having both source and drain contacts on the same surface, i.e. Up-Drain VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors

Definitions

  • the present invention relates to a trench power MOS (Metal Oxide Semiconductor) transistor mainly used for high voltage, high current switching or load switching as a relay for power supply and power conversion,
  • the present invention relates to a structure of a power IC device in which a CMOS (Complementary Metal Oxide Semiconductor) transistor used for the control is formed in the same chip and a manufacturing method thereof.
  • CMOS Complementary Metal Oxide Semiconductor
  • the trench power MOS transistor means a trench formed on the surface of a chip, in other words, a power MOS transistor formed using a groove having a form in which surface force is also dug.
  • the power IC device means a device in which a power MOS transistor and a CMOS transistor are integrated.
  • Power IC Integrated Circuit
  • MOS Metal Oxide Semiconductor
  • DMOS Double Diffused Metal Oxide Semiconductor
  • a power MOS transistor such as a DMOS transistor as a trench power MOS transistor in order to improve the integration efficiency, in other words, to further effectively use the silicon wafer surface.
  • the trench power MOS transistor is a transistor formed on the surface of a chip. H In other words, it means a power MOS transistor formed by using a groove in which the surface force is also dug.
  • the trench power MOS transistor can be applied to a device structure similar to that disclosed in Patent Document 1. In other words, a structure in which the trench power MOS transistor and the control COMS transistor are integrated on the same chip is possible.
  • the power MOS transistor a trench power MOS transistor
  • the integration efficiency of the power IC can be increased.
  • the trench power MOS transistor occupies a smaller area on the silicon wafer surface than the DMOS transistor.
  • the configuration of another power IC device is different from the above configuration in which the power MOS transistor and the control CMOS transistor are integrated on the same chip. There is a configuration in which each transistor is formed on a separate chip and then incorporated in the same package.
  • Patent Document 1 US Patent No. 4795716 (Patent January 3, 1989)
  • the conventional power IC device and the manufacturing method thereof have a problem that the cost required for manufacturing the power IC device is high regardless of the configuration.
  • control CMOS transistor, the trench power MOS transistor, and the power are manufactured by separate manufacturing processes, which increases the manufacturing cost of the power IC device.
  • the stacking method is different between the trench power MOS transistor and the surface channel CMOS transistor generally used as a control CMOS transistor.
  • the surface channel CMOS transistor is the channel current force chip. This means a CMOS transistor that flows in a direction parallel to the surface of the transistor.
  • the present invention has been made in view of the above problems, and an object of the present invention is to reduce the manufacturing cost when the trench power MOS transistor and the surface channel CMOS transistor are formed on the same chip. IC devices and their manufacturing methods are often provided.
  • a power IC device of the present invention is a power IC device in which a surface channel channel MOS transistor and a trench power MOS transistor are formed on the same chip.
  • the source region is provided at the same level as the gate electrode of the surface channel CMOS transistor.
  • the power IC device manufacturing method of the present invention is a method for manufacturing a power IC device in which a surface channel CMOS transistor and a trench power MOS transistor are formed on the same wafer in order to solve the above-mentioned problem.
  • the gate electrode of the surface channel CMOS transistor and the source region of the trench power MOS transistor are formed by the same manufacturing process.
  • the power IC device manufacturing method of the present invention is a method for manufacturing a power IC device in which a surface channel CMOS transistor and a trench power MOS transistor are formed on the same wafer in order to solve the above problems.
  • the manufacture of the surface channel CMOS transistor includes a step of forming an inversion channel region in a portion of the wafer surface layer where there is no trench so as to be parallel to the surface layer.
  • the manufacturing includes a step of forming a trench in a part of the surface layer of the wafer, a step of forming a gate region so as to fill the inside of the trench, and a step of forming an inversion channel region on the lateral wall of the trench.
  • a gate electrode is formed on the upper layer of the inversion channel region in the manufacture of the surface channel CMOS transistor.
  • Forming La carried out by the same manufacturing process and extent E of further forming a source region in the surface layer of the wafer in the upper layer of the gate region and the inversion channel regions in the production of the trench power MOS transistor.
  • the power IC device of the present invention includes a surface channel CMOS transistor and a trench power MOS transistor formed on the same chip.
  • the source region of the trench power MOS transistor and the gate electrode of the surface channel CMOS transistor are formed in the same layer.
  • the power IC device of the present invention is a power IC device in which a surface layer channel CMOS transistor and a trench power MOS transistor are formed on the same chip in order to solve the above problems,
  • the transistor has an inversion channel region formed so as to be parallel to the surface layer and a gate electrode formed in an upper layer of the inversion channel region in a portion of the chip surface layer, such as a trench.
  • the trench power MOS transistor includes a gate region formed so as to fill a trench formed in a part of a surface layer of a chip, an inversion channel region formed on a lateral wall of the trench, the gate region, The source region formed in the surface layer of the chip above the inversion channel region, and the chip While a drain electrode formed on the back surface layer of, are formed in the same layer as the gate electrode of the source area and the surface layer channel CMOS transistor of the trench power MOS transistor
  • the gate electrode of the surface layer channel CMOS transistor and the source region of the trench power MOS transistor are formed by the same level, the same layer, and the same manufacturing process. This can reduce the manufacturing cost of power IC devices.
  • the trench power MOS transistor and the surface layer channel CMOS transistor are formed on the same chip, it is possible to provide a power IC device capable of reducing the manufacturing cost and the manufacturing method thereof.
  • FIG. 1 (a) An embodiment of a power IC device according to the present invention is shown, and is a cross-sectional view of the principal part showing the manufacturing process of the power IC device following FIG. 4 (d).
  • FIG. 1 (b) is a cross-sectional view of the principal part showing the manufacturing process of the power IC device, following the above FIG. 1 (a).
  • ⁇ 1 (c)] is a cross-sectional view of the main part showing the manufacturing process of the power IC device following the above-mentioned FIG. 1 (b).
  • FIG. 1 (d) The manufacturing process of the power IC device is continued from FIG. 1 (c).
  • FIG. 2 is a perspective view showing the configuration of the main part of the power IC device.
  • FIG. 3 (a) is a cross-sectional view of the principal part showing the first step in the manufacturing process of the power IC device.
  • FIG. 3 (b) is a cross-sectional view of the main part showing the manufacturing process of the power IC device following FIG. 3 (a).
  • ⁇ 3 (c)] Manufacturing of the power IC device following FIG. 3 (b)
  • FIG. 3 (d)] is a fragmentary cross-sectional view showing a manufacturing process of the power IC device following FIG. 3 (c).
  • FIG. 4 (a) A manufacturing process of the power IC device is shown, and is a cross-sectional view of a principal part showing a process subsequent to FIG. 3 (d).
  • ⁇ 4 (b)] is a cross-sectional view of the main part showing the manufacturing process of the power IC device following Fig. 4 (a).
  • ⁇ 4 (c)] The manufacturing process of the power IC device following Fig. 4 (b).
  • 4 (d)] is a cross-sectional view of the main part showing the manufacturing process of the power IC device following FIG. 4 (c).
  • FIG. 5 (a) A manufacturing process of the power IC device is shown, and is a cross-sectional view of an essential part showing a process subsequent to FIG. 1 (d).
  • FIG. 5 (b) is a cross-sectional view of the main part showing the manufacturing process of the power IC device following FIG. 5 (a).
  • ⁇ 5 (c)] Manufacturing of the power IC device following FIG. 5 (b).
  • FIG. 5 (d)] is a cross-sectional view of the principal part showing the manufacturing process of the power IC device following FIG. 5 (c).
  • FIG. 6 is a block diagram showing a control circuit of the power IC device.
  • FIG. 7 is a cross-sectional view of a main part showing a conventional IC device.
  • FIGS. 1 to 6 An embodiment of the present invention will be described with reference to FIGS. 1 to 6 as follows. It is.
  • the power IC (Integrated Circuit) device 1 of this embodiment includes a trench power MOS (Metal Oxide Semiconductor) transistor 10 and a surface layer channel CMOS (Complementary Metal Oxide Semiconductor). Transistor 20 is formed on the same chip 2a.
  • MOS Metal Oxide Semiconductor
  • CMOS Complementary Metal Oxide Semiconductor
  • the trench power MOS transistor 10 has, for example, a rectangular parallelepiped trench 3 formed in a part of the surface layer of the chip 2a, and the gate region 11 is formed so as to fill the inside of the trench 3. Is formed. An inversion channel region 12 is formed on the lateral wall of the trench 3.
  • the drain electrode 13a is formed on the back surface layer of the chip 2a, while the source region is formed on the upper surface layer of the gate region 11 and the inversion channel region 12 in the surface layer of the chip 2a. 14 is formed. Specifically, the source region 14 functions as a source of the trench power MOS transistor 10 together with an N-well (NW: Nwell) source region 14b formed in the upper layer portion of the inversion channel region 12.
  • NW Nwell
  • a drain region 13 is formed in the lower layer region of N-well (NW) 15 that becomes the inversion channel region 12 up to the drain electrode 13a.
  • the surface channel CMOS transistor 20 is formed on the surface layer of the chip 2a without the trench 3 on the surface layer.
  • the surface channel CMOS transistor 20 has a conventional structure. Specifically, an inversion channel region 22 is formed on the surface layer of the chip 2a so as to be substantially parallel to the surface layer. A drain region 23 and a source region 24 are formed at both ends of the inversion channel region 22. A gate electrode 21a is formed on the inversion channel region 22 above.
  • the source region 14 of the trench power MOS transistor 10 and the gate electrode 21a of the surface layer channel CMOS transistor 20 are formed at the same level, in the same layer, and in the same manufacturing process. Is made up of layers. Specifically, the source region 14 of the trench power MOS transistor 10 and the gate electrode 21a of the surface layer channel CMOS transistor 20 are formed of a polysilicon layer 40 to be described later, which is the same polysilicon deposition layer. .
  • the force shown for the manufacturing method of the P-channel transistor is not necessarily limited to this, and almost the same manufacturing method can be used for the N-channel transistor.
  • the conventional IC manufacturing process can be appropriately used to form the trench power MOS transistor 10 and the surface layer channel CMOS transistor 20 of the present embodiment.
  • boron is doped in order to give the silicon wafer 2 P-type conductivity.
  • the silicon wafer 2 is doped so that two layers having different carrier concentrations in the thickness direction, that is, a base layer 2b and a top layer 2c as an upper layer thereof are formed.
  • the base layer 2b is doped so that the resistivity is, for example, 0.001-0.005 ⁇ ′cm.
  • the top layer 2c is doped so as to have a resistivity (Pepi) and a thickness (Xepi) determined by electrical characteristics required for the trench power MOS transistor 10. Specifically, for example, when the breakdown voltage required for the P-channel type trench power MOS transistor 10 is 80V, the top layer 2c has a resistivity of 5 ⁇ 'cm and a depth of Dope so that the thickness is 10-15 / ⁇ ⁇ . Note that the top layer 2c of this configuration is formed as an electrically conductive layer! RU
  • the surface of the above-described epitaxial top layer 2c of the silicon wafer 2 is thermally oxidized, and subsequently, a high voltage Nwell (HNW) 25 for the surface layer channel CMOS transistor 20 is formed.
  • HNW high voltage Nwell
  • the high voltage N-well (HNW) 25 is formed by doping phosphorus so that the depth is 5 to 8 m.
  • a P-well (PW) 26 for the surface layer channel CMOS transistor 20 is formed.
  • this P-well (PW) 26 has a depth of 1.5 to 3 ⁇ m and a doping concentration of about 1 to 3 ⁇ 10 17 within the region of the high voltage N-well (HNW) 25. to be atZcm 3 It is formed by doping with boron.
  • NW 15 for the P-channel type trench power MOS transistor 10 is formed.
  • NW N-well
  • phosphorus is doped so that the depth is 1.5 to 3 / ⁇ ⁇ and the doping concentration is about 0.5 to 2 ⁇ 10 17 atZcm 3 .
  • N-Well (HNW) 25 P-Well (PW) 26 and N-Well (NW) 15 are formed by doping
  • drive-in is performed by heat treatment at 1050 ° C, and finally, A suitable doped region is formed.
  • the pad oxide film 17 is formed so as to have a thickness of about 30 nm or less, and then a nitride film (not shown) is formed so as to have a thickness of about 120 nm or less.
  • the masking 31 that has been opened only in the TA region 30 is removed, and the entire surface of the silicon wafer 2 is exposed. That is, the entire surface of the active area, which is a region where the trench power MOS transistor 10 and the surface channel CMOS transistor 20 are formed, is opened in the surface of the silicon wafer 2.
  • a selective oxide film (Local Oxidation of Silicon: LOCOS) 32 is formed.
  • the selective oxide film 32 is formed so as to have a thickness of about 300 nm to 600 nm, thereby achieving element isolation of the surface layer channel CMOS transistor 20.
  • the selective oxide film 32 can be formed by a known method.
  • the gate insulating film 27 of the surface layer channel CMOS transistor 20 is formed. Specifically, the gate insulating film 27 is formed to a thickness of, for example, 14 to 20 nm, which is a thickness determined by the driving voltage, by thermally oxidizing the silicon wafer 2.
  • a polysilicon layer 33 and a CVD oxide layer 34 are formed on the entire surface of the silicon wafer 2 above the gate insulating film 27.
  • the polysilicon layer 33 is formed to have a thickness of 50 to: LOOnm
  • a CVD (Chemical Vapor Deposition) oxide layer 34 is formed to have a thickness of about 50 nm. It forms so that it becomes.
  • a portion covering the TA region 30 of the silicon wafer 2 is removed. This removal is performed by patterning by photoetching, which is a known technique.
  • a SiN layer 35 as a masking layer having a thickness of approximately 120 nm is formed on the CVD oxide layer 34 after the patterning over the entire surface of the silicon wafer 2. Subsequently, a CVD oxide layer 36 having a thickness of 300 nm is formed.
  • the SiN layer 35 is patterned together with the trench 3 when the trench 3 described below is formed.
  • the polysilicon selective oxide film 38 as the insulating film of the gate region 11 in the trench power MOS transistor 10, it functions as a self-aligned mask.
  • a rectangular parallelepiped trench 3 is formed in the TA region 30 of the surface layer of the silicon wafer 2 by a known photoetching technique.
  • the trench 3 refers to a groove shape dug in the thickness direction of the silicon wafer 2 from the surface layer of the silicon wafer 2.
  • the trench 3 is formed after the SiN layer 35 and the CVD oxide layer 36 are formed. Accordingly, only the opening of the trench 3 is removed from the SiN layer 35 and the CVD oxide layer 36. As a result, the opening portion of the trench 3 and the portion where the SiN layer 35 and the CVD oxide layer 36 are removed are not misaligned by self-alignment.
  • self-alignment refers to the case where the opening of the SiN layer 35 is used as a mask when forming the polysilicon selective oxide film 38 on the gate region 11 in the trench power MOS transistor 10 in the next step. In the previous step, when the trench 3 is opened, the SiN layer 35 and the SiN layer 35 are opened, so the opening of the trench 3 and the opening of the SiN layer 35 are automatically matched.
  • the CVD oxide layer 36 is removed. Subsequently, with the aim of reducing the surface roughness of the lateral wall of trench 3, Under the environment, the inner surface of the trench 3 is thermally oxidized at 1050 ° C. to a thickness of 200 nm, and then the thermally oxidized layer is removed.
  • the inner surface of the trench 3 is oxidized.
  • the above-described oxidation is performed by silicon thermal oxidation, which is a known method, or a combination of silicon thermal oxidation and CVD oxidation.
  • the thickness of the gate insulating film 16 is determined by the voltage conditions required for the trench power MOS transistor 10 and the specifications of the electrical characteristics. For example, when a withstand voltage of 80 V is required, the thickness of the gate insulating film 16 is set to 40 to 80 m.
  • the gate region 11 (see FIG. 2) is formed inside the trench 3.
  • the trench 3 in which the gate insulating film 16 is formed is filled with polysilicon 37, and subsequently doped with POC1 in order to develop N-type conductivity.
  • the gate region 11 is formed.
  • the polysilicon 37 protruding from the upper surface of the trench 3 is removed to flatten the upper end surface of the trench 3.
  • This flattening can be performed by a known method such as etch back and chemical mechanical polishing (CMP).
  • the upper layer portion of the flattened gate region 11 is insulated.
  • a polysilicon selective oxide film 38 is formed by oxidizing the upper layer portion of the polysilicon 37 filled in the gate region 11, thereby insulating the gate region 11. .
  • the N well in the vicinity of the polysilicon selective oxide film 38 is formed.
  • the N-well (NW) source region 14b is formed in (NW) 15 (see FIG. 3 (a)). Specifically, after forming a masking 39 in which only the upper portion of the gate region 11 and the N-well (NW) 15 is opened, only the N-well (NW) 15 is selectively doped with boron. Thus, the N-well (NW) source region 14b is formed. [0062] The N-well (NW) source region 14b is formed in order to secure a substantial thickness of the source region 14.
  • the surface of the silicon wafer 2 in the TA region 30 may be eroded, and this erosion causes the polysilicon selective oxide film 38 and the Nwell (NW )
  • the substantial thickness of the source region 14 formed on 15 may be reduced. Therefore, in order to secure a substantial thickness of the source region 14, the upper layer portion of the N-well (NW) 15 is made to function as the source region 14.
  • the N-well (NW) source region 14b is formed in a source region 14 (described in detail later) formed on the upper layer of the N-well (NW) source region 14b, in other words, the N-well (NW) source region 14b. It functions integrally with the source region 14 that is formed by being formed so as to protrude above the source region 14b in the well (NW).
  • the surface oxide layer on the N-well (NW) source region 14b is removed.
  • the masking 39 covering the surface layer of the silicon layer 2 other than the TA region 30 is removed.
  • a polysilicon layer 40 is formed on the entire surface of the silicon wafer 2.
  • the polysilicon layer 40 functions as the source region 14 of the trench power MOS transistor 10 and the gate electrode 21a of the surface layer channel CMOS transistor 20 through later patterning (see FIG. 2). That is, in the present embodiment, the source region 14 of the trench power MOS transistor 10, the gate electrode 21a of the surface channel CMOS transistor 20, and the single deposited layer provided on the front surface of the silicon wafer 2 are formed. .
  • the source region 14 for the trench power MOS transistor 10 is formed using the polysilicon layer 40.
  • the polysilicon layer 40 other than the TA region 30 is covered with a masking 41, and only the polysilicon layer 40 in the TA region 30 is selectively doped with boron.
  • the doping concentration at that time is, for example, 2 ⁇ 10 15 ionsZcm 2
  • the surface layer channel CMO Doping is performed as a pre-stage for forming the gate electrode 21a for the S transistor 20.
  • the polysilicon layer 40 in the TA region 30 is covered with a masking 42, and 31P + ions (indicating phosphorus ions with an atomic weight of 31) are selectively doped only into the uncovered polysilicon layer 40.
  • the doping concentration at that time is, for example, 2 ⁇ 10 15 ionsZcm 2 .
  • the polysilicon layer 40 is patterned by photoetching using a masking 43 to form a trench power MOS transistor 10, a source region 14, and a surface layer channel CMOS transistor 20.
  • the gate electrode 21a is formed.
  • the polysilicon layer 40 is a layer formed in one step, but depending on the portion, the source region 14 of the trench power MOS transistor 10 and the gate electrode 21a of the surface layer channel CMOS transistor 20 It is configured to have two different functions.
  • the process up to the completion of the power IC device 1 can be performed by a known general-purpose method.
  • masking 44 is performed as necessary as a step before forming the source region 24 and the drain region 23 (see FIG. 2) of the surface layer channel CMOS transistor 20. Thereafter, the polysilicon layer 40 (see FIG. 1 (a)) is selectively doped. By performing this doping on N + and P +, a surface layer channel CMOS transistor 20 and a trench power MOS transistor 10 are formed as shown in FIG. 5 (b).
  • the gate electrode 1 la (see FIG. 2) and the source electrode 14a of the trench power MOS transistor 10 are used by using a general-purpose technology such as a known metal interconnection 45.
  • a metal electrode 46 such as a drain electrode 23a and a source electrode 24a of the surface layer channel CMOS transistor 20 are formed.
  • a metal passivation layer 47 (surface passivating layer) is formed on the surface layer, and the power IC device 1 is completed through surface polishing and back metallization. To do.
  • the surface layer is formed on the same chip 2a.
  • a channel CMOS transistor 20 and a trench power MOS transistor 10 are formed.
  • the surface layer channel CMOS transistor 20 is formed for controlling the trench power MOS transistor 10.
  • control contents of the trench power MOS transistor 10 performed by the surface layer channel CMOS transistor 20 include, for example, current control, voltage control, and temperature control.
  • current control and temperature control are taken as examples, and specific examples are shown.
  • the current control and the temperature control are performed by a control circuit 50 including a temperature detection circuit 51 and a current control circuit 52, as shown in FIG. FIG. 6 shows a circuit diagram of the control circuit 50.
  • This control circuit 50 is formed to control a trench power MOS transistor (Ml) 10 that performs high current switching of several amperes and several tens of amperes.
  • the control circuit 50 mainly includes a temperature detection circuit 51 that detects an overheat state, a current control circuit 52, and a transistor (M3) 53 that performs switching.
  • a small transistor (M2) 54 is arranged in parallel with the trench power MOS transistor (Ml) 10.
  • the operation of the control circuit 50 will be described. While the trench power MOS transistor (Ml) 10 supplies power to the load, the current flowing in the transistor (M2) 54 power trench transistor MOS transistor (Ml) 10 is monitored. When the transistor (M 2) 54 detects an abnormal current or an abnormal overheat state, the information is transmitted to the control circuit 50. Upon receiving the information, the control circuit 50 activates the switching transistor (M3) 53 formed in the control circuit 50.
  • the trench power MOS transistor (Ml) 10 is shut down by the transistor (M3) 53. As a result, the safe operation of the trench power MOS transistor (Ml) 10 can be ensured.
  • the gate electrode 21a of the surface layer channel CMOS transistor 20 and the source region 14 of the trench power MOS transistor 10 have the same level, the same layer, and the same manufacturing process. Therefore, the number of manufacturing steps can be reduced, and the manufacturing cost of the power IC device can be reduced.
  • the source region 14 of the trench power MOS transistor 10 and the surface channel CMOS transistor Since the gate electrode 21a of the transistor 20 is formed of the same vapor deposition layer, the silicon wafer 2 which is the base material of both transistors and a part of the manufacturing process are shared, so that both transistors are economical. Can be integrated. As a result, when the trench power MOS transistor 10 and the surface layer channel CMOS transistor 20 are formed on the same chip 2a, the low-cost power IC device 1 can be provided.
  • the trench power MOS transistor 10 and the surface layer channel CMOS transistor 20 are formed on the same chip, it is possible to provide the power IC device 1 that can reduce the manufacturing cost and the manufacturing method thereof.
  • the layers used for the source region 14 of the trench power MOS transistor 10 and the gate electrode 21a of the surface channel CMOS transistor are amorphous silicon, polysilicon, or polycide. Therefore, it is possible to use a conventional IC manufacturing technique when forming the layer, and it is easy to form a layer, dope the layer, and form a pattern by etching. It can be carried out. Furthermore, the above layer can be easily controlled during formation of a layer having high thermal stability, so that restrictions on manufacturing conditions can be reduced.
  • the trench power MOS transistor 10 is a P-channel transistor
  • the chip 2a includes a top layer 2c, a base layer 2b below it, and A drain electrode 12a of a trench power MOS transistor 10 provided in the lower layer of the base layer 2b
  • the top layer 2c is a P-type epitaxial conductive layer force
  • the base layer 2b is formed on the top layer 2c.
  • the carrier concentration is preferably higher than that of the P-type conductive layer.
  • the base layer 2b which is the upper layer of the drain electrode 12a, has a P-type conductive layer force having a carrier concentration higher than that of the top layer 2c, so that the conductivity with the drain electrode 12a is increased.
  • the trench power MOS transistor 10 is an N-channel transistor
  • the chip 2a includes a top layer 2c, a base layer 2b below it, and Trench power MOS transistor provided under the base layer 2b
  • the top layer 2c has an N-type epitaxial conductive layer force
  • the base layer 2b has a higher carrier concentration than the top layer 2c, and is composed of an N-type conductive layer. It can be said that.
  • the power IC device 1 including the N-channel transistor trench power MOS transistor 10 can be provided. Further, since the base layer 2b above the drain electrode 12a is made of an N-type conductive layer having a carrier concentration higher than that of the top layer 2c, the conductivity with the drain electrode 12a is enhanced.
  • the surface layer channel CMOS transistor 20 is formed on the same chip 2a for controlling the trench power MOS transistor 10, so that only one chip 2a is used. Therefore, the safe operation of the trench power MOS transistor 10 can be ensured.
  • the surface of the surface layer channel CMOS transistor 20 is protected while the trench power MOS transistor 10 is manufactured.
  • the manufacturing process can be simplified.
  • the surface channel CMOS transistor 20 power trench power MOS transistor 10 is less likely to be damaged during manufacture, and the reliability of the power IC device 1 can be improved.
  • the gate insulating film 27 of the surface layer channel MOS transistor 20 and the inversion channel region 22 below it are contaminated. Can be prevented.
  • the protective layer is preferably made of polysilicon layer 33.
  • the surface channel CMOS transistor 20 can be reliably protected while the trench power MOS transistor 10 in which the thermal stability of the protective layer is high is formed.
  • the method of manufacturing power IC device 1 of the present embodiment when trench opening 3 is covered with an insulating layer, SiN layer 35 that is self-aligned with the trench 3 opening, that is, SiN layer 35 opening is provided. Since the masking layer that matches the opening of trench 3 is used as a pattern mask, an insulating layer can be selectively formed only in the opening of trench 3. [0093] Since the insulating layer can be selectively formed, for example, when forming a trench power MOS transistor 10 with a plurality of trenches 3, the trench power MOS transistor 10 is miniaturized and densified. Is possible. That is, the insulating layer is reliably formed in the opening of the trench 3 by the self-alignment of the masking layer. Therefore, it is not necessary to widen the interval between the trenches in consideration of the displacement of the pattern mask.
  • the interval between the trenches can be reduced. Further, considering the isolation failure of the gate region 11, it is not necessary to form a connection with the source for each trench 3. Therefore, the source region 14 can be formed over the entire surface of the silicon wafer 2 and then patterned as a series of shapes covering a plurality of adjacent trenches 3. As a result, the trench power MOS transistor 10 can be miniaturized and densified.
  • the masking layer is preferably a layer made of silicon nitride.
  • the insulating layer can be formed only in the opening of the trench 3 with less occurrence of peeling and the like.
  • the trench 3 of the power IC device 1 of the present invention is not limited to the one described in the above embodiment.
  • the number of trenches 3 is not limited, and the number of trenches 3 formed for one trench power MOS transistor 10 may be one or more.
  • the number is 3 to 5 from the viewpoint of achieving both the point of securing the current flowing through the drain region 13 and the point of increasing the density of the power IC device 1.
  • the material for forming the source region 14 of the trench power MOS transistor 10 and the gate electrode 21a of the surface layer channel CMOS transistor 20 is not particularly limited.
  • amorphous silicon, polysilicon, polycide, etc. are preferable for the point power that a known IC manufacturing technique can be used.
  • polysilicide can also be used from the viewpoint of satisfying the required characteristics for the source region 14 and the gate electrode 21a.
  • the polysilicide is a stacked body having a polysilicon layer as a bottom layer and a tungsten silicide (WSix) layer as a top layer.
  • the source region of the trench power MOS transistor formed in the same layer and the gate electrode of the surface layer channel CMOS transistor are made of amorphous silicon, polysilicon, or polycide. Preferably formed by any one of them! /.
  • the layer force used for the source region of the trench power MOS transistor and the gate electrode of the surface channel CMOS transistor is formed by any one of amorphous silicon, polysilicon, or polycide. Therefore, when forming the layer, it is possible to use a conventional IC manufacturing technique, and it is possible to easily form a layer, dope the layer, and form a pattern by etching. Furthermore, since the above layer has high thermal stability and can be easily controlled during formation of the layer, restrictions on manufacturing conditions can be reduced.
  • the trench power MOS transistor is a P-channel transistor, and the chip is provided in a top layer, a base layer below the top layer, and a base layer below the base layer.
  • the top layer has a P-type epitaxial conductive layer force
  • the base layer has a higher carrier concentration than the top layer and has a P-type conductivity. It is preferable that the conductive layer force be increased.
  • a power IC device including a P-channel transistor trench power MOS transistor can be provided.
  • the base layer above the drain electrode has a higher carrier concentration than the top layer and has a P-type conductive layer force. The conductivity of is increased.
  • the trench power MOS transistor is an N-channel transistor, and the chip is provided in a top layer, a base layer below the top layer, and a base layer below the base layer.
  • the top layer also has an N-type epitaxial conductive layer force
  • the base layer has a higher carrier concentration than the top layer and has an N-type conductivity. It is preferable to have a conductive layer strength.
  • a power IC device including an N-channel transistor trench power MOS transistor can be provided.
  • the base layer above the drain electrode has a higher carrier concentration than the top layer!
  • conductivity with the drain electrode is increased.
  • the surface layer channel CMOS transistor is formed for controlling a trench power MOS transistor!
  • the surface layer channel CMOS transistor is formed on the same chip for controlling the trench power MOS transistor, so that the safe operation of the trench power MOS transistor is ensured with only one chip. can do.
  • the surface layer channel CMOS transistor includes a step of forming a gate insulating film on an upper layer of the inversion channel region, and the surface layer channel CMOS transistor. After forming the gate insulating film, it is preferable to protect the upper layer of the surface layer channel CMOS transistor with a protective layer during the manufacture of the power transistor.
  • the surface of the surface layer channel CMOS transistor is protected during the manufacture of the trench power MOS transistor, so that there are fewer restrictions on the manufacturing process and the manufacturing process is simplified. You can plan.
  • surface channel CMOS transistors are less likely to be damaged during the manufacture of trench power MOS transistors, improving the reliability of power IC devices. For example, due to severe dry etching performed while the trench power MOS transistor is being formed, the gate oxide film of the surface channel CMOS transistor and the layer underneath it are formed. It is possible to prevent the Yannel area from being contaminated.
  • the protective layer is a polysilicon layer! /.
  • the surface channel CMOS transistor can be reliably protected while the trench power MOS transistor in which the thermal stability of the protective layer is high is formed.
  • the trench when manufacturing a power MOS transistor, in the step of forming a trench in a part of the surface layer of the wafer, a masking layer is formed on the surface of the wafer before forming the trench, and then the masking layer is formed. In the step of forming a trench on the surface of the wafer and forming the gate region so as to fill the inside of the trench, a conductive region is formed inside the trench, and an opening of the trench in which the conductive region is formed is formed.
  • the part is preferably covered with an insulating layer using the opened masking layer as a pattern mask.
  • the masking layer self-aligned with the opening of the trench, that is, the opening of the masking layer and the opening of the trench match.
  • an insulating layer can be selectively formed only in the opening of the trench.
  • the insulating layer can be selectively formed, for example, when forming a trench power MOS transistor with a plurality of trenches, it is possible to miniaturize and increase the density of the trench power MOS transistor. Become. In other words, in the conventional trench power MOS transistor, it is difficult to increase the density because it is necessary to widen the interval between adjacent trenches and to form the source region separately corresponding to each trench. .
  • the first reason is that it is necessary to widen the interval between the trenches in consideration of the positional deviation of the pattern mask in the process of covering the opening of the trench with the insulating layer.
  • the second reason is to prevent a short circuit between the gate region and the source region due to incomplete insulation due to a displacement of the insulating layer or the like. In other words, there is no short circuit between the gate and source regions! As in the case of ⁇ ⁇ ⁇ , the source region is formed individually only in the ⁇ part of the trench. There was a need.
  • the insulating layer is surely formed in the opening of the trench by the self-alignment of the masking layer. Therefore, it is not necessary to widen the trench interval in consideration of the positional deviation of the pattern mask. As a result, it is possible to reduce the interval between the trenches. Furthermore, it is not necessary to form a connection with the source for each trench in consideration of poor insulation in the gate region. As a result, the source region can be formed over the entire surface of the silicon wafer and then patterned as a series of shapes covering a plurality of adjacent trenches. As a result, the trench power MOS transistor can be miniaturized and densified.
  • the masking layer is a layer made of silicon nitride.
  • the opening of the trench is covered with the insulating layer, peeling or the like hardly occurs, and the insulating layer can be effectively formed only on the opening of the trench.
  • the present invention provides a power IC comprising a layer formed by the same manufacturing process as a source region of a trench power MOS (Metal Oxide Semiconductor) transistor and a gate electrode of a surface layer channel CMOS (Complementary Metal Oxide Semiconductor) transistor (Integrated Circuit) devices, so that it is possible to manufacture power IC devices at low cost. Therefore, it can be applied to circuits that require switching at high voltage and high current.
  • MOS Metal Oxide Semiconductor
  • CMOS Complementary Metal Oxide Semiconductor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

 パワーICデバイスは、表層チャンネルCMOSトランジスタとトレンチパワーMOSトランジスタとが同一チップに形成されている。トレンチパワーMOSトランジスタのソース領域(14)は、表層チャンネルCMOSトランジスタのゲート電極(21a)と同じレベルに設けられている。これにより、トレンチパワーMOSトランジスタと表層チャンネルCMOSトランジスタとを同一チップに形成する場合に、製造コストを低減し得るパワーICデバイス及びその製造方法を提供する。

Description

明 細 書
パワー ICデバイス及びその製造方法
技術分野
[0001] 本発明は、電源供給、電源変換を行うための、高電圧、高電流でのスイッチング、 又はリレーとしての負荷スイッチングなどに主に用いられるトレンチパワー MOS (Met al Oxide Semiconductor)トランジスタと、例えばその制御用として用いられる CMOS ( Complementary Metal Oxide Semiconductor)トランジスタとが、同一チップ内に形成 されるパワー ICデバイスの構造及びその製造方法に関するものである。
[0002] ここで、トレンチパワー MOSトランジスタとは、チップの表面に形成されたトレンチ、 言い換えると、表面力も掘り込まれた形態の溝を用いて形成されたパワー MOSトラン ジスタを意味する。
[0003] また、パワー ICデバイスとは、パワー MOSトランジスタと CMOSトランジスタとが集 積されたデバイスを意味する。
背景技術
[0004] パワー IC (Integrated Circuit:半導体集積回路)デバイスは、パワー管理及びパヮ 一制御を行うので、高電流、高電圧の取扱いが可能なパワー MOS (Metal Oxide Se miconductor)トランジスタとその制御回路との集積によって進歩してきた。
[0005] 特に、 DMOS (Double Diffiised Metal Oxide Semiconductor:二重分散 MOS)トラ ンジスタは、電源供給やモータ制御で必要となるハイパワーを扱うことができるので、 有効なパワー MOSトランジスタとして興味を持たれている。
[0006] このパワー ICデバイスに関して、例えば、特許文献 1には、図 7に示すように、 DM OSトランジスタとその制御用として用いられる CMOSトランジスタとが集積されたパヮ 一 ICにつ!/、て開示されて!、る。
[0007] 上記パワー ICデバイスにおいては、集積効率の向上、言い換えると、シリコンゥェ ハ表面の有効利用をさらに進める目的で、 DMOSトランジスタなどのパワー MOSト ランジスタをトレンチパワー MOSトランジスタとすることが有用である。
[0008] ここで、上記トレンチパワー MOSトランジスタとは、チップの表面に形成されたトレン チ、言い換えると、表面力も掘り込まれた形態の溝を用いて形成されたパワー MOSト ランジスタを意味する。
[0009] このトレンチパワー MOSトランジスタは、特許文献 1に開示されているものと同様の デバイス構造に対しても適用することが可能である。すなわち、トレンチパワー MOS トランジスタとその制御用 COMSトランジスタとが同じチップに集積される構造が可能 である。
[0010] そして、パワー MOSトランジスタをトレンチパワー MOSトランジスタとすることによつ て、パワー ICの集積効率を高めることができる。その理由は、トレンチパワー MOSト ランジスタは、 DMOSトランジスタに比べ、シリコンウェハ表面の占有面積が小さいた めである。
[0011] 尚、他のパワー ICデバイスの構成としては、パワー MOSトランジスタと制御用 CM OSトランジスタとを同じチップの上に集積する上記構成とは異なり、製造コストを下げ ることを目的として、例えば、各々のトランジスタを別個のチップの上に形成し、その 後、同じパッケージに組み込む構成がある。
特許文献 1 :米国特許第 4795716号明細書(1989年 1月 3日特許)
発明の開示
[0012] し力しながら、上記従来のパワー ICデバイス及びその製造方法では、いずれの構 成にぉ 、ても、パワー ICデバイスの製造に要するコストが高 、と 、う問題がある。
[0013] 具体的には、制御用 CMOSトランジスタとトレンチパワー MOSトランジスタと力 各 々別々の製造工程によって製造されるため、パワー ICデバイスの製造コストが高くな るという問題である。
[0014] この問題は、各々のトランジスタが別個のチップの上に形成される場合は当然とし て、同じチップの上に形成される場合にも同様に発生する。
[0015] すなわち、各々のトランジスタが形成されるチップは同一であっても、その製造工程 の中で、両トランジスタの形成に共通に関与する工程 (共通工程)は従来なかった。 なぜなら、トレンチパワー MOSトランジスタと制御用 CMOSトランジスタとして一般的 に用いられる表層チャンネル CMOSトランジスタとは、その積層方法が異なっている ためである。ここで、表層チャンネル CMOSトランジスタとは、チャンネル電流力 チッ プ表面と平行な方向に流れる CMOSトランジスタを意味する。
[0016] 本発明は、上記の問題に鑑みてなされたものであり、その目的は、トレンチパワー MOSトランジスタと表層チャンネル CMOSトランジスタとを同一チップに形成する場 合に、製造コストを低減し得るパワー ICデバイス及びその製造方法を提供すること〖こ ある。
[0017] 本発明のパワー ICデバイスは、上記課題を解決するために、表層チャンネル CMO Sトランジスタとトレンチパワー MOSトランジスタとが同一チップに形成されたパワー I Cデバイスであって、上記トレンチパワー MOSトランジスタのソース領域は、上記表 層チャンネル CMOSトランジスタのゲート電極と同じレベルに設けられている。
[0018] また、本発明のパワー ICデバイスの製造方法は、上記課題を解決するために、表 層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一ウェハに 形成されるパワー ICデバイスの製造方法であって、上記表層チャンネル CMOSトラ ンジスタのゲート電極と上記トレンチパワー MOSトランジスタのソース領域とは、同一 製造工程によって形成される。
[0019] また、本発明のパワー ICデバイスの製造方法は、上記課題を解決するために、表 層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一ウェハに 形成されるパワー ICデバイスの製造方法であって、上記表層チャンネル CMOSトラ ンジスタの製造では、ウェハの表面層におけるトレンチのない部分に、該表面層と平 行となるように反転チャンネル領域を形成する工程を含み、上記トレンチパワー MO Sトランジスタの製造では、ウェハの表面層の一部にトレンチを形成する工程と、上記 トレンチの内部を埋めるようにゲート領域を形成する工程と、上記トレンチの横壁に反 転チャンネル領域を形成する工程とを含むとともに、上記表層チャンネル CMOSトラ ンジスタの製造における反転チャンネル領域の上層にゲート電極をさらに形成する 工程と、上記トレンチパワー MOSトランジスタの製造における上記ゲート領域及び反 転チャンネル領域の上層におけるウェハの表面層にソース領域をさらに形成するェ 程とを同一製造工程によって行う。
[0020] また、本発明のパワー ICデバイスは、上記課題を解決するために、表層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一チップに形成されたパ ヮー ICデバイスにおいて、上記トレンチパワー MOSトランジスタのソース領域と上記 表層チャンネル CMOSトランジスタのゲート電極とは、同一層にて形成されている。
[0021] また、本発明のパワー ICデバイスは、上記課題を解決するために、表層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一チップに形成されてい るパワー ICデバイスであって、上記表層チャンネル CMOSトランジスタは、チップの 表面層におけるトレンチのな 、部分に、該表面層と平行となるように形成された反転 チャンネル領域と、上記反転チャンネル領域の上層に形成されたゲート電極とを有 するとともに、上記トレンチパワー MOSトランジスタは、チップの表面層の一部に形 成されたトレンチの内部を埋めるように形成されたゲート領域と、上記トレンチの横壁 に形成された反転チャンネル領域と、上記ゲート領域及び反転チャンネル領域の上 層におけるチップの表面層に形成されたソース領域と、上記チップの裏面層に形成 されたドレイン電極とを有する一方、上記トレンチパワー MOSトランジスタのソース領 域と表層チャンネル CMOSトランジスタのゲート電極とは同一層にて形成されている
[0022] 上記の発明によれば、表層チャンネル CMOSトランジスタのゲート電極とトレンチパ ヮー MOSトランジスタのソース領域とが同じレベル、同一層、同一の製造工程によつ て形成されるので、製造工程数を少なくすることができ、パワー ICデバイスの製造コ ストを低減することができる。
[0023] したがって、トレンチパワー MOSトランジスタと表層チャンネル CMOSトランジスタと を同一チップに形成する場合に、製造コストを低減し得るパワー ICデバイス及びその 製造方法を提供することができる。
[0024] 本発明のさらに他の目的、特徴、及び優れた点は、以下に示す記載によって十分 わ力るであろう。また、本発明の利益は、添付図面を参照した次の説明で明白になる であろう。
図面の簡単な説明
[0025] [図 1(a)]本発明におけるパワー ICデバイスの実施の一形態を示すものであり、図 4 (d )に続く、パワー ICデバイスの製造工程を示す要部断面図である。
[図 1(b)]上記図 1 (a)に続く、パワー ICデバイスの製造工程を示す要部断面図である 圆 1(c)]上記図 1 (b)に続く、パワー ICデバイスの製造工程を示す要部断面図である [図 1(d)]上記図 1 (c)に続 パワー ICデバイスの製造工程を示す要部断面図である 圆 2]上記パワー ICデバイスの構成示す要部斜視図である。
[図 3(a)]上記パワー ICデバイスの製造工程における最初の工程を示す要部断面図 である。
[図 3(b)]上記図 3 (a)に続ぐパワー ICデバイスの製造工程を示す要部断面図である 圆 3(c)]上記図 3 (b)に続ぐパワー ICデバイスの製造工程を示す要部断面図である 圆 3(d)]上記図 3 (c)に続く、パワー ICデバイスの製造工程を示す要部断面図である
[図 4(a)]上記パワー ICデバイスの製造工程を示すものであり、図 3 (d)の続きの工程 を示す要部断面図である。
圆 4(b)]上記図 4 (a)に続く、パワー ICデバイスの製造工程を示す要部断面図である 圆 4(c)]上記図 4 (b)に続ぐパワー ICデバイスの製造工程を示す要部断面図である 圆 4(d)]上記図 4 (c)に続く、パワー ICデバイスの製造工程を示す要部断面図である
[図 5(a)]上記パワー ICデバイスの製造工程を示すものであり、図 1 (d)の続きの工程 を示す要部断面図である。
[図 5(b)]上記図 5 (a)に続ぐパワー ICデバイスの製造工程を示す要部断面図である 圆 5(c)]上記図 5 (b)に続く、パワー ICデバイスの製造工程を示す要部断面図である [図 5(d)]上記図 5 (c)に続ぐパワー ICデバイスの製造工程を示す要部断面図である
[図 6]上記パワー ICデバイスの制御回路を示すブロック図である
[図 7]従来の ICデバイスを示す要部断面図である。
符号の説明
1 ノ ヮ一 ICデバイス
2 シリコンウエノヽ (ウエノヽ)
2a チップ
2b ベース層
2c トップ層
3 トレンチ
10 トレンチパワー MOSトランジスタ
11 ゲート領域
11a ゲート電極
12 反転チャンネル領域
13 ドレイン領域
13a ドレイン電極
14 ソース領域
14a ソース電極
14b Nゥエル(NW)内ソース領域
15 Nゥエル(NW)
16 ゲート絶縁膜
17 パッド酸化膜
20 表層チャンネル CMOSトランジスタ
21a ゲート電極
22 反転チャンネル領域
23 ドレイン領域
23a ドレイン電極 24 ソース領域
24a ソース電極
25 高電圧 Nゥエル(NW)
26 pウエノレ(PW)
27 ゲート絶縁膜
30 TA領域
31 マスキング
32 選択酸化膜
33 ポリシリコン層 (保護層)
34 CVD酸化層
35 SiN層(マスキング層)
36 CVD酸化層
37 ポリシリコン
38 ポリシリコン選択酸ィ匕膜 (絶縁層)
39 マスキング
40 ポリシリコン層(同一製造工程によって形成された層)
41 マスキング
42 マスキング
43 マスキング
44 マスキング
46 金属電極
50 制御回路
51 温度検出回路
52 電流制御回路
53 トランジスタ
54 トランジスタ
発明を実施するための最良の形態
本発明の一実施形態について図 1ないし図 6に基づいて説明すれば、以下の通り である。
[0028] 本実施の形態のパワー IC (Integrated Circuit:半導体集積回路)デバイス 1は、図 2 に示すように、トレンチパワー MOS (Metal Oxide Semiconductor)トランジスタ 10と表 層チャンネノレ CMOS (Complementary Metal Oxide Semiconductor)トランジスタ 20と が同一チップ 2aに形成されている。
[0029] 上記トレンチパワー MOSトランジスタ 10は、チップ 2aの表面層の一部に形成され た例えば直方体形状のトレンチ 3を有しており、このトレンチ 3の内部を埋めるようにゲ ート領域 11が形成されている。また、上記トレンチ 3の横壁には反転チャンネル領域 12が形成されている。
[0030] さらに、上記チップ 2aの裏面層には、ドレイン電極 13aが形成されている一方、チッ プ 2aの表面層における、上記ゲート領域 11及び反転チャンネル領域 12の上層の表 面層にソース領域 14が形成されている。詳しくは、前記ソース領域 14は、上記反転 チャンネル領域 12の上層部分に形成された Nゥエル(NW: Nwell)内ソース領域 14b と一体となって、トレンチパワー MOSトランジスタ 10のソースとして機能する。
[0031] また、上記反転チャンネル領域 12となる Nゥエル (NW) 15の下層領域には、上記 ドレイン電極 13a〖こ至るまでドレイン領域 13が形成されている。そして、上記構造によ つて、トレンチパワー MOSトランジスタ 10のチャンネル電流は、上記反転チャンネル 領域 12を、チップ 2aの厚み方向に流れる。
[0032] 一方、上記表層チャンネル CMOSトランジスタ 20は、上記チップ 2aの表面層のトレ ンチ 3のな 、表面層に形成されて!、る。
[0033] ここで、この表層チャンネル CMOSトランジスタ 20は、従来の構造を有している。具 体的には、上記チップ 2aの表面層に、表面層とほぼ平行となるように反転チャンネル 領域 22が形成されている。そして、上記反転チャンネル領域 22の両端部には、ドレ イン領域 23とソース領域 24とが形成されている。また、上記反転チャンネル領域 22 の上層には、ゲート電極 21aが形成されている。
[0034] ここで、本実施の形態のパワー ICデバイス 1では、トレンチパワー MOSトランジスタ 10のソース領域 14と表層チャンネル CMOSトランジスタ 20のゲート電極 21aとが、 同一レベル、同一層、同一製造工程で形成された層からなっている。 [0035] 具体的には、トレンチパワー MOSトランジスタ 10のソース領域 14と表層チャンネル CMOSトランジスタ 20のゲート電極 21aとが、同一ポリシリコンの蒸着層である後述 するポリシリコン層 40にて形成されている。
[0036] 上記構成のパワー ICデバイス 1の製造方法について、図 3 (a)〜図 3 (d)、図 4 (a) 〜図 4 (d)、図 1 (a)〜図 1 (d)、図 5 (a)〜(d)に基づいて説明する。尚、ここでは、 P チャンネル型トランジスタの製造方法について示す力 必ずしもこれに限らず、 Nチヤ ンネル型トランジスタについてもほぼ同様の製造方法を用いることができる。また、本 実施の形態のトレンチパワー MOSトランジスタ 10及び表層チャンネル CMOSトラン ジスタ 20の形成には、従来の IC製造工程を適宜用いることができる。
[0037] まず、図 3 (a)に示すように、シリコンウェハ 2に P型の導電性を与えるために、ホウ 素をドープする。そのとき、上記シリコンウェハ 2に、厚み方向でキャリア濃度の異なる 2つの層、すなわち、ベース層 2bとその上層であるトップ層 2cとが形成されるようにド ープする。
[0038] 具体的には、上記ベース層 2bには、抵抗率が例えば 0. 001-0. 005 Ω 'cmとな るようにドープする。
[0039] 一方、上記トップ層 2cには、トレンチパワー MOSトランジスタ 10に要求される電気 特性によって決定される抵抗率 (Pepi)と厚み (Xepi)とを有するようにドープする。具 体的には、例えば、 Pチャンネル型のトレンチパワー MOSトランジスタ 10に要求され る破壊電圧が 80Vの場合には、上記トップ層 2cには抵抗率が 5 Ω 'cmになるように、 かつ深さが 10〜15 /ζ πιになるようにドープする。尚、本構成のトップ層 2cは、ェピタ キシャルな導電層として形成されて!、る。
[0040] 次に、シリコンウェハ 2の上記ェピタキシャルなトップ層 2cの表面の熱酸化を行い、 引き続いて、表層チャンネル CMOSトランジスタ 20用の高電圧 Nゥエル(High Volta ge Nwell:HNW) 25を形成する。具体的には、この高電圧 Nゥエル(HNW) 25は、 深さが 5〜8 mとなるようにリンをドープすることによって形成される。
[0041] 次に、表層チャンネル CMOSトランジスタ 20用の Pゥエル(PW: Pwell) 26を形成す る。具体的には、この Pゥエル(PW) 26は、上記高電圧 Nゥエル(HNW) 25の領域 内に、深さが 1. 5〜3 μ mで、ドープ濃度がおよそ 1〜3 X 1017atZcm3となるように ホウ素をドープすることによって形成される。
[0042] 次に、 Pチャンネル型のトレンチパワー MOSトランジスタ 10用の Nゥエル(NW) 15 を形成する。具体的には、シリコンウェハ 2の表面層の中で、トレンチパワー MOSトラ ンジスタ 10が形成される領域である TA (Trench Power MOS Transistor Area)領域 3 0のみが開口したマスキング 31を施した後、リンをドープする。詳細には、深さが 1. 5 〜3 /ζ πιで、ドープ濃度がおよそ 0. 5〜2 X 1017atZcm3となるようにリンがドープさ れる。
[0043] そして、上記高電圧 Nゥエル(HNW) 25、 Pゥエル (PW) 26及び Nゥエル(NW) 1 5をドープによって形成した後、 1050°Cでの熱処理によるドライブインを行い、最終 的なドープ領域を形成する。
[0044] 次に、パッド酸ィ匕膜 17を、厚みがおよそ 30nm以下となるように形成し、続いて、図 示しない窒化膜を、厚みがおよそ 120nm以下となるように形成する。
[0045] そして、上記 TA領域 30のみ開口していたマスキング 31を除去し、シリコンウェハ 2 の全表面を露出させる。すなわち、シリコンウェハ 2表面の中で、トレンチパワー MO Sトランジスタ 10及び表層チャンネル CMOSトランジスタ 20が形成される領域である アクティブエリアの全表面を開口する。
[0046] 引き続いて、選択酸化膜(Local Oxidation of Silicon: LOCOS) 32を形成する。具 体的には、この選択酸化膜 32は、その厚みがおよそ 300nm〜600nmとなるように 形成され、これによつて、表層チャンネル CMOSトランジスタ 20の素子分離を図る。 尚、この選択酸化膜 32の形成は、公知の手法で行うことが可能である。
[0047] この選択酸化膜 32の形成後、表層チャンネル CMOSトランジスタ 20のゲート絶縁 膜 27を形成する。具体的には、ゲート絶縁膜 27は、シリコンウェハ 2を熱酸ィ匕するこ とによって、駆動電圧によって決定される厚みである例えば 14〜20nmの厚みに形 成される。
[0048] そして、上記ゲート絶縁膜 27を保護するために、上記ゲート絶縁膜 27の上層であ つて、かつシリコンウェハ 2の全表面に、ポリシリコン層 33と CVD酸化層 34とを形成 する。具体的には、ポリシリコン層 33を、その厚みが 50〜: LOOnmとなるように形成し 、さらに、 CVD (Chemical Vapor Deposition)酸化層 34を、その厚みがおよそ 50nm となるように形成する。続いて、全表面に形成されたポリシリコン層 33及び CVD酸ィ匕 層 34のうち、シリコンウェハ 2の TA領域 30を覆う部分を除去する。この除去は、公知 手法である、フォトエッチングによるパターユングによって行う。
[0049] このパターユングによって、表層チャンネル CMOSトランジスタ 20の形成される領 域のみが、保護層としてのポリシリコン層 33によって覆われることになる。したがって、 表層チャンネル CMOSトランジスタ 20が保護されたままの状態において、トレンチパ ヮー MOSトランジスタ 10を形成することが可能となる。
[0050] 次に、図 3 (b)に示すように、上記パターユング後の CVD酸化層 34の上層に、シリ コンウェハ 2の表面の全面にわたって、厚みがおよそ 120nmのマスキング層としての SiN層 35を形成し、続いて厚みが 300nmの CVD酸化層 36を形成する。
[0051] 尚、この SiN層 35は、次に述べるトレンチ 3を形成するときにトレンチ 3とともにパタ 一ユングされる。そして、後に詳述するが、トレンチパワー MOSトランジスタ 10におけ るゲート領域 11の絶縁膜としてのポリシリコン選択酸ィ匕膜 38を形成するときに、自己 整合マスクとして作用する。
[0052] 次に、シリコンウェハ 2の表面層の TA領域 30に、公知のフォトエッチング技術によ つて、直方体形状のトレンチ 3を形成する。ここで、トレンチ 3とは、シリコンウェハ 2の 表面層から、シリコンウェハ 2の厚み方向に対して掘り込まれた溝形状のものを指す
[0053] ここで、このトレンチ 3の形成は、上記 SiN層 35及び CVD酸化層 36が形成された 後に行われる。したがって、 SiN層 35及び CVD酸ィ匕層 36は、トレンチ 3の開口部分 のみが除去される。結果として、トレンチ 3の開口部分と SiN層 35及び CVD酸ィ匕層 3 6が除去された部分とは、自己整合によって位置ずれを生じない。すなわち、 自己整 合とは、次工程において、トレンチパワー MOSトランジスタ 10におけるゲート領域 11 上にポリシリコン選択酸ィ匕膜 38を形成するときに、 SiN層 35の開口をマスキングとし て使用する場合に、前工程で、トレンチ 3を開口するときに SiN層 35を含めて開口す るので、トレンチ 3の開口と SiN層 35の開口とが自動的に一致することをいう。
[0054] 次に、図 3 (c)に示すように、上記トレンチ 3を形成した後、上記 CVD酸ィ匕層 36を取 り除く。引き続いて、トレンチ 3の横壁の表面粗さを低減することを目的として、ウエット 環境下、 1050°Cで、 200nmの厚みまで上記トレンチ 3の内表面の熱酸化を行い、 その後にこの熱酸ィ匕した層を除去する。
[0055] 次に、 Pチャンネル型のトレンチパワー MOSトランジスタ 10のゲート絶縁膜 16を形 成するために、トレンチ 3の内表面を酸ィ匕する。具体的には、公知の手法であるシリコ ン熱酸化、又はシリコン熱酸化と CVD酸化との併用によって上記酸化を行う。
[0056] このゲート絶縁膜 16の厚みは、トレンチパワー MOSトランジスタ 10に要求される電 圧条件及び電気特性の仕様によって決定される。例えば、 80Vの耐電圧が要求され る場合には、ゲート絶縁膜 16の厚みは 40〜80 mとされる。
[0057] 次に、図 3 (d)に示すように、上記トレンチ 3の内部に、前記ゲート領域 11 (図 2参照
)を形成する。具体的には、上記ゲート絶縁膜 16が形成されたトレンチ 3に、ポリシリ コン 37を充填し、続いて、 N型の導電性を発現させるために、 POC1によるドープを
3
行うことによって上記ゲート領域 11を形成する。
[0058] 次いで、トレンチ 3の上面からはみ出した上記ポリシリコン 37を除去することによって 、トレンチ 3の上端面を平坦ィ匕する。この平坦ィ匕は、例えば、エッチバック、化学的機 械的研磨(Chemical Mechanical Polishing: CMP)などの公知手法によって行うことが できる。
[0059] 次に、図 4 (a)に示すように、平坦ィ匕された上記ゲート領域 11の上層部を絶縁する 。具体的には、上記ゲート領域 11に充填されているポリシリコン 37の上層部を酸ィ匕 することによってポリシリコン選択酸ィ匕膜 38を形成し、それによつて上記ゲート領域 1 1を絶縁する。
[0060] ここで、この酸化は、上記 SiN層 35をマスクとして行うので、トレンチ 3とマスクである SiN層 35との自己整合によって、上記ゲート領域 11の上層部のみを選択的に酸ィ匕 することができる。
[0061] 次に、図 4 (b)に示すように、上記ポリシリコン選択酸ィ匕膜 38の近傍の前記 Nゥエル
(NW) 15 (図 3 (a)参照)に Nゥエル (NW)内ソース領域 14bを形成する。具体的に は、上記ゲート領域 11及び Nゥエル (NW) 15の上層部のみが開口したマスキング 3 9を形成した後、上記 Nゥエル (NW) 15のみに選択的にホウ素をドープすることによ つて、上記 Nゥエル(NW)内ソース領域 14bを形成する。 [0062] この Nゥエル(NW)内ソース領域 14bは、ソース領域 14の実質的な厚みを確保す るために行うものである。すなわち、上記ポリシリコン選択酸ィ匕膜 38を形成するときに 、 TA領域 30におけるシリコンウェハ 2の表面が侵食される場合があり、この侵食によ つてポリシリコン選択酸化膜 38及び Nゥエル (NW) 15上に形成するソース領域 14の 実質的な厚みが薄くなる場合がある。そこで、ソース領域 14の実質的な厚みを確保 するために、 Nゥエル (NW) 15の上層部分をソース領域 14として機能させるものであ る。
[0063] したがって、この Nゥエル (NW)内ソース領域 14bは、 Nゥエル(NW)内ソース領域 14bの上層にカ卩えて形成されるソース領域 14 (後に詳述する)、言い換えると、 Nゥェ ル (NW)内ソース領域 14bの上層に隆起する形で加えて形成されるソース領域 14と 一体となって機能する。
[0064] 次に、図 4 (c)〖こ示すように、上記ホウ素のドープの後、 Nゥエル(NW)内ソース領 域 14b上の表層酸ィ匕層を除去する。
[0065] 続いて、図 4 (d)に示すように、前記 TA領域 30 (図 3 (a)参照)以外のシリコンゥェ ノ、 2の表面層を覆っていた前記マスキング 39を除去する。
[0066] 次に、図 1 (a)に示すように、シリコンウェハ 2の全面にポリシリコン層 40を形成する
[0067] このポリシリコン層 40は、後のパターユングを経て、トレンチパワー MOSトランジス タ 10のソース領域 14及び表層チャンネル CMOSトランジスタ 20のゲート電極 21aと して機能する(図 2参照)。すなわち、本実施の形態では、トレンチパワー MOSトラン ジスタ 10のソース領域 14と表層チャンネル CMOSトランジスタ 20のゲート電極 21aと 力 シリコンウェハ 2の表層前面に設けた一の蒸着層によって形成されて!、る。
[0068] 次に、図 1 (b)に示すように、上記ポリシリコン層 40を用いて、トレンチパワー MOSト ランジスタ 10用のソース領域 14を形成する。具体的には、 TA領域 30以外の上記ポ リシリコン層 40をマスキング 41で覆い、 TA領域 30のポリシリコン層 40のみに選択的 にホウ素をドープする。そのときのドープ濃度は、例えば、 2 X 1015ionsZcm2とする
[0069] 次に、図 1 (c)〖こ示すように、上記ポリシリコン層 40を用いて、表層チャンネノレ CMO Sトランジスタ 20用のゲート電極 21aを形成する前段階としてのドープを行う。具体的 には、 TA領域 30のポリシリコン層 40をマスキング 42で覆い、覆われていないポリシリ コン層 40のみに選択的に 31P+イオン (原子量 31のリンイオンを示す)をドープする。 そのときのドープ濃度は、例えば、 2 X 1015ionsZcm2とする。
[0070] 次に、図 1 (d)に示すように、上記ポリシリコン層 40を、マスキング 43を用いてのフォ トエッチングによるパターニングによって、トレンチパワー MOSトランジスタ 10ソース 領域 14及び表層チャンネル CMOSトランジスタ 20のゲート電極 21aを形成する。
[0071] 上記のように、ポリシリコン層 40は、一の工程で形成された層でありながら、その部 位によって、トレンチパワー MOSトランジスタ 10のソース領域 14及び表層チャンネル CMOSトランジスタ 20のゲート電極 21aとして、 2つの異なる機能を有するように構成 されている。
[0072] これ以降、パワー ICデバイス 1完成までの工程は、公知の汎用的な手法で行うこと ができる。
[0073] まず、図 5 (a)に示すように、表層チャンネル CMOSトランジスタ 20の前記ソース領 域 24及びドレイン領域 23 (図 2参照)を形成する前段階として、必要に応じマスキン グ 44を施した後、前記ポリシリコン層 40 (図 1 (a)参照)を選択的にドープする。このド ープを、 N+及び P+について行うことによって、図 5 (b)に示すように、表層チャンネル CMOSトランジスタ 20及びトレンチパワー MOSトランジスタ 10が形成される。
[0074] 次に、図 5 (c)に示すように、公知の金属相互接続 45などの汎用技術を用いて、ト レンチパワー MOSトランジスタ 10のゲート電極 1 la (図 2参照)及びソース電極 14a、 並びに表層チャンネル CMOSトランジスタ 20のドレイン電極 23a及びソース電極 24a などの金属電極 46を形成する。
[0075] そして、図 5 (d)に示すように、表層に金属パッシベーシヨン層 47 (表面不働能化層 )を形成し、表面研磨及びバックメタライゼーシヨンなどを経てパワー ICデバイス 1が 完成する。
[0076] 次に、上記パワー ICデバイス 1における表層チャンネル CMOSトランジスタ 20とトレ ンチパワー MOSトランジスタ 10との関係について説明する。
[0077] 本実施の形態のパワー ICデバイス 1では、図 2に示すように、同一チップ 2aに表層 チャンネル CMOSトランジスタ 20とトレンチパワー MOSトランジスタ 10とが形成され ているが、この表層チャンネル CMOSトランジスタ 20は、トレンチパワー MOSトラン ジスタ 10の制御用として形成されている。
[0078] ここで、表層チャンネル CMOSトランジスタ 20が行うトレンチパワー MOSトランジス タ 10の制御の内容としては、例えば、電流制御、電圧制御及び温度制御がある。以 下、電流制御と温度制御とを例にとり、その具体例を示す。
[0079] 上記電流制御と温度制御とは、図 6に示すように、温度検出回路 51と電流制御回 路 52とからなる制御回路 50によって行われる。図 6はこの制御回路 50の回路図を示 す。この制御回路 50は、数アンペア力 数十アンペアの高電流スイッチングを行うト レンチパワー MOSトランジスタ(Ml) 10を制御するために形成されたものである。そ して、この制御回路 50は、過熱状態を検知する温度検出回路 51と、電流制御回路 5 2と、スイッチングを行うトランジスタ (M3) 53とを主な構成要素とする。そして、上記 制御回路 50に制御のための情報を供給する目的で、小型のトランジスタ (M2) 54が 、トレンチパワー MOSトランジスタ(Ml) 10と並列に配置されている。
[0080] 次に、上記制御回路 50の動作について説明する。トレンチパワー MOSトランジス タ(Ml) 10が負荷に電力を供給する間、上記トランジスタ(M2) 54力 トレンチパヮ 一 MOSトランジスタ(Ml) 10に流れる電流などを監視する。そして、トランジスタ(M 2) 54が異常電流や異常過熱状態を検出した場合、その情報が上記制御回路 50に 伝達される。前記情報を受けた制御回路 50は、この制御回路 50の中に形成された スイッチングのためのトランジスタ(M3) 53を作動させる。
[0081] 具体的には、トランジスタ(M3) 53によって、トレンチパワー MOSトランジスタ(Ml) 10をシャットダウンする。これによつて、トレンチパワー MOSトランジスタ(Ml) 10の 安全作動を確保することができる。
[0082] このように、本実施の形態のパワー ICデバイス 1では、表層チャンネル CMOSトラン ジスタ 20のゲート電極 21aとトレンチパワー MOSトランジスタ 10のソース領域 14とが 同じレベル、同一層、同一の製造工程によって形成されるので、製造工程数を少なく することができ、パワー ICデバイスの製造コストを低減することができる。言い換えると 、トレンチパワー MOSトランジスタ 10のソース領域 14と表層チャンネル CMOSトラン ジスタ 20のゲート電極 21aとが同じ蒸着層で形成されているので、両トランジスタの 基材であるシリコンウェハ 2とその製造工程の一部分とが共用されることによって、両 トランジスタの経済的な面での統合を図ることができる。この結果、トレンチパワー MO Sトランジスタ 10と表層チャンネル CMOSトランジスタ 20とが同一チップ 2a上に形成 される場合に、低コストなパワー ICデバイス 1を提供することができる。
[0083] したがって、トレンチパワー MOSトランジスタ 10と表層チャンネル CMOSトランジス タ 20とを同一チップに形成する場合に、製造コストを低減し得るパワー ICデバイス 1 及びその製造方法を提供することができる。
[0084] また、本実施の形態のパワー ICデバイス 1では、トレンチパワー MOSトランジスタ 1 0のソース領域 14と表層チャンネル CMOSトランジスタのゲート電極 21aとに用いら れる層が、アモルファスシリコン、ポリシリコン又はポリサイドのうちのいずれか一つに よって形成されているので、前記層の形成のとき、従来の IC製造技術を用いることが 可能となり、層の形成、層へのドープ及びエッチングによるパターン形成を容易に行 うことができる。さらに、上記の層は、熱安定性が高ぐ層形成時の制御が容易である ので、製造条件への制約を少なくすることができる。
[0085] また、本実施の形態のパワー ICデバイス 1では、トレンチパワー MOSトランジスタ 1 0は、 Pチャンネル型トランジスタであり、チップ 2aは、トップ層 2cと、その下層のベー ス層 2bと、さらにそのベース層 2bの下層に設けられたトレンチパワー MOSトランジス タ 10のドレイン電極 12aとを有し、トップ層 2cは P型のェピタキシャルな導電層力 な り、かつベース層 2bはトップ層 2cに比べてキャリア濃度が高 、P型の導電層からなつ ていることが好ましい。
[0086] これにより、 Pチャンネル型トランジスタのトレンチパワー MOSトランジスタ 10を備え たパワー ICデバイス 1を提供することができる。また、ドレイン電極 12aの上層のベー ス層 2bはトップ層 2cに比べてキャリア濃度が高い P型の導電層力もなつているので、 ドレイン電極 12aとの導電性が高まる。
[0087] また、本実施の形態のパワー ICデバイス 1では、トレンチパワー MOSトランジスタ 1 0は、 Nチャンネル型トランジスタであり、チップ 2aは、トップ層 2cと、その下層のベー ス層 2bと、さらにそのベース層 2bの下層に設けられたトレンチパワー MOSトランジス タ 10のドレイン電極 12aとを有し、トップ層 2cは N型のェピタキシャルな導電層力 な り、かつベース層 2bはトップ層 2cに比べてキャリア濃度が高 、N型の導電層からなつ て 、るとすることができる。
[0088] これにより、 Nチャンネル型トランジスタのトレンチパワー MOSトランジスタ 10を備え たパワー ICデバイス 1を提供することができる。また、ドレイン電極 12aの上層のベー ス層 2bはトップ層 2cに比べてキャリア濃度が高い N型の導電層からなっているので、 ドレイン電極 12aとの導電性が高まる。
[0089] また、本実施の形態のパワー ICデバイス 1では、表層チャンネル CMOSトランジス タ 20は、トレンチパワー MOSトランジスタ 10の制御用として同一チップ 2aに形成さ れているので、一つのチップ 2aのみで、トレンチパワー MOSトランジスタ 10の安全な 作動を確保することができる。
[0090] また、本実施の形態のパワー ICデバイス 1の製造方法では、トレンチパワー MOSト ランジスタ 10の製造が行われる間、表層チャンネル CMOSトランジスタ 20の表面が 保護されているので、製造工程への制約が少なくなり、製造工程の簡素化を図ること ができる。さらに、表層チャンネル CMOSトランジスタ 20力 トレンチパワー MOSトラ ンジスタ 10が製造される間に損傷を受けることが少なくなり、パワー ICデバイス 1の信 頼性を向上させることができる。例えば、トレンチパワー MOSトランジスタ 10が形成さ れる間に行われる条件の厳しいドライエッチングなどによって、表層チャンネル CMO Sトランジスタ 20の、ゲート絶縁膜 27やその下層にある反転チャンネル領域 22など が汚染されることを防ぐことができる。
[0091] また、本実施の形態のパワー ICデバイス 1の製造方法では、保護層は、ポリシリコン 層 33からなつていることが好ましい。これにより、保護層の熱安定性が高ぐトレンチ パワー MOSトランジスタ 10が形成される間、確実に表層チャンネル CMOSトランジ スタ 20を保護することができる。
[0092] また、本実施の形態のパワー ICデバイス 1の製造方法では、トレンチの開口部 3を 絶縁層で覆うとき、トレンチ 3の開口部と自己整合した SiN層 35、つまり SiN層 35の 開口とトレンチ 3の開口部とがー致するマスキング層をパターンマスクとして用いるの で、トレンチ 3の開口部のみに選択的に絶縁層を形成することができる。 [0093] そして、上記絶縁層を選択的に形成することができるので、例えば、複数のトレンチ 3を伴うトレンチパワー MOSトランジスタ 10を形成する場合、トレンチパワー MOSトラ ンジスタ 10の微細化及び高密度化が可能となる。すなわち、マスキング層の自己整 合によって、絶縁層がトレンチ 3の開口部に確実に形成される。したがって、パターン マスクの位置ずれを考慮して、トレンチの間隔を広くする必要がない。
[0094] その結果、トレンチの間隔を狭くすることが可能である。さらに、ゲート領域 11の絶 縁不良を考慮して、トレンチ 3毎にソースとの接続を形成する必要がない。したがって 、ソース領域 14をシリコンウェハ 2表面の全面にわたって形成し、その後、近接する 複数のトレンチ 3を覆う一連の形状としてパターユングして形成することができる。以 上の結果、トレンチパワー MOSトランジスタ 10の微細化、高密度化が可能となる。
[0095] また、本実施の形態のパワー ICデバイス 1の製造方法では、マスキング層が、窒化 珪素からなる層であることが好ましい。これにより、トレンチ 3の開口部を絶縁層で覆う とき、剥離などを生じることが少なぐ効果的にトレンチ 3の開口部のみに絶縁層を形 成することができる。
[0096] 尚、本発明は上述した実施の形態に限定されるものではなぐ請求項に示した範囲 で種々の変更が可能である。すなわち、請求項に示した範囲で適宜変更した技術的 手段を組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる
[0097] 例えば、本発明のパワー ICデバイス 1のトレンチ 3は、上記実施の形態に記載する ものに限定されない。例えば、トレンチ 3の個数は限定されることなぐ一つのトレンチ パワー MOSトランジスタ 10に対して形成されるトレンチ 3の個数は、 1個でも複数個 でもよい。好ましくは、ドレイン領域 13を流れる電流を確保する点とパワー ICデバイス 1を高密度化する点とを両立させるという観点から、 3から 5個とされる。
[0098] また、トレンチパワー MOSトランジスタ 10のソース領域 14と表層チャンネル CMOS トランジスタ 20のゲート電極 21aとを形成する材料は、特に限定されるものではない。 例えば、公知の IC製造技術を用いることが可能であるなどの点力もアモルファスシリ コン、ポリシリコン又はポリサイドなどが好ましい。
[0099] さらには、およそ 600°C以上に過熱することによって、ェピタキシャルシリコンに成長 しうるという点からは、アモルファスシリコンを用いることができる。
[0100] 一方、およそ 550°Cで制御性よく CVD (Chemical Vapor Deposition:化学的蒸着) によって容易に形成できるという点、並びに上記ソース領域 14及びゲート電極 21aに 対しての要求特性を満たすという点からは、ポリシリコンを用いることもできる。
[0101] 一方、上記ソース領域 14及びゲート電極 21aに対しての要求特性を満たすという 点からは、ポリシリサイドを用いることもできる。ここで、ポリシリサイドとは、ボトム層とし てのポリシリコン層と、トップ層としてのタングステンシリサイド (WSix)層とを有する積 層体である。
[0102] 以上のように、本発明のパワー ICデバイスでは、前記同一層にて形成されたトレン チパワー MOSトランジスタのソース領域、及び表層チャンネル CMOSトランジスタの ゲート電極は、アモルファスシリコン、ポリシリコン又はポリサイドのうちのいずれか一 つによって形成されて 、ることが好まし!/、。
[0103] 上記の発明によれば、トレンチパワー MOSトランジスタのソース領域と表層チャン ネル CMOSトランジスタのゲート電極とに用いられる層力 アモルファスシリコン、ポリ シリコン又はポリサイドのうちのいずれか一つによって形成されているので、前記層の 形成のとき、従来の IC製造技術を用いることが可能となり、層の形成、層へのドープ 及びエッチングによるパターン形成を容易に行うことができる。さらに、上記の層は、 熱安定性が高ぐ層形成時の制御が容易であるので、製造条件への制約を少なくす ることがでさる。
[0104] また、本発明のパワー ICデバイスでは、前記トレンチパワー MOSトランジスタは、 P チャンネル型トランジスタであり、前記チップは、トップ層と、その下層のベース層と、 さらにそのベース層の下層に設けられたトレンチパワー MOSトランジスタのドレイン 電極とを有し、上記トップ層は P型のェピタキシャルな導電層力 なり、かつ上記べ一 ス層は上記トップ層に比べてキャリア濃度が高 、P型の導電層力 なって 、ることが 好ましい。
[0105] これにより、 Pチャンネル型トランジスタのトレンチパワー MOSトランジスタを備えた パワー ICデバイスを提供することができる。また、ドレイン電極の上層のベース層はト ップ層に比べてキャリア濃度が高 、P型の導電層力 なって 、るので、ドレイン電極と の導電性が高まる。
[0106] また、本発明のパワー ICデバイスでは、前記トレンチパワー MOSトランジスタは、 N チャンネル型トランジスタであり、前記チップは、トップ層と、その下層のベース層と、 さらにそのベース層の下層に設けられたトレンチパワー MOSトランジスタのドレイン 電極とを有し、上記トップ層は N型のェピタキシャルな導電層力もなり、かつ上記べ一 ス層は上記トップ層に比べてキャリア濃度が高 、N型の導電層力もなつて 、ることが 好ましい。
[0107] これにより、 Nチャンネル型トランジスタのトレンチパワー MOSトランジスタを備えた パワー ICデバイスを提供することができる。また、ドレイン電極の上層のベース層はト ップ層に比べてキャリア濃度が高!、N型の導電層力もなつて 、るので、ドレイン電極と の導電性が高まる。
[0108] また、本発明のパワー ICデバイスでは、前記表層チャンネル CMOSトランジスタは 、トレンチパワー MOSトランジスタの制御用として形成されて!、ることが好まし!/、。
[0109] 上記の発明によれば、表層チャンネル CMOSトランジスタがトレンチパワー MOSト ランジスタの制御用として同一チップに形成されているので、一つのチップのみで、ト レンチパワー MOSトランジスタの安全な作動を確保することができる。
[0110] また、本発明のパワー ICデバイスの製造方法では、前記表層チャンネル CMOSト ランジスタは、反転チャンネル領域の上層にゲート絶縁膜を形成する工程を含むとと もに、上記表層チャンネル CMOSトランジスタのゲート絶縁膜を形成した後、前記ト レンチパワー MOSトランジスタの製造を行う間、該表層チャンネル CMOSトランジス タの上層を保護層によって保護することが好ま 、。
[0111] 上記の発明によれば、トレンチパワー MOSトランジスタの製造が行われる間、表層 チャンネル CMOSトランジスタの表面が保護されて 、るので、製造工程への制約が 少なくなり、製造工程の簡素化を図ることができる。さらに、表層チャンネル CMOSト ランジスタが、トレンチパワー MOSトランジスタが製造される間に損傷を受けることが 少なくなり、パワー ICデバイスの信頼性を向上させることができる。例えば、トレンチパ ヮー MOSトランジスタが形成される間に行われる条件の厳しいドライエッチングなど によって、表層チャンネル CMOSトランジスタの、ゲート酸化膜やその下層にあるチ ヤンネル領域などが汚染されることを防ぐことができる。
[0112] また、本発明のパワー ICデバイスの製造方法では、前記保護層は、ポリシリコン層 力らなって!/、ることが好まし!/、。
[0113] これにより、保護層の熱安定性が高ぐトレンチパワー MOSトランジスタが形成され る間、確実に表層チャンネル CMOSトランジスタを保護することができる。
[0114] また、本発明のパワー ICデバイスの製造方法では、前記表層チャンネル CMOSト ランジスタのゲート絶縁膜を形成し、かつ該表層チャンネル CMOSトランジスタの上 層を保護層にて保護した後、前記トレンチパワー MOSトランジスタの製造を行う場合 に、前記ウェハの表面層の一部にトレンチを形成する工程においては、上記トレンチ を形成する前に、ウェハの表面にマスキング層を形成し、その後、マスキング層の上 力 ウェハの表面にトレンチを形成するとともに、上記トレンチの内部を埋めるように ゲート領域を形成する工程においては、上記トレンチの内部に導電領域を形成し、 該導電領域が形成されたトレンチの開口部を、上記開口したマスキング層をパターン マスクとして使用して絶縁層で覆うことが好ましい。
[0115] 上記の発明によれば、トレンチの開口部を絶縁層で覆うとき、トレンチの開口部と自 己整合したマスキング層、つまりマスキング層の開口とトレンチの開口部とがー致する マスキング層をパターンマスクとして用いるので、トレンチの開口部のみに選択的に 絶縁層を形成することができる。
[0116] そして、上記絶縁層を選択的に形成することができるので、例えば、複数のトレンチ を伴うトレンチパワー MOSトランジスタを形成する場合、トレンチパワー MOSトランジ スタの微細化及び高密度化が可能となる。すなわち、従来のトレンチパワー MOSトラ ンジスタでは、近接するトレンチの間隔を広くする必要があり、かつソース領域を各々 のトレンチに対応して別個に形成する必要があるため高密度化が困難であった。第 一の理由は、トレンチの開口部を絶縁層で覆う工程でのパターンマスクの位置ずれ を考慮して、トレンチの間隔を広くする必要があるためである。そして、第二の理由は 、絶縁層の位置ずれなどによって絶縁が不完全であることに起因する、ゲート領域と ソース領域との短絡を防止するためである。言い換えると、ゲート領域とソース領域と の短絡が発生しな!ヽように、トレンチのな ヽ部分のみに個別にソース領域を形成する 必要があった。
[0117] これに対して、本発明では、上記マスキング層の自己整合によって、絶縁層がトレ ンチの開口部に確実に形成される。したがって、パターンマスクの位置ずれを考慮し て、トレンチの間隔を広くする必要がない。その結果、トレンチの間隔を狭くすることが 可能である。さらに、ゲート領域の絶縁不良を考慮して、トレンチ毎にソースとの接続 を形成する必要がない。その結果、ソース領域をシリコンウェハ表面の全面にわたつ て形成し、その後、近接する複数のトレンチを覆う一連の形状としてパターユングして 形成することができる。以上の結果、トレンチパワー MOSトランジスタの微細化、高密 度化が可能となる。
[0118] また、本発明のパワー ICデバイスの製造方法では、前記マスキング層が、窒化珪 素からなる層であることが好まし 、。
[0119] これにより、トレンチの開口部を絶縁層で覆うとき、剥離などを生じることが少なぐ 効果的にトレンチの開口部のみに絶縁層を形成することができる。
産業上の利用可能性
[0120] 本発明は、同一製造工程によって形成された層を、トレンチパワー MOS (Metal Ox ide Semiconductor)トランジスタのソース領域及び表層チャンネル CMOS (Compleme ntary Metal Oxide Semiconductor)トランジスタのゲート電極として備えるパワー IC (In tegrated Circuit)デバイスを提供するものであるので、低コストでのパワー ICデバイス の製造を可能とする。したがって、高電圧、高電流でのスイッチングが必要な回路な どに適用できる。

Claims

請求の範囲
[1] 表層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一チッ プに形成されたパワー ICデバイスであって、
上記トレンチパワー MOSトランジスタのソース領域は、上記表層チャンネル CMOS トランジスタのゲート電極と同じレベルに設けられていることを特徴とするパワー ICデ バイス。
[2] 表層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一チッ プに形成されたパワー ICデバイスであって、
上記トレンチパワー MOSトランジスタのソース領域と上記表層チャンネル CMOSト ランジスタのゲート電極とは、同一層にて形成されて 、ることを特徴とするパワー ICデ バイス。
[3] 表層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一チッ プに形成されているパワー ICデバイスであって、
上記表層チャンネル CMOSトランジスタは、
チップの表面層におけるトレンチのな 、部分に、該表面層と平行となるように形成さ れた反転チャンネル領域と、
上記反転チャンネル領域の上層に形成されたゲート電極とを有するとともに、 上記トレンチパワー MOSトランジスタは、
チップの表面層の一部に形成されたトレンチの内部を埋めるように形成されたゲー ト領域と、
上記トレンチの横壁に形成された反転チャンネル領域と、
上記ゲート領域及び反転チャンネル領域の上層におけるチップの表面層に形成さ れたソース領域と、
上記チップの裏面層に形成されたドレイン電極とを有する一方、
上記トレンチパワー MOSトランジスタのソース領域と表層チャンネル CMOSトラン ジスタのゲート電極とは同一層にて形成されていることを特徴とするパワー ICデバイ ス。
[4] 前記同一層にて形成されたトレンチパワー MOSトランジスタのソース領域、及び表 層チャンネル CMOSトランジスタのゲート電極は、アモルファスシリコン、ポリシリコン 又はポリサイドのうちのいずれか一つによって形成されていることを特徴とする請求項 1、 2又は 3記載のパワー ICデバイス。
[5] 前記トレンチパワー MOSトランジスタは、 Pチャンネル型トランジスタであり、
前記チップは、トップ層と、その下層のベース層と、さらにそのベース層の下層に設 けられたトレンチパワー MOSトランジスタのドレイン電極とを有し、
上記トップ層は P型のェピタキシャルな導電層力 なり、かつ上記ベース層は上記ト ップ層に比べてキャリア濃度が高 、P型の導電層からなって 、ることを特徴とする請 求項 1、 2又は 3記載のパワー ICデバイス。
[6] 前記トレンチパワー MOSトランジスタは、 Nチャンネル型トランジスタであり、
前記チップは、トップ層と、その下層のベース層と、さらにそのベース層の下層に設 けられたトレンチパワー MOSトランジスタのドレイン電極とを有し、
上記トップ層は N型のェピタキシャルな導電層からなり、かつ上記ベース層は上記ト ップ層に比べてキャリア濃度が高 、N型の導電層からなって 、ることを特徴とする請 求項 1、 2又は 3記載のパワー ICデバイス。
[7] 前記表層チャンネル CMOSトランジスタは、トレンチパワー MOSトランジスタの制 御用として形成されていることを特徴とする請求項 1、 2又は 3記載のパワー ICデバイ ス。
[8] 表層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一ゥェ ハに形成されるパワー ICデバイスの製造方法において、
上記表層チャンネル CMOSトランジスタのゲート電極と上記トレンチパワー MOSト ランジスタのソース領域とは、同一製造工程によって形成されることを特徴とするパヮ 一 ICデバイスの製造方法。
[9] 表層チャンネル CMOSトランジスタとトレンチパワー MOSトランジスタとが同一ゥェ ハに形成されるパワー ICデバイスの製造方法であって、
上記表層チャンネル CMOSトランジスタの製造では、
ウェハの表面層におけるトレンチのない部分に、該表面層と平行となるように反転 チャンネル領域を形成する工程を含み、 上記トレンチパワー MOSトランジスタの製造では、
ウェハの表面層の一部にトレンチを形成する工程と、
上記トレンチの内部を埋めるようにゲート領域を形成する工程と、
上記トレンチの横壁に反転チャンネル領域を形成する工程とを含むとともに、 上記表層チャンネル CMOSトランジスタの製造における反転チャンネル領域の上 層にゲート電極をさらに形成する工程と、上記トレンチパワー MOSトランジスタの製 造における上記ゲート領域及び反転チャンネル領域の上層におけるウェハの表面 層にソース領域をさらに形成する工程とを同一製造工程によって行うことを特徴とす るパワー ICデバイスの製造方法。
[10] 前記表層チャンネル CMOSトランジスタは、反転チャンネル領域の上層にゲート絶 縁膜を形成する工程を含むとともに、
上記表層チャンネル CMOSトランジスタのゲート絶縁膜を形成した後、前記トレン チパワー MOSトランジスタの製造を行う間、該表層チャンネル CMOSトランジスタの 上層を保護層によって保護することを特徴とする請求項 8又は 9記載のパワー ICデ バイスの製造方法。
[11] 前記保護層は、ポリシリコン層からなっていることを特徴とする請求項 10記載のパヮ 一 ICデバイスの製造方法。
[12] 前記表層チャンネル CMOSトランジスタのゲート絶縁膜を形成し、かつ該表層チヤ ンネル CMOSトランジスタの上層を保護層にて保護した後、前記トレンチパワー MO
Sトランジスタの製造を行う場合に、
前記ウェハの表面層の一部にトレンチを形成する工程においては、上記トレンチを 形成する前に、ウェハの表面にマスキング層を形成し、その後、マスキング層の上か らウェハの表面にトレンチを形成するとともに、
上記トレンチの内部を埋めるようにゲート領域を形成する工程においては、上記トレ ンチの内部に導電領域を形成し、該導電領域が形成されたトレンチの開口部を、上 記開口したマスキング層をパターンマスクとして使用して絶縁層で覆うことを特徴とす る請求項 10記載のパワー ICデバイスの製造方法。
[13] 前記マスキング層が、窒化珪素からなる層であることを特徴とする請求項 12記載の パワー ICデバイスの製造方法。
PCT/JP2007/055622 2006-04-06 2007-03-20 パワーicデバイス及びその製造方法 WO2007119441A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN2007800119818A CN101416313B (zh) 2006-04-06 2007-03-20 功率ic器件及其制造方法
US12/086,257 US8299525B2 (en) 2006-04-06 2007-03-20 Power IC device and method for manufacturing same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-105700 2006-04-06
JP2006105700A JP4087416B2 (ja) 2006-04-06 2006-04-06 パワーicデバイス及びその製造方法

Publications (1)

Publication Number Publication Date
WO2007119441A1 true WO2007119441A1 (ja) 2007-10-25

Family

ID=38609229

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/055622 WO2007119441A1 (ja) 2006-04-06 2007-03-20 パワーicデバイス及びその製造方法

Country Status (6)

Country Link
US (1) US8299525B2 (ja)
JP (1) JP4087416B2 (ja)
KR (1) KR100976108B1 (ja)
CN (1) CN101416313B (ja)
TW (1) TWI351760B (ja)
WO (1) WO2007119441A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100072624A1 (en) * 2008-09-19 2010-03-25 United Microelectronics Corp. Metal interconnection
US9111795B2 (en) 2011-04-29 2015-08-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with capacitor connected to memory element through oxide semiconductor film
JP5870672B2 (ja) * 2011-12-19 2016-03-01 住友電気工業株式会社 半導体装置
DE102012105162B4 (de) * 2012-06-14 2017-02-02 Infineon Technologies Austria Ag Integriertes Leistungshalbleiterbauelement, Herstellungsverfahren dafür und Chopperschaltung mit integriertem Halbleiterbauelement
KR102089048B1 (ko) * 2014-02-10 2020-03-13 한국전자통신연구원 반도체 소자 및 그 제조 방법
DE102014112823B4 (de) * 2014-09-05 2016-07-21 Infineon Technologies Ag Halbleiterschalter mit integriertem Temperatursensor
DE102014019788B3 (de) 2014-09-05 2019-08-08 Infineon Technologies Ag Trench-Transistor mit durch Trenches gerouteter Verdrahtung

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4973982A (ja) * 1972-11-16 1974-07-17
JPH0778986A (ja) * 1993-09-09 1995-03-20 Nec Corp 半導体装置の製造方法
JPH09129868A (ja) * 1995-10-30 1997-05-16 Nec Corp 半導体装置及びその製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4764480A (en) * 1985-04-01 1988-08-16 National Semiconductor Corporation Process for making high performance CMOS and bipolar integrated devices on one substrate with reduced cell size
US4795716A (en) 1987-06-19 1989-01-03 General Electric Company Method of making a power IC structure with enhancement and/or CMOS logic
US5306940A (en) * 1990-10-22 1994-04-26 Nec Corporation Semiconductor device including a locos type field oxide film and a U trench penetrating the locos film
DE69324864T2 (de) * 1992-08-21 1999-10-07 St Microelectronics Inc Verfahren zur Herstellung einer Halbleiter-Speicherstruktur vom vertikalen Typ und nach dem Verfahren hergestellte Struktur
JPH08213607A (ja) 1995-02-08 1996-08-20 Ngk Insulators Ltd 半導体装置およびその製造方法
JP3414158B2 (ja) 1996-09-17 2003-06-09 株式会社豊田中央研究所 絶縁ゲート型半導体装置およびその製造方法
US6621121B2 (en) * 1998-10-26 2003-09-16 Silicon Semiconductor Corporation Vertical MOSFETs having trench-based gate electrodes within deeper trench-based source electrodes
GB9921068D0 (en) * 1999-09-08 1999-11-10 Univ Montfort Bipolar mosfet device
DE10162578A1 (de) 2001-12-19 2003-08-21 Infineon Technologies Ag Schicht-Anordnung, Speicherzelle, Speicherzellen-Anordnung und Verfahren zum Herstellen einer Schicht-Anordnung
AU2003288446A1 (en) * 2002-12-10 2004-06-30 Power Electronics Design Centre Power integrated circuits
DE102004024885B4 (de) * 2004-05-19 2007-09-06 Infineon Technologies Ag Halbleiterbauelement und Verfahren zu dessen Herstellung
EP1617476A3 (en) * 2004-07-16 2007-12-26 Power Electronics Design Centre Vertical integration in power integrated circuits
CN1812127A (zh) * 2004-12-14 2006-08-02 松下电器产业株式会社 纵型栅极半导体装置及其制造方法
JP4973982B2 (ja) 2007-01-10 2012-07-11 株式会社安川電機 ガルバノスキャナシステムおよび制御方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4973982A (ja) * 1972-11-16 1974-07-17
JPH0778986A (ja) * 1993-09-09 1995-03-20 Nec Corp 半導体装置の製造方法
JPH09129868A (ja) * 1995-10-30 1997-05-16 Nec Corp 半導体装置及びその製造方法

Also Published As

Publication number Publication date
US8299525B2 (en) 2012-10-30
CN101416313B (zh) 2010-12-01
TWI351760B (en) 2011-11-01
TW200810108A (en) 2008-02-16
KR100976108B1 (ko) 2010-08-16
US20090273027A1 (en) 2009-11-05
KR20080086474A (ko) 2008-09-25
JP4087416B2 (ja) 2008-05-21
CN101416313A (zh) 2009-04-22
JP2007281195A (ja) 2007-10-25

Similar Documents

Publication Publication Date Title
JP5550444B2 (ja) 半導体装置の製造方法
US8617940B2 (en) SOI device with a buried insulating material having increased etch resistivity
JP7436489B2 (ja) ディープトレンチ絶縁及びトレンチコンデンサを備える半導体デバイス
US8809991B2 (en) Semiconductor devices including bipolar transistors, CMOS transistors and DMOS transistors, and methods of manufacturing the same
JP6213006B2 (ja) 半導体装置
WO2007119441A1 (ja) パワーicデバイス及びその製造方法
JPWO2006046442A1 (ja) 半導体装置及びその製造方法
US7902595B2 (en) Power IC device and method of manufacturing same
US8344454B2 (en) Semiconductor device
US20060284260A1 (en) Vertical diode formation in SOI application
US8643093B2 (en) Semiconductor device and method of manufacturing the same
US8664049B2 (en) Semiconductor element formed in a crystalline substrate material and comprising an embedded in situ doped semiconductor material
US20060284278A1 (en) Area diode formation in SOI application
US20120235245A1 (en) Superior integrity of high-k metal gate stacks by reducing sti divots by depositing a fill material after sti formation
CN102856201A (zh) Mosfet及其制造方法
JP4304779B2 (ja) 半導体装置およびその製造方法
JP6292041B2 (ja) 半導体装置及びその製造方法
US10340291B2 (en) Semiconductor device
JP6354381B2 (ja) 半導体装置及びその製造方法
JP2007053399A (ja) 半導体装置
JP2013110149A (ja) 半導体装置およびその製造方法
JP2009070949A (ja) 半導体装置の製造方法及び半導体装置
JP2012151230A (ja) 保護素子及び保護素子を備えた半導体装置
JP2003273351A (ja) 半導体装置およびその製造方法
JP2001358336A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07739065

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 12086257

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1020087015513

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 200780011981.8

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 07739065

Country of ref document: EP

Kind code of ref document: A1