WO2007091533A1 - 携帯通信端末、及び通信方法 - Google Patents

携帯通信端末、及び通信方法 Download PDF

Info

Publication number
WO2007091533A1
WO2007091533A1 PCT/JP2007/051966 JP2007051966W WO2007091533A1 WO 2007091533 A1 WO2007091533 A1 WO 2007091533A1 JP 2007051966 W JP2007051966 W JP 2007051966W WO 2007091533 A1 WO2007091533 A1 WO 2007091533A1
Authority
WO
WIPO (PCT)
Prior art keywords
intermittent
communication
program
internal memory
control device
Prior art date
Application number
PCT/JP2007/051966
Other languages
English (en)
French (fr)
Inventor
Kenichi Katou
Original Assignee
Nec Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nec Corporation filed Critical Nec Corporation
Priority to US12/161,535 priority Critical patent/US8391931B2/en
Priority to JP2007557836A priority patent/JP4867921B2/ja
Priority to CN200780003353.5A priority patent/CN101375530B/zh
Priority to EP07708084A priority patent/EP1983663A4/en
Publication of WO2007091533A1 publication Critical patent/WO2007091533A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0261Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
    • H04W52/0274Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/656Updates while running
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Definitions

  • the present invention relates to a mobile communication terminal and a communication method, and more particularly to a mobile communication terminal and a communication method for performing a communication operation by switching between a normal communication operation and an intermittent reception operation.
  • a terminal device equipped with a twin CPU which CPU performs what processing differs for each terminal.
  • a mobile phone equipped with a twin CPU that operates on the baseband chip side as before, with operations that require high-speed processing such as video processing and Java (registered trademark) operations performed on the application CPU.
  • video processing and Java registered trademark
  • the intermittent reception function has begun to be widely adopted with the aim of reducing power consumption during standby. Intermittent reception repeats the reception state (wake-up mode) and power-saving state (sleep mode) for a predetermined period, receives signals from other communication devices only during wake-up mode, and during sleep mode This technology stops receiving.
  • the following technologies are disclosed as conventional technologies related to intermittent reception.
  • Japanese Patent Laid-Open No. 2002-368676 discloses an intermittent reception method that operates the system clock generation unit during normal operation and stops the system clock generation unit during sleep to reduce power consumption. It is written.
  • Japanese Patent Laid-Open No. 2003-196097 discloses that the table ROM saved in the backup memory at the time of intermittent operation power-on is loaded into the table data storage means, thereby shortening the time for reading from the boot ROM by the intermittent operation.
  • FIG. 9 is a block diagram showing a configuration according to the prior art of a mobile communication terminal 1100 (for example, a mobile phone) using a twin CPU.
  • a method of using a program hereinafter referred to as an intermittent operation program for performing an intermittent reception operation in portable communication terminal 1100 according to the prior art will be described.
  • a mobile communication terminal 1100 includes an application-side chip that executes various application processes other than communication processes, and a communication-side chip that executes communication processes.
  • the application-side chip consists of an application CPU 1110 and a memory interface.
  • a case (1) 1120, ROM 1130, RAMI 140, and ACPU interface (iZ F) 1150 are provided.
  • the communication chip includes a communication CPU 1200, an internal memory 1210, a memory interface (I / F) 1220, a RAM 1230, a CCPU interface (iZF) 1240, a control interface (IZF) 1260, and an LSI 1270. .
  • the application CPU 1110 controls the memory I / F 1120 to acquire and execute an application program in the ROM 1130 or the RAM 140. At this time, a part of the application program in the ROM 1130 is temporarily stored in the RAMI 140, an application program that also uses the RAMI 140 power is acquired, and the application is executed.
  • the AC PU IZFI 150 is connected to the communication-side CCPU IZF 1240, and executes data exchange between the application-side chip and the communication-side chip under the control of the application CPU 1110 or the control from the CCPU IF 1240. For example, the mail data created by the mail creation process is transferred to the communication side chip via the ACPU IZF 1150 and transmitted to the outside by the communication process of the communication CPU 1200.
  • Communication CPU 1200 controls LSI 1270 via control IZF 1260 to perform communication operation. At this time, the communication CPU 1200 executes writing or reading of data or a program with respect to the internal memory 1210 or the RAMI 230 according to a control signal.
  • the memory IZF1220 executes writing or reading of data and programs to / from the RAM 1230 in accordance with control signals from the communication CPU 1200 or CCPU IZF 1240.
  • the CCPU I / F 1240 controls data exchange between the communication side chip and the application side chip in accordance with a control signal from the communication CPU 1200.
  • the control IZF 1260 controls the LSI 1270 according to the control signal from the communication CPU 1200 and transfers various data from the LSI 1270 to the communication CPU 1200.
  • the LSI 1270 is an integrated circuit that includes a baseband unit, a radio unit, a power supply circuit, and the like and executes communication processing.
  • the mobile communication terminal 1100 communicates with the communication program and intermittent operation program in the ROM 1130 and RAMI 140 on the application side at startup or when switching between the normal operation mode and the intermittent reception mode. Is transferred to the RAM1230.
  • the communication CPU 1200 accesses the RAM 1230 in which these programs are stored, and executes communication processing and intermittent reception operation processing.
  • Communication CPU 1200 stores an intermittent operation program in RAM 1230 during intermittent reception operation, and accesses RAM 1230 to perform intermittent reception operation (repeating operation in wake-up mode and sleep mode). For this reason, since the RAM 1230 is accessed during the intermittent reception operation, power consumption is excessively consumed.
  • both the communication program and the intermittent operation program are stored in the RAM 1230. Therefore, it is necessary to secure at least the capacity of the RAM 1230 as much as the capacity for storing both programs. That is, since the capacity of the RAM 1230 increases, the circuit area and manufacturing cost increase.
  • An object of the present invention is to provide a portable communication terminal and a communication method that can reduce power consumption during intermittent reception operation.
  • Another object of the present invention is to provide a mobile communication terminal having a small circuit area.
  • Still another object of the present invention is to provide a mobile communication terminal and a communication method that can efficiently use a storage device necessary for performing a communication operation.
  • a portable communication terminal includes a RAM, an internal memory faster than the RAM, a communication arithmetic processing device that performs a communication operation using a communication program loaded in the RAM, and an intermittent operation.
  • a control device and a storage device for storing the intermittent operation program are provided.
  • the intermittent control device moves the intermittent operation program stored in the storage device to the internal memory in response to an intermittent operation start signal issued from the communication processing unit.
  • the communication processing unit stops the communication operation and performs an intermittent reception operation using the intermittent operation program in the internal memory.
  • the communication processing unit notifies the intermittent control device of the transfer destination information of the intermittent operation program during the communication operation.
  • the intermittent control device stores the intermittent operation program in the transfer destination in the internal memory based on the transfer destination information.
  • the intermittent operation program is transferred to the internal memory by the intermittent control device that is hardware, and the communication processing unit accesses only the internal memory and intermittently accesses it. Perform receive operation. For this reason, it is not necessary to access an external storage device such as a RAM during the intermittent reception operation, and power consumption can be reduced.
  • the intermittent control device when moving the intermittent operation program, it is preferable to save a program that is not used for the intermittent operation from the internal memory. That is, the intermittent control device according to the present invention saves a program that is not used for the intermittent reception operation in the internal memory in the RAM in response to the intermittent operation start signal from the communication processing unit. Thereafter, the intermittent operation program stored in the storage device is moved to the internal memory. For this reason, it is possible to reduce the storage capacity and circuit area of the internal memory as long as it has enough storage capacity to hold the intermittent operation program.
  • the communication processing device issues an intermittent operation stop signal to the intermittent control device, and the intermittent control device generates an intermittent operation stop signal.
  • the intermittent operation program in the internal memory is preferably moved to the storage device. As described above, during the normal communication operation, the intermittent operation program can be saved in the storage device.
  • the intermittent control device performs control so that the power consumption amount of the RAM during the intermittent reception operation is lower than the power consumption amount during the communication operation. Since the RAM according to the present invention is not used during the intermittent operation, the power consumption is preferably suppressed by controlling the force of the intermittent control device in this way.
  • the intermittent operation program preferably includes a plurality of intermittent operation programs subdivided according to conditions based on the communication environment state.
  • the intermittent control device moves one of the plurality of intermittent operation programs to the storage device internal memory according to the conditions based on the communication environment state, and when the movement is completed, the communication processing unit performs the communication operation.
  • the intermittent reception operation is performed using the intermittent operation program according to the communication conditions in the internal memory. Since the intermittent operation program subdivided according to the communication conditions is stored in the internal memory, the storage capacity can be further reduced.
  • FIG. 1 is a block diagram showing a configuration of an embodiment of a mobile communication terminal according to the present invention.
  • FIG. 2 is a block diagram showing a configuration in the embodiment of the intermittent control device according to the present invention.
  • Fig. 3 is a timing chart showing the correspondence between the operation and the movement of the program in the mobile communication terminal according to the present invention.
  • FIG. 4 is a conceptual diagram showing a program movement state in a series of operations of starting, normal operation, and intermittent operation of the mobile communication terminal according to the present invention.
  • FIG. 5 is a block diagram showing a program moving process when the mobile communication terminal according to the present invention is activated.
  • FIG. 6 is a block diagram showing a program moving process at the time of transition to the normal operating force intermittent operation of the mobile communication terminal according to the present invention.
  • FIG. 7 is a block diagram showing a program moving process at the time of transition to normal operation of the mobile communication terminal according to the present invention.
  • FIG. 8 is a conceptual diagram showing a moving state of a program when an intermittent program according to the present invention is subdivided.
  • FIG. 9 is a block diagram showing a configuration of a mobile communication terminal according to the prior art.
  • FIG. 1 is a block diagram showing a configuration in an embodiment of a mobile communication terminal 100 according to the present invention.
  • a communication operation in a normal mode (hereinafter referred to as a normal operation) of the mobile communication terminal 100 according to the present invention and an intermittent reception operation in an intermittent reception mode (hereinafter referred to as an intermittent operation) will be described.
  • normal operation is between other communication devices.
  • This is a normal communication operation for transmitting and receiving a radio signal.
  • the intermittent operation is a communication operation that repeats a wake-up mode that maintains a standby state for receiving a radio signal and a sleep mode that stops a reception state.
  • the mobile communication terminal 100 includes an application-side chip that executes various application processes other than the communication process, and a communication-side chip that executes the communication process.
  • the application-side chip includes an application CPU 110, a memory interface (IZF) 120, a ROM 130, a RAM 140, and an ACPU interface (iZF) 150.
  • the communication side chip consists of a communication CPU 200, an internal memory 210, a memory interface (IZF) 220, a RAM 230, a CCPU interface (iZF) 240, an intermittent control device 250, and a control interface (IZF). 260 and LSI270.
  • the application CPU 110 is an arithmetic processing unit that controls the memory IZF 120 and uses the application program 1 in the ROM 130 or the RAMI 40 to control operations other than communication such as camera and LCD control.
  • the memory IZF 120 is an interface that controls writing and reading of programs and various data to and from the RAM 140 and ROM 130 according to a request (control signal) from the CPU 110 for applications or the ACPU IZF 150.
  • the ACPU IZF150 is an interface that connects to the CCPU IZF240 on the communication side and executes data exchange between the application side and the communication side.
  • the memory IZF 120 is controlled by a request (control signal) from the application CPU 110 or a request (control signal) from the CCPU IF 240 to control writing and reading of data and programs to the ROM 130 or RAM 140.
  • ROM 130 and RAM 140 application program 1, communication program 2, and intermittent operation program 3 are stored.
  • the application program 1 is a program for executing various functions such as camera functions other than communication operations, video playback functions, various applications such as JAVA (registered trademark), and voice processing functions.
  • the communication program 2 is a program for controlling the LSI 270 that performs processing such as baseband processing for performing communication with the base station and other portable communication terminals, and processing such as transmission and reception of radio signals.
  • the intermittent operation program 3 is a program for controlling the LSI 270 to perform intermittent operation.
  • the communication CPU 200 is an arithmetic processing unit that controls the LSI 270 via the control IZF 260 to perform normal operation or intermittent operation.
  • the communication CPU 200 performs each operation using a program in the internal memory 210 or the RAM 230 during a normal operation and using a program in the internal memory 210 during an intermittent operation.
  • the memory IZF 220 executes writing or reading of data or a program to the RAM 230 or the internal memory 210 in response to a request (control signal) from the communication CPU 200 or the CC PU IZF 240.
  • data and programs are transferred between the internal memory 210 and the RAM 230 in response to control signals of 250 intermittent control devices.
  • the power of the RAM 230 is controlled in response to a request (control signal) from the intermittent control device 250.
  • the CCPU IZF 240 is an interface that executes data exchange with the ACPU IZF 150 on the application side.
  • the CCPU IZF240 controls the memory I ZF220 and controls the writing and reading of data and programs to and from the RAM230 according to the request (control signal) from the communication CPU200, the missing controller 250, or the ACPU IF150. Exchange data between the application and the application.
  • the control IZF 260 is an interface that controls the operation of the LSI 270 in accordance with a control signal from the communication CPU 200 and controls the transfer of various data between the LSI 270 and the communication CPU 200.
  • the LSI 270 is an integrated circuit that executes communication processing including a baseband unit, a radio unit, a power supply circuit, and the like.
  • the internal memory 210 is a storage device attached to the communication CPU 200, and an internal cache or TCM (Tightly Coupled Memory) is preferably used. For this reason, it is usually accessible at a higher speed than the RAM 230 which is an external storage medium. Further, since the internal memory 210 according to the present invention stores and uses the intermittent operation program 3 during intermittent operation, it preferably has a capacity capable of storing at least the intermittent operation program 3.
  • TCM Lightly Coupled Memory
  • the intermittent control device 250 controls the memory IZF 220 and the CCPU IF 240 in accordance with a control signal from the communication CPU 200, and controls the start and stop of the intermittent operation and the movement of the intermittent operation program and the like.
  • FIG. 2 is a block diagram showing the configuration of the intermittent control device 250 according to the present invention.
  • the intermittent controller 250 includes a determination unit 300 and a DMA (Direct M emory Access) section 310 and register 320.
  • DMA Direct M emory Access
  • the determination unit 300 analyzes control signals from the communication CPU 200, the memory lZF 220, and the CCPU IZF 240, and controls the memory IZF 220 and the DMA unit 310 according to the operation request included in the control signal, or the register 320 Perform settings related to program movement. Specifically, the determination unit 300 controls the memory IZF 220 and the power consumption in the RAM 230 in accordance with a control signal for switching the operation mode issued from the communication CPU 200. That is, the power consumption power in the RAM 230 during intermittent operation is controlled to be lower than the power consumption during normal operation. Also, based on the transfer destination information from the communication CPU 200, the program transfer source and transfer destination address information are set in the register 320.
  • the DMA 310 is controlled to execute a program or data movement process between the RAM 230 and the internal memory 210 or between the internal memory 210 and the application side.
  • the communication CPU 200 in response to the movement completion notification of data from the CCPU IZF 240 and the memory IZF 220, the communication CPU 200 is notified of an execution completion signal notifying that processing related to the start or stop of the intermittent operation has been executed.
  • the DMA unit 310 controls the memory IZF 220 or CCPU IZF 240 according to the program movement request signal from the determination unit 300, and between the internal memory 210 and the RAM 230, or the internal memory without using the communication CPU 200. Direct data transfer between the 210 and the application side. At this time, referring to the transfer source and transfer destination addresses set in the register 320, the program and data are moved.
  • the program and data transfer source and transfer destination addresses that are moved during the intermittent operation are registered by the determination unit 300, and are read into the DMA unit 310 via the determination unit 300 when the programs are moved.
  • the intermittent operation program 3 when the normal operation is shifted to the intermittent operation, the intermittent operation program 3 is stored in the internal memory 210 on the communication side. For this reason, the communication CPU 200 can access only the internal memory 210 and perform intermittent operation. In addition, when shifting to normal operation force intermittent operation, the intermittent operation program 3 moves to the ROM 130 and RAM 140 on the application side. For this reason, the storage capacity for the intermittent operation program 3 is secured in the communication-side storage device during normal operation. There is no need. In particular, since the intermittent operation program 3 is not stored in the RAM 230, the storage capacity can be reduced.
  • control signal for controlling each block and the data flow are port control and serial control.
  • FIG. 3 shows the transition state of the program (FIG. 3) corresponding to the operation of the mobile communication terminal 100 (FIG. 3 (a)).
  • (b) is a timing chart showing).
  • the operation of portable communication terminal 100 when the operation of portable communication terminal 100 is switched between the intermittent operation mode and the communication operation mode, the program is replaced. Therefore, in the following, the operation of the mobile communication terminal will be described in detail at the time of start-up, intermittent operation start, and normal operation start (at the end of the intermittent operation) when switching between the intermittent operation mode and the normal operation mode occurs.
  • FIG. 4 (a) is a configuration diagram showing the structure of the storage device in the mobile communication terminal 100.
  • the ROM 130 and RAM 140 on the application side, the RAM 230 and the internal memory 210 on the communication side are shown.
  • Fig. 4 (b) to Fig. 4 (e) show that during startup (Fig. 4 (b)), during normal operation (Fig. 4 (c)), and when the normal operating force changes to intermittent operation (when intermittent operation starts)
  • Fig. 4 (d) shows the program stored in the storage device on the application side and the communication side in each transition from intermittent operation to normal operation (when intermittent operation is stopped) (Fig. 4 (e)).
  • the frame line indicating the storage device of FIG. 4 (a) and the programs of FIGS. 4 (b) to 4 (e) are described, and the frame lines correspond to each other.
  • an unnecessary program (hereinafter referred to as save program 4) that is not used for the intermittent operation stored in internal memory 210 at the start of the intermittent operation is saved in RAM 230.
  • the intermittent operation program 3 is transferred from the application side to the internal memory 210.
  • the communication CPU 200 performs the intermittent operation using the intermittent operation program 3 in the internal memory 210.
  • the intermittent operation program 3 in the internal memory 210 is saved in the ROM 130 and RAM 140 on the application side, and FIG. ), And the normal operation is started.
  • the save program 4 is transferred again from the internal memory 210 to the RAM 230, and the intermittent operation program is transferred from the ROM 130 and RAM 140 on the application side to the internal memory 210. 3 is transferred.
  • FIG. 5 is a block diagram showing a program transfer operation when the mobile communication terminal 100 is started up.
  • communication CPU 200 issues transfer control signal 11 to CCPU IZF 240.
  • the transfer control signal 11 includes information (for example, program ID) for transferring and acquiring the communication program, the address of the transfer destination RAM 230, and the like.
  • the CCPUIZF240 issues the transfer request 13 based on the transfer control signal 11 to the memory IZF120 on the application side via the ACPU IZF150.
  • the memory IZF 120 acquires the communication program 2 from the ROM 130 and RAM 140 based on the transfer request 13, and transfers it to the CCPU IZF 240 via the ACPU IZF 150.
  • the ZF 240 transfers the transferred communication program 2 to the memory IZF 220 and issues a storage request 14 to the RAM 230.
  • the memory IZF 220 stores the communication program 2 in the transfer destination address of the RAM 230 included in the storage request 14.
  • communication CPU 200 accesses RAM 230 via memory IZF 220 and performs a normal operation using communication program 2 stored in RAM 230.
  • FIG. 6 is a block diagram showing the program transfer operation when the mobile communication terminal finishes normal operation and starts intermittent operation.
  • the movement operation of the program when transitioning from a communication operation to an intermittent operation is described.
  • the communication CPU 200 records the transfer destination information of the intermittent operation program 3 in the intermittent control device 250 in preparation for the movement of the intermittent operation program 3.
  • the communication CPU 200 determines that the communication environment information of the mobile communication terminal 100 also starts the intermittent operation, and issues an intermittent operation start signal 15 to the intermittent control device 250. After issuing the intermittent operation start signal 15, the communication CPU 200 sets execution of the program from the internal memory 210 when the next operation starts, and transitions to a low power consumption state in order to reduce power consumption.
  • the intermittent control device 250 issues a save request signal 16 in response to the intermittent operation start signal 15 to control the memory IZF 220, and saves the save program 4 not used at the time of intermittent reception from the internal memory 210 to the RAM 230.
  • the RAM 230 is controlled via the memory I / F 220 so that the power consumption is reduced.
  • the intermittent control device 250 issues a transfer request signal 17 to the CCPU IZF 240 and requests the application side to transfer the intermittent operation program 3 used for intermittent reception.
  • the CCPU IZF 240 issues a transfer request 18 to the memory IZF 120 on the application side via the ACPU I / F 150.
  • the memory IZF 120 extracts the intermittent operation program 3 from the ROM 130 and RAM 140 and transfers it to the CCPU IZF 240 on the communication side via the ACPU IZFI 50.
  • the CCPU IZF 240 transfers the transferred intermittent operation program 3 to the memory IZF 220 and issues a storage request 19 to the internal memory 210.
  • the memory IZF220 The intermittent operation program 3 is stored in the transfer destination address of the included internal memory 210.
  • the communication CPU 200 starts an intermittent operation when a hardware timer (not shown) expires. At this time, the communication CPU 200 accesses the internal memory 210 and controls the LSI 270 using the intermittent operation program 3 stored in the internal memory 210 to perform intermittent operation.
  • the communication CPU 200 accesses only the internal memory 210 and does not access the RAM 230. For this reason, the power consumption required for accessing the RAM 230 can be reduced. Further, since the RAM 230 itself can be maintained in a low power consumption state by the control by the omission control device 250, the power consumption can be further suppressed.
  • FIG. 7 is a block diagram showing the program transfer operation when the mobile communication terminal ends the intermittent operation and starts the normal operation.
  • the communication CPU 200 stores information such as the transfer destination of the intermittent operation program in the intermittent control device 250 in preparation for the movement of the intermittent operation program 3.
  • the communication CPU 200 determines that the communication environment information of the mobile communication terminal 100 also starts normal operation, and issues an intermittent operation stop signal 22 to the intermittent control device 250. After issuing the intermittent operation stop signal 22, the communication CPU 200 sets the program execution from the internal memory 210 and the RAM 230 when the next operation starts, and transitions to a normal power consumption state.
  • the intermittent control device 250 issues a save request signal 23 in response to the intermittent operation stop signal 22, controls the memory IZF 220, extracts the intermittent operation program 3 from the internal memory 210, and transfers it to the CCP U IZF 240. . Also, a transfer request signal 24 including transfer destination information is issued to the CCPU // F240 to transfer the intermittent operation program 3 received from the memory IZF 220 to the application side. Furthermore, the RAM 230 is controlled via the memory IZF 220 to cancel the power consumption state and return to the normal state.
  • the CCPU IZF 240 transfers the intermittent operation program 3 to the application side memory IZF 120 via the ACPU IZF 150 and issues a storage request 25.
  • Memory IZF120 is stored in ROM130 and RAM140 in response to storage request 25. Stores intermittent operation program 3.
  • the intermittent control device 250 When the save operation is completed, the intermittent control device 250 notifies the communication CPU 200 that the communication operation can be started.
  • the communication CPU 200 starts normal operation in response to the notification of the evacuation work completion.
  • the communication CPU 200 controls the LSI 270 using the communication program 2 stored by accessing the RAM 230 and performs normal operation.
  • the intermittent control device 250 controls the RAM 230 via the memory IZF 220 and sets the power consumption state of the RAM 230 to the normal state.
  • the intermittent program 3 is stored in the storage device on the application side during normal operation and stored in the internal memory 210 during intermittent operation.
  • the RAM 230 on the communication side does not need to store the intermittent operation program 3! Therefore, the circuit area on the communication side can be reduced by reducing the storage capacity of the RAM 230, or the storage capacity of the RAM 230 can be used efficiently.
  • the unit of the intermittent operation program 3 used according to the communication environment during the intermittent operation can be subdivided and replaced. Specifically, referring to FIG. 8, the in-zone intermittent operation program used in the area where the radio wave is received and the service can be used, and the out-of-area used when the radio wave is not received.
  • the program is divided into units of intermittent operation programs and stored in the ROM 130 or RAM 140 on the application side.
  • intermittent operation only the intermittent operation program within the service area is moved to the internal memory 210 on the communication side (see Fig. 8 (b)).
  • Fig. 8 (b) When out of service area, only the out-of-service operation program is moved to the internal memory 210 (Fig.
  • Intermittent operation is performed according to each communication environment.
  • the capacity of the internal memory 210 can be reduced as much as the unit of the intermittent operation program 3 used at the time of the intermittent operation can be divided according to the communication environment. Therefore, according to the mobile communication terminal 100 according to the present invention, the circuit area of the communication-side RAM 230 and internal memory 210 can be reduced, so that the development cost can be reduced.
  • a mobile communication terminal equipped with a twin CPU is taken as an example. Even if there is an external storage device that stores the intermittent program 3, the intermittent program is moved from the external storage device to the internal memory 210 during intermittent operation and saved to the external storage device during normal operation. That's okay.

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Telephone Function (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

間欠受信動作時の消費電力を低減することができる携帯通信端末、及び通信方法を提供する。本発明による携帯通信端末は、RAMと、前記RAMよりも高速な内部メモリと、前記RAMにロードされた通信用プログラムを用いて、通信動作を行う通信用演算処理装置と、間欠制御装置と、間欠動作用プログラムを格納する記憶装置とを具備する。前記間欠制御装置は、前記通信用演算処理装置から発行される間欠動作開始信号に応答して、前記記憶装置に格納された間欠動作用プログラムを前記内部メモリへ移動する。前記通信用演算処理装置は、前記移動が完了すると、前記通信動作を停止し、前記内部メモリ内の間欠動作用プログラムを用いて、間欠受信動作を行う。

Description

明 細 書
携帯通信端末、及び通信方法
技術分野
[0001] 本発明は、携帯通信端末及び通信方法に関し、特に、通常の通信動作と間欠受信 動作を切り替えて通信動作を行う携帯通信端末及び通信方法に関する。
背景技術
[0002] 近年の携帯電話は、通話品質の向上や、 Webブラウザ、 Java (登録商標)実行環 境、 CCDカメラ、テレビ電話機能の搭載など多機能化が進むにつれ、処理能力に対 する要求が高まってきている。そこで音声、通話に関する通信処理用の CPU (ベー スバンドチップ)と、アプリケーション処理用の CPUのように用途を特化したツイン CP Uを搭載した携帯電話が開発されている。特に、多様で高機能なアプリケーションを 搭載し、より速い速度の通信処理が要求された第 3世代以降の携帯電話では、重要 な技術要素となって 、る。テレビ電話に代表されるマルチメディア機能が要求される 3 世代端末では、ベースバンドチップが動画像処理まで実行すると大きな負荷となる。 このような場合、アプリケーション専用の CPUを搭載した方が柔軟性は高まる。
[0003] 現在開発されているツイン CPUを搭載した端末装置において、どちらの CPUがど のような処理を行うかは、端末毎に異なっている。例えば、動画処理や Java (登録商 標)の動作等の高速処理を必要とする動作をアプリケーション用 CPUで行い、基本 的なソフトウェアは従来通りベースバンドチップ側で動作するツイン CPUを搭載した 携帯電話がある。しかし、この場合、アプリケーションや通信系の仕様変更が、他のソ フトウエアに影響を及ぼしたり、通信系が完成するまでアプリケーション部分の作り込
Figure imgf000003_0001
、た。
[0004] 又、開発競争の著 、携帯電話業界にお!、て、新機種に対応するツイン CPUをそ の都度開発することは、メーカにとって大きな負担である。このような問題を解決する ため、最近では、ベースバンドチップ側は通信処理専用で使用し、アプリケーション 用 CPUは他のアプリケーション (例えば、電話帳、 Java (登録商標)、動画再生、通話 時の音声処理等)を実行すると 、つた互いに独立性の高 、ツイン CPUを搭載した携 帯電話が開発されている。このように、通信系とアプリケーション系とを完全に分けて 動作することで、アプリケーション用 CPUと通信用 CPUを並行して開発することがで き、開発効率を向上することができる。この結果、メーカの開発コストや開発期間を削 減することができる。
[0005] 一方、現在の携帯電話を代表とする携帯通信端末は、機能の充実とともに待ち受 け時間の延長が重要視されて 、る。このため待ち受け時における低消費電力化を目 的として、間欠受信機能が広く採用され始めている。間欠受信とは、所定の期間、受 信状態 (ウェイクアップモード)と省電力状態 (スリープモード)を繰り返し、ウェイクアツ プモードの間のみ他の通信装置からの信号を受信し、スリープモードの間は受信を 停止する技術である。間欠受信に関する従来技術として以下の技術が開示されてい る。
[0006] 特開 2002— 368676号公報〖こは、通常動作時はシステムクロック生成部を動作さ せ、スリープ状態のときはシステムクロック生成部を停止して消費電力を低減する間 欠受信方法が記載されて ヽる。
[0007] 特開 2003— 196097号公報には、間欠動作の電源オン時にバックアップメモリに 退避されたテーブルデータをテーブルデータ格納手段にロードすることによって、間 欠動作でブート ROMからの読込時間を短縮することができる技術が記載されている
[0008] 特開 2004— 134904号公報には、設定された受信間隔以上の間、受信が無く受 信レベルも規定値以上なければ、間欠受信状態の時間を倍にすることで消費電力を 削減する技術が記載されて 、る。
[0009] 図 9は、ツイン CPUを用いた携帯通信端末 1100 (例えば携帯電話)の従来技術に よる構成を示すブロック図である。図 9を参照して、従来技術よる携帯通信端末 1100 において間欠受信動作を行うためのプログラム (以下、間欠動作用プログラムと称す) の使用方法について説明される。
[0010] 従来技術による携帯通信端末 1100は、通信処理以外の様々なアプリケーション処 理を実行するアプリケーション側チップと、通信処理を実行する通信側チップとを具 備する。アプリケーション側チップは、アプリケーション用 CPU1110と、メモリインタフ ェース(1 )1120と、 ROM1130と、 RAMI 140と、 ACPU インターフェース(iZ F) 1150とを備える。又、通信側チップは、通信用 CPU1200と、内部メモリ 1210と、 メモリインタフェース(I/F) 1220と、 RAM1230と、 CCPU インターフェース(iZF ) 1240と、制御用インタフェース(IZF) 1260と LSI1270とを備える。
[0011] アプリケーション用 CPU1110は、メモリ I/F1120を制御して ROM1130又は RA Ml 140内のアプリケーション用プログラムを取得して実行する。この際、 RAMI 140 内に ROM1130内のアプリケーションプログラムの一部を一時格納し、 RAMI 140 力も使用するアプリケーションプログラムを取得してアプリケーションを実行する。 AC PU IZFI 150は、通信側の CCPU IZF1240に接続し、アプリケーション用 CPU 1110の制御又は CCPU IF1240からの制御によって、アプリケーション側チップと 通信側チップとの間のデータのやり取りを実行する。例えば、メール作成処理によつ て作成されたメールデータは、 ACPU IZF1150を介して通信側チップに転送され 、通信用 CPU1200の通信処理によって外部に伝送される。
[0012] 通信用 CPU1200は、制御用 IZF1260を介して LSI1270を制御して通信動作を 行う。この際、通信用 CPU1200は制御用信号によって内部メモリ 1210又は RAMI 230に対するデータやプログラムの書込み又は読込みを実行する。メモリ IZF1220 は、通信用 CPU1200又は CCPU IZF1240からの制御信号に応じて RAM1230 に対するデータやプログラムの書込み又は読込みを実行する。 CCPU I/F1240 は、通信用 CPU1200からの制御信号に応じて通信側チップとアプリケーション側チ ップとの間のデータのやり取りを制御する。制御用 IZF 1260は通信用 CPU 1200力 らの制御信号に応じて LSI1270を制御するとともに、 LSI1270からの各種データを 通信用 CPU1200に転送する。 LSI1270はベースバンド部や無線部、電源回路等 を含み通信処理を実行する集積回路である。
[0013] 以上のような構成により携帯通信端末 1100では、起動時あるいは通常動作モード と間欠受信モードの切り替え時に、アプリケーション側の ROM1130内及び RAMI 1 40内の通信用プログラムや間欠動作用プログラムが通信側の RAM1230に転送さ れる。通信用 CPU1200はこれらのプログラムが格納された RAM1230にアクセスし て通信処理や間欠受信動作処理を実行する。 [0014] 従来技術による通信用 CPU1200は、間欠受信動作時に間欠動作用プログラムを RAM1230に格納し、 RAM1230にアクセスして間欠受信動作(ウェイクアップモー ドとスリープモードの繰り返し動作)を行う。このため、間欠受信動作中に RAM 1230 へのアクセスが発生するため、消費電力が余分に消費されてしまう。
[0015] 又、間欠受信動作中、 RAM1230内には通信用プログラムと間欠動作用プロダラ ムの両方が格納されるため、 RAM1230の容量を少なくとも両プログラムを記憶する 容量分だけ確保する必要がある。すなわち、 RAM 1230の容量が増大するため回路 面積や製造コストが増大してしまう。
発明の開示
[0016] 本発明の目的は、間欠受信動作時の消費電力を低減することができる携帯通信端 末及び通信方法を提供することである。
[0017] 本発明の他の目的は、回路面積が小さい携帯通信端末を提供することである。
[0018] 本発明の更に他の目的は、通信動作を行うために必要な記憶装置を効率的に活 用できる携帯通信端末及び通信方法を提供することである。
[0019] 本発明による携帯通信端末は、 RAMと、前記 RAMよりも高速な内部メモリと、前記 RAMにロードされた通信用プログラムを用いて、通信動作を行う通信用演算処理装 置と、間欠制御装置と、間欠動作用プログラムを格納する記憶装置とを具備する。前 記間欠制御装置は、前記通信用演算処理装置から発行される間欠動作開始信号に 応答して、前記記憶装置に格納された間欠動作用プログラムを前記内部メモリへ移 動する。前記通信用演算処理装置は、前記移動が完了すると、前記通信動作を停 止し、前記内部メモリ内の間欠動作用プログラムを用いて、間欠受信動作を行う。
[0020] 具体的には、通信用演算処理装置は、通信動作時に間欠制御装置に対し、間欠 動作用プログラムの転送先の情報を通知する。間欠制御装置は、転送先情報に基 づく内部メモリ内の転送先に、間欠動作用プログラムを格納する。
[0021] このように、本発明による携帯通信端末では、ハードウェアである間欠制御装置に よって間欠動作用プログラムが内部メモリに転送され、通信用演算処理装置は、内部 メモリのみにアクセスして間欠受信動作を行う。このため、間欠受信動作の際、 RAM 等の外部記憶装置にアクセスする必要がなくなり低消費電力化を図ることができる。 [0022] 又、間欠動作用プログラムの移動の際、間欠動作に利用しないプログラムを内部メ モリから退避することが好ましい。すなわち、本発明に係る間欠制御装置は、通信用 演算処理装置からの間欠動作開始信号に応答して、内部メモリ内にある間欠受信動 作に利用されないプログラムを RAMへ退避する。この後、記憶装置に格納された間 欠動作用プログラムを前記内部メモリへ移動する。このため、内部メモリは、間欠動作 プログラムを保持するだけの記憶容量を持てばよぐ記憶容量や回路面積を縮小す ることがでさる。
[0023] 間欠受信動作が終了し、通常の通信動作へ移行する際、通信用演算処理装置は 、間欠制御装置に対し間欠動作停止信号を発行し、間欠制御装置は、間欠動作停 止信号に応答して前記内部メモリ内の間欠動作用プログラムを記憶装置に移動する ことが好ましい。このように、通常の通信動作の際には、間欠動作用プログラムを記憶 装置に退避することができる。
[0024] 又、間欠制御装置は、間欠受信動作中における RAMの消費電力量力 前記通信 動作時の消費電力量よりも低くなるように制御することが好ま 、。本発明に係る RA Mは、間欠動作中、使用されないためこのように間欠制御装置力 の制御によって消 費電力が抑制されることが好ましい。
[0025] 更に、間欠動作用プログラムは、通信環境状態に基づく条件により細分化された複 数の間欠動作用プログラムを含むことが好ましい。この際、間欠制御装置は、通信環 境状態に基づく条件に応じて複数の間欠動作用プログラムのいずれかを記憶装置 力 内部メモリへ移動し、移動が完了すると通信用演算処理装置は、通信動作を停 止し、内部メモリ内の通信条件に応じた間欠動作用プログラムを用いて間欠受信動 作を行う。このように通信条件によって細分ィ匕された間欠動作用プログラムを、内部メ モリに格納するため、記憶容量を更に小さくできる。
[0026] 本発明による携帯通信端末、及び通信方法によれば、間欠受信動作時の消費電 力を低減することができる。
[0027] 又、間欠受信装置、及びそれを搭載した携帯通信端末における通信系の回路面 積を低減することができる。
[0028] 更に、間欠受信装置、及びそれを搭載した携帯通信端末の開発コストを低減するこ とがでさる。
図面の簡単な説明
[0029] [図 1]図 1は、本発明による携帯通信端末の実施の形態における構成を示すブロック 図である。
[図 2]図 2は、本発明に係る間欠制御装置の実施の形態における構成の示すブロック 図である。
[図 3]図 3は、本発明による携帯通信端末における動作とプログラムの移動との対応 関係を示すタイミングチャートである。
[図 4]図 4は、本発明による携帯通信端末の起動、通常動作、間欠動作の一連の動 作におけるプログラムの移動状態を示す概念図である。
[図 5]図 5は、本発明による携帯通信端末の起動時におけるプログラムの移動処理を 示すブロック図である。
[図 6]図 6は、本発明による携帯通信端末の通常動作力 間欠動作への遷移時にお けるプログラムの移動処理を示すブロック図である。
[図 7]図 7は、本発明による携帯通信端末の間欠動作力 通常動作への遷移時にお けるプログラムの移動処理を示すブロック図である。
[図 8]図 8は、本発明に係る間欠プログラムを細分ィ匕した場合のプログラムの移動状 態を示す概念図である。
[図 9]図 9は、従来技術による携帯通信端末の構成を示すブロック図である。
発明を実施するための最良の形態
[0030] 以下、添付図面を参照して、本発明による携帯通信端末の実施の形態が説明され る。図面において同一、又は類似の参照符号は、同一、類似、又は等価な構成要素 を示している。
[0031] (携帯通信端末の構成)
図 1は、本発明による携帯通信端末 100の実施の形態における構成を示すブロック 図である。図 1を参照して、本発明による携帯通信端末 100の通常モードにおける通 信動作 (以下、通常動作と称す)と、間欠受信モードにおける間欠受信動作 (以下、 間欠動作と称す)が説明される。ここで通常動作とは、他の通信装置との間において 無線信号の送受信を実行する通常の通信動作であり、間欠動作とは、無線信号を受 信する待ち受け状態を維持するウェイクアップモードと、受信状態を停止するスリー プモードとを繰り返す通信動作である。
[0032] 本発明による携帯通信端末 100は、通信処理以外の様々なアプリケーション処理 を実行するアプリケーション側チップと、通信処理を実行する通信側チップとを具備 する。アプリケーション側チップは、アプリケーション用 CPU110と、メモリインタフエ一 ス(IZF) 120と、 ROM130と、 RAM140と、 ACPU インターフェース(iZF) 150と を備える。又、通信側チップは、通信用 CPU200と、内部メモリ 210と、メモリインタフ エース(IZF) 220と、 RAM230と、 CCPU インターフェース (iZF) 240と、間欠制 御装置 250と、制御用インタフェース (IZF) 260と、 LSI270とを備える。
[0033] アプリケーション用 CPU110は、メモリ IZF120を制御して ROM130又は RAMI 40内のアプリケーション用プログラム 1を用いて、例えばカメラや LCD制御などの通 信以外の動作を制御する演算処理装置である。メモリ IZF120はアプリケーション用 CPU110又は ACPU IZF150からのリクエスト(制御信号)に応じて RAM140や R OM 130に対するプログラムや各種データの書き込み、読み取りを制御するインタフ エースである。 ACPU IZF150は、通信側の CCPU IZF240に接続し、アプリケ ーシヨン側と通信側との間のデータのやり取りを実行するインタフェースである。又、 アプリケーション用 CPU110からのリクエスト(制御信号)又は CCPU IF240からの リクエスト(制御信号)によって、メモリ IZF120を制御して ROM130又は RAM140 に対するデータやプログラムの書き込み、読み取りを制御する。
[0034] ここで、図 4を参照して、 ROM 130及び RAM 140には、アプリケーション用プログ ラム 1と、通信用プログラム 2と、間欠動作用プログラム 3とが格納されている。ここで、 アプリケーション用プログラム 1は、例えば通信動作以外のカメラ機能、動画再生機 能、 JAVA (登録商標)等の各種アプリケーション、音声処理機能等の各機能を実行 するためのプログラムである。通信用プログラム 2は、基地局や他の携帯通信端末と の間の通信を実行するためのベースバンド処理や、無線信号の発信及び受信等の 処理を実行する LSI270を制御するためのプログラムである。間欠動作用プログラム 3は、 LSI270を制御して間欠動作を行うためのプログラムである。 [0035] 通信用 CPU200は、制御用 IZF260を介して LSI270を制御して通常動作又は 間欠動作を行う演算処理装置である。この際、通信用 CPU200は、通常動作時は内 部メモリ 210又は RAM230内のプログラムを用いて、間欠動作時は内部メモリ 210 内のプログラムを用いて各動作を行う。メモリ IZF220は、通信用 CPU200又は CC PU IZF240からのリクエスト(制御信号)に応じて RAM230又は内部メモリ 210に 対するデータやプログラムの書込み又は読込みを実行する。又、間欠制御装置 250 力もの制御信号に応じて内部メモリ 210と RAM230との間のデータやプログラムの 移動を行う。更に、間欠制御装置 250からのリクエスト (制御信号)に応じて RAM23 0の電力を制御する。
[0036] CCPU IZF240は、アプリケーション側の ACPU IZF150との間のデータのや り取りを実行するインタフェースである。 CCPU IZF240は、通信用 CPU200、間 欠制御装置 250、又は ACPU IF150からのリクエスト(制御信号)に応じて、メモリ I ZF220を制御して RAM230に対するデータやプログラムの書き込み、読み取りを 制御して、通信側とアプリケーション側との間のデータのやり取りを実行する。制御用 IZF260は通信用 CPU200からの制御信号に応じて LSI270の動作を制御するとと もに、 LSI270と通信用 CPU200との間における各種データの転送を制御するインタ フェースである。又、間欠動作の際、通信用 CPU200からの制御信号に応じて LSI2 70の動作を制御して低消費電力状態にする。 LSI270はベースバンド部や無線部、 電源回路等を含む通信処理を実行する集積回路である。
[0037] 内部メモリ 210は、通信用 CPU200に付属の記憶装置で内部キャッシュや TCM ( Tightly Coupled Memory:密結合メモリ)が好適に利用される。このため、通常、 外部記憶媒体である RAM230よりも高速アクセス可能である。又、本発明による内 部メモリ 210は、間欠動作時に間欠動作用プログラム 3を格納して用いられるため、 少なくとも間欠動作用プログラム 3を格納できる容量を持つことが好ましい。
[0038] 間欠制御装置 250は、通信用 CPU200からの制御信号に応じてメモリ IZF220及 び CCPU IF240を制御し、間欠動作の開始や停止、間欠動作用プログラム等の移 動の制御を実行する。図 2は、本発明に係る間欠制御装置 250の構成を示すブロッ ク図である。図 2を参照して、間欠制御装置 250は、判定部 300と DMA (Direct M emory Access)部 310とレジスタ 320とを具備する。
[0039] 判定部 300は、通信用 CPU200、メモリ lZF220、 CCPU IZF240からの制御 信号を分析し、制御信号に含まれる動作要求に従ってメモリ IZF220及び DMA部 3 10を制御し、あるいはレジスタ 320に対してプログラムの移動に係る設定を行う。具 体的には、判定部 300は、通信用 CPU200から発行される動作モードの切り替えに 関する制御信号に応じて、メモリ IZF220を制御し、 RAM230における消費電力を 制御する。すなわち、間欠動作中の RAM230における消費電力量力 通常動作時 の消費電力量よりも低くなるように制御する。又、通信用 CPU200からの転送先情報 に基づ!/、てレジスタ 320に対し、プログラムの転送元や転送先のアドレス情報等の設 定を行う。更に、 DMA310を制御して RAM230と内部メモリ 210との間、又は内部メ モリ 210とアプリケーション側との間におけるプログラムやデータの移動処理を実行さ せる。更に、 CCPU IZF240やメモリ IZF220からのデータ等の移動完了通知に 応じて通信用 CPU200に対し、間欠動作の開始又は停止に関する処理が実行され たことを告げる実行完了信号を通知する。
[0040] DMA部 310は、判定部 300からのプログラム移動要求信号に応じてメモリ IZF22 0又は CCPU IZF240を制御し、通信用 CPU200を介さずに内部メモリ 210と RA M230との間、又は内部メモリ 210とアプリケーション側との間で直接データの転送を 実行する。この際、レジスタ 320に設定された転送元及び転送先のアドレスを参照し て、プログラムやデータの移動を実行する。
[0041] レジスタ 320には、判定部 300によって間欠動作時に移動するプログラムやデータ の転送元や転送先のアドレスが登録され、プログラムの移動時には判定部 300を介 して DMA部 310に読み込まれる。
[0042] 以上のような構成により、本発明による携帯通信端末 100では、通常動作から間欠 動作に移行する際、間欠動作用プログラム 3は通信側の内部メモリ 210に格納される 。このため、通信用 CPU200は内部メモリ 210のみにアクセスして間欠動作を行うこ とができる。又、通常動作力 間欠動作に移行する際、間欠動作用プログラム 3はァ プリケーシヨン側の ROM130及び RAM140に移動する。このため、通常動作時に おいて通信側の記憶装置に間欠動作用プログラム 3のための記憶容量を確保する 必要がなくなる。特に RAM230には間欠動作用プログラム 3が格納されないため、 記憶容量を削減することができる。
[0043] 尚、各ブロック間を制御する制御信号、データのフローはポート制御、シリアル制御
、シリアル転送、パラレル転送等特に限定されない。又、各インタフェースは通常一 般に知られているインタフェースを使用して問題ないので、その詳細な構成は省略さ れる。更に LSI270に含まれるベースバンド部や無線部、電源部は、当業者にとって よく知られているため、その詳細な構成は省略される。
[0044] 以下、図 3から図 8を参照して、本発明による携帯通信端末 100の実施の形態にお ける起動時から通常動作、及び間欠動作に至る一連の動作について詳細に説明さ れる。
[0045] 図 3は、携帯通信端末 100の動作(図 3 (a) )に対応するプログラムの遷移状況(図 3
(b) )を示すタイミングチャートである。図 3を参照して、携帯通信端末 100の動作が 間欠動作モードと通信動作モードの切り替えが発生すると、プログラムの入れ替えが 実施される。従って、以下では間欠動作モードと通常動作モードの切り替えが発生す る起動時、間欠動作開始時、通常動作開始時 (間欠動作終了時)における携帯通信 端末の動作について詳細に説明される。
[0046] (プログラムの遷移)
図 4を参照して、本発明による携帯通信端末 100におけるプログラムの遷移につい て説明される。図 4 (a)は携帯通信端末 100における記憶装置の構造を示す構成図 である。図 4 (a)を参照して、アプリケーション側の ROM130及び RAM140と通信側 の RAM230及び内部メモリ 210が示される。図 4 (b)から図 4 (e)は、起動時(図 4 (b ) )、通常動作中(図 4 (c) )、通常動作力も間欠動作への遷移時 (間欠動作開始時) ( 図 4 (d) )、間欠動作から通常動作への遷移時 (間欠動作停止時)(図 4 (e) )のそれ ぞれにおいてアプリケーション側及び通信側の記憶装置に格納されるプログラムが 示されている。ここで、図 4 (a)の記憶装置を示す枠線と図 4 (b)〜図 4 (e)のプロダラ ムが記載されて 、る枠線は対応して 、る。
[0047] 通常、携帯通信端末で使用する全てのプログラムはアプリケーション側の ROM13 0と RAM 140に格納されている。図 4 (b)を参照して、携帯通信端末 100の起動時、 アプリケーション側に格納されている通信用プログラム 2は通信側の RAM230に転 送される。
[0048] 図 4 (c)を参照して、通常動作時、内部メモリ 210の高速性を利用するために通信 用プログラム 2の一部を RAM230から内部メモリ 210に転送して処理の最適化を実 施しながら通信処理が実行される。
[0049] 図 4 (d)を参照して、間欠動作開始時には内部メモリ 210内に格納されている間欠 動作に利用されな 、不要なプログラム(以下、退避プログラム 4と称す)を RAM230 に退避させ、間欠動作用プログラム 3がアプリケーション側から内部メモリ 210に転送 される。間欠動作中、通信用 CPU200は、内部メモリ 210内の間欠動作用プログラム 3を利用して間欠動作を行う。
[0050] 図 4 (e)を参照して、間欠動作を終了し通常動作に移行する場合、内部メモリ 210 内の間欠動作プログラム 3をアプリケーション側の ROM130及び RAM140に退避さ せ、図 4 (c)に示されるように通常動作に移行する。次回、間欠動作を開始する際は 、図 4 (d)に示されるように、再び内部メモリ 210から RAM230に退避プログラム 4が 転送され、アプリケーション側の ROM130及び RAM140から内部メモリ 210に間欠 動作用プログラム 3が転送される。
[0051] 以下、図 5から図 7を参照して、起動時、通常動作から間欠動作への移行時、間欠 動作力 通常動作への移行時のそれぞれにおけるプログラムの移動に関する動作 が説明される。
[0052] (起動時におけるプログラムの移動)
図 5は、携帯通信端末 100における起動時のプログラムの転送動作を示すブロック 図である。図 5を参照して、携帯通信端末 100の起動時、通信用 CPU200は CCPU IZF240に対して転送制御信号 11を発行する。転送制御信号 11には、通信用プロ グラムを転送取得するするための情報 (例えばプログラム ID)や転送先の RAM230 のアドレス等が含まれる。 CCPUIZF240は転送制御信号 11に基づ 、た転送要求 13を、 ACPU IZF150を介してアプリケーション側のメモリ IZF120に発行する。メ モリ IZF120は、転送要求 13に基づき ROM 130及び RAM 140から通信用プログ ラム 2を取得し、 ACPU IZF150を介して CCPU IZF240に転送する。 CCPU I ZF240は、転送された通信用プログラム 2をメモリ IZF220に転送するとともに、 RA M230への格納要求 14を発行する。メモリ IZF220は、格納要求 14に含まれる RA M230の転送先アドレスに通信用プログラム 2を格納する。
[0053] 携帯通信端末 100の起動動作が終了すると通信用 CPU200は、メモリ IZF220を 介して RAM230アクセスし、 RAM230に格納された通信用プログラム 2を利用して 通常動作を行う。
[0054] (通常動作から間欠動作への遷移時におけるプログラムの移動)
図 6は、携帯通信端末が通常動作を終了し、間欠動作を開始する時のプログラムの 転送動作を示すブロック図である。図 6を参照して、通信動作から間欠動作へ遷移す る場合のプログラムの移動動作が説明される。ここで、通常動作中に、通信用 CPU2 00は間欠動作用プログラム 3の移動に備え、間欠動作用プログラム 3の転送先情報 を間欠制御装置 250に記録する。
[0055] 通信用 CPU200は、携帯通信端末 100の通信環境情報力も間欠動作の開始を判 断し、間欠制御装置 250に対し、間欠動作開始信号 15を発行する。通信用 CPU20 0は、間欠動作開始信号 15を発行した後、次回動作開始時に内部メモリ 210からの プログラム実施を設定し、消費電力を削減するため低消費電力状態へ遷移する。
[0056] 間欠制御装置 250は、間欠動作開始信号 15に応答して退避要求信号 16を発行し てメモリ IZF220を制御し、内部メモリ 210から間欠受信時に使用しない退避プログ ラム 4を RAM230へ退避する。又、メモリ I/F220を介して RAM230の制御を行い 低消費電力状態にする。
[0057] 間欠制御装置 250は退避動作が終了すると、 CCPU IZF240に転送要求信号 1 7を発行し、アプリケーション側へ間欠受信時に使用する間欠動作用プログラム 3の 転送を依頼する。 CCPU IZF240は転送要求信号 17に応答して ACPU I/F15 0を介してアプリケーション側のメモリ IZF120に転送要求 18を発行する。メモリ IZF 120は転送要求 18に応じて ROM130及び RAM140から間欠動作用プログラム 3を 抽出し、 ACPU IZFI 50を介して通信側の CCPU IZF240に転送する。 CCPU IZF240は、転送された間欠動作用プログラム 3をメモリ IZF220に転送するととも に、内部メモリ 210への格納要求 19を発行する。メモリ IZF220は、格納要求 19に 含まれる内部メモリ 210の転送先アドレスに間欠動作用プログラム 3を格納する。
[0058] 通信用 CPU200は、図示しないハードウェアタイマの満了により、間欠動作を開始 する。この際、通信用 CPU200は、内部メモリ 210にアクセスして内部メモリ 210に格 納された間欠動作用プログラム 3を利用して LSI270を制御し、間欠動作を行う。
[0059] 以上のように、本発明による携帯通信端末 100は、間欠動作の間、通信用 CPU20 0は内部メモリ 210のみにアクセスを行い、 RAM230へのアクセスは行わない。この ため、 RAM230に対するアクセスに要する消費電力を削減することができる。又、間 欠制御装置 250による制御によって RAM230自体も低消費電力状態に維持できる ので更に消費電力を抑制することができる。
[0060] (間欠動作力 通常動作への遷移時におけるプログラムの移動)
図 7は、携帯通信端末が間欠動作を終了し、通常動作を開始する時のプログラムの 転送動作を示すブロック図である。図 7を参照して、間欠動作から通常動作へ遷移す る場合のプログラムの移動動作が説明される。ここで、通常動作中に、通信用 CPU2 00は間欠動作用プログラム 3の移動に備え、間欠動作用プログラムの転送先等の情 報を間欠制御装置 250に格納しているものとする。
[0061] 通信用 CPU200は、携帯通信端末 100の通信環境情報力も通常動作の開始を判 断し、間欠制御装置 250に対し間欠動作停止信号 22を発行する。通信用 CPU200 は、間欠動作停止信号 22を発行した後、次回動作開始時に内部メモリ 210及び RA M230からのプログラム実施を設定し、通常の消費電力状態へ遷移する。
[0062] 間欠制御装置 250は、間欠動作停止信号 22に応答して退避要求信号 23を発行し てメモリ IZF220を制御し、内部メモリ 210から間欠動作用プログラム 3を抽出し CCP U IZF240に転送させる。又、転送先情報を含む転送要求信号 24を CCPU \/ F240に発行し、メモリ IZF220から受け取った間欠動作用プログラム 3をアプリケー シヨン側に転送させる。更に、メモリ IZF220を介して RAM230の制御を行い消費電 力状態を解除し通常状態にする。
[0063] CCPU IZF240は転送要求信号 24に応答して ACPU IZF150を介してアプリ ケーシヨン側のメモリ IZF120に間欠動作用プログラム 3を転送するとともに格納要求 25を発行する。メモリ IZF120は格納要求 25に応じて ROM130及び RAM140に 間欠動作用プログラム 3を格納する。
[0064] 退避作業が終了すると、間欠制御装置 250は通信用 CPU200に通信動作開始可 能であることを通知する。通信用 CPU200は、退避作業完了の通知に応じて通常動 作を開始する。この際、通信用 CPU200は、 RAM230にアクセスして格納された通 信用プログラム 2を利用して LSI270を制御し通常動作を行う。又、間欠制御装置 25 0はメモリ IZF220を介して RAM230を制御し、 RAM230の消費電力状態を通常 状態にする。
[0065] このように、本発明による携帯通信端末 100では、間欠用プログラム 3を通常時に はアプリケーション側の記憶装置に格納し、間欠動作時には内部メモリ 210に格納し て使用する。このため、通信側の RAM230は間欠動作用プログラム 3を格納する必 要がな!ヽ。従って RAM230の記憶容量を縮小することで通信側の回路面積を縮小 、あるいは RAM230の記憶容量を効率的に使用することができる。
[0066] 以上のような構成の携帯通信端末 100では、間欠動作時の通信環境に応じて使用 される間欠動作用プログラム 3の単位を細分ィ匕して入れ替えを行うことが可能である。 具体的には、図 8を参照して、無線の波を受信してサービスを利用できる環境にある 圏内時に使用する圏内間欠動作プログラムと、無線の波を受信できていない圏外時 に使用する圏外間欠動作プログラムの単位で分割してアプリケーション側の ROM1 30又は RAM140に保存しておく。間欠動作中における圏内時には圏内間欠動作 プログラムのみを通信側の内部メモリ 210に移動し(図 8 (b)参照)、圏外時には圏外 間欠動作プログラムのみを内部メモリ 210に移動して(図 8 (c)参照)、それぞれの通 信環境に応じた間欠動作が行われる。このように、通信環境に応じて間欠時に使用 される間欠動作用プログラム 3の単位を細力べ分けることができればできるほど内部メ モリ 210の容量を削減することが可能となる。従って、本発明による携帯通信端末 10 0によれば通信側の RAM230や内部メモリ 210の回路面積を縮小できるため、開発 コストを削減することができる。
[0067] 以上、本発明の実施の形態を詳述してきたが、具体的な構成は上記実施の形態に 限られるものではなぐ本発明の要旨を逸脱しない範囲の変更があっても本発明に 含まれる。本実施の形態では、ツイン CPUを搭載した携帯通信端末を一例に実施の 形態が示されたが、間欠プログラム 3を格納する外部記憶装置があれば、間欠動作 時に外部記憶装置から内部メモリ 210に間欠プログラムを移動し、通常動作時には 外部記憶装置に退避すると ヽつた形態でも構わな ヽ。

Claims

請求の範囲
[1] RAMと、
前記 RAMよりも高速な内部メモリと、
前記 RAMにロードされた通信用プログラムを用いて、通信動作を行う通信用演算 処理装置と、
間欠制御装置と、
間欠動作用プログラムを格納する記憶装置とを具備し、
前記間欠制御装置は、前記通信用演算処理装置から発行される間欠動作開始信 号に応答して、前記記憶装置に格納された間欠動作用プログラムを前記内部メモリ へ移動し、
前記通信用演算処理装置は、前記移動が完了すると、前記通信動作を停止し、前 記内部メモリ内の間欠動作用プログラムを用いて、間欠受信動作を行う
携帯通信端末。
[2] 請求の範囲 1に記載の携帯通信端末にお!、て、
前記間欠制御装置は、前記通信用演算処理装置からの間欠動作開始信号に応答 して、前記内部メモリ内にある間欠受信動作に利用されないプログラムを前記 RAM へ退避した後に、前記記憶装置に格納された間欠動作用プログラムを前記内部メモ リへ移動する
携帯通信端末。
[3] 請求の範囲 1又は 2に記載の携帯通信端末において、
前記通信用演算処理装置は、前記通信動作時に前記間欠制御装置に対し、前記 間欠動作用プログラムの転送先の情報を通知し、
前記間欠制御装置は、前記転送先情報に基づく前記内部メモリ内の転送先に、前 記間欠動作用プログラムを格納する
携帯通信端末。
[4] 請求の範囲 1から 3いずれ力 1項に記載の携帯通信端末において、
前記通信用演算処理装置は、間欠受信動作から通信動作へ移行する際、前記間 欠制御装置に対し間欠動作停止信号を発行し、 前記間欠制御装置は、前記間欠動作停止信号に応答して、前記内部メモリ内の間 欠動作用プログラムを前記記憶装置に移動する
携帯通信端末。
[5] 請求の範囲 1から 4いずれ力 1項に記載の携帯通信端末において、
前記間欠制御装置は、前記間欠受信動作中における前記 RAMの消費電力量が 、前記通信動作時の消費電力量よりも低くなるように制御する
携帯通信端末。
[6] 請求の範囲 1から 5いずれ力 1項に記載の携帯通信端末において、
前記間欠動作用プログラムは、通信環境状態に基づく条件により細分化された複 数の間欠動作用プログラムを含み、
前記間欠制御装置は、前記通信環境状態に基づく条件に応じて前記複数の間欠 動作用プログラムのいずれかを前記記憶装置力 前記内部メモリへ移動し、 前記移動が完了すると前記通信用演算処理装置は、前記通信動作を停止し、前 記内部メモリ内の間欠動作用プログラムを用いて間欠受信動作を行う
携帯通信端末。
[7] 請求の範囲 1から 6いずれ力 1項に記載の携帯通信端末において、
アプリケーション用プログラムを用いて前記通信動作以外の動作を実行するアプリ ケーシヨン用演算処理装置と、
前記間欠動作用プログラムに加えて、前記アプリケーション用プログラムを保持する 記憶装置とを更に具備し、
前記間欠制御装置は、前記通信用演算処理装置からの間欠動作開始信号に応答 して、前記記憶装置に格納された間欠動作用プログラムを前記内部メモリに移動し、 前記移動が完了すると前記通信用演算処理装置は、前記通信動作を停止し、前 記内部メモリ内の間欠動作用プログラムを用いて間欠受信動作を実行する
携帯通信端末。
[8] RAM内の通信用プログラムを用 、て通信動作を行つて、る通信用演算処理装置 が間欠動作開始信号を発行するステップと、
間欠制御装置が、前記間欠動作開始信号に応答して記憶装置内の間欠動作用プ ログラムを前記記憶装置から内部メモリへ移動するステップと、
前記移動の完了後、前記通信用演算処理装置が前記通信動作を停止し、前記 R AMに対するアクセス速度よりも高速に内部メモリにアクセスし、前記内部メモリ内の 間欠動作用プログラムを用いて間欠受信動作を行うステップとを具備する
通信方法。
[9] 請求の範囲 8に記載の通信方法において、
前記移動するステップは、
前記間欠制御装置が、前記通信用演算処理装置から発行される間欠動作開始信 号に応答して、前記内部メモリ内にある間欠受信動作に利用されないプログラムを前 記 RAMへ退避するステップを備える
通信方法。
[10] 請求の範囲 8又は 9に記載の通信方法において、
前記移動するステップは、
前記通信用演算処理装置が、前記通信動作時に前記間欠制御装置に対し、前記 間欠動作用プログラムの転送先の情報を通知するステップと、
前記間欠制御装置が、前記転送先情報に基づく前記内部メモリ内の転送先に、前 記間欠動作用プログラムを格納するステップを備える
通信方法。
[11] 請求の範囲 8から 10いずれ力 1項に記載の通信方法において、
前記通信用演算処理装置が、間欠受信動作から通信動作へ移行する際、前記間 欠制御装置に対し間欠動作停止信号を発行し、
前記間欠制御装置が、前記間欠動作停止信号に応答して前記内部メモリ内の間 欠動作用プログラムを前記記憶装置へ移動するステップを更に具備する
通信方法。
[12] 請求の範囲 8から 1 、ずれ力 1項に記載の通信方法にぉ 、て、
前記間欠制御装置が、前記間欠受信動作中における前記 RAMの消費電力量が 、前記通信動作時の消費電力量よりも低くなるように制御するステップを更に具備す る 通信方法。
PCT/JP2007/051966 2006-02-08 2007-02-06 携帯通信端末、及び通信方法 WO2007091533A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US12/161,535 US8391931B2 (en) 2006-02-08 2007-02-06 Mobile communication terminal and communication method
JP2007557836A JP4867921B2 (ja) 2006-02-08 2007-02-06 携帯通信端末、及び通信方法
CN200780003353.5A CN101375530B (zh) 2006-02-08 2007-02-06 便携通信终端以及通信方法
EP07708084A EP1983663A4 (en) 2006-02-08 2007-02-06 MOBILE TERMINAL AND COMMUNICATION PROCESS

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006030564 2006-02-08
JP2006-030564 2006-02-08

Publications (1)

Publication Number Publication Date
WO2007091533A1 true WO2007091533A1 (ja) 2007-08-16

Family

ID=38345130

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/051966 WO2007091533A1 (ja) 2006-02-08 2007-02-06 携帯通信端末、及び通信方法

Country Status (5)

Country Link
US (1) US8391931B2 (ja)
EP (1) EP1983663A4 (ja)
JP (1) JP4867921B2 (ja)
CN (1) CN101375530B (ja)
WO (1) WO2007091533A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009177774A (ja) * 2007-12-27 2009-08-06 Kyocera Corp 信号処理装置、携帯通信端末装置及び無線通信システム
JP2009245145A (ja) * 2008-03-31 2009-10-22 Fujitsu Ltd 携帯型装置および情報管理方法
JP2013030178A (ja) * 2012-09-14 2013-02-07 Canon Inc 通信装置及びその制御方法、並びに、コンピュータプログラム

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8463254B2 (en) 2008-11-25 2013-06-11 Research In Motion Limited System and method for over-the-air software loading in mobile device
CN103019753A (zh) * 2011-09-21 2013-04-03 联想(北京)有限公司 一种移动终端的启动控制方法、装置及移动终端
KR102011137B1 (ko) 2012-12-07 2019-08-14 삼성전자주식회사 데이터 처리 장치와 회로
US9935873B2 (en) 2013-06-18 2018-04-03 Nxp Usa, Inc. Device and method for processing in a mobile communication system
CN105589708A (zh) * 2014-12-24 2016-05-18 中国银联股份有限公司 更新金融终端应用程序的方法和装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002368676A (ja) 2001-06-07 2002-12-20 Sanyo Electric Co Ltd 間欠受信方法、間欠受信装置、およびそれらを利用可能な移動通信端末
JP2003188798A (ja) * 2001-12-18 2003-07-04 Fujitsu Ltd 半導体装置、携帯端末装置および間欠受信方法
JP2003196097A (ja) 2001-12-26 2003-07-11 Fujitsu Ltd プロセッサおよびそのブート方法
JP2004134904A (ja) 2002-10-09 2004-04-30 Nec Corp 携帯電話機及びそれに用いるバッテリセービング方法並びにそのプログラム
US20040261072A1 (en) 2003-06-20 2004-12-23 Samsung Electronics Co., Ltd. Apparatus and method for performing an over-the-air software update in a dual processor mobile station
EP1530296A2 (en) 2003-11-10 2005-05-11 Nec Corporation Multiple-CPU portable terminal with communication function and control method

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3053181B1 (ja) * 1999-01-28 2000-06-19 日本電気株式会社 無線デ―タ通信装置及び無線デ―タ通信方法
US7376769B1 (en) * 2000-09-14 2008-05-20 Intel Corporation Wireless computing device having an application and wireless subsystem and method therefore
JP2002222116A (ja) 2001-01-29 2002-08-09 Casio Comput Co Ltd 電子機器のメモリ制御方法
KR100390645B1 (ko) * 2001-07-27 2003-07-07 삼성전자주식회사 이동통신단말기 시스템에서 소모전류를 줄이기 위한 방법
JP3634810B2 (ja) * 2002-03-14 2005-03-30 三洋電機株式会社 メモリ書き替え装置
JP2004102508A (ja) * 2002-09-06 2004-04-02 Renesas Technology Corp 半導体記憶装置
JP2004147061A (ja) 2002-10-24 2004-05-20 Konica Minolta Holdings Inc 撮像装置付き携帯電話機
JP4238562B2 (ja) 2002-11-07 2009-03-18 日本電気株式会社 移動無線装置
FR2847415B1 (fr) * 2002-11-14 2005-02-18 Gemplus Card Int Chargement d'une application a deployer dans un terminal et une carte a puce
JP3795868B2 (ja) * 2003-02-05 2006-07-12 株式会社東芝 移動通信端末装置とその制御モジュール及び制御プログラム
JP2004297632A (ja) * 2003-03-28 2004-10-21 Renesas Technology Corp マイクロプロセッサ及び携帯通信端末
JP4265765B2 (ja) * 2003-10-02 2009-05-20 ローム株式会社 携帯通信機器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002368676A (ja) 2001-06-07 2002-12-20 Sanyo Electric Co Ltd 間欠受信方法、間欠受信装置、およびそれらを利用可能な移動通信端末
JP2003188798A (ja) * 2001-12-18 2003-07-04 Fujitsu Ltd 半導体装置、携帯端末装置および間欠受信方法
JP2003196097A (ja) 2001-12-26 2003-07-11 Fujitsu Ltd プロセッサおよびそのブート方法
JP2004134904A (ja) 2002-10-09 2004-04-30 Nec Corp 携帯電話機及びそれに用いるバッテリセービング方法並びにそのプログラム
US20040261072A1 (en) 2003-06-20 2004-12-23 Samsung Electronics Co., Ltd. Apparatus and method for performing an over-the-air software update in a dual processor mobile station
EP1530296A2 (en) 2003-11-10 2005-05-11 Nec Corporation Multiple-CPU portable terminal with communication function and control method

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1983663A4

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009177774A (ja) * 2007-12-27 2009-08-06 Kyocera Corp 信号処理装置、携帯通信端末装置及び無線通信システム
JP2009245145A (ja) * 2008-03-31 2009-10-22 Fujitsu Ltd 携帯型装置および情報管理方法
JP2013030178A (ja) * 2012-09-14 2013-02-07 Canon Inc 通信装置及びその制御方法、並びに、コンピュータプログラム

Also Published As

Publication number Publication date
CN101375530B (zh) 2014-03-19
EP1983663A1 (en) 2008-10-22
US8391931B2 (en) 2013-03-05
EP1983663A4 (en) 2010-01-13
JPWO2007091533A1 (ja) 2009-07-02
CN101375530A (zh) 2009-02-25
US20100227654A1 (en) 2010-09-09
JP4867921B2 (ja) 2012-02-01

Similar Documents

Publication Publication Date Title
CN108073421B (zh) 为外围子系统提供个体化电源控制的方法和装置
WO2007091533A1 (ja) 携帯通信端末、及び通信方法
JP4822472B2 (ja) データ処理システム
US8463333B2 (en) Mobile phone with low-power media rendering sub-system
US7450963B2 (en) Low power dual processor architecture for multi mode devices
USRE45542E1 (en) Method and a system for determining the power consumption in connection with an electronic device, and an electronic device
US9680972B2 (en) SD switch box in a cellular handset
TW201227516A (en) System and method for facilitating wireless communication during a pre-boot phase of a computing device
JP2003196097A (ja) プロセッサおよびそのブート方法
US8150459B2 (en) Information apparatus and controlling method thereof
US20080253357A1 (en) Computer system with internet phone functionality
US6898444B2 (en) Data processing apparatus
TWI389104B (zh) 支援硬碟最高傳輸速率的硬碟存取方法及系統
EP1335499B1 (en) Semiconductor device and electronic device
CN107590087B (zh) 一种电子设备及电子设备的硬盘访问方法
JP2011013836A (ja) メモリ配置管理装置及びマイクロプロセッサ
JP5230006B2 (ja) 情報処理システム、周辺装置、情報処理装置、省電力制御方法、およびプログラム
JP2012088906A (ja) 電子機器およびその制御方法
JPH09321901A (ja) 情報処理装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2007557836

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 12161535

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 200780003353.5

Country of ref document: CN

Ref document number: 2007708084

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE