WO2007074530A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2007074530A1
WO2007074530A1 PCT/JP2005/023965 JP2005023965W WO2007074530A1 WO 2007074530 A1 WO2007074530 A1 WO 2007074530A1 JP 2005023965 W JP2005023965 W JP 2005023965W WO 2007074530 A1 WO2007074530 A1 WO 2007074530A1
Authority
WO
WIPO (PCT)
Prior art keywords
pad
pattern
wiring
semiconductor device
film
Prior art date
Application number
PCT/JP2005/023965
Other languages
English (en)
French (fr)
Inventor
Kouichi Nagai
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to PCT/JP2005/023965 priority Critical patent/WO2007074530A1/ja
Priority to JP2007551842A priority patent/JP5098647B2/ja
Priority to KR1020087017279A priority patent/KR101005028B1/ko
Publication of WO2007074530A1 publication Critical patent/WO2007074530A1/ja
Priority to US12/163,340 priority patent/US7969008B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/40Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the peripheral circuit region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • H01L2224/05094Disposition of the additional element of a plurality of vias at the center of the internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • H01L2224/05095Disposition of the additional element of a plurality of vias at the periphery of the internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01007Nitrogen [N]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01038Strontium [Sr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0104Zirconium [Zr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01059Praseodymium [Pr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/050414th Group
    • H01L2924/05042Si3N4
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Definitions

  • the present invention relates to a semiconductor device, and more particularly to a semiconductor device having a node for connection to or inspection of an external circuit.
  • a moisture-resistant ring that shields moisture is formed along the outer periphery of the chip.
  • Japanese Unexamined Patent Publication No. 2002-270608 discloses a semiconductor device having a damascene wiring structure in which a wiring pattern and a via conductor are embedded in an interlayer insulating film. It is proposed to form a via ring made of the same layer as the conductor and a wiring ring made of the same layer as the wiring pattern.
  • Japanese Laid-Open Patent Publication No. 2004-297022 (Applicant: NEC Electronics) proposes arranging a plurality of moisture-resistant (seal) rings along the outer periphery of the chip and connecting the bottom surface to the diffusion region of the semiconductor substrate. To do.
  • the semiconductor integrated circuit device has a node for contacting a probe needle for inspection or bonding a wire for connection to an external circuit on the same layer as or on the uppermost wiring layer.
  • the nod has a relatively large size compared with other patterns of wiring, and the upper surface of the pad is exposed so that the probe needle can be brought into contact or the connection wire can be bonded. Until a semiconductor integrated circuit device is completed, multiple inspections are performed, and only those that are finally judged good are packaged.
  • the node may crack. Even if a crack occurs, a wire can be bonded to the pad and it can be commercialized. However, the surface of the knot is exposed even after wire bonding, and moisture and hydrogen easily enter from the crack. When infiltrated moisture and hydrogen reach the wiring and oxides, This affects the performance of the semiconductor device.
  • Japanese Unexamined Patent Application Publication No. 2004-134450 proposes to form a pad by alternately laminating a planar pad layer and a looped (cylindrical) via wall. Even if the flat pad layer exposed on the outermost surface is cracked, the moisture that has entered below is prevented from diffusing by the cup-shaped seal structure formed by the lower loop-shaped via wall and the flat pad layer. Is blocked from entering.
  • JP-A-2005-175204 (Applicant: Fujitsu) proposes to arrange a first moisture-resistant ring inside the pad and a second moisture-resistant ring outside the pad. In the case of a conductive moisture-resistant ring, the first moisture-resistant ring is notched in the wiring connected to the pad.
  • Ferroelectric memory is a non-volatile memory in which stored information is not lost even when the power is turned off. High integration, high-speed driving, high durability, and low power consumption can be expected.
  • a ferroelectric memory stores information using the hysteresis characteristics of a ferroelectric.
  • a ferroelectric capacitor in which a ferroelectric film is sandwiched between a pair of electrodes as a capacitor dielectric film generates polarization according to the applied voltage between the electrodes, and maintains the polarization even when the applied voltage is removed.
  • the polarity of the applied voltage is reversed, the polarity of the polarization is also reversed. If this polarization is detected, the information can be read out.
  • the remnant polarization amount is large, 10 CZcm 2 ⁇ 30 ⁇ CZcm 2 about
  • PZT Pb (Zr Ti) O
  • SBT SrBi Ta l -xx 3 2 2
  • oxide ferroelectric film with excellent characteristics, film formation in an oxidizing atmosphere or heat treatment is required, and the lower electrode (and the upper electrode if necessary) is not easily oxidized. Many are formed of noble metal oxides that are conductive even when oxidized.
  • a transistor and a lower interlayer insulating film are formed on the silicon substrate.
  • a conductive capacitor such as W that penetrates the lower interlayer insulating film and connects to the transistor is formed, and then a ferroelectric capacitor including a lower electrode, a ferroelectric film, and an upper electrode is formed.
  • the oxidizing atmosphere during the formation of the ferroelectric film will not adversely affect the underlying structure. It is necessary to. Thereafter, a multilayer wiring is formed through the interlayer insulating film.
  • an interlayer insulating film of a semiconductor integrated circuit device is formed of silicon oxide silicon.
  • Oxygen silicon has a high affinity for moisture.
  • the moisture can reach the wiring, capacitors, transistors, etc. through the interlayer insulating film.
  • a capacitor particularly a ferroelectric capacitor
  • the characteristics of the dielectric film, particularly the ferroelectric film deteriorate. If the ferroelectric film is reduced by hydrogen derived from the infiltrated moisture and oxygen defects occur, the crystallinity is lowered. Degradation of characteristics such as a decrease in remanent polarization and dielectric constant occurs. The same phenomenon occurs with long-term use. If hydrogen penetrates, it will cause characteristic degradation more directly than moisture.
  • a cover film having moisture resistance is formed on the multilayer wiring, and a moisture resistant ring is formed along the periphery of the semiconductor chip to prevent intrusion of moisture and hydrogen. However, the test and bonding pads that are connected to the outside must be exposed.
  • the most susceptible to the influence of moisture and hydrogen entering from the outside is considered to be the nod and its peripheral part.
  • an interlayer insulating film such as an oxide silicon film, a silicon nitride film, or a polyimide film is formed so as to cover the uppermost wiring including the pad, but the polyimide film or nitride on the pad is used to enable electrical contact with the node.
  • the silicon oxide film and the silicon oxide film are removed. Moisture and hydrogen from the outside can be in direct contact with the pad electrode.
  • Japanese Laid-Open Patent Publication No. 2003-174146 proposes to form an upper electrode by stacking two kinds of noble metal oxide films.
  • a transistor formed on a semiconductor substrate so that the oxidizing atmosphere during the formation of the ferroelectric film does not adversely affect the transistor is an insulating barrier film having an oxygen shielding ability such as a silicon nitride film or a silicon oxide nitride film. Covered.
  • the ferroelectric capacitor is covered with an insulating barrier film having a hydrogen shielding ability such as alumina so that the characteristics of the ferroelectric capacitor are not deteriorated by heat treatment in a reducing atmosphere.
  • a circuit unit including a plurality of semiconductor elements formed on the semiconductor substrate
  • a multi-layer wiring structure including a wiring pattern and a via conductor formed in the insulating layer; and a pad electrode structure formed above the semiconductor substrate and connected to the multi-layer wiring structure.
  • a wiring pattern and a pad via conductor for connecting between the wiring patterns for the pad are included, and at least the wiring pattern for the node of the uppermost layer is a seal pattern that surrounds the pad pattern and the pad pattern and surrounds in a loop shape.
  • at least one of the wiring patterns for the node other than the uppermost layer has a continuous enlarged pad pattern having a size corresponding to the seal pattern, and the pad via conductor corresponds to the pad pattern.
  • the nod pattern of the line pattern or the enlarged pad pattern and the columnar via conductor constitute a laminated bonding pad, and the enlarged pad pattern, the seal pattern and the loop-shaped wall portion surround the laminated bonding pad, and moisture
  • FIG. 1 is a plan view and a cross-sectional view showing a basic configuration of the present invention.
  • FIGS. 2A-2S are cross-sectional views of the semiconductor substrate showing the main steps of the method of manufacturing the semiconductor device according to the first embodiment.
  • FIGS. 3A to 3B are cross-sectional views showing modifications of the first embodiment.
  • FIGS. 3A to 3B are cross-sectional views showing modifications of the first embodiment.
  • FIGS. 4A-4E are cross-sectional views showing the main steps of the method of manufacturing a semiconductor device according to the second embodiment.
  • FIGS. 5A to 5D are cross-sectional views of the semiconductor substrate showing the main steps of the semiconductor device manufacturing method according to the third embodiment.
  • FIGS. 6A to 6F are cross-sectional views of the semiconductor substrate showing the main steps of the method of manufacturing the semiconductor device according to the fourth embodiment.
  • FIG. 7 is a cross-sectional view showing a modification.
  • FIG. 8 is a cross-sectional view showing another modification.
  • PD pad pattern, SR seal ring pattern, SW seal wall (loop wall), CPL connection plug, EPD enlarged pad pattern, 1 semiconductor substrate (silicon wafer), 2 element isolation region, PW p-type well, NW n-type well , G gate electrode, 3 gate insulation film, 4 gate electrode, 5 insulating film, 6 sidewall spacer, S / D source / drain region, EX extension region, HD high concentration region, 7 SiON film, 8, 9 Silicon oxide film, 11 Acid / aluminum film, LE lower electrode, FD ferroelectric film, UE upper electrode, 16 acid / aluminum film, 18 Interlayer insulation film (TEOS acid / silicon film), RP resist pattern , CH contact hole, PL conductive (W) plug, 21 SiON film, Ml metal wiring layer, M1W metal wiring, BM (for pad) base metal, OR (external) moisture-resistant ring, 22 acid ano-reminicum H 23, 24 Sani ⁇ silicon 3 down H, 33, 34 Sani ⁇ silicon down II, 43 Sani ⁇ silicon film
  • Figures 1A-1D schematically illustrate the basic configuration of the present invention.
  • Figures 1A-1C are top views
  • FIG. 1D is a cross-sectional view.
  • a pad electrode structure is formed by laminating a wiring layer and a via conductor layer.
  • FIG. 1A shows wiring patterns used for the uppermost wiring layer and other wiring layers.
  • the wiring pattern includes a pad pattern PD and a loop-shaped seal pattern (pad seal ring) SR that surrounds the pad pattern PD at an interval.
  • FIG. 1B shows the configuration of the via conductor layer.
  • the via conductor layer of the pad electrode structure consists of a columnar connection plug CPL and a seal pattern formed in a region corresponding to the nod pattern PD.
  • It includes a seal wall SW that is a loop-shaped wall formed in a region corresponding to SR.
  • FIG. 1C shows an enlarged pad pattern E used for at least one of the wiring layers other than the uppermost layer.
  • the enlarged pad pattern EPD is a continuous area, and the area force corresponding to the nod pattern PD is also continuous, and the wiring pattern extends to the area corresponding to the seal pattern SR.
  • the structure shown in FIG. 1A or 1C is used as the wiring pattern, and the via conductor layer shown in FIG. 1B is used as the via conductor layer between the wiring patterns.
  • FIG. 1D shows an example of the combination.
  • the wiring pattern arranged in the uppermost layer is the wiring pattern shown in FIG. 1A, and has a pad pattern PD1 at the center and a seal pattern SR1 around it.
  • a via conductor layer including the connection plug CPL1 and the seal wall SW1 is formed.
  • a pad pattern PD2 and a seal pattern SR2 which have the same shape as the uppermost wiring pattern, are arranged.
  • a connection plug CPL2 and a seal wall SW2 having the same structure as the via conductor layer below the uppermost layer are arranged.
  • an enlarged pad pattern EPD1 is arranged.
  • the enlarged pattern EPD1 and the seal walls SW2 and SW1, and the seal patterns SR2 and SRI on the periphery form a cup-shaped moisture structure.
  • another enlarged pad pattern EPD2 is arranged via the connection plug CPL3 of the via conductor layer and the seal wall SW3.
  • the enlarged pad pattern EPD2 and the seal wall SW3 of the via conductor layer constitute a cup-shaped moisture-resistant ring structure in which the bottom surface of the enlarged pad pattern EPD1 is connected.
  • the enlarged pad pattern EPD is used in at least one of the laminated structures that can be used in any layer other than the top layer.
  • the lowermost layer is composed of an enlarged pad pattern EPD.
  • the seal pattern SR is also separated from the pad pattern PD force, even if a crack is generated by applying stress to the pad pattern PD, the seal pattern SR is hardly damaged! /.
  • FIGS. 2A-2S are a cross-sectional view and an auxiliary plan view schematically showing main steps of the method for manufacturing the semiconductor device according to the first embodiment.
  • an n-type well NW and a p-type well PW necessary for circuit configuration are formed on a semiconductor substrate 1 formed of a silicon substrate, and an element isolation region 2 surrounding the active region is formed.
  • the element isolation region 2 may be formed by force shallow trench isolation (STI) formed by silicon local oxidation (LOCOS).
  • Activity A gate electrode G is formed on the region, and a source Z drain region SZD is formed on both sides of the gate electrode.
  • FIG. 2B shows an enlarged cross-sectional view of the transistor portion.
  • a gate insulating film 3 made of silicon oxide or the like is formed on the surface of the active region, and a gate electrode 4 formed by stacking a polycrystalline silicon layer 4a and a silicide layer 4b is formed thereon, and a protective insulating film 5 made of silicon oxide or the like. Covered with.
  • Sidewall spacers 6 are formed on the side surfaces of the insulated gate electrode structure.
  • a shallow extension region EX for forming a junction is formed in the active region on both sides of the gate electrode 4, and a high concentration source Z drain region HD is formed in the active region on both sides of the sidewall spacer 6.
  • the source / drain region S ZD is formed together with the extension region EX.
  • a silicon oxynitride film 7 having a thickness of 50 to 250 nm, for example, a thickness of about 200 nm is formed on the semiconductor substrate by plasma C VD so as to cover a semiconductor element such as a MOS transistor. .
  • This silicon oxynitride film 7 has a barrier function against moisture and hydrogen, and prevents deterioration of the characteristics of the MOS transistor.
  • a non-doped silicate glass (NSG, silicon oxide) film 8 is formed to a thickness of 600 nm, for example, by plasma CVD using TEOS as a raw material, and is thickened by chemical mechanical polishing (CMP). Polish about 200nm to form a flat surface.
  • TEOS is further used as a source, and an oxide silicon film 9 is formed to a thickness of about lOOnm by plasma CVD. After that, for example, dehydration is performed for about 30 minutes at 650 ° C in a nitrogen atmosphere. Thereafter, the alumina film 11 is formed on the silicon oxide film 9 to a thickness of about 20 nm, for example, by physical vapor deposition (PVD) such as sputtering. The alumina film has a strong function of shielding moisture and hydrogen. After the alumina film 11 is formed, heat treatment is performed by rapid thermal annealing (RTA), for example, in an oxygen atmosphere at 650 ° C. for about 60 seconds.
  • RTA rapid thermal annealing
  • a laminated structure of a ferroelectric capacitor lower electrode LE, a ferroelectric layer FD, and an upper electrode UE is formed on the alumina film 11.
  • a Pt film having a thickness of 155 nm is formed by PVD.
  • a PZT film having a thickness of 150 to 200 nm is formed by PVD.
  • a photoresist pattern PR is formed thereon.
  • the photoresist pattern PR is etched.
  • the photoresist pattern PR is removed, and for the recovery annealing of the PZT film, for example, 650 ° C, O
  • an alumina film 16 of, eg, 50 nm is formed on the entire surface of the semiconductor substrate by PVD so as to cover the notched upper electrode and the ferroelectric film.
  • the alumina film is formed, for example, in a vertical furnace, 550 ° C, O atmosphere (flow rate 20 liters)
  • a photoresist pattern PR for patterning the lower electrode is formed on the alumina film 16.
  • an alumina film 17 having a thickness of about 5 Onm is further formed by, for example, PVD so as to cover the patterned ferroelectric capacitor.
  • the previously formed alumina film 16 is also shown as the alumina film 17 together.
  • heat treatment was performed for 60 minutes at 550 ° C, O atmosphere (flow rate 20 liters Z), as above.
  • an oxide silicon film 18 using TEOS as a source is formed on the entire surface of the semiconductor substrate so as to cover the alumina film 17 by plasma CVD, for example, to a thickness of 1500 nm. Then flatten the surface by CMP. In addition, annealing in the N 2 O plasma, for example 35
  • a resist pattern RP having a contact hole CH pattern for forming a Balta contact is formed on a semiconductor substrate, and an oxide silicon film 18, alumina films 17, 11, The oxide silicon films 9 and 8, the silicon nitride film or the silicon oxide silicon nitride film 7 are etched to expose the surface of the active region (source Z drain region).
  • the silicon oxide silicon film 5 or the silicon oxide film 5 under the silicon nitride film 7 is also etched to expose the conductive surface of the gate electrode 4. .
  • the resist pattern RP is removed, for example, a Ti film with a thickness of 20 nm and then a TiN film with a thickness of 50 nm are deposited by PVD.
  • a 500 nm W film is deposited by CVD, for example, and a contact hole is buried.
  • CMP is performed to remove the conductive film outside the contact hole, and the tungsten film or the like deposited on the surface of the silicon oxide film 18 is removed by polishing.
  • plasma annealing at 350 ° C for 2 minutes, etc. is performed with N 2 O plasma. continue,
  • a silicon oxynitride film 21 is deposited by CVD to a thickness of about lOOnm.
  • the plasma annealing described above can be performed prior to the plasma CVD in the plasma CVD apparatus for forming the SiON film 21 !.
  • This silicon oxynitride film 21 serves as a protective film for protecting the surface of the W plug from oxidation.
  • contact holes CH for the upper electrode UE and the lower electrode LE of the ferroelectric capacitor are formed.
  • heat treatment in a vertical furnace is performed at 500 ° C, O atmosphere (flow
  • the volume of 20 liters for Z minutes) and 60 minutes is used to recover the damage received by the PZT film.
  • the silicon oxynitride film 21 protects the W plug PL 1 from being oxidized by the heat treatment in the acid atmosphere.
  • the silicon oxynitride film 21 that has finished its function is removed by, for example, etch back.
  • a TiN film having a thickness of 150 nm, an Al—Cu alloy film having a thickness of 550 nm, a Ti film having a thickness of 5 nm, and a TiN film having a thickness of 150 nm are stacked by, for example, PVD, A first metal wiring film Ml for embedding CH is formed.
  • the steps so far are conventionally known steps, and other known steps may be used.
  • a resist pattern is formed on the laminated film Ml, and the first metal wiring layer Ml is etched to form the first metal wiring MlW.
  • the base metal pattern BM is formed in the portion where the node structure is to be formed, and the outer moisture-resistant ring OR1 is formed in a region along the outer periphery of the chip.
  • the base metal pattern BM constitutes the above-described enlarged pad pattern.
  • FIG. 2L shows an example of the shape of the base metal BM in the bonding pad region.
  • the base metal BM has an enlarged pad pattern shape that is continuous in the bonding pad region, and has a wiring portion that is drawn out to the circuit portion. Since the outer moisture-resistant ring OR1 is formed along the outer periphery of the chip, the outer moisture-resistant ring OR1 is arranged in a shape that passes outside the plurality of pads.
  • an oxide silicon film using TEOS as a source is formed by CVD with a thickness of about 2600 nm, the surface is flattened, and the same plasma chamber as described above is used. Nitrid the surface.
  • an oxide silicon film using TEOS as a source is formed by CVD to a thickness of about lOOnm.
  • plasma annealing is further performed. After forming the first interlayer insulating film in this way, a resist pattern is formed, and the contact hole CH for connecting the first metal wiring M1W and the second metal wiring is etched.
  • a TiN film with a thickness of about 50 nm is deposited by PVD, and then a W film with a thickness of about 650 nm is deposited by CVD to form a via conductor layer VM2 that fills the contact hole. To do.
  • etch back or CMP is performed.
  • FIG. 20 is a cross-sectional view schematically showing a configuration of via conductor layer VM2 in which a contact hole is buried in the bonding pad portion.
  • the connecting plug CPL2 and the loop-shaped sealing wall SW2 that surrounds the plug CPL2 are formed.
  • the seal wall SW2 is formed along the outer periphery of the base metal BM shown in FIG. 2L, and forms a cup shape in cooperation with the base metal BM.
  • the second metal wiring M2W is formed on the via conductor layer VM2.
  • a node region PD2 connected to the connection plug CPL2 and a seal pattern SR2 that surrounds the periphery and is connected to the seal wall SW2 are formed.
  • a moisture-resistant ring layer OR3 is formed on the chip moisture-resistant ring portion.
  • a TEOS silicon oxide film 33 is deposited to a thickness of 2200 nm, for example, and after performing CMP for flattening, the surface is further nitrided by plasma annealing. Further, a TEOS oxide silicon film 34 is deposited to a thickness of about lOOnm, for example, and plasma annealing for nitriding is performed. In this way, a second interlayer insulating film is formed.
  • via conductor layer VM3 is embedded in second interlayer insulating films 33 and 34 by the same process as described above.
  • a structure including a connection plug CPL 3 and a seal wall SW3 similar to those in FIGS. 2N and 20 is formed.
  • a third metal wiring pattern M3W connected to the via conductor layer VM3 is formed.
  • a structure including the pad pattern PD3 and the seal pattern SR3 similar to FIG. 2P is formed.
  • a pad structure in which a connection plug CPL and a pad pattern PD are stacked is formed on the center portion of the base metal BM.
  • a loop-like wall part is formed on the peripheral edge of the base metal BM by laminating the seal wall SW and the seal pattern SR, and the laminated pad structure is surrounded by a cup-shaped moisture-resistant pattern.
  • a TEOS silicon oxide film 43 is deposited by CVD, for example, to a thickness of about 10 Onm so as to cover the multilayer wiring, and the surface is nitrided by plasma annealing, and then a silicon nitride film 45 is formed thereon.
  • a thickness of 350 nm is deposited by plasma CVD.
  • the silicon nitride film 45 and the silicon oxide silicon film 43 are etched using the resist pattern.
  • the upper TiN layer on the third wiring layer is also etched.
  • a photosensitive polyimide layer is applied on the silicon nitride film 45 and developed after exposure to remove the polyimide layer in the bonding pad region.
  • After forming the polyimide pattern for example, 310 ° C, N in a horizontal furnace Treat for 40 minutes in an atmosphere (flow rate 100 liters Z minutes) to cure the polyimide. In this way, a semiconductor device having a pad is formed.
  • the base metal BM and the seal wall and seal pattern laminated on the periphery surround the laminated bonding pad, and even if a crack occurs in the uppermost pad pattern due to a test or the like, the intruding moisture is prevented from entering the circuit part. .
  • the surface of the silicon oxide film 43 is exposed at the opening of the bonding pad. From this side, moisture, hydrogen, etc. may enter.
  • FIG. 3A and 3B show a method for manufacturing a semiconductor device according to the second embodiment. 2A-2Q steps are performed in the same process as the first example, and the third metal wiring pattern is created.
  • FIG. 3A shows a process corresponding to FIG. 2R.
  • a TEOS oxide silicon film having a thickness of 15000 nm is formed on the third wiring pattern by CV D, for example, and the region between the electrodes is completely buried. Polish the TEOS silicon oxide film from CMP and stop at the TiN layer on the surface of the third metal wiring.
  • a TEOS oxide silicon film 43 whose surface is flattened and is flush with the third metal wiring pattern is covered, and an alumina film 47 is formed by, for example, 50 nm PVD.
  • a silicon nitride film 45 is formed to a thickness of 500 nm by CVD, for example. Since the alumina film 47 and the silicon nitride film 45 having a function of shielding moisture and hydrogen are formed in contact with the surface of the third metal wiring pattern, the leak path of the moisture-resistant ring can be eliminated.
  • openings are formed in the silicon nitride film 45 and the alumina film 47 using a resist pattern.
  • the TiN film of the third wiring layer is also etched.
  • a photosensitive polyimide film 46 is applied and exposed and developed to form the opening in the pad. After opening the opening, 310 ° C, N atmosphere (flow rate 1 by heat treatment in a horizontal furnace)
  • the pad electrode surface is surrounded by the alumina film 47 and the silicon nitride film 45 in the nod opening, and the silicon oxide film is not exposed. For this reason, the possibility of moisture and hydrogen entering from the pad opening is reduced.
  • FIGS. 4A-4E are cross-sectional views schematically showing a method for fabricating a semiconductor device according to the third embodiment. First, steps similar to those described with reference to FIGS. 2A-2F of the first embodiment are performed.
  • FIG. 4A shows the same structure as FIG. 4F. That is, after the ferroelectric capacitor is formed, its surface is covered with the alumina film 17 and the silicon oxide film 18, and the Balta contact hole is etched using the resist pattern RP as an etching mask.
  • the silicon oxide films 9 and 8 are etched in the first step, and the etching is stopped on the surface of the silicon oxynitride film 7.
  • the silicon oxynitride film 7 is etched by changing the etching conditions in the second step.
  • a W plug PL11 is formed in the Balta contact hole, and unnecessary portions on the silicon oxide film 18 are removed by CMP, etchback, or the like.
  • a resist pattern RP for the pad structure is formed covering the W plug PL11.
  • the resist pattern RP has an opening in a loop-shaped region where the moisture-resistant ring for pads is to be formed and a region where the moisture-resistant ring is to be formed along the outer periphery of the chip.
  • the silicon oxide film 18, the alumina films 17, 11, and the silicon oxide films 9, 8 are etched and etched on the surface of the silicon oxynitride film 7.
  • the resist pattern RP is removed.
  • a near metal layer is formed in the contact hole, and a W film is embedded by CVD to form a via conductor layer.
  • a silicon oxynitride film 21 covering the via conductor surface is formed.
  • FIG. 4D is a schematic plan view showing the planar shape of the via conductor layer.
  • a loop-shaped seal wall SW corresponding to the outer edge of the base metal BM of the bonding pad is formed, and a moisture-resistant ring AHR is formed along the outer periphery of the chip. Thereafter, the same steps as those in FIG. 2G and subsequent steps of the first embodiment are performed.
  • FIG. 4D schematically shows the configuration of the completed semiconductor device.
  • a loop-shaped seal wall SW is formed below the periphery of the base metal BM of the laminated bonding pad structure and reaches the surface of the silicon oxynitride film 7. Therefore, a barrier structure against moisture and hydrogen is also formed below the laminated bonding pad structure.
  • a cylindrical metal member is formed on the base metal layer, a cup-type seal structure is formed, and a laminated bonding pad structure is formed therein. It is possible to further enhance the barrier performance against moisture and hydrogen in the bonding pad structure.
  • FIGS. 5A to 5C are cross-sectional views schematically showing a method for manufacturing a semiconductor device according to the fourth embodiment.
  • a step equivalent to the step shown in FIGS. 2A-2K of the first embodiment is performed. After forming a ferroelectric capacitor and covering the upper surface with alumina film 17, silicon oxide film 18 is formed, W plug is formed, the first metal wiring is formed, and the surface is 20 nm thick Covered with an alumina film 22.
  • a TEOS silicon oxide film 23 is formed on the alumina film 22 by CVD with a thickness of 2600 nm, and the surface thereof is flattened by CMP. After nitriding the surface of the oxide silicon film 23, a TEOS oxide silicon film 24 is further formed by CVD to a thickness of about lOOnm.
  • an alumina film 25 is formed to a thickness of about 50 nm by PVD such as sputtering. If necessary, heat annealing in an acid atmosphere is performed, and a TEOS silicon oxide film 26 is formed on the alumina film 25 to a thickness of about lOOnm by CVD. The surface of the silicon oxide film 26 is nitrided. Thus, a relatively thick alumina film is embedded in the interlayer insulating film on the first metal wiring. The alumina film functions as a moisture and hydrogen shielding film. However, since the dielectric constant of alumina is higher than that of silicon oxide, forming a thick alumina film at a level in contact with the wiring pattern increases the parasitic capacitance of the wiring.
  • contact holes corresponding to FIG. 2M are formed. Compared to the process of FIG. 2M, the difference is that the layer to be etched contains an alumina film 25.
  • via conductor layer VM2 is embedded in the contact hole, and unnecessary portions are removed, and then second metal wiring pattern M2W is formed.
  • the silicon oxide films 33 and 34, the alumina film 35, and the silicon oxide film 36 are deposited so as to cover the second metal wiring pattern M2W, and the via conductor is again formed.
  • a laminated bonding pad structure is formed on the base metal BM, and a loop-shaped wall portion is formed on the periphery thereof.
  • the silicon oxide film 43 is formed by the same process as in the first embodiment, and the silicon nitride film 45 is formed thereon.
  • a polyimide layer 46 is applied and the pad portion is opened. Force that omits alumina 47 above the bonding pad Two layers of alumina films 25 and 35 are formed at the position intersecting with the via conductor of the laminated pad structure, shielding moisture and hydrogen in the bonding pad structure Performance has been strengthened.
  • FIGS. 6A to 6F schematically show the configuration of the semiconductor device according to the fifth embodiment.
  • the seal wall SW of the via conductor layer and the moisture-resistant ring AHR1 are also formed under the first metal wiring pattern M 1 W.
  • An alumina film 14 is also inserted at a position intersecting with the via conductor and covered with an oxide silicon film 15.
  • alumina films 25 and 35 are inserted into the interlayer insulating layer above the first metal wiring pattern M1W.
  • an inner chip moisture-resistant ring AHR2 is formed in a region inside the bonding pad with the same configuration as the chip moisture-resistant ring AHR1. Note that the inner chip moisture-proof ring AHR2 is notched in the area where the bonding node lead-out wiring is located.
  • FIG. 6B is a plan view schematically showing the bonding pad portion structure of the first metal wiring layer.
  • the wiring patterns IR1 and OR1 constituting the inner chip moisture-resistant ring AHR2 and the outer chip moisture-resistant ring AHR1 are formed.
  • FIG. 6C schematically shows the bonding pad portion structure of the via conductor layer on the first wiring pattern.
  • a connection plug CPL2 that connects the upper and lower pad patterns of the bonding pad is formed with the same structure as the W plug, and the seal wall SW2 surrounds the connection plug CPL2.
  • wall-like members IR2 and OR2 constituting the moisture-proof ring are formed on the inner side and the outer side.
  • FIG. 6D schematically shows the bonding pad portion structure of the second wiring layer.
  • a pad pattern PD2 is arranged in the center, and a seal pattern SR2 is formed surrounding it! Further, members OR3 and IR3 constituting a moisture-resistant ring are arranged on the outside and inside of the bonding pad.
  • FIG. 6E schematically shows a bonding pad portion structure formed of a via conductor layer on the second wiring pattern. Similar to the structure shown in FIG. 6C, a connection plug CPL3 is formed in the pad pattern PD region, and a seal wall SW3 is arranged so as to surround the periphery. A wall-shaped member OR4 of the chip moisture resistant wall AHR1 is formed outside the bonding pad. In the inner area of the bonding pad, the wall member IR4 of the inner chip moisture-resistant ring is cut away to prevent short-circuiting with the lead-out wiring.
  • FIG. 6F schematically shows the bonding pad portion structure of the third metal wiring layer which is the uppermost wiring layer.
  • the pad pattern PD3 is formed at the center, and the seal pattern SR3 is formed so as to surround the periphery of the pad pattern PD3. Further, a wiring part for connecting the pad pattern PD3 and the seal pattern SR3 and a wiring pattern drawn from the seal pattern SR3 to the circuit part are formed.
  • a component OR5 of the outer chip moisture-proof part is arranged outside the bonding pad. In the inner area from the bonding pad, the wiring pattern IR5 of the inner chip moisture-resistant ring is cut out to prevent short circuit with the pad lead-out wiring!
  • the uppermost wiring pattern of the bonding pad portion structure is drawn out in the direction of the circuit portion, and the circuit and the bonding pad are connected.
  • other wiring patterns are drawn out to the outside of the circuit. You may connect with.
  • the wiring pattern shown in FIG. 6F is arranged at the portion connected to the circuit, and the via conductors above and below the structure are as shown in FIG. 6E.
  • FIG. 7 shows a modification of the above-described embodiment.
  • the W plug PL 11 is formed below the lower electrode of the ferroelectric capacitor, the ferroelectric capacitor is formed thereon, and the contact with the upper electrode is taken from above.
  • Ferroelectric carrier A stack type capacitor is formed in which contact to the upper and lower electrodes of the capacitor is made up and down.
  • an inner chip moisture-proof ring should be formed. In other embodiments, a stacked capacitor is used.
  • the multilayer wiring structure is formed by the via conductor layer such as the W plug and the AL wiring.
  • Multi-layer wiring can also be formed by damascene wiring using Cu.
  • FIG. 8 shows a modification using damascene wiring.
  • the main wiring layer MM1 made of Cu is formed by embedding the trench, and unnecessary portions are removed to form a single damascene structure.
  • a diffusion barrier layer DB1 such as silicon nitride or silicon carbide is formed thereon, on which an oxide silicon film IL21 by CVD and an oxide film by spin-on glass (SOG) are formed.
  • the silicon film IL22 and the CVD silicon oxide film IL23 are sequentially stacked. Etching characteristics of the silicon oxide film by CVD and the silicon oxide film by SOG are different, so that etching can be stopped at the interface.
  • the wiring pattern to the bottom surface of the SOG oxide silicon film IL22 is etched, and the via hole is etched in the via conductor portion for the oxide silicon film IL21 under the surface force. It is also possible to etch the via hole first and then etch the wiring and wrench.
  • the trench is filled with the main wiring layer MM2 such as Cu, and unnecessary portions are removed.
  • the surface is covered with a copper diffusion prevention film DB2.
  • the via conductor can be replaced with a damascene via conductor.
  • the alumina film When the alumina film is embedded in the interlayer insulating film, it is preferable to dispose the alumina film at a position that does not intersect with the wiring pattern but intersects the via conductor.
  • the present invention has been described with reference to the embodiments, the present invention is not limited thereto.
  • alumina was used as a material for the barrier layer having a function of shielding moisture and hydrogen
  • titanium oxide can be used similarly. Its thickness is 20-lOOnm It is preferable. It will be apparent to those skilled in the art that various modifications, improvements, and combinations can be made.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Abstract

 耐湿性を向上したパッドを備えた半導体装置を提供する。  半導体装置は、半導体基板に形成された複数の半導体素子を含む回路部と、回路部を覆って、半導体基板上に形成された絶縁積層と、絶縁積層中に形成され、配線パターンとビア導電体とを含む多層配線構造と、半導体基板上方に形成され、多層配線構造に接続されたパッド電極構造を含み、パッド電極構造は、複数層のパッド用配線パターンと、パッド用配線パターン間を接続するパッド用ビア導電体を含み、少なくとも最上層のパッド用配線パターンはパッドパターンと、その外側をループ状に取り囲むシールパターンを含み、他のパッド用配線パターンの少なくとも1つは連続した、シールパターンに対応する大きさの拡大パッドパターンを有し、パッド用ビア導電体は、パッドパターンに対応して配置された複数の柱状ビア導電体とシールパターンに対応して配置されたループ状壁部とを含む。

Description

明 細 書
半導体装置
技術分野
[0001] 本発明は、半導体装置に関し、特に外部回路との接続や検査のためのノッドを有 する半導体装置に関する。
背景技術
[0002] 半導体集積回路装置において、回路部に水分が侵入すると、半導体集積回路装 置の性能が損なわれることはよく知られて 、る。チップ外周から浸入する水分を遮断 するためにチップ外周に沿って水分を遮蔽する耐湿リングを形成することが行われて いる。
[0003] 特開 2002— 270608号公報(出願人:富士通ヴィエルエスアイ)は、層間絶縁膜に 配線パターンとビア導電体とを埋め込むダマシン配線構造の半導体装置において、 チップ外周に沿った耐湿リングをビア導電体と同じ層で形成したビアリングと,配線パ ターンと同じ層で形成した配線リングとの積層で形成することを提案する。
[0004] 特開 2004— 297022号公報(出願人: NECエレクトロニクス)は、チップ外周に沿 つて複数の耐湿 (シール)リングを配置し、その底面は半導体基板の拡散領域に接 続することを提案する。
[0005] 半導体集積回路装置は、最上配線層と同層又はその上に、検査のためのプローブ 針を当接したり、外部回路との接続のためのワイヤをボンディングするノッドを有する 。 ノッドは、配線の他のパターンと比べて比較的大きな寸法を有し、パッド上面は露 出して、プローブ針を当接したり、接続ワイヤをボンディングできるようにされている。 半導体集積回路装置を完成するまでには、複数回の検査を行い、最終的に良品と 判定されたもののみをパッケージする。
[0006] 検査においてプローブ針をパッドに当てると、ノ^ドに亀裂が生じることがある。亀 裂を生じてもパッドにワイヤをボンディングすることはでき、製品化することはできる。 しかし、ワイヤボンディング後もノッド表面は露出された状態であり、亀裂から水分や 水素が浸入しやすくなる。浸入した水分や水素が配線や酸化物に達すると、化学反 応を生じ、半導体装置の性能に影響を与える。
[0007] 特開 2004— 134450号公報(出願人:富士通)は、パッドを平面状パッド層と、ル ープ状 (筒状)ビア壁との交互積層で形成することを提案する。最表面に露出した平 面状パッド層に亀裂が生じても、下方に侵入した水分は下のループ状ビア壁と平面 状パッド層とが構成するカップ状シール構造によって拡散が阻止され、回路部への 侵入を阻まれる。
[0008] 特開 2005— 175204号公報(出願人:富士通)は、パッドの内側に第 1の耐湿リン グを配し、パッドの外側に第 2の耐湿リングを配することを提案する。導電性耐湿リン グの場合、パッドに接続する配線部では第 1の耐湿リングは切り欠かれる。
[0009] 近年、強誘電体キャパシタを用い、強誘電体の分極反転を利用して情報を記憶す る強誘電体メモリ(FeRAM)の開発が進められている。強誘電体メモリは、電源を断 つても記憶された情報が消失しない不揮発性メモリであり、高集積度、高速駆動、高 耐久性、および低消費電力の実現が期待できる。
[0010] 強誘電体メモリは、強誘電体のヒステリシス特性を利用して情報を記憶する。強誘 電体膜をキャパシタ誘電体膜として一対の電極間に挟んだ強誘電体キャパシタは、 電極間の印加電圧に応じて分極を生じ、印加電圧を取り去っても分極を維持する。 印加電圧の極性を反転すると、分極の極性も反転する。この分極を検出すれば、情 報を読み出すことができる。強誘電体膜の材料としては、残留分極量が大きな、例え ば 10 CZcm2〜30 μ CZcm2程度の、 PZT (Pb (Zr Ti ) O )、 SBT (SrBi Ta l -x x 3 2 2
O )等のぺロブスカイト結晶構造を有する酸ィ匕物強誘電体が主として用いられて!/、る
9
。特性の優れた酸化物強誘電体膜を形成するためには酸化性雰囲気中での成膜、 ないしは熱処理が必要であり、下部電極 (必要に応じて上部電極も)は酸化しにくい 貴金属や、酸化しても導電性である貴金属な ヽし貴金属酸ィ匕物で形成するものが多 い。
[0011] 強誘電体キャパシタ作成前に、シリコン基板にはトランジスタ、下層層間絶縁膜が 形成される。下層層間絶縁膜を貫通し、トランジスタに接続する Wなどの導電性ブラ グを形成した後に、下部電極、強誘電体膜、上部電極を含む強誘電体キャパシタを 形成する。強誘電体膜成膜時の酸化性雰囲気が下部構造に悪影響を与えな ヽよう にする必要がある。その後、層間絶縁膜を介して、多層配線を形成する。
[0012] 半導体集積回路装置の層間絶縁膜は酸ィ匕シリコンで形成される場合が多い。酸ィ匕 シリコンは水分との親和性が高い。外部から水分が浸入すると、水分は層間絶縁膜 を通って配線、キャパシタ、トランジスタなどに達することができる。キャパシタ、特に 強誘電体キャパシタに水分が達すると、誘電体膜、特に強誘電体膜の特性が劣化す る。強誘電体膜が浸入した水分に由来する水素によって還元され、酸素欠陥が生じ ると結晶性が低下してしまう。残留分極量や誘電率が低下するなどの特性劣化が生 じる。長期間の使用によっても同様の現象が生じる。水素が侵入すれば、水分より直 接的に特性劣化を生じさせる。多層配線の上に耐湿性を有するカバー膜が形成され 、半導体チップ周縁に沿って、耐湿リングを形成し、水分、水素の侵入を防止するこ とが行なわれる。しかし、テスト、外部との接続を行なうボンディングパッドは、露出し た状態でなくてはならな 、。
[0013] 耐湿リングを有する半導体集積回路装置において、外部より侵入する水分、水素 の影響を最も受けやすい場所は、ノッドとその周辺部と考えられる。例えば、パッドを 含む最上配線を覆って酸ィ匕シリコン膜などの層間絶縁膜、窒化シリコン膜、ポリイミド 膜を形成するが、ノッドへの電気的接触を可能とするためパッド上のポリイミド膜、窒 化シリコン膜、酸化シリコン膜は除去される。外部からの水分、水素はパッド電極に直 接接することができる。
[0014] 特開 2003— 174146号公報(出願人:富士通)は、 2種類の酸化貴金属膜の積層 で上部電極を形成することを提案する。強誘電体膜成膜時の酸化性雰囲気が悪影 響を与えな ヽように半導体基板に形成したトランジスタは、窒化シリコン膜や酸化窒 化シリコン膜等の酸素遮蔽能を有する絶縁性バリア膜で覆われる。還元性雰囲気中 での熱処理により強誘電体キャパシタの特性が劣化しないように、強誘電体キャパシ タはアルミナなどの水素遮蔽能を有する絶縁性バリア膜で被覆される。
発明の開示
発明が解決しょうとする課題
[0015] 本発明の目的は、耐湿 (耐水分、耐水素)性の優れたボンディングパッドを備えた 半導体装置を提供することである。 [0016] 本発明の他の目的は、ボンディングパッドに亀裂が生じても、水素、水分に対する 耐性を維持することのできる半導体装置を提供することである。
課題を解決するための手段
[0017] 本発明の 1観点によれば、
半導体基板と、
前記半導体基板に形成された複数の半導体素子を含む回路部と、
前記回路部を覆って、前記半導体基板上に形成された絶縁積層と、
前記絶縁積層中に形成され、配線パターンとビア導電体とを含む多層配線構造と 前記半導体基板上方に形成され、前記多層配線構造に接続されたパッド電極構 造であって、複数層のパッド用配線パターンと、前記パッド用配線パターン間を接続 するパッド用ビア導電体を含み、少なくとも最上層のノッド用配線パターンはパッドパ ターンと前記パッドパターンから距離をお 、て、ループ状に取り囲むシールパターン を含み、最上層以外のノッド用配線パターンの少なくとも 1つは連続した、前記シー ルパターンに対応する大きさの拡大パッドパターンを有し、前記パッド用ビア導電体 は、前記パッドパターンに対応して配置された複数の柱状ビア導電体と前記シール パターンに対応して配置されたループ状壁部とを含み、前記パッド用配線パターン のノッドパターンまたは前記拡大パッドパターンと前記柱状ビア導電体とが積層ボン デイングパッドを構成し、前記拡大パッドパターンと前記シールパターンおよび前記 ループ状壁部とが前記積層ボンディングパッドを取り囲み、水分、水素を遮蔽する機 能を有するカップ状耐湿構造を形成するパッド電極構造と、
を有する半導体装置
が提供される。
発明の効果
[0018] パッド電極構造の耐湿性が向上する。
[0019] ノ¾ ド電極構造に亀裂が生じても、回路部に水素、水分が浸入しにくい。
[0020] 強誘電体メモリの特性劣化を低減できる。
図面の簡単な説明 [図 1]図 1は、本発明の基本的構成を示す平面図および断面図である。
圆 2- 1]Z
[図 2-2]Z
[図 2-3]Z
[図 2- 4]Z
[図 2-5]Z
[図 2- 6]Z
[図 2-7]Z
[図 2-8]Z
[図 2- 9]Z
[図 2- 10]Z
圆 2-11]図 2A—2Sは、第 1の実施例による半導体装置の製造方法の主要工程を示 す半導体基板の断面図である。
圆 3- 1]Z
[図 3-2]図 3A—3Bは、第 1の実施例の変形例を示す断面図である。
圆 4- 1]Z
[図 4- 2]Z
[図 4-3]図 4A— 4Eは、第 2の実施例による半導体装置の製造方法の主要工程を示 す断面図である。
圆 5- 1]Z
圆 5- 2]Z
圆 5- 3]図 5A—5Dは、第 3の実施例による半導体装置の製造方法の主要工程を示 す半導体基板の断面図である。
圆 6- 1]Z
[図 6-2]図 6A— 6Fは、第 4の実施例による半導体装置の製造方法の主要工程を示 す半導体基板の断面図である。
[図 7]図 7は、変形例を示す断面図である。
[図 8]図 8は、他の変形例を示す断面図である。 [0022]
図中の参照記号の説明:
PD パッドパターン、 SR シールリングパターン、 SW シールウォール (ループ状壁 部)、 CPL 接続プラグ、 EPD 拡大パッドパターン、 1 半導体基板 (シリコンウェハ) 、 2 素子分離領域、 PW p型ゥエル、 NW n型ゥエル、 G ゲート電極、 3 ゲート絶 縁膜、 4ゲート電極、 5 絶縁膜、 6 サイドウォールスぺーサ、 S/D ソース/ドレイ ン領域、 EX エクステンション領域、 HD 高濃度領域、 7 SiON膜、 8、 9 酸化シリ コン膜、 11 酸ィ匕アルミニウム膜、 LE 下部電極、 FD 強誘電体膜、 UE 上部電極 、 16 酸ィ匕アルミニウム膜、 18 層間絶縁膜 (TEOS酸ィ匕シリコン膜)、 RP レジスト パターン、 CH コンタクトホール、 PL 導電性 (W)プラグ、 21 SiON膜、 Ml メタ ル配線層、 M1W メタル配線、 BM (パッド用)ベースメタル、 OR (外部)耐湿リン グ、 22 酸ィ匕ァノレミニクム H、 23, 24 酸ィ匕シリ =3ン H、 33, 34 酸ィ匕シリ ン II、 43 酸ィ匕シリコン膜、 45 窒化シリコン膜、 46 ポリイミド膜、 発明を実施するための最良の形態
[0023] 図 1A— 1Dは,本発明の基本的構成を概略的に示す。図 1A— 1Cは平面図であり
、図 1Dは断面図である。
[0024] パッド電極構造を配線層とビア導電体層の積層で形成する。
[0025] 図 1Aは、最上配線層及び他の配線層に用いる配線パターンを示す。配線パター ンは、パッドパターン PDと、パッドパターン PD周囲を間隔をおいて取り囲むループ 状シールパターン(パッド用シールリング) SRを含む。
[0026] 図 1Bは、ビア導電体層の構成を示す。パッド電極構造のビア導電体層は、ノッド パターン PDに対応する領域に形成された柱状の接続プラグ CPLとシールパターン
SRに対応する領域に形成されたループ状の壁部であるシールウォール SWを含む。
[0027] 図 1Cは、最上層以外の配線層の少なくとも 1つに用いられる拡大パッドパターン E
PDを示す。拡大パッドパターン EPDは連続した領域であり、ノッドパターン PDに対 応する領域力も連続し、シールパターン SRに対応する領域まで延在する配線パター ンである。 [0028] 配線パターンとして図 1A又は図 1Cに示される構造を用い、配線パターン間のビア 導電体層として図 1 Bに示すビア導電体層を用いる。
[0029] 図 1Dは、その組合せの 1例を示す。最上層に配置された配線パターンは、図 1Aに 示す配線パターンであり、中央にパッドパターン PD1、その周囲にシールパターン S R1を有する。その下方には、接続プラグ CPL1とシールウォール SW1を含むビア導 電体層が形成され、その下に最上層の配線パターンと同一形状のパッドパターン PD 2、シールパターン SR2が配置され、その下には最上層下のビア導電体層と同一構 造の接続プラグ CPL2、シールウォール SW2が配置される。その下方には、拡大パ ッドパターン EPD1が配置される。この構成では、拡大パターン EPD1とその周辺上 のシールウォール SW2、 SW1、シールパターン SR2、 SRIがカップ状の而湿構造を 構成する。拡大パッドパターン EPD1の下にはビア導電体層の接続プラグ CPL3、シ ールウォール SW3を介して他の拡大パッドパターン EPD2が配置されて!、る。この構 成では、拡大パッドパターン EPD2とビア導電体層のシールウォール SW3が拡大パ ッドパターン EPD1の底面に接続されたカップ状の耐湿リング構造を構成する。なお 、拡大パッドパターン EPDは、最上層以外のどの層に用いても良ぐ積層構造の少 なく 1つに用いる。好ましくは、最下層は拡大パッドパターン EPDで構成する。このよ うな構成によれば、最上配線層のパッドパターン PD1に印加される応力などでパッド パターン PDに亀裂が生じても、亀裂から進入する水分、水素が周囲に拡散しょうとし てもカップ状耐湿リング構造によって拡散を抑制される。シールパターン SRは、パッ ドパターン PD力も分離されているので、パッドパターン PDに応力印加などで亀裂が 生じても、シールパターン SRがダメージを受けることは少な!/、。
[0030] 以下、より具体的な実施例について説明する。
[0031] 図 2A—2Sは、第 1の実施例による半導体装置の製造方法の主要工程を概略的に 示す断面図、及び補助的平面図である。
[0032] 図 2Aに示すように、例えばシリコン基板で形成された半導体基板 1に回路構成に 必要な n型ゥエル NW及び p型ゥエル PWを形成し、活性領域を取り囲む素子分離領 域 2を形成する。図示の構成では素子分離領域 2は、シリコン局所酸化 (LOCOS)で 形成されている力 シヤロートレンチアイソレーション(STI)で形成してもよい。活性領 域上にはゲート電極 Gが形成され、ゲート電極両側にソース Zドレイン領域 SZDが 形成されている。
[0033] 図 2Bは、トランジスタ部分の拡大断面図を示す。活性領域表面に酸化シリコン等の ゲート絶縁膜 3が形成され、その上に多結晶シリコン層 4a、シリサイド層 4bの積層か らなるゲート電極 4が形成され、酸ィ匕シリコン等の保護絶縁膜 5で覆われている。この 絶縁ゲート電極構造の側面には、サイドウォールスぺーサ 6が形成されている。ゲー ト電極 4の両側の活性領域には、浅 、接合を形成するためのエクステンション領域 E Xが形成され、サイドウォールスぺーサ 6の両側の活性領域には、高濃度のソース Z ドレイン領域 HDが形成され、エクステンション領域 EXと共にソース/ドレイン領域 S ZDを構成する。
[0034] 図 2Cに示すように、 MOSトランジスタ等の半導体素子を覆って、半導体基板上に 厚さ 50— 250nmの範囲、例えば厚さ約 200nmの酸化窒化シリコン膜 7をプラズマ C VDにより形成する。この酸ィ匕窒化シリコン膜 7は、水分、水素に対するバリア機能を 有し、 MOSトランジスタの特性劣化を防止する。酸ィ匕窒化シリコン膜 7の上に、 TEO Sを原料としたプラズマ CVDによりノンドープシリケートガラス (NSG,酸ィ匕シリコン) 膜 8を例えば厚さ 600nm形成し、化学機械研磨 (CMP)により、厚さ 200nm程度を 研磨して平坦な表面を形成する。平坦化された表面上に、さらに TEOSをソースとし て用い、酸ィ匕シリコン膜 9をプラズマ CVDにより厚さ lOOnm程度形成する。その後、 例えば窒素雰囲気中 650°C、 30分程度の脱水処理を行なう。その後、酸化シリコン 膜 9の上に、スパッタリング等の物理的気相堆積 (PVD)により、アルミナ膜 11を例え ば厚さ 20nm程度形成する。アルミナ膜は、水分、水素を遮蔽する強い機能を有する 。アルミナ膜 11成膜後、ラッピッドサ一マルアニール (RTA)により、例えば酸素雰囲 気中 650°C、 60秒程度の熱処理を行なう。この熱処理により、アルミナ膜 11の膜質 が向上する。アルミナ膜 11の上に、強誘電体キャパシタの下部電極 LE、強誘電体 層 FD、上部電極 UEの積層を形成する。下部電極 LEは、例えば厚さ 155nmの Pt 膜を PVDにより形成する。強誘電体膜 FDは、例えば厚さ 150— 200nmの PZT膜を PVDにより形成する。強誘電体膜 FDを形成した後、例えば RTAにより、 585°C、 O
2 雰囲気(流量 0.025リットル Z分)、 90秒のァニール処理を行ない、 PZT膜の膜質改 善を行なう。強誘電体膜 FDの上に、第 1上部電極 UE1として例えば厚さ 50nmの Ir O膜を PVDにより形成する。第 1上部電極 UE1を形成した後、例えば RTAにより、 7
2
25°C、 O雰囲気(流量 0.025リットル
2 Z分)、 20秒のァニール処理を行ない、第 1上 部電極を結晶化する。その後第 2上部電極 UE2として厚さ 200nm程度の IrO膜を
2 例えば PVDにより形成する。このようにして強誘電体キャパシタ構造を形成するため の積層構造を堆積した後、その上にホトレジストパターン PRを形成する。ホトレジスト パターン PRをエッチングマスクとし、上部電極 UEをエッチングする。エッチング後、 ホトレジストパターン PRを除去し、 PZT膜の回復ァニールのため、例えば 650°C、 O
2 雰囲気 (流量 20リットル Z分)、 60分間の熱処理を、例えば縦型炉中で行なう。さら に、ホトレジストパターンを形成し、 PZT膜 FDのエッチングを行なう。エッチング後、 P ZT膜の回復のため、例えば 350°C、 O雰囲気(流量 20リットル のァ
2 Z分)、 60分間 ニールを例えば縦型炉中で行なう。
[0035] 図 2Dに示すように、ノターユングした上部電極、強誘電体膜を覆うように、半導体 基板全面上に、例えば 50nmのアルミナ膜 16を PVDにより成膜する。アルミナ膜製 膜後、例えば縦型炉中において 550°C、 O雰囲気 (流量 20リットル
2 Z分)、 60分間 の熱処理を行 、アルミナ膜の膜質を改善する。アルミナ膜 16上に下部電極をパター ユングするためのホトレジストパターン PRを形成する。ホトレジストパターン PRをエツ チングマスクとし、下部電極 LEをエッチングする。下部電極 LEエッチング後、 PZT膜 の回復ァニールを上記同様例えば 650°C、 O雰囲気(流量 20リットル
2 Z分)、 60分 間の条件で行なう。なお、下部電極 LE外のアルミナ膜 16は除去されている。
[0036] 図 2Eに示すように、パターニングされた強誘電体キャパシタを覆って、さらに厚さ 5 Onm程度のアルミナ膜 17を例えば PVDにより成膜する。なお、先に形成されていた アルミナ膜 16も合わせてアルミナ膜 17として示す。アルミナ膜 17成膜後、上記同様 550°C、 O雰囲気(流量 20リットル Z分)、 60分間の熱処理を行ない、アルミナ膜の
2
膜質を改善する。その後、アルミナ膜 17を覆うように半導体基板全面上に TEOSをソ ースとした酸ィ匕シリコン膜 18をプラズマ CVDにより例えば厚さ 1500nm形成する。そ の後 CMPにより表面を平坦ィ匕する。さらに、 N Oプラズマ中のァニールを例えば 35
2
0°Cで 2分間行ない、酸ィ匕シリコン膜 18の表面を窒化する。 [0037] 図 2Fに示すように、バルタコンタクトを形成するためのコンタクトホール CHのパター ンを有するレジストパターン RPを半導体基板上に形成し、酸ィ匕シリコン膜 18、アルミ ナ膜 17、 11、酸ィ匕シリコン膜 9、 8、窒化シリコン膜又は酸ィ匕窒化シリコン膜 7をエッチ ングし、活性領域 (ソース Zドレイン領域)表面を露出する。なお、素子分離領域上の ゲート電極パターンの接触部においては、酸ィ匕窒化シリコン膜又は窒化シリコン膜 7 の下の酸ィ匕シリコン膜 5もエッチングし、ゲート電極 4の導電性表面を露出する。
[0038] 図 2Gに示すように、コンタクトホール CHを形成した後、レジストパターン RPを除去 し、例えば厚さ 20nmの Ti膜、次に厚さ 50nmの TiN膜を PVDにより堆積し、さらに 厚さ 500nmの W膜を例えば CVDにより堆積し、コンタクトホールを埋め込む。コンタ タトホール外の導電膜を除去するために CMPを行ない、酸ィ匕シリコン膜 18表面上に 堆積したタングステン膜等を研磨で除去する。露出した酸ィ匕シリコン膜 18表面を窒 化するため、 N Oプラズマで 350°C、 2分間等のプラズマァニールを行なう。続いて、
2
酸ィ匕窒化シリコン膜 21を厚さ lOOnm程度 CVDにより堆積する。なお、先に述べたプ ラズマァニールは SiON膜 21成膜用プラズマ CVD装置にお!/、てプラズマ CVDに先 立って行なうことができる。この酸ィ匕窒化シリコン膜 21は、 Wプラグの表面を酸化から 保護するための保護膜となる。
[0039] 図 2Hに示すように、レジストパターンをエッチングマスクとして用い、強誘電体キヤ パシタの上部電極 UE及び下部電極 LEに対するコンタクトホール CHを形成する。コ ンタクトホールをエッチング後、例えば縦型炉による熱処理を 500°C、 O雰囲気 (流
2
量 20リットル Z分)、 60分間の条件で行い、 PZT膜の受けたダメージを回復する。酸 化窒化シリコン膜 21は、この酸ィ匕雰囲気中の熱処理で Wプラグ PL 1が酸ィ匕されない ように保護する。
[0040] 図 21に示すように、役目を終えた酸ィ匕窒化シリコン膜 21を例えばエッチバックにより 除去する。
[0041] 図 2Jに示すように、例えば厚さ 150nmの TiN膜、厚さ 550nmの Al- Cu合金膜、厚 さ 5nmの Ti膜、厚さ 150nmの TiN膜を例えば PVDにより積層し、コンタクトホール C Hを埋め込む第 1メタル配線膜 Mlを形成する。なお、ここまでの工程は従来公知の 工程であり、公知の他の工程を用いてもよい。 [0042] 図 2Kに示すように、積層膜 Mlの上にレジストパターンを形成し、第 1メタル配線層 Mlをエッチングすることにより、第 1メタル配線 Ml Wを形成する。この工程において 、回路部の第 1メタル配線 M1Wの他、ノ ッド構造を形成する部分において、ベースメ タルパターン BMを形成し、さらにチップ外周に沿った領域に外側耐湿リング OR1を 形成する。ベースメタルパターン BMは、上述の拡大パッドパターンを構成する。
[0043] 第 1メタル配線層をパターユングした後、縦型炉中において例えば 350°C、 N雰囲
2 気 (流量 20リットル Z分)、 30分間の熱処理を行なう。第 1メタル配線パターンを覆う ように、酸ィ匕シリコン膜 18上に例えば厚さ 20nmのアルミナ膜 22を PVDにより成膜す る。強誘電体キャパシタの下面をアルミナ膜 11で覆い、上面、側面をアルミナ膜 17 で覆い、さらに上方にアルミナ膜 22を配置することにより、外部から強誘電体膜 FD への水分、水素の浸入を低減する。
[0044] 図 2Lは、ボンディングパッド領域のベースメタル BMの形状例を示す。ベースメタル BMは、ボンディングパッド領域に連続した拡大パッドパターン形状を構成すると共に 、回路部分に向力つて引き出された配線部を有する。外側耐湿リング OR1は、チップ 外周に沿って形成されるため、複数のパッドの外側を通過する形状に配置される。 図 2Mに示すように、アルミナ膜 22上に、例えば TEOSをソースとした酸ィ匕シリコン膜 を厚さ 2600nm程度 CVDにより成膜し、表面を平坦ィ匕し、上述同様のプラズマァ- ールで表面を窒化する。さらに TEOSをソースとした酸ィ匕シリコン膜を厚さ lOOnm程 度 CVDにより形成する。この酸ィ匕シリコン膜 24表面を窒化するためにさらにプラズマ ァニールを行なう。このようにして第 1層間絶縁膜を形成した後レジストパターンを形 成し、第 1メタル配線 M1Wと第 2メタル配線を接続するためのコンタクトホール CHを エッチングする。
[0045] 図 2Nに示すように、例えば厚さ 50nm程度の TiN膜を PVDにより堆積し、続いて 厚さ 650nm程度の W膜を CVDにより堆積し、コンタクトホールを埋め込むビア導電 体層 VM2を形成する。層間絶縁膜 24上に堆積した W膜等を除去するため、エッチ バック又は CMPを行なう。
[0046] 図 20は、ボンディングパッド部におけるコンタクトホールを埋め込んだビア導電体 層 VM2の構成を概略的に示す断面図である。上下のパッドパターンを接続するため の接続用プラグ CPL2と、その周囲を取り囲むループ状のシールウォール SW2が形 成されている。シールウォール SW2は、図 2Lに示すベースメタル BMの外周に沿つ て形成され、ベースメタル BMと共同してカップ形状を形成する。
[0047] 図 2Pに示すように、ビア導電体層 VM2の上に、第 2メタル配線 M2Wを形成する。
ノ ッド構造部においては、接続用プラグ CPL2と接続されるノッド領域 PD2と、その 周囲を取り囲んで、シールウォール SW2上に接続されるシールパターン SR2を形成 する。なおチップ耐湿リング部には耐湿リング層 OR3が形成される。第 2メタル配線 パターン M2Wを覆って、 TEOS酸化シリコン膜 33を例えば厚さ 2200nm堆積し、平 坦ィ匕のための CMPを行なった後さらにプラズマァニールにより表面を窒化する。更 に、 TEOS酸ィ匕シリコン膜 34を例えば厚さ lOOnm程度堆積し、さらに窒化のための プラズマァニールを行なう。このようにして第 2層間絶縁膜を形成する。
[0048] 図 2Qに示すように、前述同様の工程により、第 2層間絶縁膜 33, 34にビア導電体 層 VM3を埋め込む。ノ¾ /ド構造部においては、図 2N、 20と同様の接続プラグ CPL 3とシールウォール SW3を含む構造が形成される。さらに、ビア導電体層 VM3に接 続される第 3メタル配線パターン M3Wを形成する。ノ ッド構造部においては、図 2P と同様のパッドパターン PD3とシールパターン SR3を含む構造を形成する。図示した 構造においては、ベースメタル BMの中央部上に、接続用プラグ CPLとパッドパター ン PDを積層したパッド構造が形成される。ベースメタル BMの周縁部上にシールゥォ ール SWとシールパターン SRを積層したループ状壁部が形成され、積層パッド構造 をカップ形状の耐湿パターンが囲む構造が構成される。
[0049] 図 2Rに示すように、多層配線を覆うように TEOS酸化シリコン膜 43を例えば厚さ 10 Onm程度 CVDにより堆積し、表面をプラズマァニールにより窒化した後、その上に 窒化シリコン膜 45を例えば厚さ 350nmプラズマ CVDにより堆積する。
[0050] 図 2Sに示すように、レジストパターンを用いて、窒化シリコン膜 45、酸ィ匕シリコン膜 4 3をエッチングする。第 3配線層の上層 TiN層も同時にエッチングする。このようにし て、アルミニウム表面のボンディングパッドを露出する。さらに、感光性ポリイミド層を 窒化シリコン膜 45上に塗布し、露光後現像することにより、ボンディングパッド領域の ポリイミド層を除去する。ポリイミドパターンを形成した後、例えば横型炉で 310°C、 N 雰囲気 (流量 100リットル Z分)、 40分間の処理を行ない、ポリイミドを硬化させる。こ のようにして、パッドを備えた半導体装置が形成される。ベースメタル BMとその周辺 部上に積層されたシールウォール及びシールパターンが積層ボンディングパッドを 取り囲み、たとえテスト等により最上パッドパターンに亀裂が生じても浸入する水分が 回路部に浸入するのを抑制する。
[0051] 第 1の実施例によれば、図 2Sに示すようにボンディングパッドの開口部において酸 化シリコン膜 43の表面が露出している。この側面から、水分、水素等が浸入する可能 '性がある。
[0052] 図 3A、 3Bは、第 2の実施例による半導体装置の製造方法を示す。第 1の実施例と 同様の工程により、図 2A— 2Q工程を行ない、第 3メタル配線パターンまでを作成す る。図 3Aは、図 2Rに対応する工程を示す。
[0053] 図 3Aに示すように、第 3配線パターンの上に、 TEOS酸ィ匕シリコン膜を例えば CV Dにより厚さ 15000nm形成し、電極間の領域を完全に埋め込む。 CMP〖こより TEO S酸ィ匕シリコン膜を研磨し、第 3メタル配線の表面 TiN層でストップさせる。表面が平 坦化され、第 3メタル配線パターンと面一の表面とされた TEOS酸ィ匕シリコン膜 43を 覆い、アルミナ膜 47を例えば厚さ 50nmPVDにより成膜する。アルミナ膜 47の上に、 窒化シリコン膜 45を例えば CVDにより厚さ 500nm形成する。水分、水素を遮蔽する 機能を有するアルミナ膜 47、窒化シリコン膜 45が、第 3メタル配線パターン表面に接 して形成されるため、耐湿リングのリークパスを消滅させることが可能となる。
[0054] 図 3Bに示すように、レジストパターンを用いて窒化シリコン膜 45、アルミナ膜 47に 開口を形成する。さらに、第 3配線層の TiN膜もエッチングする。ノッド用開口を形成 した後、感光性ポリイミド膜 46を塗布し、露光現像することにより、パッドに開口を形 成する。開口をパターユング後、横型炉中の熱処理により 310°C、 N雰囲気 (流量 1
2
001Z分)、 40分の熱処理を行ない、ポリイミドを硬化させる。
[0055] 本実施例に拠れば、ノッド開口にお 、ては、パッド電極表面をアルミナ膜 47、窒化 シリコン膜 45が囲み、酸ィ匕シリコン膜は露出しない。このため、パッド開口から水分、 水素が浸入する可能性が減少する。
第 1、第 2実施例においては、第 1メタル配線パターンの下方にまでー且水分、水素 が浸入すると、強誘電体キャパシタ表面を覆うアルミナ膜 17以外には強誘電体膜を 水分、水素力 遮蔽する構造は特にない。
図 4A— 4Eは、第 3の実施例による半導体装置の製造方法を概略的に示す断面図 である。先ず、第 1の実施例の図 2A—2Fを参照して説明した工程と同様の工程を行 なう。
図 4Aは、図 4Fと同じ構造を示す。すなわち、強誘電体キャパシタを形成した後、そ の表面をアルミナ膜 17、酸化シリコン膜 18で覆い、レジストパターン RPをエッチング マスクとしてバルタコンタクトホールをエッチングする。
なお、コンタクトホールのエッチングは、第 1ステップで酸化シリコン膜 9, 8までをエツ チングし、酸ィ匕窒化シリコン膜 7表面でエッチングをストップさせる。次に、第 2ステツ プでエッチング条件を変更して酸ィ匕窒化シリコン膜 7をエッチングする。
[0056] 図 4Bに示すように、バルタコンタクトホール内に Wプラグ PL11を形成し、酸化シリ コン膜 18上の不要部を CMP、エッチバック等により除去する。 Wプラグ PL11を覆つ てパッド構造部用のレジストパターン RPを形成する。レジストパターン RPは、パッド 用耐湿リングを形成すべきループ状領域及びチップ外周に沿って耐湿リングを形成 すべき領域に開口を有する。
[0057] 図 4Bに示すように、レジストパターン RPをエッチングマスクとし、酸化シリコン膜 18 、アルミナ膜 17、 11、酸ィ匕シリコン膜 9、 8のエッチングを行ない、酸化窒化シリコン膜 7表面でエッチングをストップさせる。プラグ PL11用のコンタクトホールエッチングの 2 ステップの内第 1ステップのみを行い、第 2ステップは行わない。コンタクトホール底面 には酸ィ匕窒化シリコン膜 7が露出する。その後レジストパターン RPは除去する。
[0058] 図 4Cに示すように、コンタクトホール内にノ リアメタル層を成膜し、 CVDで W膜を埋 め込んで、ビア導電体層を形成する。ビア導電体層の不要部を除去した後、ビア導 電体表面を覆う酸化窒化シリコン膜 21を形成する。
[0059] 図 4Dは、ビア導電体層の平面形状を示す概略平面図である。ボンディングパッド のベースメタル BMの外縁部に相当するループ状のシールウォール SWが形成され 、チップ外周に沿って耐湿リング AHRが形成される。以後、第 1の実施例の図 2G以 下と同等の工程を行なう。 [0060] 図 4Dは、完成された半導体装置の構成を概略的に示す。積層ボンディングパッド 構造のベースメタル BMの周辺部下方にループ状のシールウォール SWが形成され 、酸ィ匕窒化シリコン膜 7表面に達している。このため、積層ボンディングパッド構造下 方においても、水分、水素に対するバリア構造が形成されている。
以上の実施例においては、ベースメタル層上に筒状メタル部材を形成し、カップ型の シール構造を形成し、その内部に積層ボンディングパッド構造を形成した。ボンディ ングパッド構造における水分、水素に対するバリア性能をさらに高めることも可能であ る。
[0061] 図 5A— 5Cは、第 4の実施例による半導体装置の製造方法を概略的に示す断面図 である。
[0062] 図 5Aに示すように、第 1の実施例の図 2A—2Kに示す工程と同等の工程を行なう 。強誘電体キャパシタを形成し、アルミナ膜 17でその上面を覆った後、酸化シリコン 膜 18を成膜し、 Wプラグを形成した後、第 1メタル配線を形成し、その表面を厚さ 20 nmのアルミナ膜 22で覆う。
[0063] 図 5Bに示すように、アルミナ膜 22上に例えば TEOS酸化シリコン膜 23を厚さ 2600 nmCVDにより成膜し、 CMPによりその表面を平坦ィ匕する。酸ィ匕シリコン膜 23の表 面を窒化した後、さらに TEOS酸ィ匕シリコン膜 24を厚さ lOOnm程度 CVDにより成膜 する。
[0064] 酸ィ匕シリコン膜 24表面を窒化した後、アルミナ膜 25を厚さ 50nm程度例えばスパッ タリング等の PVDにより成膜する。必要に応じて酸ィ匕雰囲気中の熱ァニールを行な い、アルミナ膜 25の上に TEOS酸化シリコン膜 26を厚さ lOOnm程度 CVDにより成 膜する。酸ィ匕シリコン膜 26の表面を窒化する。このように、第 1メタル配線上の層間絶 縁膜中に比較的厚いアルミナ膜を埋め込む。アルミナ膜は、水分、水素の遮蔽膜と して機能する。但し、アルミナの誘電率は酸化シリコンの誘電率より高いので、配線 パターンと接するレベルに厚いアルミナ膜を形成すると配線の寄生容量を高くしてし まつ。
[0065] 図 5Cに示すように、図 2Mに対応するコンタクトホールを形成する。図 2Mの工程と 比較すると、エッチング対象層の中にアルミナ膜 25が含まれている点が異なる。 [0066] 図 5Dに示されるように、コンタクトホール内にビア導電体層 VM2を埋め込み、不要 部を除去した後第 2メタル配線パターン M2Wを形成する。図 5B、 5Cに示す工程と 同様の工程により、第 2メタル配線パターン M2Wを覆って酸ィ匕シリコン膜 33、 34、ァ ルミナ膜 35、酸ィ匕シリコン膜 36を堆積し、再びビア導電体層 VM3を埋め込む。不要 導電膜を除去した後、第 3メタル配線パターン M3Wを形成する。ボンディングパッド 部においては、第 1の実施例同様、ベースメタル BM上に積層ボンディングパッド構 造が形成されると共に、その周辺部にループ状の壁部が形成される。その後第 1の 実施例同様の工程により、酸ィ匕シリコン膜 43を成膜し、その上に窒化シリコン膜 45を 成膜する。ノ ッド電極に開口を形成した後、ポリイミド層 46を塗布し、パッド部分を開 口する。ボンディングパッドより上部におけるアルミナ 47が省略されている力 積層パ ッド構造のビア導電体と交差する位置に 2層のアルミナ膜 25、 35が形成されており、 ボンディングパッド構造における水分、水素に対する遮蔽能が強化されている。
[0067] 図 6A— 6Fは、第 5の実施例における半導体装置の構成を概略的に示す。
図 6Aに示すように、第 3の実施例の図 4Eに示す構造同様、第 1メタル配線パターン M 1 W下にもビア導電体層のシールウォール SW,耐湿リング AHR1が形成されると 共に、ビア導電体と交差する位置にもアルミナ膜 14が挿入され、酸ィ匕シリコン膜 15で 覆われる。第 4の実施例の図 5Dに示す構造同様、第 1メタル配線パターン M1Wより 上の層間絶縁層中にアルミナ膜 25、 35が挿入される。
さらに、ボンディングパッドよりも内側の領域において、チップ耐湿リング AHR1と同 様の構成により内側チップ耐湿リング AHR2が形成されている。なお、ボンディング ノ ッドの引き出し配線がある部分においては、内側チップ耐湿リング AHR2は切り欠 かれている。
[0068] 図 6Bは、第 1メタル配線層のボンディングパッド部構造を概略的に示す平面図であ る。ベースメタル BMの左右に、内側チップ耐湿リング AHR2、外側チップ耐湿リング AHR1を構成する配線パターン IR1、 OR1が形成されて 、る。
[0069] 図 6Cは、第 1配線パターン上のビア導電体層のボンディングパッド部構造を概略 的に示す。 Wプラグと同一構成により、ボンディングパッド部の上下パッドパターンを 接続する接続プラグ CPL2が形成され、その周囲をシールウォール SW2が取り囲む 。さらに内側及び外側に耐湿リングを構成する壁状部材 IR2、 OR2が形成されてい る。
[0070] 図 6Dは、第 2配線層のボンディングパッド部構造を概略的に示す。中央にパッドパ ターン PD2が配置され、その周囲を取り囲んでシールパターン SR2が形成されて!ヽ る。さらにボンディングパッドの外側及び内側に耐湿リングを構成する部材 OR3、 IR 3が配置されている。
[0071] 図 6Eは、第 2配線パターン上のビア導電体層で形成されたボンディングパッド部構 造を概略的に示す。図 6Cに示す構造同様パッドパターン PD領域内に接続プラグ C PL3が形成され、その周囲を取り囲むようにシールウォール SW3が配置されて!、る。 ボンディングパッドよりも外側にはチップ耐湿ウォール AHR1の壁状部材 OR4が形 成されている。ボンディングパッドの内側領域では、内側チップ耐湿リングの壁状部 材 IR4は切り欠かれ、ノッド引き出し配線との短絡が防止されている。
[0072] 図 6Fは、最上配線層である第 3メタル配線層のボンディングパッド部構造を概略的 に示す。中央にパッドパターン PD3が形成され、その周囲を取り囲むようにシールパ ターン SR3が形成されている点は図 6Dと同様の構成である。さらに、パッドパターン PD3とシールパターン SR3を接続する配線部及びシールパターン SR3から回路部 に引き出される配線パターンが形成されている。ボンディングパッドよりも外側領域に 外側チップ耐湿部の構成部材 OR5が配置されて ヽる。ボンディングパッドより内側領 域では、内側チップ耐湿リングの配線パターン IR5が切り欠かれ、パッド引き出し配 線との短絡が防止されて!、る。
[0073] なお、図 6Aに示す構成においては、ボンディングパッド部構造の最上配線パター ンを回路部方向に引き出し、回路とボンディングパッドを接続しているが、他の配線 ノターンを外部に引き出して回路と接続してもよい。その場合には、回路と接続する 部分に図 6Fの配線パターンを配置し、その上下のビア導電体は図 6Eに示す構成と する。
[0074] 図 7は、上述の実施例の変形例を示す。図 6Aに示す構成と比較すると、強誘電体 キャパシタの下部電極下方に Wプラグ PL 11が形成され、その上に強誘電体キャパ シタが形成され、上部電極に対するコンタクトは上方より取られている。強誘電体キヤ パシタの上下電極へのコンタクトが上下で行われるスタック型キャパシタが形成され ている。なお、その他の構成を図 6Aに示す第 5の実施例と同様な構成で示したが、 内側チップ耐湿リングは形成されて ヽな 、。他の実施例にスタック型キャパシタを用 いることちでさる。
[0075] 上述の実施例においては、多層配線構造を Wプラグ等のビア導電体層と AL配線 で形成した。 Cuを用いたダマシン配線で多層配線を形成することもできる。
[0076] 図 8は、ダマシン配線を用いた変形例を示す。層間絶縁膜 IL1にトレンチが形成さ れ、バリアメタル層 BRM1を堆積した後、 Cuで形成された主配線層 MM1がトレンチ を埋め込んで形成され、不要部が除去されてシングルダマシン構造を形成して 、る。 シングルダマシン構造を形成した後、その上に窒化シリコン、炭化シリコン等の拡散 ノ リア層 DB1が成膜され、その上に CVDによる酸ィ匕シリコン膜 IL21、スピンオングラ ス(SOG)による酸ィ匕シリコン膜 IL22、 CVDによる酸ィ匕シリコン膜 IL23が逐次積層さ れる。 CVDによる酸ィ匕シリコン膜と SOGによる酸ィ匕シリコン膜はエッチング特性が異 なるため、その界面でエッチングを停止させることが可能となる。
[0077] 表面力も SOG酸ィ匕シリコン膜 IL22の底面までの配線パターンをエッチングし、そ の下の酸ィ匕シリコン膜 IL21に対してはビア導電体部分にビア孔をエッチングする。 なお、先にビア孔をエッチし、その後に配線とレンチをエッチすることもできる。ノ リア メタル層 BRM2を成膜した後、トレンチ内を Cu等の主配線層 MM2で埋め込み、不 要部を除去する。このようにしてデュアルダマシン構造を形成した後、その表面を銅 拡散防止膜 DB2で覆う。同様の構成により、層間絶縁膜 IL31、 IL32、 IL33を成膜 し、バリアメタル層 BRM3、主配線層 MM3を含むデュアルダマシン構造を形成する o前述の構成における配線パターンをダマシン配線の配線パターンで置換し、ビア 導電体をダマシン構造のビア導電体で置換することができる。
[0078] 層間絶縁膜中にアルミナ膜を埋め込む場合は、配線パターンとは交差せず、ビア 導電体と交差する位置に配置することが好ましい。
[0079] 以上実施例に沿って本発明を説明したが、本発明はこれらに制限されるものでは ない。例えば、水分、水素に対する遮蔽機能を有するバリア層の材料としてアルミナ を用いたが、酸ィ匕チタンを同様に用いることができる。その厚さは 20— lOOnmとする ことが好ましい。種々の変更、改良、組み合わせが可能なことは当業者に自明であろ
5o

Claims

請求の範囲
[1] 半導体基板と、
前記半導体基板に形成された複数の半導体素子を含む回路部と、
前記回路部を覆って、前記半導体基板上に形成された絶縁積層と、
前記絶縁積層中に形成され、配線パターンとビア導電体とを含む多層配線構造と 前記半導体基板上方に形成され、前記多層配線構造に接続されたパッド電極構 造であって、複数層のパッド用配線パターンと、前記パッド用配線パターン間を接続 するパッド用ビア導電体を含み、少なくとも最上層のノ ッド用配線パターンはパッドパ ターンと前記パッドパターンから距離をお 、て、ループ状に取り囲むシールパターン を含み、最上層以外のノ ッド用配線パターンの少なくとも 1つは連続した、前記シー ルパターンに対応する大きさの拡大パッドパターンを有し、前記パッド用ビア導電体 は、前記パッドパターンに対応して配置された複数の柱状ビア導電体と前記シール パターンに対応して配置されたループ状壁部とを含み、前記パッド用配線パターン のノ ッドパターンまたは前記拡大パッドパターンと前記柱状ビア導電体とが積層ボン デイングパッドを構成し、前記拡大パッドパターンと前記シールパターンおよび前記 ループ状壁部とが前記積層ボンディングパッドを取り囲み、水分、水素を遮蔽する機 能を有するカップ状耐湿構造を形成するパッド電極構造と、
を有する半導体装置。
[2] 最下層の前記パッド用配線パターンは、前記拡大パッドパターンを有し、前記耐湿 リングと前記最下層のノ ッド用配線パターンは底の閉じたループ状壁部を構成する 請求項 1記載の半導体装置。
[3] 最上層、最下層以外の前記パッド用配線パターンの少なくとも 1つ力 前記拡大パ ッドパターンを有する請求項 2記載の半導体装置。
[4] 最下層以外の前記パッド用配線層パターン力 前記パッドパターンと前記シールパ ターンを有する請求項 2記載の半導体装置。
[5] 最上層以外の前記パッド用配線パターンは前記配線パターンと同一層で形成され
、最上層以外の前記パッド用ビア導電体は前記ビア導電体と同一層で形成されて 、 る請求項 1〜4のいずれ力 1項記載の半導体装置。
[6] 最上層の前記パッド用配線パターンはアルミニウムを用いて形成され、前記ビア導 電体および前記パッド用ビア導電体はタングステンを用いて形成されて 、る請求項 1
〜5のいずれか 1項記載の半導体装置。
[7] 前記半導体基板の外周に沿って、前記パッド電極構造外側で、前記絶縁積層を 貫通して形成された外側チップ耐湿リング、
をさらに有する請求項 1〜6のいずれか 1項記載の半導体装置。
[8] 前記絶縁積層は、前記半導体素子を覆って前記半導体基板上に形成された窒化 シリコン又は酸ィ匕窒化シリコンの下部保護膜を含み、
前記半導体素子に接続され、前記下部保護膜を貫通して上方に延在する下部ビ ァ導電体と、
前記最下層のパッド用配線パターンの周辺部下面のループ状領域に接続され、下 方に延在し、前記下部保護膜に達する下部ループ状壁部と、
をさらに有する請求項 1〜7のいずれか 1項記載の半導体装置。
[9] 前記下部ビア導電体と前記下部ループ状壁部とが同一層で形成されている請求 項 8記載の半導体装置。
[10] 前記半導体基板上方に形成され、下部電極と、酸化物強誘電体膜と、上部電極と を含む強誘電体キャパシタを更に有し、前記多層配線構造は前記強誘電体キャパシ タ上方に配置されている請求項 1〜9のいずれか 1項記載の半導体装置。
請求項 3記載の半導体装置。
[11] 前記絶縁積層が、前記強誘電体キャパシタの下に、水分、水素を遮蔽する機能を 有する下地保護膜を含む請求項 10記載の半導体装置。
[12] 前記下地保護膜が、酸ィ匕アルミニウム、酸化チタンのいずれかを用いて形成されて
V、る請求項 11記載の半導体装置。
[13] 前記絶縁積層が、前記柱状ビア導電体と交差する第 1レベルに配置され、水分、水 素を遮蔽する機能を有する第 1絶縁バリア層を含む請求項 1〜12のいずれか 1項記 載の半導体装置。
[14] 前記絶縁積層が、前記第 1レベルと異なる第 2レベルに配置され、前記柱状ビア導 電体と交差する、水分、水素を遮蔽する機能を有する第 2絶縁バリア層をさらに含む 請求項 13記載の半導体装置。
[15] 前記絶縁積層が、最上層の前記パッド用配線パターン上面に接する、水分、水素 を遮蔽する機能を有する第 3絶縁バリア層を含む請求項 1〜14のいずれか 1項記載 の半導体装置。
[16] 前記絶縁バリア層が、酸ィ匕アルミニウム、酸ィ匕チタニウムのいずれかを用いて形成 されている請求項 13〜15のいずれか 1項記載の半導体装置。
[17] 前記絶縁バリア層の厚さ力 20— lOOnmの範囲内である請求項 16記載の半導体 装置。
[18] 前記パッド用配線パターンの少なくとも 1つは、前記パッドパターンと前記シールパ ターンと接続する第 1配線部と、前記シールパターンからさらに外側に延在する第 2 配線部、または前記拡大パッドパターン力も外側に延在する第 3配線部をさらに有す る請求項 1〜17のいずれ力 1項記載の半導体装置。
[19] 前記パッド電極構造より内側で、前記絶縁積層を貫通してループ状に形成され、前 記第 2または第 3配線部と交差する部分で切りかかれて 、る内側チップ耐湿リング をさらに有する請求項 18記載の半導体装置。
[20] 複数のチップ領域を含む半導体基板の各チップ領域に複数の半導体素子を形成 する工程と、
前記複数の半導体素子を覆って、前記半導体基板上に下部層間絶縁膜を形成す る工程と、
前記下部層間絶縁膜上に、強誘電体キャパシタを形成する工程と、
前記強誘電体キャパシタを覆って、前記下部層間絶縁膜上に絶縁積層を形成する 工程と、
前記絶縁積層中に配置された多層配線構造を形成する工程と、
前記半導体基板上方に配置され、前記多層配線構造に接続されたパッド電極構 造を形成する工程であって、前記絶縁積層中に複数のパッド用配線パターンと、前 記パッド用配線パターン間を接続するパッド用ビア導電体を含み、少なくとも最上層 のパッド用配線パターンはパッドパターンと前記パッドパターンを距離をおいて取り囲 むシールパターンを含み、最上層以外のパッド用配線パターンの少なくとも 1つは連 続した、前記シールパターンに対応する大きさの拡大パッドパターンを有し、前記パ ッド用ビア導電体は、前記パッドパターンに対応して配置された複数の柱状ビア導電 体と前記シールパターンに対応して配置されたループ状壁部とを含み、前記パッド 用配線パターンのパッドパターンまたは前記拡大パッドパターンと前記柱状ビア導電 体とが積層ボンディングパッドを構成し、前記シールパターンおよび前記拡大パッド ノ ターンの周縁部と前記ループ状壁部とが前記積層ボンディングパッドを取り囲み、 水分、水素を遮蔽する機能を有する耐湿リングを形成するパッド電極構造を形成す る工程と、
を含む半導体装置の製造方法。
PCT/JP2005/023965 2005-12-27 2005-12-27 半導体装置 WO2007074530A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
PCT/JP2005/023965 WO2007074530A1 (ja) 2005-12-27 2005-12-27 半導体装置
JP2007551842A JP5098647B2 (ja) 2005-12-27 2005-12-27 半導体装置とその製造方法
KR1020087017279A KR101005028B1 (ko) 2005-12-27 2005-12-27 반도체 장치
US12/163,340 US7969008B2 (en) 2005-12-27 2008-06-27 Semiconductor device with improved pads

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2005/023965 WO2007074530A1 (ja) 2005-12-27 2005-12-27 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/163,340 Continuation US7969008B2 (en) 2005-12-27 2008-06-27 Semiconductor device with improved pads

Publications (1)

Publication Number Publication Date
WO2007074530A1 true WO2007074530A1 (ja) 2007-07-05

Family

ID=38217765

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/023965 WO2007074530A1 (ja) 2005-12-27 2005-12-27 半導体装置

Country Status (4)

Country Link
US (1) US7969008B2 (ja)
JP (1) JP5098647B2 (ja)
KR (1) KR101005028B1 (ja)
WO (1) WO2007074530A1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008016638A (ja) * 2006-07-06 2008-01-24 Sony Corp 半導体装置
JP2011146563A (ja) * 2010-01-15 2011-07-28 Panasonic Corp 半導体装置
JP2013149940A (ja) * 2011-09-27 2013-08-01 Infineon Technologies Ag 保護リングを備えた半導体構造
JP2014120504A (ja) * 2012-12-13 2014-06-30 Renesas Electronics Corp 半導体装置
JP2014154640A (ja) * 2013-02-06 2014-08-25 Seiko Instruments Inc 半導体装置
JP2016076545A (ja) * 2014-10-03 2016-05-12 三菱電機株式会社 半導体装置
JP2018160674A (ja) * 2010-06-30 2018-10-11 キヤノン株式会社 固体撮像装置
US11296013B2 (en) 2019-11-28 2022-04-05 Socionext Inc. Semiconductor wafer and semiconductor device for suppressing the propagation of cracks

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5163641B2 (ja) * 2007-02-27 2013-03-13 富士通セミコンダクター株式会社 半導体記憶装置、半導体記憶装置の製造方法、およびパッケージ樹脂形成方法
KR100995558B1 (ko) * 2007-03-22 2010-11-22 후지쯔 세미컨덕터 가부시키가이샤 반도체 장치 및 반도체 장치의 제조 방법
JP2009231445A (ja) * 2008-03-21 2009-10-08 Toshiba Corp 半導体記憶装置
JP5407422B2 (ja) 2009-02-27 2014-02-05 富士通セミコンダクター株式会社 半導体装置及びその製造方法
US8654539B2 (en) * 2009-12-15 2014-02-18 Ngk Spark Plug Co., Ltd. Capacitor-incorporated substrate and component-incorporated wiring substrate
JP2011199186A (ja) * 2010-03-23 2011-10-06 Toshiba Corp 不揮発性記憶装置およびその製造方法
KR101184375B1 (ko) 2010-05-10 2012-09-20 매그나칩 반도체 유한회사 패드 영역의 크랙 발생을 방지하는 반도체 장치 및 그 제조 방법
US8652855B2 (en) * 2011-03-29 2014-02-18 Texas Instruments Incorporated Low resistance stacked annular contact
JP5802534B2 (ja) * 2011-12-06 2015-10-28 株式会社東芝 半導体装置
US8629559B2 (en) 2012-02-09 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. Stress reduction apparatus with an inverted cup-shaped layer
JP2016139711A (ja) * 2015-01-28 2016-08-04 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US10355139B2 (en) 2016-06-28 2019-07-16 Sandisk Technologies Llc Three-dimensional memory device with amorphous barrier layer and method of making thereof
US10361213B2 (en) 2016-06-28 2019-07-23 Sandisk Technologies Llc Three dimensional memory device containing multilayer wordline barrier films and method of making thereof
US10217707B2 (en) * 2016-09-16 2019-02-26 International Business Machines Corporation Trench contact resistance reduction
US9929114B1 (en) * 2016-11-02 2018-03-27 Vanguard International Semiconductor Corporation Bonding pad structure having island portions and method for manufacturing the same
US10115735B2 (en) 2017-02-24 2018-10-30 Sandisk Technologies Llc Semiconductor device containing multilayer titanium nitride diffusion barrier and method of making thereof
DE102018125018A1 (de) * 2017-11-15 2019-05-16 Taiwan Semiconductor Manufacturing Co., Ltd. Zweidimensionale Durchkontaktierungssäulenstrukturen
KR102546684B1 (ko) * 2017-11-29 2023-06-23 삼성전자주식회사 반도체 소자 및 이를 포함하는 반도체 웨이퍼, 그리고 반도체 패키지
US10229931B1 (en) 2017-12-05 2019-03-12 Sandisk Technologies Llc Three-dimensional memory device containing fluorine-free tungsten—word lines and methods of manufacturing the same
US11217532B2 (en) 2018-03-14 2022-01-04 Sandisk Technologies Llc Three-dimensional memory device containing compositionally graded word line diffusion barrier layer for and methods of forming the same
US11217547B2 (en) * 2019-09-03 2022-01-04 Taiwan Semiconductor Manufacturing Company, Ltd. Bond pad structure with reduced step height and increased electrical isolation
US11088141B2 (en) * 2019-10-03 2021-08-10 Nanya Technology Corporation Semiconductor device and method for fabricating the same
US11127700B1 (en) * 2020-05-28 2021-09-21 United Microelectronics Corp. Integrated circuit device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002289689A (ja) * 2001-03-28 2002-10-04 Fujitsu Ltd 半導体集積回路装置とその製造方法
JP2005142553A (ja) * 2003-10-15 2005-06-02 Toshiba Corp 半導体装置
JP2005175204A (ja) * 2003-12-11 2005-06-30 Fujitsu Ltd 半導体装置およびその製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001015696A (ja) * 1999-06-29 2001-01-19 Nec Corp 水素バリヤ層及び半導体装置
US6492222B1 (en) * 1999-12-22 2002-12-10 Texas Instruments Incorporated Method of dry etching PZT capacitor stack to form high-density ferroelectric memory devices
JP4118029B2 (ja) 2001-03-09 2008-07-16 富士通株式会社 半導体集積回路装置とその製造方法
JP4011334B2 (ja) 2001-12-04 2007-11-21 富士通株式会社 強誘電体キャパシタの製造方法およびターゲット
JP2004134450A (ja) 2002-10-08 2004-04-30 Fujitsu Ltd 半導体集積回路
JP4502173B2 (ja) 2003-02-03 2010-07-14 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
WO2004095578A1 (ja) * 2003-04-24 2004-11-04 Fujitsu Limited 半導体装置及びその製造方法
US7049701B2 (en) 2003-10-15 2006-05-23 Kabushiki Kaisha Toshiba Semiconductor device using insulating film of low dielectric constant as interlayer insulating film
CN1922731B (zh) * 2004-04-30 2010-12-08 富士通半导体股份有限公司 半导体装置的制造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002289689A (ja) * 2001-03-28 2002-10-04 Fujitsu Ltd 半導体集積回路装置とその製造方法
JP2005142553A (ja) * 2003-10-15 2005-06-02 Toshiba Corp 半導体装置
JP2005175204A (ja) * 2003-12-11 2005-06-30 Fujitsu Ltd 半導体装置およびその製造方法

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008016638A (ja) * 2006-07-06 2008-01-24 Sony Corp 半導体装置
JP2011146563A (ja) * 2010-01-15 2011-07-28 Panasonic Corp 半導体装置
JP2018160674A (ja) * 2010-06-30 2018-10-11 キヤノン株式会社 固体撮像装置
JP2022132369A (ja) * 2010-06-30 2022-09-08 キヤノン株式会社 固体撮像装置
JP2020191467A (ja) * 2010-06-30 2020-11-26 キヤノン株式会社 固体撮像装置
JP2013149940A (ja) * 2011-09-27 2013-08-01 Infineon Technologies Ag 保護リングを備えた半導体構造
JP2015092607A (ja) * 2011-09-27 2015-05-14 インフィネオン テクノロジーズ アーゲーInfineon Technologies Ag 保護リングを備えた半導体構造
US9048019B2 (en) 2011-09-27 2015-06-02 Infineon Technologies Ag Semiconductor structure including guard ring
JP2014120504A (ja) * 2012-12-13 2014-06-30 Renesas Electronics Corp 半導体装置
US10062655B2 (en) 2012-12-13 2018-08-28 Renesas Electronics Corporation Semiconductor device
US9673153B2 (en) 2012-12-13 2017-06-06 Renesas Electronics Corporation Semiconductor device
JP2014154640A (ja) * 2013-02-06 2014-08-25 Seiko Instruments Inc 半導体装置
JP2016076545A (ja) * 2014-10-03 2016-05-12 三菱電機株式会社 半導体装置
US11296013B2 (en) 2019-11-28 2022-04-05 Socionext Inc. Semiconductor wafer and semiconductor device for suppressing the propagation of cracks

Also Published As

Publication number Publication date
JPWO2007074530A1 (ja) 2009-06-04
US20080258262A1 (en) 2008-10-23
KR20080077287A (ko) 2008-08-21
KR101005028B1 (ko) 2010-12-30
JP5098647B2 (ja) 2012-12-12
US7969008B2 (en) 2011-06-28

Similar Documents

Publication Publication Date Title
JP5098647B2 (ja) 半導体装置とその製造方法
JP5141550B2 (ja) 半導体装置及びその製造方法
JP3354424B2 (ja) 半導体装置および半導体装置の製造方法
JP4874456B2 (ja) 三重金属配線一つのトランジスター/一つのキャパシタ及びその製造方法
KR100870361B1 (ko) 강유전체 메모리 및 그 제조방법
US20070184595A1 (en) Semiconductor device and manufacturing method thereof
US6717198B2 (en) Ferroelectric memory
US8324671B2 (en) Semiconductor device and method of manufacturing the same
JP3269528B2 (ja) 容量素子を有する半導体装置及びその製造方法
EP1387405A2 (en) Semiconductor memory device and method for manufacturing the same
JP4578471B2 (ja) 半導体装置及びその製造方法
JP4703937B2 (ja) 半導体装置の製造方法
WO2004077438A2 (en) Process of forming a ferroelectric memory integrated circuit
WO2007116501A1 (ja) 半導体装置及びその製造方法
JP3795882B2 (ja) 半導体装置およびその製造方法
JP2000349247A (ja) 半導体装置及びその製造方法
JP4829678B2 (ja) 強誘電体メモリ及びその製造方法
US7982254B2 (en) Semiconductor device and method of fabricating the same
JP2008294273A (ja) 半導体記憶装置及びその製造方法
JP2005039299A (ja) 強誘電体メモリ及びその製造方法
JP2004335538A (ja) 半導体装置及びその製造方法
JP2004303993A (ja) 半導体装置の製造方法及び半導体装置
JP2005094038A (ja) 強誘電体メモリ装置及びその製造方法
JPWO2004047175A1 (ja) 半導体装置および半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2007551842

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020087017279

Country of ref document: KR

122 Ep: pct application non-entry in european phase

Ref document number: 05822371

Country of ref document: EP

Kind code of ref document: A1