WO2007032370A1 - 基板処理装置、基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンピュータ読み取り可能な記録媒体 - Google Patents
基板処理装置、基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンピュータ読み取り可能な記録媒体 Download PDFInfo
- Publication number
- WO2007032370A1 WO2007032370A1 PCT/JP2006/318127 JP2006318127W WO2007032370A1 WO 2007032370 A1 WO2007032370 A1 WO 2007032370A1 JP 2006318127 W JP2006318127 W JP 2006318127W WO 2007032370 A1 WO2007032370 A1 WO 2007032370A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- heat treatment
- pattern
- substrate
- etching
- treatment
- Prior art date
Links
- 238000012545 processing Methods 0.000 title claims description 91
- 238000003672 processing method Methods 0.000 title claims description 12
- 238000010438 heat treatment Methods 0.000 claims abstract description 201
- 239000000758 substrate Substances 0.000 claims abstract description 118
- 238000000034 method Methods 0.000 claims abstract description 93
- 230000008569 process Effects 0.000 claims abstract description 89
- 238000005530 etching Methods 0.000 claims abstract description 85
- 238000011161 development Methods 0.000 claims abstract description 23
- 238000006243 chemical reaction Methods 0.000 claims abstract description 8
- 238000005259 measurement Methods 0.000 claims abstract description 7
- 238000007689 inspection Methods 0.000 claims description 47
- 238000000576 coating method Methods 0.000 claims description 36
- 230000001737 promoting effect Effects 0.000 claims description 5
- 239000007788 liquid Substances 0.000 abstract description 5
- 235000012431 wafers Nutrition 0.000 description 91
- 238000012937 correction Methods 0.000 description 22
- 239000011248 coating agent Substances 0.000 description 20
- 238000012546 transfer Methods 0.000 description 18
- 230000018109 developmental process Effects 0.000 description 14
- 238000000206 photolithography Methods 0.000 description 9
- 239000004065 semiconductor Substances 0.000 description 7
- 238000003860 storage Methods 0.000 description 7
- 230000007261 regionalization Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000007704 transition Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 230000002209 hydrophobic effect Effects 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/26—Processing photosensitive materials; Apparatus therefor
- G03F7/40—Treatment after imagewise removal, e.g. baking
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/16—Coating processes; Apparatus therefor
- G03F7/168—Finishing the coated layer, e.g. drying, baking, soaking
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
- G03F7/70605—Workpiece metrology
- G03F7/70616—Monitoring the printed patterns
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
Definitions
- Substrate processing apparatus substrate processing method, substrate processing program, and computer-readable recording medium storing the program
- the present invention relates to a substrate processing apparatus, a substrate processing method, a substrate processing program for forming a predetermined pattern on a substrate by a photolithography technique, and a computer-readable recording medium on which the program is recorded.
- a resist solution that is a coating solution is applied to a semiconductor wafer that is a substrate to be processed (hereinafter referred to as a wafer) to form a resist film.
- Resist coating process pre-bake process (PAB) that heats the wafer after coating process, exposure process that exposes resist film to a predetermined pattern, post-exposure that promotes chemical reaction in resist film after exposure
- PAB pre-bake process
- PE B post-exposure that promotes chemical reaction in resist film after exposure
- PE B post-exposure that promotes chemical reaction in resist film after exposure
- an etching process for removing a base film on the wafer is performed using the resist pattern as a mask to form a predetermined pattern.
- heat treatment such as pre-baking (PAB) and post-exposure baking (PEB) is performed by a heat treatment apparatus.
- This heat treatment apparatus is provided with a heat treatment plate on which a wafer is placed and heated by heat.
- the heat treatment plate incorporates a heater that generates heat by power supply, for example, and the heat treatment plate is adjusted to a predetermined temperature by heat generated by the heater.
- Adjustment of the temperature environment in the heat treatment apparatus is performed by setting, for example, a heating temperature, a heating time, and a rising / lowering temperature.
- the setting of these processing conditions has a great influence on the formation of the line width (CD) and sidewall angle (SWA) of the resist pattern formed on the wafer, so it needs to be strictly controlled.
- the side wall angle (SWA) is the inclination angle ⁇ 1 of the line side wall as shown in the cross-sectional view of the resist pattern line in FIG. It is.
- the heat treatment plate of the heat treatment apparatus is divided into a plurality of regions, and an independent heater is built in each heating region, and the temperature is adjusted for each heating region. Has been.
- the present invention has been made under the circumstances as described above, and in a substrate that has been subjected to an etching process after a photolithography process, the line width (CD) of the pattern and the sidewall angle (SWA) And a substrate processing method, a substrate processing program, and a computer-readable recording medium on which the program is recorded.
- a substrate processing apparatus includes a coating process for applying a resist solution to a substrate on which a base film is formed, a first heating process for heating the substrate after the coating process, and a resist Membrane An exposure process for exposing a predetermined pattern, a second heating process for promoting a chemical reaction in the resist film after exposure, a development process for developing the exposed resist film, and a resist pattern formed after the development process A substrate processing apparatus for forming a predetermined pattern on the substrate by performing an etching process for removing the base film as a mask and measuring the state of the pattern formed on the substrate after the etching process.
- the first heat treatment and Z or the above-mentioned so that the state of the pattern of the substrate after the etching treatment is uniform in the substrate surface
- a control unit for setting conditions in the second heat treatment
- the heat treatment conditions in the first heat treatment and the second heat treatment preferably include at least a heat treatment temperature, a heat treatment time, and a temperature rise / fall temperature.
- the heat treatment condition that greatly affects the resist pattern formation is set, that is, the offset (correction) value is set.
- the pattern state can be made uniform in the surface.
- the first heat treatment apparatus for performing the first heat treatment and the second heat treatment apparatus for performing the second heat treatment, the first heat treatment apparatus and the second heat treatment includes a heat treatment plate that is partitioned into a plurality of heating regions, and the substrate is placed on the plurality of heating regions, and a heating unit that independently heats each of the plurality of heating regions.
- the inspection apparatus preferably measures and inspects the state of the pattern after the etching process for each substrate region of the substrate that has been heat-treated in each of the plurality of heating regions.
- control means sets the heat treatment condition in the plurality of heat regions of the heat treatment plate so that the pattern state of each substrate region becomes uniform after the etching treatment.
- the state of the pattern to be inspected and measured by the inspection apparatus is a line width of the pattern and / or a sidewall angle of the pattern
- the control unit has a line width force of the pattern after the etching process.
- the state of the pattern to be inspected and measured by the inspection apparatus is a line width of the pattern and a Z or a sidewall angle of the pattern
- the control unit applies the line width force of the pattern on the substrate surface after the etching process.
- Setting conditions for heat treatment in the first heat treatment apparatus to be uniform, and sidewall angle force of the pattern in the second heat treatment apparatus to be uniform on the substrate surface after the etching treatment It is desirable to implement at least one of the heat treatment condition settings.
- the state of the pattern to be inspected and measured by the inspection apparatus is a line width of the pattern or a sidewall angle of the pattern, and the control unit performs the pattern line width or the sidewall angle force. It is desirable to set the heat treatment conditions in the first heat treatment apparatus and the second heat treatment apparatus so as to approximate the later target value.
- the substrate processing method includes: a coating process for applying a resist solution to a substrate on which a base film is formed; a first heating process for heating the substrate after the coating process; An exposure process that exposes the resist film in a predetermined pattern, a second heating process that promotes a chemical reaction in the resist film after exposure, a development process that develops the exposed resist film, and a post-development process.
- An etching process for removing a base film using a resist pattern as a mask is performed as a series of processes to form a predetermined pattern on the substrate, and after the etching process, a pattern formed on the substrate is formed.
- Measure state inspection Based on the inspection result obtained by the step of measuring and the step of measuring and inspecting, so that the state of the pattern of the substrate after the etching process in the next process is uniform within the substrate surface. And a step of setting conditions for the heat treatment and Z or the second heat treatment.
- the conditions of the first heat treatment and the second heat treatment preferably include at least a heat treatment temperature, a heat treatment time, and a temperature rise / fall temperature.
- the heat treatment condition setting that greatly affects the resist pattern formation that is, the offset (correction) value is set based on the state of the pattern after the etching treatment.
- the pattern state can be made uniform in the plane.
- the state of the pattern to be inspected and measured is a line width of the pattern and a sidewall angle of Z or a pattern, and setting conditions in the first heat treatment and the second heat treatment
- the condition setting of the second heat treatment performed so that the line width of the pattern becomes uniform on the substrate surface after the etching treatment, and the sidewall angle force of the pattern
- the substrate surface after the etching treatment It is desirable to implement at least one of the first heat treatment condition settings performed so as to be uniform.
- the state of the pattern to be inspected and measured is the line width of the pattern and the sidewall angle of Z or the pattern, and in the step of setting conditions in the first heat treatment and the second heat treatment
- the condition setting of the first heat treatment performed so that the line width of the pattern is uniform on the substrate surface after the etching treatment, and the sidewall angle force of the pattern are uniform on the substrate surface after the etching treatment. It is desirable to implement at least one of the second heat treatment condition settings to be performed.
- the state of the pattern to be inspected and measured is a line width of the pattern or a sidewall angle of the pattern
- the step of setting conditions in the first heat treatment and the second heat treatment It is desirable to set conditions for the first heat treatment and the second heat treatment so that the line width of the pattern or the sidewall angle of the pattern approximates the target value after the etching treatment.
- the width and sidewall angle can be made uniform in the substrate plane.
- a substrate processing program includes a coating process for applying a resist solution to a substrate on which a base film is formed, a first heating process for heating a substrate after the coating process, An exposure process for exposing the resist film to a predetermined pattern, a second heat treatment for promoting a chemical reaction in the resist film after exposure, a development process for developing the exposed resist film, and a resist formed after the development process
- the etching process for removing the underlying film using the pattern as a mask is executed as a series of processes to form a predetermined pattern on the substrate, and after the etching process, the state of the pattern formed on the substrate is measured and inspected.
- the computer-readable recording medium according to the present invention is characterized in that the substrate processing program is recorded.
- the pattern line width (CD) and sidewall angle (SWA) are uniformly formed in the substrate plane on the substrate that has been etched after the photolithography process.
- a substrate processing apparatus, a substrate processing method, a substrate processing program, and a computer-readable recording medium recording the program can be obtained.
- FIG. 1 is a plan view showing a schematic configuration of a pattern forming apparatus as a substrate processing apparatus according to the present invention.
- FIG. 2 is a front view of the coating and developing apparatus of FIG.
- FIG. 3 is a rear view of the coating and developing apparatus of FIG. 1.
- FIG. 4 is a schematic diagram of the structure of the heat treatment plate provided in the heat treatment apparatus of the coating and developing apparatus of FIG. FIG.
- FIG. 5 is a cross-sectional view schematically showing an inspection apparatus provided in the pattern forming apparatus of FIG. 1.
- FIG. 6 is a cross-sectional view showing the main part of the inspection apparatus.
- FIG. 7 is a diagram showing each region of the wafer corresponding to each heating region of the heat treatment plate.
- FIG. 8 is a diagram for explaining an equation for calculating a sidewall angle.
- FIG. 9 is an example of a reference table in which offset values are recorded.
- FIG. 10 is a flowchart showing a flow of correction control of heat treatment conditions in the pattern forming apparatus.
- FIG. 11 is a diagram for explaining a sidewall angle.
- FIG. 1 is a plan view showing a schematic configuration of a pattern forming apparatus 1 as a substrate processing apparatus according to the present invention.
- the pattern forming apparatus 1 in FIG. 1 includes a coating / developing apparatus 100 that performs resist solution coating, heat treatment, development processing, and the like on a semiconductor wafer that is a substrate to be processed, an exposure apparatus 200 that performs exposure processing on the wafer, and development. And an etching apparatus 300 for performing a predetermined etching process on the substrate after the processing.
- an inspection device 400 that measures and inspects the pattern line width (CD) and sidewall angle (SWA) after the etching process by the etching device 300 is provided, and each of the devices includes a calculation unit (CPU) and a storage unit (memory). Overall control is performed by the control unit 500 which is a general-purpose computer provided.
- FIG. 2 is a front view of the coating and developing apparatus 100 of FIG. 1
- FIG. 3 is a rear view of the coating and developing apparatus 100 of FIG.
- the coating and developing apparatus 100 includes, for example, a cassette stay for loading and unloading 25 wafers W from the outside in cassette units and loading and unloading wafers W to and from the cassette C.
- Chillon 2 and processing station 3 in which a plurality of processing units that perform predetermined processing in a single wafer type in the photolithographic process are arranged in multiple stages, and adjacent to this processing station 3 for exposure.
- the interface unit 4 for transferring the wafer W to and from the apparatus 200 is integrally connected.
- the cassette station 2 is provided with a cassette mounting table 5.
- the cassette mounting table 5 is configured such that a plurality of cassettes C can be mounted in a row in the X direction (vertical direction in FIG. 1).
- the cassette station 2 is provided with a wafer transfer body 7 that can move along the X direction on the transfer path 6.
- the wafer carrier 7 is also movable in the wafer arrangement direction (Z direction; vertical direction) of the wafer W accommodated in the cassette C, and with respect to the wafer W of each force set arranged in the X-axis direction. And can be selectively accessed.
- the wafer transfer body 7 is rotatable in the ⁇ direction around the Z axis, and is connected to the temperature control unit 60 and the transition unit 61 belonging to a third processing apparatus group G3 on the processing station 3 side described later. It's also made accessible to you!
- the processing station 3 adjacent to the cassette station 2 includes, for example, five processing device groups G1 to G5 in which a plurality of processing devices are arranged in multiple stages.
- a first processing device group Gl and a second processing device group G2 are arranged in this order from the cassette station 2 side on the lower side in FIG. Further, on the upper side in FIG. 1, a third processing device group G3, a fourth processing device group G4, and a fifth processing device group G5 are sequentially arranged from the cassette station 2 side.
- the first transfer device 10 is provided between the third processing device group G3 and the fourth processing device group G4.
- the first transfer device 10 can selectively access the processing devices in the first processing device group Gl, the third processing device group G3, and the fourth processing device group G4 to carry the wafer W. It ’s done!
- a second transfer device 11 is provided between the fourth processing device group G4 and the fifth processing device group G5.
- the second transfer device 11 can selectively access each processing device in the second processing device group G2 and the fifth processing device group G5 to transfer the wafer W.
- a liquid that performs processing by supplying a predetermined liquid to the wafer W is used.
- Processing equipment for example, resist coating processing units (COT) 20, 21, 22 for applying a resist solution to the wafer W as shown in FIG. 2, and a bottom forming an antireflection film for preventing light reflection during the exposure process
- Coating units (BARC) 23 and 24 are stacked in five steps from the bottom.
- a chemical chamber (CHM) 35 for supplying various processing liquids to the liquid processing devices in the processing device groups Gl and G2 is provided. , 36 are provided!
- the third processing unit group G3 includes a temperature control unit (TCP) 60, a transition unit (TRS) 61 for transferring the wafer W, and high-precision temperature control.
- TCP temperature control unit
- TRS transition unit
- CPL high-precision temperature control units
- BAKE high-temperature heat treatment units
- CPL high-precision temperature control unit
- PABZ second unit pre-baking unit
- One heat treatment apparatus) 71 to 74 and post-baking units (POST) 75 to 79 for heat-treating the wafer W after the development processing are stacked in 10 steps in order from the bottom.
- a plurality of heat treatment apparatuses for heat-treating the wafer W for example, high-precision temperature control units (CPL) 80 to 83, and heat treatment of the exposed wafer W (second heat treatment)
- CPL high-precision temperature control units
- PEBZ post-exposure baking units
- a plurality of processing apparatuses are arranged on the positive side in the X direction of the first transfer apparatus 10, for example, an adhesion for hydrophobizing the wafer W as shown in FIG. Units (AD) 90 and 91, and heating units (HP) 92 and 93 that heat wafer W are stacked in four steps from the bottom.
- AD adhesion for hydrophobizing the wafer W
- HP heating units
- a peripheral exposure unit (WEE) 94 that selectively exposes only the edge portion of the wafer W, for example, is disposed on the positive side in the X direction of the second transfer device 11.
- WEE peripheral exposure unit
- the heat treatment apparatuses such as the pre-baking unit (PAB) 71 to 74 and the post-exposure baking unit (PEB) 84 to 89 are shown in FIG.
- Such a heat treatment plate 140 is provided.
- the heat treatment plate 140 is divided into a plurality of, for example, five heating regions Rl, R2, R3, R4, and R5.
- the heat treatment plate 140 is, for example, located in the center when viewed from the plane, and is divided into a circular heating region R1 and heating regions R2 to R5 whose circumference is divided into four arcs.
- a heater 141 that generates heat by power feeding is individually incorporated as a heating means so that it can be heated for each of the heating regions Rl to R5. . Further, the amount of heat generated by the heater 141 in each heating region R1 to R5 is adjusted by a temperature control device 142 included in each heat treatment apparatus.
- the temperature control device 142 is capable of adjusting the heat generation amount of the heater 141 to control the temperature of each heating region R1 to R5 to a predetermined temperature.
- the temperature setting in the temperature control device 142 is controlled and performed by the control unit 500.
- the interface unit 4 is provided with a wafer transfer body 41 that moves on a transfer path 40 that extends in the X direction, for example, as shown in FIG.
- the wafer transport body 41 is movable in the Z direction and is also rotatable in the ⁇ direction.
- the noffer cassette 42, and the fifth processing apparatus group G5. To access and transfer the wafer W!
- the exposure apparatus 200 irradiates a predetermined light beam from an exposure unit (not shown) through a predetermined mask pattern onto the wafer W coated with a resist solution, and the exposure unit includes a light source And lenses and optical fibers.
- the exposure conditions in the exposure apparatus 200 are the forces determined by the exposure intensity, exposure time, exposure focus, and exposure alignment position. These parameters are controllers that control the entire exposure apparatus 200 based on commands from the controller 500. 210 is controlled.
- a series of photolithography steps up to the developing process are performed as follows by the coating and developing apparatus 100 and the exposure apparatus 200 configured as described above.
- a transition wafer of the third processing unit group G 3 is transferred from the cassette containing the unprocessed wafer W by one wafer W force wafer carrier 7.
- HTRS HTRS
- a predetermined cooling process is performed by the high-precision temperature control unit (CPL) 62 to 64, and it is transferred to the resist coating processing unit (COT) 20 to 22 of the first processing unit group G1, and then on the wafer surface.
- the resist coating process is performed.
- the transfer of the wafer W from the transition device 61 to the resist coating unit (COT) 20 to 22 is performed by the first transfer device 10.
- the wafer W is transferred by the first transfer device 10 to the pre-baking units (PAB) 71 to 74 of the fourth processing unit group G4 and subjected to a predetermined heating process, that is, a pre-beta process. Done.
- the pre-beta wafer W is transported to a peripheral exposure unit (WEE) 94 where only the edge portion of the wafer W is exposed.
- WEE peripheral exposure unit
- the wafer W is cooled in the high-precision temperature control units (CPL) 80 to 83, and temporarily stored in the buffer cassette 42 by the wafer carrier 41 of the interface unit 4.
- CPL high-precision temperature control units
- the wafer W temporarily held in the buffer cassette 42 is taken out by the wafer carrier 41 and delivered to the exposure apparatus 200, where a predetermined exposure process is performed.
- the wafer W that has been subjected to the exposure process is transferred again to the post-exposure baking unit (PEB) 84 to 89 of the fifth processing unit group G5 via the interface unit 4, where the post-exposure heating process is performed. Is done.
- PEB post-exposure baking unit
- the wafer W is transported by the second transport device 11 to the development processing devices 30 to 34 of the second processing device group G2, and subjected to development processing.
- the fourth processing device group G4 Post-baking unit (POST) 75-79 where heat treatment after development is performed.
- the wafer W is cooled by the high-precision temperature control units (CPL) 62 to 64 of the third processing unit group G3 and returned to the cassette C by the wafer carrier 7.
- CPL high-precision temperature control units
- the etching apparatus 300 removes a base film, for example, a Si oxide film on the wafer, using the formed resist pattern as a mask for the wafer W after the photolithographic process by the coating image forming apparatus 100 and the exposure apparatus 200 is completed. An etching process is performed. Note that the wafer W returned to the cassette C after the development processing in the coating and developing apparatus 100 is transferred to the etching apparatus 300 by a transfer mechanism (not shown), for example. Be transported.
- a transfer mechanism not shown
- plasma is generated by a parallel plate plasma generator to turn a predetermined etching gas into plasma, thereby performing predetermined plasma processing on the wafer W! /,
- the etching conditions in the etching apparatus 300 are forces determined by the etching time and the composition ratio of the etching gas.
- the etching time is the time for supplying the etching gas to the wafer W, and the etching gas composition ratio. Is determined by the type and amount of etching gas. These parameters are controlled by a controller 310 that controls the entire etching apparatus 300 based on a command from the control unit 500.
- FIG. 5 is a cross-sectional view schematically showing the inspection apparatus
- FIG. 6 is a cross-sectional view showing the main part of the inspection apparatus.
- the inspection device 400 includes a loading / unloading stage 403 for loading / unloading a force set containing, for example, a Weno basket W, an inspection unit 402, and a loading / unloading stage 403.
- Auxiliary arm 404 configured to move up and down, move in the X and Y directions, and rotate about the vertical axis. It has.
- the wafer W subjected to the etching process in the etching apparatus 300 is configured to be stored in the cassette of the carry-in / out stage 403 by a carrying mechanism (not shown).
- the inspection unit 402 is a CD inspection apparatus 40 that measures the line width (CD) of a pattern formed on the wafer W as a plurality of, for example, two inspection apparatuses in this example. 2a and SWA inspection device 402b for measuring the sidewall angle (SWA) of the pattern are assigned.
- CD line width
- SWA sidewall angle
- the CD inspection device 402a and the SWA inspection device 402b perform the predetermined inspection by imaging with a CCD camera, for example, and an example of these devices will be described with reference to FIG.
- These inspection apparatuses are provided with a housing 405 having a wafer W transfer port (not shown), and provided in the housing 405 so that the wafer W can be supported horizontally and its orientation can be adjusted.
- the configured rotary mounting table 406 and the wafer W on the rotating mounting table 406 are imaged.
- X, Y A CCD camera 407 movable in the Z direction, and an illumination means 408. Then, the inspection is performed by analyzing the image of the wafer W obtained by the CCD force lens 407 by a computer 409 or the like which is a data processing unit.
- the computer 409 has a function of controlling the movement of the CCD camera 407 and a function of transmitting measurement data to the control unit 500.
- the CCD camera 407 may be fixed, and the arrangement of the Weno and W mounting table 406 may be moved in the X, Y, and ⁇ directions.
- the computer 409 for example, for a predetermined plurality of regions (substrate regions) Al to A5 of the wafer W shown in FIG. 7 based on the acquired image, FIG. Calculate the TCD (upper base width), BCD (lower base width) value, and pattern thickness value in the pattern line cross section after the photolithographic process shown in the figure, and send the result to the control unit 500 It is made to do.
- the areas A1 to A5 of the wafer W shown in FIG. 7 are pre-baked cue (PAB) 71 to 74 and post-exposure baking unit (PEB) 84 to 89 shown in FIG. Are regions corresponding to the heating regions R1 to R5 of the heat treatment plate 140, respectively.
- PAB pre-baked cue
- PEB post-exposure baking unit
- the sidewall angles in regions A1 to A5 of wafer W in FIG. 7 are calculated from the values of TCD, BCD, and pattern thickness obtained by CD inspection apparatus 402a (Equation 1). 0 1 is calculated, and the result is transmitted to the control unit 500.
- control unit 500 includes a calculation unit 501 that executes a program and performs various calculations, and a storage unit 502.
- the storage means 502 stores a program P for performing pattern formation processing including a series of photolithographic processes, a reference table T described later, and a plurality of processing recipe data set with processing conditions!
- the storage means 502 in which the program P and the like are recorded is a hard disk.
- V misaligned recording medium such as disk, non-volatile memory, removable recording medium (eg optical disk, memory card) etc.!
- the control unit 500 that has acquired the measurement result from the inspection unit 402 has the pattern line width (CD) and sidewall angle (SWA) measured in each of the areas A1 to A5 of the wafer W! For each of these values, differences A CD and ⁇ SWA from the predetermined value (desired value) are obtained and recorded in the storage means 502 as one of the execution parameters of the next program p.
- CD pattern line width
- SWA sidewall angle
- the pattern line width (CD) measured by the inspection unit 402 used to obtain the difference ⁇ CD with respect to a predetermined value (desired value) can be either TCD or BCD.
- TCD time domain image
- BCD beam width
- the control unit 500 uses, for example, a reference table T as shown in FIG.
- each correction value (offset value) of the heat treatment condition such as the optimum temperature offset value for CD is stored in the pre-baking unit (PAB) 71-74 or post-exposure baking (PEB) 84-89, each heating area R1-R5 is set in advance!
- the conditions include at least a heat treatment temperature, a heat treatment time, and a temperature rise / fall temperature.
- each correction value such as an optimum temperature offset value for the difference ⁇ SWA from the predetermined value is set in advance for each of the heating regions R 1 to R 5. ing.
- This reference table T is referred to by the execution of the program P, and each parameter such as the derived temperature offset value is output to the temperature control device 142, and each of the heating regions R1 to R5 in the heat treatment plate 140 is output. The temperature setting etc. is changed.
- each correction value (offset value) such as the temperature offset value of ⁇ CD is applied to the pre-cutting (PAB) 71 to 74
- the temperature offset value of ⁇ SWA Each correction value (offset value) is applied to the post exposure baking unit (PEB) 84-89.
- each correction value (offset value) such as the temperature offset value of ⁇ CD is applied to the post-exposed baking unit (PEB) 84 to 89, the temperature offset value of ⁇ SWA, etc.
- These correction values (offset values) are applied to pre-baking units (PAB) 71-74.
- each difference value of ⁇ CD and ⁇ SWA in each of the regions A1 to A5 of the wafer W is recorded in the storage means 502. (Step Sl in Fig. 10).
- step S2 in Fig. 10 the program P is executed (step S2 in Fig. 10). Then, an etching process is performed by the etching apparatus 300 in the photolithography process by the coating and developing apparatus 100 and the exposure apparatus 200 (step S3 in FIG. 10).
- the program P derives each correction value such as a temperature offset value from the reference table T based on a plurality of ⁇ CD and ⁇ SWA set as parameters in the photolithographic process, and those values are derived. Is set as an offset value in the pre-baking unit (PAB) 71 to 74 and post-evaporation baking unit (PEB) 84 to 89.
- PAB pre-baking unit
- PEB post-evaporation baking unit
- a pattern with a substantially uniform line width (CD) and sidewall angle (SWA) is obtained over the regions A1 to A5.
- the line width (CD) and sidewall angle (SWA) of the resist pattern after the photolithography process and before the etching process are not necessarily uniform in the wafer surface.
- the inspection unit 402 causes the line width (CD) of the pattern and the sidewalls in the regions A1 to A5 of the wafer W to be The angle (SWA) is measured and output to the control unit 500 (step S4 in FIG. 10).
- the control unit 500 that has acquired the measurement result obtains a difference from the predetermined value (step S5 in FIG. 10), and determines whether there is a difference (step S6 in FIG. 10). If it is determined that there is a difference (Yes), the differences A CD and ⁇ SWA are recorded in the storage unit 502 as parameters to be used next time (step S 7 in FIG. 10). On the other hand, if it is determined in step S6 that there is no difference (No), the process for one Ueno and W is completed.
- the line width (CD) and the side angle of the pattern with respect to a plurality of regions of Ueno and W subjected to the etching process after the photolithography process ( SWA) is measured, and an offset value of the processing condition in the heat processing apparatus for making them uniform in the plurality of regions is obtained. Since the offset value is used in the next pattern formation process, the wafer surface pattern line width (CD) and sidewall angle (SWA) are always uniform after etching. W can be obtained.
- offset value For example, if an optimum correction value (offset value) is set only for the line width (CD) of the pattern, only each correction value (offset value) such as a temperature offset value based on ⁇ CD is preloaded. It may be applied to at least one of the baking unit (PAB) 71-74 or post-exposure baking unit (PEB) 84-89!
- PAB baking unit
- PEB post-exposure baking unit
- the pattern line width (CD) can be made uniform in the wafer plane.
- each correction value such as a temperature offset value based on ⁇ SWA (Control is made so that only the offset value is applied to at least one of the pre-baking unit (PAB) 71-74 or post-exposure baking unit (PEB) 84-89.
- PAB pre-baking unit
- PEB post-exposure baking unit
- the heating region of the heat treatment plate 140 is divided into five regions R1 to R5, and the corresponding wafer region (substrate region) is also five regions A1 to A5.
- the present invention is not limited to this. For example, it may be divided into more regions.
- the inspection apparatus 400 and the control unit 500 are arranged separately from the coating and developing apparatus 100, respectively.
- the configuration is not limited thereto, and the inspection apparatus 400 and the control unit 500 may be incorporated in the coating and developing apparatus 100 as necessary. With such a configuration, the area (footprint) occupied by the devices arranged in the clean room can be reduced.
- a semiconductor wafer is taken as an example of a substrate to be processed.
- the substrate in the present invention is not limited to a semiconductor wafer, and an LCD substrate, a CD substrate, a glass substrate, a photomask, a printed substrate, and the like are possible It is.
- the present invention can be applied to, for example, a pattern forming apparatus that forms a predetermined pattern on a substrate such as a semiconductor wafer by a photolithography technique, and can be suitably used in the semiconductor manufacturing industry, the electronic device manufacturing industry, and the like. .
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Photosensitive Polymer And Photoresist Processing (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
パターン形成装置1は、レジスト液塗布処理後の基板Wを加熱処理する第一の加熱処理と、レジスト膜を所定のパターンに露光する露光処理と、露光後にレジスト膜内の化学反応を促進させる第二の加熱処理と、露光されたレジスト膜を現像する現像処理と、現像処理後に形成されたレジストパターンをマスクとして酸化膜を除去するエッチング処理とを一連の処理として実行するものであり、エッチング処理後に形成されたパターンの状態を測定検査する検査装置400と、検査結果に基づいてエッチング処理後の基板Wのパターンの状態が基板面内で均一になるよう、第一の加熱処理及び/または第二の加熱処理での条件設定を行う制御部500とを備える。
Description
明 細 書
基板処理装置、基板処理方法、基板処理プログラム、及びそのプログラム を記録したコンピュータ読み取り可能な記録媒体
技術分野
[0001] 本発明は、フォトリソグラフィ技術により基板上に所定のパターンを形成する基板処 理装置、基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンビ ユータ読み取り可能な記録媒体に関する。
背景技術
[0002] 半導体デバイスの製造におけるフォトリソグラフイエ程においては、例えば被処理基 板である半導体ウェハ(以下、ウェハと称呼する)上に、塗布液であるレジスト液を塗 布しレジスト膜を形成するレジスド塗布処理、塗布処理後のウェハを加熱処理するプ リベ一キング処理 (PAB)、レジスト膜を所定のパターンに露光する露光処理、露光 後にレジスト膜内の化学反応を促進させるポストェクスポージャベーキング処理 (PE B)、露光されたレジスト膜を現像する現像処理等が順次行われ、ウェハ上に所定の レジストパターンが形成される。
さらに、フォトリソグラフイエ程後は、前記レジストパターンをマスクとして、ウェハ上 の下地膜、例えば酸ィ匕膜を除去するエッチング処理が行われ、所定のパターンが形 成される。
[0003] ところで、前記プリべ一キング(PAB)やポストェクスポージャベーキング(PEB)など の加熱処理は、熱処理装置で行われる。この熱処理装置では、ウェハを載置してカロ 熱する熱処理板を備えている。熱処理板には、例えば給電により発熱するヒータが内 蔵されており、このヒータによる発熱により熱処理板を所定温度に調整している。
[0004] 前記熱処理装置における温度環境の調整は、例えば加熱温度、加熱時間、昇降 温温度等の設定により行われる。それらの処理条件の設定は、ウェハ上に形成され るレジストパターンの線幅(CD)やサイドウォールアングル (SWA)の形成に大きな影 響を与えるため、厳格に制御される必要がある。尚、サイドウォールアングル (SWA) とは、図 11のレジストパターン線の断面図に示すように、線側壁の傾斜角 Θ 1のこと
である。
[0005] 加熱時のウェハ面内の温度を厳格に制御するため、熱処理装置の熱処理板は、 複数の領域に分割され、加熱領域毎に独立したヒータが内蔵され、加熱領域毎に温 度調整されている。
しカゝしながら、前記熱処理板の各加熱領域の温度調整を全て同じ設定温度で行う と、例えば各加熱領域の熱抵抗などの相違により、熱処理板上のウェハ面内の温度 がばらつくことがある。このため、従来から、熱処理板の各加熱領域には、ウェハの面 内温度を微調整するための温度補正値 (オフセット値)が設定され、熱処理板の各加 熱領域の設置温度には、熱処理温度を各温度補正値で補正したものが用いられて いる(例えば、 日本国特開 2001— 143850号公報参照)。
[0006] このように、熱処理板の各加熱領域に温度補正値が設定され、熱処理板全体が均 一温度になされた場合、フォトリソグラフイエ程後におけるレジストパターンの線幅 (C D)やサイドウォールアングル (SWA)がウェハ面内で略均一になることが期待できる し力しながら、フォトリソグラフイエ程後にレジストパターンの線幅(CD)やサイドゥォ ールアングル(SWA)の均一なウェハが得られたとしても、その後のエッチング処理 においてレジスト下の酸ィ匕膜が除去されると、(エッチング)ガス流量などのエッチング 工程での処理条件のばらつきにより前記各加熱領域に対応したウェハ領域間でエツ チング処理の進行度に差異が生じ、最終的なパターンの線幅 (CD)やサイドウォー ルアングル (SWA)が不均一になると!、う問題があった。
発明の開示
[0007] 本発明は、前記したような事情の下になされたものであり、フォトリソグラフイエ程後 にエッチング処理が施された基板において、パターンの線幅 (CD)とサイドウォール アングル (SWA)とを夫々、基板面内で均一に形成することのできる基板処理装置、 基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンピュータ読 み取り可能な記録媒体を提供することを目的とする。
[0008] 本発明にカゝかる基板処理装置は、下地膜が成膜された基板にレジスト液を塗布す る塗布処理と、塗布処理後の基板を加熱処理する第一の加熱処理と、レジスト膜を
所定のパターンに露光する露光処理と、露光後にレジスト膜内の化学反応を促進さ せる第二の加熱処理と、露光されたレジスト膜を現像する現像処理と、現像処理後に 形成されたレジストパターンをマスクとして下地膜を除去するエッチング処理とを一連 の処理として実行し、前記基板に所定のパターンを形成する基板処理装置であって 、前記エッチング処理後に、前記基板に形成されたパターンの状態を測定検査する 検査装置と、前記検査装置により取得された検査結果に基づいて、前記エッチング 処理後の前記基板のパターンの状態が基板面内で均一になるよう、前記第一の加 熱処理及び Zまたは前記第二の加熱処理での条件設定を行う制御部とを備えること に特徴を有する。
尚、前記第一の加熱処理及び第二の加熱処理での加熱処理の条件は、少なくとも 熱処理温度と、熱処理時間と、昇降温温度とを含むことが好ましい。
[0009] このような構成によれば、エッチング処理後のパターンの状態に基づいて、レジスト パターン形成に大きく影響を与える加熱処理の条件を設定、即ち、オフセット (補正) 値を設定するため、エッチング処理後の基板において、パターンの状態を面内均一 にすることができる。
[0010] また、前記第一の加熱処理を行う第一の熱処理装置と、前記第二の加熱処理を行 う第二の熱処理装置とを備え、前記第一の熱処理装置と前記第二の熱処理装置とは 夫々、複数の加熱領域に区画され、前記複数の加熱領域上に前記基板が載置され る熱処理板と、前記複数の加熱領域の夫々を独立して加熱する加熱手段とを有し、 前記検査装置は、前記複数の加熱領域の夫々において加熱処理された前記基板の 各基板領域に対して、エッチング処理後のパターンの状態を測定検査することが望 ましい。
また、前記制御手段は、前記各基板領域のパターンの状態が前記エッチング処理 後に均一になるように、前記熱処理板の複数の加熱領域における加熱処理の条件 設定を行うことが望ましい。
[0011] このように複数の加熱領域の夫々について条件設定を行うことにより、細かな補正 が可能となり、エッチング処理後におけるパターンの状態の均一精度を向上すること ができる。
[0012] また、前記検査装置により検査測定されるパターンの状態は、パターンの線幅及び /またはパターンのサイドウォールアングルであって、前記制御部は、パターンの線 幅力 前記エッチング処理後に前記基板面で均一となるように行う前記第二の熱処 理装置での加熱処理の条件設定と、パターンのサイドウォールアングル力 前記エツ チング処理後に前記基板面で均一となるように行う前記第一の熱処理装置での加熱 処理の条件設定の少なくとも一方を実施することが望ましい。
或いは、前記検査装置により検査測定されるパターンの状態は、パターンの線幅及 び Zまたはパターンのサイドウォールアングルであって、前記制御部は、パターンの 線幅力 前記エッチング処理後に前記基板面で均一となるように行う前記第一の熱 処理装置での加熱処理の条件設定と、パターンのサイドウォールアングル力 前記 エッチング処理後に前記基板面で均一となるように行う前記第二の熱処理装置での 加熱処理の条件設定の少なくとも一方を実施することが望ましい。
或いは、前記検査装置により検査測定されるパターンの状態は、パターンの線幅ま たはパターンのサイドウォールアングルであって、前記制御部は、パターンの線幅ま たはサイドウォールアングル力 前記エッチング処理後の目標値に近似するように前 記第一の熱処理装置及び前記第二の熱処理装置での加熱処理の条件設定を行う ことが望ましい。
[0013] このように構成することにより、パターンの線幅とサイドウォールアングルの夫々に対 して最適な条件を設定、即ちオフセット (補正)値の設定を行うことができ、エッチング 処理後において、パターンの線幅とサイドウォールアングルを夫々基板面内で均一 にすることができる。
[0014] また、本発明に力かる基板処理方法は、下地膜が成膜された基板にレジスト液を塗 布する塗布処理と、塗布処理後の基板を加熱処理する第一の加熱処理と、レジスト 膜を所定のパターンに露光する露光処理と、露光後にレジスト膜内の化学反応を促 進させる第二の加熱処理と、露光されたレジスト膜を現像する現像処理と、現像処理 後に形成されたレジストパターンをマスクとして下地膜を除去するエッチング処理とを 一連の処理として実行し、前記基板に所定のパターンを形成する基板処理方法であ つて、前記エッチング処理後に、前記基板に形成されたパターンの状態を測定検査
するステップと、前記測定検査するステップにより取得された検査結果に基づ 、て、 次回の処理における前記エッチング処理後の前記基板のパターンの状態が基板面 内で均一になるよう、前記第一の加熱処理及び Zまたは前記第二の加熱処理での 条件設定を行うステップとを実行することに特徴を有する。
尚、前記第一の加熱処理及び第二の加熱処理の条件は、少なくとも熱処理温度と 、熱処理時間と、昇降温温度とを含むことが好ましい。
[0015] このようにすれば、エッチング処理後のパターンの状態に基づいて、レジストパター ン形成に大きく影響を与える加熱処理の条件設定、即ち、オフセット (補正)値を設定 するため、エッチング処理後の基板において、パターンの状態を面内均一にすること ができる。
[0016] また、前記検査測定されるパターンの状態は、パターンの線幅及び Zまたはパター ンのサイドウォールアングルであって、前記第一の加熱処理及び前記第二の加熱処 理での条件設定を行うステップにおいて、パターンの線幅が、前記エッチング処理後 に前記基板面で均一となるように行う前記第二の加熱処理の条件設定と、パターン のサイドウォールアングル力 前記エッチング処理後に前記基板面で均一となるよう に行う前記第一の加熱処理の条件設定の少なくとも一方を実施することが望ましい。 或いは、前記検査測定されるパターンの状態は、パターンの線幅及び Zまたはパ ターンのサイドウォールアングルであって、前記第一の加熱処理及び前記第二の加 熱処理での条件設定を行うステップにおいて、パターンの線幅が、前記エッチング処 理後に前記基板面で均一となるように行う前記第一の加熱処理の条件設定と、バタ ーンのサイドウォールアングル力 前記エッチング処理後に前記基板面で均一となる ように行う前記第二の加熱処理の条件設定の少なくとも一方を実施することが望まし い。
或いは、前記検査測定されるパターンの状態は、パターンの線幅またはパターンの サイドウォールアングルであって、前記第一の加熱処理及び前記第二の加熱処理で の条件設定を行うステップにお 、て、前記パターンの線幅またはパターンのサイドウ オールアングルが、前記エッチング処理後の目標値に近似するように前記第一の加 熱処理及び前記第二の加熱処理の条件設定を行うことが望ましい。
[0017] このようにすれば、パターンの線幅とサイドウォールアングルの夫々に対して最適な 条件設定、即ちオフセット (補正)値の設定を行うことができ、エッチング処理後にお いて、パターンの線幅とサイドウォールアングルを夫々基板面内で均一にすることが できる。
[0018] また、本発明に力かる基板処理プログラムは、下地膜が成膜された基板にレジスト 液を塗布する塗布処理と、塗布処理後の基板を加熱処理する第一の加熱処理と、レ ジスト膜を所定のパターンに露光する露光処理と、露光後にレジスト膜内の化学反応 を促進させる第二の加熱処理と、露光されたレジスト膜を現像する現像処理と、現像 処理後に形成されたレジストパターンをマスクとして下地膜を除去するエッチング処 理とを一連の処理として実行し、前記基板に所定のパターンを形成するとともに、前 記エッチング処理後に、前記基板に形成されたパターンの状態を測定検査するステ ップと、前記測定検査するステップにより取得された検査結果に基づいて、次回の処 理における前記エッチング処理後の前記基板のパターンの状態が基板面内で均一 になるよう、前記第一の加熱処理及び Zまたは前記第二の加熱処理での条件設定 を行うステップと、を含む基板処理方法を、基板処理装置においてコンピュータに実 行させることに特徴を有する。
また、本発明に係るコンピュータ読取り可能な記録媒体は、前記基板処理プロダラ ムを記録して 、ることに特徴を有する。
[0019] 本発明によれば、フォトリソグラフイエ程後にエッチング処理が施された基板におい て、パターンの線幅(CD)とサイドウォールアングル (SWA)とを夫々、基板面内で均 一に形成することのできる基板処理装置、基板処理方法、基板処理プログラム、及び そのプログラムを記録したコンピュータ読み取り可能な記録媒体を得ることができる。 図面の簡単な説明
[0020] [図 1]図 1は、本発明に係る基板処理装置としてのパターン形成装置の概略構成を示 す平面図である。
[図 2]図 2は、図 1の塗布現像装置の正面図である。
[図 3]図 3は、図 1の塗布現像装置の背面図である。
[図 4]図 4は、図 1の塗布現像装置の熱処理装置が備える熱処理板の構成を概略的
に示す図である。
[図 5]図 5は、図 1のパターン形成装置が備える検査装置を概略的に示す断面図であ る。
[図 6]図 6は、検査装置の主要部を示す断面図である。
[図 7]図 7は、熱処理板の加熱領域に夫々対応したウェハの各領域を示す図である。
[図 8]図 8は、サイドウォールアングルを算出する式を説明するための図である。
[図 9]図 9は、オフセット値を記録した参照テーブルの例である。
[図 10]図 10は、パターン形成装置における熱処理条件の補正制御の流れを示すフ ロー図である。
[図 11]図 11は、サイドウォールアングルを説明するための図である。
発明を実施するための最良の形態
[0021] 以下、本発明に係る基板処理装置、基板処理方法、基板処理プログラム、及びそ のプログラムを記録したコンピュータ読み取り可能な記録媒体につき、図に示す実施 の形態に基づいて説明する。図 1は、本発明に係る基板処理装置としてのパターン 形成装置 1の概略構成を示す平面図である。
図 1のパターン形成装置 1は、被処理基板である半導体ウェハへのレジスト液塗布 、加熱処理、現像処理等を行う塗布現像装置 100と、ウェハへの露光処理を行う露 光装置 200と、現像処理後に基板に対して所定のエッチング処理を行うエッチング 装置 300とを備える。
さらに、エッチング装置 300によるエッチング処理後にパターン線幅 (CD)やサイド ウォールアングル (SWA)を測定検査する検査装置 400を備え、前記各装置は、演 算部(CPU)や記憶部 (メモリ)を備える汎用コンピュータである制御部 500により全 体制御がなされる。
[0022] 先ず塗布現像装置 100について図 1乃至図 3に基づいて簡単に説明する。図 2は 、図 1の塗布現像装置 100の正面図であり、図 3は、図 1の塗布現像装置 100の背面 図である。
図 1に示すように、塗布現像装置 100は、例えば 25枚のウェハ Wをカセット単位で 外部から搬入出したり、カセット Cに対してウェハ Wを搬入出したりするカセットステー
シヨン 2と、フォトリソグラフイエ程の中で枚葉式に所定の処理を施す複数の各処理ュ ニットを多段に配置している処理ステーション 3と、この処理ステーション 3に隣接して 設けられ、露光装置 200との間でウェハ Wの受け渡しをするインターフェイス部 4とを 一体に接続した構成を有して 、る。
[0023] カセットステーション 2には、カセット載置台 5が設けられ、当該カセット載置台 5は、 複数のカセット Cを X方向(図 1中の上下方向)に一列に載置自在になされている。ま た、カセットステーション 2には、搬送路 6上を X方向に沿って移動可能なウェハ搬送 体 7が設けられている。このウェハ搬送体 7は、カセット Cに収容されたウェハ Wのゥ ェハ配列方向(Z方向;鉛直方向)にも移動自在であり、 X軸方向に配列された各力 セットのウェハ Wに対して選択的にアクセスできるよう構成されている。
[0024] さらにウェハ搬送体 7は、 Z軸周りの Θ方向に回転可能であり、後述する処理ステー シヨン 3側の第 3の処理装置群 G3に属する温調ユニット 60やトランジシヨンユニット 6 1に対してもアクセスできるようになされて!、る。
[0025] カセットステーション 2に隣接する処理ステーション 3は、複数の処理装置が多段に 配置された、例えば 5つの処理装置群 G1〜G5を備えている。
処理ステーション 3において、図 1中の下側に、カセットステーション 2側から第 1の 処理装置群 Gl、第 2の処理装置群 G2が順に配置されている。また、図 1中の上側に 、カセットステーション 2側から第 3の処理装置群 G3、第 4の処理装置群 G4及び第 5 の処理装置群 G5が順に配置されて 、る。
[0026] 第 3の処理装置群 G3と第 4の処理装置群 G4との間には、第 1の搬送装置 10が設 けられている。この第 1の搬送装置 10は、第 1の処理装置群 Gl、第 3の処理装置群 G3及び第 4の処理装置群 G4内の各処理装置に選択的にアクセスしてウェハ Wを搬 送できるようになされて!ヽる。
[0027] 第 4の処理装置群 G4と第 5の処理装置群 G5との間には、第 2の搬送装置 11が設 けられている。この第 2の搬送装置 11は、第 2の処理装置群 G2、第 5の処理装置群 G5内の各処理装置に選択的にアクセスしてウェハ Wを搬送できるようになされてい る。
[0028] また、第 1の処理装置群 G1には、ウェハ Wに所定の液体を供給して処理を行う液
処理装置、例えば図 2に示すようにウェハ Wにレジスト液を塗布するレジスト塗布処 理ユニット (COT) 20、 21、 22、露光処理時の光の反射を防止する反射防止膜を形 成するボトムコーティングユニット(BARC) 23、 24が下から順に 5段に重ねられてい る。
[0029] 第 2の処理装置群 G2には、液処理装置、例えばウェハ Wに現像液を供給して現 像処理する現像処理ユニット (DEV) 30〜34が下力も順に 5段に重ねられている。 また、第 1の処理装置群 G1及び第 2の処理装置群 G2の最下段には、各処理装置 群 Gl、 G2内の液処理装置に各種処理液を供給するためのケミカル室(CHM) 35、 36がそれぞれ設けられて!/、る。
[0030] また、図 3に示すように第 3の処理装置群 G3には、温調ユニット (TCP) 60、ウェハ Wの受け渡しを行うためのトランジシヨンユニット (TRS) 61、精度の高い温度管理下 でウェハ Wを温度調節する高精度温調ユニット(CPL) 62〜64及びウェハ Wを高温 で加熱処理する高温度熱処理ユニット (BAKE) 65〜68が順に 9段に重ねられてい る。
[0031] 第 4の処理装置群 G4では、例えば高精度温調ユニット(CPL) 70、レジスト塗布処 理後のウェハ Wを加熱処理(第一の加熱処理)するプリべ一キングユニット(PABZ 第一の熱処理装置) 71〜74及び現像処理後のウェハ Wを加熱処理するポストべ一 キングユニット(POST) 75〜79が下から順に 10段に重ねられている。
[0032] 第 5の処理装置群 G5では、ウェハ Wを熱処理する複数の熱処理装置、例えば高 精度温調ユニット (CPL) 80〜83、露光後のウェハ Wを加熱処理 (第二の加熱処理) する複数のポストェクスポージャベーキングユニット(PEBZ第二の熱処理装置) 84 〜89が下力も順に 10段に重ねられている。
[0033] また、第 1の搬送装置 10の X方向正方向側には、複数の処理装置が配置されてお り、例えば図 3に示すようにウェハ Wを疎水化処理するためのアドヒージョンユニット( AD) 90、 91、ウェハ Wを加熱する加熱ユニット(HP) 92、 93が下から順に 4段に重 ねられている。
また、第 2の搬送装置 11の X方向正方向側には、例えばウェハ Wのエッジ部のみ を選択的に露光する周辺露光ユニット (WEE) 94が配置されている。
[0034] 尚、前記したプリべ一キングユニット(PAB) 71〜74やポストェクスポージャベーキ ングユニット(PEB) 84〜89等の各熱処理装置にお!、ては、図 4に示すような熱処理 板 140を備えている。
この熱処理板 140は、図示するように複数、例えば 5つの加熱領域 Rl、 R2、 R3、 R 4、 R5に区画されている。熱処理板 140は、例えば平面から見て中心部に位置し、 円形の加熱領域 R1と、その周囲を円弧状に 4等分した加熱領域 R2〜R5に区画さ れている。
[0035] 熱処理板 140の各加熱領域 R1〜R5には、加熱手段として、給電により発熱するヒ ータ 141が個別に内蔵され、各加熱領域 Rl〜R5毎に加熱できるようになされて ヽる 。また、各加熱領域 R1〜R5のヒータ 141の発熱量は、各熱処理装置が備える温度 制御装置 142により調整されている。温度制御装置 142は、ヒータ 141の発熱量を調 整して、各加熱領域 R1〜R5の温度を所定の温度に制御できるようになされている。 また、温度制御装置 142における温度設定は、制御部 500により制御され行われる。
[0036] また、インターフェイス部 4には、例えば図 1に示すように X方向に向けて延伸する 搬送路 40上を移動するウェハ搬送体 41と、ノ ッファカセット 42が設けられている。ゥ ェハ搬送体 41は、 Z方向に移動可能かつ Θ方向にも回転可能であり、インターフエ イス部 4に隣接した露光装置 200と、ノッファカセット 42及び第 5の処理装置群 G5に 対してアクセスしてウェハ Wを搬送できるようになされて!、る。
[0037] また、露光装置 200は、レジスト液が塗布されたウェハ Wに対して、所定のマスクパ ターンを介して図示しない露光部から所定の光線を照射するものであり、前記露光部 は、光源やレンズ、光ファイバなどを備えている。
露光装置 200における露光条件は、露光強度、露光時間、露光焦点、露光合わせ 位置とで決定される力 それらのパラメータは、制御部 500からの指令に基づき、露 光装置 200全体の制御を行うコントローラ 210により制御されるようになされている。
[0038] このように構成された塗布現像装置 100と、露光装置 200とにより、現像処理までの 一連のフォトリソグラフイエ程は、次のように行われる。
先ず、カセットステーション 2において、未処理のウェハ Wを収容したカセットじから 1枚のウェハ W力 ウェハ搬送体 7により第 3の処理装置群 G3のトランジシヨンュ-ッ
HTRS) 61に搬送される。そこでウェハ Wは、位置合わせが行われた後、アドヒージ ヨンユニット (AD) 90、 91へ搬送され疎水化処理が行われる。次いで高精度温調ュ ニット (CPL) 62〜64にて所定の冷却処理が行われ、第 1の処理装置群 G1のレジス ト塗布処理ユニット(COT) 20〜22に搬送されて、ウェハ表面上へのレジスト塗布処 理が行われる。尚、トラジシヨン装置 61からレジスト塗布処理ユニット(COT) 20〜22 までのウェハ Wの搬送は第 1の搬送装置 10により行われる。
[0039] そして、ウェハ Wは、第 1の搬送装置 10により、第 4の処理装置群 G4のプリべーキ ングユニット(PAB) 71〜74に搬送されて所定の加熱処理、即ちプリベータ処理が行 われる。プリベータされたウェハ Wは、周辺露光ユニット(WEE) 94に搬送され、そこ でウェハ Wのエッジ部のみが露光処理される。
[0040] その後、ウェハ Wは、高精度温調ユニット(CPL) 80〜83において冷却処理がなさ れ、インターフェイス部 4のウェハ搬送体 41によりバッファカセット 42に一時保管され る。
そしてバッファカセット 42に一時的に保持されたウェハ Wは、ウェハ搬送体 41によ り取り出され、露光装置 200に引き渡され、そこで所定の露光処理が行われる。
[0041] 露光処理を終えたウェハ Wは、再びインターフェイス部 4を介して第 5の処理装置 群 G5のポストェクスポージャベーキングユニット(PEB) 84〜89に搬送され、そこで 露光後の加熱処理が行われる。
次 、でウェハ Wは、第 2の搬送装置 11により第 2の処理装置群 G2の現像処理装 置 30〜34に搬送されて現像処理が行われ、次!、で第 4の処理装置群 G4のポストべ 一キングユニット(POST) 75〜79に搬送されて、そこで、現像処理後の加熱処理が 行われる。そしてウェハ Wは、第 3の処理装置群 G3の高精度温調ユニット(CPL) 62 〜64で冷却処理が行われ、ウェハ搬送体 7によりカセット Cに戻される。
[0042] 続いてエッチング装置 300について説明する。このエッチング装置 300は、塗布現 像装置 100及び露光装置 200によるフォトリソグラフイエ程が終了したウェハ Wに対 して、形成されたレジストパターンをマスクとしてウェハ上の下地膜、例えば Si酸化膜 を除去するエッチング処理を行う。尚、塗布現像装置 100での現像処理後にカセット Cに戻されたウェハ Wは、例えば図示しない搬送機構により、エッチング装置 300に
搬送される。
[0043] エッチング装置 300においては、例えば、平行平板プラズマ発生装置にてプラズマ を発生させて所定のエッチングガスをプラズマ化し、これによりウェハ Wに所定のブラ ズマ処理を行うようになって!/、る。
また、エッチング装置 300におけるエッチング条件は、エッチング時間やエッチング ガスの組成比とで決定される力 前記エッチング時間とは、ウェハ Wにエッチングガ スを供給して ヽる時間であり、エッチングガス組成比はエッチングガスの種類や量で 決定される。これらパラメータは、制御部 500からの指令に基づき、エッチング装置 3 00全体の制御を行うコントローラ 310により制御される。
[0044] 続いて検査装置 400について、図 1、図 5、図 6に基づいて説明する。図 5は、検査 装置を概略的に示す断面図、図 6は検査装置の主要部を示す断面図である。
検査装置 400は、図 1に示すように、筐体 401内に、例えばウエノヽ Wを収納した力 セットを搬入出するための搬入出ステージ 403と、検査ユニット 402と、この搬入出ス テージ 403と検査ユニット 402との間でウェハ Wを搬送するための専用の補助基板 搬送手段をなす、昇降自在、 X、 Y方向に移動自在、鉛直軸まわりに回転自在に構 成された補助アーム 404とを備えている。尚、エッチング装置 300においてエツチン グ処理が施されたウェハ Wは、図示しな 、搬送機構により前記搬入出ステージ 403 のカセットに収納されるよう構成されている。
[0045] 前記検査ユニット 402は、図 5に示すように、この例では複数個、例えば 2個の検査 装置として、ウェハ Wに形成されたパターンの線幅(CD)を測定する CD検査装置 40 2aと、パターンのサイドウォールアングル(SWA)を測定する SWA検査装置 402bと が割り当てられている。
前記 CD検査装置 402a、 SWA検査装置 402bは、例えば CCDカメラ〖こよる撮像に より前記所定の検査を行うものであり、これら装置の一例について図 6に基づいて説 明する。
[0046] これらの検査装置は、例えば、図示しないウェハ Wの搬送口を備えた筐体 405と、 この筐体 405内に設けられ、ウェハ Wを水平に支持してその向きを調整できるように 構成された回転載置台 406と、この回転載置台 406上のウェハ Wを撮像する、 X、 Y
、 Z方向に移動可能な CCDカメラ 407と、照明手段 408とを備える。そして、 CCD力 メラ 407により得られたウェハ Wの画像をデータ処理部であるコンピュータ 409等に て解析することによって検査を行うように構成されている。
前記コンピュータ 409は、 CCDカメラ 407の移動を制御する機能や、制御部 500に 測定データを送信する機能を有している。尚、 CCDカメラ 407は固定されていて、ゥ エノ、 Wの載置台 406側が X、 Y、 Ζ方向に移動できる構成であってもよい。
[0047] 前記構成において、 CD検査装置 402aでは、コンピュータ 409が、取得された画像 に基づいて、例えば図 7に示すウェハ Wの所定の複数領域 (基板領域) Al〜A5に 対し、図 8に示すフォトリソグラフイエ程後のパターン線断面図における TCD (上底幅 )と、 BCD (下底幅)の値と、パターン厚さの値とを夫々算出し、その結果を制御部 50 0に送信するようになされて 、る。
尚、図 7に示されたウェハ Wの領域 A1〜A5は、図 4に示した、プリべ一キングュ- ット(PAB) 71〜74やポストェクスポージャベーキングユニット(PEB) 84〜89が備え る熱処理板 140の加熱領域 R1〜R5に夫々対応した領域である。
[0048] また、 SWA検査装置 402bにおいては、 CD検査装置 402aで求めた TCDと BCD とパターン厚さの値から(式 1)の関係により図 7のウェハ Wの領域 A1〜A5における サイドウォールアングル 0 1を夫々算出し、その結果を制御部 500に送信するように なされている。
[0049] [数 1] パターン厚さ
Ταηθΐ^—, · . · (式り
-!- X (BCD-TCD)
[0050] また、制御部 500は、図 1に示すように、プログラムの実行や各種演算等を行う演算 部 501と、記憶手段 502とで構成されている。記憶手段 502には、一連のフォトリソグ ラフイエ程を含むパターン形成処理を行うためのプログラム Pと、後述する参照テープ ル Tと、処理条件が設定された複数の処理レシピデータ等が記録されて!ヽる。
尚、制御部 500において、プログラム P等が記録される記憶手段 502は、ハードディ
スク、不揮発メモリ、抜き差し可能な記録媒体 (例えば光ディスク、メモリカード)等の V、ずれの記録媒体であってもよ!/、。
[0051] 前記検査ユニット 402からの測定結果を取得した制御部 500は、ウェハ Wの各領 域 A1〜A5にお!/、て測定されたパターン線幅(CD)、サイドウォールアングル (SWA )の夫々の値について、所定値 (所望値)との差分 A CD、 Δ SWAを夫々求め、次回 のプログラム pの実行パラメータの一つとして記憶手段 502に記録する。
尚、所定値 (所望値)に対し差分 Δ CDを求めるために用いられる検査ユニット 402 で測定されたパターン線幅(CD)は、 TCDと BCDのどちらか一方が適用できるが、 本実施の形態では BCDを適用するものとし説明する。
[0052] 前記温度オフセット値を求める方法としては、制御部 500にお 、て、例えば、記憶 手段 502に記録された図 9に示すような参照テーブル Tが用いられる。
この参照テーブル Tには、測定されたパターンの線幅 (CD)と所定値との差分 Δ C Dに対する最適な温度オフセット値等の熱処理条件の各補正値 (オフセット値)が、 プリべ一キングユニット(PAB) 71〜74或いはポストェクスポージャベーキングュ-ッ ト(PEB) 84〜89における各加熱領域 R1〜R5の夫々につ!/、て予め設定されて!、る 尚、加熱処理の条件としては、少なくとも熱処理温度と、熱処理時間と、昇降温温 度とを含んでいる。
また、パターンのサイドウォールアングル(SWA)についても、所定の値との差分 Δ SWAに対する最適な温度オフセット値等の各補正値 (オフセット値)が各加熱領域 R 1〜R5の夫々について予め設定されている。
[0053] この参照テーブル Tは、プログラム Pの実行により参照され、導出された温度オフセ ット値等の各パラメータが温度制御装置 142に出力されて、熱処理板 140における 各加熱領域 R1〜R5の温度設定等が変更されるようになされて 、る。
[0054] 尚、 Δ CDの温度オフセット値等の各補正値 (オフセット値)がプリべ一キングュ-ッ ト(PAB) 71〜74に対して適用される場合には、 Δ SWAの温度オフセット値等の各 補正値(オフセット値)がポストェクスポージャベーキングユニット(PEB) 84〜89に対 して適用される。
或 、は、逆に Δ CDの温度オフセット値等の各補正値 (オフセット値)がポストェクス ポージャベーキングユニット(PEB) 84〜89に対して適用される場合には、 Δ SWA の温度オフセット値等の各補正値 (オフセット値)がプリべ一キングユニット(PAB) 71 〜74に対して適用される。
このようになされることにより、パターンの線幅(CD)とサイドウォールアングル(SW A)の夫々に対して最適なオフセット (補正)値の設定を行うことができ、エッチング処 理後にお 、て、パターンの線幅(CD)とサイドウォールアングル (SWA)とを夫々ゥェ ハ面内で均一にすることができる。
[0055] 続、て、前記のように構成されたパターン形成装置 1における熱処理条件の補正 制御について図 10のフロー図に基づき説明する。
先ず、前回のパターン形成工程において、ウェハ Wの領域 A1〜A5の夫々におけ る Δ CDや Δ SWAの各差分値が記憶手段 502に記録されて 、る場合には、それが プログラム pのパラメータとして設定される(図 10のステップ Sl)。
[0056] 次いで、プログラム Pが実行される(図 10のステップ S 2)。そして、塗布現像装置 10 0及び露光装置 200によるフォトリソグラフイエ程、エッチング装置 300によるエツチン グ処理工程が行われる(図 10のステップ S3)。
尚、このときプログラム Pは、フォトリソグラフイエ程において、パラメータとして設定さ れた複数の Δ CDと Δ SWAに基づき参照テーブル Tから温度オフセット値等の各補 正値を夫々導出し、それらの値をプリべ一キングユニット(PAB) 71〜74、ポストエタ スポージャベーキングユニット(PEB) 84〜89においてオフセット値として設定する。 これにより、エッチング装置 300によるエッチング処理後のウェハ Wにおいて、領域 A1〜A5に亘り線幅(CD)やサイドウォールアングル(SWA)が略均一なパターンが 得られる。
尚、この場合、フォトリソグラフイエ程後、エッチング処理前のレジストパターンの線 幅(CD)やサイドウォールアングル(SWA)は、ウェハ面内において均一になるとは 限らない。
[0057] エッチング処理後にウェハ W上に所定のパターンが形成されると、検査ユニット 40 2により、ウェハ Wの各領域 A1〜A5におけるパターンの線幅(CD)とサイドウォール
アングル(SWA)とが測定され、制御部 500に出力される(図 10のステップ S4)。 測定結果を取得した制御部 500は、所定値との差分を夫々求め(図 10のステップ S 5)、差分がある力否かを判断する(図 10のステップ S6)。そして、差分がある (Yes)と 判断された場合には、その差分 A CD、 Δ SWAを次回使用するパラメータとして記 憶手段 502に記録する(図 10のステップ S 7)。一方、ステップ S6で差分がない(No) と判断された場合には、 1枚のウエノ、 Wへの処理が終了する。
[0058] 以上のように本発明に係る実施の形態によれば、フォトリソグラフイエ程後にエッチ ング処理が施されたウエノ、 Wの複数領域に対してパターンの線幅 (CD)とサイドゥォ ールアングル (SWA)が測定され、それらを前記複数領域で均一にするための熱処 理装置での処理条件のオフセット値が求められる。そして、そのオフセット値が次回 のパターン形成工程において使用されるため、常にエッチング処理後において、ゥ ェハ面のパターンの線幅(CD)とサイドウォールアングル(SWA)とが夫々均一なゥ ェハ Wを得ることができる。
[0059] 以上説明した実施の態様は、あくまでも本発明の技術的内容を明らかにすることを 意図するものであって、本発明はこのような具体例にのみ限定して解釈されるもので はなぐ本発明の精神とクレームに述べる範囲で、種々に変更して実施することがで きるものである。
例えば、パターンの線幅 (CD)に対してのみ最適な補正値 (オフセット値)の設定を 行 ヽた 、場合は、 Δ CDに基づく温度オフセット値等の各補正値 (オフセット値)のみ をプリべ一キングユニット(PAB) 71〜74、またはポストェクスポージャベーキングュ ニット(PEB) 84〜89の少なくとも一方に適用するようにしてもよ!、。
このようにすれば、その後のエッチング処理において、パターンの線幅(CD)をゥェ ハ面内で均一にすることができる。
[0060] また、例えば、パターンのサイドウォールアングル (SWA)に対してのみ最適な補正 値 (オフセット値)の設定を行いたい場合も同様に、 Δ SWAに基づく温度オフセット 値等の各補正値 (オフセット値)のみがプリべ一キングユニット(PAB) 71〜74、また はポストェクスポージャベーキングユニット(PEB) 84〜89の少なくとも一方に対して 適用するよう制御する。
このようにすれば、その後のエッチング処理の後において、パターンのサイドウォー ルアングル(SWA)をウェハ面内で均一にすることができる。
[0061] また、前記実施の形態において、熱処理板 140の加熱領域は、 R1〜R5の 5つの 領域に分割されたものとし、それに対応するウェハ領域 (基板領域)も A1〜A5の 5 つの領域としたが、それに限定されることなぐ例えば、より多くの領域に分割されて いてもよい。
また、前記実施の形態においては、図 1に示すように検査装置 400と制御部 500と を、塗布現像装置 100に対し夫々独立させた配置構成とした。しかしながら、その形 態に限定されず、検査装置 400と制御部 500とを、必要に応じて塗布現像装置 100 の中に組み込んだ構成としてもよい。そのような構成とすれば、クリーンルーム内に配 置される装置が占める面積 (フットプリント)を縮小することができる。
また、前記実施の形態においては、被処理基板として半導体ウェハを例としたが、 本発明における基板は、半導体ウェハに限らず、 LCD基板、 CD基板、ガラス基板、 フォトマスク、プリント基板等も可能である。
産業上の利用可能性
[0062] 本発明は、例えば、半導体ウェハ等の基板にフォトリソグラフィ技術により所定のパ ターンを形成するパターン形成装置に適用でき、半導体製造業界、電子デバイス製 造業界等において好適に用いることができる。
Claims
[1] 下地膜が成膜された基板にレジスト液を塗布する塗布処理と、塗布処理後の基板 を加熱処理する第一の加熱処理と、レジスト膜を所定のパターンに露光する露光処 理と、露光後にレジスト膜内の化学反応を促進させる第二の加熱処理と、露光された レジスト膜を現像する現像処理と、現像処理後に形成されたレジストパターンをマスク として下地膜を除去するエッチング処理とを一連の処理として実行し、前記基板に所 定のパターンを形成する基板処理装置であって、
前記エッチング処理後に、前記基板に形成されたパターンの状態を測定検査する 検査装置と、
前記検査装置により取得された検査結果に基づいて、前記エッチング処理後の前 記基板のパターンの状態が基板面内で均一になるよう、前記第一の加熱処理及び
Zまたは前記第二の加熱処理での条件設定を行う制御部とを備えることを特徴とす る基板処理装置。
[2] 前記第一の加熱処理を行う第一の熱処理装置と、前記第二の加熱処理を行う第二 の熱処理装置とを備え、
前記第一の熱処理装置と前記第二の熱処理装置とは夫々、
複数の加熱領域に区画され、前記複数の加熱領域上に前記基板が載置される熱 処理板と、前記複数の加熱領域の夫々を独立して加熱する加熱手段とを有し、 前記検査装置は、前記複数の加熱領域の夫々において加熱処理された前記基板 の各基板領域に対して、エッチング処理後のパターンの状態を測定検査することを 特徴とする請求項 1に記載された基板処理装置。
[3] 前記制御手段は、前記各基板領域のパターンの状態が前記エッチング処理後に 均一になるように、
前記熱処理板の複数の加熱領域における加熱処理の条件設定を行うことを特徴と する請求項 2に記載された基板処理装置。
[4] 前記検査装置により検査測定されるパターンの状態は、パターンの線幅及び Zま たはパターンのサイドウォールアングルであって、
前記制御部は、パターンの線幅が、前記エッチング処理後に前記基板面で均一と
なるように行う前記第二の熱処理装置での加熱処理の条件設定と、 ノターンのサイドウォールアングル力 前記エッチング処理後に前記基板面で均一 となるように行う前記第一の熱処理装置での加熱処理の条件設定の少なくとも一方 を実施することを特徴とする請求項 1に記載された基板処理装置。
[5] 前記検査装置により検査測定されるパターンの状態は、パターンの線幅及び Zま たはパターンのサイドウォールアングルであって、
前記制御部は、パターンの線幅が、前記エッチング処理後に前記基板面で均一と なるように行う前記第一の熱処理装置での加熱処理の条件設定と、
ノターンのサイドウォールアングル力 前記エッチング処理後に前記基板面で均一 となるように行う前記第二の熱処理装置での加熱処理の条件設定の少なくとも一方 を実施することを特徴とする請求項 1に記載された基板処理装置。
[6] 前記検査装置により検査測定されるパターンの状態は、パターンの線幅またはパタ ーンのサイドウォールアングルであって、
前記制御部は、パターンの線幅またはサイドウォールアングル力 前記エッチング 処理後の目標値に近似するように前記第一の熱処理装置及び前記第二の熱処理装 置での加熱処理の条件設定を行うことを特徴とする請求項 1に記載された基板処理 装置。
[7] 前記第一の加熱処理及び第二の加熱処理での加熱処理の条件は、少なくとも熱 処理温度と、熱処理時間と、昇降温温度とを含むことを特徴とする請求項 1に記載さ れた基板処理装置。
[8] 下地膜が成膜された基板にレジスト液を塗布する塗布処理と、塗布処理後の基板 を加熱処理する第一の加熱処理と、レジスト膜を所定のパターンに露光する露光処 理と、露光後にレジスト膜内の化学反応を促進させる第二の加熱処理と、露光された レジスト膜を現像する現像処理と、現像処理後に形成されたレジストパターンをマスク として下地膜を除去するエッチング処理とを一連の処理として実行し、前記基板に所 定のパターンを形成する基板処理方法であって、
前記エッチング処理後に、前記基板に形成されたパターンの状態を測定検査する ステップと、
前記測定検査するステップにより取得された検査結果に基づいて、次回の処理に おける前記エッチング処理後の前記基板のパターンの状態が基板面内で均一にな るよう、前記第一の加熱処理及び Zまたは前記第二の加熱処理での条件設定を行う ステップとを実行することを特徴とする基板処理方法。
[9] 前記検査測定されるパターンの状態は、ノターンの線幅及び Zまたはパターンの サイドウォールアングルであって、
前記第一の加熱処理及び前記第二の加熱処理での条件設定を行うステップにお いて、
ノターンの線幅力 前記エッチング処理後に前記基板面で均一となるように行う前 記第二の加熱処理の条件設定と、
ノターンのサイドウォールアングル力 前記エッチング処理後に前記基板面で均一 となるように行う前記第一の加熱処理の条件設定の少なくとも一方を実施することを 特徴とする請求項 8に記載された基板処理方法。
[10] 前記検査測定されるパターンの状態は、ノターンの線幅及び Zまたはパターンの サイドウォールアングルであって、
前記第一の加熱処理及び前記第二の加熱処理での条件設定を行うステップにお いて、
ノターンの線幅力 前記エッチング処理後に前記基板面で均一となるように行う前 記第一の加熱処理の条件設定と、
ノターンのサイドウォールアングル力 前記エッチング処理後に前記基板面で均一 となるように行う前記第二の加熱処理の条件設定の少なくとも一方を実施することを 特徴とする請求項 8に記載された基板処理方法。
[11] 前記検査測定されるパターンの状態は、ノターンの線幅またはパターンのサイドウ ォーノレアングノレであって、
前記第一の加熱処理及び前記第二の加熱処理での条件設定を行うステップにお いて、
前記パターンの線幅またはパターンのサイドウォールアングル力 前記エッチング 処理後の目標値に近似するように前記第一の加熱処理及び前記第二の加熱処理の
条件設定を行うことを特徴とする請求項 8に記載された基板処理方法。
[12] 前記第一の加熱処理及び第二の加熱処理の条件は、少なくとも熱処理温度と、熱 処理時間と、昇降温温度とを含むことを特徴とする請求項 8に記載された基板処理方 法。
[13] 下地膜が成膜された基板にレジスト液を塗布する塗布処理と、塗布処理後の基板 を加熱処理する第一の加熱処理と、レジスト膜を所定のパターンに露光する露光処 理と、露光後にレジスト膜内の化学反応を促進させる第二の加熱処理と、露光された レジスト膜を現像する現像処理と、現像処理後に形成されたレジストパターンをマスク として下地膜を除去するエッチング処理とを一連の処理として実行し、前記基板に所 定のパターンを形成するとともに、
前記エッチング処理後に、前記基板に形成されたパターンの状態を測定検査する ステップと、
前記測定検査するステップにより取得された検査結果に基づいて、次回の処理に おける前記エッチング処理後の前記基板のパターンの状態が基板面内で均一にな るよう、前記第一の加熱処理及び Zまたは前記第二の加熱処理での条件設定を行う ステップと、
を含む基板処理方法を、基板処理装置においてコンピュータに実行させることを特 徴とする基板処理プログラム。
[14] 請求項 13に記載の基板処理プログラムを記録したコンピュータ読み取り可能な記 録媒体。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/065,809 US7862966B2 (en) | 2005-09-15 | 2006-09-13 | Substrate-processing apparatus, substrate-processing method, substrate-processing program, and computer-readable recording medium recorded with such program |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005268191 | 2005-09-15 | ||
JP2005-268191 | 2005-09-15 | ||
JP2006179727A JP4666380B2 (ja) | 2005-09-15 | 2006-06-29 | 基板処理装置、基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンピュータ読み取り可能な記録媒体 |
JP2006-179727 | 2006-06-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2007032370A1 true WO2007032370A1 (ja) | 2007-03-22 |
Family
ID=37864962
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2006/318127 WO2007032370A1 (ja) | 2005-09-15 | 2006-09-13 | 基板処理装置、基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンピュータ読み取り可能な記録媒体 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7862966B2 (ja) |
JP (1) | JP4666380B2 (ja) |
KR (1) | KR101072330B1 (ja) |
TW (1) | TW200715361A (ja) |
WO (1) | WO2007032370A1 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7957828B2 (en) | 2007-04-20 | 2011-06-07 | Tokyo Electron Limited | Temperature setting method for thermal processing plate, temperature setting apparatus for thermal processing plate, and computer-readable storage medium |
US7977019B2 (en) | 2008-02-22 | 2011-07-12 | Renesas Electronics Corporation | Semiconductor device manufacturing method, semiconductor device manufacturing equipment, and computer readable medium |
US8135487B2 (en) | 2007-04-20 | 2012-03-13 | Tokyo Electron Limited | Temperature setting method and apparatus for a thermal processing plate |
WO2013190812A1 (ja) * | 2012-06-19 | 2013-12-27 | 東京エレクトロン株式会社 | 半導体装置の製造方法及び半導体装置並びに半導体装置の製造システム |
CN111463147A (zh) * | 2019-01-22 | 2020-07-28 | 东京毅力科创株式会社 | 基片处理装置、基片处理方法和存储介质 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010267879A (ja) * | 2009-05-15 | 2010-11-25 | Tokyo Electron Ltd | レジストパターンのスリミング処理方法 |
JP5599754B2 (ja) * | 2010-05-31 | 2014-10-01 | 東京エレクトロン株式会社 | 基板処理装置、基板処理方法、およびこの基板処理方法を実行するためのコンピュータプログラムが記録された記録媒体 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07211630A (ja) * | 1994-01-26 | 1995-08-11 | Sony Corp | パターン形成方法及びその装置 |
JP2001143850A (ja) * | 1999-09-03 | 2001-05-25 | Tokyo Electron Ltd | 基板の加熱処理装置,基板の加熱処理方法,基板処理装置及び基板処理方法 |
JP2002190446A (ja) * | 2000-09-28 | 2002-07-05 | Tokyo Electron Ltd | レジストパターン形成装置及びその方法 |
JP2003045767A (ja) * | 2001-07-03 | 2003-02-14 | Infineon Technologies Sc300 Gmbh & Co Kg | レジスト処理における温度を調節する方法 |
JP2005026362A (ja) * | 2003-06-30 | 2005-01-27 | Toshiba Corp | 加熱処理装置の温度校正方法、現像処理装置の調整方法、及び半導体装置の製造方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6402509B1 (en) * | 1999-09-03 | 2002-06-11 | Tokyo Electron, Limited | Substrate processing apparatus and substrate processing method |
-
2006
- 2006-06-29 JP JP2006179727A patent/JP4666380B2/ja active Active
- 2006-09-13 WO PCT/JP2006/318127 patent/WO2007032370A1/ja active Application Filing
- 2006-09-13 US US12/065,809 patent/US7862966B2/en not_active Expired - Fee Related
- 2006-09-13 KR KR1020087004066A patent/KR101072330B1/ko active IP Right Grant
- 2006-09-15 TW TW095134330A patent/TW200715361A/zh unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07211630A (ja) * | 1994-01-26 | 1995-08-11 | Sony Corp | パターン形成方法及びその装置 |
JP2001143850A (ja) * | 1999-09-03 | 2001-05-25 | Tokyo Electron Ltd | 基板の加熱処理装置,基板の加熱処理方法,基板処理装置及び基板処理方法 |
JP2002190446A (ja) * | 2000-09-28 | 2002-07-05 | Tokyo Electron Ltd | レジストパターン形成装置及びその方法 |
JP2003045767A (ja) * | 2001-07-03 | 2003-02-14 | Infineon Technologies Sc300 Gmbh & Co Kg | レジスト処理における温度を調節する方法 |
JP2005026362A (ja) * | 2003-06-30 | 2005-01-27 | Toshiba Corp | 加熱処理装置の温度校正方法、現像処理装置の調整方法、及び半導体装置の製造方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7957828B2 (en) | 2007-04-20 | 2011-06-07 | Tokyo Electron Limited | Temperature setting method for thermal processing plate, temperature setting apparatus for thermal processing plate, and computer-readable storage medium |
US8135487B2 (en) | 2007-04-20 | 2012-03-13 | Tokyo Electron Limited | Temperature setting method and apparatus for a thermal processing plate |
US7977019B2 (en) | 2008-02-22 | 2011-07-12 | Renesas Electronics Corporation | Semiconductor device manufacturing method, semiconductor device manufacturing equipment, and computer readable medium |
WO2013190812A1 (ja) * | 2012-06-19 | 2013-12-27 | 東京エレクトロン株式会社 | 半導体装置の製造方法及び半導体装置並びに半導体装置の製造システム |
CN111463147A (zh) * | 2019-01-22 | 2020-07-28 | 东京毅力科创株式会社 | 基片处理装置、基片处理方法和存储介质 |
CN111463147B (zh) * | 2019-01-22 | 2024-03-22 | 东京毅力科创株式会社 | 基片处理装置、基片处理方法和存储介质 |
Also Published As
Publication number | Publication date |
---|---|
US7862966B2 (en) | 2011-01-04 |
TWI324790B (ja) | 2010-05-11 |
KR101072330B1 (ko) | 2011-10-11 |
TW200715361A (en) | 2007-04-16 |
JP4666380B2 (ja) | 2011-04-06 |
JP2007110080A (ja) | 2007-04-26 |
KR20080049018A (ko) | 2008-06-03 |
US20090047586A1 (en) | 2009-02-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4509820B2 (ja) | 熱処理板の温度設定方法,熱処理板の温度設定装置,プログラム及びプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
JP4570164B2 (ja) | 基板処理装置、基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
KR102434669B1 (ko) | 열처리 장치, 열처리 방법 및 컴퓨터 기억 매체 | |
TWI501338B (zh) | A heat treatment method and a recording medium and a heat treatment apparatus for recording a program for carrying out the heat treatment method | |
JP4666380B2 (ja) | 基板処理装置、基板処理方法、基板処理プログラム、及びそのプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
JP4636555B2 (ja) | 基板処理装置、基板処理方法、基板処理プログラム及びそのプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
JP2006228820A (ja) | 熱処理板の温度設定方法,熱処理板の温度設定装置,プログラム及びプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
JP2008270542A (ja) | 熱処理板の温度設定方法、熱処理板の温度設定装置及びコンピュータ読み取り可能な記憶媒体 | |
KR101377776B1 (ko) | 기판의 처리 방법, 컴퓨터 기억 매체 및 기판 처리 시스템 | |
JP2008118041A (ja) | 熱処理板の温度設定方法、プログラム、プログラムを記録したコンピュータ読み取り可能な記録媒体及び熱処理板の温度設定装置 | |
JP2008084886A (ja) | 基板の測定方法、プログラム、プログラムを記録したコンピュータ読み取り可能な記録媒体及び基板の測定システム | |
JP2006222354A (ja) | 熱処理板の温度設定方法,熱処理板の温度設定装置,プログラム及びプログラムを記録したコンピュータ読み取り可能な記録媒体 | |
JP5258082B2 (ja) | 基板処理装置及び基板処理方法 | |
JP3481499B2 (ja) | レジスト処理方法及びレジスト処理装置 | |
JP2007311690A (ja) | 熱処理板の温度設定方法,プログラム,プログラムを記録したコンピュータ読み取り可能な記録媒体及び熱処理板の温度設定装置 | |
JP5186264B2 (ja) | 基板の処理方法、プログラム、コンピュータ記憶媒体及び基板処理システム | |
JP4920317B2 (ja) | 基板の処理方法、プログラム、コンピュータ読み取り可能な記録媒体及び基板の処理システム | |
JP3793063B2 (ja) | 処理方法及び処理装置 | |
JP2008270541A (ja) | 熱処理板の温度設定方法、熱処理板の温度設定装置及びコンピュータ読み取り可能な記憶媒体 | |
WO2011099221A1 (ja) | 基板処理方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application | ||
DPE1 | Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101) | ||
WWE | Wipo information: entry into national phase |
Ref document number: KR |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
WWE | Wipo information: entry into national phase |
Ref document number: 12065809 Country of ref document: US |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 06810084 Country of ref document: EP Kind code of ref document: A1 |