WO1987004310A1 - Circuit for detecting synchronism in a digital broadcast receiver - Google Patents

Circuit for detecting synchronism in a digital broadcast receiver Download PDF

Info

Publication number
WO1987004310A1
WO1987004310A1 PCT/JP1986/000651 JP8600651W WO8704310A1 WO 1987004310 A1 WO1987004310 A1 WO 1987004310A1 JP 8600651 W JP8600651 W JP 8600651W WO 8704310 A1 WO8704310 A1 WO 8704310A1
Authority
WO
WIPO (PCT)
Prior art keywords
synchronization
broadcast receiver
parallel
digital data
bits
Prior art date
Application number
PCT/JP1986/000651
Other languages
English (en)
French (fr)
Inventor
Kazuji Sasaki
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Priority to DE3689743T priority Critical patent/DE3689743T2/de
Publication of WO1987004310A1 publication Critical patent/WO1987004310A1/ja
Priority to KR1019870700780A priority patent/KR950002445B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines

Definitions

  • the present invention relates to a synchronization detection circuit of a digital broadcast receiver suitable for use, for example, for receiving satellite broadcasts.
  • a synchronous code consisting of a plurality of bits is transmitted at the beginning of each frame via a plurality of simultaneous transmission channels, and various types of program data are sequentially transmitted in a time-division manner within each frame. I do it.
  • a digital broadcast receiver as shown in FIG. 1 is required.
  • (1) shows a parabolic antenna
  • the received signal obtained at the output of this parabolic antenna (1) has a first frequency converter (2), a second frequency converter) and an intermediate frequency converter.
  • the signal is supplied to the 4-phase PSK demodulator) via the amplifier (4), and demodulated so as to obtain the digital data of the first channel and the digital data of the second channel.
  • the digital data of the first channel and the digital data of the second channel obtained at the output side of the phase PSK demodulator (5) are supplied to the data decoder ( 6 ), respectively.
  • an arbitrary program can be selected from a large number of various programs, and the digital data of the selected program is supplied to a digital-analog converter.
  • the signal is reproduced through an amplifier (not shown) and a speaker via the output terminal).
  • the synchronization code inserted at the beginning of each frame of the first and second channels ensures that the digital data of the first and second channels is transmitted to the receiver at the receiving end. Therefore, in order to be able to select desired program data in the data decoder (6), the synchronization mode must be used regardless of its configuration. Must be detected as
  • the digital data of the first and second channels is detected by detecting the synchronization code of one of the first and second channels. Can be properly and correctly responded to. '
  • This synchronization detection image path can detect a synchronization word formed by digital data [11100010010], that is, a so-called Barker Code used in the satellite broadcasting of the West Dot. .
  • (10) shows the first channel serial digital data input element to which the first channel serial digital data obtained at the output of the four-phase PSK demodulator is supplied.
  • 1 channel serial digital data input terminal (10) is connected to the input side of shift register (11), and the parallel data output terminal (11a) (lib) of this shift register (11) ⁇ Of the (Ilk), the first, second, third, seventh and tenth parallel data output terminals (11a) (lib) (11c) (llg) and (llj) are connected to an AND circuit (12 ) And the fourth, fifth, sixth, eighth, ninth, and eleventh parallel data output terminals (lid) (lie) (llf) (llh) and (Ilk), respectively.
  • Inverter (13) (14) (15) (16) (17) And (18) are connected to the input terminals of the AND circuit (12), respectively.
  • this high level signal "1" can be used as a synchronization detection signal.
  • the present invention provides a synchronization detection circuit of a digital broadcast receiver that can obtain a synchronization detection signal with a high probability even when an error occurs in a bit constituting a synchronization word.
  • the purpose is to provide.
  • a synchronization detection circuit of a digital broadcast receiver includes:
  • the first and second serial digital data that are obtained at the output of the demodulator are converted into the first and second parallel digital data, respectively.
  • One parallel conversion hand Stages (20) and (21) and the first and second obtained at the output of the first and second serial-to-parallel conversion means (20) and (21) when the synchronization code is supplied.
  • First and second means for setting all the bits of the parallel digital data to a high level, and an even number of the first and second parallel digital data obtained at the output of the first and second means.
  • the bits of each pair or the odd-numbered pairs are recombined into the first and second sets, and when all the bits of at least one of the first or second sets are at a high level, the synchronization is performed.
  • a determination means for determining a mode.
  • the first and second serial digital data obtained at the output of the demodulator are converted into first and second parallel digital data, respectively.
  • the first and second means are used.
  • the first and second bits of the first and second parallel digital data obtained in the output of the first and second parallel digital data are recombined into the first and second sets. If at least one of the bits is at the high level, it is determined to be a synchronous command.Therefore, even if an error occurs in the bits constituting the synchronous command, there is a high probability.
  • a synchronization detection signal can be obtained.
  • FIG. 1 is a circuit diagram showing an example of a digital broadcast receiver
  • FIG. 2 is a circuit diagram showing a conventional synchronization detection circuit
  • FIG. 3 is a data table for explaining a conventional example
  • FIG. 5 is a circuit diagram showing a synchronization detecting circuit of a digital broadcast receiver
  • FIGS. 5 and 6 are diagrams for explaining the present invention.
  • the barker code (Barker Code) used in the digital broadcasting receiver shown in Fig. 1 and the synchronization mode of the first and second channels is used by satellite broadcasting in West Germany. ) [111000 10010] and its inverted code [000011101101] will be described.
  • (25) indicates the first channel serial digital data input element to which the first channel serial digital data obtained at the output of the four-phase PSK demodulator is supplied.
  • the first channel serial digital data input terminal (25) is connected to the input side of the first shift register (20), and the first shift register
  • the parallel data output terminals (20a), (20b),... (20k) of (20) obtain the first parallel digital data obtained by parallel-converting the serial digital data of the first channel.
  • (20g) and (20j) are connected to terminals (22a), (22b), (22c), (22g) and (22j), and the fourth, fifth, sixth, eighth, ninth, and eleventh parallel data Output terminal (20d) (20e) (20f) (20h)
  • the second channel serial digital data input terminal (32) is connected to the input side of the second shift register (21), and the second shift register (21) Parallel data output terminals (21a) and (21b) ⁇ ⁇ * (21k) are used to obtain the second digital parallel digital data of the second channel, ie, the parallel digital data.
  • (23g) Connect (23i) and (23k) to the input terminal of the second AND circuit (39), respectively, and connect the second, fourth, sixth, eighth and tenth terminals.
  • (23b), (23d), (23f), (23h) and (23j) are connected to the input terminals of the first AND circuit (38), respectively, and the first and second AND circuits (38 ) And the output terminals of (39) are connected to one and the other input terminals of the OR circuit (40), respectively.
  • the output terminal (41) of the OR circuit (40) is connected to the output terminal (41) of at least one of the parallel digital data supplied to (39) when at least one bit of the parallel digital data is at a high level "1". Enable to obtain high level signal "1".
  • B 7 B 8 B 9 B 10 B u) is selected
  • the parallel digital data obtained at the terminals (22a) (22b) The odd-numbered bits A i, A 3 ,... Of A11 and the terminals (23a) (23b) The even-numbered bits B 2 , B 4,.
  • A5BeA7B3AsBioAn is supplied to the input terminal of the first AND circuit (38) and is obtained at the terminals (22a), (22b)... (22k). No., even number bits A 2 , A 4 , * A 10 out of the digital digital data [A i A 2 ⁇ ⁇ ⁇ A 11] and terminals (23a) (23b ')
  • A2) A11) and (BiB2 ⁇ bit) are the synchronization mode of the first and second channels, respectively, it is assumed that one of the synchronization word 1 bit de, for example, there is Wera to a 2 bit Bok synchronization word over de first channel, as a result, became synchronization word of B 3 Bitsu preparative also error Fukutai the second channel Since the digital parallel bit (A ⁇ B2A3 ⁇ ⁇ BioA11) supplied to the first AND circuit (38) has no error, the OR circuit (40. The synchronization detection signal can be obtained at the output terminal (41).
  • the terminal ( 22a) (22b) * ⁇ ⁇ (22k) and terminals (23a) (23b) ⁇ ⁇ ⁇ (23k) contain the first and second parallel digital data (1011) as shown in Fig. 6C.
  • an error occurs in one bit of one of the synchronization codes of the first and second channels, and as a result, the other synchronization code Even if an error is induced in a bit one bit after the code, there is an advantage that a synchronization detection signal can be obtained.
  • the probability that a synchronization detection signal cannot be obtained (synchronous collapse probability) in the conventional example in FIG. 2 is Po.
  • the present embodiment can obtain a synchronization detection signal with an extremely high probability, that is, an extremely low synchronization loss rate (1/400 when p-10 " 3 is used) as compared with the conventional example shown in FIG. There is a benefit.
  • the synchronization code of the first channel is 11 bits and 10 bits (: 11100010010) and the synchronization code of the second channel is 11 bits [000011101101].
  • the synchronization code of the first channel is 11 bits and 10 bits (: 11100010010) and the synchronization code of the second channel is 11 bits [000011101101].
  • the present invention is not limited to the above-described embodiment, and it goes without saying that various other configurations can be adopted without departing from the gist of the present invention.
  • the first and second series of serial digital data obtained at the output of the demodulator are converted into first and second parallel digital data, respectively.
  • the parallel digital data is supplied with the synchronization word
  • the first and second parallel digital data obtained at the output of this means are passed through means for setting all the bits of the synchronization word to high level.
  • the even-numbered bits or the odd-numbered bits of the first and second pairs are recombined into the first and second pairs, and all of the bits in at least one of the first and second pairs are at the high level. Since it is determined to be a synchronization mode, — Even if an error occurs in the bits that make up the code, there is an advantage that a synchronization signal can be obtained with a high probability.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

明 細 害
発明の名称 デジタル放送受信機の同期検出 Θ路
技術分野
本発明は例えば衛星放送を受信するに使用して好適なデジタル 放送受信機の同期検出回路に関する。
背景技術
一般に衛星放送においては 4相 P S K変調方式を採用し、 受信 側において選択的に選出することができる多種のプログラムをデ ジタル的に伝送する様にしている。
この場合、 複数の同時伝送チャ ンネルを介して夫々のフ レーム の始めに複数のビッ トからなる同期ヮ一 ドを伝送すると共に夫々 のフ レーム内部で多種のプログラムデータを時分割的に順次伝送 する様にしている。
ここに斯る衛星放送を受信するためには第 1図に示す如きデジ タル放送受信機を必要とする。
この第 1図において(1)はパラボラア ンテナを示し、 このパラボ ラァンテナ(1)の出力に得られる受信信号は第 1 の周波数変換器 (2)、 に第 2 の周波数変換器は)及び中間周波数増幅器 (4)を介して 4相 P S K復調器 )に供給され、 この 4相 P S K復調器ほ)において第 1 チャ ンネルのデジタルデータ及び第 2 チャ ンネルのデジタルデ ータを得る如く復調され、 4相 P S K復調器 (5)の出力側に得られ る之等第 1 チヤ ンネルのデジタルデータ及び第 2 チヤ ンネルのデ ジタルデータは夫々データデコーダ (6)に供給される。
このデータデコーダ(6)においては多数の種々のプログラムから 任意のプログラムを選出し得る如く されており、 選出されたプロ グラムのデジタルデータはデジタル—アナ口グ変換器 )に供袷さ れ、 以下、 出力端子 )を介して図示しない増幅器、 スピーカを通 して再生される。 ところで第 1及び第 2 のチヤ ンネルの夫々のフ レームの始めに 揷入されている同期ヮ― ドは受信側において第 1及び第 2 のチヤ ンネルのデジタルデータを送信チヤ ンネルの内容に確実に正し く 対応させるために用いられるものであり、 従って、 データデコ— ダ (6)において所望のプログラムデータを選出し得る様にするため には同期ヮー ドがその構成とは無関係に同期ヮー ドとして検出さ れなければならない。
ここに本例のデジタル放送受信機においては第 1及び第 2 チヤ ンネルのいずれか一方の同期ヮ一ドを検出することによつて第 1 及び第 2 チャ ンネルのデジタルデータを送信チャ ンネルの内容に 確実に正しく対応させる'ことができる。 '
そこで従来、 斯るデジタル放送受信機の同期検出回路と して第 2図に示す如きものが提案されている。
この同期検出画路はデジタルデータ 〔 11100010010 〕 で搆成さ れる同期ワー ド、 即ち、 西ドィ ッの衛星放送において使用されて いる所謂バーカーコ ー ド (Barker Code ) を検出し得るものであ る。
この第 2図において ( 10) は 4相 P S K復調器ほ)の出力に得ら れる第 1 チャ ンネルのシリ アルデジタルデータが供給される第 1 チャ ンネルシリ アルデジタルデータ入力嬙子を示し、 この第 1 チ ヤ ンネルシリ アルデジタルデータ入力端子 ( 10) をシフ ト レジス タ (11) の入力側に接続し、 またこのシフ ト レジスタ ( 11) のパ ラ レルデータ出力端子 ( 11a ) ( lib ) ♦ · ♦ (Ilk ) のう ち第 1、 第 2、 第 3、 第 7及び第 10のパラ レルデ一タ出力端子 ( 11a ) ( lib ) ( 11c ) ( llg ) 及び ( llj ) をア ン ド回路 ( 12) の入 力端子に夫々接続すると共に第 4、 第 5、 第 6、 第 8、 第 9及び 第 11のパラ レルデータ出力端子 ( lid 〉 ( lie ) ( llf ) ( llh ) 及び ( Ilk ) を夫々イ ンバ―タ ( 13) ( 14) ( 15) ( 16) ( 17) 及び ( 18) を介してアン ド回路 ( 12) の入力端子に夫々接続する 如く して構成されている。
この様に構成された同期検出画路においては、 シフ ト レジスタ
( 11) に同期ワー ド 〔 11100010010 〕 が供袷された場合のみ、 ァ ン ド回路 ( 12) の入力端子にパラ レルデジタルデータ 〔 11111 111111 〕 が供袷され、 このア ン ド回路 ( 12) の出力端子 ( 19) にハイ レべ ル信号 '' 1 " を得ることができる。
従って、 このハイ レベル信号 " 1 " を同期検出信号として使用 することができる。
しかしながら、 斯る従来のデジタル放送受信機の同期検出回路 においては、 第 1 チャ ンネルの同期ワー ドを構成するビッ 卜のう ち 1個のビッ 卜にエラ一が生ずると、 同期検出信号を得ることが できないが、 一般に.4相 P S K変調波においては第 3図に示す如 く一方のチャ ンネルの或るビッ ト (例えば第 2 チャ ンネル ( CH2 ) の b 3 ビッ ト) にエラーが生ずると 1 ビッ ト後の他方のチャ ンネ ルのビッ ト (第 1 チャ ンネル ( CIU ) の a 4 ビッ ト) にエラ ーを 誘発するという不都合があり、 結局、 第 1及び第 2 チャ ンネルの 両方の同期ワー ドが完全でない限り、 同期検出信号を得ることが できないという不都合があった。
発明の開示
本発明は、 斯る点に鑑み、 同期ワー ドを構成するビッ トにエラ 一が生じた場合にも高い確率で同期検出信号を得ることができる 様にしたデジタル放送受信機の同期検出回路を提供することを目 的とする。
本発明の一例に依るデジタル放送受信機の同期検出回路は、 第
4図に示す如く 、 復調器 )の出力に得られる第 1系列及び第 2系 列のシリ アルデジタルデータを夫々第 1及び第 2 のパラ レルデジ タルデータに変換する第 1及び第 2 のシリ アル一パラ レル変換手 段 ( 20) 及び (21) と、 同期ヮ— ドが供給されたときに第 1及び 第 2のシリ アル -パラ レル変換手段 ( 20) 及び (21) の出力に得 られる第 1及び第 2 のパラ レルデジタルデータの各ビッ トをすべ てハイ レベルにする第 1及び第 2 の手段と、 この第 1及び第 2 の 手段の出力に得られる第 1及び第 2 のパラ レルデジタルデータの 偶数番目同士又は奇数番目同士の各ビッ トを組み換えて第 1及び 第 2 の組とし、 この第 1又は第 2 の組の少く とも一方の組の各ビ ッ トのすべてがハイ レベルのとき、 同期ヮー ドと判定する判定手 段とを具備したものである。
斯る本癸明に依れば、 復調器 )の出力に得られる第 1系列及び 第 2系列のシリ アルデジタルデータを夫々第 1及び第 2 のパラ レ ルデジタルデータに変換し、 この第 1及び第 2 のパラ レルデジタ ルデータを同期ヮー ドが供給されたときにこの同期ヮー ドの各ビ ッ トをすべてハ レベルにする第 1及び第 2 の手段を通し、 この 第 1及び第 2 の手段の出力に得られる第 1及び第 2 のパラ レルデ ジタルデータの偶数番目同士又は奇数番目同士の各ビッ トを組み 換えて第 1及び第 2 の組とし、 この第 1及び第 2の組の少く な く とも一方の各ビッ トのすべてがハイ レベル.のとき、 同期ヮ一 ドと 判定する様にされているので、 同期ヮ一ドを構成するビッ トにェ ラーが生じても高い確率で同期検出信号を得ることができる。 図面の簡単な説明
第 1図はデジタル放送受 ί言機の一例を示す回路図、 第 2図は従 来の同期検出回路を示す回路図、 第 3図は従来例の説明に供する データ表、 第 4図は本発明デジタル放送受信機の同期検出回路を 示す回路図、 第 5図及び第 6図は本発明の説明に供する線図であ 発明を実施するための最良の形態
以下、 第 4図〜第 6図を参照して本発明のデジタル放送受信機 の同期検出回路の一実施例について説明する。
本例においては第 1.図のデジタル放送受信璣に使用し、 また第 1及び第 2 のチャ ンネルの同期ヮー ドを西 ドイ ツにおける衛星放 送が使用している所請バーカーコー ド (Barker Code ) 〔 111000 10010 〕 及びその反転コー ド 〔 00011101101 〕 とした場合につき 説明する。
この第 4図において (25) は 4相 P S K復調器 )の出力に得ら れる第 1 チャ ンネルのシ リ アルデジタルデータが供給される第 1 チヤ ンネルシ リ アルデジタルデータ入力嬙子を示し、 この第 1 チ ヤ ンネルシリ アルデジタルデータ入力端子 (25) を第 1 のシフ ト レジスタ (20) の入力側に接続し、 この第 1 のシフ ト レジスタ
(20) のパラ レルデータ出力端子 (20a ) (20b ) · · · ( 20k ) に第 1 チャ ンネルのシリ アルデジタルデータをパラ レル変換した 第 1 のパラ レルデジタルデータを得る如く する。
また第 1 のシフ ト レジスタ ( 20) のパラ レルデータ出力端子
( 20a ) ( 20b ) · · ♦ ( 20k ) のう ち第 1 、 第 2、 第 3、 第 7 及び第 10のパラ レルデータ出力端子 ( 20a ) ( 20b ) (20c )
( 20g ) 及び (20j ) を端子 ( 22a ) ( 22b ) ( 22c ) ( 22g ) 及び (22j ) に接続すると共に第 4、 第 5 、 第 6、 第 8、 第 9及 び第 11のパラ レルデータ出力端子 (20d ) ( 20e ) ( 20f ) ( 20h )
( 21i ) 及び (20k ) を夫々 イ ンバ―タ ( 26) ( 27) ( 28) ( 29) ( 30) 及び (31) を介して端子 (22d ) ( 22e ) ( 22f ) ( 22h ) ( 22i ) 及び ( 22k ) に接続し、 第 1 のシス ト レジスタ (20) に 第 1 チャ ンネルの同期ワー ド 〔 11100010010 〕 が供給された場合、 端子 (22a ) ( 22b ) ♦ · ♦ ( 22k ) にパラ レルデジタルデータ
C 11111111111 〕 を得るごとができる様にする。
また (32) は 4相 P S K復調器 )の出力に得られる第 2 チャ ン ネルのシリ アルデジタルデータが供給される第 2 チヤ ンネルシ リ アルデジタルデータ入力端子を示し、 この第 2 チヤ ンネルシリ ァ ルデジタルデータ入力 ¾子 ( 32) を第 2 のシフ ト レジスタ ( 21) の入力側に接続し、 この第 2 のシフ ト レジスタ ( 21) のパラ レル データ出力端子 (21a ) ( 21b ) ♦ ♦ * (21k ) に第 2 チャ ンネ ルのシリ アルデジタルデータをパラ レル変換した第 2 のノ、'ラ レル デジタルデータを得る如くする。
また第 2 のシフ ト レジスタ ( 21) のパラ レルデータ出力端子
(21a ) ( 21b ) · ♦ · (21k ) のう ち第 1、 第 2、 第 3、 第 7 及び第 1ひのパラ レルデータ出力端子 (21a ) (21b ) (21c )
(21g ) 及び (21j ) を夫々イ ンバ一タ ( 33) ( 34) ( 35) ( 36) 及び (37) を介して端子 (23a ) ( 23b ) ( 23c ) ( 23g ) 及び (23j ) に接続すると共に第 4、 第 5、 第 6、 第 8、 第 9及び第 11のパラ レルデータ出力端子 (21d ) ( 21e ) (21f ) (21h ) (21i ) 及び (21k ) を嬙子 (23d ) ( 23e ) (23f ) ( 23h ) ( 23i ) 及び (23k ) に接続し、 第 2 のシフ ト レジスタ (21) に 第 2 チヤ ンネルの同期ヮ一ド 〔 00011101101 〕 が供給された場合、 嬙子 (23a ) (23b ) · · ♦ ( 23k ) にパラ レルデジタルデータ C 11111111111 〕 を得るごとができる様にする。 - また嬙子 (22a ) ( 22b ) ♦ · · ( 22k ) のう ち第 1、 第 3、 第 5、 第 7、 第 9及び第 11の端子 (22a ) (22c ) ( 22e ) ( 22g )
(22i ) 及び (22k ) を第 1 のアン ド回路 (38) の入力端子に夫 々接続すると共に第 2、 第 4、 第 6、 第 8及び第 10の出力端子
(22b ) ( 22d ) ( 22f ) ( 22h ) 及び ( 22 j ) を第 2 のア ン ド 回路 (39) の入力锱子に夫々接続する。
また端子 (23a ) ( 23b ) · · · ( 23k ) のう ち第 1 、 第 3、 第 5、 第 7、 第 9及び第 11の出力端子 (23a ) (23c ) ( 23e )
(23g ) (23i ) 及び (23k ) を第 2 のア ン ド回路 (39) の入力 端子に夫々接続すると共に第 2、 第 4、 第 6、 第 8及び第 10の端 子 (23b ) ( 23d ) ( 23f ) ( 23h ) 及び ( 23j ) を第 1 のア ン ド画路 (38) の入力端子に夫々接続し、 更に第 1及び第 2のア ン ド回路 (38) 及び (39) の出力端子を夫々オア回路 (40) の一方 及び他方の入力端子に接続する。
この第 1及び第 2 のア ン ド回路 (38) 及び (39) の少な く とも 一方の出力がハイ レベル信号 " 1 " のとき、 即ち第 1及び第 2 の ア ン ド回路 (38) 及び (39) に供給される夫々のパラ レルデジタ ルデータのう ち少な く とも一方のパラ レルデジタルデータの各ビ ッ トがすべてハイ レベル " 1 " のときオア回路 (40) の出力端子 ( 41) にハイ レベル信号 " 1 " を得られる様にする。
この様に構成された本例のデジタル放送受信機の同期検出回路 においては、 第 5図に示す如く端子 (22a ) ( 22b ) · ♦ · ( 22k ) 及び端子 (23a ) ( 23b ) * · · ( 23k ) に得られるパラ レルデ ジタスレデータを夫々 〔 A i A 2 A 3 A 4 A 5 A e A 7 A s A 9 A 10 A 11 及び 〔 B i B 2 B 3 B 4 B 5 B s B 7 B 8 B 9 B 10 B u ) とした場合、 端子 (22a ) ( 22b ) · · * ( 22k ) に得られるパ ラ レルデジタルデータ 〔 A t A 2 ♦ · · A 11 ] のう ち奇数番目の ビッ ト A i , A 3 , · · · A 11と端子 ( 23a ) ( 23b ) · * ♦ (23k ) に得られるノ ラ レルデジタルデータ 〔 B i B 2 ♦ · · B 11 ) のう ち偶数番目のビッ ト B 2 , B 4 , . ♦ ♦ B i。、 即ち第 5図に おいて実線で結んだパラ レルデジタルデータ 〔 A i B 2 A 3 B 4
A 5 B e A 7 B 3 A s B io A n が第 1 のア ン ド回路 (38) の入 力端子に供給されると共に端子 (22a ) ( 22b ) . . · (22k ) に得られるノ、'ラ レルデジタルデータ 〔 A i A 2 · · · A 11 ) のう ち偶数番目のビッ ト A 2 , A 4 , * · · A 10と端子 ( 23a ) (23b ')
• ♦ · (23k ) に得られるノ、'ラ レルデジタルデータ C B i B 2 ·
• ' B u〕 のう ち奇数番目のビッ ト B i , B 3 , ♦ . ♦ B u、 即 ち第 5図において破線で結んだパラ レルデジタルデータ 〔 B丄 A 2 B 3 A 4 B 5 A s B t A 8 B 3 A io B n ) が第 2 のア ン ド回路 ( 39) の入力端子に供袷されるので、 第 1 のア ン ド回路 (38) の 入力端子に供給されるパラ レルデジタルデータ 〔 A L B 2 A a * • - B io A 11 ) 及び第 2のアン ド画路 (39) の入力端子に供給さ れるノヽ'ラ レルデジタルデータの 〔 B 1 A 2 B 3 · · - A io B u ) のう ち少な く とも一方のパラ レルデジタルデータの各ビッ トがす ベてハイ レベル " 1 " であれば、 ァォ回路 (40) の出力端子 (41) にハイ レベル信号 " 1 " を得ることができる。
そこで端子 (22a ) ( 22b ) · · · ( 22k -) ¾び端子 (23a ) ( 23b ) · · * ( 23k ) に得られるパラ レルデジタルデータ 〔 A i
A 2 · · · A 11 ) 及び 〔 B i B 2 · ♦ · B it ) が夫々第 1及び第 2 のチャ ンネルの同期ヮー ドであった場合において、 仮りにいず れか一方の同期ワー ドの 1 ビッ ト、 例えば第 1 チャ ンネルの同期 ワ ー ドの A 2 ビッ 卜にヱラーがあり、 その結果、 第 2 チャ ンネル の同期ワー ドの B 3 ビツ ト もエラー伏態になったとしても、 第 1 のアン ド回路 (38) に供給されるデジタルパラ レルビッ ト 〔 A 丄 B 2 A 3 · ♦ ♦ B io A 11 ) は何らエラ一がない状態であるから、 オア回路 (40.) の出力端子 (41) に同期検出信号を得ることがで きる。
即ち、 第 6図 Aに示す如く第 1 チャ ンネルの同期ワー ド 〔 1110
0010010 〕 の 2番目のビッ ト " 1 " がエラ一を生じ第 1 チャ ンネ ルの同期ワー ドが第 6図 Bに示す如く 〔 10100010010 〕 となり、 その結果、 第 6図 Eに示す第 2 チャ ンネルの同期ワー ド 〔 000111 01101 〕 の 3番目のビッ ト " Q " がヱラ—を誘発し第 2 チャ ンネ ルの同期ワー ドが第 6図 Dに示す如く 〔00111101101 〕 となり、 之等ヱラーを生じた同期ワー ド 〔 10100010010 〕 及び C 001 U 101 101 〕 が夫々 4相 P S K復調器 )から第 1及び第 2 のシフ ト レジ スタ (20) 及び (21) に供給された場合、 端子 (22a ) ( 22b ) * ♦ · (22k ) 及び端子 (23a ) (23b ) · · · (23k ) には第 6図 Cに示す如く第 1及び第 2のパラ レルデジタルデータ 〔 1011
1111111 〕 及び 〔 11011111111 〕 が得られるが、 この場合、 本例 においては第 2 のアン ド回路 (39) には第 6図 C示す破線で結ば れたパラ レルデジタルデータ 〔 10011111111 〕 が供給されること になるが、 第 1 のア ン ド回路 (38) には第 6図 Cに示す実線で結 ばれたパラ レルデジタルデータ 〔 11111111111 〕 が供給されるの で、 オア回路 (40) の出力端子 (41) には同期検出信号 " 1 " を 得ることができる。
従って、 本実施例に依れば、 第 1及び第 2 のチャ ンネルの同期 ヮ— ドのいずれか一方の同期ヮ— ドの 1個のビッ トにエラーが生 じ、 その結果、 他方の同期ヮ— ドの 1 ビッ ト後のビッ トにエラ— が誘発されるとしても、 同期検出信号を得ることができるという 利益がある。
また 2 ビッ トにエラ一が生ずることがあっても、 このエラ一が 第 5図に示す 〔A i B 2 A 3 · ♦ · A 11 又は 〔 B IL A 2 B 3
• · B 11 のう ちの 2 ビッ トであれば同期検出信号を得ることが でき、 更にエラ一力 C A 1 B 2 A 3 · · · A 11 又は ( B i A 2 B 3 · · · B it ] のう ちのいずれかで生ずる限り、 3個以上のェ ラ—が生じても同期検出信号を得ることができるという利益があ る。
因に 1 ビ ッ トのヱ ラ一癸生率を P とした場合、 第 2図従来例に おいて同期検出信号を得られない確率 (同期つぶれ確率) を P o
( P ) = 1 — ( 1 — P ) で表わすことができ、 ここに P = 10-2と した場合、 P。 ( 10-2 ) = 0.1046となり、 P = 1(T3とした場合、
Ρ 0 ( If)-3 ) = 0.0109となる。
一方、 本実施例において 11個中 2個のヱラ一が発生して同期が つぶれる確率 ( P ) を求めてみると、 P i ( P ) = C 1 ♦ P · 5 C ! · P · ( 1 — P )3 2 となり、 P = 10-2とした場合、 P d o-2 ) ^ 2. 53 x 10-3となり、 P = 10_3とした場合、 P ( 10"3 ) ^ 2. 73 x 1 (T5となる。
ここに P。 ( P ) と P i ( P ) とを比較すると P = 10-2の場合、 P o ( P ) / P i ( P ) = 0. 1046ノ2. 53 10_3 = 41 . 3となり、 P
= 10-3の場合 P。 ( P ) ノ P i ( P ) = 0. 0109/ 2. 73 x 10~5 = 399. 3 となり、 第 2図従来例は本実施例に比しきわめて高い同期 つぶれ確率を有していることが理解できる。
この様に本実施例は第 2図従来例に比しきわめて低い同期つぶ れ率 ( p - 10"3とした場合、 1/ 400 ) 即ち、 きわめて高い確率 で同期検出信号を得ることができるという利益がある。
简、 上述実施例においては第 1 のチャ ンネルの同期ヮ一ドを 11 ビッ 十の (: 11100010010 〕 、 第 2 のチャ ンネルの同期ヮー ドを 11 ビッ トの 〔 00011101101 〕 とした場合について述べたが、 この代 わりに種々の構成の同期ワー ドをとることができ、 この場合にも 上述同様の作用効果を得ることができることは容易に理解できよ
Ό。 .
また本発明は上述実施例に限らず、 本発明の要旨を逸脱するこ となく 、 その他種々の構成が取り得ることは勿論である。
本発明に依れば、 復調器の出力に得られる第 1系列及び第 2系 列のシリ アルデジタルデータを夫々第 1及び第 2 のパラ レルデジ タルデータに変換し、 この第 1及び第 2 のパラ レルデジタルデー タを同期ワー ドが供給されたときにこの同期ワー ドの各ビッ トを すべてハイ レベルにする手段を通し、 この手段の出力に得られる 第 1及び第 2 のパラ レルデジタルデータの偶数番目同士又は奇数 番目同士の各ビッ トを組み換えて第 1及び第 2 の組とし、 この第 1及び第 2 の組の少な く とも一方の組の各ビッ トのすべてがハイ レベルのとき、 同期ヮー ドと判定する様にされているので同期ヮ — ドを構成するビッ 卜にヱラーが生じても高い確率で同期信号を 得ることができるという利益がある。

Claims

請 求 の 範 囲
1. 復調器の出力に得られる第 1系列及び第 2系列のシリ アル同 期ヮ一 ド信号を夫々第 1及び第 2 のパラ レル同期ヮ一ド信号に 変換する第 1及び第 2 の シ リ アル -パラ レル変換手段と、 上記 同期ヮ一ド信号が供給されたときに上記第 1及び第 2 のシ リ ア ルーパラ レル変換手段の出力に得られる第 1及び第 2 のパラ レ ル同期ヮー ド信号の各ビッ トをすべてハイ レベルにする第 1及 び第 2 の反転手段と、 該第 1及び第 2 の手段の出力に得られる 第 1及び第 2 のハ'ラ レルデジタルデータの偶数番目同士 (又は 奇数番目同士) の各ビッ トを組み換えて第 1及び第 2の組の同 期ワー ド信号とし、 該第 1及び第 2 の組の同期ワー ド信号の少 く とも一方の組の各ビッ 卜のすべてがハイ レベルのとき、 同期 ワー ドと判定する判定手段とを具備したことを特徴とするデジ タル放送受信機の同期検出回路。
2. 上記復調器は 4相 P S K信号の復調器で構成される上記請求 の範囲第 1項記載のデジタル放送受信機の同期検出回路。
3. 上記同期ワー ド信号はバー力—コー ド (Bar ker Co de ) で搆 成される上記請求の範囲第 1項記載のデジタル放送受信機の同 期検出画路。
4. 上記第 1及び第 2 のシ リ アル -パラ レル変換手段は夫々 シフ ト レジスタで構成される上記請求の範囲第 1項記載のデジタル 放送受信機の同期検出回路。 .
5. 上記第 1及び第 2 の反転手段は夫々偶数のィ ンバータを舍む ことを特徴とする上記請求の範囲第 1項記載のデジタル放送受 信機の同期検出回路。
PCT/JP1986/000651 1985-12-28 1986-12-25 Circuit for detecting synchronism in a digital broadcast receiver WO1987004310A1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE3689743T DE3689743T2 (de) 1985-12-28 1986-12-25 Synchronisiererkennungsschaltung für einen digitalen übertragungsempfänger.
KR1019870700780A KR950002445B1 (ko) 1985-12-28 1987-08-27 디지탈 방송 수신기의 동기 검출 회로

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP29733385A JPH0681131B2 (ja) 1985-12-28 1985-12-28 デジタル放送受信機の同期検出回路
JP60/297333 1985-12-28

Publications (1)

Publication Number Publication Date
WO1987004310A1 true WO1987004310A1 (en) 1987-07-16

Family

ID=17845157

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1986/000651 WO1987004310A1 (en) 1985-12-28 1986-12-25 Circuit for detecting synchronism in a digital broadcast receiver

Country Status (7)

Country Link
US (1) US4800578A (ja)
EP (1) EP0255840B1 (ja)
JP (1) JPH0681131B2 (ja)
KR (1) KR950002445B1 (ja)
AU (1) AU591751B2 (ja)
DE (1) DE3689743T2 (ja)
WO (1) WO1987004310A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3144072B2 (ja) * 1992-06-30 2001-03-07 ソニー株式会社 同期検出装置および同期検出保護方法
JPH10512733A (ja) * 1995-10-12 1998-12-02 ネクスト レベル コミュニケーションズ バースト・モード・プレアンブル
US5883929A (en) * 1996-04-03 1999-03-16 Ericsson, Inc. Synchronization method, and associated circuitry, for synchronizing a receiver with a transmitter
KR100958653B1 (ko) * 2007-08-07 2010-05-20 한국전자통신연구원 디지털 방송 송수신 장치 및 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58131767A (ja) * 1982-01-22 1983-08-05 テレフンケン・フエルンゼ−・ウント・ルントフンク・ゲゼルシャフト・ミット・ベシュレンクテル・ハフツング デジタル情報信号の伝送・受信装置
JPS5974757A (ja) 1982-10-22 1984-04-27 Hitachi Ltd 同期信号検出回路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3766316A (en) * 1972-05-03 1973-10-16 Us Navy Frame synchronization detector
JPS5457812A (en) * 1977-10-17 1979-05-10 Mitsubishi Electric Corp Unique word detector
NL8003477A (nl) * 1980-06-16 1982-01-18 Philips Nv Inrichting voor het verwerken van serieele informatie welke is voorzien van synchronisatiewoorden.
JPS5874757A (ja) * 1981-10-29 1983-05-06 Toa Paint Kk 道路標示用塗料
US4573171A (en) * 1982-12-27 1986-02-25 Rockwell International Corporation Sync detect circuit
JPS6068787A (ja) * 1983-09-26 1985-04-19 Hitachi Ltd フレ−ミングコ−ド検出回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58131767A (ja) * 1982-01-22 1983-08-05 テレフンケン・フエルンゼ−・ウント・ルントフンク・ゲゼルシャフト・ミット・ベシュレンクテル・ハフツング デジタル情報信号の伝送・受信装置
JPS5974757A (ja) 1982-10-22 1984-04-27 Hitachi Ltd 同期信号検出回路

Also Published As

Publication number Publication date
DE3689743D1 (de) 1994-04-28
EP0255840B1 (en) 1994-03-23
KR880701047A (ko) 1988-04-22
US4800578A (en) 1989-01-24
AU591751B2 (en) 1989-12-14
AU6835887A (en) 1987-07-28
EP0255840A1 (en) 1988-02-17
JPS62157431A (ja) 1987-07-13
KR950002445B1 (ko) 1995-03-20
DE3689743T2 (de) 1994-06-30
EP0255840A4 (en) 1989-12-12
JPH0681131B2 (ja) 1994-10-12

Similar Documents

Publication Publication Date Title
US4004100A (en) Group frame synchronization system
EP2317677B1 (en) Radio transmission method and radio transmission device
JPS60212048A (ja) 符号修正型切替方式
JP4199436B2 (ja) ディジタル信号受信装置、及びディジタル信号受信システム
WO1987004310A1 (en) Circuit for detecting synchronism in a digital broadcast receiver
JP4416905B2 (ja) デジタルtv放送システム
JPH0225306B2 (ja)
JP3818526B2 (ja) 直交周波数分割多重信号受信装置及び直交周波数分割多重信号の受信方法
JP3518739B2 (ja) 直交周波数分割多重信号受信装置及び直交周波数分割多重信号の受信方法
JP2687744B2 (ja) 移動体衛星通信システム
JP3518764B2 (ja) 直交周波数分割多重信号受信装置及び直交周波数分割多重信号の受信方法
JP3313394B2 (ja) デジタル多重無線方式におけるビットインタリーブ機能付変復調器
JPH0595566A (ja) デイジタル信号伝送装置
JP3134746B2 (ja) ディジタル無線通信装置
JPH10215439A (ja) 文字多重ビデオ信号のデータ再生装置
JPH0514459B2 (ja)
JP2000307434A (ja) ディジタル信号伝送装置
JP3818527B2 (ja) 直交周波数分割多重信号受信装置及び直交周波数分割多重信号の受信方法
JPH0750920B2 (ja) Muse方式サウンドデコ−ダ−の時間軸調整回路
JP3818533B2 (ja) 直交周波数分割多重信号の送受信システム及び直交周波数分割多重信号の送受信方法
JP3818530B2 (ja) 直交周波数分割多重信号受信装置及び直交周波数分割多重信号の受信方法
JP3518762B2 (ja) 直交周波数分割多重信号受信装置及び直交周波数分割多重信号の受信方法
JPS61129934A (ja) 復号回路
JPH027231B2 (ja)
JP2001119379A (ja) ビット位相同期回路

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AU KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): DE FR GB NL

WWE Wipo information: entry into national phase

Ref document number: 1987900281

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1987900281

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1987900281

Country of ref document: EP