TWI826060B - 電路板結構及其製作方法 - Google Patents
電路板結構及其製作方法 Download PDFInfo
- Publication number
- TWI826060B TWI826060B TW111139982A TW111139982A TWI826060B TW I826060 B TWI826060 B TW I826060B TW 111139982 A TW111139982 A TW 111139982A TW 111139982 A TW111139982 A TW 111139982A TW I826060 B TWI826060 B TW I826060B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- dielectric layer
- surface treatment
- metal layer
- openings
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 24
- 239000010410 layer Substances 0.000 claims abstract description 467
- 229910052751 metal Inorganic materials 0.000 claims abstract description 136
- 239000002184 metal Substances 0.000 claims abstract description 136
- 239000002335 surface treatment layer Substances 0.000 claims abstract description 131
- 229910000679 solder Inorganic materials 0.000 claims abstract description 40
- 239000010409 thin film Substances 0.000 claims abstract description 30
- 239000010408 film Substances 0.000 claims description 40
- 238000005530 etching Methods 0.000 claims description 18
- 238000009713 electroplating Methods 0.000 claims description 16
- 238000000034 method Methods 0.000 claims description 12
- 230000002093 peripheral effect Effects 0.000 claims description 12
- 239000000758 substrate Substances 0.000 claims description 10
- 239000011521 glass Substances 0.000 claims description 9
- 238000007747 plating Methods 0.000 claims description 9
- 230000008569 process Effects 0.000 claims description 9
- 239000003292 glue Substances 0.000 claims description 4
- 238000000059 patterning Methods 0.000 claims 1
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 10
- 239000000463 material Substances 0.000 description 7
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 6
- 230000004888 barrier function Effects 0.000 description 6
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 5
- 239000010931 gold Substances 0.000 description 5
- 229910052737 gold Inorganic materials 0.000 description 5
- 229910052759 nickel Inorganic materials 0.000 description 5
- 239000012792 core layer Substances 0.000 description 4
- 238000007654 immersion Methods 0.000 description 4
- 229910052763 palladium Inorganic materials 0.000 description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229920002577 polybenzoxazole Polymers 0.000 description 2
- 238000004381 surface treatment Methods 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- MSNOMDLPLDYDME-UHFFFAOYSA-N gold nickel Chemical compound [Ni].[Au] MSNOMDLPLDYDME-UHFFFAOYSA-N 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000003755 preservative agent Substances 0.000 description 1
- 230000002335 preservative effect Effects 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 230000001568 sexual effect Effects 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 238000009966 trimming Methods 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
- H05K1/112—Pads for surface mounting, e.g. lay-out directly combined with via connections
- H05K1/114—Pad being close to via, but not surrounding the via
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
- H05K3/4682—Manufacture of core-less build-up multilayer circuits on a temporary carrier or on a metal foil
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
- H05K1/024—Dielectric details, e.g. changing the dielectric material around a transmission line
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/141—One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3442—Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4007—Surface contacts, e.g. bumps
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/01—Dielectrics
- H05K2201/0183—Dielectric layers
- H05K2201/0195—Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/04—Soldering or other types of metallurgic bonding
- H05K2203/041—Solder preforms in the shape of solder balls
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/36—Assembling printed circuits with other printed circuits
- H05K3/368—Assembling printed circuits with other printed circuits parallel to each other
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
Abstract
一種電路板結構,包括一承載板、一配置於承載板上的薄膜重佈層、電性連接薄膜重佈層與承載板的多個銲球及一表面處理層。薄膜重佈層包括多個接墊、一第一介電層、一第一金屬層、一第二介電層、一第二金屬層以及一第三介電層。第一介電層的多個第一開口暴露出部分接墊,且第一介電層的第一表面高於每一接墊的一上表面。銲球配置於薄膜重佈層的第三介電層的多個第三開口內,其中銲球電性連接薄膜重佈層的第二金屬層與承載板。表面處理層配置於每一接墊的上表面上,其中表面處理層的一頂表面高於第一介電層的第一表面。
Description
本發明是有關於一種基板結構及其製作方法,且特別是有關於一種電路板結構及其製作方法。
現今電子產品功能多元且效能更強,產品需求的I/O數也隨之升高,因而使得產品接點尺寸(pad size)及接點間距(pad pitch)越來越小。此外,上述需求也造成表面處理製程不易製作,尤其是在細間距(fine space)的產品上,因在移除暫時載板後即進行表面處理程序,易導致架橋問題(bridge issue)而產生電性短路。
本發明提供一種電路板結構,其具有較佳的結構可靠度。
本發明還提供一種電路板結構的製作方法,用以製作上述的電路板結構。
本發明的電路板結構,其包括一承載板、一薄膜重佈層、
多個銲球以及一表面處理層。薄膜重佈層配置於承載板上。薄膜重佈層包括多個接墊、一第一介電層、一第一金屬層、一第二介電層、一第二金屬層以及一第三介電層。第一介電層具有彼此相對的一第一表面與一第二表面以及從第二表面往第一表面延伸的多個第一開口。第一開口暴露出部分接墊,且第一表面高於每一接墊的一上表面。第一金屬層配置在第一介電層的第二表面上且延伸至第一開口內。第二介電層覆蓋第一介電層及第一金屬層且具有暴露出部分第一金屬層的多個第二開口。第二金屬層配置於第二介電層上且延伸至第二開口內與第一金屬層電性連接。第三介電層覆蓋第二介電層及第二金屬層且具有暴露出部分第二金屬層的多個第三開口。銲球配置於薄膜重佈層的第三介電層的第三開口內,其中銲球電性連接薄膜重佈層的第二金屬層與承載板。表面處理層配置於每一接墊的上表面上,其中表面處理層的一頂表面高於第一介電層的第一表面。
在本發明的一實施例中,上述的表面處理層包括一第一表面處理層與一第二表面處理層。第一表面處理層的一第一厚度大於第二表面處理層的一第二厚度。
在本發明的一實施例中,上述的第一介電層還具有從第一表面往第二表面延伸的多個第四開口。第四開口至少暴露出每一接墊的上表面。第一表面處理層配置於每一第四開口內且突出於第一介電層的第一表面。第二表面處理層包覆於第一表面處理層上。
在本發明的一實施例中,上述的第一介電層還具有從第一表面往第二表面延伸的多個第四開口。第四開口暴露出部分第一金屬層而定義為接墊。第一表面處理層配置於每一第四開口內,而第二表面處理層配置於第一表面處理層上且突出於第一介電層的第一表面。
在本發明的一實施例中,上述的電路板結構還包括一圖案化種子層,配置於第一金屬層上。第一介電層還具有從第一表面往第二表面延伸的多個第四開口。第四開口暴露出部分圖案化種子層而定義為接墊。第一表面處理層配置於每一第四開口內且切齊第一介電層的第一表面。第二表面處理層配置於第一表面處理層上。
在本發明的一實施例中,上述的電路板結構還包括一底膠,填充於薄膜重佈層的第三介電層與承載板之間且覆蓋銲球。
在本發明的一實施例中,上述的薄膜重佈層的周圍表面切齊於底膠的周圍表面以及承載板的周圍表面。
本發明的電路板結構的製作方法,其包括以下步驟。形成一薄膜重佈層於一暫時載板上。薄膜重佈層包括一金屬層、一第一介電層、一第一金屬層、一第二介電層、一第二金屬層以及一第三介電層。金屬層與第一介電層形成於暫時載板上。第一介電層具有暴露出部分金屬層的多個第一開口。第一金屬層形成在第一介電層上且延伸至第一開口內與金屬層電性連接。第二介電層覆蓋第一介電層及第一金屬層且具有暴露出部分第一金屬層的
多個第二開口。第二金屬層配置於第二介電層上且延伸至第二開口內與第一金屬層電性連接。第三介電層覆蓋第二介電層及第二金屬層且具有暴露出部分第二金屬層的多個第三開口。透過多個銲球將薄膜重佈層組裝至一承載板上。銲球位於第三介電層的第三開口內,且銲球電性連接第二金屬層與承載板。將薄膜重佈層組裝至承載板上之後,移除暫時載板而暴露出第一介電層的一第一表面以及金屬層,且至少移除部分金屬層而形成多個接墊。第一介電層的第一表面高於每一接墊的一上表面。形成一表面處理層於每一接墊的上表面上,其中表面處理層的一頂表面高於第一介電層的第一表面。
在本發明的一實施例中,上述的暫時載板包括一玻璃基板、一離型膜以及一種子層。離型膜位於玻璃基板與種子層之間。形成薄膜重佈層於暫時載板上的步驟包括:形成金屬層於種子層上。形成第一介電層於離型膜上,第一介電層覆蓋金屬層,且第一開口暴露出部分金屬層。形成一第一圖案化種子層及其上的第一金屬層於第一介電層與金屬層上。形成第二介電層於第一介電層上。形成一第二圖案化種子層及其上的第二金屬層於第二介電層上以及第二開口內。形成第三介電層於第二介電層上。
在本發明的一實施例中,上述的電路板結構的製作方法還包括於移除暫時載板之後,且至少移除部分金屬層而形成接墊之前,形成一電鍍種子層於承載板相對遠離薄膜重佈層的一側。形成一抗鍍膠層於電鍍種子層上,且暴露出部分電鍍種子層而形
成多個電鍍接點。
在本發明的一實施例中,上述的形成表面處理層的步驟包括:以電鍍接點進行一電鍍程序,而形成表面處理層於每一接墊的上表面上。表面處理層包括一第一表面處理層與一第二表面處理層。第一表面處理層的一第一厚度大於第二表面處理層的一第二厚度。
在本發明的一實施例中,上述的至少移除部分金屬層的步驟包括:以蝕刻的方式移除種子層與部分金屬層而形成接墊,而第一介電層形成從第一表面往第二表面延伸的多個第四開口。第四開口至少暴露出每一接墊的上表面。第一表面處理層形成於每一第四開口內且突出於第一介電層的第一表面,而第二表面處理層包覆於第一表面處理層上。
在本發明的一實施例中,上述的至少移除部分金屬層的步驟包括:以蝕刻的方式完全移除種子層、金屬層以及部分第一圖案化種子層,而暴露出部分第一金屬層以定義為接墊,而第一介電層形成從第一表面往第二表面延伸的多個第四開口。第四開口至少暴露出每一接墊的上表面。第一表面處理層形成於每一第四開口內,而第二表面處理層形成於第一表面處理層上且突出於第一介電層的第一表面。
在本發明的一實施例中,上述的至少移除部分金屬層的步驟包括:以蝕刻的方式完全移除種子層以及金屬層,而暴露出部分第一圖案化種子層以定義為接墊,而第一介電層形成從第一
表面往第二表面延伸的多個第四開口。第四開口至少暴露出每一接墊的上表面。第一表面處理層形成於每一第四開口內且切齊第一介電層的第一表面,而第二表面處理層形成於第一表面處理層上。
在本發明的一實施例中,上述的電路板結構的製作方法還包括於移除暫時載板之前,填充一底膠於薄膜重佈層的第三介電層與承載板之間且覆蓋銲球。
在本發明的一實施例中,上述的電路板結構的製作方法還包括於形成表面處理層的步驟之後,進行一單體化程序,以切割薄膜重佈層、底膠以及承載板,而使薄膜重佈層的周圍表面切齊於底膠的周圍表面以及承載板的周圍表面。
基於上述,在本發明的電路板結構的設計中,第一介電層的第一表面高於每一接墊的上表面,即第一介電層可視為一天然屏障(dam),可有效地避免後續形成在接墊上的表面處理層因細間距導致架橋間題而產生電性短路。因此,本發明的電路板結構可具有較佳的結構可靠度。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
1:暫時載板
2:玻璃基板
3:電鍍種子層
4:離型膜
5:抗鍍膠層
6:種子層
10a、10b、10c:電路板結構
100:薄膜重佈層
110:金屬層
115:種子層
120:第一介電層
121:第一表面
122:第一開口
123:第二表面
124:第四開口
130:第一金屬層
135:第一圖案化種子層
140:第二介電層
142:第二開口
150:第二金屬層
155:第二圖案化種子層
160:第三介電層
162:第三開口
170:表面處理層
200:承載板
210:核心層
220:第一增層線路層
222、232:線路層
224、234:介電層
226、236:導電孔
230:第二增層線路層
240:導電通孔
250:第一防銲層
252、262:防銲開口
260:第二防銲層
270:第一表面處理層
280:第二表面處理層
300:銲球
400:底膠
500a、500b、500c:表面處理層
501、502、503:頂表面
510、530、550:第一表面處理層
520、540、560:第二表面處理層
E:電鍍接點
H1:第一厚度
H2:第二厚度
P1、P2、P3:接墊
T1、T2、T3:上表面
S1、S2、S3:周圍表面
圖1A至圖1M是依照本發明的一實施例的一種電路板結構的
製作方法的剖面示意圖。
圖2是依照本發明的一實施例的一種電路板結構的剖面示意圖。
圖3是依照本發明的另一實施例的一種電路板結構的剖面示意圖。
圖1A至圖1M是依照本發明的一實施例的一種電路板結構的製作方法的剖面示意圖。關於本實施例的電路板的製作方法,首先,請參考圖1A,提供一暫時載板1,暫時載板1包括一玻璃基板2、一離型膜4以及一種子層6,其中離型膜4位於玻璃基板2與種子層6之間。種子層6的材質例如是鈦,但並不以此為限。
接著,請同時參考圖1A以及圖1B,形成圖案化光阻層(未繪示)於種子層6上。接著,藉由種子層6進行一電鍍製程,而形成一金屬材料層(未繪示)於圖案化光阻層所暴露出的種子層6上。之後,以剝離法以及蝕刻法來移除圖案化光阻層及位於其下方的種子層,而形成金屬層110於種子層115上。
緊接著,請再參考圖1B,形成第一介電層120於離型膜4上,其中第一介電層120覆蓋金屬層110,且具有多個第一開口122,而第一開口122暴露出部分金屬層110。此處,第一介電層120的材質例如是二氧化矽、可曝光型介電層(photo imageable
dielectric,PID;例PI(polyimide),PBO(polybenzoxazole))、非曝光型介電層(non-photo imageable dielectric,例ABF(Ajinomoto Build-up Film)),但不以此為限。
接著,請參考圖1C,形成一第一圖案化種子層135及其上的第一金屬層130於第一介電層120與金屬層110上。第一圖案化種子層135及其上的第一金屬層130形成在第一介電層120上且延伸至第一開口122內與金屬層110電性連接。
緊接著,請再參考圖1C,形成第二介電層140於第一介電層120上。第二介電層140覆蓋第一介電層120及第一金屬層130且具有暴露出部分第一金屬層130的多個第二開口142。
接著,請參考圖1D,形成一第二圖案化種子層155及其上的第二金屬層150於第二介電層140上以及第二開口142內。第二圖案化種子層155及其上的第二金屬層150配置於第二介電層140上且延伸至第二開口142內與第一金屬層130電性連接。
接著,請再參考圖1D,形成第三介電層160於第二介電層140上。第三介電層160覆蓋第二介電層140及第二金屬層150且具有暴露出部分第二金屬層150的多個第三開口162。緊接著,形成一表面處理層170於第三開口162所暴露出的第二金屬層150上,其中表面處理層170的材質包括有機保焊劑(organic solderability preservative,OSP)、化鎳金(electroless nickel immersion gold,ENIG)或化鎳鈀金(electroless nickel electroless palladium immersion gold,ENEPIG),但不以此為限。至此,已形
成一薄膜重佈層100於暫時載板1上。此處,薄膜重佈層100是由種子層115、金屬層110、第一介電層120、第一圖案化種子層135、第一金屬層130、第二介電層140、第二圖案化種子層155、第二金屬層150、第三介電層160以及表面處理層170所組成。
接著,請參考圖1E,形成多個銲球300於薄膜重佈層100的第三介電層160的第三開口162內,其中銲球300直接接觸表面處理層170且電性連接第二金屬層150。
接著,請參考圖1F,透過銲球300將薄膜重佈層100組裝至一承載板200上。承載板200包括一核心層210、一第一增層線路層220、一第二增層線路層230、多個導電通孔240、一第一防銲層250、一第二防銲層260、一第一表面處理層270以及一第二表面處理層280。第一增層線路層220與第二增層線路層230分別位於核心層210的相對兩側,且分別具有多層線路層222、232、多層介電層224、234以及多個導電孔226、236。線路層222、232與介電層224、234交替配置,且相鄰兩線路層222、232透過對應的導電孔226、236電性連接。導電通孔240貫穿核心層210且電性連接第一增層線路層220的線路層222與第二增層線路層230的線路層232。第一防銲層250與第二防銲層260分別配置於第一增層線路層220與第二增層線路層230上,且分別具有暴露出最外側的線路層222、232的防銲開口252、262。第一表面處理層270與第二表面處理層280分別配置於防銲開口252、262所暴露出的線路層222、232上。銲球300電性連接第二金屬層150與
位於防銲開口252所暴露出的線路層222上的第一表面處理層270,而使薄膜重佈層100電性連接至承載板200。
接著,請再參考圖1F,填充一底膠400於薄膜重佈層100的第三介電層160與承載板200的第一防銲層250之間且覆蓋銲球300。
接著,請同時參考圖1F以及圖1G,將薄膜重佈層100組裝至承載板200上之後,移除暫時載板1的離型膜4與玻璃基板2,以暴露出第一介電層120的一第一表面121以及位於金屬層110上的種子層115。舉例來說,例如是透過紫外光雷射(UV laser)來分離薄膜重佈層100與離型膜4及玻璃基板2,並透過雷射修整(laser trimming)或半切割來分離暫時載板1。之後,可利用電漿來清潔/去除移除暫時載板1後之薄膜重佈層100的表面。
接著,請參考圖1H,形成一電鍍種子層3於承載板200相對遠離薄膜重佈層100的一側。電鍍種子層3形成在第二防銲層260上且延伸覆蓋位於防銲開口262內的第二表面處理層280。此處,電鍍種子層3的材質例如是鈦/銅或銅,但不以此為限。
接著,請參考圖1I,形成一抗鍍膠層5於電鍍種子層3上,其中抗鍍膠層5暴露出部分電鍍種子層3而形成多個電鍍接點E。
接著,請同時參考圖1I以及圖1J,以蝕刻的方式移除種子層115以及部分金屬層110以形成多個接墊P1,而第一介電層120形成從第一表面121往第二表面123延伸的多個第四開口
124,其中第四開口124暴露出接墊P1的上表面T1。也就是說,接墊P1是由蝕刻部分金屬層110所構成。此處,第一介電層120的第一表面121高於每一接墊P1的一上表面T1。
接著,請參考圖1K,以電鍍接點E進行一電鍍程序,形成一表面處理層500a於每一接墊P1的上表面T1上,其中表面處理層500a的一頂表面501高於第一介電層120的第一表面121。詳細來說,本實施例的表面處理層500a包括一第一表面處理層510與一第二表面處理層520。第一表面處理層510形成於第四開口124內且突出於第一介電層120的第一表面121,而第二表面處理層520包覆於第一表面處理層510上。此處,第一表面處理層510的一第一厚度H1大於第二表面處理層520的一第二厚度H2,其中第一表面處理層510的材質例如是鎳,而第二表面處理層520的例如是金。於另一實施例中,表面處理層500a的材質亦可為化鎳鈀金(electroless nickel electroless palladium immersion gold,ENEPIG)或化鈀浸金(electroless palladium immersion gold,EPIG)。
之後,請同時參考圖1K以及圖1L,移除抗鍍膠層5以及電鍍種子層3,而暴露出承載板200相對遠離薄膜重佈層100的一側。
最後,請同時參考圖1L以及圖1M,以輪刀進行一單體化程序,以切割薄膜重佈層100、底膠400以及承載板200,而使薄膜重佈層100的周圍表面S1切齊於底膠400的周圍表面S3以
及承載板200的周圍表面S2。至此,已完成電路板結構10a的製作。
簡言之,本實施例是在移除暫時載板1之後,先對金屬層110進行蝕刻,之後才進行表面處理層500a的製作,因此於形成表面處理層500a時,第一介電層120可作為屏障來降低/避免因架橋問題而產生電性短路。至此,已完成電路板結構10a的製作。於一實施例中,電路板結構10a例如是一測試探針卡,但不以此為限。
在結構上,請再參考圖1M,在本實施例中,電路板結構10a包括薄膜重佈層100、承載板200、銲球300以及表面處理層500a。薄膜重佈層100配置於承載板200上。薄膜重佈層100包括接墊P1、第一介電層120、第一金屬層130、第二介電層140、第二金屬層150以及第三介電層160。第一介電層120具有彼此相對的第一表面121與第二表面123以及從第二表面123往第一表面121延伸的第一開口122。第一開口122暴露出部分接墊P1,且第一表面121高於每一接墊P1的上表面T1。此處,第一介電層120還具有從第一表面121往第二表面123延伸的第四開口124,其中第四開口124至少暴露出每一接墊P1的上表面T1。第一金屬層130配置在第一介電層120的第二表面123上且延伸至第一開口122內。第二介電層140覆蓋第一介電層120及第一金屬層130且具有暴露出部分第一金屬層130的第二開口142。第二金屬層150配置於第二介電層140上且延伸至第二開口142內與
第一金屬層130電性連接。第三介電層160覆蓋第二介電層140及第二金屬層150且具有暴露出部分第二金屬層150的第三開口162。
再者,銲球300配置於薄膜重佈層100的第三介電層160的第三開口162內,其中銲球300電性連接薄膜重佈層100的第二金屬層150與承載板200。表面處理層500a配置於每一接墊P1的上表面T1上,其中表面處理層500a的頂表面501高於第一介電層120的第一表面121。此處,表面處理層500a包括第一表面處理層510與第二表面處理層520。第一表面處理層510配置於每一第四開口124內且突出於第一介電層120的第一表面121。第二表面處理層520包覆於第一表面處理層510上。第一表面處理層510的第一厚度H1大於第二表面處理層520的第二厚度H2。此外,本實施例的電路板結構10a還包括底膠400,填充於薄膜重佈層100的第三介電層160與承載板200之間且覆蓋銲球300。此處,薄膜重佈層100的周圍表面S1切齊於底膠400的周圍表面S3以及承載板200的周圍表面S2。
簡言之,在本實施例的電路板結構10a的設計中,第一介電層120的第一表面121高於每一接墊P1的上表面T1,即第一介電層120可視為一天然屏障,可有效地避免後續形成在接墊P1上的表面處理層500a因細間距導致架橋問題而產生電性短路。因此,本實施例的電路板結構10a可具有較佳的結構可靠度。
以下將列舉其他實施例以作為說明。在此必須說明的
是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重複贅述。
圖2是依照本發明的一實施例的一種電路板結構的剖面示意圖。請同時參照圖1M與圖2,本實施例的電路板結構10b與圖1M中的電路板結構10a相似,惟二者主要差異之處在於:於圖1J的步驟時,以蝕刻的方式完全移除種子層115(請參考圖1I)以及金屬層110(請參考圖1I),而暴露出部分第一圖案化種子層135以定義為接墊P2。在此蝕刻步驟中,第一圖案化種子層135可做為蝕刻金屬層110之蝕刻阻擋層。第一表面處理層530形成於每一第四開口124內且切齊第一介電層120的第一表面121,而第二表面處理層540形成於第一表面處理層530上。此處,表面處理層500b的一表面502突出於第一介電層120的第一表面121。由於本實施例是完全移除金屬層110而以暴露出的第一圖案化種子層135定義為接墊P2,因此可增加更多空間來形成表面處理層500b,可增加表面耐磨性。
圖3是依照本發明的一實施例的一種電路板結構的剖面示意圖。請同時參照圖1M與圖3,本實施例的電路板結構10c與圖1M中的電路板結構10a相似,惟二者主要差異之處在於:於圖1J的步驟時,以蝕刻的方式完全移除種子層115(請參考圖1I)、金屬層110(請參考圖1I)以及部分第一圖案化種子層135,而暴
露出部分第一金屬層130以定義為接墊P3。在此蝕刻步驟中,第一圖案化種子層135及第一金屬層130可分別作為蝕刻金屬層110及蝕刻第一圖案化種子層135之蝕刻阻擋層。第一表面處理層550形成於每一第四開口124內且略低於第一介電層120的第一表面121,而第二表面處理層560形成於第一表面處理層550上且突出於第一介電層120的第一表面121。此處,表面處理層500c的一表面503突出於第一介電層120的第一表面121。由於本實施例是完全移除金屬層110以及部分第一圖案化種子層135而以暴露出的第一金屬層130定義為接墊P3,因此可排除對訊號的影響。
綜上所述,在本發明的電路板結構的設計中,第一介電層的第一表面高於每一接墊的上表面,即第一介電層可視為一天然屏障(dam),可有效地避免後續形成在接墊上的表面處理層因細間距導致架橋問題而產生電性短路。因此,本發明的電路板結構可具有較佳的結構可靠度。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10a:電路板結構
100:薄膜重佈層
120:第一介電層
121:第一表面
122:第一開口
123:第三表面
124:第四開口
130:第一金屬層
140:第二介電層
142:第二開口
150:第二金屬層
160:第三介電層
162:第三開口
200:承載板
300:銲球
400:底膠
500a:表面處理層
501:頂表面
510:第一表面處理層
520:第二表面處理層
H1:第一厚度
H2:第二厚度
P1:接墊
T1:上表面
S1、S2、S3:周圍表面
Claims (16)
- 一種電路板結構,包括:一承載板;一薄膜重佈層,配置於該承載板上,該薄膜重佈層包括多個接墊、一第一介電層、一第一金屬層、一第二介電層、一第二金屬層以及一第三介電層,該第一介電層具有彼此相對的一第一表面與一第二表面以及從該第二表面往該第一表面延伸的多個第一開口,該些第一開口暴露出部分該些接墊,且該第一表面高於各該接墊的一上表面,該第一金屬層配置在該第一介電層的該第二表面上且延伸至該些第一開口內,該第二介電層覆蓋該第一介電層及該第一金屬層且具有暴露出部分該第一金屬層的多個第二開口,該第二金屬層配置於該第二介電層上且延伸至該些第二開口內與該第一金屬層電性連接,該第三介電層覆蓋該第二介電層及該第二金屬層且具有暴露出部分該第二金屬層的多個第三開口;多個銲球,配置於該薄膜重佈層的該第三介電層的該些第三開口內,其中該些銲球電性連接該薄膜重佈層的該第二金屬層與該承載板;以及一表面處理層,配置於各該接墊的該上表面上,其中該表面處理層的一頂表面高於該第一介電層的該第一表面。
- 如請求項1所述的電路板結構,其中該表面處理層包括一第一表面處理層與一第二表面處理層,且該第一表面處理層的一第一厚度大於該第二表面處理層的一第二厚度。
- 如請求項2所述的電路板結構,其中該第一介電層還具有從該第一表面往該第二表面延伸的多個第四開口,該些第四開口至少暴露出各該接墊的該上表面,該第一表面處理層配置於各該第四開口內且突出於該第一介電層的該第一表面,而該第二表面處理層包覆於該第一表面處理層上。
- 如請求項2所述的電路板結構,其中該第一介電層還具有從該第一表面往該第二表面延伸的多個第四開口,該些第四開口暴露出部分該第一金屬層而定義為該些接墊,該第一表面處理層配置於各該第四開口內,而該第二表面處理層配置於該第一表面處理層上且突出於該第一介電層的該第一表面。
- 如請求項2所述的電路板結構,更包括:一圖案化種子層,配置於該第一金屬層上,該第一介電層還具有從該第一表面往該第二表面延伸的多個第四開口,該些第四開口暴露出部分該圖案化種子層而定義為該些接墊,該第一表面處理層配置於各該第四開口內且切齊該第一介電層的該第一表面,而該第二表面處理層配置於該第一表面處理層上。
- 如請求項1所述的電路板結構,更包括:一底膠,填充於該薄膜重佈層的該第三介電層與該承載板之間且覆蓋該些銲球。
- 如請求項6所述的電路板結構,其中該薄膜重佈層的周圍表面切齊於該底膠的周圍表面以及該承載板的周圍表面。
- 一種電路板結構的製作方法,包括: 形成一薄膜重佈層於一暫時載板上,該薄膜重佈層包括一金屬層、一第一介電層、一第一金屬層、一第二介電層、一第二金屬層以及一第三介電層,該金屬層與該第一介電層形成於該暫時載板上,該第一介電層具有暴露出部分該金屬層的多個第一開口,該第一金屬層形成在該第一介電層上且延伸至該些第一開口內與該金屬層電性連接,該第二介電層覆蓋該第一介電層及該第一金屬層且具有暴露出部分該第一金屬層的多個第二開口,該第二金屬層配置於該第二介電層上且延伸至該些第二開口內與該第一金屬層電性連接,該第三介電層覆蓋該第二介電層及該第二金屬層且具有暴露出部分該第二金屬層的多個第三開口;透過多個銲球將該薄膜重佈層組裝至一承載板上,其中該些銲球位於該第三介電層的該些第三開口內,且該些銲球電性連接該第二金屬層與該承載板;將該薄膜重佈層組裝至該承載板上之後,移除該暫時載板而暴露出該第一介電層的一第一表面以及該金屬層,且至少移除部分該金屬層而形成多個接墊,其中該第一介電層的該第一表面高於各該接墊的一上表面;以及形成一表面處理層於各該接墊的該上表面上,其中該表面處理層的一頂表面高於該第一介電層的該第一表面。
- 如請求項8所述的電路板結構的製作方法,其中該暫時載板包括一玻璃基板、一離型膜以及一種子層,該離型膜位於 該玻璃基板與該種子層之間,而形成該薄膜重佈層於該暫時載板上的步驟包括:形成該金屬層於該種子層上;形成該第一介電層於該離型膜上,該第一介電層覆蓋該金屬層,且該些第一開口暴露出部分該金屬層;形成一第一圖案化種子層及其上的該第一金屬層於該第一介電層與該金屬層上;形成該第二介電層於該第一介電層上;形成一第二圖案化種子層及其上的該第二金屬層於該第二介電層上以及該些第二開口內;以及形成該第三介電層於該第二介電層上。
- 如請求項9所述的電路板結構的製作方法,更包括:於移除該暫時載板之後,且至少移除部分該金屬層而形成該些接墊之前,形成一電鍍種子層於該承載板相對遠離該薄膜重佈層的一側;以及形成一抗鍍膠層於該電鍍種子層上,且暴露出部分該電鍍種子層而形成多個電鍍接點。
- 如請求項10所述的電路板結構的製作方法,其中形成該表面處理層的步驟包括:以該些電鍍接點進行一電鍍程序,而形成該表面處理層於各該接墊的該上表面上,其中該表面處理層包括一第一表面處理層 與一第二表面處理層,且該第一表面處理層的一第一厚度大於該第二表面處理層的一第二厚度。
- 如請求項11所述的電路板結構的製作方法,其中至少移除部分該金屬層的步驟包括:以蝕刻的方式移除該種子層與部分該金屬層而形成該些接墊,而該第一介電層形成從該第一表面往一第二表面延伸的多個第四開口,其中該些第四開口至少暴露出各該接墊的該上表面,該第一表面處理層形成於各該第四開口內且突出於該第一介電層的該第一表面,而該第二表面處理層包覆於該第一表面處理層上。
- 如請求項11所述的電路板結構的製作方法,其中至少移除部分該金屬層的步驟包括:以蝕刻的方式完全移除該種子層、該金屬層以及部分該第一圖案化種子層,而暴露出部分該第一金屬層以定義為該些接墊,而該第一介電層形成從該第一表面往一第二表面延伸的多個第四開口,其中該些第四開口至少暴露出各該接墊的該上表面,該第一表面處理層形成於各該第四開口內,而該第二表面處理層形成於該第一表面處理層上且突出於該第一介電層的該第一表面。
- 如請求項11所述的電路板結構的製作方法,其中至少移除部分該金屬層的步驟包括:以蝕刻的方式完全移除該種子層以及該金屬層,而暴露出部分該第一圖案化種子層以定義為該些接墊,而該第一介電層形成從該第一表面往一第二表面延伸的多個第四開口,其中該些第四 開口至少暴露出各該接墊的該上表面,該第一表面處理層形成於各該第四開口內且切齊該第一介電層的該第一表面,而該第二表面處理層形成於該第一表面處理層上。
- 如請求項8所述的電路板結構的製作方法,更包括:於移除該暫時載板之前,填充一底膠於該薄膜重佈層的該第三介電層與該承載板之間且覆蓋該些銲球。
- 如請求項15所述的電路板結構的製作方法,更包括:於形成該表面處理層的步驟之後,進行一單體化程序,以切割該薄膜重佈層、該底膠以及該承載板,而使該薄膜重佈層的周圍表面切齊於該底膠的周圍表面以及該承載板的周圍表面。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111139982A TWI826060B (zh) | 2022-10-21 | 2022-10-21 | 電路板結構及其製作方法 |
US17/986,899 US20240237209A9 (en) | 2022-10-21 | 2022-11-15 | Circuit board structure and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111139982A TWI826060B (zh) | 2022-10-21 | 2022-10-21 | 電路板結構及其製作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI826060B true TWI826060B (zh) | 2023-12-11 |
TW202418892A TW202418892A (zh) | 2024-05-01 |
Family
ID=90053172
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111139982A TWI826060B (zh) | 2022-10-21 | 2022-10-21 | 電路板結構及其製作方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20240237209A9 (zh) |
TW (1) | TWI826060B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201817289A (zh) * | 2016-10-20 | 2018-05-01 | 欣興電子股份有限公司 | 線路板及其製作方法 |
CN112055482A (zh) * | 2019-06-06 | 2020-12-08 | 欣兴电子股份有限公司 | 线路载板及其制作方法 |
TW202121943A (zh) * | 2019-11-15 | 2021-06-01 | 胡迪群 | 積體基板結構、重佈線結構及其製造方法 |
TWI781049B (zh) * | 2022-01-24 | 2022-10-11 | 欣興電子股份有限公司 | 電路板結構及其製作方法 |
-
2022
- 2022-10-21 TW TW111139982A patent/TWI826060B/zh active
- 2022-11-15 US US17/986,899 patent/US20240237209A9/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201817289A (zh) * | 2016-10-20 | 2018-05-01 | 欣興電子股份有限公司 | 線路板及其製作方法 |
CN112055482A (zh) * | 2019-06-06 | 2020-12-08 | 欣兴电子股份有限公司 | 线路载板及其制作方法 |
TW202121943A (zh) * | 2019-11-15 | 2021-06-01 | 胡迪群 | 積體基板結構、重佈線結構及其製造方法 |
TWI781049B (zh) * | 2022-01-24 | 2022-10-11 | 欣興電子股份有限公司 | 電路板結構及其製作方法 |
Also Published As
Publication number | Publication date |
---|---|
US20240237209A9 (en) | 2024-07-11 |
TW202418892A (zh) | 2024-05-01 |
US20240138063A1 (en) | 2024-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8227711B2 (en) | Coreless packaging substrate and method for fabricating the same | |
KR101168263B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
US9793199B2 (en) | Circuit board with via trace connection and method of making the same | |
TWI621377B (zh) | 印刷電路板及其製造方法 | |
JP2005217388A (ja) | 半導体パッケージ基板のプリ半田構造及びその製法 | |
JP2006186321A (ja) | 回路基板の製造方法及び電子部品実装構造体の製造方法 | |
US9699905B2 (en) | Wiring board | |
JP2007214534A (ja) | 導電構造を具備する回路基板の製造方法 | |
TWI693872B (zh) | 電路板製造方法 | |
US20080185711A1 (en) | Semiconductor package substrate | |
JP2011228737A (ja) | 配線基板、及び半導体装置 | |
US7521800B2 (en) | Solder pad and method of making the same | |
JP2011014944A (ja) | 電子部品実装構造体の製造方法 | |
JP7301919B2 (ja) | 制約されたはんだ相互接続パッドを備える回路基板 | |
TWI826060B (zh) | 電路板結構及其製作方法 | |
KR101039774B1 (ko) | 인쇄회로기판 제조를 위한 범프 형성 방법 | |
US11688669B2 (en) | Wiring substrate | |
KR20040023773A (ko) | 도체 배선 패턴의 형성 방법 | |
TWI829396B (zh) | 電路板結構及其製作方法 | |
KR101501902B1 (ko) | 금속 포스트를 구비한 인쇄회로기판 및 이의 제조 방법 | |
CN117956678A (zh) | 电路板结构及其制作方法 | |
JP5906812B2 (ja) | 配線構造、半導体装置及び配線構造の製造方法 | |
CN110739289B (zh) | 基板结构及其制造方法 | |
TWI461134B (zh) | 載板結構及其製作方法 | |
KR100652132B1 (ko) | 인쇄 회로 기판 및 이의 제작 방법 |