TWI810887B - 內引腳接合裝置及內引腳接合方法 - Google Patents
內引腳接合裝置及內引腳接合方法 Download PDFInfo
- Publication number
- TWI810887B TWI810887B TW111113753A TW111113753A TWI810887B TW I810887 B TWI810887 B TW I810887B TW 111113753 A TW111113753 A TW 111113753A TW 111113753 A TW111113753 A TW 111113753A TW I810887 B TWI810887 B TW I810887B
- Authority
- TW
- Taiwan
- Prior art keywords
- bonding
- temperature
- difference
- pins
- chip
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 33
- 238000004806 packaging method and process Methods 0.000 claims abstract description 70
- 238000009459 flexible packaging Methods 0.000 claims description 22
- 238000003825 pressing Methods 0.000 claims description 7
- 238000005304 joining Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 13
- 239000000758 substrate Substances 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 229910000679 solder Inorganic materials 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000002788 crimping Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000005496 eutectics Effects 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
- H01L24/78—Apparatus for connecting with wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/78—Apparatus for connecting with wire connectors
- H01L2224/781—Means for controlling the bonding environment, e.g. valves, vacuum pumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/85053—Bonding environment
- H01L2224/85095—Temperature settings
Abstract
一種內引腳接合裝置包括承載平台、壓合頭、溫度控制模組、影像擷取模組及處理器。承載平台用以承載具有多個封裝單元的可撓性封裝捲帶。各封裝單元具有位於晶片接合區內的多個內引腳。多個內引腳在平行於晶片接合區的長邊方向上具有總間距。壓合頭用以接收晶片、朝承載平台移動並施加壓力使晶片設置於晶片接合區內,且晶片的多個凸塊與多個內引腳對應接合。溫度控制模組,用以調整承載平台的溫度至接合溫度。影像擷取模組用以擷取晶片接合區的影像。處理器耦接影像擷取模組,用以依據影像得到相應於總間距的參考距離,並對此參考距離進行運算及比對後決定接合溫度為預設溫度值或是經補償的溫度。
Description
本發明是有關於一種內引腳接合裝置及內引腳接合方法。
現有技術中,使用薄膜覆晶封裝(chip on film,COF)方式進行晶片封裝的製程,是採用包括多個封裝單元的整卷式可撓性封裝捲帶,以捲對捲(reel to reel)的傳輸方式,依序將晶片設置於多個封裝單元上。詳細而言,晶片的主動面上設置有多個凸塊,可撓性封裝捲帶的各個封裝單元內設置有多個線路,各個線路具有內引腳,以供各個凸塊接合於其上,即為所謂的內引腳接合(inner lead bonding,ILB)製程。現行的內引腳接合一般是採用熱壓合(thermal compression)的方式進行,使晶片上的凸塊與內引腳產生共晶接合(eutectic bonding)而達到電性連接。
圖8是依照習知技術的內引腳接合方法的三種不同情境的內引腳接合示意圖。值得注意的是,因可撓性封裝捲帶的線路製作的製程能力(例如線路蝕刻能力)的限制,在同一捲可撓性封裝捲帶中,相同設計的這些封裝單元的內引腳,在實際製作完成後可能存在不同程度的位置偏移,致使沿著晶片接合區的長邊排列的多個長邊內引腳的總間距(例如多個長邊內引腳的相對兩最外側的長邊內引腳之間的距離)實際上存在差異。請參照圖8,在現行的製程中,同一捲產品於內引腳接合時的接合溫度皆設定為相同值。然而,在相同的接合溫度設定之下,當長邊內引腳12的總間距L1符合預定設計範圍時(如圖8(a)所示),各個長邊內引腳12接合於對應的凸塊22的位置會位於預定接合位置,而與凸塊22形成良好接點。當長邊內引腳12的總間距L2較小時(如圖8(b)所示),各個長邊內引腳12接合於對應的凸塊22的位置會較預定接合位置內縮(即長邊內引腳12向晶片20的中央偏移)。當長邊內引腳12的總間距L3較大時(如圖8(c)所示),各個長邊內引腳12接合於對應的凸塊22的位置會較預定接合位置外擴(即長邊內引腳12向晶片20的兩側偏移)。若長邊內引腳的偏移量超出規格則可能導致封裝結構的電性異常或失效。如此情況下,整捲的可撓性封裝捲帶的多個封裝單元難以達到一致且穩定的內引腳接合品質,使得製造良率無法有效提升。
本發明提供一種內引腳接合裝置及內引腳接合方法,其可使可撓性封裝捲帶的多個封裝單元維持一致且穩定的內引腳接合品質。
本發明的一種內引腳接合裝置包括承載平台、壓合頭、溫度控制模組、影像擷取模組及處理器。承載平台用以承載可撓性封裝捲帶,其中可撓性封裝捲帶具有多個封裝單元。各封裝單元具有晶片接合區及位於晶片接合區內的多個內引腳。多個內引腳包括沿著晶片接合區的相對二個長邊排列的多個長邊內引腳且多個長邊內引腳在平行於二個長邊的方向上具有總間距,各封裝單元依序配置於承載平台上,且承載平台至少對應於配置在承載平台上的封裝單元的晶片接合區。壓合頭用以接收晶片且移動地設置於承載平台上方並對應於配置在承載平台上的封裝單元。壓合頭用以朝承載平台移動並施加壓力使晶片設置於封裝單元的晶片接合區內,且晶片上的多個凸塊與多個內引腳對應接合。溫度控制模組用以調整承載平台的溫度至接合溫度。影像擷取模組可移動地設置於承載平台上方,並用以擷取配置在承載平台上的封裝單元的晶片接合區的影像。處理器耦接影像擷取模組,用以依據影像取得相應於總間距的參考距離,並計算參考距離與標準距離之間的差值,依據差值判斷承載平台的接合溫度並計算溫度補償值,其中當差值的絕對值小於或等於預設差值時,接合溫度為預設溫度值,當差值的絕對值大於預設差值時,接合溫度為預設溫度值與溫度補償值的和。
本發明的一種內引腳接合方法包括下列步驟。傳輸具有多個封裝單元的可撓性封裝捲帶,使各封裝單元依序配置於承載平台上,其中各封裝單元具有晶片接合區及位於晶片接合區內的多個內引腳。多個內引腳包括沿著晶片接合區的相對二個長邊排列的多個長邊內引腳且多個長邊內引腳在平行於二個長邊的方向上具有一總間距,承載平台至少對應於配置在承載平台上的封裝單元的晶片接合區。拾取晶片放置於壓合頭,晶片具有多個凸塊。擷取配置在承載平台上的封裝單元的晶片接合區的影像。依據影像取得相應於總間距的參考距離。計算參考距離與標準距離之間的差值。根據差值判斷承載平台的接合溫度並計算溫度補償值,其中當差值的絕對值小於或等於預設差值時,接合溫度為預設溫度值,當差值的絕對值大於預設差值時,接合溫度為預設溫度值與溫度補償值的和。調整承載平台的溫度至接合溫度。施予壓合頭壓力使晶片設置於配置在承載平台上的封裝單元的晶片接合區內,且晶片的多個凸塊與多個內引腳對應接合。
基於上述,本揭露的內引腳接合裝置及接合方法會依據封裝單元的長邊內引腳的總間距(相應於長邊內引腳的參考距離)來據以調整承載平台的接合溫度,如此配置,可確保晶片分別與長邊內引腳的總間距(相應於長邊內引腳的參考距離)具有差異的多個封裝單元接合時,各個封裝單元的內引腳與晶片的凸塊的接合位置的偏移量可維持在容許範圍內,不會因內引腳外擴偏移或內縮偏移而影響內引腳接合的良率。因此,本揭露的內引腳接合裝置及接合方法可使得整卷的可撓性封裝捲帶的多個封裝單元維持一致且穩定的內引腳接合品質,以提升整體製造良率。
有關本發明之前述及其他技術內容、特點與功效,在以下配合參考圖式之各實施例的詳細說明中,將可清楚的呈現。以下實施例中所提到的方向用語,例如:「上」、「下」、「前」、「後」、「左」、「右」等,僅是參考附加圖式的方向。因此,使用的方向用語是用來說明,而並非用來限制本發明。並且,在下列各實施例中,相同或相似的元件將採用相同或相似的標號。
圖1是依照本發明的一實施例的一種內引腳接合裝置的示意圖。圖2是依照本發明的一實施例的一種內引腳接合裝置的局部示意圖。圖3是依照本發明的一實施例的晶片接合內引腳的剖面示意圖。請同時參照圖1至圖3,在一些實施例中,內引腳接合裝置100包括承載平台110、壓合頭120、影像擷取模組130、溫度控制模組140及處理器150。在一實施例中,承載平台110可用以承載可撓性封裝捲帶200,其中,可撓性封裝捲帶200可具有彼此相鄰排列的多個封裝單元220。各個封裝單元220可具有一晶片接合區R1,以供晶片300設置於其內。詳細而言,在本實施例中,各個封裝單元220可包括可撓性基材221與設置於可撓性基材221上的多個線路222,其中,各個線路222具有一內引腳222a,且這些線路222的這些內引腳222a位於晶片接合區R1內。也就是說,各個封裝單元220可具有位於晶片接合區R1內的多個內引腳222a,以供晶片300接合於其上。進一步而言,請參照圖3,各個封裝單元220更可包含防銲層223,防銲層223局部覆蓋多個線路222且暴露出晶片接合區R1及這些內引腳222a。在一實施例中,可撓性基材221可為一種電絕緣性薄膜,其材質例如是聚醯亞胺(polyimide, PI)等,其具有任意彎曲的可撓性,以利捲帶式輸送。
請同時參照圖1及圖3,在一實施例中,可撓性封裝捲帶200的多個封裝單元220可經由輸送裝置170依序傳送至承載平台110上。舉例而言,輸送裝置170可包括用以承載及輸送可撓性封裝捲帶200的輸送軌道172以及兩個分別設置於輸送軌道172的相對兩端的捲帶轉盤174、176。如此,可撓性封裝捲帶200的兩端可分別捲繞於捲帶轉盤174、176上,藉由轉動捲帶轉盤174、176以透過張力帶動可撓性封裝捲帶200沿輸送軌道172移動,以使可撓性封裝捲帶200的各個封裝單元220依序配置於承載平台110上。在本實施例中,承載平台110至少對應於配置在承載平台110上的封裝單元220的晶片接合區R1,以在後續的內引腳接合製程中對封裝單元220的晶片接合區R1提供支撐。
接著,可例如利用拾取及置放(pick and place)裝置(例如晶粒吸嘴C)自晶圓Wf拾取晶片300,並將晶片300置放於壓合頭120上,其中,拾取晶片300的方式可包括真空吸取,但並不以此為限。晶片300具有分別對應內引腳222a的多個凸塊320。舉例而言,凸塊320可包括電鍍凸塊,其材料可包括金、銅、鎳、銀或其任意組合。
在一些實施例中,壓合頭120可移動地設置於承載平台110上方。具體而言,壓合頭120的位置可對應於配置在承載平台110上的封裝單元220。壓合頭120用以接收晶片300,並在接收晶片300後,朝向承載平台110移動,並施加壓力使晶片300設置於封裝單元220的晶片接合區R1內,且晶片300上的多個凸塊320分別與封裝單元220的多個內引腳222a對應接合。
一般而言,晶片300接合內引腳222a例如是採用熱壓合方式,也就是,壓合頭120升溫至預設溫度(例如約460℃~480℃)並接收晶片300,接著,承載平台110升溫至預設接合溫度(例如約110℃~150℃),最後,壓合頭120朝承載平台110的方向施加壓力使晶片300上的凸塊320與內引腳222a對應接合。在一些實施例中,溫度控制模組140可用以調整承載平台110的溫度至接合溫度。在一實施例中,溫度控制模組140可內置於例如承載平台110。又,在溫度控制模組140中可包括加熱器等溫度調整裝置。如此配置,便可藉由溫度控制模組140將承載平台110加熱升溫至預定的接合溫度,以進行內引腳接合。
圖4是依照本發明的一實施例的封裝單元的晶片接合區的示意圖。圖5是依照本發明的一實施例的內引腳接合裝置的影像擷取模組所擷取的影像的示意圖。應說明的是,圖4中的防銲層是採用透視繪法呈現,以更清楚呈現其下方的結構。請參照圖2、圖4及圖5,在一些實施例中,影像擷取模組130可移動地設置於承載平台110上方,並用以擷取配置在承載平台110上的封裝單元220的晶片接合區R1的影像IM。具體而言,在使用壓合頭120將晶片300設置於晶片接合區R1內之前,影像擷取模組130可先移動至承載平台110上方,以擷取封裝單元220的晶片接合區R1的影像IM。影像擷取模組130可例如對晶片接合區R1中的一或多個區域(例如圖4所示的定位框A1及A2)擷取影像。在本實施例中,擷取影像的區域可例如位於晶片接合區R1的一個對角線上的二個角落,換句話說,影像擷取模組130所擷取的影像IM可如圖4所示包括位於晶片接合區R1的一個對角線上的二個角落的定位框A1及A2。當然,本實施例僅用以舉例說明,本揭露並不限制擷取影像的區域的位置及數量。此外,影像擷取模組130所擷取的影像IM(例如定位框A1及A2)例如可作為內引腳接合製程中對位時之參考依據。
在一實施例中,內引腳接合裝置100的影像擷取模組130可具有多個影像擷取裝置,其可例如分別設置於對應晶片接合區R1的一個對角線上的二個角落,以同時擷取如圖5所示的兩個定位框A1及A2的影像IM。當然,在其他實施例中,影像擷取模組130也可具有一個影像擷取裝置,其可自由移動於二個定位框A1及A2之間,以分別擷取如圖5所示的兩個定位框A1及A2的影像IM。當然,本實施例僅用以舉例說明,影像擷取模組130可依實際需求擷取晶片接合區R1中任何位置的一或多個影像。
具體而言,在本實施例中,封裝單元220的晶片接合區R1對應晶片300而具有二個相對的長邊與二個相對的短邊。封裝單元220的多個內引腳222a可包括沿著二個長邊相鄰排列的多個長邊內引腳222a1與沿著二個短邊相鄰排列的多個短邊內引腳222a2。
在本實施例中,影像擷取模組130所擷取的影像IM中的各個定位框A1、A2內可包括M個長邊內引腳222a1,且各個定位框A1、A2的一個邊緣位於第M個長邊內引腳222a1與第M+1個長邊內引腳222a1之間,其中M大於1。此外,各個定位框A1、A2內還可包括N個短邊內引腳222a2,且各個定位框A1、A2的另一邊緣位於第N個短邊內引腳222a2與第N+1個短邊內引腳222a2之間,其中N大於1。換言之,各個定位框A1、A2內可包括至少2個長邊內引腳222a1及至少2個短邊內引腳222a2。舉例來說,如圖5所示,在本實施例中,各個定位框A1、A2內分別包括6個長邊內引腳222a1與2個短邊內引腳222a2,也就是M等於6,N等於2。而各個定位框A1、A2的一個邊緣(即平行於長邊內引腳222a1的邊緣)位於第6個長邊內引腳222a1與第7個(即第6+1個)長邊內引腳222a1之間,各個定位框A1、A2的另一邊緣(即平行於短邊內引腳222a2的邊緣)位於第2個短邊內引腳222a2與第3個(即第2+1個)短邊內引腳222a2之間。換句話說,各個定位框A1、A2內限制只會包括6個長邊內引腳222a1與2個短邊內引腳222a2。值得一提的是,定位框A1內所包括的長邊內引腳222a1與短邊內引腳222a2的數量與定位框A2內所包括的長邊內引腳222a1與短邊內引腳222a2的數量可以相同或不相同,本發明對此不加以限制。
請同時參照圖1、圖4及圖5,在一實施例中,多個長邊內引腳222a1在平行於晶片接合區R1的二個長邊的方向上具有總間距L,也就是位於最外側的兩個長邊內引腳222a1(如圖4中的方框Y1及方框Y2所框選的兩個長邊內引腳222a1)在平行於二個長邊的方向上的距離。在一些實施例中,處理器150耦接影像擷取模組130,以依據影像擷取模組130所擷取的影像IM取得相應於此總間距L的參考距離Lr。在一實施例中,參考距離Lr為二個定位框A1、A2的中心點C1、C2在平行於二個長邊的方向上的距離。舉例而言,在本實施例中,處理器150依據影像擷取模組130於定位框A1及A2所擷取的影像IM(如圖5所示)取得二個定位框A1、A2分別的中心點C1、C2,處理器150便可據此計算出中心點C1、C2在平行於長邊的方向上的距離,以獲得參考距離Lr。由於各個定位框A1、A2內限制只會包括M個長邊內引腳222a1與N個短邊內引腳222a2,且各個定位框A1、A2設定為固定尺寸,當封裝單元220的多個長邊內引腳222a1向兩側外擴偏移(即總間距L較大)時,影像擷取模組130所擷取到的定位框A1、A2也會分別向兩側移動,此時,處理器150依據定位框A1、A2的影像IM取得的參考距離Lr也會較大。相反地,當封裝單元220的多個長邊內引腳222a1向中央內縮偏移(即總間距L較小)時,定位框A1、A2也會分別向中央移動,此時,取得的參考距離Lr也會較小。當然,本實施例用以取得相應於長邊內引腳222a1的總間距L的參考距離Lr的方式僅用以舉例說明,本揭露並不限制取得相應於總間距L的參考距離Lr的方式。在其他實施例中,處理器150也可直接取得總間距L,並以此總間距L進行後續的計算。
圖6是依照本發明的一實施例的內引腳接合方法對於多個封裝單元所計算出的內引腳的參考距離與承載平台的接合溫度的關係示意圖。請參照圖1及圖6,圖6中的多個黑點分別代表處理器150所計算出的多個封裝單元220的長邊內引腳222a1的多個參考距離Lrn,其中n為大於零的正整數,例如n = 1, 2, 3, 4, …(以此類推)。處理器150可據以計算各個參考距離Lrn與這些封裝單元220的長邊內引腳222a1的參考距離Lrn的標準距離Lr0之間的差值Dn(即Dn = Lrn-Lr0)。具體而言,在本實施例中,內引腳接合裝置100更可具有儲存電路180,其可用以儲存封裝單元220及/或晶片300的標準(預設)尺寸資訊,例如,這些封裝單元220的長邊內引腳222a1的參考距離Lrn的標準距離Lr0,也就是二個定位框A1、A2的中心點C1、C2在平行於長邊的方向上的標準距離。如此,處理器150耦接儲存電路180以讀取這些封裝單元220的長邊內引腳222a1的標準距離Lr0,並將其與所計算得到的各個封裝單元220的參考距離Lrn進行比對,以得到兩者的差值Dn。
在一實施例中,當計算出的參考距離Lrn與標準距離Lr0之間的差值Dn的絕對值小於或等於預設差值D0時,代表此封裝單元220的長邊內引腳222a1的參考距離Lrn與標準距離Lr0的差異尚在容許範圍內,耦接處理器150的控制器160便可據以控制溫度控制模組140將承載平台110的接合溫度Tn控制為預設溫度值T0。在本實施例中,此預設溫度值T0也可儲存於儲存電路180。舉例來說,如圖6的方框P1的實施例所示,計算出的長邊內引腳222a1的參考距離Lr1與標準距離Lr0之間的差值D1的絕對值小於預設差值D0,也就是,參考距離Lr1落在容許範圍內(即參考距離上限UL與參考距離下限LL之間)。因此,承載平台110的接合溫度T1控制在預設溫度值T0。
在一實施例中,當上述差值Dn的絕對值大於預設差值D0時,代表此封裝單元220的長邊內引腳222a1的參考距離Lrn與標準距離Lr0的差異已超出容許範圍(即高於參考距離上限UL或低於參考距離下限LL)。此時,處理器150可依據此差值Dn計算出溫度補償值Tcn,控制器160便可據以控制溫度控制模組140將承載平台110的接合溫度Tn設定為預設溫度值T0與溫度補償值Tcn的和。舉例來說,如圖6的方框P2的實施例所示,當上述差值D2的絕對值大於預設差值D0且此差值D2為負值時,代表此封裝單元220的長邊內引腳222a1的參考距離Lr2小於標準距離Lr0,且兩者之間的差異已超出容許範圍,也就是參考距離Lr2低於可容許的參考距離下限LL。此情況下,若仍將承載平台110的接合溫度控制在預設溫度值T0,有可能導致長邊內引腳222a1接合於對應的凸塊320的位置較預定接合位置內縮偏移(即向晶片300的中央偏移)。因此,處理器150會依據此差值D2計算出一正值的溫度補償值Tc2,也就是將承載平台110的接合溫度T2(預設溫度值T0與溫度補償值Tc2的和)調整為高於預設溫度值T0。藉由調高承載平台110的接合溫度T2,使得可撓性基材221因熱膨脹產生的伸展量變大,以補償可撓性基材221上的長邊內引腳222a1原本過小的參考距離Lr2(相應於長邊內引腳222a1的總間距L)。
相反地,如圖6的方框P3的實施例所示,當上述差值D3的絕對值大於預設差值D0且此差值D3為正值時,代表此封裝單元220的長邊內引腳222a1的參考距離Lr3大於標準距離Lr0,且兩者之間的差異已超出容許範圍,也就是參考距離Lr3高於可容許的參考距離上限UL。此情況下,若仍將承載平台110的接合溫度控制在預設溫度值T0,有可能導致長邊內引腳222a1接合於對應的凸塊320的位置較預定接合位置外擴偏移(即向晶片300的兩側偏移)。因此,處理器150會依據此差值D3計算出一負值的溫度補償值Tc3,也就是將承載平台110的接合溫度T3(預設溫度值T0與溫度補償值Tc3的和)調整為低於預設溫度值T0。藉由調低承載平台110的接合溫度T3,使得可撓性基材221因熱膨脹產生的伸展量變小,以補償可撓性基材221上的長邊內引腳222a1原本過大的參考距離Lr3(相應於長邊內引腳222a1的總間距L)。
在處理器150依據上述方法得到承載平台110的接合溫度Tn並調整承載平台110的溫度至所得到的接合溫度Tn後,耦接處理器150的控制器160便可控制壓合頭120朝承載平台110移動,並施予壓合頭120壓力使晶片300設置於封裝單元220的晶片接合區R1內,且晶片300的凸塊320與封裝單元220的內引腳222a對應接合。
圖7是圖6中的三種不同情境的內引腳的參考距離、承載平台的接合溫度以及內引腳的偏移量的曲線示意圖。具體而言,圖7是對應圖6的方框P1、P2及P3的實施例的三種不同情境的示意圖。舉例來說,請參照圖7,對於長邊內引腳222a1的參考距離Lr1落在容許範圍內(方框P1)、長邊內引腳222a1的參考距離Lr2小於可容許的參考距離下限LL(方框P2)以及長邊內引腳222a1的參考距離Lr3大於可容許的參考距離上限UL(方框P3)的三個實施例,分別將承載平台110的接合溫度T1控制在預設溫度值T0、接合溫度T2調整為高於預設溫度值T0以及接合溫度T3調整為低於預設溫度值T0,如此情況下,三個實施例的內引腳222a接合凸塊320後所量測到的長邊內引腳222a1的接合位置可具有較一致的偏移量S0,其中偏移量S0可為長邊內引腳222a1的一容許偏移量範圍。因此,本揭露的內引腳接合裝置100及接合方法可確保晶片300在與長邊內引腳222a1的參考距離Lrn(相應於長邊內引腳222a1的總間距L)具有差異的多個封裝單元220接合時,其內引腳222a(特別是長邊內引腳222a1)在接合凸塊320後的偏移量可維持在容許範圍內,不會因內引腳222a外擴偏移或內縮偏移而影響內引腳接合的良率,以維持較為一致且穩定的內引腳接合品質。
請再參照圖6,當處理器150在根據上述差值Dn對承載平台110的接合溫度Tn進行補償(即接合溫度調整為高於或低於預設溫度值T0),並以壓合頭120使晶片300的凸塊320與內引腳222a對應接合後,處理器150會將承載平台110的接合溫度Tn調整回預設溫度值T0,再接著進行下一個封裝單元220的內引腳接合。然而,在一些實施例中,當針對連續X個封裝單元220分別調整承載平台110的接合溫度Tn至預設溫度值T0與溫度補償值Tcn的和時,特別是連續X個封裝單元220的溫度補償值Tcn皆為正值(即接合溫度皆調整為高於預設溫度值T0)或者皆為負值(即接合溫度皆調整為低於預設溫度值T0)時,處理器150即根據這些連續X個封裝單元220的接合溫度Tn計算並更改預設溫度值,例如是將預設溫度值更改為這些連續X個封裝單元220的接合溫度Tn的平均值。在一實施例中,X可例如大於或等於3。之後,再以這個更改後的預設溫度值T0’繼續進行後續的封裝單元220的內引腳接合。舉例來說,如圖6的方框P4的實施例所示,方框P4中,連續三個封裝單元220的長邊內引腳222a1的參考距離Lr4-1、Lr4-2、Lr4-3與標準距離Lr0之間的差值D4-1、D4-2、D4-3的絕對值皆大於預設差值D0且這些差值D4-1、D4-2、D4-3皆為正值,也就是連續三個封裝單元220的長邊內引腳222a1的參考距離Lr4-1、Lr4-2、Lr4-3皆大於可容許的參考距離上限UL,如此,處理器150便會連續三次地依據這些差值D4-1、D4-2、D4-3的大小計算出皆為負值的溫度補償值Tc4-1、Tc4-2、Tc4-3,而溫度控制模組140也會連續三次地將承載平台110的溫度調整為小於溫度預設值T0的接合溫度T4-1、T4-2、T4-3(預設溫度值T0與溫度補償值Tc4-1、Tc4-2、Tc4-3的和)。前兩次調降承載平台110的溫度至接合溫度T4-1、T4-2時,處理器150分別在完成內引腳接合製程後會將承載平台110的接合溫度Tn調整回預設溫度值T0,再接著進行下一個封裝單元220的內引腳接合。然而,在第三次調降承載平台110的溫度至接合溫度T4-3並完成內引腳接合製程後,後續的封裝單元220將被認定其長邊內引腳222a1的參考距離Lrn(相應於長邊內引腳的總間距L)皆發生相同方向的變異,也就是長邊內引腳222a1的參考距離Lrn皆大於可容許的參考距離上限UL。因此,處理器150即根據這三個封裝單元220的接合溫度T4-1、T4-2、T4-3將原本的預設溫度值T0更改為這三個封裝單元220的接合溫度T4-1、T4-2、T4-3的平均值。之後,處理器150即以這個更改後的預設溫度值T0’進行後續的封裝單元220的內引腳接合。
綜上所述,本揭露的內引腳接合裝置及接合方法會依據封裝單元的長邊內引腳的總間距(相應於長邊內引腳的參考距離)來據以調整承載平台的接合溫度,如此配置,可確保晶片分別與長邊內引腳的總間距(相應於長邊內引腳的參考距離)具有差異的多個封裝單元接合時,各個封裝單元的內引腳與晶片的凸塊的接合位置的偏移量可維持在容許範圍內,不會因內引腳外擴偏移或內縮偏移而影響內引腳接合的良率。因此,本揭露的內引腳接合裝置及接合方法可使得整卷的可撓性封裝捲帶的多個封裝單元維持一致且穩定的內引腳接合品質,以提升整體製造良率。
12:長邊內引腳
20:晶片
22:凸塊
100:內引腳接合裝置
110:承載平台
120:壓合頭
130:影像擷取模組
140:溫度控制模組
150:處理器
160:控制器
170:輸送裝置
172:輸送軌道
174、176:捲帶轉盤
180:儲存電路
200:可撓性封裝捲帶
220:封裝單元
221:可撓性基材
222:線路
222a:內引腳
222a1:長邊內引腳
222a2:短邊內引腳
223:防銲層
300:晶片
320:凸塊
A1、A2:定位框
C:晶粒吸嘴
C1、C2:中心點
D1、D2、D3、D4-1、D4-2、D4-3:差值
D0:預設差值
L、L1、L2、L3:總間距
Lr、Lr1、Lr2、Lr3、Lr4-1、Lr4-2、Lr4-3:參考距離
Lr0:標準距離
IM:影像
P1、P2、P3、P4:方框
R1:晶片接合區
S0:偏移量
T1、T2、T3、T4-1、T4-2、T4-3:接合溫度
T0、T0’:預設溫度值
Tc2、Tc3、Tc4-1、Tc4-2、Tc4-3:溫度補償值
Y1、Y2:方框
UL:參考距離上限
LL:參考距離下限
Wf:晶圓
圖1是依照本發明的一實施例的一種內引腳接合裝置的示意圖。
圖2是依照本發明的一實施例的一種內引腳接合裝置的局部示意圖。
圖3是依照本發明的一實施例的晶片接合內引腳的剖面示意圖。
圖4是依照本發明的一實施例的封裝單元的晶片接合區的示意圖。
圖5是依照本發明的一實施例的內引腳接合裝置的影像擷取模組所擷取的影像的示意圖。
圖6是依照本發明的一實施例的內引腳接合方法對於多個封裝單元所計算出的內引腳的參考距離與承載平台的接合溫度的關係示意圖。
圖7是圖6中的三種不同情境的內引腳的參考距離、承載平台的接合溫度以及內引腳的偏移量的曲線示意圖。
圖8是依照習知技術的內引腳接合方法的三種不同情境的內引腳接合示意圖。
D1、D2、D3、D4-1、D4-2、D4-3:差值
D0:預設差值
Lr1、Lr2、Lr3、Lr4-1、Lr4-2、Lr4-3:參考距離
Lr0:標準距離
P1、P2、P3、P4:方框
T1、T2、T3、T4-1、T4-2、T4-3:接合溫度
T0、T0’:預設溫度值
Tc2、Tc3、Tc4-1、Tc4-2、Tc4-3:溫度補償值
UL:參考距離上限
LL:參考距離下限
Claims (13)
- 一種內引腳接合裝置,包括: 一承載平台,用以承載一可撓性封裝捲帶,其中該可撓性封裝捲帶具有多個封裝單元,各該封裝單元具有一晶片接合區及位於該晶片接合區內的多個內引腳,該多個內引腳包括沿著該晶片接合區的相對二個長邊排列的多個長邊內引腳且該多個長邊內引腳在平行於該二個長邊的方向上具有一總間距,各該封裝單元依序配置於該承載平台上,且該承載平台至少對應於配置在該承載平台上的該封裝單元的該晶片接合區; 一壓合頭,用以接收一晶片且移動地設置於該承載平台上方並對應於配置在該承載平台上的該封裝單元,該壓合頭用以朝該承載平台移動並施加一壓力使該晶片設置於該封裝單元的該晶片接合區內,且該晶片上的多個凸塊與該多個內引腳對應接合; 一溫度控制模組,用以調整該承載平台的溫度至一接合溫度; 一影像擷取模組,可移動地設置於該承載平台上方,並用以擷取配置在該承載平台上的該封裝單元的該晶片接合區的一影像;以及 一處理器,耦接該影像擷取模組,用以依據該影像取得相應於該總間距的一參考距離,並計算該參考距離與一標準距離之間的一差值,依據該差值判斷該承載平台的該接合溫度並計算一溫度補償值,其中當該差值的絕對值小於或等於一預設差值時,該接合溫度為一預設溫度值,當該差值的絕對值大於該預設差值時,該接合溫度為該預設溫度值與該溫度補償值的和。
- 如請求項1所述的內引腳接合裝置,其中該總間距為最外側的兩個該長邊內引腳在平行於該二個長邊的方向上的距離。
- 如請求項1所述的內引腳接合裝置,其中當該差值的絕對值大於該預設差值且該差值為正值時,該溫度補償值為負值,且當該差值的絕對值大於該預設差值且該差值為負值時,該溫度補償值為正值。
- 如請求項1所述的內引腳接合裝置,其中該影像包括位於該晶片接合區的一對角線上的二個角落的二個定位框,該參考距離為該二個定位框的中心點在平行於該二個長邊的方向上的距離。
- 如請求項4所述的內引腳接合裝置,其中各該定位框內包括M個該些長邊內引腳,各該定位框的一邊緣位於第M個該長邊內引腳與第M+1個該長邊內引腳之間,其中M大於1。
- 如請求項5所述的內引腳接合裝置,其中該晶片接合區還具有相對的二個短邊且該多個內引腳還包括沿著該二個短邊排列的多個短邊內引腳,各該定位框內還包括N個該些短邊內引腳,各該定位框的另一邊緣位於第N個該短邊內引腳與第N+1個該短邊內引腳之間,其中N大於1。
- 一種內引腳接合方法,包括: 傳輸具有多個封裝單元的一可撓性封裝捲帶,使各該封裝單元依序配置於一承載平台上,其中各該封裝單元具有一晶片接合區及位於該晶片接合區內的多個內引腳,該多個內引腳包括沿著該晶片接合區的相對二個長邊排列的多個長邊內引腳且該多個長邊內引腳在平行於該二個長邊的方向上具有一總間距,該承載平台至少對應於配置在該承載平台上的該封裝單元的該晶片接合區; 拾取一晶片放置於一壓合頭,該晶片具有多個凸塊; 擷取配置在該承載平台上的該封裝單元的該晶片接合區的一影像; 依據該影像取得相應於該總間距的一參考距離; 計算該參考距離與一標準距離之間的一差值; 根據該差值判斷該承載平台的一接合溫度並計算一溫度補償值,其中當該差值的絕對值小於或等於一預設差值時,該接合溫度為一預設溫度值,當該差值的絕對值大於該預設差值時,該接合溫度為該預設溫度值與該溫度補償值的和; 調整該承載平台的溫度至該接合溫度;以及 施予該壓合頭一壓力使該晶片設置於配置在該承載平台上的該封裝單元的該晶片接合區內,且該晶片的該多個凸塊與該多個內引腳對應接合。
- 如請求項7所述的內引腳接合方法,其中該總間距為最外側的兩個該長邊內引腳在平行於該二個長邊的方向上的距離。
- 如請求項7所述的內引腳接合方法,其中當該差值的絕對值大於該預設差值且該差值為正值時,該溫度補償值為負值,且當該差值的絕對值大於該預設差值且該差值為負值時,該溫度補償值為正值。
- 如請求項7所述的內引腳接合方法,其中該影像包括位於該晶片接合區的一對角線上的二個角落的二個定位框,該參考距離為該二個定位框的中心點在平行於該二個長邊的方向上的距離。
- 如請求項10所述的內引腳接合方法,其中各該定位框內包括M個該些長邊內引腳,各該定位框的一邊緣位於第M個該長邊內引腳與第M+1個該長邊內引腳之間,其中M大於1。
- 如請求項11所述的內引腳接合方法,其中該晶片接合區還具有相對的二個短邊且該多個內引腳還包括沿著該二個短邊排列的多個短邊內引腳,各該定位框內還包括N個該些短邊內引腳,各該定位框的另一邊緣位於第N個該短邊內引腳與第N+1個該短邊內引腳之間,其中N大於1。
- 如請求項7所述的內引腳接合方法,其中當針對連續X個該些封裝單元分別調整該承載平台的該接合溫度至該預設溫度值與該溫度補償值的和時,將該預設溫度值更改為連續X個該些封裝單元的該些接合溫度的平均值,其中X大於或等於3。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111113753A TWI810887B (zh) | 2022-04-12 | 2022-04-12 | 內引腳接合裝置及內引腳接合方法 |
CN202210779819.7A CN116960011A (zh) | 2022-04-12 | 2022-07-04 | 内引线接合设备及内引线接合方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111113753A TWI810887B (zh) | 2022-04-12 | 2022-04-12 | 內引腳接合裝置及內引腳接合方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI810887B true TWI810887B (zh) | 2023-08-01 |
TW202341312A TW202341312A (zh) | 2023-10-16 |
Family
ID=88446625
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111113753A TWI810887B (zh) | 2022-04-12 | 2022-04-12 | 內引腳接合裝置及內引腳接合方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN116960011A (zh) |
TW (1) | TWI810887B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6391686B1 (en) * | 1999-06-14 | 2002-05-21 | Seiko Epson Corporation | Adhesive material applying method and apparatus, interconnect substrate, semiconductor device and manufacturing method thereof, circuit board and electronic instrument |
TW200642023A (en) * | 2005-05-20 | 2006-12-01 | Athlete Fa Corp | Bonding apparatus of electronic parts |
TW200937560A (en) * | 2007-12-04 | 2009-09-01 | Panasonic Corp | Apparatus and method for component pressure bonding |
TW201105191A (en) * | 2009-05-27 | 2011-02-01 | Hitachi High Tech Corp | Electronic component mounter |
TW201543585A (zh) * | 2014-05-09 | 2015-11-16 | Dongbu Hitek Co Ltd | 半導體器件之封裝方法與實施該方法之設備 |
-
2022
- 2022-04-12 TW TW111113753A patent/TWI810887B/zh active
- 2022-07-04 CN CN202210779819.7A patent/CN116960011A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6391686B1 (en) * | 1999-06-14 | 2002-05-21 | Seiko Epson Corporation | Adhesive material applying method and apparatus, interconnect substrate, semiconductor device and manufacturing method thereof, circuit board and electronic instrument |
TW200642023A (en) * | 2005-05-20 | 2006-12-01 | Athlete Fa Corp | Bonding apparatus of electronic parts |
TW200937560A (en) * | 2007-12-04 | 2009-09-01 | Panasonic Corp | Apparatus and method for component pressure bonding |
TW201105191A (en) * | 2009-05-27 | 2011-02-01 | Hitachi High Tech Corp | Electronic component mounter |
TW201543585A (zh) * | 2014-05-09 | 2015-11-16 | Dongbu Hitek Co Ltd | 半導體器件之封裝方法與實施該方法之設備 |
Also Published As
Publication number | Publication date |
---|---|
TW202341312A (zh) | 2023-10-16 |
CN116960011A (zh) | 2023-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20220122938A1 (en) | Packaged microelectronic devices having stacked interconnect elements and methods for manufacturing the same | |
US10431556B2 (en) | Semiconductor device including semiconductor chips mounted over both surfaces of substrate | |
US20110057327A1 (en) | Semiconductor device and method of manufacturing the same | |
JP7045891B2 (ja) | 半導体製造方法、半導体製造装置及び半導体装置 | |
JP2016533640A (ja) | スタック化されたダイの位置を制御するための技術 | |
JP2005026648A (ja) | 実装基板の製造方法 | |
TWI810887B (zh) | 內引腳接合裝置及內引腳接合方法 | |
JP4650269B2 (ja) | 積層型半導体装置の製造方法 | |
TWI833196B (zh) | 內引腳接合裝置及內引腳接合方法 | |
JP7285162B2 (ja) | ダイボンディング装置および半導体装置の製造方法 | |
TWI796166B (zh) | 散熱貼片貼合設備及散熱貼片貼合方法 | |
JP4702237B2 (ja) | 電子部品搭載装置および電子部品実装方法 | |
JP2006032987A (ja) | ボンディング装置および半導体集積回路装置の製造方法 | |
JP5170123B2 (ja) | 積層型半導体装置及びその製造方法 | |
JP2002353262A (ja) | 導電性ボールの搭載装置および搭載方法 | |
JP3759703B2 (ja) | Cofフィルムを用いた半導体装置及びその製造方法 | |
US20050253234A1 (en) | Semiconductor package and method of fabricating the same | |
JP2001127496A (ja) | 半導体装置の実装方法 | |
JP2003068793A (ja) | 半導体装置及びその製造方法 | |
JP2002252251A (ja) | 半導体チップの実装装置及び実装方法 | |
TW202236445A (zh) | 半導體封裝方法、半導體元件以及包含其的電子設備 | |
JP4364187B2 (ja) | 半導体集積回路装置の製造方法 | |
JP2797900B2 (ja) | 突起電極を有する半導体素子の実装方法 | |
JPH04302200A (ja) | 部品実装装置 | |
JPH0536753A (ja) | フイルムキヤリア半導体装置 |