TWI783283B - 具有虛設通道結構的三維記憶體元件及其形成方法 - Google Patents

具有虛設通道結構的三維記憶體元件及其形成方法 Download PDF

Info

Publication number
TWI783283B
TWI783283B TW109137070A TW109137070A TWI783283B TW I783283 B TWI783283 B TW I783283B TW 109137070 A TW109137070 A TW 109137070A TW 109137070 A TW109137070 A TW 109137070A TW I783283 B TWI783283 B TW I783283B
Authority
TW
Taiwan
Prior art keywords
layer
forming
oxide layer
sacrificial layer
dummy
Prior art date
Application number
TW109137070A
Other languages
English (en)
Other versions
TW202211451A (zh
Inventor
吳建中
耿靜靜
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Publication of TW202211451A publication Critical patent/TW202211451A/zh
Application granted granted Critical
Publication of TWI783283B publication Critical patent/TWI783283B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02255Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by thermal treatment

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

提供了三維(3D)記憶體元件和用於形成3D記憶體元件的方法。在一個示例中,3D記憶體元件包括基底和在基底上包括交錯的導電層和介電質層的儲存堆疊層。儲存堆疊層包括核心結構和階梯結構。階梯結構在儲存堆疊層的一側上。3D記憶體元件還包括垂直地延伸穿過階梯結構的虛設通道結構。虛設通道結構包括沿虛設通道結構的垂直側的多個區段。多個區段分別與階梯結構中的交錯的導電層透過介面接合。多個區段中的至少一個包括在多個區段中的至少一個與對應的導電層之間的介面處的非平坦表面。

Description

具有虛設通道結構的三維記憶體元件及其形成方法
本揭露的實施例涉及三維(3D)記憶體元件及其製造方法。
透過改進製程技術、電路設計、程式設計演算法、和製造製程將平面儲存單元縮放到更小的尺寸。然而,隨著儲存單元的特徵尺寸接近下限,平面製程和製造技術變得具有挑戰性且成本高昂。結果,平面儲存單元的儲存密度接近上限。
3D儲存架構可以解決平面儲存單元中的密度限制。3D儲存架構包括儲存陣列和用於控制往返於儲存陣列的訊號的周邊元件。
本文公開了3D記憶體元件及其形成方法的實施例。
在一個示例中,提供了3D記憶體元件。3D記憶體元件包括基底和在基底上包括交錯的導電層和介電質層的儲存堆疊層。儲存堆疊層包括核心結構和階梯結構。階梯結構在儲存堆疊層的一側上。3D記憶體元件還包括垂直地延伸穿過階梯結構的虛設通道結構。虛設通道結構包括沿著虛設通道結構的垂直側的多個區段。多個區段分別與階梯結構中的交錯導電層透過介面接合。多個區段中的至少一個包括在多個區段中的至少一個與對應的導電層之間的介面處的非平坦表面。
在另一示例中,提供了用於形成3D記憶體元件的方法。該方法包括在基底上形成包括交錯的犧牲層和介電質層的介電質堆疊層。該方法還包括在 介電質堆疊層的至少一側上形成階梯結構。該方法還包括形成垂直地延伸穿過階梯結構的虛設通道孔。該方法還包括在虛設通道孔中形成第一氧化物層。第一氧化物層覆蓋虛設通道孔的垂直表面的至少一部分。在形成第一氧化物層之後,該方法包括形成填充虛設通道孔的第二氧化物層。另外,該方法包括透過用導電層替換階梯結構中的犧牲層來在階梯結構中形成交錯的導電層和介電質層。
在又一示例中,提供了用於形成3D記憶體元件的方法。該方法包括在基底上形成包括交錯的犧牲層和介電質層的介電質堆疊層。該方法還包括在介電質堆疊層的至少一側上形成階梯結構。該方法還包括形成垂直地延伸穿過階梯結構的虛設通道孔。該方法還包括在虛設通道孔中形成虛設通道結構。形成虛設通道結構包括氧化由虛設通道孔暴露的至少一個犧牲層的至少一部分。另外,該方法包括透過用導電層替換階梯結構中的犧牲層來在階梯結構中形成交錯的導電層和介電質層。
100:3D記憶體元件
110:基底
120:內部區域
123:儲存堆疊層
125:核心結構
126:儲存串
130:外部區域/階梯區域
133,233:階梯結構
136:虛設通道結構
142:區段
146:非平坦表面
222,232:犧牲層
223:介電質堆疊層
236:第一氧化物層
238:第二氧化物層
242:部分
243:剩餘部分
246:介面
300,400:方法
310,320,330,340,332,340A,340B,340C,350,360,410,420,430,440,450,432,440A,440B:步驟
610,226:虛設通道孔
620:氧化物
630:犧牲材料
640:導電材料
710,124,134,510:介電質層
720,122,132,144,520:導電層
d:長度
x,y,z:方向
併入本文並形成說明書的一部分的圖式示出了本揭露的實施例,並且圖式與說明書一起進一步用於解釋本揭露的原理並且使相關領域中的技術人員能夠製作和使用本揭露。
圖1示出了根據本揭露的一些實施例的3D記憶體元件的截面圖。
圖2A-圖2D示出了根據本揭露的一些實施例的用於形成3D記憶體元件的虛設通道結構的示例性製造製程。
圖3A-圖3D示出了根據本揭露的一些實施例的用於形成3D記憶體元件的示例性方法的流程圖。
圖4A-圖4C示出了根據本揭露的一些實施例的用於形成3D記憶體元件的另 一示例性方法的流程圖。
圖5示出了根據本揭露的一些實施例的具有改進的虛設通道結構的階梯結構的電子顯微鏡(EM)圖像。
圖6A-圖6C示出了用於形成虛設通道結構的常規製造製程。
圖7示出了坍塌階梯結構的EM圖像。
將參考圖式描述本揭露的實施例。
儘管討論了具體的構造和佈置,但是應當理解,這樣做僅僅是出於說明的目的。相關領域中的技術人員將認識到,在不脫離本揭露的精神和範圍的情況下,可以使用其他構造和佈置。對於相關領域中的技術人員將顯而易見的是,本揭露也可以用於各種其他應用。
注意,說明書中對“一個實施例”、“實施例”、“示例性實施例”、“一些實施例”等的引用指示所描述的實施例可以包括特定的特徵、結構或特性,但是每個實施例可以不一定包括該特定的特徵、結構或特性。此外,這種短語不一定是指相同的實施例。此外,當結合實施例描述特定的特徵、結構或特性時,無論是否明確描述,結合其他實施例實現這種特徵、結構或特性將在相關領域中的技術人員的知識範圍內。
通常,可以至少部分地根據上下文中的使用來理解術語。例如,至少部分地取決於上下文,如本文所使用的術語“一個或多個”可以用於以單數意義描述任何特徵、結構或特性,或者可以用於以複數意義描述特徵、結構或特性的組合。類似地,至少部分地取決於上下文,諸如“一個”或“所述”的術語可以同樣被理解為傳達單數用法或傳達複數用法。此外,同樣至少部分地取決於上下文,術語“基於”可以被理解為不一定旨在傳達排他的一組因素,並且可以代替地允許存在不一定明確描述的附加因素。
應容易理解的是,在本揭露中“上”、“上方”和“之上”的含義應該以最廣義的方式來解釋,使得“上”不僅意味著“直接在某物上”,而且還包括“在某物上”並且其間具有中間特徵或層的含義,並且“上方”或“之上”不僅意味著在某物“上方”或“之上”的含義,而且還可以包括在某物“上方”或“之上”並且其間沒有中間特徵或層(即,直接在某物上)的含義。
此外,為了便於描述,在本文中可以使用諸如“之下”、“下方”、“下部”、“上方”、“上部”等空間相對術語,以描述一個元件或特徵與另一個(或多個)元件或(一個或多個)特徵的如圖中所示的關係。空間相對術語還旨在涵蓋除了圖中描繪的方向之外的在元件使用或操作中的不同方向。裝置可以以其他方式定向(旋轉90度或以其他方向),並且本文所使用的空間相對描述詞可以以類似方式被相應地解釋。
如本文所用,術語“基底”是指在其上添加後續材料層的材料。基底本身可以被圖案化。添加在基底頂部上的材料可以被圖案化,或也可以保持不被圖案化。此外,基底可以包括各種各樣的半導體材料,例如矽、鍺、砷化鎵、磷化銦等。替代性地,基底可以由諸如玻璃、塑膠、或藍寶石晶圓等非導電材料製成。
如本文所用,術語“層”是指包括具有厚度的區域的材料部分。層可以在整個下層結構或上覆結構之上延伸,或者可以具有小於下層結構或上覆結構的範圍。此外,層可以是均質或不均質連續結構的區域,所述區域具有的厚度小於連續結構的厚度。例如,層可以位於在連續結構的頂表面與底表面之間或在連續結構的頂表面與底表面處的任何一對水平平面之間。層可以水平地、垂直地和/或沿著錐形表面延伸。基底可以是一層,可以在其中包括一個或多個層,和/或可以在其上、其上方和/或其下方具有一個或多個層。層可以包括多個層。例如,互連層可以包括一個或多個導體和接觸層(其中形成互連線和/或過 孔觸點)以及一個或多個介電質層。
如本文所使用的,術語“標稱的/標稱地”指的是在產品或製程的設計階段期間設置的用於部件或製程步驟的特性或參數的期望值或目標值,以及高於和/或低於期望值的值的範圍。值的範圍可以歸因於製造製程或公差的微小變化。如本文所使用的,術語“約”指示可以基於與主題半導體元件相關聯的特定技術節點而變化的給定量的值。基於特定的技術節點,術語“約”可以指示在例如值的10%-30%(例如,該值的±10%、±20%或±30%)內變化的給定量的值。
如本文所使用的,術語“3D記憶體元件”是指在橫向方向的基底上具有垂直方向的儲存單元電晶體串(本文稱為“儲存串”,例如NAND儲存串)的半導體元件,其使得儲存串相對於基底在垂直方向上延伸。如本文所使用的,術語“垂直的/垂直地”意味著標稱地垂直於基底的橫向表面。
在3D記憶體製造製程中,可以在3D記憶體元件的階梯結構中使用虛設通道結構(例如,透過用介電質材料填充虛設通道孔而形成)以增強結構穩定性。填充虛設通道孔的常規方法(其示例在圖6A-圖6C中示出)包括使用具有相對低的溫度(例如,小於約650攝氏度)的沉積-蝕刻-沉積(DED)方法或化學氣相沉積(CVD)方法將氧化物620填充到虛設通道孔610中。用這些常規方法填充的氧化物620一般具有低品質並且可能不能提供足夠的結構支撐,從而在閘極替換製程中在導電材料640替換犧牲材料630之後引起階梯結構的坍塌,因為導電材料640通常比被替換的犧牲材料630重。圖7示出了由這種低品質氧化物填充方法導致的坍塌階梯結構的EM圖像。如圖7中所示,因為低品質的虛設通道結構不夠牢固以提供結構支撐,在形成導電層720(示出為黑線)之後,交錯的介電質層710(示出為白線)坍塌並且與相鄰的介電質層接觸。
根據本揭露的實施例提供了改進的3D記憶體元件及其形成方法,以解決上述問題。該改進的3D記憶體元件包括透過在用氧化物填充對應的虛設通 道孔之前執行的氧化製程而形成的虛設通道結構中的加強層。氧化製程氧化氮化物材料,該氮化物材料被添加到虛設通道孔中和/或存在於由虛設通道孔暴露的一個或多個犧牲層中。氧化製程可以生成沿著虛設通道孔的垂直側壁延伸的氧化物層,並且可以引起所生成的氧化物的膨脹,從而增強虛設通道結構的強度和穩定性,以承受隨後替換犧牲層的導電層的重量。
圖1示出了根據一些實施例的示例性3D記憶體元件的截面圖。圖2A-圖2D示出了根據一些實施例的示例性3D記憶體元件在示例性製造製程的各個階段處的截面圖。圖3A-圖3D和圖4A-圖4C示出了根據一些實施例的形成3D記憶體元件的示例性方法。圖1、圖2A-圖2D、圖3A-圖3D和圖4A-圖4C將在下面的段落中一起描述。
圖1示出了根據一些實施例的示例性3D記憶體元件100的截面圖。3D記憶體元件100可以包括儲存區域,該儲存區域包括內部區域120(也稱為“核心陣列區域”)和外部區域130(也稱為“階梯區域”)。在一些實施例中,內部區域120是儲存區域的中心區域,其中形成儲存串(例如,NAND儲存串)的陣列(為了說明的目的,在圖1中僅示出一個儲存串126),並且外部區域130是儲存區域的包圍內部區域120(包括側面和邊緣)的沒有儲存串的剩餘區域。
諸如126的儲存串可以在內部區域120中佈置成陣列。儲存串可以佈置成任何合適的圖案。取決於製造和/或設計要求,可以在內部區域120中形成任何合適數量的儲存串。
階梯區域130可以包括多個虛設通道結構(為了說明的目的,在圖1中僅示出一個虛設通道結構136),以及諸如多個階梯觸點和多個虛設源極結構(圖1中未示出)的其他結構。階梯區域130中的這些結構可以佈置成任何合適的圖案,例如,陣列。
3D記憶體元件100可以包括基底110,基底110可以包括矽(例如,單 晶矽)、矽鍺(SiGe)、砷化鎵(GaAs)、鍺(Ge)、絕緣體上矽(SOI)、絕緣體上鍺(GOI)或任何其他合適的材料。在一些實施例中,基底110可以是透過研磨、蝕刻、化學機械拋光(CMP)或其任何組合被減薄的減薄基底(例如,半導體層)。
在圖1A中包括x軸/方向、y軸/方向和z軸/方向以示出3D記憶體元件100中的部件的空間關係。基底110包括在x-y平面中橫向延伸的兩個橫向表面:在晶圓的正面上的頂表面,在頂表面上可以形成3D記憶體元件100;以及在晶圓的與正面相對的背面上的底表面。z軸垂直於x軸和y軸兩者。如本文所使用的,當半導體元件(例如3D記憶體元件100)的基底(例如,基底110)在z方向(垂直於x-y平面的垂直方向)上放置在半導體元件的最低平面中時,在z方向上相對於半導體元件的基底來確定半導體元件的一個部件(例如,層或元件)是在另一部件(例如,層或元件)“上”、“上方”還是“下方”。在整個本揭露中應用了用於描述空間關係的相同概念。
3D記憶體元件100可以是單片3D記憶體元件的一部分。術語“單片”意味著3D記憶體元件的部件(例如,周邊元件和儲存陣列元件)形成在單個基底上。對於單片3D記憶體元件,製造遇到由於周邊元件處理與儲存陣列元件處理的卷積而引起的附加限制。例如,儲存陣列元件(例如,NAND儲存串)的製造受到與已經形成或將形成在同一基底上的周邊元件相關聯的熱預算的約束。
替代性地,3D記憶體元件100可以是非單片3D記憶體元件的一部分,其中部件(例如,周邊元件和儲存陣列元件)可以單獨地形成在不同的基底上並且然後例如以面對面方式接合。在一些實施例中,儲存陣列元件基底(例如,基底110)保持為接合的非單片3D記憶體元件的基底,並且周邊元件(例如,包括用於促進3D記憶體元件100的操作的任何合適的數位、類比和/或混合訊號周邊電路,例如頁緩衝器、解碼器和鎖存器,未示出)被翻轉並且向下面向儲 存陣列元件(例如,NAND儲存串)以用於混合接合。應當理解,在一些實施例中,儲存陣列元件基底(例如,基底110)被翻轉並且向下面向周邊元件(未示出)以用於混合接合,使得在接合的非單片3D記憶體元件中,儲存陣列元件在周邊元件上方。儲存陣列元件基底(例如,基底110)可以是減薄的基底(其不是接合的非單片3D記憶體元件的基底),並且非單片3D記憶體元件的後端製程(BEOL)互連可以形成在減薄的儲存陣列元件基底的背面上。
在一些實施例中,3D記憶體元件100是NAND快閃記憶體元件,其中儲存單元以NAND儲存串126的陣列的形式提供,每個NAND儲存串在基底110上方垂直地延伸。儲存串126可以延伸穿過多個對,每個對包括導電層122和介電質層124(本文中稱為“導體/介電質層對”)。堆疊的導體/介電質層對在本文中也稱為“儲存堆疊層”123。在一些實施例中,在基底110與儲存堆疊層123之間形成絕緣層(未示出)。儲存堆疊層123中的導體/介電質層對的數量(例如,32、64、96或128)確定3D記憶體元件100中的儲存單元的數量。儲存堆疊層123可以包括交錯的導電層122和介電質層124。至少在橫向方向上的一側上,儲存堆疊層123可以包括階梯結構133,而儲存串所位於的中心區域可以包括核心結構125。儲存堆疊層123中的導電層122和介電質層124可以在垂直方向上交替。核心結構125中的導電層122和介電質層124可以延伸到階梯結構133並且變成導電層132和介電質層134。換句話說,為了便於描述,階梯結構133中的導電層和介電質層分別表示為132和134。導電層122/132可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、多晶矽、摻雜矽、矽化物或其任何組合。介電質層124/134可以包括介電質材料,包括但不限於氧化矽、氮化矽、氮氧化矽或其任何組合。
儲存串126可以包括垂直地延伸穿過儲存堆疊層123的通道結構(未示出)。通道結構可以包括填充有半導體材料(例如,作為半導體通道)和介電 質材料(例如,諸如儲存膜)的通道孔。在一些實施例中,半導體通道可以包括諸如非晶矽、多晶矽或單晶矽的矽。在一些實施例中,儲存膜可以是包括穿隧層、儲存層(也稱為“電荷捕獲層”)和阻隔層的複合層。通道孔的剩餘空間可以部分或全部地填充有包括介電質材料(例如,氧化矽)的蓋帽層。通道結構可以具有圓柱形狀(例如,柱形形狀)。根據一些實施例,蓋帽層、半導體通道、穿隧層、儲存層和阻隔層可以從柱的中心朝向外表面以該順序沿徑向佈置。穿隧層可以包括氧化矽、氮氧化矽或其任何組合。儲存層可以包括氮化矽、氮氧化矽、矽或其任何組合。阻隔層可以包括氧化矽、氮氧化矽、高介電常數(高k)介電質或其任何組合。在一個示例中,儲存膜可以包括氧化矽/氮氧化矽(或氮化矽)/氧化矽(ONO)的複合層。
在一些實施例中,儲存堆疊層123中的導電層122充當儲存串126中的儲存單元的閘電極/閘極導體/閘極線。導電層122可以包括多個NAND儲存單元的多個控制閘極,並且可以橫向延伸作為在儲存堆疊層123的邊緣處(例如,在儲存堆疊層123的階梯結構133中)結束的字元線。在一些實施例中,字元線在垂直於y方向和z方向兩者的x方向上延伸。位元線在垂直於x方向和z方向兩者的y方向上延伸。在一些實施例中,儲存串126中的儲存單元電晶體包括由鎢製成的閘極導體(例如,鄰接通道結構的導電層122的部分)、包括鈦/氮化鈦(Ti/TiN)或鉭/氮化鉭(Ta/TaN)的黏附層(未示出)、由高k介電質材料製成的閘極介電質層(未示出)以及通道結構。
在一些實施例中,3D記憶體元件100還包括諸如虛設通道結構136的虛設通道結構。每個虛設通道結構(例如,136)可以垂直地延伸穿過階梯結構133。虛設通道結構136可以包括諸如氧化矽的介電質材料。在一些實施例中,虛設通道結構136可以到達基底110並且與基底110接觸。
圖1中描繪的3D記憶體元件100可以使用圖3A-圖3D中示出的方法 300和/或圖4A-圖4C中示出的方法400來製造。圖2A-圖2D示出了製造製程的各個階段。應當理解,方法300和400中所示的步驟不是窮舉的,並且在所示步驟中的任一個之前、之後或之間也可以執行其他步驟。此外,步驟中的一些可以同時執行,或者以與圖3A-圖3D和圖4A-圖4C所示的順序不同的循序執行。
參考圖3A,方法300開始於步驟310,其中在基底上形成介電質堆疊層。例如,如圖2A中所示,可以在基底110上形成介電質堆疊層223。在一些實施例中,基底110可以是矽基底。介電質堆疊層223可以包括可以交替地沉積在基底110上的交錯的犧牲層222和介電質層124。在一些實施例中,每個介電質層124可以包括氧化矽層,並且每個犧牲層222可以包括氮化矽層。可以透過一個或多個薄膜沉積處理形成介電質堆疊層223,所述薄膜沉積處理包括但不限於化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合。在一些實施例中,可以透過在基底110上沉積介電質材料(例如,氧化矽)而在基底110與介電質堆疊層223之間形成絕緣層。
返回參考圖3A,方法300進行到步驟320,其中在介電質堆疊層的至少一側上形成階梯結構。例如,如圖2A中所示,階梯結構233可以形成在介電質堆疊層223的一側上。可以透過所謂的“修整-蝕刻”製程形成階梯結構233,在每個迴圈中,“修整-蝕刻”製程修整(例如,常常從所有方向漸進地和向內地蝕刻)圖案化的微影膠層,隨後使用修整的微影膠層作為蝕刻遮罩來蝕刻介電質/犧牲層對的暴露部分,以形成階梯結構233的一個臺階。為了便於說明,在圖2A中使用虛斜線簡化階梯結構233的大部分,並且僅更詳細地示出了階梯結構233的在虛設通道結構周圍的一部分。如所示的部分所示,階梯結構233包括交錯的介電質層134和犧牲層232,交錯的介電質層134和犧牲層232可以分別從介電質堆疊層223的中心部分中的對應的介電質層124和犧牲層222延伸。
返回參考圖3A,方法300進行到步驟330,其中形成垂直地延伸穿過 階梯結構的虛設通道孔。在一些實施例中,可以例如透過執行各向異性蝕刻製程以使用蝕刻遮罩去除階梯結構的部分來形成穿過階梯結構的多個虛設通道孔。在一些實施例中,多個虛設通道孔也可以透過相同的蝕刻製程與介電質堆疊層中的多個虛設源極孔和/或多個通道孔同時形成。
如圖2A中所示,可以形成穿過階梯結構233的虛設通道孔226。虛設通道孔226可以垂直地(沿z方向)延伸穿過階梯結構233。在一些實施例中,透過微影、顯影和蝕刻在介電質堆疊層223或階梯結構233上對蝕刻遮罩(未示出)進行圖案化。蝕刻遮罩可以是微影膠遮罩或基於微影遮罩圖案化的硬遮罩。蝕刻遮罩上可以具有一個或多個虛設通道孔的圖案。在一些實施例中,微影遮罩和/或蝕刻遮罩還可以包括其他類型的孔,例如,虛設源極孔和/或通道孔。使用圖案化的蝕刻遮罩,透過一個或多個濕式蝕刻和/或乾式蝕刻製程(例如,DRIE)蝕刻穿過階梯結構233的部分,以形成虛設通道孔226。在一些實施例中,虛設通道孔226可以進一步垂直地延伸到基底110的上部部分中,如圖2A中所示。
返回參考圖3A,方法300進行到步驟340,其中在虛設通道孔中形成第一氧化物層。第一氧化物層可以以各種方式形成。例如,參考圖3B,在步驟330之後的步驟332中,可以將氮化物材料添加到虛設通道孔中。然後,步驟340可以被實施為步驟340A,其中所添加的氮化物材料被氧化以形成第一氧化物層的至少一部分。在步驟332中添加的氮化物材料可以包括氮化矽,並且在步驟340A中的氧化製程可以將氮化矽氧化成氧化矽。替代性地或另外,步驟340可以被實施為圖3C中所示的步驟340B,其中由虛設通道孔暴露的至少一個犧牲層的至少一部分被氧化。注意,在步驟340B中,在添加或不添加氮化物材料的情況下,犧牲層的該部分可以被氧化。在另一示例中,如圖3D中所示,步驟340可以被實施為步驟340C,其中由虛設通道孔暴露的至少一個犧牲層的至少一部分被氧化以引起犧牲層的該部分的膨脹。注意,由步驟340B導致的所氧化的部分可 以膨脹或可以不膨脹。由步驟340C導致的所氧化的部分的膨脹可以進一步增強透過方法300形成的虛設通道結構的強度和穩定性。
如圖2B中所示,第一氧化物層236可以形成並且可以覆蓋虛設通道孔226的垂直表面的至少一部分。在一些實施例中,如圖3B中的步驟332中所示,可以將諸如氮化矽的氮化物材料添加到虛設通道孔226中。可以透過將一層氮化物材料沉積到虛設通道孔226的底部和側壁上來添加氮化物材料。然後,可以執行氧化製程以氧化所添加的氮化物材料,從而形成氧化物(例如,氧化矽)層。在一些實施例中,可以不添加氮化物材料,並且可以執行氧化製程以氧化犧牲層(例如,犧牲層232)中存在的氮化物材料(例如,氮化矽),該犧牲層由虛設通道孔226暴露。在任何情況下,可以執行氧化製程以氧化犧牲層232的至少一部分。例如,如圖2B中所示,可以透過氧化製程氧化犧牲層232的部分242,將犧牲層232的長度縮小大約d。所氧化的部分242和未被氧化的剩餘部分243(其可以進一步朝向圖2B中未示出的另外的右邊延伸)可以在介面246處彼此透過介面接合。
在一些實施例中,氧化製程可以引起所氧化的部分的膨脹。如圖2B中所示,所氧化的部分242可以在一個或多個方向上膨脹。例如,膨脹可以朝向右側,或者沿遠離虛設通道孔226的橫向方向,從而在介面246處產生朝向剩餘部分243突出的非平坦表面。該膨脹也可以是朝向上和/或朝向下,或者沿垂直方向朝向相鄰的(一個或多個)介電質層。這種向上/向下的膨脹可以收緊並加強由虛設通道孔226暴露的介電質層對氧化物層236的夾持,從而增強透過方法300形成的虛設通道結構的整體穩定性。
在一些實施例中,在介面246處的非平坦表面可以包括凸形表面,如圖2B中所示。注意,凸形形狀可以不是完美的凸形,也不類似於平滑的圓弧。相反,凸形表面可以包括非對稱的曲線、粗糙邊緣或者甚至小的不連續。然而, 整體形狀一般類似於凸形形狀。
在一些實施例中,所氧化的部分242可以是犧牲層232的約1%至10%。換句話說,長度d可以是犧牲層232的總長度的約1%至10%,犧牲層232的總長度可以包括進一步延伸到圖2B中未示出的右邊的附加部分。在一些實施例中,所氧化的部分242為約5納米至15納米(例如,d為約5納米至15納米)。
可以使用各種方法來執行添加到虛設通道孔226中或存在於犧牲層232中的氮化物材料的氧化。例如,可以執行原位蒸汽生成(ISSG)步驟以氧化氮化物材料。ISSG步驟可以包括將例如使用氧氣和氫氣直接產生而沒有預燃燒的蒸汽添加到虛設通道孔226中以氧化氮化物材料。ISSG步驟可以產生具有優良的氧化物質量的薄氧化物膜。在另一示例中,可以執行離子注入步驟以氧化氮化物材料。在另一示例中,可以執行乾氧化步驟以氧化氮化物材料。在任何情況下,用於氧化氮化物材料的溫度可以相對較高(例如,約850攝氏度),高於常規方法中所使用的溫度。在氧化製程中使用的提高的溫度可以進一步加強第一氧化物層236。
在步驟340中形成第一氧化物層之後,方法300進行到步驟350,如圖3A中所示。在步驟350中,可以形成填充虛設通道孔的第二氧化物層。參考圖2C,可以形成諸如氧化矽的第二氧化物層238以填充虛設通道孔226。第二氧化層238可以以任何合適的方法形成,所述方法例如DED、CVD、PVD、ALD或其任何組合。第一氧化物層和第二氧化物層的組合可以形成虛設通道結構136。因為第一氧化物層236提供增強的穩定性,所以可以改進虛設通道結構136的整體強度和穩定性。
返回參考圖3A,方法300進行到步驟360,其中在階梯結構中形成交錯的導電層和介電質層。在一些實施例中,形成交錯的導電層和介電質層包括執行閘極替換製程,其中導電層替換犧牲層。
如圖2D中所示,可以透過濕式蝕刻和/或乾式蝕刻去除諸如232的犧牲層(圖2C中所示)。然後,可以透過填充先前由犧牲層佔據的橫向凹槽來形成諸如132的導電層。導電層可以包括導電材料,包括但不限於W、Co、Cu、Al、多晶矽、矽化物或其任何組合。導電層由此替換犧牲層以將介電質堆疊層223轉移到儲存堆疊層123中。
圖4A-圖4C中所示的方法400類似於方法300。例如,步驟410、420、430和450分別類似於步驟310、320、330和360。在步驟440中,在虛設通道孔中形成虛設通道結構。形成虛設通道結構包括氧化由虛設通道孔暴露的至少一個犧牲層的至少一部分。例如,參考圖2B和圖2C,可以透過氧化犧牲層的一部分(例如犧牲層232的部分242)隨後用氧化物238填充虛設通道孔226的剩餘空間,來形成虛設通道結構136。氧化製程類似於步驟340。例如,可以執行ISSG、離子注入和/或乾氧化步驟以氧化氮化物材料。如圖4B中所示,氮化物材料可以被添加到虛設通道孔226中,如步驟432中所示(類似於步驟332)。在這種情況下,步驟440可以被實施為步驟440A,其中可以氧化所添加的氮化物材料以形成虛設通道結構136的至少一部分,例如,氧化物層236。替代性地或另外,氮化物材料可以不被添加到虛設通道孔226中,並且步驟440可以被實施為步驟440B,其中犧牲層的該部分可以被氧化以引起所氧化的部分的膨脹,類似於步驟340C。膨脹的程度、方式和形狀可以類似於上面結合方法300所述的那些。氧化製程的溫度也可以類似於上面結合方法300所述的溫度。
返回參考圖1,透過方法300或400形成的虛設通道結構136可以包括沿虛設通道結構的垂直側的多個區段,例如,區段142。如圖1中所示,多個區段可以分別與交錯的導電層(例如,導電層144)透過介面接合。透過氧化犧牲層(例如,242)的一部分形成並且由氧化引起的膨脹導致的區段142可以在區段142與導電層144之間的介面處呈現非平坦表面146。非平坦表面146可以包括 上面結合圖2B所述的部分242的特徵中的全部,包括非平坦表面146的朝向導電層144的突出部和非平坦表面146的凸形表面。對應地,由閘極替換製程導致的導電層144可以包括部分243的幾何特徵中的全部。例如,導電層144可以包括在介面處的第二非平坦表面,並且可以匹配區段142的非平坦表面。例如,如圖1中所示,導電層144的非平坦表面可以遠離區段142凹陷,並且可以包括凹形表面。
圖5示出了具有使用方法300或方法400形成的改進的虛設通道結構(例如,136)的階梯結構的EM圖像。如圖5中所示,介電質層510(白線)可以為導電層520(黑線)提供足夠的支撐。不發生坍塌。
在一些實施例中,一種3D記憶體元件包括:基底;儲存堆疊層,所述儲存堆疊層包括基底上的交錯的導電層和介電質層,其中,儲存堆疊層包括核心結構和階梯結構,所述階梯結構在儲存堆疊層的一側上;以及虛設通道結構,所述虛設通道結構垂直地延伸穿過階梯結構,其中,虛設通道結構包括沿虛設通道結構的垂直側的多個區段,所述多個區段分別與階梯結構中的交錯的導電層透過介面接合,其中,多個區段中的至少一個包括在多個區段中的至少一個與對應的導電層之間的介面處的非平坦表面。
在一些實施例中,非平坦表面朝向對應的導電層突出。
在一些實施例中,非平坦表面包括凸形表面。
在一些實施例中,對應的導電層包括介面處的第二非平坦表面。
在一些實施例中,第二非平坦表面遠離多個區段中的至少一個凹陷。
在一些實施例中,第二非平坦表面包括凹形表面。
在一些實施例中,虛設通道結構與基底接觸。
在一些實施例中,一種用於形成3D記憶體元件的方法包括以下步驟。首先,在基底上形成包括交錯的犧牲層和介電質層的介電質堆疊層。在介 電質堆疊層的至少一側上形成階梯結構。在虛設通道孔中形成第一氧化物層,所述第一氧化物層覆蓋虛設通道孔的垂直表面的至少一部分。在形成第一氧化物層之後,形成填充虛設通道孔的第二氧化物層。最後,透過用導電層替換階梯結構中的犧牲層來在階梯結構中形成交錯的導電層和介電質層。
在一些實施例中,所述方法包括:將氮化物材料添加到虛設通道孔中。在虛設通道孔中形成第一氧化物層包括氧化氮化物材料以形成第一氧化物層的至少一部分。
在一些實施例中,在虛設通道孔中形成第一氧化物層包括氧化由虛設通道孔暴露的至少一個犧牲層的至少一部分。
在一些實施例中,氧化由虛設通道孔暴露的犧牲層的至少一部分包括氧化犧牲層的部分以引起犧牲層的所述部分的膨脹。
在一些實施例中,犧牲層的所氧化的部分包括非平坦表面。
在一些實施例中,非平坦表面朝向犧牲層的未被氧化的剩餘部分突出。
在一些實施例中,非平坦表面包括凸形表面。
在一些實施例中,犧牲層的所氧化的部分是犧牲層的約1%至10%。
在一些實施例中,犧牲層的所氧化的部分為約5納米至15納米。
在一些實施例中,氧化犧牲層的部分包括使用ISSG步驟來氧化犧牲層的部分。
在一些實施例中,氧化犧牲層的部分包括使用離子注入步驟來氧化犧牲層的部分。
在一些實施例中,氧化犧牲層的部分包括使用乾氧化步驟來氧化犧牲層的部分。
在一些實施例中,形成第一氧化物層包括以第一溫度形成第一氧化 物層。形成第二氧化物層包括以低於第一溫度的第二溫度形成第二氧化物層。
在一些實施例中,第一溫度為約850攝氏度。
在一些實施例中,形成第一氧化物層包括以約850攝氏度的溫度形成第一氧化物層。
一種用於形成三維(3D)記憶體元件的方法包括:在基底上形成包括交錯的犧牲層和介電質層的介電質堆疊層,以及在介電質堆疊層的至少一側上形成階梯結構。所述方法還包括:形成垂直地延伸穿過階梯結構的虛設通道孔,以及在虛設通道孔中形成虛設通道結構。形成虛設通道結構包括氧化由虛設通道孔暴露的至少一個犧牲層的至少一部分。所述方法還包括:透過用導電層替換階梯結構中的犧牲層來在階梯結構中形成交錯的導電層和介電質層。
在一些實施例中,所述方法包括:將氮化物材料添加到虛設通道孔中。形成虛設通道結構包括氧化氮化物材料以形成虛設通道結構的至少一部分。
在一些實施例中,氧化由虛設通道孔暴露的犧牲層的至少一部分包括氧化犧牲層的部分以引起犧牲層的所述部分的膨脹。
在一些實施例中,犧牲層的所氧化的部分包括非平坦表面。
在一些實施例中,非平坦表面朝向犧牲層的未被氧化的剩餘部分突出。
在一些實施例中,非平坦表面包括凸形表面。
在一些實施例中,犧牲層的所氧化的部分是犧牲層的約1%至10%。
在一些實施例中,犧牲層的所氧化的部分為約5納米至15納米。
在一些實施例中,氧化犧牲層的部分包括使用ISSG步驟來氧化犧牲層的部分。
在一些實施例中,氧化犧牲層的部分包括使用離子注入步驟來氧化犧牲層的部分。
在一些實施例中,氧化犧牲層的部分包括使用乾氧化步驟來氧化犧牲層的部分。
在一些實施例中,形成虛設通道結構包括以約850攝氏度的溫度形成虛設通道結構的至少一部分。
特定實施例的前述描述將因此揭示本揭露的一般性質,使得其他人在不脫離本揭露的一般概念的情況下,能夠透過應用本領域的技術內的知識來容易地修改和/或適應于諸如特定實施例的各種應用,而無需過度實驗。因此,基於本文所呈現的教導和指導,此類改編和修改旨在落在所公開的實施例的等同物的含義和範圍內。應當理解,本文的措辭或術語是出於描述而不是限制性的目的,使得本說明書的術語或措辭將由技術人員根據教導和指導來解釋。
以上已經借助於示出了特定功能及其關係的實施方式的功能構建塊描述了本揭露的實施例。為了便於描述,本文已經任意定義了這些功能構建塊的邊界。只要適當地執行特定的功能及其關係,就可以定義交替的邊界。
發明內容部分和摘要部分可以闡述(一個或多個)發明人所設想的本揭露的一個或多個但不是所有的示例性實施例,並且因此,不旨在以任何方式限制本揭露和所附請求項。
本揭露的廣度和範圍不應由上述示例性實施例中的任何一個限制,而應僅根據所附請求項及其等同物來限定。
100:3D記憶體元件
110:基底
120:內部區域
123:儲存堆疊層
125:核心結構
126:儲存串
130:外部區域
133:階梯結構
136:虛設通道結構
142:區段
146:非平坦表面
124,134:介電質層
122,132,144:導電層
x,y,z:方向

Claims (20)

  1. 一種三維(3D)記憶體元件,包括:基底;儲存堆疊層,所述儲存堆疊層在所述基底上包括交錯的導電層和介電質層,其中,所述儲存堆疊層包括核心結構和階梯結構,所述階梯結構在所述儲存堆疊層的一側上;以及虛設通道結構,包括第一氧化層和第二氧化層,所述第一氧化層圍繞所述第二氧化層,所述第一氧化層的側壁具有連續的凹凸表面,且所述虛設通道結構垂直地延伸穿過所述階梯結構,其中,所述虛設通道結構垂直於所述基底的表面,所述虛設通道結構包括沿所述虛設通道結構的垂直側的多個區段,所述多個區段分別與所述階梯結構中的所述交錯的導電層透過介面接合,其中,所述多個區段中的至少一個包括在所述多個區段中的所述至少一個與對應的導電層之間的介面處的非平坦表面,且所述介電質層的側表面突出於所述非平坦表面。
  2. 根據請求項1所述的3D記憶體元件,其中,所述非平坦表面朝向所述對應的導電層突出。
  3. 根據請求項1所述的3D記憶體元件,其中,所述非平坦表面包括凸形表面。
  4. 根據請求項1所述的3D記憶體元件,其中,所述對應的導電層包括在所述介面處的第二非平坦表面。
  5. 根據請求項4所述的3D記憶體元件,其中,所述第二非平坦表面遠離所述多個區段中的所述至少一個凹陷。
  6. 根據請求項4所述的3D記憶體元件,其中,所述第二非平坦表面包括凹形表面。
  7. 一種用於形成三維(3D)記憶體元件的方法,包括:在基底上形成包括交錯的犧牲層和介電質層的介電質堆疊層;在所述介電質堆疊層的至少一側上形成階梯結構;形成垂直地延伸穿過所述階梯結構的虛設通道孔;在所述虛設通道孔中形成第一氧化物層,所述第一氧化物層覆蓋所述虛設通道孔的垂直表面的至少一部分;在形成所述第一氧化物層之後,形成填充所述虛設通道孔的第二氧化物層;以及透過用導電層替換所述階梯結構中的所述犧牲層來在所述階梯結構中形成交錯的導電層和介電質層。
  8. 根據請求項7所述的方法,包括:將氮化物材料添加到所述虛設通道孔中;其中,在所述虛設通道孔中形成所述第一氧化物層包括氧化所述氮化物材料以形成所述第一氧化物層的至少一部分。
  9. 根據請求項7所述的方法,其中,在所述虛設通道孔中形成所述第一氧化物層包括氧化由所述虛設通道孔暴露的至少一個犧牲層的至少一部 分。
  10. 根據請求項9所述的方法,其中,氧化由所述虛設通道孔暴露的所述犧牲層的至少一部分包括氧化所述犧牲層的所述部分以引起所述犧牲層的所述部分的膨脹。
  11. 根據請求項9所述的方法,其中,所述犧牲層的所氧化的部分是所述犧牲層的約1%至10%。
  12. 根據請求項9所述的方法,其中,所述犧牲層的所氧化的部分為約5納米至15納米。
  13. 根據請求項9所述的方法,其中,氧化所述犧牲層的所述部分包括使用原位蒸汽生成(ISSG)步驟來氧化所述犧牲層的所述部分。
  14. 根據請求項9所述的方法,其中,氧化所述犧牲層的所述部分包括使用離子注入步驟來氧化所述犧牲層的所述部分。
  15. 根據請求項9所述的方法,其中,氧化所述犧牲層的所述部分包括使用乾氧化步驟來氧化所述犧牲層的所述部分。
  16. 根據請求項7所述的方法,其中:形成所述第一氧化物層包括以第一溫度形成所述第一氧化物層;並且形成所述第二氧化物層包括以低於所述第一溫度的第二溫度形成所述第二 氧化物層。
  17. 根據請求項16所述的方法,其中,所述第一溫度為實質上850攝氏度。
  18. 根據請求項7所述的方法,其中:形成所述第一氧化物層包括以實質上850攝氏度的溫度形成所述第一氧化物層。
  19. 一種用於形成三維(3D)記憶體元件的方法,包括:在基底上形成包括交錯的犧牲層和介電質層的介電質堆疊層;在所述介電質堆疊層的至少一側上形成階梯結構;形成垂直地延伸穿過所述階梯結構的虛設通道孔;在所述虛設通道孔中形成虛設通道結構,其中,形成所述虛設通道結構包括氧化由所述虛設通道孔暴露的至少一個犧牲層的至少一部分;以及透過用導電層替換所述階梯結構中的所述犧牲層來在所述階梯結構中形成交錯的導電層和介電質層。
  20. 根據請求項19所述的方法,其中,氧化由所述虛設通道孔暴露的所述犧牲層的至少一部分包括氧化所述犧牲層的所述部分以引起所述犧牲層的所述部分的膨脹。
TW109137070A 2020-09-08 2020-10-26 具有虛設通道結構的三維記憶體元件及其形成方法 TWI783283B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/CN2020/113925 WO2022051887A1 (en) 2020-09-08 2020-09-08 Three-dimensional memory devices having dummy channel structures and methods for forming the same
WOPCT/CN2020/113925 2020-09-08

Publications (2)

Publication Number Publication Date
TW202211451A TW202211451A (zh) 2022-03-16
TWI783283B true TWI783283B (zh) 2022-11-11

Family

ID=74124940

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109137070A TWI783283B (zh) 2020-09-08 2020-10-26 具有虛設通道結構的三維記憶體元件及其形成方法

Country Status (4)

Country Link
US (1) US11985824B2 (zh)
CN (1) CN112236862B (zh)
TW (1) TWI783283B (zh)
WO (1) WO2022051887A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113228277B (zh) * 2021-01-21 2023-07-21 长江存储科技有限责任公司 三维存储器件及其形成方法
JP2022127522A (ja) * 2021-02-19 2022-08-31 キオクシア株式会社 半導体記憶装置
CN113161363B (zh) * 2021-03-31 2022-07-15 长江存储科技有限责任公司 3d存储器件的制造方法
CN113629059B (zh) * 2021-05-21 2024-05-10 长江存储科技有限责任公司 3d存储器件的制造方法及3d存储器件

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201813006A (zh) * 2016-09-07 2018-04-01 日商東芝記憶體股份有限公司 記憶裝置及其製造方法
TW201903975A (zh) * 2016-11-08 2019-01-16 日商東芝記憶體股份有限公司 半導體記憶裝置
WO2020096674A1 (en) * 2018-11-08 2020-05-14 Sandisk Technologies Llc Three-dimensional multilevel device containing seamless unidirectional metal layer fill and method of making same
US20200176375A1 (en) * 2017-07-21 2020-06-04 Samsung Electronics Co., Ltd. Integrated circuit devices including a vertical memory device
US10741574B2 (en) * 2017-07-25 2020-08-11 Samsung Electronics Co., Ltd. Semiconductor devices

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101364615B (zh) * 2007-08-08 2011-05-25 旺宏电子股份有限公司 非易失性存储器与非易失性存储器的形成方法
KR102378820B1 (ko) * 2015-08-07 2022-03-28 삼성전자주식회사 메모리 장치
US9853038B1 (en) * 2017-01-20 2017-12-26 Sandisk Technologies Llc Three-dimensional memory device having integrated support and contact structures and method of making thereof
CN106920796B (zh) * 2017-03-08 2019-02-15 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
US10269820B1 (en) * 2018-04-03 2019-04-23 Sandisk Technologies Llc Three-dimensional memory device containing different pedestal width support pillar structures and method of making the same
US10381376B1 (en) 2018-06-07 2019-08-13 Sandisk Technologies Llc Three-dimensional flat NAND memory device including concave word lines and method of making the same
CN109037229B (zh) * 2018-07-27 2020-06-12 长江存储科技有限责任公司 一种半导体器件及其制造方法
CN109887917B (zh) * 2019-01-04 2021-02-12 长江存储科技有限责任公司 电子设备、三维存储器及其制作方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201813006A (zh) * 2016-09-07 2018-04-01 日商東芝記憶體股份有限公司 記憶裝置及其製造方法
TW201903975A (zh) * 2016-11-08 2019-01-16 日商東芝記憶體股份有限公司 半導體記憶裝置
US20200176375A1 (en) * 2017-07-21 2020-06-04 Samsung Electronics Co., Ltd. Integrated circuit devices including a vertical memory device
US10741574B2 (en) * 2017-07-25 2020-08-11 Samsung Electronics Co., Ltd. Semiconductor devices
WO2020096674A1 (en) * 2018-11-08 2020-05-14 Sandisk Technologies Llc Three-dimensional multilevel device containing seamless unidirectional metal layer fill and method of making same

Also Published As

Publication number Publication date
US11985824B2 (en) 2024-05-14
CN112236862A (zh) 2021-01-15
TW202211451A (zh) 2022-03-16
US20220077180A1 (en) 2022-03-10
WO2022051887A1 (en) 2022-03-17
CN112236862B (zh) 2024-04-09

Similar Documents

Publication Publication Date Title
TWI783283B (zh) 具有虛設通道結構的三維記憶體元件及其形成方法
TWI667774B (zh) 具有貫穿階梯接觸的立體儲存裝置及其形成方法
JP7371143B2 (ja) 3次元メモリデバイスの相互接続構造
TWI683423B (zh) 具有貫穿陣列接觸的三維記憶體元件及其形成方法
TWI689047B (zh) 用於三維記憶體元件的貫穿陣列接觸
US10892280B2 (en) Inter-deck plug in three-dimensional memory device and method for forming the same
TWI700783B (zh) 用於形成三維記憶體元件的雙堆疊通道孔結構的方法
TWI673832B (zh) 具有帽蓋層的鍵合接觸及其形成方法
TWI693687B (zh) 三維記憶體裝置的字元線接觸結構及其製作方法
TWI721303B (zh) 記憶體裝置的階梯結構
CN110088906B (zh) 三维存储器件中的高k电介质层及其形成方法
TWI711154B (zh) 三維記憶體元件及其製作方法
TWI667739B (zh) 形成用於三維記憶體裝置雙側佈線的階梯結構的方法
TW201913841A (zh) 形成三維集成佈線結構的方法及其半導體結構
WO2022037004A1 (zh) 集成电路存储器及其制备方法、半导体集成电路器件
JP7313489B2 (ja) 3次元メモリデバイスのローカルコンタクトおよびそれを形成するための方法
TWI751509B (zh) 具有增大的接頭臨界尺寸的三維記憶體元件及其形成方法
CN109166861B (zh) 一种三维存储器及其制作方法