TWI780302B - 半導體裝置及攝像裝置 - Google Patents

半導體裝置及攝像裝置 Download PDF

Info

Publication number
TWI780302B
TWI780302B TW108104560A TW108104560A TWI780302B TW I780302 B TWI780302 B TW I780302B TW 108104560 A TW108104560 A TW 108104560A TW 108104560 A TW108104560 A TW 108104560A TW I780302 B TWI780302 B TW I780302B
Authority
TW
Taiwan
Prior art keywords
potential
conductive
diffusion layer
semiconductor device
memory element
Prior art date
Application number
TW108104560A
Other languages
English (en)
Other versions
TW201946280A (zh
Inventor
橫山孝司
岡幹生
神田泰夫
Original Assignee
日商索尼半導體解決方案公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商索尼半導體解決方案公司 filed Critical 日商索尼半導體解決方案公司
Publication of TW201946280A publication Critical patent/TW201946280A/zh
Application granted granted Critical
Publication of TWI780302B publication Critical patent/TWI780302B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/1461Pixel-elements with integrated switching, control, storage or amplification elements characterised by the photosensitive area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14627Microlenses

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • Semiconductor Memories (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

本發明提供一種適於高集成化之構造之半導體裝置。該半導體裝置具有:電晶體,其具有閘極部、第1擴散層及第2擴散層;第1導電部;第2導電部,其與該第1導電部電性絕緣;第1記憶元件,其位於第1擴散層與第1導電部之間,且與第1擴散層及第1導電部分別電性連接;及第2記憶元件,其位於第2擴散層與第2導電部之間,且與第2擴散層及第2導電部分別電性連接。

Description

半導體裝置及攝像裝置
本揭示係關於具有電晶體與記憶元件之半導體裝置、及具備該半導體裝置之攝像裝置。
先前,於包含CMOS(Complementary Metal Oxide Semiconductor:互補金屬氧化物半導體)電晶體之半導體積體電路中,研究其高集成化或動作速度之高速化。近年來,自低消耗電力之觀點出發而研究自揮發性記憶體向非揮發性記憶體之轉換,例如MRAM(Magnetoresistive Random Access Memory:磁阻隨機存取記憶體)之開發不斷進展(例如參照專利文獻1)。 [先前技術文獻] [專利文獻]
[專利文獻1]國際公開2007/066407號公報
但,於具有此種半導體積體電路之半導體裝置中,謀求進一步之高集成化。因此,期望提供一種具有適於高集成化之構造之半導體裝置及具備該半導體裝置之攝像裝置。
作為本揭示之一實施形態之半導體裝置具有:電晶體,其具有閘極部、源極部及汲極部;第1導電部;第2導電部,其與該第1導電部電性絕緣;第1記憶元件,其位於源極部與第1導電部之間,且與源極部及第1導電部分別電性連接;及第2記憶元件,其位於汲極部與第2導電部之間,且與汲極部及第2導電部分別電性連接。又,作為本揭示之一實施形態之攝像裝置係具備上述半導體裝置者。
作為本揭示之一實施形態之半導體裝置及攝像裝置中,於電晶體之源極部連接第1記憶元件,且於電晶體之汲極部連接第2記憶元件。因此,整體所佔面積小於例如於源極部連接第1記憶元件及第2記憶元件兩者之情形。
根據作為本揭示之一實施形態之半導體裝置及攝像裝置,適於高集成化。另,本揭示之效果並非限定於此,亦可為以下記載之任一效果。
以下,參照圖式,針對本揭示之實施形態進行詳細說明。再者,說明依照以下順序進行。 1.第1實施形態(於半導體基板之背面側具有2個記憶元件之半導體裝置) 2.第2實施形態(於半導體基板之表面側具有2個記憶元件之半導體裝置) 3.第3實施形態(於鰭片形狀之半導體層之背面側具有2個記憶元件之半導體裝置) 4.應用例(使半導體裝置與感測器裝置貼合之攝像裝置) 5.其他變化例
<第1實施形態> [半導體裝置1之構成] 圖1A係表示作為本揭示之第1實施形態之半導體裝置1之剖面構成者。又,圖1B及圖1C均表示半導體裝置1之平面構成。但,圖1B表示自後述之半導體基板10之主面10A側觀察時之半導體裝置1之平面構成,圖1C表示自後述之半導體基板10之背面10B側觀察時之半導體裝置1之平面構成。圖1A相當於沿圖1B及圖1C分別顯示之IA-IA切斷線之向視方向之剖視圖。再者,圖1D係半導體裝置1之電路圖。
如圖1A~1D所示,該半導體裝置1具有電晶體20、作為第1導電部之位元線BL1、作為與該位元線BL1電性絕緣之第2導電部之位元線BL2、作為第1記憶元件之記憶元件30A、及作為第2記憶元件之記憶元件30B。電晶體20具有作為閘極部之閘極電極21、作為源極部之擴散層22S、及作為汲極部之擴散層22D。記憶元件30A位於擴散層22S與位元線BL1之間,且與該等擴散層22S及位元線BL1分別電性連接。記憶元件30B位於擴散層22D與位元線BL2之間,且與該等擴散層22D及位元線BL2分別電性連接。又,閘極電極21、位元線BL1及位元線BL2均包含例如銅(Cu)等高導電材料,並沿Y軸方向延伸(參照圖1B)。
半導體裝置1進而具有作為第3導電部之選擇線SL2、及作為第4導電部之選擇線SL1。選擇線SL2設置於自擴散層22S觀察時與記憶元件30A相反之側,與擴散層22S電性連接。選擇線SL1設置於自擴散層22D觀察時與記憶元件30B相反之側,與擴散層22D電性連接。又,選擇線SL2及選擇線SL1亦與閘極電極21、位元線BL1及位元線BL2同樣地,包含例如銅(Cu)等高導電材料,並沿Y軸方向延伸(參照圖1C)。
半導體裝置1係例如於支持基板50之上,依序積層有多層配線形成部40、層間絕緣層27、層間絕緣層26、半導體基板10、及絕緣層60者。於半導體基板10之主面(表面)10A附近設置有電晶體20,於半導體基板10之背面10B側,介隔絕緣層60設置有記憶元件30A及記憶元件30B。另,設置於半導體基板10之電晶體20之數量未特別限定。可為1個,亦可為2個以上。
半導體基板10具有設置有電晶體20之一部分之元件區域R1、及包圍該元件區域R1之分離區域R2。於半導體基板10之分離區域R2,設置有例如藉由STI(Shallow Trench Isolation:淺溝槽隔離)形成之元件分離層11。元件分離層11係包含例如氧化矽膜(SiO2)之絕緣層,其一面於半導體基板10之主面10A露出。
半導體基板10中佔據元件區域R1之部分係例如於單結晶矽形成有構成電晶體20之一部分之通道區域及一對擴散層22S、22D者。
半導體基板10之背面10B係由絕緣層60覆蓋。於絕緣層60之與背面10B相接之面之相反側之面,即絕緣層60之上表面60S,設置有記憶元件30A、30B。
再者,於元件區域R1,設置有以貫通絕緣層60之方式分別延伸之作為第1連接部之接點插塞P1、及作為第2連接部之接點插塞P2。接點插塞P1及接點插塞P2包含例如以Cu(銅)、W(鎢)或鋁(Al)等低電阻金屬為主體之材料。又,亦可於該等低電阻金屬周圍,設置Ti(鈦)或Ta(鉭)之單體、或包含其等之合金等之障壁金屬層。接點插塞P1及接點插塞P2各者之周圍係由絕緣層60覆蓋,並互相電性分離。接點插塞P1之下端與後述之矽化物區域25S相接,接點插塞P1之上端與記憶元件30A相接。接點插塞P2之下端與後述之矽化物區域25D相接,接點插塞P2之上端與記憶元件30B相接。因此,記憶元件30A經由接點插塞P1與源極區域中之矽化物區域25S電性連接,記憶元件30B經由接點插塞P2與汲極區域中之矽化物區域25D電性連接。另,接點插塞P1及接點插塞P2具有其各自之佔用面積例如隨著自矽化物區域25S、25D朝向記憶元件30A、30B而逐漸增大之形狀。
電晶體20係記憶元件30A、30B之選擇用電晶體,且為具有例如閘極電極21、及成為源極區域及汲極區域之一對擴散層22S、22D之平面型電晶體。閘極電極21連接於記憶元件30A、30B之字元線WL。
閘極電極21設置於半導體基板10之主面10A。但,於閘極電極21與半導體基板10之間,設置有包含氧化矽膜等之閘極絕緣膜23。於閘極電極21之側面,設置有包含例如氧化矽膜24A與氮化矽膜24B之積層膜之側壁24。
一對擴散層22S、22D係例如將雜質於矽中擴散而成者。具體而言,擴散層22S與源極區域對應,擴散層22D與汲極區域對應。一對擴散層22S、22D係隔著半導體基板10之與閘極電極21對向之通道區域而設置。於擴散層22S、22D之一部分,分別設置有包含NiSi(矽化鎳)或CoSi(矽化鈷)等金屬矽化物之矽化物區域25S、25D。矽化物區域25S、25D係降低後述之連接層28A~28D與擴散層22S、22D間之接觸電阻者。矽化物區域25S、25D之一面於半導體基板10之主面10A露出,但其相反側之面由絕緣層60覆蓋。又,擴散層22S、22D之厚度及矽化物區域25S、25D之厚度可皆薄於元件分離層11之厚度。
於層間絕緣層27,埋設有字元線WL及選擇線SL1、SL2。又,以貫通層間絕緣層26、27之方式,設置有連接層28A~28C。此處,閘極電極21經由連接層28C而連接於字元線WL。成為源極區域之擴散層22S之矽化物區域25S經由作為源極電極之連接層28A而連接於選擇線SL2。再者,成為汲極區域之擴散層22D之矽化物區域25D經由作為汲極電極之連接層28B而連接於選擇線SL1。連接層28A係與本揭示之「第3連接部」對應之一具體例,連接層28B係與本揭示之「第4連接部」對應之一具體例。另,選擇線SL2連接於後述之配線群40A之導通孔V1,選擇線SL1連接於後述之配線群40B之導通孔V1。
多層配線形成部40係例如於自接近電晶體20之一側起依序積層之層間絕緣層41、層間絕緣層42、層間絕緣層43、層間絕緣層44設置有配線群40A、40B者。配線群40A、40B皆具有積層有金屬層M1、金屬層M2、金屬層M3、及金屬層M4之構造。此處,金屬層M1埋設於層間絕緣層41,金屬層M2埋設於層間絕緣層42,金屬層M3埋設於層間絕緣層43,金屬層M4埋設於層間絕緣層44。配線群40A、40B進而具有導通孔V1~V4。金屬層M1與金屬層M2藉由貫通層間絕緣層42之導通孔V2而連接。同樣地,金屬層M2與金屬層M3藉由貫通層間絕緣層43之導通孔V3而連接,金屬層M3與金屬層M4藉由貫通層間絕緣層44之導通孔V4而連接。如上述,配線群40A經由導通孔V1、選擇線SL2及連接層28A,連接於源極區域即擴散層22S中之矽化物區域25S。又,配線群40B經由導通孔V1、選擇線SL1及連接層28B,連接於汲極區域即擴散層22D中之矽化物區域25D。另,圖1A所示之多層配線形成部40之構成係一例,並非限定於此。
多層配線形成部40係與支持基板50接合。支持基板50係包含例如單結晶矽之基板。另,支持基板50之材料未特別限定,除了單結晶矽外亦可由SiO2或玻璃等其他材料構成。
絕緣層60係如上述,以覆蓋半導體基板10之方式設置。絕緣層60亦可具有第1層、第2層、及第3層之積層構造,第1層係例如可低溫形成之High-K(高介電常數)膜,即由Hf氧化物、Al2O3、Ru(釕)氧化物、Ta氧化物、包含Al、Ru、Ta或Hf與Si之氧化物、包含Al、Ru、Ta或Hf與Si之氮化物、或包含Al、Ru、Ta或Hf與Si之氮氧化物等構成,第2層包含例如SiO2,第3層包含具有低於SiO2之介電常數之材料(Low-K)。
記憶元件30A及記憶元件30B皆係具有依序積層有例如作為下部電極之導電層31、記憶部32、及作為上部電極之導電層33之積層構造者。記憶元件30A之導電層31係經由接點插塞P1連接於矽化物區域25S。記憶元件30B之導電層31係經由接點插塞P2連接於矽化物區域25D。
於記憶元件30A及記憶元件30B周圍,設置有背面層間膜71。作為背面層間膜71之材料,列舉SiO2、Low-K(低介電常數)膜等。記憶元件30A之導電層33之上表面與位元線BL1之下表面相接,記憶元件30B之導電層33之上表面與位元線BL2之下表面相接。位元線BL1及位元線BL2之周圍係由絕緣層72填埋。
記憶元件30之記憶部32較佳為例如藉由自旋注入而使後述之記憶層之磁化之朝向反轉,從而進行資訊之記憶之自旋注入磁化反轉型記憶元件(STT-MTJ;Spin Transfer Torque-Magnetic Tunnel Junctions)。由於STT-MTJ可進行高速寫入讀出,故有望視為置換成揮發性記憶體之非揮發性記憶體。
導電層31及導電層33係由例如Cu、Ti、W、Ru等金屬材料構成。導電層31及導電層33較佳為由後述之基底層32A或覆蓋層32E之構成材料以外之金屬,主要由Cu、Al、W構成。又,導電層31及導電層33亦可由Ti、TiN(氮化鈦)、Ta、TaN(氮化鉭)、W、Cu、Al及其等之積層構造構成。
圖2係表示記憶部32之構成之一例者。記憶部32具有例如自接近導電層31之一側起依序積層有基底層32A、磁化固定層32B、絕緣層32C、記憶層32D、覆蓋層32E之構成。即,記憶元件30具有自積層方向之下向上依序具有磁化固定層32B、絕緣層32C及記憶層32D之底部固定(bottom pin)構造。藉由使具有單軸各向異性之記憶層32D之磁化M32D之朝向變化而進行資訊之記憶。根據記憶層32D之磁化M32D與磁化固定層32B之磁化M32B之相對角度(平行或反平行),定義資訊之「0」或「1」。
基底層32A及覆蓋層32E係由Ta、Ru等金屬膜或其積層膜構成。
磁化固定層32B係設為記憶層32D之記憶資訊(磁化方向)之基準之參考層,係由磁化M32B之方向固定於膜面垂直方向之具有磁矩之鐵磁性體構成。磁化固定層32B係由例如Co-Fe-B構成。
磁化固定層32B之磁化M32B之方向不希望根據寫入或讀出而變化,但無需固定於特定之方向。其理由在於,磁化固定層32B之磁化M32B之方向較記憶層32D之磁化M32D之方向更不易移動即可。例如,磁化固定層32B與記憶層32D相比,具有更大之頑磁性,具有更大之磁性膜厚,或具有更大之磁性阻尼常數即可。固定磁化M32B之方向時,例如使PtMn或IrMn等反鐵磁性體與磁化固定層32B接觸而設置即可。或者,亦可藉由使與此種反鐵磁性體接觸之磁性體經由Ru等非磁性體磁性地與磁化固定層32B耦合,而間接地固定磁化M32B之方向。
絕緣層32C係成為隧道障壁層(隧道絕緣層)之中間層,例如由氧化鋁或氧化鎂(MgO)構成。其中,絕緣層32C較佳為由氧化鎂構成。可提高磁性電阻變化率(MR比),可提高自旋注入效率,降低用以使記憶層32D之磁化M32D之朝向反轉之電流密度。
記憶層32D係由磁化M32D之方向於膜面垂直方向自由變化之具有磁矩之鐵磁性體構成。記憶層32D係由例如Co-Fe-B構成。
圖3係進而詳細地表示記憶部32之各層之構成之一例者。基底層32A具有例如自接近導電層31之一側起依序積層有厚度3 nm之Ta層、與厚度25 nm之Ru膜之構成。磁化固定層32B具有例如自接近導電層31之一側起依序積層有厚度5 nm之Pt層、厚度1.1 nm之Co層、厚度0.8 nm之Ru層、及厚度1 nm之(Co20Fe80)80B20層之構成。絕緣層32C具有例如自接近導電層31之一側起依序積層有厚度0.15 nm之Mg層、厚度1 nm之MgO層、及厚度0.15 nm之Mg層之構成。記憶層32D例如厚度t為1.2~1.7 nm,由(Co20Fe80)80B20層構成。覆蓋層32E具有例如自接近導電層31之一側起依序積層有厚度1 nm之Ta層、厚度5 nm之Ru層、及厚度3 nm之Ta層之構成。
半導體裝置1進而具有控制部CTRL(圖3)。控制部CTRL係控制選擇線SL1、選擇線SL2、位元線BL1、位元線BL2及字元線WL各者之電位者。
[半導體裝置1之動作] 該半導體裝置1中,根據選擇線SL1、選擇線SL2、位元線BL1、位元線BL2及字元線WL各者之電位之大小關係,進行向記憶元件30A之記憶層32D及記憶元件30B之記憶層32D之資訊寫入。選擇線SL1、選擇線SL2、位元線BL1、位元線BL2及字元線WL之電位係藉由控制部CTRL(圖3)控制。
具體而言,控制部CTRL例如如圖4A所示,將位元線BL1之電位設為第1電位(例如Low(低)),將選擇線SL1之電位設為高於第1電位之第2電位(High(高))。藉此,電子e-向箭頭方向流動,對記憶元件30A之記憶層32D寫入第1資訊“1”。此時,控制部CTRL將閘極電極21、即字元線WL之電位設為第2電位,將位元線BL2之電位及選擇線SL2之電位維持在與位元線BL1之電位、選擇線SL1之電位及字元線WL之電位獨立之第3電位。即,控制部CTRL將位元線BL2之電位及選擇線SL2之電位設為浮動狀態。控制部CTRL亦可藉由其所含之高阻抗電路(Hi-Z電路),進行對於位元線BL2之電位及選擇線SL2之電位之浮動控制。
控制部CTRL例如如圖4B所示,將位元線BL1之電位設為第2電位,將選擇線SL1之電位設為第1電位。藉此,電子e-向箭頭方向流動,對記憶元件30A之記憶層32D寫入第2資訊“0”。該情形時,控制部CTRL亦將閘極電極21、即字元線WL之電位設為第2電位,將位元線BL2之電位及選擇線SL2之電位維持在與位元線BL1之電位、選擇線SL1之電位及字元線WL之電位獨立之第3電位。即,控制部CTRL將位元線BL2之電位及選擇線SL2之電位設為浮動狀態。
控制部CTRL例如如圖4C所示,將位元線BL2之電位設為第1電位,將選擇線SL2之電位設為第2電位。藉此,電子e-向箭頭方向流動,對記憶元件30B之記憶層32D寫入第1資訊“1”。該情形時,將閘極電極21、即字元線WL之電位設為第2電位,將位元線BL1之電位及選擇線SL1之電位維持在與位元線BL2之電位、選擇線SL2之電位及字元線WL之電位獨立之第4電位。即,控制部CTRL將位元線BL1之電位及選擇線SL1之電位維持在浮動狀態。
控制部CTRL例如如圖4D所示,將位元線BL2之電位設為第2電位,將選擇線SL2之電位設為第1電位。藉此,電子e-向箭頭方向流動,對記憶元件30B之記憶層32D寫入第2資訊“0”。該情形時,亦將閘極電極21、即字元線WL之電位設為第2電位,將位元線BL1之電位及選擇線SL1之電位維持在第4電位。即,控制部CTRL將位元線BL1之電位及選擇線SL1之電位維持在浮動狀態。
根據選擇線SL1、選擇線SL2、位元線BL1、位元線BL2及字元線WL各者之電位之大小關係,於記憶部32之膜面垂直方向施加電流,產生自旋轉矩磁化反轉。藉此,藉由將記憶層32D之磁化M32D之朝向設為相對於磁化固定層32B之磁化M32B平行或反平行,使記憶部32之電阻值之大小變化而執行資訊之寫入。
另一方面,讀出記憶於記憶部32之資訊時,可介隔較薄之絕緣膜於記憶層32D設置成為資訊之基準之磁性層(未圖示),藉由經由絕緣層32C流動之強磁性隧道電流而讀出。又,亦可藉由磁阻效應而讀出。
[半導體裝置1之作用及效果] 於半導體裝置1中,於電晶體20之源極區域連接記憶元件30A,且於電晶體20之汲極區域連接記憶元件30B。因此,半導體裝置1整體所佔面積小於例如於源極區域連接記憶元件30A及記憶元件30B兩者之情形。於例如作為圖8A及圖8B所示之參考例之半導體裝置1001中,於源極區域連接互相位於同一層之2個記憶元件1030A、1030B之兩者。該情形時,需要更大之元件區域R1001。另,圖8A係表示作為參考例之半導體裝置1001之一構成例之剖視圖,圖8B表示該半導體裝置1001之平面構成例。圖8A相當於沿圖8B所示之VIIIA-VIIIA切斷線之向視方向之剖面。
相對於此,根據本實施形態之半導體裝置1,可於更窄之元件區域R1內,將電晶體20及記憶元件30A、30B小型配置。因此,作為半導體裝置1整體,由於可於有限區域內收納更多之電晶體20及記憶元件30A、30B,故可謀求高集成化。又,於通常使用時,例如進行向記憶元件30A之寫入及讀出,記憶元件30A產生異常之情形時,若進行向記憶元件30B之寫入及讀出,則可謀求冗餘化。即,可謀求半導體裝置1之動作可靠性之提高。又,本實施形態之半導體裝置1中,由於在半導體基板10之背面10B側設置記憶元件30A、30B,故可避免例如於電晶體20或配線層之製造過程中產生之熱之影響波及記憶元件30A、30B。
<第2實施形態> [半導體裝置2之構成] 圖5A係表示作為本揭示之第2實施形態之半導體裝置2之剖面構成者。又,圖5B及圖5C均表示半導體裝置2之平面構成。但,圖5B表示自半導體基板10之主面10A側觀察時之半導體裝置2之平面構成,圖5C表示自半導體基板10之背面10B側觀察時之半導體裝置2之平面構成。圖5A相當於沿圖5B及圖5C分別顯示之VA-VA切斷線之向視方向之剖視圖。
上述第1實施形態之半導體裝置1係於半導體基板10中設置有電晶體20之主面10A之相反之背面10B側,介隔絕緣層60設置記憶元件30A及記憶元件30B者。相對於此,本實施形態之半導體裝置2係於半導體基板10中設置有電晶體20之主面10A側,設置記憶元件30A及記憶元件30B者。於以下之說明及圖5中,對與上述第1實施形態之半導體裝置1對應之構成要件標註相同符號。
本實施形態之半導體裝置2中,與半導體裝置1比較之情形時,記憶元件30A與選擇線SL2係分別配置於互相對調之位置,記憶元件30B與選擇線SL1係分別配置於互相對調之位置。即,於絕緣層60之上表面60S分別設置選擇線SL2及選擇線SL1,該選擇線SL2之下表面與接點插塞P1相接,選擇線SL1之下表面與接點插塞P2相接。另一方面,於層間絕緣層27埋設有記憶元件30A及記憶元件30B,記憶元件30A與連接層28A之下表面相接,記憶元件30B與連接層28B之下表面相接。再者,於半導體裝置2中,取代半導體裝置1之配線群40A之金屬層M4而配置位元線BL1,取代半導體裝置1之配線群40B之金屬層M4而配置位元線BL2。即,位元線BL1及位元線BL2皆設置於支持基板50之上,其上表面與導通孔V4之下表面相接,且埋設於層間絕緣層44。
[半導體裝置2之作用效果] 於此種半導體裝置2中,亦可獲得與上述第1實施形態之半導體裝置1相同之效果。即,於半導體裝置2中,於電晶體20之源極區域連接記憶元件30A,且於電晶體20之汲極區域連接記憶元件30B。因此,半導體裝置2整體所佔面積小於例如於源極區域連接記憶元件30A及記憶元件30B兩者之情形。因此,可於更窄之區域中配置更多之電晶體20及記憶元件30A、30B,可謀求高集成化。又,於半導體裝置2中,由於在設置有電晶體20之主面10A側設置記憶元件30A及記憶元件30B,故於背面10B側僅配置接點插塞P1、P2或選擇線SL1、SL2等配線即足夠。即,可簡化背面10B側之形成程序。再者,於半導體裝置2中,由於在設置有電晶體20之層間絕緣層27埋設記憶元件30A及記憶元件30B,故與上述第1實施形態之半導體裝置1相比,容易降低整體之厚度。
<第3實施形態> [半導體裝置3之構成] 圖6A係表示作為本揭示之第3實施形態之半導體裝置3之構成之立體圖。圖6B係表示半導體裝置3之構成者,相當於沿圖6A所示之VIB-VIB切斷線之向視方向之剖面。半導體裝置3具有除了取代電晶體20具備電晶體80外,其他與半導體裝置1相同之構成。電晶體80埋設於設置於支持基板50、與包含例如矽之半導體基板13間之元件形成層80A。半導體基板13具有與元件形成層80A對向之表面13A、及位於其相反側之背面13B。電晶體80設置於半導體基板13之表面13A側。於背面13B側,設置有記憶元件30A、30B。本實施形態中,對與上述第1實施形態之半導體裝置1對應之構成要件標註相同符號而說明。
電晶體80係具有例如包含Si(矽)之鰭片81、與閘極電極82G、源極電極82S及汲極電極82D之鰭式場效電晶體(Fin-FET:Fin-Field Effect Transistor)。藉由使用Fin-FET,與塊體基板上之平面型電晶體相比,可抑制短通道特性。閘極電極82G兼備記憶元件30A及記憶元件30B之字元線WL。
鰭片81呈平板狀,於包含例如矽之半導體基板13上立設有複數個。複數個鰭片81例如分別於X軸方向延伸且排列於Y軸方向。但,圖6A及圖6B僅例示1個鰭片81。鰭片81之與X軸方向正交之剖面,即YZ剖面呈例如梯形形狀。閘極電極82G、源極電極82S及汲極電極82D均在與鰭片81之延伸方向交叉之Y軸方向上以跨越鰭片81之方式延伸。閘極電極82G、源極電極82S及汲極電極82D均覆蓋鰭片81之背面以外之面、即鰭片81與半導體基板13相接之面以外之面。此處,源極電極82S於其上端與選擇線SL2連接,汲極電極82D於其上端與選擇線SL1連接。另,於圖6A中,為避免繁雜,省略選擇線SL1及選擇線SL2之記載。
又,於鰭片81,於其背面附近包含作為源極區域及汲極區域發揮功能之雜質擴散區域83S、83D,雜質擴散區域83S經由接點插塞P1連接於記憶元件30A,且雜質擴散區域83D經由接點插塞P2連接於記憶元件30B。
[半導體裝置3之作用效果] 於此種半導體裝置3中,亦可期待與上述第1實施形態之半導體裝置1相同之效果。
再者,本實施形態中,由於搭載電流驅動能力較高之Fin-FET即電晶體80,作為記憶元件30A及記憶元件30B之選擇用電晶體使用,故可進行高速讀出、寫入。
[作為變化例之半導體裝置3A之構成] 圖6C係表示作為本實施形態之變化例之半導體裝置3A之構成之剖視圖,係相當於圖6B者。於圖6A及圖6B所示之作為第3實施形態之半導體裝置3中,於半導體基板13之背面13B側設置記憶元件30A、30B。相對於此,於作為本變化例之半導體裝置3A中,係於半導體基板13之表面13A側設置記憶元件30A、30B者。於此種半導體裝置3A中,亦可期待與上述第3實施形態之半導體裝置3相同之效果。
<4.應用例> 圖7A係表示使感測器裝置100與半導體裝置200貼合之攝像裝置101之概略構成者。作為半導體裝置200,可使用上述第1至第3實施形態之半導體裝置1~3。
攝像裝置101係例如於半導體裝置200之上積層有感測器裝置100之積層型影像感測器器件。於感測器裝置100形成有像素部110。於半導體裝置200設置有邏輯電路210及記憶體部220。
於感測器裝置100之像素部110,設置有二維配置單位像素且例如將藉由背面照射型攝像元件(攝像元件110S,參照圖2)及攝像元件110S之光電轉換所得之電荷傳送至FD(Floating Diffusion:浮動擴散)部之傳送電晶體、及重設FD部之電位之重設電晶體或輸出與FD部之電位相應之信號之放大電晶體等。
於半導體裝置200,設置有控制攝像元件110S之動作之控制電路等邏輯電路210、及構成記憶體部220之非揮發性記憶體元件(記憶元件30A、30B)。另,於半導體裝置200,除了邏輯電路210及記憶體部220外,亦可搭載例如具有圖像處理功能之電路、或將自設置於像素部之單位像素輸出之類比信號轉換成數位信號而輸出之ADC(Analog digital converter:類比數位轉換器)電路等。
圖7B係表示圖7A所示之攝像裝置101之具體剖面構成之一例者。於攝像裝置101之感測器裝置100,如上述般設置有攝像元件110S。攝像元件110S係例如於埋設有光電二極體113A及電晶體113B之半導體基板113上,依序積層有平坦化層114、彩色濾光器115及微透鏡116者。於感測器裝置100中,於攝像元件110S之微透鏡116上設置有保護層117,於該保護層117之上配設有玻璃基板118。再者,感測器裝置100於最下層(半導體裝置200之對向面)具有包含例如Cu之導電膜111、及佔據該導電膜111周圍之絕緣層112。導電膜111之下表面連接於設置於半導體裝置200之最上層之連接層P3。連接層P3包含例如銅等,其周圍被絕緣層73佔據。
根據圖7A及圖7B所示之攝像裝置101,作為半導體裝置200,應用上述第1至第3實施形態之半導體裝置1~3,故可謀求高集成化。
以上,雖列舉實施形態等說明本揭示,但本揭示並非限定於上述實施形態者,可進行多種變化。
例如,上述實施形態等中,具體列舉電晶體20、80及記憶元件30A、30B之構成進行說明,但無需具備所有構成要件,又,亦可進而具備其他構成要件。
又,於上述第1實施形態中,例示電晶體20為NMOS電晶體之情形進行了說明,但本揭示並非限定於此,可應用例如PMOS電晶體。例如圖9A及圖9B所示之半導體裝置1A具有PMOS電晶體20A。該情形時,例如如圖9A所示,將位元線BL1之電位設為第1電位(例如Low),將選擇線SL1之電位設為高於第1電位之第2電位(High)。藉此,電子e-向箭頭方向流動,對記憶元件30A之記憶層32D寫入第2資訊“0”。另一方面,如圖9B所示,若將位元線BL1之電位設為第2電位,將選擇線SL1之電位設為第1電位,則電流e-向箭頭方向流動,對記憶元件30A之記憶層32D寫入第1資訊“1”。
又,於上述實施形態等中,以底部固定構造說明了記憶元件,但本技術亦可採用頂部固定(top pin)構造之記憶元件。此處所謂之頂部固定構造,係指自積層方向之下向上依序積層有記憶層、絕緣層、及磁化固定層之構造。但,記憶元件為頂部固定構造之情形時,其行為與記憶元件為底部固定構造之情形之行為相反(寫入於記憶元件之High與Low相反)。
另,本說明書中記載之效果僅為例示,並非限定於該記載,亦可有其他效果。又,本技術係可採用如以下之構成者。 (1) 一種半導體裝置,其具有: 電晶體,其具有閘極部、第1擴散層及第2擴散層; 第1導電部; 第2導電部,其與上述第1導電部電性絕緣; 第1記憶元件,其位於上述第1擴散層與上述第1導電部之間,且與上述第1擴散層及上述第1導電部分別電性連接;及 第2記憶元件,其位於上述第2擴散層與上述第2導電部之間,且與上述第2擴散層及上述第2導電部分別電性連接。 (2) 如上述(1)之半導體裝置,其進而具有: 第3導電部,其自上述第1擴散層觀察時設置於與上述第1記憶元件相反側,且電性連接於上述第1擴散層;及 第4導電部,其自上述第2擴散層觀察時設置於與上述第2記憶元件相反側,且電性連接於上述第2擴散層。 (3) 如上述(1)或(2)之半導體裝置,其中 上述閘極部、上述第1導電部及上述第2導電部皆沿上述第1方向延伸。 (4) 如上述(2)之半導體裝置,其中 上述閘極部及上述第1至第4導電部皆沿第1方向延伸。 (5) 如上述(1)至(4)中任一項之半導體裝置,其進而具備: 半導體基板,其包含設置有上述閘極部之第1面、及位於與上述第1面相反側之第2面;且 上述第1擴散層於上述第1面附近構成上述半導體基板之一部分; 上述第2擴散層於上述第1面附近構成上述半導體基板之另一部分。 (6) 如上述(5)之半導體裝置,其進而具備: 第1絕緣層,其覆蓋上述半導體基板之上述第2面;及 第1連接部及第2連接部,其等各自貫通上述第1絕緣層;且 上述第1記憶元件及上述第2記憶元件各自設置於自上述第1絕緣層觀察時與上述第2面相反之側; 上述第1記憶元件經由上述第1連接部電性連接於上述第1擴散層; 上述第2記憶元件經由上述第2連接部電性連接於上述第2擴散層。 (7) 如上述(6)之半導體裝置,其進而具備: 第2絕緣層,其覆蓋上述半導體基板之上述第1面; 第3導電部及第4導電部,其等各自設置於自上述第2絕緣層觀察時與上述第2面相反之側; 第3連接部,其貫通上述第2絕緣層,且將上述第1擴散層與上述第3導電部電性連接;及 第4連接部,其貫通上述第2絕緣層,且將上述第2擴散層與上述第4導電部電性連接。 (8) 如上述(7)之半導體裝置,其進而具有控制部,該控制部以如下方式進行控制: 藉由將上述第1導電部之電位設為第1電位,將上述第4導電部之電位設為高於上述第1電位之第2電位,將上述閘極部之電位設為上述第2電位,將上述第2導電部之電位及上述第3導電部之電位設為與上述第1導電部之電位、上述第4導電部之電位及上述閘極部之電位之任一者皆獨立之第3電位,而對上述第1記憶元件寫入第1資訊;且 藉由將上述第1導電部之電位設為上述第2電位,將上述第4導電部之電位設為上述第1電位,將上述閘極部之電位設為上述第2電位,將上述第2導電部之電位及上述第3導電部之電位設為上述第3電位,而對上述第1記憶元件寫入第2資訊。 (9) 如上述(8)之半導體裝置,其中 上述控制部包含: 電位控制電路,其可將上述第2導電部之電位及上述第3導電部之電位維持在上述第3電位。 (10) 如上述(7)之半導體裝置,其進而具有控制部,該控制部以如下方式進行控制: 藉由將上述第2導電部之電位設為第1電位,將上述第3導電部之電位設為高於上述第1電位之第2電位,將上述閘極部之電位設為上述第2電位,將上述第1導電部之電位及上述第4導電部之電位設為與上述第2導電部之電位、上述第3導電部之電位及上述閘極部之電位之任一者皆獨立之第4電位,而對上述第2記憶元件寫入第1資訊;且 藉由將上述第2導電部之電位設為上述第2電位,將上述第3導電部之電位設為上述第1電位,將上述閘極部之電位設為上述第2電位,將上述第1導電部之電位及上述第4導電部之電位設為上述第4電位,而對上述第2記憶元件寫入第2資訊。 (11) 如上述(10)之半導體裝置,其中 上述控制部包含: 電位控制電路,其可將上述第1導電部之電位及上述第4導電部之電位維持在上述第4電位。 (12) 如上述(5)至(11)中任一項之半導體裝置,其進而具備: 第1絕緣層,其覆蓋上述半導體基板之上述第1面; 第1連接部及第2連接部,其等各自貫通上述第1絕緣層; 第3導電部,其設置於自上述第1絕緣層觀察時與上述第1面相反之側,且經由上述第1連接部電性連接於上述第1擴散層;及 第4導電部,其設置於自上述第1絕緣層觀察時與上述第1面相反之側,且經由上述第2連接部電性連接於上述第2擴散層。 (13) 如上述(12)之半導體裝置,其進而具備: 第2絕緣層,其覆蓋上述半導體基板之上述第2面;及 第3連接部及第4連接部,其等各自貫通上述第2絕緣層;且 上述第1導電部設置於自上述第1記憶元件觀察時與上述第2絕緣層相反側,且經由上述第3連接部電性連接於上述第1擴散層; 上述第2導電部設置於自上述第2記憶元件觀察時與上述第2絕緣層相反側,且經由上述第4連接部電性連接於上述第2擴散層。 (14) 如上述(1)之半導體裝置,其進而具備: 鰭片,其包含在與上述第1方向交叉之第2方向延伸之半導體材料;且 上述第1記憶元件及上述第2記憶元件各自連接於上述鰭片之背面; 上述閘極部、上述第1擴散層及上述第2擴散層於上述第1方向延伸,覆蓋上述鰭片之上述背面以外之面。 (15) 一種攝像裝置,其具備: 半導體裝置;及 攝像元件,其積層於上述半導體裝置;且 上述半導體裝置具有: 電晶體,其具有閘極部、第1擴散層及第2擴散層; 第1導電部; 第2導電部,其與上述第1導電部電性絕緣; 第1記憶元件,其位於上述第1擴散層與上述第1導電部之間,且與上述第1擴散層及上述第1導電部分別電性連接;及 第2記憶元件,其位於上述第2擴散層與上述第2導電部之間,且與上述第2擴散層及上述第2導電部分別電性連接。
本申請案係基於2018年3月6日於日本專利廳申請之日本專利申請案號2018-39217號而主張優先權者,將該申請案之全部內容以引用之方式併入本申請案中。
若為本領域技術人員,則可根據設計上之要件或其他原因,而想到各種修正、組合、子組合及變更,且理解其等為包含於附加之申請專利範圍或其均等物之範圍內者。
1‧‧‧半導體裝置 1A‧‧‧半導體裝置 2‧‧‧半導體裝置 3‧‧‧半導體裝置 3A‧‧‧半導體裝置 10‧‧‧半導體裝置 10A‧‧‧主面 10B‧‧‧背面 11‧‧‧元件分離層 13‧‧‧半導體基板 13A‧‧‧表面 13B‧‧‧背面 20‧‧‧電晶體 21‧‧‧閘極電極 22D‧‧‧擴散層 22S‧‧‧擴散層 23‧‧‧閘極絕緣膜 24‧‧‧側壁 24A‧‧‧氧化矽膜 24B‧‧‧氮化矽膜 25D‧‧‧矽化物區域 25S‧‧‧矽化物區域 26‧‧‧層間絕緣層 27‧‧‧層間絕緣層 28A~28C‧‧‧連接層 30A‧‧‧記憶元件 30B‧‧‧記憶元件 31‧‧‧導電層 32‧‧‧記憶部 32A‧‧‧基底層 32B‧‧‧磁化固定層 32C‧‧‧絕緣層 32D‧‧‧記憶層 32E‧‧‧覆蓋層 33‧‧‧導電層 40‧‧‧多層配線形成部 40A‧‧‧配線群 40B‧‧‧配線群 41‧‧‧層間絕緣層 42‧‧‧層間絕緣層 43‧‧‧層間絕緣層 44‧‧‧層間絕緣層 50‧‧‧支持基板 60‧‧‧絕緣層 60S‧‧‧上表面 71‧‧‧背面層間膜 72‧‧‧絕緣層 73‧‧‧絕緣層 80‧‧‧電晶體 80A‧‧‧元件形成層 81‧‧‧鰭片 82D‧‧‧汲極電極 82G‧‧‧閘極電極 82S‧‧‧源極電極 83D‧‧‧雜質擴散區域 83S‧‧‧雜質擴散區域 100‧‧‧感測器裝置 101‧‧‧攝像裝置 110‧‧‧像素部 110S‧‧‧攝像元件 111‧‧‧導電膜 112‧‧‧絕緣層 113‧‧‧半導體基板 113A‧‧‧光電二極體 113B‧‧‧電晶體 114‧‧‧平坦化層 115‧‧‧彩色濾光器 116‧‧‧微透鏡 117‧‧‧保護層 118‧‧‧玻璃基板 200‧‧‧半導體裝置 210‧‧‧邏輯電路 220‧‧‧記憶體部 1001‧‧‧半導體裝置 1030A‧‧‧記憶元件 1030B‧‧‧記憶元件 BL1‧‧‧位元線 BL2‧‧‧位元線 CTRL‧‧‧控制部 M1‧‧‧金屬層 M2‧‧‧金屬層 M3‧‧‧金屬層 M4‧‧‧金屬層 M32B‧‧‧磁化 M32D‧‧‧磁化 P1‧‧‧接點插塞 P2‧‧‧接點插塞 P3‧‧‧連接層 R1‧‧‧元件區域 R2‧‧‧分離區域 R1001‧‧‧元件區域 SL1‧‧‧選擇線 SL2‧‧‧選擇線 V1~V4‧‧‧導通孔 WL‧‧‧字元線 X‧‧‧方向 Y‧‧‧方向 Z‧‧‧方向
圖1A係表示本揭示之第1實施形態之半導體裝置之一構成例之剖視圖。 圖1B係表示圖1A所示之半導體裝置之一構成例之俯視圖。 圖1C係表示圖1A所示之半導體裝置之一構成例之其他俯視圖。 圖1D係圖1A所示之半導體裝置之電路圖。 圖2係表示圖1A所示之記憶元件之記憶部之構成之一例之剖視圖。 圖3係表示圖2所示之記憶部之各層之構成之一例之剖視圖。 圖4A係用以說明對圖1A所示之半導體裝置之第1記憶元件寫入第1資訊之方法之說明圖。 圖4B係用以說明對圖1A所示之半導體裝置之第1記憶元件寫入第2資訊之方法之說明圖。 圖4C係用以說明對圖1A所示之半導體裝置之第2記憶元件寫入第1資訊之方法之說明圖。 圖4D係用以說明對圖1A所示之半導體裝置之第2記憶元件寫入第2資訊之方法之說明圖。 圖5A係表示本揭示之第2實施形態之半導體裝置之一構成例之剖視圖。 圖5B係表示圖5A所示之半導體裝置之一構成例之俯視圖。 圖5C係表示圖5A所示之半導體裝置之一構成例之其他俯視圖。 圖6A係表示本揭示之第3實施形態之半導體裝置之一構成例之立體圖。 圖6B係表示圖6A所示之半導體裝置之構成例之剖視圖。 圖6C係表示圖6A所示之半導體裝置之變化例之剖視圖。 圖7A係模式性表示作為具備本揭示之半導體裝置之應用例之攝像裝置之立體圖。 圖7B係表示圖7A所示之攝像裝置之一構成例之剖視圖。 圖8A係表示作為參考例之半導體裝置之一構成例之剖視圖。 圖8B係表示作為圖8A所示之參考例之半導體裝置之俯視圖。 圖9A係用以說明對作為本揭示之其他變化例之半導體裝置之第1記憶元件寫入第2資訊之方法之說明圖。 圖9B係用以說明對作為本揭示之其他變化例之半導體裝置之第1記憶元件寫入第1資訊之方法之說明圖。
1‧‧‧半導體裝置
10‧‧‧半導體裝置
10A‧‧‧主面
10B‧‧‧背面
11‧‧‧元件分離層
20‧‧‧電晶體
21‧‧‧閘極電極
22D‧‧‧擴散層
22S‧‧‧擴散層
23‧‧‧閘極絕緣膜
24‧‧‧側壁
24A‧‧‧氧化矽膜
24B‧‧‧氮化矽膜
25D‧‧‧矽化物區域
25S‧‧‧矽化物區域
26‧‧‧層間絕緣層
27‧‧‧層間絕緣層
28A~28C‧‧‧連接層
30A‧‧‧記憶元件
30B‧‧‧記憶元件
31‧‧‧導電層
32‧‧‧記憶部
33‧‧‧導電層
40‧‧‧多層配線形成部
40A‧‧‧配線群
40B‧‧‧配線群
41‧‧‧層間絕緣層
42‧‧‧層間絕緣層
43‧‧‧層間絕緣層
44‧‧‧層間絕緣層
50‧‧‧支持基板
60‧‧‧絕緣層
60S‧‧‧上表面
71‧‧‧背面層間膜
72‧‧‧絕緣層
BL1‧‧‧位元線
BL2‧‧‧位元線
M1‧‧‧金屬層
M2‧‧‧金屬層
M3‧‧‧金屬層
M4‧‧‧金屬層
P1‧‧‧接點插塞
P2‧‧‧接點插塞
R1‧‧‧元件區域
R2‧‧‧分離區域
SL1‧‧‧選擇線
SL2‧‧‧選擇線
V1~V4‧‧‧導通孔
WL‧‧‧字元線
X‧‧‧方向
Y‧‧‧方向
Z‧‧‧方向

Claims (14)

  1. 一種半導體裝置,其具有:電晶體,其具有閘極部、第1擴散層及第2擴散層;第1導電部;第2導電部,其與上述第1導電部電性絕緣;第1記憶元件,其位於上述第1擴散層與上述第1導電部之間,且與上述第1擴散層及上述第1導電部分別電性連接;第2記憶元件,其位於上述第2擴散層與上述第2導電部之間,且與上述第2擴散層及上述第2導電部分別電性連接;。 第3導電部,其自上述第1擴散層觀察時設置於與上述第1記憶元件相反側,且電性連接於上述第1擴散層;及第4導電部,其自上述第2擴散層觀察時設置於與上述第2記憶元件相反側,並電性連接於上述第2擴散層。
  2. 如請求項1之半導體裝置,其中上述閘極部、上述第1導電部及上述第2導電部皆沿第1方向延伸。
  3. 如請求項1之半導體裝置,其中上述閘極部及上述第1至第4導電部皆沿第1方向延伸。
  4. 如請求項1之半導體裝置,其進而具備:半導體基板,其包含設置有上述閘極部之第1面、及位於與上述第1 面相反側之第2面;且上述第1擴散層於上述第1面附近構成上述半導體基板之一部分;上述第2擴散層於上述第1面附近構成上述半導體基板之另一部分。
  5. 如請求項4之半導體裝置,其進而具備:第1絕緣層,其覆蓋上述半導體基板之上述第2面;及第1連接部及第2連接部,其等各自貫通上述第1絕緣層;且上述第1記憶元件及上述第2記憶元件各自設置於自上述第1絕緣層觀察時與上述第2面相反之側;上述第1記憶元件經由上述第1連接部電性連接於上述第1擴散層;上述第2記憶元件經由上述第2連接部電性連接於上述第2擴散層。
  6. 如請求項5之半導體裝置,其進而具備:第2絕緣層,其覆蓋上述半導體基板之上述第1面;第3導電部及第4導電部,其等各自設置於自上述第2絕緣層觀察時與上述第2面相反之側;第3連接部,其貫通上述第2絕緣層,且將上述第1擴散層與上述第3導電部電性連接;及第4連接部,其貫通上述第2絕緣層,且將上述第2擴散層與上述第4導電部電性連接。
  7. 如請求項6之半導體裝置,其進而具有控制部,該控制部以如下方式進行控制: 藉由將上述第1導電部之電位設為第1電位,將上述第4導電部之電位設為高於上述第1電位之第2電位,將上述閘極部之電位設為上述第2電位,將上述第2導電部之電位及上述第3導電部之電位設為與上述第1導電部之電位、上述第4導電部之電位及上述閘極部之電位之任一者皆獨立之第3電位,而對上述第1記憶元件寫入第1資訊;且藉由將上述第1導電部之電位設為上述第2電位,將上述第4導電部之電位設為上述第1電位,將上述閘極部之電位設為上述第2電位,將上述第2導電部之電位及上述第3導電部之電位設為上述第3電位,而對上述第1記憶元件寫入第2資訊。
  8. 如請求項7之半導體裝置,其中上述控制部包含:電位控制電路,其可將上述第2導電部之電位及上述第3導電部之電位維持在上述第3電位。
  9. 如請求項6之半導體裝置,其進而具有控制部,該控制部以如下方式進行控制:藉由將上述第2導電部之電位設為第1電位,將上述第3導電部之電位設為高於上述第1電位之第2電位,將上述閘極部之電位設為上述第2電位,將上述第1導電部之電位及上述第4導電部之電位設為與上述第2導電部之電位、上述第3導電部之電位及上述閘極部之電位之任一者皆獨立之第4電位,而對上述第2記憶元件寫入第1資訊;且藉由將上述第2導電部之電位設為上述第2電位,將上述第3導電部之 電位設為上述第1電位,將上述閘極部之電位設為上述第2電位,將上述第1導電部之電位及上述第4導電部之電位設為上述第4電位,而對上述第2記憶元件寫入第2資訊。
  10. 如請求項9之半導體裝置,其中上述控制部包含:電位控制電路,其可將上述第1導電部之電位及上述第4導電部之電位維持在上述第4電位。
  11. 如請求項4之半導體裝置,其進而具備:第1絕緣層,其覆蓋上述半導體基板之上述第1面;第1連接部及第2連接部,其等各自貫通上述第1絕緣層;第3導電部,其設置於自上述第1絕緣層觀察時與上述第1面相反之側,且經由上述第1連接部電性連接於上述第1擴散層;及第4導電部,其設置於自上述第1絕緣層觀察時與上述第1面相反之側,且經由上述第2連接部電性連接於上述第2擴散層。
  12. 如請求項11之半導體裝置,其進而具備:第2絕緣層,其覆蓋上述半導體基板之上述第2面;及第3連接部及第4連接部,其等各自貫通上述第2絕緣層;且上述第1導電部設置於自上述第1記憶元件觀察時與上述第2絕緣層相反側,且經由上述第3連接部電性連接於上述第1擴散層;上述第2導電部設置於自上述第2記憶元件觀察時與上述第2絕緣層相 反側,且經由上述第4連接部電性連接於上述第2擴散層。
  13. 如請求項1之半導體裝置,其進而具備:鰭片,其包含在與第1方向交叉之第2方向延伸之半導體材料;且上述第1記憶元件及上述第2記憶元件各自連接於上述鰭片之背面;上述閘極部、上述第1擴散層及上述第2擴散層於上述第1方向延伸,覆蓋上述鰭片之上述背面以外之面。
  14. 一種攝像裝置,其具備:半導體裝置;及攝像元件,其積層於上述半導體裝置;且上述半導體裝置具有:電晶體,其具有閘極部、第1擴散層及第2擴散層;第1導電部;第2導電部,其與上述第1導電部電性絕緣;第1記憶元件,其位於上述第1擴散層與上述第1導電部之間,且與上述第1擴散層及上述第1導電部分別電性連接;第2記憶元件,其位於上述第2擴散層與上述第2導電部之間,且與上述第2擴散層及上述第2導電部分別電性連接;第3導電部,其自上述第1擴散層觀察時設置於與上述第1記憶元件相反側,且電性連接於上述第1擴散層;及第4導電部,其自上述第2擴散層觀察時設置於與上述第2記憶元件相反側,並電性連接於上述第2擴散層。
TW108104560A 2018-03-06 2019-02-12 半導體裝置及攝像裝置 TWI780302B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018039217 2018-03-06
JP2018-039217 2018-03-06

Publications (2)

Publication Number Publication Date
TW201946280A TW201946280A (zh) 2019-12-01
TWI780302B true TWI780302B (zh) 2022-10-11

Family

ID=67845990

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108104560A TWI780302B (zh) 2018-03-06 2019-02-12 半導體裝置及攝像裝置

Country Status (5)

Country Link
US (1) US11482548B2 (zh)
CN (1) CN111788672A (zh)
DE (1) DE112019001173T5 (zh)
TW (1) TWI780302B (zh)
WO (1) WO2019171872A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11362212B2 (en) * 2019-09-17 2022-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Contact interface engineering for reducing contact resistance
US11749729B2 (en) * 2021-03-31 2023-09-05 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device, integrated circuit component and manufacturing methods thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007227917A (ja) * 2006-02-22 2007-09-06 Samsung Electronics Co Ltd 磁気メモリ装置及びデータ記録方法
JP2012216776A (ja) * 2011-03-31 2012-11-08 Sony Corp 半導体装置、および、その製造方法
JP2013058521A (ja) * 2011-09-07 2013-03-28 Toshiba Corp 記憶装置及びその製造方法
WO2017038403A1 (ja) * 2015-09-01 2017-03-09 ソニー株式会社 積層体

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3851914B2 (ja) * 2003-07-09 2006-11-29 株式会社東芝 不揮発性半導体記憶装置
WO2007066407A1 (ja) 2005-12-09 2007-06-14 Fujitsu Limited 磁気メモリ装置及びその書き込み方法
KR100719382B1 (ko) * 2006-04-10 2007-05-18 삼성전자주식회사 세 개의 트랜지스터들이 두 개의 셀을 구성하는 비휘발성메모리 소자
JP5141237B2 (ja) * 2007-12-21 2013-02-13 富士通株式会社 半導体記憶装置、その製造方法、書き込み方法及び読み出し方法
JP5487625B2 (ja) * 2009-01-22 2014-05-07 ソニー株式会社 半導体装置
JP4970507B2 (ja) * 2009-08-27 2012-07-11 株式会社東芝 半導体記憶装置
JP5614150B2 (ja) * 2010-07-29 2014-10-29 ソニー株式会社 抵抗変化型メモリデバイス
JP2014220376A (ja) * 2013-05-08 2014-11-20 ソニー株式会社 半導体装置およびその製造方法
JP2014229758A (ja) * 2013-05-22 2014-12-08 ソニー株式会社 半導体装置およびその製造方法
JP6292049B2 (ja) * 2013-09-02 2018-03-14 ソニー株式会社 半導体装置およびその製造方法
JP2015050339A (ja) * 2013-09-02 2015-03-16 ソニー株式会社 半導体装置およびその製造方法
KR102212558B1 (ko) * 2014-12-22 2021-02-08 삼성전자주식회사 자기 메모리 소자의 제조 방법
US9614002B1 (en) * 2016-01-21 2017-04-04 Samsung Electronics Co., Ltd. 0T bi-directional memory cell
US9917249B2 (en) * 2016-03-09 2018-03-13 Samsung Electronics Co., Ltd. Method and system for providing a magnetic junction usable in spin transfer torque applications and including a magnetic barrier layer

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007227917A (ja) * 2006-02-22 2007-09-06 Samsung Electronics Co Ltd 磁気メモリ装置及びデータ記録方法
JP2012216776A (ja) * 2011-03-31 2012-11-08 Sony Corp 半導体装置、および、その製造方法
JP2013058521A (ja) * 2011-09-07 2013-03-28 Toshiba Corp 記憶装置及びその製造方法
WO2017038403A1 (ja) * 2015-09-01 2017-03-09 ソニー株式会社 積層体

Also Published As

Publication number Publication date
TW201946280A (zh) 2019-12-01
CN111788672A (zh) 2020-10-16
US11482548B2 (en) 2022-10-25
DE112019001173T5 (de) 2020-11-19
WO2019171872A1 (ja) 2019-09-12
US20210043663A1 (en) 2021-02-11

Similar Documents

Publication Publication Date Title
TWI773719B (zh) 半導體裝置
US10879299B2 (en) Semiconductor device with transistor in semiconductor substrate and insulated contact plug extending through the substrate
US10157951B2 (en) CMOS image sensor (CIS) including MRAM (magnetic random access memory)
US9954031B2 (en) Semiconductor device structure useful for bulk transistor and method of manufacturing same where a substrate extends commonly over a transistor, an element region, and a separation region
TWI794203B (zh) 半導體裝置及半導體裝置之製造方法
TWI395356B (zh) 使用保護側壁鈍化之磁性元件
KR102631843B1 (ko) 다수의 유형의 임베디드 비휘발성 메모리 디바이스들을 갖는 모놀리식 집적회로
US20170084820A1 (en) Integrated magnetic random access memory with logic device
JP5080102B2 (ja) 磁気記憶装置の製造方法および磁気記憶装置
US9876163B2 (en) Magnetic memory with tunneling magnetoresistance enhanced spacer layer
JP2014229758A (ja) 半導体装置およびその製造方法
JP2008211011A5 (zh)
US9343662B2 (en) Magnetic memory device and method of forming thereof
TWI780302B (zh) 半導體裝置及攝像裝置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent