TWI779930B - 時脈監控電路、微控制器,及其控制方法 - Google Patents

時脈監控電路、微控制器,及其控制方法 Download PDF

Info

Publication number
TWI779930B
TWI779930B TW110142870A TW110142870A TWI779930B TW I779930 B TWI779930 B TW I779930B TW 110142870 A TW110142870 A TW 110142870A TW 110142870 A TW110142870 A TW 110142870A TW I779930 B TWI779930 B TW I779930B
Authority
TW
Taiwan
Prior art keywords
signal
adjustable counter
clock
monitor
integer
Prior art date
Application number
TW110142870A
Other languages
English (en)
Other versions
TW202322563A (zh
Inventor
林瑋玲
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW110142870A priority Critical patent/TWI779930B/zh
Priority to CN202210211475.XA priority patent/CN116137523A/zh
Priority to US17/947,641 priority patent/US11789072B2/en
Application granted granted Critical
Publication of TWI779930B publication Critical patent/TWI779930B/zh
Publication of TW202322563A publication Critical patent/TW202322563A/zh

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31727Clock circuits aspects, e.g. test clock circuit details, timing aspects for signal generation, circuits for testing clocks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/19Monitoring patterns of pulse trains
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Electrotherapy Devices (AREA)
  • Electrophonic Musical Instruments (AREA)

Abstract

一種時脈監控電路,包括一監測器和一可調計數器。監測器可監控一待測時脈。可調計數器可根據一參考時脈來計算一整數,並設定一目標數字。若關於待測時脈之一穩定信號出現翻轉,則可調計數器會將目標數字由一較大數字切換為一較小數字。可調計數器能執行一自動偵測程序以傳送一檢查信號至監測器。回應於檢查信號,若待測時脈無法被偵測到,則監測器不會回傳任何確認信號至可調計數器,而可調計數器將逐漸增加前述之整數。當前述之整數等於目標數字時,可調計數器將產生一失敗信號。

Description

時脈監控電路、微控制器,及其控制方法
本發明係關於一種時脈監控電路,特別係關於一種具有自動偵測功能之時脈監控電路。
在傳統微控制器當中,時脈監控電路通常是在待測時脈已經穩定後才會進行相關之偵測程序。另外,若是待測時脈突然消失,也往往要花費不少時間才能被發現到,此造成整體系統之可靠度降低。有鑑於此,勢必要提出一種全新的解決方案,以克服先前技術所面臨之問題。
在較佳實施例中,本發明提出一種時脈監控電路,包括:一監測器,監控一待測時脈;以及一可調計數器,根據一參考時脈來計算一整數,並設定一目標數字;其中若關於該待測時脈之一穩定信號出現翻轉,則該可調計數器會將該目標數字由一第一數字切換為一第二數字,其中第一數字大於第二數字;其中該可調計數器能執行一自動偵測程序以傳送一檢查信號至該監測器;其中回應於該檢查信號,若該待測時脈無法被偵測到,則該監測器不會回傳任何確認信號至該可調計數器,而該可調計數器將逐漸增加該整數;其中當該整數等於該目標數字時,該可調計數器將產生一失敗信號。
在一些實施例中,回應於該檢查信號,若該待測時脈能被偵測到,則該監測器將會回傳一確認信號至該可調計數器,以重設該可調計數器之該整數。
在一些實施例中,該穩定信號於初始時係維持於低邏輯位準,並於一既定時間之後才上升至高邏輯位準。
在一些實施例中,該第一數字係等於100。
在一些實施例中,該第二數字係等於2。
在一些實施例中,該穩定信號於一第一階段中為低邏輯位準且於一第二階段中為高邏輯位準。
在一些實施例中,該可調計數器於該第一階段期間和該第二階段期間皆能執行該自動偵測程序。
在一些實施例中,該時脈監控電路更包括:一重置器,其中當該失敗信號被產生時,該重置器將會傳送一回復信號至該可調計數器,以將該失敗信號由高邏輯位準拉回低邏輯位準。
在另一較佳實施例中,本發明提出一種控制方法,包括下列步驟:藉由一監測器,監控一待測時脈;藉由一可調計數器,根據一參考時脈來計算一整數,並設定一目標數字;若關於該待測時脈之一穩定信號出現翻轉,則將該目標數字由一第一數字切換為一第二數字,其中第一數字大於第二數字;執行一自動偵測程序以傳送一檢查信號至該監測器;回應於該檢查信號,若該待測時脈無法被偵測到,則不會回傳任何確認信號至該可調計數器,並逐漸增加該可調計數器之該整數;以及當該整數等於該目標數字時,產生一失敗信號。
在一些實施例中,該控制方法更包括:回應於該檢查信號,若該待測時脈能被偵測到,則回傳一確認信號至該可調計數器,以重設該可調計數器之該整數。
在一些實施例中,該控制方法更包括:當該失敗信號被產生時,傳送一回復信號至該可調計數器,以將該失敗信號由高邏輯位準拉回低邏輯位準。
在另一較佳實施例中,本發明提出一種微控制器,包括:一監測器,監控一待測時脈;以及一可調計數器,根據一參考時脈來計算一整數,並設定一目標數字;其中若關於該待測時脈之一穩定信號出現翻轉,則該可調計數器會將該目標數字由一第一數字切換為一第二數字,其中第一數字大於第二數字;其中該可調計數器能執行一自動偵測程序以傳送一檢查信號至該監測器;其中回應於該檢查信號,若該待測時脈無法被偵測到,則該監測器不會回傳任何確認信號至該可調計數器,而該可調計數器將逐漸增加該整數;其中當該整數等於該目標數字時,該可調計數器將產生一失敗信號。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出本發明之具體實施例,並配合所附圖式,作詳細說明如下。
在說明書及申請專利範圍當中使用了某些詞彙來指稱特定的元件。本領域技術人員應可理解,硬體製造商可能會用不同的名詞來稱呼同一個元件。本說明書及申請專利範圍並不以名稱的差異來作為區分元件的方式,而是以元件在功能上的差異來作為區分的準則。在通篇說明書及申請專利範圍當中所提及的「包含」及「包括」一詞為開放式的用語,故應解釋成「包含但不僅限定於」。「大致」一詞則是指在可接受的誤差範圍內,本領域技術人員能夠在一定誤差範圍內解決所述技術問題,達到所述基本之技術效果。此外,「耦接」一詞在本說明書中包含任何直接及間接的電性連接手段。因此,若文中描述一第一裝置耦接至一第二裝置,則代表該第一裝置可直接電性連接至該第二裝置,或經由其它裝置或連接手段而間接地電性連接至該第二裝置。
第1圖係顯示根據本發明一實施例所述之時脈監控電路(Clock Monitor Circuit)100之示意圖。時脈監控電路100可以應用於一微控制器(Microcontroller)當中,但亦不僅限於此。如第1圖所示,時脈監控電路100至少包括一可調計數器(Tunable Counter)110和一監測器(Monitor)120,其均可藉由積體電路(Integrated Circuit)來實施。在另一些實施例中,時脈監控電路100自身亦可置換為一微控制器100。
可調計數器110可根據一參考時脈(Reference Clock)RCLK來計算一整數(Integer)BG,並可設定一目標數字(Target Number)BT。舉例而言,整數BG初始時可為0,並可選擇性地根據參考時脈RCLK來增加,但亦不僅限於此。目標數字BT可以是大於或是等於2之任一整數。另外,監測器120可監控一待測時脈(Clock Under Test)TCLK。在一些實施例中,待測時脈TCLK與參考時脈RCLK可具有相同之頻率(Frequency)和相位(Phase)。在另一些實施例中,待測時脈TCLK與參考時脈RCLK亦可具有不同之頻率和相位。
第2圖係顯示根據本發明一實施例所述之時脈監控電路100之信號波形圖。請一併參考第1、2圖以理解本發明。可調計數器110更可接收關於待測時脈TCLK之一穩定信號SS。在一些實施例中,穩定信號SS於初始時係維持於低邏輯位準(Low Logic Level,亦即邏輯「0」),並於一既定時間TD之後才上升至高邏輯位準(High Logic Level,亦即邏輯「1」)。根據穩定信號SS之切換,時脈監控電路100可操作於一第一階段或一第二階段二者擇一。亦即,穩定信號SS於第一階段中為低邏輯位準以指示待測信號TCLK尚未達穩定狀態,而穩定信號SS於第二階段中為高邏輯位準以指示待測信號TCLK已達穩定狀態。必須注意的是,若穩定信號SS出現翻轉(Toggled)(例如,由低邏輯位準上升至高邏輯位準),則可調計數器110會將目標數字BT由一較大數字(亦即,一第一數字)切換為一較小數字(亦即,一第二數字)。在一些實施例中,前述之較大數字係等於100,而前述之較小數字係等於2,惟其仍可依照不同需求來進行調整。反之,若穩定信號SS未出現翻轉(例如,可維持於低邏輯位準),則可調計數器110不會改變目標數字BT(例如:可維持於較大數字)。
可調計數器110能執行一自動偵測程序(Automatic Detection Process)以傳送一檢查信號SC至監測器120。回應於檢查信號SC,若監測器120尚能偵測到待測時脈TCLK,則監測器120將會回傳一確認信號SA至可調計數器110,以重設(Reset)可調計數器110之整數BG為其初始值(例如:0),如一第一虛線框201處所示。檢查信號SC和確認信號SA可各自為一高邏輯脈衝(Pulse)。前述之自動偵測程序還可週期性地執行。例如,在接收到確認信號SA之後,可調計數器110還可再度傳送檢查信號SC至監測器120。
另一方面,回應於檢查信號SC,若監測器120無法偵測到待測時脈TCLK(或是待測時脈TCLK持續維持於低邏輯位準),則監測器120將不會回傳任何確認信號SA至可調計數器110。由於未收到任何確認信號SA,故可調計數器110不會被重設,並將根據參考時脈RCLK來逐漸增加整數BG。例如,於參考時脈RCLK之每一上升邊緣(Rising Edge)處,可調計數器110之整數BG皆可增加1,但亦不僅限於此。當可調計數器110之整數BG恰等於目標數字BT(或是較大數字,例如:100)時,可調計數器110將產生一失敗信號SF,以指示待測時脈TCLK發生異常,如一第二虛線框202處所示。例如,失敗信號SF可為一高邏輯脈衝。在一些實施例中,可調計數器110更可於失敗信號SF產生時來重設整數BG為其初始值。
在前述實施例中,可調計數器110係於第一階段期間執行自動偵測程序。必須理解的是,可調計數器110亦可於第二階段期間執行自動偵測程序。在穩定信號SS出現翻轉之後,如一第三虛線框203處所示,可調計數器110可執行自動偵測程序以傳送檢查信號SC至監測器120。回應於檢查信號SC,若監測器120尚能偵測到待測時脈TCLK,則監測器120將會回傳確認信號SA至可調計數器110,以重設可調計數器110之整數BG為其初始值。
如一第四虛線框204處所示,回應於檢查信號SC,若監測器120無法偵測到待測時脈TCLK(或是待測時脈TCLK持續維持於低邏輯位準),則監測器120將不會回傳任何確認信號SA至可調計數器110。由於未收到任何確認信號SA,故可調計數器110不會被重設,並將根據參考時脈RCLK來逐漸增加整數BG。當可調計數器110之整數BG恰等於目標數字BT(或是較小數字,例如:2)時,可調計數器110將產生失敗信號SF。
當待測時脈TCLK尚未進入穩定狀態時(亦即,第一階段期間),相對較大之目標數字BT可避免整體系統因進入省電模式而發生誤判。反之,當待測時脈TCLK已進入穩定狀態時(亦即,第二階段期間),相對較小之目標數字BT可避免產生失敗信號SF之前置時間過長。因此,可切換之目標數字BT將能大幅提高時脈監控電路100之效率及可靠度。
第3圖係顯示根據本發明另一實施例所述之時脈監控電路300之示意圖。第3圖和第1圖相似。在第3圖之實施例中,時脈監控電路300更包括一重置器(Resetter)330。請一併參考第2、3圖。當失敗信號SF被產生時,重置器330將可傳送一回復信號SR至可調計數器110,以將失敗信號SF由高邏輯位準拉回低邏輯位準。例如,回復信號SR可為一低邏輯脈衝。必須理解的是,重置器330為一選用元件(Optional Element),在其他實施例中亦可移除之。第3圖之時脈監控電路300之其餘特徵皆與第1圖之時脈監控電路100類似,故此二實施例均可達成相似之操作效果。
第4A、4B圖係顯示根據本發明一實施例所述之控制方法之流程圖。首先,在步驟S401,藉由一監測器,監控一待測時脈。在步驟S402,藉由一可調計數器,根據一參考時脈來計算一整數,並設定一目標數字。在步驟S403,確認關於待測時脈之一穩定信號是否出現翻轉。若是,在步驟S404,將目標數字由一較大數字切換為一較小數字,再進入步驟S405。若否,則目標數字維持不變,並直接進入步驟S405。在步驟S405,執行一自動偵測程序以傳送一檢查信號至監測器。在步驟S406,回應於檢查信號,確認待測時脈是否能被偵測到。若待測時脈尚能被偵測到,則在步驟S407,回傳一確認信號至可調計數器。接著在步驟S408,重設可調計數器之整數。若待測時脈無法被偵測到,則在步驟S409,不回傳任何確認信號至可調計數器。接著在步驟S410,逐漸增加可調計數器之整數。在步驟S411,確認可調計數器之整數是否恰等於目標數字。若否,則程序將回到步驟S410。若是,則在步驟S412,藉由可調計數器,產生一失敗信號。必須理解的是,以上步驟無須依次序執行,而第1-3圖之實施例之每一特徵均可套用至第4圖之控制方法當中。
本發明提出一種新穎之時脈監控電路、微控制器,及其控制方法。在本發明之設計下,無論待測時脈是否進入穩定狀態,其均能由可調計數器和監測器所自動偵測。另外,由於可調計數器之目標數字可根據穩定信號來進行切換,故整體系統之可靠度將可有效地改善。相較於傳統技術,本發明至少具有低複雜度、高效率等優勢,故其很適合應用於各種各式之電子裝置當中。
值得注意的是,以上所述之元件參數皆非為本發明之限制條件。設計者可以根據不同需要調整這些設定值。本發明之時脈監控電路、微控制器,及其控制方法並不僅限於第1-4圖所圖示之狀態。本發明可以僅包括第1-4圖之任何一或複數個實施例之任何一或複數項特徵。換言之,並非所有圖示之特徵均須同時實施於本發明之時脈監控電路、微控制器,及其控制方法當中。
本發明之方法,或特定型態或其部份,可以以程式碼的型態存在。程式碼可以包含於實體媒體,如軟碟、光碟片、硬碟、或是任何其他機器可讀取(如電腦可讀取)儲存媒體,亦或不限於外在形式之電腦程式產品,其中,當程式碼被機器,如電腦載入且執行時,此機器變成用以參與本發明之裝置。程式碼也可以透過一些傳送媒體,如電線或電纜、光纖、或是任何傳輸型態進行傳送,其中,當程式碼被機器,如電腦接收、載入且執行時,此機器變成用以參與本發明之裝置。當在一般用途處理單元實作時,程式碼結合處理單元提供一操作類似於應用特定邏輯電路之獨特裝置。
在本說明書以及申請專利範圍中的序數,例如「第一」、「第二」、「第三」等等,彼此之間並沒有順序上的先後關係,其僅用於標示區分兩個具有相同名字之不同元件。
本發明雖以較佳實施例揭露如上,然其並非用以限定本發明的範圍,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可做些許的更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100,300:時脈監控電路(微控制器) 110:可調計數器 120:監測器 201:第一虛線框 202:第二虛線框 203:第三虛線框 204:第四虛線框 330:重置器 BG:整數 BT:目標數字 SA:確認信號 SC:檢查信號 SF:失敗信號 SR:回復信號 SS:穩定信號 RCLK:參考時脈 TCLK:待測時脈 TD:既定時間
第1圖係顯示根據本發明一實施例所述之時脈監控電路之示意圖。 第2圖係顯示根據本發明一實施例所述之時脈監控電路之信號波形圖。 第3圖係顯示根據本發明另一實施例所述之時脈監控電路之示意圖。 第4A、4B圖係顯示根據本發明一實施例所述之控制方法之流程圖。
100:時脈監控電路(微控制器)
110:可調計數器
120:監測器
BG:整數
BT:目標數字
SA:確認信號
SC:檢查信號
SF:失敗信號
SS:穩定信號
RCLK:參考時脈
TCLK:待測時脈

Claims (10)

  1. 一種時脈監控電路,包括: 一監測器,監控一待測時脈;以及 一可調計數器,根據一參考時脈來計算一整數,並設定一目標數字; 其中若關於該待測時脈之一穩定信號出現翻轉,則該可調計數器會將該目標數字由一第一數字切換為一第二數字,其中該第一數字大於該第二數字; 其中該可調計數器能執行一自動偵測程序以傳送一檢查信號至該監測器; 其中回應於該檢查信號,若該待測時脈無法被偵測到,則該監測器不會回傳任何確認信號至該可調計數器,而該可調計數器將逐漸增加該整數; 其中當該整數等於該目標數字時,該可調計數器將產生一失敗信號。
  2. 如請求項1之時脈監控電路,其中回應於該檢查信號,若該待測時脈能被偵測到,則該監測器將會回傳一確認信號至該可調計數器,以重設該可調計數器之該整數。
  3. 如請求項1之時脈監控電路,其中該穩定信號於初始時係維持於低邏輯位準,並於一既定時間之後才上升至高邏輯位準。
  4. 如請求項1之時脈監控電路,其中該穩定信號於一第一階段中為低邏輯位準且於一第二階段中為高邏輯位準。
  5. 如請求項4之時脈監控電路,其中該可調計數器於該第一階段期間和該第二階段期間皆能執行該自動偵測程序。
  6. 如請求項1之時脈監控電路,更包括: 一重置器,其中當該失敗信號被產生時,該重置器將會傳送一回復信號至該可調計數器,以將該失敗信號由高邏輯位準拉回低邏輯位準。
  7. 一種控制方法,包括下列步驟: 藉由一監測器,監控一待測時脈; 藉由一可調計數器,根據一參考時脈來計算一整數,並設定一目標數字; 若關於該待測時脈之一穩定信號出現翻轉,則將該目標數字由一第一數字切換為一第二數字,其中該第一數字大於該第二數字; 執行一自動偵測程序以傳送一檢查信號至該監測器; 回應於該檢查信號,若該待測時脈無法被偵測到,則不會回傳任何確認信號至該可調計數器,並逐漸增加該可調計數器之該整數;以及 當該整數等於該目標數字時,產生一失敗信號。
  8. 如請求項7之控制方法,更包括: 當該失敗信號被產生時,傳送一回復信號至該可調計數器,以將該失敗信號由高邏輯位準拉回低邏輯位準。
  9. 一種微控制器,包括: 一監測器,監控一待測時脈;以及 一可調計數器,根據一參考時脈來計算一整數,並設定一目標數字; 其中若關於該待測時脈之一穩定信號出現翻轉,則該可調計數器會將該目標數字由一第一數字切換為一第二數字,其中該第一數字大於該第二數字; 其中該可調計數器能執行一自動偵測程序以傳送一檢查信號至該監測器; 其中回應於該檢查信號,若該待測時脈無法被偵測到,則該監測器不會回傳任何確認信號至該可調計數器,而該可調計數器將逐漸增加該整數; 其中當該整數等於該目標數字時,該可調計數器將產生一失敗信號。
  10. 如請求項9之微控制器,其中回應於該檢查信號,若該待測時脈能被偵測到,則該監測器將會回傳一確認信號至該可調計數器,以重設該可調計數器之該整數。
TW110142870A 2021-11-18 2021-11-18 時脈監控電路、微控制器,及其控制方法 TWI779930B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW110142870A TWI779930B (zh) 2021-11-18 2021-11-18 時脈監控電路、微控制器,及其控制方法
CN202210211475.XA CN116137523A (zh) 2021-11-18 2022-02-28 时脉监控电路、微控制器,及其控制方法
US17/947,641 US11789072B2 (en) 2021-11-18 2022-09-19 Clock monitor circuit and microcontroller and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110142870A TWI779930B (zh) 2021-11-18 2021-11-18 時脈監控電路、微控制器,及其控制方法

Publications (2)

Publication Number Publication Date
TWI779930B true TWI779930B (zh) 2022-10-01
TW202322563A TW202322563A (zh) 2023-06-01

Family

ID=85475812

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110142870A TWI779930B (zh) 2021-11-18 2021-11-18 時脈監控電路、微控制器,及其控制方法

Country Status (3)

Country Link
US (1) US11789072B2 (zh)
CN (1) CN116137523A (zh)
TW (1) TWI779930B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6670839B2 (en) * 2001-09-18 2003-12-30 Nec Electronics Corporation Clock monitoring apparatus
CN1202616C (zh) * 2003-07-02 2005-05-18 西安大唐电信有限公司 一种低频时钟监测高频时钟脉冲丢失检测电路
US8638154B2 (en) * 2008-12-08 2014-01-28 Panasonic Corporation System clock monitoring apparatus and motor control system
US8937496B1 (en) * 2014-08-20 2015-01-20 Xilinx, Inc. Clock monitor
US20160065215A1 (en) * 2014-08-26 2016-03-03 Samsung Electronics Co., Ltd. Clock monitor and system on chip including the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2819898B2 (ja) * 1991-11-21 1998-11-05 株式会社デンソー 通信装置のための監視回路
US6343096B1 (en) * 1998-07-16 2002-01-29 Telefonaktiebolaget Lm Ericsson Clock pulse degradation detector
JP2000066925A (ja) * 1998-08-21 2000-03-03 Rohm Co Ltd 半導体集積回路装置及びこれを用いた冷却システム
JP4211195B2 (ja) * 2000-05-17 2009-01-21 沖電気工業株式会社 クロック異常検出回路
US6804793B2 (en) * 2001-03-16 2004-10-12 Hewlett-Packard Development Company, L.P. Manipulating an integrated circuit clock in response to early detection of an operation known to trigger an internal disturbance
JP4653008B2 (ja) * 2006-04-26 2011-03-16 富士通株式会社 クロック異常検出回路、及びクロック異常検出方法
KR102408439B1 (ko) * 2017-12-26 2022-06-14 에스케이하이닉스 주식회사 클럭 모니터링 회로
US10848140B1 (en) * 2020-07-20 2020-11-24 Nxp Usa, Inc. Method and system for detecting clock failure

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6670839B2 (en) * 2001-09-18 2003-12-30 Nec Electronics Corporation Clock monitoring apparatus
CN1202616C (zh) * 2003-07-02 2005-05-18 西安大唐电信有限公司 一种低频时钟监测高频时钟脉冲丢失检测电路
US8638154B2 (en) * 2008-12-08 2014-01-28 Panasonic Corporation System clock monitoring apparatus and motor control system
US8937496B1 (en) * 2014-08-20 2015-01-20 Xilinx, Inc. Clock monitor
US20160065215A1 (en) * 2014-08-26 2016-03-03 Samsung Electronics Co., Ltd. Clock monitor and system on chip including the same

Also Published As

Publication number Publication date
CN116137523A (zh) 2023-05-19
US20230152371A1 (en) 2023-05-18
US11789072B2 (en) 2023-10-17
TW202322563A (zh) 2023-06-01

Similar Documents

Publication Publication Date Title
TWI548886B (zh) 老化偵測電路及其方法
US9229054B2 (en) Self-contained, path-level aging monitor apparatus and method
BR102014014226A2 (pt) Conjunto e método de detecção de modo de falha de transistor bipolar de porta isolada
KR101819746B1 (ko) 통신 검사 회로, 전자 장치, 수신 회로, 송신 회로, 반도체 집적 회로, 및 웨이퍼
TWI684773B (zh) 電路運作速度偵測電路
JP2008175646A (ja) 半導体装置、半導体装置のテスト回路、及び試験方法
US8413036B2 (en) Pseudorandom binary sequence checker with control circuitry for end-of-test check
US6873926B1 (en) Methods and apparatus for testing a clock signal
TWI779930B (zh) 時脈監控電路、微控制器,及其控制方法
US20020130695A1 (en) System and method for dynamically controlling an integrated circuit's clock
US9625520B2 (en) Latch-up test device and method for testing wafer under test
TW201604679A (zh) 計算機系統
US6987399B2 (en) Systems and method for testing and recording temperatures of a CPU
CN110795900A (zh) 一种智能毛刺设计电路
TWI714363B (zh) 用於供電晶片的電源下降重置電路以及電源下降重置訊號產生方法
US11287471B1 (en) Electronic circuit for online monitoring a clock signal
US7173493B1 (en) Range controller circuit and method
TW202343248A (zh) 用於主機板的異常顯示方法以及異常顯示裝置
TW202215786A (zh) 在線監測時脈信號的電子電路
JP5171379B2 (ja) 周波数異常検出回路
US20080290904A1 (en) Frequency Monitor
TW201717545A (zh) 工作時脈信號調整裝置
US6891421B2 (en) Method and apparatus for on die clock shrink burst mode
WO2023055388A1 (en) External crystal oscillator cycle duration and variation tracking
KR200262927Y1 (ko) 클럭 페일 검출장치

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent