TWI767539B - 製造發光二極體單元的方法 - Google Patents

製造發光二極體單元的方法 Download PDF

Info

Publication number
TWI767539B
TWI767539B TW110103256A TW110103256A TWI767539B TW I767539 B TWI767539 B TW I767539B TW 110103256 A TW110103256 A TW 110103256A TW 110103256 A TW110103256 A TW 110103256A TW I767539 B TWI767539 B TW I767539B
Authority
TW
Taiwan
Prior art keywords
layer
led
emitting diode
substrate
top surface
Prior art date
Application number
TW110103256A
Other languages
English (en)
Other versions
TW202137587A (zh
Inventor
潘錫明
王明宗
汪秉龍
Original Assignee
宏齊科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 宏齊科技股份有限公司 filed Critical 宏齊科技股份有限公司
Publication of TW202137587A publication Critical patent/TW202137587A/zh
Application granted granted Critical
Publication of TWI767539B publication Critical patent/TWI767539B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Led Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

一種發光二極體組件,包括多個發光二極體單元及驅動電路。每個所述發光二極體單元包括發光二極體及電晶體。所述發光二極體包括具有III-V族化合物半導體的第一發光二極體層、在所述第一發光二極體層上方的第二發光二極體層、及在所述第二發光二極體層上方的發光二極體電極。所述第一發光二極體層不具有發光二極體電極。所述電晶體包括汲區,所述汲區連接所述第一發光二極體層。所述驅動電路配置來驅動所述發光二極體單元。

Description

製造發光二極體單元的方法
本申請要求於2020年03月27日提交的美國專利申請號16/831840的優先權,其通過引用併入本文,並且成為說明書的一部分。
本公開涉及發光二極體,尤其涉及具備電晶體及發光二極體的發光二極體組件。
一種發光二極體(light-emitting diode,LED)組件,包括多個發光二極體單元和驅動電路。每個發光二極體單元包括發光二極體和電晶體。該發光二極體包括p型半導體層,連接到該p型半導體層的p型發光二極體電極(或陽極端子),n型半導體層和連接到n型半導體層的n型發光二極體電極(或陰極端子)。驅動電路被配置為驅動發光二極體單元,例如以控制發光二極體的開-關狀態和亮度。
本公開的一個方面提供了一種發光二極體組件,包括多個發光二極體單元及驅動電路。每個所述發光二極體單元包括發光二極體及電晶體。所述發光二極體包括具有III-V族化合物半導體的第一發光二極體層、在所述第一發光二極體層上方的第二發光二極體層、及在所述第二發光二極體層上方的發光二極體電極。所述第一發光二極體層不具有發光二極體電極。所述電晶體包 括汲區,所述汲區連接所述第一發光二極體層。所述驅動電路配置來驅動所述多個發光二極體單元。
本公開的一個方面提供了一種發光二極體組件,包括多個發光二極體單元及驅動電路。每個所述發光二極體單元包括發光二極體及電晶體。所述發光二極體包括發光二極體層,所述發光二極體層包括III-V族化合物半導體並具有第一側壁及相對於所述第一側壁的第二側壁。所述電晶體包括汲區,所述汲區連接所述發光二極體層的所述第一側壁,其中所述發光二極體層的所述第二側壁不具有所述汲區。所述驅動電路配置來驅動所述多個發光二極體單元。
本公開的一個方面提供了一種製造發光二極體單元的方法,包括:在基材上方形成所述發光二極體單元的發光二極體;和在形成所述發光二極體之後,在所述基材上方形成所述發光二極體單元的電晶體。其中形成所述發光二極體包括在所述基材上生長III-V族化合物半導體。所述電晶體包括連接到所述發光二極體的汲區。
110:LED單元
1010:第一LED層
1020:下部
1030:上部
1510:第一側壁
1520:第二側壁
1210:第二LED層
1110:發光層
1310:電流擴散層
2220:LED電極
310:基材
910:緩衝層
140:LED
150:電晶體
1820:柵極結構
1610:柵介電質
1810:柵電極
1830:第一側壁
1840:第二側壁
1910:源區
1920:汲區
2210:源電極
2110:鈍化層
2310:輕摻雜源區
2320:輕摻雜汲區
2410、2420:柵隔離物
1930:溝道
430:壁表面
720:凹槽限定壁
200:方法
210、220:框
為可仔細理解本案以上記載之特徵,參照實施態樣可提供簡述如上之本案的更特定描述,一些實施態樣係說明於隨附圖式中。然而,要注意的是,隨附圖式僅說明本案的典型實施態樣並且因此不被視為限制本案的範圍,因為本案可承認其他等效實施態樣。
圖1是示出根據本公開的一些實施例的示例性發光二極體組件的示意圖;圖2是示出根據本公開的一些實施例的製造發光二極體組件的發光二極體單元的示例性方法的流程圖;和 圖3-28是示出根據本公開的一些實施例的發光二極體單元的製造中的各個階段的示意性截面圖。
然而,應注意的是,附圖僅示出了本公開的示例性實施例,並且因此不應被認為是對其範圍的限制,因為本公開可以允許其他等效的實施例。
應該注意的是,這些附圖意在說明在某些示例實施例中使用的方法,結構和/或材料的一般特性,並補充下面提供的書面描述。然而,這些附圖不是按比例繪製的,並且可能不能精確地反映任何給定實施例的精確的結構或性能特徵,並且不應被解釋為定義或限制示例實施例所涵蓋的值或特性的範圍。例如,為了清楚起見,可以減小或放大層,區域和/或結構單元的相對厚度和位置。在各個附圖中使用相似或相同的附圖標記旨在指示相似或相同的單元或特徵的存在。
以下描述將參考附圖以更全面地描述本公開內容。附圖中所示為本公開的示例性實施例。然而,本公開可以以許多不同的形式來實施,並且不應所述被解釋為限於在此闡述的示例性實施例。提供這些示例性實施例是為了使本公開透徹和完整,並且將本公開的範圍充分地傳達給本領域技術人員。類似的附圖標記表示相同或類似的單元。
本文使用的術語僅用於描述特定示例性實施例的目的,而不意圖限制本公開。如本文所使用的,除非上下文另外清楚地指出,否則單數形式“一”,“一個”和“所述”旨在也包括複數形式。此外,當在本文中使用時,“包括”和/或“包含”或“包括”和/或“包括”或“具有”和/或“具有”,整數,步驟,操作,單元和/或組件,但不排除存在或添加一個或多個其它特徵,區域,整數,步驟,操作,單元,組件和/或其群組。
除非另外定義,否則本文使用的所有術語(包括技術和科學術語) 具有與本公開所屬領域的普通技術人員通常理解的相同的含義。此外,除非文中明確定義,諸如在通用字典中定義的那些術語應所述被解釋為具有與其在相關技術和本公開內容中的含義一致的含義,並且將不被解釋為理想化或過於正式的含義。
本文描述的系統和方法包括發光二極體(light-emitting diode,LED)組件,例如圖1中的LED組件100,其包括發光二極體單元(LED單元),例如LED單元110。LED單元110包括發光二極體(LED),例如,LED 140和電晶體,例如電晶體150。在一個實施例中,電晶體150包括汲區(例如,圖22中的汲區1920和圖28中的汲區2520),其用作LED 140的陰極端子或n型LED電極。因此,在這樣的實施例中,LED 140不具有(free of)陰極端子或n型LED電極。圖1是示出根據本公開的一些實施例的示例性LED組件100的示意圖。
更詳細地,圖1的示例包括多個LED單元,例如LED單元110,行解碼器120a,列解碼器120b和驅動電路130。如圖1所示,LED單元以行和列的陣列佈置。由於所述多個LED單元在結構和操作上相似,故以下僅描述LED單元110。LED單元110包括LED 140和電晶體150。LED140包括陽極端子160或p型LED電極,其被配置為接收電源電壓(Vcc)。電晶體150包括源區170,其被配置為接收小於電源電壓(Vcc)的參考電壓(例如,0V)。在一個實施例中,電晶體150還包括汲區180,其充當LED 140的陰極端子或n型LED電極。因此,在這樣的實施例中,LED 140不具有(free of)陰極端子或n型LED電極。
所述行、列解碼器120a,120b連接到所述多個LED單元,並且被配置來選取所述多個LED單元的其中一者,例如LED單元110。驅動電路130連接到行、列解碼器120a,120b,並且被配置來驅動,即控制由行、列解碼器120a,120b所選取的LED單元110的LED 140的開/關狀態和亮度。
在LED組件100的示例性操作中,在初始狀態下,例如0V的柵 極電壓(Vg)被施加到電晶體150的柵極端子190。這使電晶體150在關狀態,從而斷開電晶體150的汲區180與例如地(ground)的連接。結果,LED 140被關閉。當欲打開LED 140時,將柵極電壓(Vg)(例如,基本上等於LED 140的陽極端子160或p型發光二極體電極(p型LED電極)處的電源電壓(Vcc))施加到電晶體150的柵極端子190。這使電晶體150導通,從而使電晶體150的汲區180接地。結果,LED 140被打開而發光。
圖2是示出了根據本公開的一些實施例的製造LED組件(例如,LED組件100)的LED單元(例如,圖1中的LED單元110)的示例性方法200的流程圖。方法200開始於框210,其中,在基材上方形成LED單元110的LED,例如LED 140。方法200繼續到框220,其中,在所述基材上方形成LED單元110的電晶體,例如電晶體150。如下所述,在一個實施例中,電晶體150包括的汲區(例如,圖22中的汲區1920和圖28中的汲區2520),其充當LED 140的陰極端子或n型LED電極。因此,在這樣的實施例中,LED 140不具有陰極端子或n型LED電極。
圖3-28是示出根據本公開的一些實施例的LED組件(例如,LED組件100)的LED單元(例如,圖1中的LED單元110)的製造的各個階段的示意性截面圖。
圖3是根據本公開的一些實施例的LED單元110的製造的階段的示意性截面圖。圖3示出了在基材310的頂表面上提供圖案化的介電層320之後的結構。基材310可以是半導體基材,例如,塊狀半導體基材(bulk semiconductor substrate),絕緣體上半導體(SOI)基材,多層或梯度基材等。基材310可以是摻雜的或未摻雜的,並且包括半導體材料,諸如包括Si、Ge的元素的半導體,包括SiGe、SiC、GaAs、GaP、GaAsP、AlInAs、AlGaAs、GaInAs、InAs、GaInP、InP、InSb、GaInAsP的化合物或合金半導體等。在該示例性實施 例中,基材310是塊狀矽基材,並且基材310的頂表面具有(100)小平面(facet)。
在一些實施例中,在基材310中形成有阱區。在基材310中形成阱區可以包括:在基材310上方沉積掩模層;圖案化所述掩模層以暴露一部分基材310;在基材310的被所述掩模層暴露的部分中植入雜質;移除掩模層,例如通過濕法或乾法蝕刻工藝或其組合。
介電層320可以通過氧化基材310的頂表面來形成,例如通過熱氧化,化學氧化,任何合適的氧化工藝或其組合來形成。在替代實施例中,介電層320是通過在基材310的頂表面上沉積介電材料而形成的,例如通過化學氣相沉積(chemical vapor deposition,CVD)、物理氣相沉積(physical vapor deposition,PVD)、原子層沉積(Atomic layer deposition,ALD)、其變體、任何合適的沉積技術或其組合來形成。介電層320的材料的例子包括但不限於SiO2、SiN、SiON、SiCN和SiOCN。介電層320可以具有小於大約100nm的厚度。可以使用例如電子束光刻來對介電層320進行圖案化。
圖4是根據本公開的一些實施例的LED單元110的製作中的另一階段的示意性截面圖。圖4示出了在基材310中形成孔410之後的結構。孔410通過濕法或乾法蝕刻工藝,例如,反應離子蝕刻(reactive-ion etching,RIE),中性束蝕刻(neutral beam etching,NBE)及其近似或組合之工藝,並使用介電層320作為掩模來形成。
如圖4所示,孔410具有基本矩形的橫截面,並且由孔限定壁420限定,該孔限定壁420包括壁表面430和底表面440。壁表面430從底部表面440的周邊向上延伸,並且基本垂直於基材310的頂部表面。在示例性實施例中,孔410具有深度,即孔限定壁420的壁表面430具有高度(h),約100nm至約700nm,例如約500nm。在這樣的示例性實施例中,孔界定壁420的底表面440具有約100nm至約700nm,例如500nm的寬度(w)。
圖5是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖5示出了在基材310的頂表面上以及在孔限定壁420的壁表面430和底表面440上形成阻擋層510之後的結構。可以使用CVD、PVD、ALD、其變體,例如,等離子體增強CVD(plasma enhanced CVD,PECVD)、高密度等離子體CVD(high density plasma CVD,HDP-CVD)、可流動CVD(flowable CVD,FCVD)、任何合適的沉積技術或其組合形成阻擋層510。阻擋層510可以包括諸如SiN、SiCN、SiON、SiOCN等的基於氮化物的材料,或者諸如SiO2的基於氧化物的材料。在一些實施例中,阻擋層510的厚度為約100nm至約300nm,例如200nm。在其他實施例中,阻擋層510具有約150nm至約250nm,例如200nm的厚度。
圖6是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖6示出了在移除孔限定壁420的底表面440上的阻擋層510之後,暴露出孔限定壁420的底表面440的結構。在一些實施例中,孔限定壁420的底表面440上的阻擋層510可以使用感應耦合等離子體(inductively coupled plasma,ICP)蝕刻工藝,RIE工藝,任何合適的乾蝕刻工藝或它們的組合來移除。在其他實施例中,通過濕蝕刻工藝或濕蝕刻工藝和乾蝕刻工藝的組合來移除孔界定壁420的底表面440上的阻擋層510。
圖7是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖7示出了在基材310中形成凹槽710之後的結構。通過使用孔限定壁420的壁表面430上的阻擋層510作為掩模,蝕刻孔限定壁420的底表面440來形成凹槽710。在一些實施例中,使用濕蝕刻工藝來蝕刻孔界定壁420的底表面440。在這樣的一些實施例中,使用被加熱到大約70℃至大約90℃,例如80℃,的刻蝕溶液,例如KOH對基材310執行濕刻蝕工藝,持續大約100秒至大約120秒例如大約110秒。在其他實施例中,可以使用乾蝕刻工藝 或濕蝕刻工藝和乾蝕刻工藝的組合來蝕刻孔界定壁420的底表面440。
如圖7所示,凹槽710具有大致三角形的橫截面,並且由凹槽限定壁720限定。凹槽限定壁720朝著基材310的底表面逐漸變窄並且包括相對的傾斜表面,每個傾斜表面具有(111)小平面。
圖8是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖8示出了使用ICP蝕刻工藝,RIE工藝,任何合適的乾蝕刻工藝或其組合移除了基材310的頂表面和壁表面430上的阻擋層510之後的結構。在替代實施例中,通過濕蝕刻工藝或濕蝕刻工藝和乾蝕刻工藝的組合來移除基材310的頂表面和壁表面430上的阻擋層510。
圖9是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖9示出了在凹槽限定壁720上形成緩衝層910之後的結構。緩衝層910可以具有約100nm至約500nm,例如約200nm的厚度。緩衝層910的材料的示例包括但不限於AlN、TiN、TaN、Hf氮化物和ZrN。可以使用CVD、PVD、ALD、其變體,諸如金屬有機CVD(metal organic CVD,MOCVD)之類的任何合適的沉積技術或其組合來形成緩衝層910。
圖10是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖10示出了在基材310上方形成LED單元110的LED(例如,LED 140)的第一發光二極體層(第一LED層)1010之後的結構。在該示例性實施例中,第一LED層1010的形成包括:在緩衝層910上生長III-V族化合物半導體;用n型雜質注入所述III-V族化合物半導體;並且用矽等摻雜劑摻雜所述III-V族化合物半導體。
第一LED層1010被生長,使得III-V族化合物半導體,例如GaN,從六方(hexagonal)III-V族化合物半導體,例如h-GaN,即在第一LED的下部1020,過渡成立方(cubic)I III-V化合物半導體,例如c-GaN,即在第一LED層1010的 上部1030。第一LED層1010的上部1030,即立方III-V化合物半導體,包括具有小平面,例如(100),的頂面,與基材310的頂面的小平面相同。
儘管第一LED層1010的III-V化合物半導體被例示為GaN,但是第一LED層1010的III-V化合物半導體可以包括InP、InAs、GaAs、InSb或兩種或更多的III-V族化合物半導體的任何合適的合金。
圖11是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖11示出了在第一LED層1010的頂表面上形成LED140的發光層(light-generating layer)1110之後的結構。在一些實施例中,發光層1110包括單量子阱(single quantum well,SQW)。在其他實施例中,發光層1110包括多量子阱(multiple quantum well,MQW)。在這樣的其他實施例中,發光層1110可以包括多個交替的阱層,例如GaN,以及阻擋層,例如AlGaN。可以使用CVD、PVD、ALD,其變體,諸如MOCVD、任何合適的沉積技術或其組合來在第一LED層1010上生長發光層1110。
圖12是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖12示出了在發光層1110的頂表面上形成LED 140的第二發光二極體層(第二LED層)1210之後的結構。在該示例性實施例中,第二LED層1210的形成包括在發光層1110上形成III-V族的化合物半導體,例如GaN,並向III-V族化合物半導體注入p型雜質。在一些實施例中,第二LED層1210包括GaN。在其他實施例中,第二LED層1210包括InP、InAs、GaAs、InSb或兩種或更多種III-V族化合物半導體的任何合適的合金。第二LED層1210可以具有約100nm至約500nm,例如約150nm的厚度。
圖13是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖13示出了在第二LED層1210的頂表面上形成電流分散層(current spreading layer)1310之後的結構。在該示例性實施例中,電流分 散層1310的形成包括:在基材310及第二LED層1210上方沉積光阻層(photoresist layer);圖案化所述光阻層以暴露第二LED層1210的頂表面;在被所述光阻層暴露的第二LED層1210的頂表面上沉積透明導電層(transparent conductive layer,TCL);以及移除光阻層。TCL的材料示例包括但不限於Ni、Au、Ag、Pt和Pd、金屬氧化物,例如InZnO(IZO)、InO、ZnO、InSnO(ITO)、SnO、SbSnO(ATO)、SbO,SbZnO(AZO)、CdSnO(CTO)和CdO、以及金屬氮化物,例如TiN、WN和TiWN。電流分散層1310可以具有大約10nm至大約100nm的厚度。
圖14是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖14示出了在介電層320的頂表面和電流分散層1310的頂表面上形成保護層1410之後的結構。用於保護層1410的材料的例子包括但不限於SiO2、SiN、SiON、SiCN和SiOCN。如在下文中將顯而易見的,保護層1410被配置為在後續的形成LED單元110的電晶體(例如,電晶體150)的工藝期間防止LED單元110的LED 140受損。
圖15是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖15示出了移除了與第一LED層1010的第一側壁1510相鄰的在基材310的頂表面上的保護層1410和介電層320之後的結構,諸如通過濕法或乾法蝕刻工藝或它們的組合。如圖15所示,剩餘的介電層320是在鄰近第一LED層1010的第一側壁1510的基材310的頂表面上以及鄰近與第一LED層1010的第一側壁1510相對的第二側壁1520的基材310的頂表面上。另外,剩餘的保護層1410是在鄰近第一LED層1010的第一側壁1510的基材310的頂表面上、鄰近第一LED層1010的第二側壁1520的基材310的頂表面上、和電流分散層1310的頂表面上。
圖16是根據本公開的一些實施例的LED單元110的製造中的另 一階段的示意性截面圖。圖16示出了在由層320、1410暴露的基材310的頂表面上形成電晶體150的柵介電質(gate dielectric)1610之後的結構。柵介電質1610可以包括介電常數為大約4的介電材料,例如SiO2,至約8,例如SiN。或者,柵極介電質1610可以包括介電常數大於大約8的更高介電常數介電質材料。這種更高介電常數介電質材料可以包括但不限於HfO、HfSiO、HfZrO、TaO、ZrO、ZrSiO、LaO、AlO、TiO、YO、SrTO(STO)、BaTiO(BTO)、BaSnTn(BST)、BaZrO、HfZrO、HfLaO、LaSiO、AlSiO、HfTaO、HfTiO和PbZrTn(PZT)。
圖17是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖17示出了移除基材310的與第一LED層1010的第一側壁1510相鄰的頂表面上的介電層320和保護層1410之後的結構,諸如通過濕法或乾法蝕刻工藝或它們的組合。如圖15所示,剩餘的介電層320在與第一LED層1010的第二側壁1520相鄰的基材310的頂表面上。此外,剩餘的保護層1410在與第一LED層1010的第二側壁1520相鄰的基材310的頂表面上、及電流分散層1310的頂表面上。
圖18是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖18示出了在柵介電質1610的頂表面上形成柵電極(gate electrode)1810之後的結構。柵電極1810的形成可以通過使用CVD、PVD、ALD、其變體、任何合適的沉積技術或其組合來在柵介電質1610上沉積柵極材料(gate material),然後通過使用化學機械平坦化(chemical mechanical planarizing,CMP)技術來平坦化所述沉積的柵極材料。在一些實施例中,柵電極1810包括多晶矽。在其他實施例中,柵電極1810包括金屬層。柵電極1810的材料的示例包括但不限於Ti、TiN、TiAl、Al、AlN、Ta、TaN、TaC、TaCN、TaSiN和TaSi。
在某些實施例中,柵電極1810包括金屬層和功函數金屬層(work function metal layer),例如,襯層(liner layer)、潤濕層(wetting layer)、黏附層 (adhesion layer)、金屬合金和金屬矽化物。柵介電質1610和柵電極1810構成柵極結構1820。如圖18所示,柵極結構1820具有相對的第一和第二側壁1830、1840。在一些實施例中,柵極結構1820的第二側壁1840和第一LED層1010的第一側壁1510之間的距離可以小於50nm,例如30nm。在其他實施例中,柵極結構1820的第二側壁1840與第一LED層1010的第一側壁1510之間的距離可以小於20nm,例如10nm。
圖19是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖19示出了分別在柵極結構1820的第一和第二側壁1830、1840附近形成源區和汲區1910、1920之後的結構。在該示例性實施例中,通過使用柵極結構1820作為掩模,在基材310中植入n型摻雜劑來形成源區1910和汲區1920,從而在其間形成p型溝道1930。用於n型摻雜劑的材料的示例包括但不限於P、As和Sb。
源區和汲區1910、1920被例示為植入的源區和汲區,但是在替代實施例中,源區和汲區可以是抬升式源區和汲區(raised source and drain regions)。在這樣的替代實施例中,抬升式源區和汲區的形成包括:蝕刻基材310以在其中形成溝槽;使用CVD、PVD、ALD、其變體(例如,MOCVD)、任何合適的沉積技術或其組合在基材310中的溝槽中生長磊晶層(epitaxial layer);在所述磊晶層上摻雜n型雜質。源和汲區1910、1920中的每個可以包括Si、SiC、SiCP及其近似物。
圖20是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖20示出了移除在鄰近第一LED層1010的第二側壁1520的基材310的頂表面上的介電層320、和鄰近第一LED層1010的第二側壁1520的基材310的頂表面上和電流分散層1310的頂表面上的保護層1410之後的結構。可以通過濕法或乾法蝕刻工藝或其組合來移除層320、1410。
圖21是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖21示出了鈍化層2110形成在與第一LED層1010的第一側壁1510和第二側壁1520相鄰的基材310的頂表面以及電流分散層1310的頂表面上之後的結構。鈍化層2110的材料的示例包括但不限於SiO2、SiN、SiON、SiCN和SiOCN。可以使用CVD、PVD、ALD、其變體,例如PECVD、任何合適的沉積技術或它們的組合來形成鈍化層2110。
圖22是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖22示出了在圖21的結構中形成源電極(source electrode)2210和LED電極(LED electrode)2220之後的結構。如圖22所示,源電極2210穿過鈍化層2110延伸至源區1910。LED電極2220穿過鈍化層2110延伸到電流分散層1310。第一和第二LED層1010、1210,發光層1110,電流分散層1310和LED電極2220構成LED 140。柵極結構1820,源和汲區1910、1920,溝道1930以及源電極2210構成電晶體150。
在該示例性實施例中,電極2210、2220的形成同時進行。電極2210、2220的材料的示例包括但不限於Al、Ag、Cu、Au、Cr、Ti、任何合適的金屬或其合金。在一些實施例中,電極2210、2220使用CVD、PVD、ALD、其變體、任何合適的沉積技術或其組合來形成。在替代實施例中,LED電極2220通過鈍化層2110和電流分散層1310延伸到第二LED層1210。
如圖22所示,如此形成的LED單元110包括基材310,緩衝層910,LED 140,電晶體150和鈍化層2110。基材310可以是半導體基材,例如作為塊狀半導體基材,絕緣體上半導體(SOI)基材,多層或梯度基材等。基材310可以包括半導體材料,例如包括Si、Ge的元素的半導體,包括SiGe、SiC、GaAs、GaP、GaAsP、AlInAs、AlGaAs、GaInAs、InAs、GaInP、InP、InSb、GaInAsP的化合物或合金半導體等等。基材310可以是摻雜的或未摻雜的。在該 示例性實施例中,基材310是體矽基材,並且包括具有(100)小平面的頂表面。
緩衝層910形成在基材310中。緩衝層910的厚度可以為大約100nm至大約500nm,例如大約200nm。緩衝層910的材料的示例包括但不限於AlN,GaN,TiN,TaN,Hf氮化物和ZrN。可以使用CVD、PVD、ALD、其變體,例如MOCVD,任何合適的沉積技術或其組合來形成緩衝層910。
LED 140包括第一和第二LED層1010、1210,發光層1110,電流擴散層1310和LED電極2220。第一LED層1010穿過基材310的頂表面延伸到緩衝層910,並具有下部1020和上部1030。第一LED層1010的下部1020具有基本三角形的橫截面,朝向基材310的底表面逐漸變窄,並且包括相對(opposite)的傾斜表面,每個傾斜表面都有(111)小平面。在該示例性實施例中,第一LED層1010的下部1020是六角形III-V族化合物半導體,例如,h-GaN。
第一LED層1010的上部1030具有基本矩形的橫截面,並且包括基本垂直於基材310的頂表面的相對的第一和第二側壁1510、1520。在該示例性實施例中,第一LED層1010的上部1030是立方III-V族化合物半導體,例如,c-GaN,其頂表面具有小平面,例如,(100),與基材310的頂面的小平面相同。
儘管第一LED層1010的下部1020和上部1030中的每個示例為GaN,但是第一LED層1010的下部1020和上部1030中的每個可以包括InP,InAs,GaAs,InSb或兩個或多個III-V化合物半導體的任何合適合金。
發光層1110在第一和第二LED層1010、1210之間。在一些實施例中,發光層1110覆蓋第一LED層1010的頂表面的相反(opposite)的多個端部。在其他實施例中,發光層1110覆蓋第一LED層1010的頂表面的相反的多個端部以及第一LED層1010的頂表面的所述相反的多個端部之間的中間部分。在這樣的其他實施例中,發光層1110可以覆蓋第一LED層1010的整個頂表面。
在一個實施例中,發光層1110包括單量子阱(SQW)。在替代實施例中,發光層1110包括多量子阱(MQW)。在這樣的替代實施例中,發光層1110可以包括多個交替的阱層(例如,GaN)和阻擋層(例如,AlGaN)。
在一些實施例中,第二LED層1210覆蓋第一LED層1010的頂表面的相反的多個端部。在其他實施例中,第二LED層1210覆蓋第一LED層的頂表面的相反的多個端部以及第一LED層1010的頂表面的所述相反的多個端部之間的中間部分。在這樣的其他實施例中,第二LED層1210可以覆蓋第一LED層1010的整個頂表面。在該示例性實施例中,第二LED層1210包括III-V族化合物半導體。在一些實施例中,第二LED層1210包括GaN。在其他實施例中,第二LED層1210包括InP、InAs、GaAs、InSb或兩種或更多種III-V族化合物半導體的任何合適的合金。第二LED層1210可以具有約100nm至約500nm,例如約150nm的厚度。
在一些實施例中,電流分散層1310覆蓋第一LED層1010的頂表面的相反的多個端部。在其他實施例中,電流分散層1310覆蓋第一LED層的頂表面的相反的多個端部以及第一LED層1010的頂表面的所述相反的多個端部之間的中間部分。在這樣的其他實施例中,電流分散層1310覆蓋第一LED層1010的整個頂表面。
在該示例性實施例中,電流分散層1310包括TCL。TCL的材料示例包括但不限於Ni,Au,Ag,Pt和Pd,金屬氧化物,例如InZnO(IZO)、InO、ZnO、InSnO(ITO)、SnO、SbSnO(ATO)、SbO、SbZnO(AZO)、CdSnO(CTO)和CdO、以及金屬氮化物,例如TiN、WN和TiWN。電流分散層1310可以具有大約10nm至大約100nm的厚度。
LED電極2220形成在電流分散層1310的頂表面上,即與之連接。LED電極2220的材料示例包括但不限於Al、Ag、Cu、Au、Cr、Ti、任何合適 的金屬或其合金。在一個替代實施例中,LED電極2220穿過電流分散層1310延伸到第二LED層1210的頂表面。在這樣的替代實施例中,LED電極2220和電流分散層1310可以覆蓋第一LED層1010的整個頂表面。
如圖22所示,雖然LED電極(例如LED電極2220)與第二LED層1210是關聯於(associated with)或連接到第二LED層1210,但是沒有LED電極關聯於(associated with)或連接到第一LED層1010。也就是說,在第一LED層1010的頂表面或在第一LED層1010的底表面未形成LED電極。換句話說,第一LED層1010不具有LED電極。
電晶體150包括柵極結構1820,源和汲區1910、1920以及源電極2210。柵極結構1820包括在基材310的頂表面上的柵介電質1610和在柵介電質1610的頂面上的柵電極1810。源和汲區1910、1920分別與柵極結構1820的相對的第一和第二側壁1830、1840相鄰。如圖22所示,汲區1920形成在或連接到第一LED層1010的第一側壁1510上。
應注意者,雖然汲區1920連接到或呈現在第一LED層1010的第一側壁1510上,但是汲區1920不呈現在與第一LED層1010的第一側壁1510相對的第二側壁1520上。換句話說,第一LED層1010的第二側壁1520不具有所述汲區1920。也就是說,電晶體150的汲區1920充當LED 140的第一LED層1010的LED電極。
源電極2210形成在源區1910上,即與之連接。源電極2210的材料的示例包括但不限於Al、Ag、Cu、Au、Cr、Ti、任何合適的金屬或其合金。鈍化層2110形成在基材310的頂表面,汲區1920和LED 140的頂表面上,並且圍繞電極2210、2220。鈍化層2110的材料的示例包括但不限於限於SiO2、SiN、SiON、SiCN和SiOCN。在該示例性實施例中,鈍化層2110覆蓋整個汲區1920。
如圖22所示,雖然源電極(例如,源電極2210)關聯於或連接 到源區1910,但是不存在關聯於或連接到汲區1920的汲電極(drain electrode)。即在汲區1920的頂表面上沒有形成汲電極。換句話說,汲區1920不具有(free of)汲電極。
本文所述的電晶體150可以包括附加特徵。例如,圖23是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖23示出了在分別鄰近柵極結構1820的第一側壁1830和第二側壁1840形成一對輕摻雜源/汲區2310、2320之後的結構。在該示例性實施例中,通過使用柵極結構1820作為掩模在基材310中植入n型摻雜劑來形成輕摻雜源/汲區2310、2320。用於n型摻雜劑的材料的示例包括但不限於P、As和Sb。
圖24是根據本公開的一些實施例的LED單元1010的製造中的另一階段的示意性截面圖。圖24示出了在分別在柵極結構1820的第一側壁1830和第二側壁1840上形成一對柵隔離物(gate spacers)2410、2420之後的結構。柵隔離物2410、2420中的每一個可以包括多個隔離物層,例如主隔離物層,襯層等。在該示例性實施例中,通過在柵極結構1820上沉積諸如SiO2、SiN、SiC、SiON等的隔離物材料並且使用濕法或乾法蝕刻工藝或其組合來回蝕所述沉積的隔離物材料來形成柵隔離物2410、2420。
圖25是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖25示出了分別在輕摻雜源/汲區2310、2320附近形成源和汲區2510、2520之後的結構。在該示例性實施例中,通過使用柵極結構1820作為掩模在基材310中植入n型摻雜劑來形成源區2510和汲區2520,從而在其間形成p型溝道2530。用於n型摻雜劑的材料的示例包括但不限於P,As和Sb。
儘管源、汲區2510、2520被例示為植入的源和汲區,但是在替代實施例中,源和汲區可以是抬升式的源和汲區。在這樣的替代實施例中,抬 升式的源和汲區的形成包括:蝕刻基材310以在其中形成溝槽;在基材310中的溝槽中生長磊晶層;在所述磊晶層上摻雜n型雜質。源和汲區1910、1920中的每個可以包括Si、SiC、SiCP等。
圖26是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖26示出了移除鄰近第一LED層1010的第二側壁1520的基材310的頂表面上的介電層320、以及鄰近第一LED層1010的第二側壁1520的基材310的頂表面上和電流分散層1310的頂表面上的保護層1410之後的結構。可以通過濕法或乾法蝕刻工藝或其組合來移除鄰近第一LED層1010的第二側壁1520的基材310的頂表面上的介電層320、以及鄰近第一LED層1010的第二側壁1520的基材310的頂表面上和電流分散層1310的頂表面上的保護層1410。
圖27是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖27示出了在鈍化層2710形成在鄰近第一LED層1010的第一側壁1510和第二側壁1520的基材310的頂表面上以及在電流分散層1310的頂表面上之後的結構。鈍化層2710的材料示例包括但不限於SiO2、SiN、SiON、SiCN和SiOCN。可以使用CVD、PVD、ALD、其變體,例如PECVD,任何合適的沉積技術或其組合來形成鈍化層2710。
圖28是根據本公開的一些實施例的LED單元110的製造中的另一階段的示意性截面圖。圖28示出了在圖27的結構中形成源電極2810和LED電極2820之後的結構。如圖28所示,源電極2810穿過鈍化層2710延伸至源區2510。LED電極2820穿過鈍化層2710延伸到電流分散層1310。
在該示例性實施例中,電極2810、2820的形成同時進行。電極2810、2820的材料的示例包括但不限於Al、Ag、Cu、Au、Cr、Ti、任何合適的金屬或其合金。在一些實施例中,電極2810、2820使用CVD、PVD、ALD、其變體、任何合適的沉積技術或其組合來形成。在替代實施例中,LED電極2820 穿過鈍化層2710和電流分散層1310延伸到第二LED層1210。
因此,本公開的一個方面提供了一種發光二極體組件,包括多個發光二極體單元及驅動電路。每個所述發光二極體單元包括發光二極體及電晶體。所述發光二極體包括具有III-V族化合物半導體的第一發光二極體層、在所述第一發光二極體層上方的第二發光二極體層、及在所述第二發光二極體層上方的發光二極體電極。所述第一發光二極體層不具有發光二極體電極。所述電晶體包括汲區,所述汲區連接所述第一發光二極體層。所述驅動電路配置來驅動所述多個發光二極體單元。
因此,本公開的一個方面提供了一種發光二極體組件,包括多個發光二極體單元及驅動電路。每個所述發光二極體單元包括發光二極體及電晶體。所述發光二極體包括發光二極體層,所述發光二極體層包括III-V族化合物半導體並具有第一側壁及相對於所述第一側壁的第二側壁。所述電晶體包括汲區,所述汲區連接所述發光二極體層的所述第一側壁,其中所述發光二極體層的所述第二側壁不具有所述汲區。所述驅動電路配置來驅動所述多個發光二極體單元。
因此,本公開的一個方面提供了一種製造發光二極體單元的方法,包括:在基材上方形成所述發光二極體單元的發光二極體;和在形成所述發光二極體之後,在所述基材上方形成所述發光二極體單元的電晶體。其中形成所述發光二極體包括在所述基材上生長III-V族化合物半導體。所述電晶體包括連接到所述發光二極體的汲區。
前述內容概述了幾個實施例的特徵,使得本領域技術人員可以更好地理解本公開的各方面。本領域技術人員應當理解,他們可以容易地將本公開用作設計或修改其他過程和結構的基礎,以實現與本文介紹的實施例相同的目的和/或實現相同的優點。本領域技術人員還應該認識到,這樣的等效構造不 脫離本公開的精神和範圍,並且在不脫離本公開的精神和範圍的情況下,它們可以在這裡進行各種改變,替換和變更。
1010:第一LED層
1020:下部
1030:上部
1510:第一側壁
1520:第二側壁
1210:第二LED層
1110:發光層
1310:電流擴散層
2220:LED電極
310:基材
910:緩衝層
140:LED
150:電晶體
1820:柵極結構
1610:柵介電質
1810:柵電極
1830:第一側壁
1840:第二側壁
1910:源區
1920:汲區
2210:源電極
2110:鈍化層
2310:輕摻雜源區
2320:輕摻雜汲區
1930:溝道
430:壁表面
720:凹槽限定壁

Claims (6)

  1. 一種製造發光二極體單元的方法,包括:在基材上方形成所述發光二極體單元的發光二極體,其中形成所述發光二極體包括在所述基材上生長III-V族化合物半導體;和在形成所述發光二極體之後,在所述基材上方形成所述發光二極體單元的電晶體,所述電晶體包括連接到所述發光二極體的汲區;在所述基材的頂表面和所述發光二極體的頂表面上形成保護層;移除所述保護層以暴露所述基材的頂表面;形成柵介電質,在被所述保護層暴露的基材的頂表面上;和在所述柵介電質上形成柵電極;在形成所述柵介電質之後並且在形成所述柵電極之前,移除所述基材的頂表面上的與所述發光二極體的所述第一側壁相鄰的保護層。
  2. 如請求項1所述的方法,還包括:在所述電晶體的相對側壁附近分別形成源區和汲區;和在形成所述源區和汲區後,移除所述基材的頂表面上的相鄰所述發光二極體的相對於所述第一側壁的所第二側壁的所述保護層。
  3. 如請求項1所述的方法,還包括:在所述電晶體的相對側壁附近分別形成源區和汲區;和在形成所述源區和汲區之後,移除所述發光二極體的頂表面上的所述保護層。
  4. 如請求項1所述的方法,還包括:在所述電晶體的相對側壁附近分別形成源區和汲區;和在形成所述源區和汲區之後,同時移除所述基材的頂表面上的相鄰所述發光二極體的相對於所述第一側壁的所第二側壁的所述保護層以及所述發光二極體的頂表面上的所述保護層。
  5. 如請求項1所述的方法,還包括:在所述電晶體的相對側壁附近分別形成源區和汲區;和在形成所述源區和汲區之後,在所述基材的頂表面上和所述發光二極體的頂表面上形成鈍化層。
  6. 如請求項5所述的方法,還包括:移除所述發光二極體的頂面上的鈍化層;在所述發光二極體的頂表面上形成發光二極體電極;移除所述基材的頂表面上的鈍化層以暴露出所述源區;和在被所述鈍化層暴露的所述源區上形成源電極。
TW110103256A 2020-03-27 2021-01-28 製造發光二極體單元的方法 TWI767539B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/831840 2020-03-27
US16/831,840 US11322542B2 (en) 2020-03-27 2020-03-27 Light-emitting diode (LED) assembly and method of manufacturing an LED cell of the same

Publications (2)

Publication Number Publication Date
TW202137587A TW202137587A (zh) 2021-10-01
TWI767539B true TWI767539B (zh) 2022-06-11

Family

ID=77808889

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110103256A TWI767539B (zh) 2020-03-27 2021-01-28 製造發光二極體單元的方法

Country Status (3)

Country Link
US (1) US11322542B2 (zh)
CN (1) CN113451289B (zh)
TW (1) TWI767539B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11611002B2 (en) 2020-07-22 2023-03-21 Globalfoundries U.S. Inc. Photodiode and/or pin diode structures
US11424377B2 (en) * 2020-10-08 2022-08-23 Globalfoundries U.S. Inc. Photodiode with integrated, light focusing element

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201010072A (en) * 2008-08-26 2010-03-01 Sony Corp Solid-state imaging device and method for manufacturing the same
US20120086044A1 (en) * 2009-06-19 2012-04-12 Sumitomo Chemical Co., Ltd. Light emitting device and method of producing light emitting device
TW201336048A (zh) * 2012-02-22 2013-09-01 Green Solution Tech Co Ltd 半導體結構及發光二極體驅動電路
US20140191249A1 (en) * 2013-01-09 2014-07-10 Nthdegree Technologies Worldwide Inc. Active led module with led and transistor formed on same substrate
WO2018219868A1 (de) * 2017-05-29 2018-12-06 Osram Opto Semiconductors Gmbh Strahlungsemittierendes bauelement
US20200066786A1 (en) * 2018-08-24 2020-02-27 Rochester Institute Of Technology Nanowire light emitting switch devices and methods thereof
US20200066849A1 (en) * 2016-09-30 2020-02-27 Intel Corporation P-i-n diode and connected group iii-n device and their methods of fabrication

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5753928A (en) * 1993-09-30 1998-05-19 Siemens Components, Inc. Monolithic optical emitter-detector
JP2002141516A (ja) * 2000-10-31 2002-05-17 Fujitsu Ltd 化合物半導体装置
KR100647325B1 (ko) * 2005-04-21 2006-11-23 삼성전자주식회사 저면발광형 유기발광소자
US7772625B2 (en) * 2006-10-10 2010-08-10 Taiwan Semiconductor Manufacturing Co., Ltd. Image sensor having an RPO layer containing nitrogen
JP2008283072A (ja) * 2007-05-11 2008-11-20 Sanyo Electric Co Ltd 可変容量ダイオード、半導体装置及びその製造方法
CN103107179B (zh) * 2012-02-21 2017-04-26 晶元光电股份有限公司 一种发光组件及具有此发光组件的发光装置
US20130299841A1 (en) * 2012-05-11 2013-11-14 Infineon Technologies Austria Ag GaN-Based Optocoupler
EP3082169A1 (de) * 2015-04-17 2016-10-19 AZUR SPACE Solar Power GmbH Stapelförmiger optokopplerbaustein
JP6704599B2 (ja) * 2015-04-28 2020-06-03 天馬微電子有限公司 半導体素子、半導体素子の製造方法、フォトダイオードアレイおよび撮像装置
KR102552272B1 (ko) * 2015-11-20 2023-07-07 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
US10237929B2 (en) * 2016-04-27 2019-03-19 Sensor Electronic Technology, Inc. Solid-state lighting source with integrated electronic modulator
TWI723207B (zh) * 2016-08-18 2021-04-01 新世紀光電股份有限公司 微型發光二極體及其製造方法
CN106816512B (zh) * 2017-03-03 2019-06-21 京东方科技集团股份有限公司 一种发光二极管显示基板及其制作方法、显示器
CN107046071A (zh) * 2017-04-06 2017-08-15 中国科学院半导体研究所 基于多孔DBR的InGaN基谐振腔增强型探测器芯片
CN109671396A (zh) * 2017-10-17 2019-04-23 伊格尼斯创新公司 像素电路、显示装置和方法
US11043612B2 (en) * 2017-11-15 2021-06-22 Cornell University Light emitting diodes using ultra-thin quantum heterostructures
US10201051B1 (en) * 2018-04-10 2019-02-05 Nthdegree Technologies Worldwide Inc. Active LED module with LED and vertical MOS transistor formed on same substrate
KR102690987B1 (ko) * 2019-02-25 2024-08-01 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
CN110071229B (zh) * 2019-05-07 2020-09-08 武汉华星光电半导体显示技术有限公司 阵列基板及其制作方法
US11990559B2 (en) * 2019-11-12 2024-05-21 Korea Advanced Institute Of Science And Technology Method of manufacturing micro-light emitting diode-based display and micro-light emitting diode-based display

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201010072A (en) * 2008-08-26 2010-03-01 Sony Corp Solid-state imaging device and method for manufacturing the same
US20120086044A1 (en) * 2009-06-19 2012-04-12 Sumitomo Chemical Co., Ltd. Light emitting device and method of producing light emitting device
TW201336048A (zh) * 2012-02-22 2013-09-01 Green Solution Tech Co Ltd 半導體結構及發光二極體驅動電路
US20140191249A1 (en) * 2013-01-09 2014-07-10 Nthdegree Technologies Worldwide Inc. Active led module with led and transistor formed on same substrate
US20200066849A1 (en) * 2016-09-30 2020-02-27 Intel Corporation P-i-n diode and connected group iii-n device and their methods of fabrication
WO2018219868A1 (de) * 2017-05-29 2018-12-06 Osram Opto Semiconductors Gmbh Strahlungsemittierendes bauelement
US20200066786A1 (en) * 2018-08-24 2020-02-27 Rochester Institute Of Technology Nanowire light emitting switch devices and methods thereof

Also Published As

Publication number Publication date
CN113451289B (zh) 2023-06-23
US11322542B2 (en) 2022-05-03
CN113451289A (zh) 2021-09-28
TW202137587A (zh) 2021-10-01
US20210305313A1 (en) 2021-09-30

Similar Documents

Publication Publication Date Title
US11637207B2 (en) Gate-all-around structure and methods of forming the same
US10431682B2 (en) Vertical vacuum channel transistor
JP6173661B2 (ja) Iii−窒化物デバイスの製造方法およびiii−窒化物デバイス
KR100955249B1 (ko) 질화물 반도체 소자 및 그 제조 방법
TWI440182B (zh) 積體電路結構
TWI770873B (zh) 光源組件、光感測器組件及製造其單元的方法
JP2005229085A (ja) オーミック接触を改善した窒化物半導体発光素子及びその製造方法
US10707322B2 (en) Semiconductor devices and methods for fabricating the same
TWI767539B (zh) 製造發光二極體單元的方法
US11670502B2 (en) SiC MOSFET and method for manufacturing the same
CN112242443A (zh) 高电子迁移率晶体管及其形成方法
TWI687980B (zh) 半導體元件及其製作方法
CN112216741A (zh) 高电子迁移率晶体管的绝缘结构以及其制作方法
TW202217971A (zh) 半導體裝置之製造方法
CN114843268A (zh) 半导体装置及其制造方法
US10644128B1 (en) Semiconductor devices with reduced channel resistance and methods for fabricating the same
TWI483397B (zh) 功率裝置及製造該功率裝置之方法
TWI693716B (zh) 半導體裝置及其製造方法
KR20240007620A (ko) 게이트 높이 변화에 의한 임계 전압 변조
TW202329461A (zh) 高電子遷移率電晶體及其製作方法
TW202314867A (zh) 半導體結構及其製造方法
JP5087235B2 (ja) 窒化物半導体装置の製造方法
JP2007088186A (ja) 半導体装置及びその製造方法
CN111276538B (zh) 半导体装置及其制造方法
KR102071018B1 (ko) 혼합 접합 드레인을 구비하는 질화물 반도체 소자 및 그 제조 방법