TWI750039B - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TWI750039B
TWI750039B TW110106477A TW110106477A TWI750039B TW I750039 B TWI750039 B TW I750039B TW 110106477 A TW110106477 A TW 110106477A TW 110106477 A TW110106477 A TW 110106477A TW I750039 B TWI750039 B TW I750039B
Authority
TW
Taiwan
Prior art keywords
substrate
conductive layer
memory device
semiconductor memory
layer
Prior art date
Application number
TW110106477A
Other languages
English (en)
Other versions
TW202203382A (zh
Inventor
板井秀樹
野口光弘
吉森宏雅
田端英之
中嶋靖
Original Assignee
日商鎧俠股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商鎧俠股份有限公司 filed Critical 日商鎧俠股份有限公司
Application granted granted Critical
Publication of TWI750039B publication Critical patent/TWI750039B/zh
Publication of TW202203382A publication Critical patent/TW202203382A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/41Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

實施方式提供一種可較佳地製造之半導體記憶裝置。 實施方式之半導體記憶裝置具備:2個記憶塊,其等排列於第1方向,且於與第1方向交叉之第2方向上延伸;複數個第1延伸體,其等分別設置於在第1方向上相鄰之2個記憶塊之間,且於第2方向延伸;及第2延伸體,其於第2方向上與2個記憶塊離開,且於第1方向延伸。2個記憶塊具備排列於與基板之表面交叉之第3方向的複數個第1導電層。第1延伸體於第3方向具有一端及另一端,一端較另一端更靠近基板,一端較複數個第1導電層中之最靠近基板之第1導電層更靠近基板。第2延伸體於第3方向具有一端及另一端,一端較另一端更靠近基板,一端較複數個第1導電層中至少一部分之第1導電層更靠近基板。第1延伸體之另一端及第2延伸體之另一端較複數個第1導電層中之最遠離基板之第1導電層更遠離基板,且較複數條位元線更靠近基板。第2延伸體於第2方向上與第1延伸體離開。

Description

半導體記憶裝置
本實施方式係關於一種半導體記憶裝置。
已知一種半導體記憶裝置,其具備於第1方向上排列、且於與第1方向交叉之第2方向上延伸之複數個記憶塊,該等複數個記憶塊具備於與基板之表面交叉之第3方向上排列之複數個導電層。
實施方式提供一種可較佳地製造之半導體記憶裝置。
一實施方式之半導體記憶裝置具備:複數個記憶塊,其等排列於第1方向,且於與第1方向交叉之第2方向延伸;複數個第1延伸體,其等分別設置於在第1方向上相鄰之2個記憶塊之間,且於第2方向延伸;第2延伸體,其於第2方向上與複數個記憶塊離開,且於第1方向延伸;及複數條位元線,其等排列於第2方向,且於第1方向延伸,並連接於複數個記憶塊。複數個記憶塊具備於與基板之表面交叉之第3方向上排列之複數個第1導電層。第1延伸體於第3方向具有一端及另一端,一端較另一端更靠近基板,一端較複數個第1導電層中之最靠近基板之第1導電層更靠近基板。第2延伸體於第3方向具有一端及另一端,一端較另一端更靠近基板,一端較複數個第1導電層中至少一部分之第1導電層更靠近基板。第1延伸體之另一端及第2延伸體之另一端較複數個第1導電層中之最遠離基板之第1導電層更遠離基板,且較複數條位元線更靠近基板。第2延伸體於第2方向上與第1延伸體離開。
其次,參照附圖,對實施方式之半導體記憶裝置詳細地進行說明。再者,以下實施方式僅為一例,並未意圖限定本發明。又,以下附圖係模式圖,為方便說明,有時會省略一部分構成等。又,針對複數個實施方式,有時會向共通之部分添加相同之符號,並省略說明。
又,本說明書中,於稱作「半導體記憶裝置」之情形時,有時指記憶體晶粒,有時亦指記憶體晶片、記憶卡、SSD(Solid State Drive,固態硬碟)等包含控制器晶粒之記憶系統。進而,有時亦指智慧型手機、平板終端、個人電腦等包含主電腦之構成。
又,本說明書中,於稱作第1構成「電性連接」於第2構成之情形時,可為第1構成直接連接於第2構成,亦可為第1構成經由配線、半導體構件或電晶體等連接於第2構成。例如,於將3個電晶體串聯連接之情形時,即便第2個電晶體處於斷開(OFF)狀態,第1個電晶體亦「電性連接」於第3個電晶體。
又,本說明書中,將平行於基板之上表面之特定方向稱為X方向,將平行於基板之上表面且與X方向垂直之方向稱為Y方向,將垂直於基板之上表面之方向稱為Z方向。
又,本說明書中,有時會將沿著特定面之方向稱為第1方向,將沿著該特定面且與第1方向交叉之方向稱為第2方向,將與該特定面交叉之方向稱為第3方向。該等第1方向、第2方向及第3方向可與X方向、Y方向及Z方向之任一者相對應,亦可不與該等方向相對應。
又,本說明書中,「上」及「下」等之表達係以基板為基準。例如,將沿著上述Z方向離開基板之方向稱為上,將沿著Z方向接近基板之方向稱為下。又,於針對某構成稱作下表面或下端之情形時,意指該構成之基板側之面或端部,於稱作上表面或上端之情形時,意指該構成之與基板相反一側之面或端部。又,將與X方向或Y方向交叉之面稱為側面等。
又,本說明書中,於針對構成、構件等稱作特定方向之「寬度」、「長度」或「厚度」等之情形時,有時指藉由SEM(Scanning electron microscopy,掃描式電子顯微術)或TEM(Transmission electron microscopy,穿透式電子顯微術)等進行觀察所得之剖面等中之寬度、長度或厚度等。又,有時會將特定方向之長度表達成寬度或厚度。
[第1實施方式] [構造] 圖1係本實施方式之半導體記憶裝置之模式性俯視圖。如圖1所示,本實施方式之半導體記憶裝置具備半導體基板100。圖示之例中,於半導體基板100中,設置在X方向上排列之2個記憶胞陣列區域R MCA。又,於記憶胞陣列區域R MCA中設置有記憶體孔區域R MH、及設置於與記憶體孔區域R MH在X方向上排列之位置之接線區域R HU。接線區域R HU沿著記憶體孔區域R MH之X方向之兩端部於Y方向上延伸。又,於與記憶胞陣列區域R MCA在X方向上排列之位置設置有列解碼器區域R RD。列解碼器區域R RD沿著記憶胞陣列區域R MCA之X方向之兩端部於Y方向上延伸。又,於半導體基板100之Y方向之端部設置有在X方向上延伸之周邊電路區域R PC
圖2係記憶胞陣列區域R MCA之模式性立體圖。如圖2所示,記憶胞陣列區域R MCA中設置有:複數個記憶塊BLK,其等在Y方向上排列;塊間構造ST X1,其係分別設置於在Y方向上相鄰之2個記憶塊BLK之間且於X方向上延伸之延伸體;及複數條位元線BL,其等配置於記憶塊BLK之上方,且於Y方向上延伸。又,於記憶胞陣列區域R MCA與列解碼器區域R RD之間的區域中設置有作為於Y方向上延伸之延伸體的塊側構造ST Y1
其次,參照圖3~圖10,對本實施方式之半導體記憶裝置所含之各構成進行說明。圖3係沿著A-A'切斷圖1所示之構成,並沿著Y方向觀察時之模式性剖視圖。圖4係圖1之一部分之模式性放大圖。圖5係沿著C-C'線切斷圖4所示之構造,並沿著X方向觀察時之模式性剖視圖。圖6係圖5之D所表示之部分之模式性放大圖。圖7係表示設置於列解碼器區域R RD之電晶體Tr之構成之模式性剖視圖。圖8係圖之E所表示之部分之模式性放大圖。圖9係包含圖8之F所表示之部分之模式性放大圖。圖10係表示接線區域R HU之一部分構成之模式性剖視圖。
[半導體基板100之構造] 半導體基板100(圖3)例如為由包含硼(B)等P型雜質之P型之矽(Si)所構成之半導體基板。例如,如圖3所示,於半導體基板100之表面,例如設置有包含磷(P)等N型雜質之N型井區域100N、包含硼(B)等P型雜質之P型井區域100P、未設置N型井區域100N及P型井區域100P之半導體基板區域100S、以及絕緣區域100I。再者,圖示之例中,於記憶胞陣列區域R MCA設置有P型井區域100P(以下,稱為「P型井區域100P 1」),於該P型井區域100P 1與半導體基板區域100S之間設置有N型井區域100N。又,於列解碼器區域RRD設置有半導體基板區域100S。
[記憶塊BLK之記憶體孔區域R MH中之構造] 於記憶塊BLK之記憶體孔區域R MH中,設置有於Z方向上排列之複數個導電層110、於Z方向上延伸之複數個半導體層120、以及分別設置於複數個導電層110及複數個半導體層120之間的複數個閘極絕緣膜130(圖5)。
導電層110係於X方向上延伸之大致板狀之導電層。導電層110可包含氮化鈦(TiN)等之障壁導電膜及鎢(W)等之金屬膜之積層膜等。又,導電層110例如亦可包含含有磷(P)或硼(B)等雜質之多晶矽等。於在Z方向上排列之複數個導電層110之間,設置有氧化矽(SiO 2)等之絕緣層101。複數個導電層110中之一部分作為字元線及連接於字元線之複數個記憶胞之閘極電極發揮作用。又,複數個導電層110中之一部分作為選擇閘極線及連接於選擇閘極線之選擇閘極電晶體之閘極電極發揮作用。
於導電層110之下方設置有導電層111。導電層111例如可包含氮化鈦(TiN)等之障壁導電膜及鎢(W)等之金屬膜之積層膜等。又,於導電層111及導電層110之間設置有氧化矽(SiO 2)等之絕緣層101。導電層111作為選擇閘極線及連接於選擇閘極線之選擇閘極電晶體之閘極電極發揮作用。
例如,如圖4所示,半導體層120於X方向及Y方向上以特定圖案進行排列。半導體層120作為於Z方向上排列之複數個記憶胞及選擇閘極電晶體之通道區域發揮作用。半導體層120例如為多晶矽(Si)等之半導體層。例如,如圖5所示,半導體層120具有大致有底圓筒狀之形狀,且於中心部分設置有氧化矽等之絕緣層125。又,半導體層120之外周面分別被導電層110包圍,且與導電層110相對向。
於半導體層120之上端部設置有包含磷(P)等N型雜質之雜質區域121。雜質區域121經由接點C h及接點C b,分別連接於在X方向上排列之複數條位元線BL(參照圖4)。
半導體層120之下端部經由包含單晶矽(Si)等之半導體層122,連接於半導體基板100之P型井區域100P1。半導體層122作為選擇閘極電晶體之通道區域發揮作用。半導體層122之外周面被導電層111包圍,且與導電層111相對向。於半導體層122與導電層111之間設置有氧化矽等之絕緣層123。
閘極絕緣膜130具有覆蓋半導體層120之外周面之大致圓筒狀之形狀。
例如,如圖6所示,閘極絕緣膜130具備積層於半導體層120及導電層110之間的隧道絕緣膜131、電荷儲存膜132及阻擋絕緣膜133。隧道絕緣膜131及阻擋絕緣膜133例如為氧化矽(SiO 2)等之絕緣膜。電荷儲存膜132例如為氮化矽(Si 3N 4)等之可儲存電荷之膜。隧道絕緣膜131、電荷儲存膜132、及阻擋絕緣膜133具有大致圓筒狀之形狀,且沿著半導體層120之外周面於Z方向上延伸。
再者,於圖6中示出了閘極絕緣膜130具備氮化矽等之電荷儲存膜132之例。但是,閘極絕緣膜130例如亦可具備包含N型或P型雜質之多晶矽等之浮動閘極。
[記憶塊BLK之接線區域R HU中之構造] 例如,如圖3所示,於記憶塊BLK之接線區域R HU設置有複數個導電層110之X方向上之端部。關於該等複數個端部,X方向上之位置或Y方向上之位置各不相同。藉此,於記憶塊BLK之X方向上之端部形成有大致階梯狀之構造。
又,例如,如圖4所示,於接線區域R HU設置有於X方向及Y方向上呈矩陣狀排列之複數個接點CC。如圖3所示,該等複數個接點CC於Z方向上延伸,且於下端與導電層110連接。又,該等複數個接點CC於上端連接於設置在上方之複數條配線m0、m1(圖3)。接點CC例如可包含氮化鈦(TiN)等之障壁導電膜及鎢(W)等之金屬膜之積層膜等。
又,如圖4所示,於接線區域R HU設置有於接點CC附近設置之支持構造HR。支持構造HR之外周面分別被導電層110包圍,且與導電層110連接。例如,如圖10所示,支持構造HR可包含半導體層120、絕緣層125及閘極絕緣膜130。又,支持構造HR亦可包含構成為大致圓柱狀之氧化矽(SiO 2)等之絕緣層來代替該等構造。再者,本實施方式之支持構造HR亦可向列解碼器區域R RD側傾斜。即,支持構造HR之上端之X方向上之位置可位於較支持構造HR之下端之X方向上之位置更靠近列解碼器區域R RD側之位置。又,此種傾斜之大小(上端位置與下端位置於X方向上之差)可大於記憶體孔區域R MH中設置之半導體層120(圖3)及接點CC(圖3)。
[塊間構造ST X1之構造] 例如,如圖4及圖5所示,塊間構造ST X1具備於Z方向及X方向上延伸之導電層LI X1、及設置於導電層LI X1之Y方向之兩側面之氧化矽(SiO 2)等之絕緣層SW X1。導電層LI X1之下端位於較複數個導電層110及導電層111更靠下方之位置,且連接於半導體基板100之P型井區域100P 1中設置之N型之雜質區域100n X1。雜質區域100n X1沿著塊間構造ST X1於X方向上延伸,且包含磷(P)等N型雜質。導電層LI X1之上端位於較複數個導電層110更靠上方、且較複數條位元線BL更靠下方之位置,並且連接於在Y方向上延伸之配線m0。導電層LI X1例如可包含氮化鈦(TiN)等之障壁導電膜及鎢(W)等之金屬膜之積層膜等,亦可包含此種積層膜及多晶矽等之半導體層,亦可包含多晶矽等之半導體層及矽化物等。導電層LI X1例如作為源極線之一部分發揮作用。即,當向導電層111供給電壓時,P型井區域100P 1中形成電子之通道(反轉層),藉此,半導體層120與導電層LI X1導通。再者,塊間構造ST X1之X方向上之長度可大於記憶塊BLK之X方向上之長度。
[列解碼器區域R RD及周邊電路區域R PC中之構造] 於列解碼器區域R RD(圖1)設置有向導電層110及導電層111傳送電壓之列解碼器。於周邊電路區域R PC(圖1)設置有向記憶塊BLK等供給電壓之其他電路。
例如,如圖7所示,於半導體基板100之列解碼器區域R RD及周邊電路區域R PC設置有閘極絕緣膜210、閘極電極220、以及連接於半導體基板100及閘極電極220之接點CS。
於列解碼器區域R RD中,半導體基板100之半導體基板區域100S作為構成周邊電路PC之複數個電晶體Tr之通道區域等發揮作用。又,於周邊電路區域R PC中,半導體基板100之N型井區域100N、P型井區域100P及半導體基板區域100S分別作為構成周邊電路PC之複數個電晶體Tr之通道區域等發揮作用。
閘極絕緣膜210設置於半導體基板100之N型井區域100N、P型井區域100P及半導體基板區域100S。閘極絕緣膜210例如包含氧化矽(SiO 2)等。
閘極電極220例如具備包含磷(P)或硼(B)等雜質之多晶矽等之半導體層221、222、及鎢(W)等之導電層223。又,於閘極電極220之上表面,例如設置有氮化矽(SiN)等之絕緣層225。
接點CS於Z方向上延伸,且在下端連接於半導體基板100或閘極電極220之上表面。又,如圖3所示,接點CS在上端連接於設置在上方之複數條配線m0、m1。接點CS例如可包含氮化鈦(TiN)等之障壁導電膜及鎢(W)等之金屬膜之積層膜等。
[記憶胞陣列區域R MCA與列解碼器區域R RD之間的區域中之構造] 如圖8所示,於記憶胞陣列區域R MCA與列解碼器區域R RD之間的區域,自記憶胞陣列區域R MCA側起依次設置有保護環區域R GR1、絕緣區域100I 1、保護環區域R GR2、絕緣區域100I 2、保護環區域R GR3、及絕緣區域100I 3
保護環區域R GR1設置於與記憶胞陣列區域R MCA共通之P型井區域100P 1,且以於半導體基板100之表面包圍記憶胞陣列區域R MCA之方式形成。絕緣區域100I 1設置於保護環區域R GR1與保護環區域R GR2之間,且以於半導體基板100之表面包圍保護環區域R GR1之方式形成。
保護環區域R GR2設置於P型井區域100P 1與半導體基板區域100S之間的N型井區域100N,且以於半導體基板100之表面包圍絕緣區域100I 1之方式形成。又,保護環區域R GR2中,於半導體基板100之表面設置有包含磷(P)等N型雜質之雜質區域100n 2。又,於保護環區域R GR2設置有沿著該雜質區域100n 2設置之複數個接點CS。該等複數個接點CS向N型井區域100N供給井電壓。絕緣區域100I 2設置於保護環區域R GR2與保護環區域R GR3之間,且以於半導體基板100之表面包圍保護環區域R GR2之方式形成。
保護環區域R GR3設置於與P型井區域100P 1分開設置之P型井區域100P 2,且以於半導體基板100之表面包圍絕緣區域100I 2之方式形成。又,保護環區域R GR3中,於半導體基板100之表面設置有包含硼(B)等P型雜質之雜質區域100p 2。又,於保護環區域R GR3設置有沿著該雜質區域100p 2設置之複數個接點CS。該等複數個接點CS向P型井區域100P 2供給井電壓。
又,於保護環區域R GR1與記憶胞陣列區域R MCA之間,設置有虛設電晶體構造DTr及塊側構造ST Y1。虛設電晶體構造DTr具備電晶體Tr所含之閘極絕緣膜210、閘極電極220及絕緣層225。惟該等構成並不作為電晶體Tr發揮作用。塊側構造ST Y1設置得較虛設電晶體構造DTr更靠近記憶胞陣列區域R MCA側。
[塊側構造ST Y1之構造] 例如,如圖4及圖9所示,塊側構造ST Y1具備於Z方向及Y方向上延伸之導電層LI Y1、及設置於導電層LI Y1之X方向之兩側面之氧化矽(SiO 2)等之絕緣層SW Y1。導電層LI Y1之下端位於較複數個導電層110及導電層111更靠下方之位置,且連接於半導體基板100之P型井區域100P 1中設置之P型之雜質區域100p Y1。雜質區域100p Y1沿著塊側構造ST Y1於Y方向上延伸,且包含硼(B)等P型雜質。導電層LI Y1之上端位於較複數個導電層110更靠上方,且較複數條位元線BL更靠下方,且連接於配線m0。導電層LI Y1例如可包含氮化鈦(TiN)等之障壁導電膜及鎢(W)等之金屬膜之積層膜等,亦可包含此種積層膜及多晶矽等之半導體層,且亦可包含多晶矽等之半導體層及矽化物等。導電層LI Y1例如可作為向P型井區域100P 1供給接地電壓之配線發揮作用。即,導電層LI Y1可與半導體記憶裝置之被供給接地電壓之未圖示之外部端子電性連接。再者,塊側構造ST Y1設置於在X方向上與記憶塊BLK及塊間構造ST X1離開之位置。又,圖1之例中,塊側構造ST Y1之Y方向上之長度與記憶胞陣列區域R MCA之Y方向上之寬度一致。惟塊側構造ST Y1之Y方向上之長度亦可大於或小於記憶胞陣列區域R MCA之Y方向上之寬度。又,圖4之例中,塊側構造ST Y1之X方向上之寬度與塊間構造ST X1之Y方向上之寬度一致。但是,塊側構造ST Y1之X方向上之寬度亦可大於或小於塊間構造ST X1之Y方向上之寬度。
[製造方法] 其次,參照圖11~圖21,對第1實施方式之半導體記憶裝置之製造方法進行說明。圖11、圖13~圖15、圖18~圖20係用以對該製造方法進行說明之模式性剖視圖,且示出與圖5相對應之構成。圖12係用以對該製造方法進行說明之模式性剖視圖,且示出與圖8相對應之剖面。圖16及圖21係用以對該製造方法進行說明之模式性剖視圖,且示出與圖9相對應之剖面。圖17係用以對該製造方法進行說明之模式性立體圖,且示出與圖2相對應之構成。
當製造本實施方式之半導體記憶裝置時,首先,將構成周邊電路PC之複數個電晶體Tr(圖3)形成於半導體基板100之列解碼器區域R RD及周邊電路區域R PC
其次,例如,如圖11所示般於半導體基板100上形成複數個犧牲層110A及絕緣層101。犧牲層110A例如包含氮化矽(SiN)等。該步驟例如藉由CVD(Chemical Vapor Deposition,化學氣相沈積)等方法來進行。再者,複數個犧牲層110A及絕緣層101形成於參照圖1所說明過之記憶胞陣列區域R MCA
其次,例如,如圖12所示般於接線區域R HU中去除複數個犧牲層110A及絕緣層101之一部分,形成大致階梯狀之構造。該步驟例如藉由重複如下步驟來進行:於參照圖11所說明過之構造之上表面形成抗蝕劑,藉由RIE(Reactive Ion Etching,反應離子蝕刻)等去除絕緣層101,並藉由RIE等去除犧牲層110A、以及各向同性地去除抗蝕劑。
其次,形成覆蓋該階梯狀構造之絕緣層102(參照圖9)。該步驟例如藉由CVD等方法來進行。
其次,例如,如圖13所示般於與半導體層120相對應之位置、及與支持構造HR相對應之位置形成複數個記憶體孔MH。記憶體孔MH係於Z方向上延伸,貫通絕緣層101及犧牲層110A,並使半導體基板100之上表面露出之貫通孔。該步驟例如藉由RIE等方法來進行。
其次,例如,如圖14所示般於記憶體孔MH之內部形成半導體層122、閘極絕緣膜130、半導體層120、及絕緣層125。該步驟例如藉由磊晶生長、CVD、RIE等方法來進行。
其次,例如,如圖15~圖17所示般於與塊間構造ST X1相對應之位置形成槽STA X1,並於與塊側構造ST Y1相對應之位置形成槽STA Y1。槽STA X1於Z方向及X方向上延伸,於Y方向上截斷絕緣層101及犧牲層110A,並使半導體基板100之上表面露出。槽STA Y1於Z方向及Y方向上延伸,並使半導體基板100之上表面露出。該步驟例如藉由如下方式來進行:於參照圖14所說明過之構造之上表面形成SiO 2等之絕緣層103,並以該絕緣層103為遮罩來執行RIE等。
其次,例如,如圖18所示般經由槽STA X1去除犧牲層110A。藉此,形成包含於Z方向上配設之複數個絕緣層101、支持該絕緣層101之記憶體孔MH內之構造(半導體層120、閘極絕緣膜130及絕緣層125)、以及支持構造HR之中空構造。該步驟例如藉由濕式蝕刻等方法來進行。
其次,例如,如圖19所示般形成絕緣層123。該步驟例如藉由氧化處理等方法來進行。又,形成導電層110及導電層111。該步驟例如藉由CVD等方法來進行。
其次,例如,如圖20所示般於槽STA X1中形成塊間構造ST X1,如圖21所示般於槽STA Y1中形成塊側構造ST Y1。該步驟中,例如藉由CVD等方法,於槽STA X1、槽STA Y1之側壁以不將槽STA X1、槽STA Y1填埋之程度較薄地形成氧化矽(SiO 2)等之絕緣層,藉此形成絕緣層SW X1、SW Y1。又,例如藉由RIE等方法將絕緣層SW X1、SW Y1之覆蓋半導體基板100上表面之部分去除,使半導體基板100之上表面露出。又,例如,將離子注入至半導體基板100之上表面,形成雜質區域100n X1、100p Y1。又,例如藉由CVD等方法,於槽STA X1、槽STA Y1之內部形成導電層LI X1、LI Y1
然後,藉由形成接點CC、CS、配線m0、m1等,從而形成第1實施方式之半導體記憶裝置。
[比較例] 其次,參照圖22,對比較例之半導體記憶裝置進行說明。比較例之半導體記憶裝置基本上以與第1實施方式之半導體記憶裝置相同之方式構成。但是,比較例之半導體記憶裝置不具有塊側構造ST Y1
其次,參照圖23,對比較例之半導體記憶裝置之製造方法進行說明。比較例之半導體記憶裝置基本上以與第1實施方式之半導體記憶裝置相同之方式製造。但是,於比較例之製造方法中,如圖23所示,於參照圖15~圖17所說明過之步驟中,僅形成槽STA X1,而不形成槽STA Y1
[第1實施方式之效果] 當製造比較例之半導體記憶裝置時,於參照圖18所說明過之步驟中,例如,如圖24所示,存在包含複數個絕緣層101之中空構造產生形變之情形。認為其原因在於,絕緣層101因設置於接線區域R HU之絕緣層102之X方向之壓縮應力而被朝著X方向中心側擠壓。
此處,當製造第1實施方式之半導體記憶裝置時,於參照圖17等說明過之步驟中,不僅形成槽STA X1,亦形成槽STA Y1。因此,如圖25所示,能夠使絕緣層102之X方向之壓縮應力向列解碼器區域R RD側逸散,從而較佳地抑制如上所述之中空構造之形變。
又,例如,於槽STA X1與槽STA Y1相交之情形時,於參照圖17等說明過之步驟中,存在RIE之氣體集中於該等槽STA X1、槽STA Y1相交之部分,導致該部分之半導體基板100被破壞之情形。因此,於第1實施方式之製造方法中,使槽STA Y1離開槽STA X1。藉此,可較佳地製造半導體記憶裝置。
又,例如,於槽STA X1與槽STA Y1相交之情形時,於參照圖17等所說明過之步驟中,設置於半導體基板100上之構造在Y方向上被完全截斷。於此種情形時,存在因上述壓縮應力等而於各構造中產生形變,導致該等構造間之Y方向上之距離(槽STA X1之Y方向上之寬度)產生不均之情形。因此,於第1實施方式之製造方法中,使槽STA Y1離開槽STA X1。根據此種方法,被槽STA X1截斷之各構造成為經由絕緣層102、103相互連接之狀態。因此,能夠經由絕緣層102、103固定各構造間之位置關係,從而能夠抑制如上所述之不均之產生。藉此,可較佳地製造半導體記憶裝置。
又,於如上所述般欲藉由槽STA Y1來使絕緣層102之X方向之壓縮應力向列解碼器區域R RD側逸散之情形時,槽STA Y1較理想為設置於記憶胞陣列區域R MCA之附近。其原因在於,槽STA Y1與記憶胞陣列區域R MCA之距離愈近,絕緣層102之X方向上之寬度愈小,絕緣層102愈容易於X方向上產生變形。因此,如參照圖8所說明般,於第1實施方式中,使槽STA Y1配置於較保護環區域R GR1更靠內側。藉此,能夠較佳地抑制如上所述之中空構造之形變。
又,如參照圖9等所說明般,本實施方式之導電層LI Y1沿著於Y方向上排列之複數個記憶塊BLK在Y方向上延伸,且被供給接地電壓。於此種構成中,導電層LI Y1作為屏蔽電極發揮作用,因此能夠保護記憶塊BLK免受外部之電磁波之干擾。
[第2實施方式] 其次,參照圖26及圖27,對第2實施方式之半導體記憶裝置進行說明。第2實施方式之半導體記憶裝置基本上以與第1實施方式之半導體記憶裝置相同之方式構成。但是,如圖2等所示,第1實施方式之半導體記憶裝置中,於記憶胞陣列區域R MCA之X方向之兩側各設置有1條塊側構造ST Y1。另一方面,如圖26所示,第2實施方式中,於記憶胞陣列區域R MCA之X方向之兩側各設置有2條塊側構造ST Y1。又,如圖27所示,該等2條塊側構造ST Y1均設置於較虛設電晶體構造DTr更靠近記憶胞陣列區域R MCA側。
於此種構成中,設置於記憶胞陣列區域R MCA附近之2個導電層LI Y1均作為屏蔽電極發揮作用,因此能夠更佳地保護記憶塊BLK免受外部之電磁波之干擾。
[第3實施方式] 其次,參照圖28及圖29,對第3實施方式之半導體記憶裝置進行說明。第3實施方式之半導體記憶裝置基本上以與第2實施方式之半導體記憶裝置相同之方式構成。但是,如圖26所示,第2實施方式之半導體記憶裝置中,於記憶胞陣列區域R MCA之X方向之兩側各設置有2條塊側構造ST Y1。另一方面,如圖28所示,第3實施方式中,於記憶胞陣列區域R MCA之X方向之兩側,除了2條塊側構造ST Y1以外,亦進而各設置有1條作為於Y方向上延伸之延伸體的塊側構造ST Y3。又,如圖29所示,塊側構造ST Y3設置於保護環區域R GR2
塊側構造ST Y3基本上以與塊側構造ST Y1相同之方式構成。但是,塊側構造ST Y1所含之導電層LI Y1經由P型之雜質區域100p Y1連接於P型井區域100P 1。另一方面,塊側構造ST Y3所含之導電層LI Y3經由雜質區域100n 2連接於N型井區域100N。
於此種構成中,設置於記憶胞陣列區域R MCA附近之2個導電層LI Y1及導電層LI Y3皆作為屏蔽電極發揮作用,因此能夠更佳地保護記憶塊BLK免受外部之電磁波之干擾。
[第4實施方式] 其次,參照圖30,對第4實施方式之半導體記憶裝置進行說明。第4實施方式之半導體記憶裝置基本上以與第1實施方式之半導體記憶裝置相同之方式構成。於記憶胞陣列區域R MCA之X方向之兩側各設置有1條塊側構造ST Y1。進而,於塊側構造ST Y1之兩側,進而各設置有1條作為於Y方向上延伸之延伸體的塊側構造ST Y4。塊側構造ST Y4設置於虛設電晶體構造DTr與塊側構造ST Y1之間。
塊側構造ST Y4基本上以與塊側構造ST Y1相同之方式構成。但是,於塊側構造STY 4之下方設置有虛設電晶體構造DTr'。虛設電晶體構造DTr'以與虛設電晶體構造DTr相同之方式構成。又,塊側構造ST Y4所含之導電層LI Y4之下端連接於該虛設電晶體構造DTr'所含之導電層223之上表面。
於此種構成中,設置於記憶胞陣列區域R MCA附近之導電層LI Y1及導電層LI Y4亦皆作為屏蔽電極發揮作用,因此能夠更佳地保護記憶塊BLK免受外部之電磁波之干擾。
[第5實施方式] 其次,參照圖31及圖32,對第5實施方式之半導體記憶裝置進行說明。第5實施方式之半導體記憶裝置基本上以與第1實施方式之半導體記憶裝置相同之方式構成。但是,第5實施方式之半導體記憶裝置具備作為於Y方向上延伸之延伸體的塊側構造ST Y5來代替塊側構造ST Y1
塊側構造ST Y5基本上以與塊側構造ST Y1相同之方式構成。但是,如參照圖4、圖10等所說明般,第1實施方式之塊側構造ST Y1具備導電層LI Y1。另一方面,如圖31及圖32所示,第5實施方式之塊側構造ST Y5不具備導電層LI Y1,而是藉由氧化矽(SiO 2)等之絕緣層構成。又,如圖31所示,塊側構造ST Y4之X方向上之寬度W STY5具有塊間構造ST X1所含之絕緣層SW X1之Y方向上之寬度W SWX1的兩倍寬度即2W SWX1以下之大小。
第5實施方式之半導體記憶裝置基本上以與第1實施方式之半導體記憶裝置相同之方式製造。但是,第5實施方式之製造方法中,於參照圖15~圖17所說明過之步驟中,使槽STA Y1之X方向上之寬度小於槽STA X1之Y方向上之寬度。又,於參照圖20所說明過之步驟中,形成絕緣層SW X1時,未利用該絕緣層SW X1填埋槽STA X1,且以填埋槽STA Y1之程度之膜厚形成氧化矽(SiO 2)等之絕緣層。
根據此種構成,能夠藉由更小之面積,抑制如上所述之中空構造之形變。
再者,於圖32之例中,示出了塊側構造ST Y5之下端到達半導體基板100之上表面之例。然而,例如,如圖33所示,塊側構造ST Y5之下端亦可位於較半導體基板100之上表面、導電層111及一部分導電層110更靠上方之位置。
[第6實施方式] 其次,參照圖34及圖35,對第6實施方式之半導體記憶裝置進行說明。第6實施方式之半導體記憶裝置基本上以與第1實施方式之半導體記憶裝置相同之方式構成。
惟第6實施方式之半導體記憶裝置具備作為於X方向上延伸之延伸體即塊間構造ST X6,代替塊間構造ST X1。塊間構造ST X6基本上以與塊間構造ST X1相同之方式構成。但是,如參照圖5等所說明般,第1實施方式之塊間構造ST X1具備導電層LI X1。另一方面,如圖34及圖35所示,第6實施方式之塊間構造ST X6不具備導電層LI X1,而是藉由氧化矽(SiO 2)等構成。又,如圖34所示,塊間構造ST X6之Y方向上之寬度W STX6具有塊側構造STY1所含之絕緣層SW Y1之X方向上之寬度W SWY1之兩倍寬度即2W SWY1以下之大小。
又,如圖35所示,第6實施方式之半導體記憶裝置具備與半導體基板100離開地設置於半導體基板100上方之半導體層140及導電層141。半導體層140係包含磷(P)等N型雜質之多晶矽等之半導體層。導電層141連接於半導體層140之下表面。導電層141例如可為鎢(W)等金屬,亦可為鎢矽化物等,且亦可為其他導電層。又,本實施方式之半導體層120'基本上以與半導體層120相同之方式構成,但其並非連接於半導體基板100之P型井區域100P,而是連接於N型井區域100N。
又,於第6實施方式之半導體記憶裝置中,塊側構造ST Y1設置於自Z方向觀察時與導電層141重疊之位置。又,塊側構造ST Y1之下端連接於半導體層140。
[其他實施方式] 以上,對第1實施方式~第6實施方式之半導體記憶裝置進行了例示。但是,以上構成及製造方法僅為例示,具體之構成等可酌情進行調整。
例如,第1實施方式~第5實施方式之半導體層120之下端連接於半導體基板100之P型井區域100P 1。但是,此種構成僅為例示,具體之構成可酌情進行調整。例如,半導體層120之下端亦可連接於N型井區域100N。例如,亦可如第6實施方式中所例示般,於半導體基板100之上方設置包含磷(P)等N型雜質或硼(B)等P型雜質之多晶矽等之半導體層,並將半導體層120之下端連接於該半導體層。於此種情形時,塊側構造ST Y1、ST Y3、ST Y4、ST Y5可設置於自Z方向觀察時與半導體層重疊之位置,而非自Z方向觀察時與P型井區域100P 1重疊之位置。又,於此種情形時,塊間構造ST X1、ST X6之下端、及塊側構造ST Y1、ST Y3、ST Y4、ST Y5之下端可連接於該半導體層,而非半導體基板100之表面。
又,各實施方式之半導體記憶裝置只要具備塊側構造ST Y1、ST Y3、ST Y4、ST Y5之至少一者即可。例如,第1實施方式之半導體記憶裝置可具備塊側構造ST Y3或塊側構造ST Y4,代替塊側構造ST Y1。又,例如,第6實施方式之半導體記憶裝置可除了具備塊側構造ST Y1以外並具備塊側構造ST Y5,或可具備塊側構造ST Y5而代替塊側構造ST Y1。再者,於此種情形時,塊側構造ST Y5之X方向上之寬度可與塊間構造ST X6之Y方向上之寬度W STX6為相同程度,亦可小於寬度W STX6
又,於圖1之例中,塊側構造ST Y1之Y方向上之長度與記憶胞陣列區域R MCA之Y方向上之長度一致。但是,此種構成僅為例示,具體之構成可酌情進行調整。例如,如圖36所示,亦可使塊側構造ST Y1之Y方向上之長度小於記憶胞陣列區域R MCA之Y方向上之長度,從而於Y方向設置複數個塊側構造ST Y1。於此種情形時,例如,塊側構造ST Y1之Y方向上之長度可與一個或複數個記憶塊BLK之Y方向上之寬度一致,亦可大於此種寬度。其他實施方式之塊側構造ST Y3、ST Y4、ST Y5亦同樣如此。
又,於上述例中,塊側構造ST Y1、ST Y3、ST Y4、ST Y5具備於Z方向及Y方向上延伸之大致板狀之形狀。但是,例如,該等塊側構造亦可如圖37所示般形成為大致圓柱狀。於此種情形時,於記憶胞陣列區域R MCA與列解碼器區域R RD之間的區域中,設置排列於Y方向之複數個塊側構造ST Y1'。再者,圖37所示之塊側構造ST Y1'具備導電層LI Y1'及絕緣層SW Y1'。導電層LI Y1'基本上以與導電層LI Y1相同之方式構成,但構成為於Z方向上延伸之大致圓柱狀。絕緣層SW Y1'基本上以與絕緣層SW Y1相同之方式構成,但構成為覆蓋導電層LI Y1'之外周面之大致圓柱狀。再者,於圖37中,示出了使塊側構造ST Y1構成為大致圓柱狀之例。但是,例如,亦可使其他實施方式之塊側構造ST Y3、ST Y4、ST Y5構成為大致圓柱狀。
[其他] 對本發明之若干實施方式進行了說明,但該等實施方式係作為示例而提出,並未意圖限定發明之範圍。該等新穎之實施方式可藉由其他各種形態加以實施,可於不脫離發明主旨之範圍內進行各種省略、置換、變更。該等實施方式及其變化包含於發明之範圍及主旨中,並且包含於申請專利範圍中記載之發明及其均等之範圍內。 [相關申請案]
本申請案享有以日本專利申請案2020-116116號(申請日:2020年7月6日)為基礎申請案之優先權。本申請案係藉由參照該基礎申請案而包含基礎申請案之所有內容。
100:半導體基板 100I:絕緣區域 100I 1:絕緣區域 100I 2:絕緣區域 100I 3:絕緣區域 100N: N型井區域 100P: P型井區域 100P 1: P型井區域 100P 2: P型井區域 100S:半導體基板區域 100n 2:雜質區域 100n X1:雜質區域 100p 2:雜質區域 100p Y1:雜質區域 101:絕緣層 102:絕緣層 103:絕緣層 110:導電層 110A:犧牲層 111:導電層 120:半導體層 120':半導體層 121:雜質區域 122:半導體層 123:絕緣層 125:絕緣層 130:閘極絕緣膜 131:隧道絕緣膜 132:電荷儲存膜 133:阻擋絕緣膜 140:半導體層 141:導電層 210:閘極絕緣膜 220:閘極電極 221, 222:半導體層 223:導電層 225:絕緣層 BL:位元線 BLK:記憶塊 CC:接點 CS:接點 Cb:接點 Ch:接點 DTr:虛設電晶體構造 HR:支持構造 LI X1:導電層 LI Y1:導電層 LI Y1':導電層 LI Y3:導電層 LI Y4:導電層 MH:記憶體孔 m0, m1:配線 PC:周邊電路 R GR1:保護環區域 R GR2:保護環區域 R GR3:保護環區域 R HU:接線區域 R MCA:記憶胞陣列區域 R MH:記憶體孔區域 R PC:周邊電路區域 R RD:列解碼器區域 ST X1:記憶塊間構造 ST X6:塊間構造 ST Y1:記憶塊側構造 ST Y1':塊側構造 ST Y3:塊側構造 ST Y4:塊側構造 ST Y5:塊側構造 STA X1:槽 STA Y1:槽 SW X1:絕緣層 SW Y1:絕緣層 SW Y1':絕緣層 Tr:電晶體
圖1係第1實施方式之半導體記憶裝置之模式性俯視圖。 圖2係記憶胞陣列區域RMCA之模式性立體圖。 圖3係沿著A-A'切斷圖1所示之構成,並沿著Y方向觀察時之模式性剖視圖。 圖4係圖1之一部分之模式性放大圖。 圖5係沿著C-C'線切斷圖4所示之構造,並沿著X方向觀察時之模式性剖視圖。 圖6係圖5之D所表示之部分之模式性放大圖。 圖7係表示設置於列解碼器區域RRD之電晶體Tr之構成之模式性剖視圖。 圖8係圖3之E所表示之部分之模式性放大圖。 圖9係包含圖8之F所表示之部分之模式性放大圖。 圖10係表示接線區域RHU之一部分構成之模式性剖視圖。 圖11~16係用以對第1實施方式之半導體記憶裝置之製造方法進行說明之模式性剖視圖。 圖17係用以對第1實施方式之半導體記憶裝置之製造方法進行說明之模式性立體圖。 圖18~21係用以對第1實施方式之半導體記憶裝置之製造方法進行說明之模式性剖視圖。 圖22係比較例之半導體記憶裝置之模式性立體圖。 圖23係表示比較例之半導體記憶裝置之製造方法之模式性立體圖。 圖24係用以對該製造方法進行說明之模式性剖視圖。 圖25係用以對第1實施方式之半導體記憶裝置之製造方法進行說明之模式性剖視圖。 圖26係第2實施方式之半導體記憶裝置之模式性立體圖。 圖27係表示第2實施方式之半導體記憶裝置之一部分構成之模式性剖視圖。 圖28係第3實施方式之半導體記憶裝置之模式性立體圖。 圖29係表示第3實施方式之半導體記憶裝置之一部分構成之模式性剖視圖。 圖30係表示第4實施方式之半導體記憶裝置之一部分構成之模式性剖視圖。 圖31係表示第5實施方式之半導體記憶裝置之一部分構成之模式性俯視圖。 圖32係表示第5實施方式之半導體記憶裝置之一部分構成之模式性剖視圖。 圖33係表示第5實施方式之半導體記憶裝置之另一構成例之一部分構成之模式性剖視圖。 圖34係表示第6實施方式之半導體記憶裝置之一部分構成之模式性俯視圖。 圖35係表示第6實施方式之半導體記憶裝置之一部分構成之模式性剖視圖。 圖36係表示其他實施方式之半導體記憶裝置之構成之模式性俯視圖。 圖37係表示其他實施方式之半導體記憶裝置之一部分構成之模式性俯視圖。
100:半導體基板
BL:位元線
BLK:記憶塊
RMCA:記憶胞陣列區域
RRD:列解碼器區域
STX1:記憶塊間構造
STY1:記憶塊側構造

Claims (14)

  1. 一種半導體記憶裝置,其具備: 基板; 2個記憶塊,其等排列於第1方向,且於與上述第1方向交叉之第2方向延伸; 第1延伸體,其設置於在上述第1方向上相鄰之2個記憶塊之間,且於上述第2方向延伸; 第2延伸體,其於上述第2方向上與上述2個記憶塊離開,且於上述第1方向延伸;及 複數條位元線,其等排列於上述第2方向,且於上述第1方向延伸,並連接於上述2個記憶塊;且 上述2個記憶塊具備於與上述基板之表面交叉之第3方向交替地排列之複數個第1導電層及複數個第1絕緣層, 上述第1延伸體於上述第3方向具有一端及另一端,上述一端較上述另一端更靠近上述基板,上述一端較上述複數個第1導電層中之最靠近上述基板之第1導電層更靠近上述基板, 上述第2延伸體於上述第3方向具有一端及另一端,上述一端較上述另一端更靠近上述基板,上述一端較上述複數個第1導電層中至少一部分之第1導電層更靠近上述基板, 上述第1延伸體之上述另一端及上述第2延伸體之上述另一端較上述複數個第1導電層中之最遠離上述基板之第1導電層更遠離上述基板,且較上述複數條位元線更靠近上述基板, 上述第2延伸體於上述第2方向上與上述第1延伸體離開。
  2. 如請求項1之半導體記憶裝置,其中上述第2延伸體之上述第1方向上之長度,大於上述2個記憶塊中之至少一個記憶塊之上述第1方向上之長度。
  3. 如請求項1之半導體記憶裝置,其中上述第2延伸體之上述第2方向上之長度,小於上述第1延伸體之上述第1方向上之長度。
  4. 如請求項3之半導體記憶裝置,其中上述第2延伸體之上述一端,較上述複數個第1導電層中之最靠近上述基板之上述第1導電層更遠離上述基板。
  5. 如請求項1或2之半導體記憶裝置,其中上述第2延伸體之上述第2方向上之長度,大於上述第1延伸體之上述第1方向上之長度。
  6. 如請求項1、2或4之半導體記憶裝置,其中上述第2延伸體具備第2導電層,上述第2導電層於上述第3方向具有一端及另一端,上述一端較上述複數個第1導電層中至少一部分之第1導電層更靠近上述基板,上述另一端較上述複數個第1導電層中之最遠離上述基板之第1導電層更遠離上述基板。
  7. 如請求項6之半導體記憶裝置,其中上述第2導電層與可供給接地電壓之外部端子電性連接。
  8. 如請求項1或2之半導體記憶裝置,其中上述基板具備第1井區域, 上述2個記憶塊設置於上述第1井區域上, 上述第2延伸體自上述第3方向觀察,設置於與上述第1井區域重疊之位置。
  9. 如請求項8之半導體記憶裝置,其中上述第2延伸體具備第2導電層,上述第2導電層於上述第3方向具有一端及另一端,上述一端較上述複數個第1導電層中至少一部分之第1導電層更靠近上述基板,上述另一端較上述複數個第1導電層中之最遠離上述基板之第1導電層更遠離上述基板, 上述第2導電層連接於上述第1井區域。
  10. 如請求項1之半導體記憶裝置,其中上述第2延伸體具備第2導電層,上述第2導電層於上述第3方向具有一端及另一端,上述一端較上述複數個第1導電層中至少一部分之第1導電層更靠近上述基板,上述另一端較上述複數個第1導電層中之最遠離上述基板之第1導電層更遠離上述基板, 上述半導體記憶裝置進而具備: 第2絕緣層,其設置於上述基板之表面; 第1半導體層,其設置於上述第1絕緣層之表面;及 第3導電層,其設置於上述第1半導體層之表面;且 上述第2導電層連接於上述第3導電層。
  11. 如請求項1之半導體記憶裝置,其進而具備第3延伸體,上述第3延伸體於上述第2方向上與上述2個記憶塊離開,且於上述第1方向延伸, 上述第3延伸體具備第4導電層,上述第4導電層於上述第3方向具有一端及另一端,上述一端較上述複數個第1導電層中至少一部分之第1導電層更靠近上述基板,上述另一端較上述複數個第1導電層中之最遠離上述基板之第1導電層更遠離上述基板, 上述基板具備第1井區域及第2井區域, 上述第1井區域設置於上述第2井區域, 上述第4導電層連接於上述第2井區域。
  12. 如請求項1或2之半導體記憶裝置,其進而具備設置於上述基板與上述2個記憶塊之間的第2半導體層,且 上述第2延伸體自上述第3方向觀察,設置於與上述第2半導體層重疊之位置。
  13. 如請求項12之半導體記憶裝置,其中上述第2延伸體具備第2導電層,上述第2導電層於上述第3方向具有一端及另一端,上述一端較上述複數個第1導電層中至少一部分之第1導電層更靠近上述基板,上述另一端較上述複數個第1導電層中之最遠離上述基板之第1導電層更遠離上述基板, 上述第2導電層連接於上述第2半導體層。
  14. 如請求項1之半導體記憶裝置,其進而具備第3絕緣層,上述第3絕緣層至少覆蓋一部分上述第2延伸體之上述第2方向之側面。
TW110106477A 2020-07-06 2021-02-24 半導體記憶裝置 TWI750039B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-116116 2020-07-06
JP2020116116A JP2022014007A (ja) 2020-07-06 2020-07-06 半導体記憶装置

Publications (2)

Publication Number Publication Date
TWI750039B true TWI750039B (zh) 2021-12-11
TW202203382A TW202203382A (zh) 2022-01-16

Family

ID=79167202

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110106477A TWI750039B (zh) 2020-07-06 2021-02-24 半導體記憶裝置

Country Status (4)

Country Link
US (1) US11756898B2 (zh)
JP (1) JP2022014007A (zh)
CN (1) CN113903743A (zh)
TW (1) TWI750039B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210142914A (ko) * 2020-05-19 2021-11-26 에스케이하이닉스 주식회사 3차원 반도체 메모리 장치
JP2022050148A (ja) * 2020-09-17 2022-03-30 キオクシア株式会社 半導体記憶装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578539A (zh) * 2012-08-10 2014-02-12 爱思开海力士有限公司 半导体存储器件
CN110010612A (zh) * 2017-12-20 2019-07-12 三星电子株式会社 具有三维结构的存储器件

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6581019B2 (ja) 2016-03-02 2019-09-25 東芝メモリ株式会社 半導体記憶装置
JP2017195275A (ja) 2016-04-20 2017-10-26 東芝メモリ株式会社 半導体記憶装置およびその製造方法
JP2018157096A (ja) 2017-03-17 2018-10-04 東芝メモリ株式会社 半導体装置
JP2019169600A (ja) 2018-03-23 2019-10-03 東芝メモリ株式会社 半導体装置及びその製造方法
KR102612021B1 (ko) * 2018-04-03 2023-12-11 삼성전자주식회사 3차원 반도체 메모리 장치
KR20200089970A (ko) * 2019-01-18 2020-07-28 삼성전자주식회사 집적회로 칩과 이를 포함하는 집적회로 패키지 및 디스플레이 장치
JP2020126938A (ja) 2019-02-05 2020-08-20 キオクシア株式会社 半導体記憶装置
JP2021136353A (ja) 2020-02-27 2021-09-13 キオクシア株式会社 半導体記憶装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103578539A (zh) * 2012-08-10 2014-02-12 爱思开海力士有限公司 半导体存储器件
CN110010612A (zh) * 2017-12-20 2019-07-12 三星电子株式会社 具有三维结构的存储器件

Also Published As

Publication number Publication date
US20220005767A1 (en) 2022-01-06
US11756898B2 (en) 2023-09-12
JP2022014007A (ja) 2022-01-19
CN113903743A (zh) 2022-01-07
TW202203382A (zh) 2022-01-16

Similar Documents

Publication Publication Date Title
TWI706541B (zh) 半導體記憶裝置
KR102432268B1 (ko) 반도체 소자 및 그 제조 방법.
US11482489B2 (en) Semiconductor device and method of manufacturing the same
JP2009238874A (ja) 半導体メモリ及びその製造方法
JP2010205904A (ja) 不揮発性半導体記憶装置の製造方法及び不揮発性半導体記憶装置
TWI750039B (zh) 半導體記憶裝置
US9224741B2 (en) Semiconductor devices including vertical transistors, electronic systems including the same and methods of manufacturing the same
US9735167B2 (en) Semiconductor memory device and method for manufacturing the same
TWI771911B (zh) 半導體記憶裝置
TW202211443A (zh) 半導體記憶裝置
TWI789680B (zh) 半導體記憶裝置
TWI785682B (zh) 半導體記憶裝置及其製造方法
TWI807630B (zh) 半導體記憶裝置
JP5612236B2 (ja) 半導体装置、および、半導体装置の製造方法
US20230051013A1 (en) Semiconductor device and method of manufacturing the same
TWI824557B (zh) 半導體記憶裝置
US20230072833A1 (en) Semiconductor memory device
JP2022051007A (ja) 半導体記憶装置
JP2022190632A (ja) 半導体記憶装置
CN115206983A (zh) 具有沟道插塞的半导体存储器装置
JP2014225696A (ja) 半導体装置
JPH07169852A (ja) 半導体装置およびその製造方法