TWI706508B - 半導體裝置的製造方法及結構 - Google Patents

半導體裝置的製造方法及結構 Download PDF

Info

Publication number
TWI706508B
TWI706508B TW107140083A TW107140083A TWI706508B TW I706508 B TWI706508 B TW I706508B TW 107140083 A TW107140083 A TW 107140083A TW 107140083 A TW107140083 A TW 107140083A TW I706508 B TWI706508 B TW I706508B
Authority
TW
Taiwan
Prior art keywords
conductive
dielectric
trench
layer
etch stop
Prior art date
Application number
TW107140083A
Other languages
English (en)
Other versions
TW201926550A (zh
Inventor
王菘豊
奧野泰利
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201926550A publication Critical patent/TW201926550A/zh
Application granted granted Critical
Publication of TWI706508B publication Critical patent/TWI706508B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • H01L21/28562Selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76804Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics by forming tapered via holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76813Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving a partial via etch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76825Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by exposing the layer to particle radiation, e.g. ion implantation, irradiation with UV light or electrons etc.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76846Layer combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76847Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned within the main fill metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/7685Barrier, adhesion or liner layers the layer covering a conductive structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76871Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53242Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a noble metal, e.g. gold
    • H01L23/53252Additional layers associated with noble-metal layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • H01L23/53266Additional layers associated with refractory-metal layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Plasma & Fusion (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

在此描述的實施方式大體上涉及形成互連結構的一種或多種方法,諸如包含導電線和導電通孔的雙鑲嵌互連結構,以及由此方法形成的結構。在一些實施方式中,形成互連開口其穿過半導體基板上的一或多個介電層。互連開口具有通孔開口以及在通孔開口之上的溝槽。導電通孔形成在通孔開口內。在溝槽的一或多個暴露的介電質表面上執行成核輔助處理。導電線形成在溝槽內,在溝槽的一或多層的暴露的介電質表面之上且在導電通孔之上。

Description

半導體裝置的製造方法及結構
本揭示內容大體上涉及在半導體製程中用於形成互連結構的方法。
半導體積體電路(IC)產業經歷了指數級的成長。積體電路之材料和設計方面的技術進步已產生了數個世代的積體電路,其中每一個世代具有比上一個世代更小和更複雜的電路。在積體電路的演進過程中,功能密度(例如:每晶片面積的互連裝置之數目)一般上已增加,而幾何尺寸(例如:可以使用製造技術生產的最小組件(或線))已減小。這種微縮過程通常通過增加生產效率和降低相關成本來提供益處。然而,微縮也導致了在先前世代的較大幾何尺寸下所未曾面臨的挑戰。
本揭示內容一些實施方式提供了一種半導體裝置的製造方法,包含:形成互連開口,其穿過在半導體基板之上的一或多個介電層,互連開口具有通孔開口和通孔開口 之上的溝槽;在通孔開口內形成導電通孔;在溝槽的一或多個暴露的介電質表面上執行成核輔助處理;以及在構槽內形成導電線,其在一或多個的暴露的介電質表面上且在導電通孔上。
本揭示內容一些實施方式提供了一種半導體裝置的結構,包含:半導體基板、一個或多個介電層以及互連結構。一或多個介電層其在半導體基板上。互連結構其沉積在一或多個介電層中,互連結構包含:導電通孔以及導電線。導電線其在導電通孔之上,導電線沉積在高於一或多個介電層的一水平表面,一相同的物質沉積在一或多個介電層的一水平表面處,和導電通孔的上表面其位在介於導電通孔和導電線的導電填充材料之間的介面處。
本揭示內容一些實施方式提供了一種半導體裝置的製造方法,包含:形成雙鑲嵌開口,其穿過半導體基板上的一或多個介電層,其中雙鑲嵌開口包括溝槽和通孔開口;形成導電通孔,其在通孔開口內;經由打斷在溝槽內的暴露的介電質表面的化學鍵,在溝槽內暴露的介電質表面上增加成核位點的數目;以及經由在增加數目的成核位點上吸附導電填充材料,在溝槽內沉積導電填充材料,其中沉積導電填充材料不包括使用晶種層。
20:半導體基板
22:介電層
24:導電特徵
26:蝕刻停止層
28:介電層
30:蝕刻停止層
32:介電層
40:溝槽
42:通孔開口
50:襯層
52:襯裡
60:導電通孔
62:沉積位點
70:處理過的表面
80:導電填充材料
82:接縫
84:導電線
86:角度
90:蝕刻停止層
92:介電層
94:導電特徵
100:凸形上表面
102:凹形上表面
104:凸形上表面
106:凹形上表面
108:凸形上表面
110:凹形上表面
200:方法
202、204、206、208、210、212、214、216、218、 220、222、224、226、228、230、232、234、250、252、254、256:操作
D1、D2、D3、D4、D5、D6、D7、D8、D9、D10、D11、D12:尺寸
T1、T2、T3、Tt1:厚度
W1、W2:寬度
本揭示內容的各方面,可由以下的詳細描述,並與所附 圖式一起閱讀,而得到最佳的理解。值得注意的是,根據產業界的標準慣例,各個特徵並未按比例繪製。事實上,為了清楚地討論,各個特徵的尺寸可能任意地增加或減小。
第1圖至第10圖為根據一些實施方式的截面圖,繪示在形成互連結構之示例性的方法期間的各個中間結構。
第11圖為根據一些實施方式,形成互連結構之示例性方法的流程圖。
第12圖為根據一些實施方式,示例性的原子層蝕刻(ALE)製程的流程圖。
第13圖至18圖為根據一些實施方式,對於第6圖的中間結構的一部分之各種細節和/或修改的截面圖。
之後的揭示內容提供了許多不同的實施方式或實施例,以實現所提供的標的之不同的特徵。以下描述組件和配置的具體實施例,以簡化本揭示內容。這些當然僅是實施例,並不意圖限定。例如,在隨後的描述中,第二特徵形成於第一特徵之上方、或是高於第一特徵,可能包括其中第一和第二特徵形成直接接觸的實施方式,並且還可能形成附加的特徵在介於第一和第二特徵之間,因此可能包括第一和第二特徵不為直接接觸的實施方式。此外,本揭示內容可能在各個實施例中重複標示數字和/或字母。這樣的重複,是為了是簡化和清楚起見,並不是意指所討論的各個實施方式之間和/或配置之間的關係。
此外,可能在此使用空間上的相對用語,諸如「之下」、「低於」、「較下」、「之上」、「較高」和類似用語,以易於描述如圖式所繪示的一個元件或特徵與另一個元件或特徵之間的關係。除了圖式中所繪的方向之外,空間上的相對用語旨在涵蓋裝置在使用中或操作中的不同方向。設備可能有其他方向(旋轉90度或其他方向),並且此處所使用的空間上的相對用語也可能相應地解釋。
本文中所描述的實施方式大體上涉及在半導體製程中用於形成互連結構的一種或多種方法,諸如包含導線(conductive line)和導電通孔(conductive via)的雙鑲嵌互連結構。一般而言,導電通孔可選擇性地設置在用於互連結構的通孔開口內,然後執行成核輔助增處理,並且隨後可將導電填充材料沉積在用於互連結構的構槽中。成核輔助處理可以導致導電填充材料的沉積為自底向上的和/或共形的,諸如通過成核作用將導電材料沉積在介電質表面之上。一些實施方式可以避免使用晶種層來沉積導電填充材料,並且可以進一步避免在互連結構中使用高電阻含金屬阻障層。因此,可以增加用於形成互連結構的一些製程窗口,並且可以減小互連結構的電阻。還可以實現其他的優點或益處。
此處描述的一些實施方式是在後段(BEOL)製程的情況。在其他實施方式的範圍內的其他製程和結構可在其他情況中執行,諸如在中段(MEOL)製程和其他情況中。關於所揭示的實施方式,討論了各種修改;然而,也可對所 揭示的實施方式進行其他修改,且同時保持在標的之範圍內。本領域普通技術人員將容易地理解,在其他實施方式的範圍內考慮可能進行的其他修改。雖然可能以特定的順序描述方法實施方式,但是可能以任何邏輯的順序執行各種其他方法實施方式,並且可能包括比本文所述的更少或更多的步驟。
第1圖至第10圖為根據一些實施方式,繪示在形成互連結構之示例性方法期間的各個中間結構的截面圖。第11圖為根據一些實施方式,用於形成互連結構之示例性方法200的流程圖。
第1圖和方法200的操作202繪示了在半導體基板20之上形成介電層。第1圖繪示第一介電層22在半導體基板20之上。半導體基板20可是或是包括塊體半導體、絕緣體上矽(SOI)基板、或類似的基板,半導體基板20可是摻雜的(例如,以p型或n型摻雜劑摻雜)或未摻雜的。在一些實施方式中,半導體基板20的半導體材料可包括像矽(Si)或鍺(Ge)的元素半導體;化合物半導體;合金半導體;或其組合。
各個不同的裝置可在半導體基板20之上。例如,半導體基板20可包括場效電晶體(FETs),諸如鰭式場效電晶體(FinFETs)、平面場效電晶體、垂直閘極全環電晶體(VGAA FETs),或類似的電晶體;二極體;電容;和其他裝置。裝置可例如:完全地形成在半導體基板20內,形成在半導體基板20的一部分內和一或多個疊加的層的一部 分內,和/或完全地形成在一或多個的疊加的層之內。本文描述的製程可用於形成和/或將裝置互相連接,以形成積體電路。積體電路可以是任何電路,諸如用於特定用途積體電路(Application Specific Integrated Circuit,ASIC)、處理器、記憶體、或其他電路。
第一介電層22在半導體基板20上方。第一介電層22可直接在半導體基板20之上,或是可在介於第一介電層22和半導體基板20之間設置任何數目的其他層。例如,第一介電層22可是或包括金屬間介電質(Inter-Metal Dielectric,IMD)或層間介電質(Inter-Layer Dielectric,ILD)。例如,第一介電層22可是或包含低介電常數介電質,其具有小於約4.0的介電常數值(k-value),諸如約2.0或更小。在一些實施例中,第一介電層22包含矽氧化物、磷矽酸鹽玻璃(PSG)、硼磷矽酸鹽玻璃(BPSG)、氟矽酸鹽玻璃(FSG)、SiOxCy、矽碳材料、其化合物,其複合物、或其組合。
導電特徵24位於第一介電層22之內和/或穿過第一介電層22。導電特徵24可是或包括導電線和/或導電通孔、電晶體的閘極結構、或接觸插塞其連至電晶體的閘極結構和/或連至電晶體的源極/汲極區域。在一些實施例中,第一介電層22為金屬間介電質,且導電特徵24可包括導電線和/或導電通孔(集體地或個別地,「互連結構」)。互連結構可經由穿過金屬間介電質和/或在金屬間介電質內形成開口和/或凹陷而形成,例如:使用鑲嵌製程。雖然可執行其 他製程和互連結構,以下還是描述形成互連結構的一些實施例。在其他實施例中,第一介電層22可包括層間介電質,且導電特徵24可包括閘極電極(例如:鎢、鈷等),例如使用替代閘極製程在層間介電質內形成的閘極電極。在另一個的實施例中,第一介電層22可是層間介電質,且導電特徵24可包括接觸插塞。接觸插塞可經由形成穿過層間介電質的開口而形成,例如,在半導體基板20之上形成電晶體的閘極電極和/或源極/汲極區域。接觸插塞可以包括黏著層(例如:鈦等)、在黏著層之上的阻障層(例如:氮化鈦(TiN)等)、和在阻障層之上的導電填充材料(例如:鎢、鈷等)。接觸插塞也可以由較少擴散性的金屬如鎢,鉬或釕製成,而不含阻障層。
第一蝕刻停止層(ESL)26高於第一介電層22和導電特徵24。一般而言,蝕刻停止層在形成例如接觸或導電通孔時,可以提供停止蝕刻製程的機制。蝕刻停止層可由介電材料形成,此介電材料具有與相鄰的層或組件不同的蝕刻選擇性。第一蝕刻停止層26沉積在第一介電層22和導電特徵24二者的頂表面之上。第一蝕刻停止層26可包含或者為矽氮化物、矽碳氮化物、矽碳氧化物、碳氮化物等,或是其組合,而且可經由化學氣相沉積(CVD)、電漿輔助化學氣相沉積(PECVD)、原子層沉積(ALD)、或其他沉積技術而沉積。在一些實施例中,第一蝕刻停止層26的厚度在從約3奈米至約10奈米的範圍內。
第二介電層28高於第一蝕刻停止層26。例如, 第二介電層28可是或包括金屬間介電質。第二介電層28沉積在第一蝕刻停止層26的頂表面之上。例如:第二介電層28可是或包含低介電常數介電質,其具有小於約4的介電常數值,諸如約2或更小。在一些實施例中,第二介電層28包含矽氧化物、磷矽酸鹽玻璃、硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、SiOxCy、矽碳材料、其化合物,其複合物、或其組合。沉積第二介電層28可利用化學氣相沉積,諸如電漿輔助化學氣相沉積、或流動式化學氣相沉積(FCVD);旋轉塗佈;或另一種沉積技術。在一些實施例中,可執行化學機械平坦化(CMP)或其他平坦化製程,以將第二介電層28的頂表面平坦化。在一些實施例中,第二介電層28的厚度在從約4奈米至約30奈米的範圍內。
第二蝕刻停止層30高於第二介電層28。第二蝕刻停止層30沉積在第二介電層28的頂表面上。第二蝕刻停止層30可包含矽氮化物、矽碳氮化物、矽碳氧化物、碳氮化物等,或其組合,並且可經由化學氣相沉積、電漿輔助化助氣相沉積、原子層沉積、或其他沉積技術而沉積。在一些實施例中,第二蝕刻停止層30的厚度在從約3奈米至約10奈米的範圍內。
第三介電層32高於第二蝕刻停止層30。例如,第三介電層32可是或包括金屬間介電質。第三介電層32沉積在第二蝕刻停止層30的頂表面之上。例如,第三介電層32,可是或包含低介電常數介電質,其具有小於約4的介電常數值,諸如約2.0或更小。在一些實施例中,第三介電層32 包含矽氧化物、磷矽酸鹽玻璃、硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、SiOxCy、矽碳材料、其化合物,其複合物、或其組合。沉積第三介電層32可使用化學氣相沉積,諸如電漿輔助化學氣相沉積、或流動式化學氣相沉積;旋轉塗佈;或其他沉積技術。在一些實施例中,可執行化學機械平坦化或其他平坦化製程,以將第三介電層32的頂表面平坦化。在一些實施例中,第三介電層32的厚度在從約20奈米至約50奈米的範圍內,諸如約45奈米。
第1圖的第二介電層28、第二蝕刻停止層30、和第三介電層32的配置是一個實施例。在其他實施例中,介於第二介電層28和第三介電層32之間的第二蝕刻停止層30可省略。此外,在一些實施例中,可在第二介電層28、第二蝕刻停止層30、和第三介電層32的位置形成單個介電層。本領域的普通技術技術人員會很容易地理解這些和其他可進行的修改。
第2圖和方法200的操作204繪示通孔開口42和溝槽40形成在第一蝕刻停止層26、第一蝕刻停止層26、第二介電層28、第二蝕刻停止層30、和第三介電層32,和/或穿過第一蝕刻停止層26、第二介電層28、第二蝕刻停止層30、和第三介電層32。形成通孔開口42和溝槽40可以使用光學微影和蝕刻製程,諸如使用於雙鑲嵌製程中。例如,光阻可以形成在第三介電層32之上,諸如經由使用旋轉塗佈,並且經由使用適當的光罩將光阻曝光,利用與溝槽40相應的圖案進行圖案化。然後,根據使用的是正光阻或負光 阻,可移除光阻之曝光或未曝光的部分。光阻的圖案之後可轉移到第三介電層32,諸如經由合適的蝕刻製程,在第三介電層32內形成溝槽40。蝕刻製程可包括反應性離子蝕刻(RIE)、中性粒子束蝕刻(NBE)、感應耦合電漿(ICP)蝕刻等,或其組合。蝕刻製程可是各向異性的。第二蝕刻停止層30可作為蝕刻製程的蝕刻停止處。隨後,在例如灰化或濕式剝離製程中移除光阻。之後,可以在第三介電層32上和在溝槽40內形成另一個光阻,諸如經由旋轉塗佈,並且經由使用合適的光罩將光阻曝光,利用與通孔開口42相應的圖案進行圖案化。光阻的圖案之後可通過第二蝕刻停止層30、第二介電層28、和第一蝕刻停止層26而轉移,諸如經由一或多個合適的蝕刻製程,其形成通孔開口42其穿過第二蝕刻停止層30、第二介電層28、和第一蝕刻停止層26。蝕刻製程可包括反應性離子蝕刻、中性粒子束蝕刻、感應耦合電漿等、或其組合。蝕刻製程可是各向異性的。隨後,在例如灰化法或濕法剝離製程中移除光阻。
溝槽40的側壁和通孔開口42的側壁被繪示為基本上垂直的、在拐角處為圓狀的。例如,側壁的線性部分形成一角度,其是在相應的第二介電層28或第三介電層32之內部所測量的角度,此角度在從約85度至約90度的範圍內,諸如約85度至約89度,更特定的角度為約87度。在其他實施例中,溝槽40和通孔開口42的其一或二者的側壁可是垂直的,或者可在朝向或遠離通孔開口42的底部的方向漸縮。例如,通孔開口42可具有正錐形輪廓(positive taper profile)或凹角型輪廓(reentrant profile)。關於通孔開口42之配置的各種實施例及其細節在第13圖至第18圖中繪示和描述。
在第2圖的示例性配置中,溝槽40具有在第三介電層32的頂表面的平面的第一寬度W1,並且溝槽40具有沿著溝槽40的底表面的第二寬度W2。在一些實施例中,第一寬度W1在從約20奈米至約40奈米的範圍內,並且在一些實施例中,第二寬度W2在從約18奈米至約36奈米的範圍內。溝槽具有深度,在本實施例中,溝槽的深度等於第三介電層32的第一厚度Tt1。在一些實施例中,如前所述,第一厚度Tt1在從約20奈米至約50奈米的範圍內。第一厚度Tt1相對於第一寬度W1的第一縱橫比可以在從約0.5至約2.5的範圍內,並且第一厚度Tt1相對於第二寬度W2的第二縱橫比可以在從約0.56至約2.78的範圍內。
在溝槽的側壁是垂直的示例性配置中,對應於第2圖中的第一寬度W1和第二寬度W2之寬度是相等的,並且每一個寬度可以在從約20奈米至約40奈米的範圍內。在此實施例中,第一厚度Tt1相對於溝槽40的寬度的縱橫比可以在從約0.5至約2.5的範圍內。在溝槽的側壁是漸縮的示例性配置中(例如:正錐形輪廓),對應於第2圖中的第一寬度W1的寬度,可是對應於第2圖中的第二寬度W2的寬度和在第三介電層32內部測量的側壁的角度(θ)之函數(例如:Wupper=Wlower+[2Tt1(tanθ)-1])。對應於第2圖中的第二寬度的寬度可以在從約18奈米至約36奈米的範圍內,並 且角度可以在從約85度至約89度的範圍內,或是小於85度。第一厚度Tt1相對於對應於第2圖之第二寬度W2的寬度的縱橫比可以在從約0.56至約2.78的範圍內。
本領域普通技術人員會容易地理解這裡所描述的尺寸、比率、和角度僅僅是實施例。尺寸、比率、和角度可以基於技術世代節點而變化,這些技術世代節點實施於和/或根據所使用的各種製程。這些變化在本揭示內容的範圍內。
第3圖和方法200的操作206繪示沿著通孔開口42和溝槽40二者的側壁、沿著通孔開口42和溝槽40的各自的底表面、以及沿著第三介電層32的頂表面,共形地形成襯層50。襯層50可以經由共形沉積而形成。襯層50可是或者包含矽氮化物(SiN)、碳氧化矽(SiOC)、矽碳氮化物(SiCN)、矽氧碳氮化物(SiOCN)、含矽低介電常數介電質、含碳低介電常數介電質等,或其組合,而且可經由化學氣相沉積、原子層沉積、或其他沉積技術來沉積。在一些實施例中,襯層50的厚度在從約1奈米至約4奈米的範圍內,更特定為從約2奈米至約3奈米。
第4圖和方法200的操作208繪示沿著通孔開口42的側壁和沿著溝槽40的側壁,從襯層50形成各個襯裡52。襯裡52可以經由各向異性地蝕刻襯層50而形成。各向異性地蝕刻襯層50的蝕刻製程可包括反應性離子蝕刻、中性粒子束蝕刻、感應耦合電漿等,或其組合。襯裡52和第二蝕刻停止層30,如果有實施的話,可是擴散阻障,其可 以減少或預防隨後沉積在溝槽40和通孔開口42的導電填充材料的過度擴散,例如擴散至第二介電層28和第三介電層32。襯裡52和第二蝕刻停止層30可以形成介電的擴散阻障。
除其他外,襯裡52的輪廓可以根據溝槽40和通孔開口42二者的側壁的輪廓等而變化。在第4圖的實施例中,在拐角的斜率為大約45°的側壁上的圓角處,第二厚度T2可以基本上等於襯層50的第一厚度T1減去通過異向性蝕刻在垂直方向上去除的厚度(tetched)的乘上2的除以2的平方根(例如:T1-[tetched x 2-(1/2)])。此外,第三厚度T3其沿著溝槽40的或通孔開口42的底部的各側壁的基本上垂直的部分,可以等於襯層50的第一厚度T1。在一些實施例中,第二厚度T2在從約0.3奈米至約1.2奈米的範圍內,且第三厚度在從約1奈米至約4奈米的範圍內。本領域普通技術人員將很容易理解襯裡52的厚度與側壁的下斜角度之間可以具有關聯性。
在溝槽的側壁為垂直的示例性的配置中,對應於第4圖中的第二厚度T2的厚度,相同於對應於第三厚度T3的厚度(其可以進一步基本上等於襯層50的第一厚度T1),而且每個厚度可以在從約1奈米至約4奈米的範圍內。在溝槽的側壁為漸縮之的性的配置中(例如:正錐形輪廓),在一樣的傾斜角度處,對應於第4圖的第二厚度T2的厚度,相同於對應於第三厚度T3的厚度。類似於上文所述的本領域普通技術人員所理解的,厚度可以是襯層50的第一厚度T1和側壁的角度的函數。與第2圖中的第二寬度W2相對應的寬 度可以在從約1奈米至約4奈米的範圍內。
襯裡52的輪廓可以根據用於沉積襯層50的沉積製程的階梯覆蓋而進一步變化。例如,由於階梯覆蓋變化,沿著通孔開口42的襯裡52的厚度可以不同於沿著溝槽40的側壁的襯裡52的厚度。
在方法200的操作210中,在形成襯裡52之後,選擇性地,可以執行清潔製程,以清潔例如溝槽40和通孔開口42的暴露表面。清潔製程可以包括電漿處理、蝕刻製程、其他清潔製程、或其組合。在一實施例中,清潔製程包括電漿處理(操作212),接著是原子層蝕刻(ALE)(操作214)。操作212中的電漿處理可以包括使用氫氣(H2)與載體氣體,諸如氬氣(Ar)。在某些情況下,電漿處理可以減少氧化物,其可形成在穿過通孔開口42暴露的導電特徵24的表面上,且電漿處理可以移除可形成在各個表面上的有機材料。電漿處理中的氫氣流速可以在從約5sccm至約1,000sccm的範圍內,並且電漿處理中的載體氣體的流速可以在從約0sccm至約1,000sccm的範圍內。電漿處理的壓力可以在從約10毫托(mTorr)至約200毫托的範圍內。電漿處理的溫度可以在從約-20℃至約100℃的範圍內。電漿處理的電漿發生器的功率可以在從約20W至約400W的範圍內,並且電漿發生器的頻率可以是大約13.56MHz或更大。電漿處理期間的基板可以加偏壓(be biased),在從約20V至約100V的範圍內。電漿處理的持續時間可以在從約5秒至約120秒的範圍內。
操作214中的原子層蝕刻在第12圖中進一步詳細說明。操作214中的原子層蝕刻可以包括執行多個循環,諸如在從2個循環至25個循環的範圍內。原子層蝕刻的一個循環包括依序地將反應氣體,諸如三氯化硼(BCl3)氣體,與載體氣體(例如氬氣(Ar))一起流動(操作250);吹除(purging)(操作252)反應氣體;將蝕刻劑氣體諸如氫氣(H2),與載體氣體(例如氬氣(Ar)),並且可和電漿增強劑,一起流動(操作254);以及吹除(操作256)蝕刻劑氣體。在一些實施例中,反應氣體,例如:三氯化硼(BCl3)氣體,被吸附在介電質表面上以形成單層並且沒有顯著吸附在金屬表面上,並且經由蝕刻劑氣體(例如:氫氣(H2))的流動來蝕刻單層。在此提供的實施例實現了三氯化硼(BCl3)氣體作為反應氣體,和氫氣(H2),以作為蝕刻劑氣體;其他氣體也可使用。在三氯化硼(BCl3)氣體的流動過程中,三氯化硼(BCl3)氣體的流速可以在從約20sccm至約180sccm的範圍內,並且載體氣體的流速可以在從約200sccm至約800sccm的範圍內。此外,在三氯化硼(BCl3)氣體流動期間,原子層蝕刻的壓力可以在從約15毫托至約100毫托的範圍內,並且原子層蝕刻的溫度可以在從約-20℃至約60℃的範圍內。在三氯化硼被吹除之後,氫氣(H2)開始流動並且點燃電漿。在氫氣(H2)的流動期間,氫氣(H2)的流速可以在從約5sccm至約1,000sccm的範圍內,且載體氣體的流速可以在從約50sccm至約400sccm的範圍內。此外,在氫氣(H2)的流動期間,原子層蝕刻的壓力可以在從約10毫托至 約200毫托的範圍內,並且原子層蝕刻的溫度可以在從約-20℃至約20℃的範圍內。原子層蝕刻的電漿發生器的功率可以在從約10W至約800W的範圍內,並且電漿發生器的頻率可以是大約13.56MHz或更大。在原子層沉積的電漿處理期間,基板可以加偏壓,在從約50V至約300V的範圍內。
在方法200的操作216中,在可選地執行操作210中的清潔製程之後,可以可選地在暴露的介電質表面(例如:溝槽40和通孔開口42)上執行選擇性輔助處理。例如,選擇性輔助處理可以處理和/或鈍化介電質表面,使得隨後的金屬的沉積,比起沒有經過這種處理的介電質表面,在沉積金屬上有較高的選擇性。例如,選擇性輔助處理可以使介電質表面成為疏水性的,這可以提高隨後的金屬沉積期間的選擇性。選擇性輔助處理可以包括使含矽的烴氣體流過介電質表面。選擇性輔助處理可以是三甲基矽氧烷(TMS)處理、二甲基矽氧烷(DMS)處理等、或其組合。示例性含矽的烴氣體包括1,1,1,3,3,3-六甲基二矽氮烷(1,1,1,3,3,3-hexamethyldisilazane,HDMS)、三甲基氯矽烷(chlorotrimethylsilane,TMCS)、N,O-雙(三甲基甲矽烷基)乙酰胺(N,O-bis(trimethylsilyl)acetamide,BSA),N-(三甲基甲矽烷基)二甲胺(N-(trimethylsilyl)dimethylamine,TMS-DMA)、TMS-咪唑(SIM,N-三甲基矽咪唑(N-trimethylsilylimidazole))、1,1,3,3-四甲基二矽氮烷 (1,1,3,3-tetramethyldisilazane,TMDS)、氯二甲基矽烷(chlorodimethylsilane,DMCS)等、或其組合。選擇性輔助處理可以引起矽烷化過程,其中在介電質表面終端處的原子或原子團可以被含矽的烴類取代,這可以使介電質表面呈現疏水性。含矽的烴的流速可以在從約5sccm至約100sccm的範圍內,並且與含矽的烴流動的載體氣體的流速可以在從約0sccm至約400sccm的範圍內。在含矽的烴的流動期間的壓力可以在從約1毫托至約100毫托的範圍內,並且溫度可以在從約20℃至約300℃的範圍內。選擇性輔助處理可以處理或鈍化襯裡52、第二蝕刻停止層30、和第三介電層32這些層的暴露的介電質表面,以提高在導電特徵24上隨後的選擇性沉積的選擇性。
第5圖和方法200的操作218繪示在通孔開口42內形成導電通孔60。導電通孔60的形成可以包括選擇性沉積。例如,選擇性沉積可以使用穿過通孔開口42所暴露的導電特徵24作為晶種。選擇性沉積可以包括無電沉積或鍍、選擇性化學氣相沉積、或其他技術。導電通孔60可以是或包括金屬,例如鈷(Co)、釕(Ru)等、或其組合。在一實施例中,導電通孔60是鈷,其使用無電沉積或鍍而沉積。鈷(Co)的無電沉積或鍍可處於等於或小於約200℃的範圍內的溫度下,例如在從室溫(例如,約23℃)至約200℃的範圍內。選擇性化學氣相沉積可以包括使用前趨氣體,包含Ru3(CO)12、C10H10Ru、C7H9RuC7H9、Ru(C5(CH3)5)2等、或其組合,以及載體氣體,諸如氬(Ar)。前趨氣體的流 速可以在從約5sccm至約100sccm的範圍內,並且載體氣體的流速可以在從約10sccm至約400sccm的範圍內。選擇性化學氣相沉積的壓力可以在從0.2毫托至大約20毫托的範圍內。選擇性化學氣相沉積的溫度可以小於或等於約200℃,例如在從室溫(例如約23℃)至約200℃的範圍內。
如第5圖所示,導電通孔60的上表面是凸形的。在其他實施例中,導電通孔60的上表面可以是凹形的或平面的。第13圖至第18圖繪示和描述在通孔開口42內所形成的導電通孔60的配置的各種實施例、以及其細節。
如第5圖所示,在用於形成導電通孔60的選擇性沉積期間,可形成一些殘留的沉積位點62。殘留的沉積位點62可形成在各個表面上,諸如在溝槽40內的第二蝕刻停止層30和襯裡52的表面上。
第6圖方法200的操作220繪示了選擇性回蝕刻的執行,選擇性回蝕刻移除了殘留的沉積位點62。回蝕刻可以是乾式(例如:電漿)蝕刻製程、濕式蝕刻製程、或是其組合。電漿蝕刻可以包括使用氟碳(CxFy)氣體、氯氟烴(CxClyFz)氣體、氯化碳(CxCly)氣體等、或其組合。濕式蝕刻可以包括使用一種或多種如下的溶液:標準清潔-1(SC1)、標準清潔-2(SC2)、硫酸-過氧化氫混合物(SPM)、稀釋氫氟酸(dHF)、過氧化氫(H2O2)、緩衝氧化物蝕刻(BOE)溶液、鹽酸(HCl)酸等、或其組合。溶液的溫度可以在從約20℃至約90℃的範圍內,基板在溶液中的浸置持續時間可以在從約10秒至約120秒的範圍內。
第7圖和方法200的操作222繪示了成核輔助處理的執行,成核輔助處理沿著例如包括導電通孔60的上表面的溝槽40內的暴露的表面,以形成處理過的表面70。一般而言,成核輔助處理使沿著例如溝槽40內的暴露的表面的鍵斷裂,以增强後續沉積製程中材料的吸附能力。在一些實施例中,成核電漿處理包括濺射(操作224)、離子佈植(操作226)、電漿處理(操作228)、紫外線(UV)處理(操作230)、電漿摻雜(操作232)等、或其組合。成核輔助處理可以是有方向性的(例如:各向異性的),或共形的(例如:等向性的)。在一些實施例中,成核輔助處理可以處理例如垂直的表面,儘管在處理的程度上小於例如水平的表面。成核輔助處理的執行程度(例如:沿著表面的鍵被斷裂的程度)可以影響許多成核位點,並且因此至少影響稍後沉積的導電填充材料80的初始沉積速率,這將在隨後描述。一般而言,被斷裂的鍵越多,產生的懸鍵越多,因此,至少在沉積剛開始時,可有越多的成核位點可用於導電填充材料80的吸附和成核作用,以增加沉積速率。在一些實施例中,成核輔助處理是有方向性的,以基本上僅處理水平的表面(例如:經由溝槽40暴露的第二蝕刻停止層30的頂表面和導電通孔60的上表面),這可以在溝槽40內將導電填充材料自底部向上沉積,並且減少形成在溝槽40內的導電填充材料內的接縫和空洞。
在一實施例中,成核輔助處理是使用氬(Ar)氣的濺射(操作224)。氬氣的流速可以在從約10sccm至約 2,000sccm的範圍內。濺射的壓力可以在從約0.5毫托至約50毫托的範圍內,且濺射溫度可以在從約-20℃至約120℃的範圍內。濺射的電漿發生器的功率可以在從約100W至大約2,000W的範圍內,並且電漿發生器的頻率可以是大約13.56MHz或更高。在濺射期間,基板可以加偏壓,在從約50V至約300V的範圍內。雖然在一些實施例中,濺射可以是共形的,但是濺射可以是有方向性的(例如:處理水平表面)。濺射可以使氬沉積在處理過的表面70上和/或嵌入至處理過的表面70的下方的深度中相應的材料內。例如,可以將用於濺射的物質種類(例如,氬)嵌入到形成處理過的表面70(例如:導電通孔60、第二蝕刻停止層30、溝槽40內的襯裡52、和第三介電層32)內的相應的材料內至一深度處,此深度為從處理過的表面70的等於或小於約2奈米的深度,並且濃度在從約1×1018cm-3至約1×1019cm-3的範圍內。物質種類的濃度可以從一峰值,其靠近相應的處理過的表面70,降低至在材料內的一深度處。濺射可以經由與暴露的(例如,處理過的表面70)材料的原子碰撞的物質來破壞鍵。
在另一個實施例中,成核輔助處理是束線式離子佈植(beam line implantation)(操作226)。用於束線式離子植入的物質種類可以包括矽(Si)、鍺(Ge)、碳(C)、氮(N)、氬(Ar)等、或其組合。佈植能量可以在從約2keV至約10keV的範圍內。佈植的劑量可以在從約1013cm-2至大約2x1015cm-2的範圍內。佈植可以至一深度,其是相應暴 露表面的從約1奈米至約4奈米範圍內的深度,並且佈值至佈植物質種類的濃度在從約5x1018cm-3至約5x1021cm-3的範圍內。物質種類的濃度可以從靠近相應的處理過的表面70的峰值降低到材料中的一深度處。束線式離子佈植可以是有方向性的,雖然在一些實施例中,可執行多重佈植,以實現更為共形的處理。束線式離子佈植可以經由與被植入的材料(例如,處理過的表面70)的原子碰撞,而使鍵斷裂。
在更進一步的實施例中,成核輔助處理為電漿處理(操作228)。電漿處理可以包括使用氣體,包含氙氣(Xe)、氬氣(Ar)、氫氣(H2)、氮氣(N2)等、或其組合。氣體的流速可以在從約10SCCM至約2,000SCCM的範圍內。電漿處理的壓力可以在從約10毫托至約100毫托的範圍內,並且電漿處理的溫度可以在從約-20℃至約60℃的範圍內。電漿處理的電漿發生器的功率可以在從約20W至約200W的範圍內,並且電漿發生器的頻率可以是大約13.56MHz或更高。在電漿處理期間,基板可以加偏壓,在從約50V至約300V的範圍內。電漿的物質種類可以破壞暴露的表面並且可以擴散進暴露的表面之內。電漿處理可以是共形的或是有方向性的。電漿處理可以電漿的物質種類嵌入在處理過的表面70和/或擴散至處理過的表面70下方的一深度處的相應的材料內。例如,用於電漿的物質種類(例如:氙氣、氬氣、氫氣等)可以擴散進形成處理過的表面70(例如:導電通孔60、第二蝕刻停止層30、溝槽40內的襯裡52、以及第三介電層32)的相應的材料內,至一深度處,此深度為處理過 的表面70的等於或小於約5奈米的深度,並在物質的濃度從約1x1018cm-3至1x1020cm-3的範圍內。物質種類的濃度可以從靠近相應的處理過的表面70的峰值降低到材料內的一深度處。
在又進一步的實施例中,成核輔助處理為紫外光(UV)處理(操作230)。紫外光處理可以包括將基板暴露於所在環境中的紫外光。所在環境可以包括氣體,其包含氬氣(Ar)、氖氣(Ne)、氙氣(Xe)等、或其組合。紫外光暴露的能量可以在從約3.4eV至約10eV的範圍內。紫外光暴露的持續時間可以等於或小於約300秒,例如在從約15秒至約300秒的範圍內。紫外光處理可使暴露的表面上的鍵斷裂,從而破壞暴露的表面。紫外光處理過程中,所在環境的物質種類可以擴散到暴露的表面。例如,所在環境的物質種類(例如:氙氣、氬氣、氖等)可以擴散進所形成的處理過的表面70(例如:導電通孔60、第二蝕刻停止層30、溝槽40中的襯裡52、以及第三介電層32)的材料內至一深度處,此深度為處理過的表面70的等於或小於約5奈米的深度。物質種類的濃度可以從靠近相應的處理過的表面70的峰值降低到材料內的一深度處。紫外光處理可以是有方向性的,雖然在一些實施例中,可執行多重的紫外光處理以實現更為共形的處理。
在又進一步的實施例中,成核輔助處理為電漿摻雜(操作232)。實施於電漿摻雜的物質種類可以包括硼(B)、氬(Ar)等、或其組合。摻雜可以至相應的暴露的表面 的一深度處,其在從約1奈米至約5奈米範圍內,摻雜的物質濃度在從約1×1019cm-3至約1×1020cm-3範圍內。物質種類的濃度可以從靠近相應的處理過的表面70的峰值降低到材料中的一深度處。電漿摻雜可以經由植入的物質種類與被植入的材料的原子(例如,處理過的表面70)碰撞而破壞鍵。
第8圖和方法200的操作234繪示了在處理過的表面70之上形成導電填充材料80,例如:填充溝槽40。導電填充材料80的形成可經由沉積製程,其在介電質表面上以及金屬的表面上沉積導電填充材料80。參照第7圖所描述的成核輔助處理,可以在介電質表面(例如:在處理過的表面70上)上形成成核位點,在沉積期間,導電填充材料80可以被吸附至成核位點上。因此,諸如取決於成核輔助處理的方向性,導電填充材料80的沉積可以是自底向上的沉積和/或共形的沉積。在自底向上的沉積中,可以經由在溝槽40內垂直增長的導電填充材料80的單一生長前沿來避免接縫。
由於共形的沉積的結果,接縫82可以在溝槽40內的導電填充材料80之內形成。接縫82可以由於共形的沉積期間導電填充材料80的不同生長前沿的合併或聚結而產生。例如,源自沿著第三介電層32的側壁的襯裡52的側壁表面的生長前沿,可以與源自第二蝕刻停止層30的頂表面的生長前沿聚結或合併,以形成接縫82的至少一部分。接縫82可各自包括,例如一或多個空洞、導電填充材料80的 晶界、和/或生長前沿的聚結或合併的其他跡象。接縫82可以具有相對於垂直方向(例如:垂直於第二蝕刻停止層30的頂表面)的角度86。角度86可以在從約25°至約75°的範圍內,並且更具體地從約30°至約60°的範圍內。角度86可以受到襯裡52的側壁表面與導電通孔60的接近度的影響。在一些實施例中,導電填充材料80在從導電通孔60處的成長速率,比從介電質表面(諸如襯裡52的側壁)處的成長速率大的多,例如約2倍至約3倍。因此,在這些實施例中,襯裡52的側壁越靠近導電通孔60,角度86可越小。
在一些實施例中,導電填充材料的沉積包括使用化學氣相沉積、無電鍍或沉積、或其他沉積製程。導電填充材料80可以是或包括金屬,其諸如:釕(Ru)、鎳(Ni)、鉬(Mo)、鈷(Co)、鎢(W)、銅(Cu)等、或其組合。在一些實施例中,導電填充材料80是或包括經由化學氣相沉積的釕(Ru)、鉬(Mo)、鈷(Co)、或鎢(W)。釕的示例性的前趨物包括十二羰基三钌(Ru3(CO)12)、CHORUS等、或其組合。鉬的示例性前趨物包括鉬(V)氯化物(MOCl5)、Mo(CO)5等,或其組合。鈷的示例性前趨物包括二鈷六羰基叔丁基乙炔(dicobalt hexacarbonyl tert-butylacetylene,CCTBA)等、或其組合。鎢的示例性前趨物包括六氟化鎢(WF6)、鎢(V)氯化物(WCl5)等,或其組合。在化學氣相沉積期間,前趨物氣體的流速可以在從約10sccm至約200sccm的範圍內,並且載體氣體(例如:氬氣(Ar))的流速可以在從約100sccm至約800sccm的範 圍內。化學氣相沉積的壓力可以在從約0.2毫托至約20毫托的範圍內。化學氣相沉積的溫度可以小於或等於約175℃,諸如在從120℃至170℃的範圍內(特別是對於例例釕的沉積)。在其他實施例中,沉積鎳可以使用無電的鍍或沉積。在沉積導電填充材料80之後,可執行退火或回流。
在一些實施例中,可以分別地沿著包括矽和/或碳的介電材料的處理過的表面70,形成矽化物和/或碳化物。例如,假設襯裡52和第二蝕刻停止層包括矽,成核輔助處理可以使在處理後的表面70處的矽具有懸鍵,且導電填充材料的金屬可以附著到懸鍵和/或與處理過的表面70的矽反應,以形成矽化物,其在介於導電填充材料80和襯裡52或第二蝕刻停止層30之間的介面處。在導電填充材料80的沉積期間(例如:當前趨物在處理過的表面70上流動時),和/或在導電填充材料80的沉積之後,導電填充材料80的金屬可以附著在懸鍵和/或與處理過的表面70的矽反應。類似地,例如,假設襯裡52和第二蝕刻停止層30包括碳,成核輔助處理可以使在處理過的表面70處的碳具有懸鍵,且導電填充材料的金屬可以附著到懸鍵和/或與處理過的表面70的碳反應,以形成碳化物(例如:金屬碳化物),其在介於導電填充材料80和襯裡52或第二蝕刻停止層30之間的介面處。在導電填充材料80的沉積期間(例如:當前趨物在處理過的表面70上流動時),和/或在導電填充材料80的沉積之後,導電填充材料80的金屬可以附著在懸鍵和/或與處理過的表面70的碳反應。利用處理過的表面70的矽和/或碳的懸 鍵和/或斷裂鍵,可以在處理過的表面70處形成矽化物和/或碳化物,以增進導電填充材料80的成核作用,並且促進導電填充材料80附著至介電層,諸如襯裡52和第二蝕刻停止層30。
在一些實施例中,在導電通孔60的處理過的表面70處,導電通孔60的金屬可與導電填充材料80的金屬形成金屬合金或化合物。成核輔助處理可破壞導電通孔60的處理過的表面70之處的鍵,以允許導電通孔60的金屬和導電填充材料80在導電通孔60的處理過的表面70處混合和/或反應。在導電填充材料80的沉積期間(例如:當前趨物在處理過的表面70上流動時),和/或導電填充材料80沉積之後,在處理過的表面70處,導電填充材料80的金屬和導電通孔60的金屬可以混合和/或反應。導電通孔60和導電填充材料80可電性連接,而沒有明顯的電阻(由在成核輔助處理為了形成處理過的表面70而使用的物質所引起的電阻)。
更進一步地,在一些實施例中,成核輔助處理中使用的物質可例如通過吸附,擴散和/或佈植而嵌入處理過的表面70之內或之上,並且物質可與導電填充材料80反應。例如,植入處理過的表面70之內的矽或鍺,可以與導電填充材料80的金屬反應,以形成金屬-半導體化合物(例如:分別為矽化物或鍺化物)。作為另一個實施例,植入處理過的表面70之內的碳,可以與導電填充材料80的金屬反應,以形成金屬碳化物,或者植入處理過的表面70之內的氮,可以與導電填充材料80的金屬反應,以形成金屬氮化 物。在其他實施例中可以形成其他化合物。
在一些實施例中,用於成核輔助的物質種類可嵌入處理過的表面70之內或之上,並且可維持與其他材料不發生反應。例如,惰性物質,諸如氬氣,可以在處理過的表面70處或附近保持不反應。未反應的物質可以擴散至各個介電層內。取決於成核增強處理,未反應的物質的最高濃度可在處理過的表面70(例如:介電層或導電通孔60的處理過的表面)處,並且從處理過的表面70往各個介電層或導電通孔60的方向減少,或是可以從處理過的表面70往各個介電層或導電通孔60的方向上,在沿著此方向減少之前先增加至一峰值濃度,諸如在當物質經由束線式離子佈植、電漿摻雜、或類似的技術植入時。
在成核輔助處理中,使用的物質可嵌入或在不同的處理過的表面70上的程度,可取決於成核輔助處理的方向性。例如,高度方向性的成核輔助處理,諸如束線式離子植入,可以使得一些表面比其他表面具有更多的嵌入在內或在上的植入物質。具體的,在一些實施例中,水平的表面(例如:第二蝕刻停止層30的頂表面)可以具有比垂直表面(例如:襯裡52的側壁)更多的嵌入在內或在上的植入物質。在一些實施例中,可以在不同的方向執行多重的方向性成核輔助處理,以在不同的表面之間獲得更均勻的處理,諸如在不同的植入角度處的多重束線式離子佈植。
第9圖繪示移除多餘的導電填充材料80,以在第三介電層32內形成導電線84。可以使用平坦化製程,諸 如化學機械平坦化,移除多餘的導電填充材料80和第三介電層32的處理過的表面70。第三介電層32可進一步經由平坦化製程而變薄,在一些實施例中,平坦化製程可移除溝槽40的圓角。在一些實施例中,第三介電層32被減薄至厚度為從約10奈米至約30奈米的範圍內。移除多餘的導電填充材料80和第三介電層32的處理過的表面70,可以將導電填充材料80和第三介電層32二者的頂表面形成為共平面的。如前所述之接縫82可以保持在導電線84內。在一些實施例中,接縫82可經由製程期間的退火或其他熱製程來固化(be cured)或去除。如第9圖所示,可以形成互連結構,諸如雙鑲嵌互連結構,其包含導電通孔60和導電線84。
第10圖繪示了形成第三蝕刻停止層90和第四介電層92,二者在第三介電層32、導電線84和沿著溝槽40的側壁的襯裡52之上,以及形成導電特徵94,其穿過第三蝕刻停止層90和第四介電層92而接觸導電線84。第三蝕刻停止層90可以沉積在第三介電層32、導電線84、和襯裡52之上。第三蝕刻停止層90可包含或是為氮化矽、矽碳氮化物、矽碳氧化物、氮化碳等,或其組合,並且可經由化學氣相沉積、電漿輔助化學氣相沉積、原子層沉積、或其他沉積技術而沉積。第四介電層92沉積在第三蝕刻停止層90之上。例如,第四介電層92可為或是包括金屬間介電質(IMD)。例如,第四介電層92可為或是包含低介電常數介電質,其具有小於約4的介電常數,諸如約2或更小。在一些實施例中,第四介電層92包含矽氧化物、磷矽酸鹽玻璃、 硼磷矽酸鹽玻璃、氟矽酸鹽玻璃、SiOxCy、矽碳材料、其化合物、其複合物、或其組合。沉積第四介電層92可使用化學氣相沉積,諸如電漿輔助化學氣相沉積或流動式化學氣相沉積;旋轉塗佈;或其他沉積技術。在一些實施例中,可執行化學機械平坦化或其他平坦化製程,以平坦化第四介電層92的頂表面。
與導電線84接觸的導電特徵94可是或包括例如導電通孔或另一種導電特徵。導電特徵94可使用鑲嵌製程而形成,諸如雙鑲嵌製程。例如,導電特徵94可使用前述參照第2圖至第9圖所描述的製程,或使用類似的製程來形成。
從前述內容顯見,在所描述的用於形成導電通孔60和導電線84的實施例中,不沉積晶種層和含金屬的阻障層。在圖示和描述的實施例中,沒有沉積晶種層和含金屬的阻障層於(i)在介於導電線84和任何在其上或在其內沉積的介電層(例如:第三介電層32或第二蝕刻停止層30)之間,(ii)介於導電通孔60和任何在其內沉積的介電層之間(例如:第二蝕刻停止層30、第二介電層28、或第一蝕刻停止層26),或(iii)介於導電通孔60和導電線84之間。一些實施例可以實施晶種層和/或含金屬的阻障層。此外,雖然成核輔助處理的物質可與導電線84(例如:導電填充材料80)和/或導電通孔60(諸如:導電通孔60的處理過的表面70(例如:在介於導電通孔60和導電線84之間的介面))的金屬反應,所產生的材料可比沉積的阻擋層更薄和/或具有更低的 物質濃度,並且,可因此在一些情況下不是擴散阻障。例如,在一些實施成核輔助處理的實施例中,在導電線84中(例如:導電填充材料80)和/或在相應的處理過的表面處的導電通孔60,植入物質可以具有小於或等於約5原子的百分比(at.%),諸如在從約0.1at.%至約5at.%。因為其中的植入物質的濃度低,導電線84(例如:導電填充材料80)和/或導電通孔60內的植入物質的濃度可以是不連續的。此外,植入物質與導電線84和/或導電通孔60的導電材料可不是在材料(例如金屬化合物)的相應的化合物的穩定相。
第13圖至第18圖為根據一些實施方式,繪示了第6圖的中間結構的一部分截面圖的各種細節和/或修改。第13圖至第18圖繪示了附加的細節和/或修改,其關於第2圖中形成的通孔開口42,以及第5圖和第6圖中,在通孔開口42內形成的相應的導電通孔60。第13圖和第18圖中的每一個繪示第一蝕刻停止層26高於導電特徵24,第二介電層28高於第一蝕刻停止層26,以及第二蝕刻停止層30高於第二介電層28。儘管在第13圖至第18圖中沒有具體地標示通孔開口42,但是本領域普通技術人員在查看圖式時,將容易地理解,導電通孔60沉積在介於第一蝕刻停止層26、第二介電層28、和第二蝕刻停止層30的側壁之間,側壁是第2圖中形成的通孔開口42的側壁。第13圖至第18圖中,通孔開口42具有第一尺寸D1(例如:深度),其從經由通孔開口42暴露的導電特徵24的頂表面,至第二蝕刻停止層30的頂表面。第一尺寸D1可對應於第一蝕刻停止層26、第二介電層 28、和第二蝕刻停止層30的組合厚度。第一尺寸D1可以在從約8奈米至約40奈米的範圍內,並且更具體地,從約10奈米至約30奈米的範圍內,諸如約25奈米。
在第13圖和第14圖中,通孔開口42具有基本上垂直且上隅角為圓形的側壁(例如:第一蝕刻停止層26的側壁、第二介電層28的側壁、和第二蝕刻停止層30的側壁,在這些側壁上形成襯裡52)。在第13圖和第14圖中,通孔開口42具有在通孔開口42(例如:在導電特徵24的頂表面處)的底部的第二尺寸(例如:寬度),並且在第二蝕刻停止層30的頂表面的平面,具有第三尺寸D3(例如:寬度)。在一些實施例中,第二尺寸D2在從約8奈米至約14奈米的範圍內,並且在一些實施例中,第三尺寸D3在從約13奈米至約19奈米的範圍內。第一尺寸D1與第二尺寸D2的第一縱橫比可以在從約0.7至約3.75的範圍內,並且第一尺寸D1與第三尺寸D3的第二縱橫比可以在從約0.53至約2.31範圍內。
在第15圖和第16圖中,通孔開口42具有垂直的側壁(例如:第一蝕刻停止層26的側壁、第二介電層28的側壁、和第二蝕刻停止層30的側壁,在這些側壁上形成的襯裡52是垂直的)。因此,通孔開口42的截面是矩形的。在第15圖和第16圖中,通孔開口42(例如:在導電特徵24的頂表面處)在通孔開口42的底部處具有第6尺寸D6(例如:寬度)。由於垂直的側壁,在第二蝕刻停止層30的頂表面的平面的通孔開口42的尺寸(例如:寬度)等於第六尺寸D6。在一些實施例中,第六尺寸D6在從約8奈米至約14奈米的範圍 內。第一尺寸D1與第六尺寸D6的縱橫比可以在從約0.7至約3.75的範圍內。
在第17圖和第18圖中,通孔開口42具有非垂直的或傾斜的側壁(例如:第一蝕刻停止層26的側壁、第二介電層28的側壁、和第二蝕刻停止層30的側壁,在這些側壁上形成的襯裡52是非垂直的或傾斜的)。因此,如圖所示,通孔開口42的截面可以具有正錐形輪廓,並且在其他實施例中,通孔開口42的截面可以是凹角型輪廓(reentrant profile)。在第17圖和第18圖中,通孔開口42具有在通孔開口42的底部處(例如:在導電特徵24的頂表面處)的第九尺寸D9(例如:寬度),並且在第二蝕刻停止層30的頂表面的平面,具有第十尺寸D10(例如:寬度)。在一些實施例中,第九尺寸D9在從8奈米至約14奈米的範圍內,並且在一些實施例中,第十尺寸D10在從約13奈米奈米至約19奈米的範圍內。第一尺寸D1與第九尺寸D9的第一縱橫比可以在從約0.7至約3.75的範圍內,並且第一尺寸D1與第十尺寸D10的第二縱橫比可以在從約0.53至約2.31的範圍內。
在第13圖、第15圖、和第17圖中,導電通孔60具有突出於第二蝕刻停止層30的頂表面上方的凸形上表面100、104、和108(例如,凸彎月面)。凸形上表面100、104、和108的截面可以是部分圓形(例如:半圓形)、部分橢圓形(例如:半橢圓形)、或其他形狀。例如,凸形上表面100、104、和108可以具有一最高點,其所在的水平面高於第二蝕刻停止層30的頂表面,並且凸形的頂表面的底部分可以 處於一水平面,其高於、位於或低於第二蝕刻停止層30的頂表面的水平面。如圖所示,凸形上表面100、104、和108的最高點在第二蝕刻停止層30的頂表面上方,分別地突出第四尺寸D4、第七尺寸D7、和第十一尺寸D11。第四尺寸D4、第七尺寸D7、和第十一尺寸D11可以在從約0奈米至相應的第二尺寸D2、第六尺寸D6、和第九尺寸D9的範圍內。在其他的實施例中,凸形上表面100、104、和108的最高點可以位於一水平面,其位於或低於第二蝕刻停止層30的頂表面的水平面。
在第14圖、第16圖、和第18圖中,導電通孔60具有低於第二蝕刻停止層30的頂表面之凹形上表面102、106、和110(例如:凹彎月面)。凹形上表面102、106、和110的截面可以是部分圓形(例如:半圓形)、部分橢圓形(例如:半橢圓形)、或其他形狀。凹形上表面102、106、和110可以具有一最低點,其所在的水平面低於第二蝕刻停止層30的頂表面的水平面。凹形上表面102、106、和110的上部可以位於一水平面,其高於、等於或低於第二蝕刻停止層30的頂表面的水平面。在一些實施例中,凹形上表面102、106、和110的最低點位於一水平面,其高於或位於第二蝕刻停止層30的頂表面的水平面。如圖所示,凹形上表面102、106、和110的最低點,分別地比第二蝕刻停止層30的頂表面低了第五尺寸D5、第八尺寸D8、和第十二尺寸D12。第五尺寸D5、第八尺寸D8、和第十二尺寸D12可以各在從約0奈米至大約第一尺寸D1的三分之二(例如:(2/3) xD1)的範圍內。在進一步的實施例中,頂表面可以具有其他形狀,諸如平面,並且可以位於相對於第二蝕刻停止層30和/或另一介電層的頂表面的任何水平面。
一些實施方式可實現優點。如前所述,一些實施方式可排除晶種層和/或阻障層。沒有晶種層和/或阻障層,互連結構的電阻可以減小,從而減小電阻電容(RC)延遲和增加裝置速度。此外,在形成互連結構的過程中,由於成核輔助處理的結果,導電填充材料的沉積可是自底向上沉積和/或共形沉積。自底向上沉積和/或共形沉積可以減少填充溝槽所需的時間,這可以增加製程期間的處理量並降低成本。示例性的實施方式可以應用於任何技術節點,並且可特別適用於諸如20奈米和更小的先進技術節點。
一個實施方式為方法。形成互連開口,其穿過在半導體基板之上的一或多個介電層。互連開口具有通孔開口和在通孔開口之上的溝槽。在通孔開口內形成導電通孔。在溝槽的一或多個的暴露的介電質表面上執行成核輔助處理。在溝槽內形成導電線,其在溝槽的一或多個的暴露的介電質表面上且在導電通孔上。
另一實施方式為結構。結構包括半導體基板,在半導體基板之上的一或多個介電層,以及設置在一或多個的介電層中的互連結構。互連結構包括導電通孔和在導電通孔之上的導電線。導電線設置在一或多個的介電層的水平的表面之上。相同的物質沉積在一或多個介電層的水平表面,和介於導電通孔和導電線的導電填充材料之間的介面處的 導電通孔的表面。
另一個實施方式為方法。形成雙鑲嵌開口其穿過在半導體基板之上的一或多個介電層。雙鑲嵌開口包括溝槽和通孔開口。在通孔開口內形成導電通孔。經由破壞溝槽內暴露的介電質表面的化學鍵,增加溝槽內暴露的介電質表面上的成核位置的數目。經由將導電填充材料吸附在數目增加的成核位點上,在溝槽內沉積導電填充材料。沉積導電填充材料不包括使用晶種層。
以上概述了數個實方式的特徵,以便本領域技術人員可更好地理解本揭示內容的各方面。本領域的技術人員應理解,他們可容易地使用本揭示內容,作為其他製程和結構之設計和修改的基礎,以實現與在此介紹的實施方式之相同的目的/或是達到相同的優點。本領域技術人員亦應理解,與這些均等的建構不脫離本揭示內容的精神和範圍,並且他們可在不脫離本揭示內容的精神和範圍的情況下,進行各種改變、替換、和變更。
200:方法
202、204、206、208、210、212、214、216、218、220、222、224、226、228、230、232、234:操作

Claims (9)

  1. 一種半導體裝置的製造方法,包含:形成一互連開口,其穿過在一半導體基板之上的一或多個介電層,其中該互連開口具有一通孔開口和位於該通孔開口之上方的一溝槽,該一或多個介電層包含一蝕刻停止層,該溝槽具有一或多個暴露的介電質表面,且該一或多個暴露的介電質表面包括該蝕刻停止層的一表面;在該通孔開口的一第一側壁上以及該溝槽的一第二側壁上分別形成一第一介電質襯裡以及一第二介電質襯裡,其中該蝕刻停止層、該第一介電質襯裡以及該第二介電質襯裡形成一介電質擴散阻障;在該通孔開口內形成一導電通孔;在該溝槽的該一或多個暴露的介電質表面上執行一成核輔助處理,以在該一或多個暴露的介電質表面上增加成核位點的數目;以及在該溝槽內形成一導電線,其在該一或多個的暴露的介電質表面上且在該導電通孔上,其中形成該導電線包含吸附該導電線的一材料至該些成核位點。
  2. 如請求項1所述的方法,其中形成該導電線包含在該溝槽內共形地沉積該導電線的該材料,該導電線在該一或多個暴露的介電質表面上。
  3. 如請求項1所述的方法,其中形成該導電 線不包括沉積用於沉積該導電線的該材料的一晶種層。
  4. 如請求項1所述的方法,其中在形成該導電線之前,在該互連開口內沒有沉積含金屬的阻障層。
  5. 一種半導體裝置的結構,包含:一半導體基板;一或多個介電層其在該半導體基板上;以及一互連結構其沉積在該一或多個介電層中,該互連結構包含:一導電通孔;以及一導電線其在該導電通孔之上,該導電線沉積在高於該一或多個介電層的一水平表面,一相同的物質沉積在該一或多個介電層的該水平表面處,和該導電通孔的一上表面其位在介於該導電通孔和該導電線的一導電填充材料之間的介面處。
  6. 如請求項5所述的結構,其中位在介於該導電通孔和該導電線的該導電填充材料之間的介面處的該導電通孔的該上表面是凸形的。
  7. 如請求項5所述的結構,其中位在介於該導電通孔和該導電線的該導電填充材料之間的介面處的該導電通孔的該上表面是凹形的。
  8. 如請求項5所述的結構,更包含一金屬合金或化合物在一介面處,該介面在介於該導電線的該導電填充材料和該導電通孔之間。
  9. 一種半導體裝置的製造方法,包含:形成一雙鑲嵌開口,其穿過一半導體基板上的一或多個介電層,其中該雙鑲嵌開口包括一溝槽和一通孔開口,該溝槽具有一暴露的介電質表面;形成一導電通孔,其在該通孔開口內;經由打斷在該溝槽內的該暴露的介電質表面的化學鍵,在該溝槽內的該暴露的介電質表面上增加至少一成核位點的數目;以及經由在增加數目的該些成核位點上吸附一導電填充材料,在該溝槽內沉積該導電填充材料,其中沉積該導電填充材料不包括使用一晶種層。
TW107140083A 2017-11-30 2018-11-12 半導體裝置的製造方法及結構 TWI706508B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762592646P 2017-11-30 2017-11-30
US62/592,646 2017-11-30
US15/993,726 US10867905B2 (en) 2017-11-30 2018-05-31 Interconnect structures and methods of forming the same
US15/993,726 2018-05-31

Publications (2)

Publication Number Publication Date
TW201926550A TW201926550A (zh) 2019-07-01
TWI706508B true TWI706508B (zh) 2020-10-01

Family

ID=66634053

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107140083A TWI706508B (zh) 2017-11-30 2018-11-12 半導體裝置的製造方法及結構

Country Status (4)

Country Link
US (3) US10867905B2 (zh)
KR (1) KR102281051B1 (zh)
CN (1) CN109860102A (zh)
TW (1) TWI706508B (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190140167A1 (en) * 2017-11-07 2019-05-09 Everspin Technologies, Inc. Angled surface removal process and structure relating thereto
US11011413B2 (en) * 2017-11-30 2021-05-18 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect structures and methods of forming the same
US10381263B1 (en) * 2018-05-04 2019-08-13 International Business Machines Corporation Method of forming via contact with resistance control
US10373866B1 (en) 2018-05-04 2019-08-06 International Business Machines Corporation Method of forming metal insulator metal capacitor with extended capacitor plates
US10672652B2 (en) * 2018-06-29 2020-06-02 Taiwan Semiconductor Manufacturing Co., Ltd. Gradient atomic layer deposition
US20200035612A1 (en) * 2018-07-27 2020-01-30 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
US11120997B2 (en) * 2018-08-31 2021-09-14 Taiwan Semiconductor Manufacturing Co., Ltd. Surface treatment for etch tuning
KR102661847B1 (ko) 2018-09-11 2024-04-30 삼성전자주식회사 반도체 소자
US10804199B2 (en) * 2018-09-25 2020-10-13 Globalfoundries Inc. Self-aligned chamferless interconnect structures of semiconductor devices
JP7406684B2 (ja) * 2018-10-10 2023-12-28 東京エレクトロン株式会社 半導体デバイス内の凹状特徴部を低抵抗率金属で充填する方法
US11355391B2 (en) * 2019-03-18 2022-06-07 Applied Materials, Inc. Method for forming a metal gapfill
US11239164B2 (en) * 2020-02-26 2022-02-01 Nanya Technology Corporation Semiconductor device with metal plug having rounded top surface
US11217524B1 (en) 2020-06-12 2022-01-04 Taiwan Semiconductor Manufacturing Company Ltd. Interconnect structure and manufacturing method for the same
US11574841B2 (en) * 2020-08-27 2023-02-07 Nanya Technology Corporation Semiconductor device with intervening layer and method for fabricating the same
KR20220091660A (ko) 2020-12-23 2022-07-01 삼성전자주식회사 반도체 소자
TWI742991B (zh) * 2021-01-20 2021-10-11 啟耀光電股份有限公司 基板結構與電子裝置
KR20220108246A (ko) 2021-01-25 2022-08-03 삼성전자주식회사 반도체 장치
KR20220108864A (ko) 2021-01-27 2022-08-04 삼성전자주식회사 반도체 소자 및 그의 제조 방법
US12002755B2 (en) 2021-01-28 2024-06-04 Taiwan Semiconductor Manufacturing Company, Ltd. Metallization layer and fabrication method
US11742290B2 (en) 2021-03-10 2023-08-29 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnect structure and method of forming thereof
WO2022197479A1 (en) * 2021-03-16 2022-09-22 Tokyo Electron Limited Method for filling recessed features in semiconductor devices with a low-resistivity metal
US11705363B2 (en) 2021-03-19 2023-07-18 Samsung Electronics Co., Ltd Fully aligned via integration with selective catalyzed vapor phase grown materials
TW202303708A (zh) * 2021-06-01 2023-01-16 美商應用材料股份有限公司 降低沉積速率的方法
US11848264B2 (en) * 2021-06-03 2023-12-19 International Business Machines Corporation Semiconductor structure with stacked vias having dome-shaped tips
US11967523B2 (en) 2021-10-11 2024-04-23 Applied Materials, Inc. Self-assembled monolayer for selective deposition
US11848229B2 (en) 2021-10-27 2023-12-19 Applied Materials, Inc. Selective blocking of metal surfaces using bifunctional self-assembled monolayers

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100227473A1 (en) * 2009-03-03 2010-09-09 Tsukasa Matsuda Methods of Forming Metal Patterns in Openings in Semiconductor Devices
US20150270215A1 (en) * 2014-03-21 2015-09-24 Taiwan Semiconductor Manufacturing Co., Ltd. Via pre-fill on back-end-of-the-line interconnect layer

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5654233A (en) 1996-04-08 1997-08-05 Taiwan Semiconductor Manufacturing Company Ltd Step coverage enhancement process for sub half micron contact/via
US6731007B1 (en) * 1997-08-29 2004-05-04 Hitachi, Ltd. Semiconductor integrated circuit device with vertically stacked conductor interconnections
EP1034566A1 (en) * 1997-11-26 2000-09-13 Applied Materials, Inc. Damage-free sculptured coating deposition
US6245655B1 (en) * 1999-04-01 2001-06-12 Cvc Products, Inc. Method for planarized deposition of a material
US6764940B1 (en) * 2001-03-13 2004-07-20 Novellus Systems, Inc. Method for depositing a diffusion barrier for copper interconnect applications
US7589017B2 (en) * 2001-05-22 2009-09-15 Novellus Systems, Inc. Methods for growing low-resistivity tungsten film
US20030155657A1 (en) 2002-02-14 2003-08-21 Nec Electronics Corporation Manufacturing method of semiconductor device
KR100465063B1 (ko) 2002-04-01 2005-01-06 주식회사 하이닉스반도체 반도체 소자의 금속배선 형성방법
US20030203615A1 (en) 2002-04-25 2003-10-30 Denning Dean J. Method for depositing barrier layers in an opening
JP2004063556A (ja) 2002-07-25 2004-02-26 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
KR100511128B1 (ko) * 2003-02-11 2005-08-26 매그나칩 반도체 유한회사 반도체 소자의 금속 배선 형성 방법
KR101098275B1 (ko) * 2004-12-21 2011-12-26 매그나칩 반도체 유한회사 반도체 소자의 금속 배선 형성 방법
KR100640407B1 (ko) 2004-12-29 2006-10-31 동부일렉트로닉스 주식회사 반도체 소자의 다마신 구조 형성 방법
KR100672731B1 (ko) * 2005-10-04 2007-01-24 동부일렉트로닉스 주식회사 반도체 소자의 금속배선 형성방법
KR100749367B1 (ko) * 2005-12-21 2007-08-14 매그나칩 반도체 유한회사 반도체 소자의 금속배선 및 그의 제조방법
US7435674B2 (en) 2006-03-27 2008-10-14 International Business Machines Corporation Dielectric interconnect structures and methods for forming the same
US20070298607A1 (en) 2006-06-23 2007-12-27 Andryushchenko Tatyana N Method for copper damascence fill for forming an interconnect
KR100827498B1 (ko) * 2006-11-24 2008-05-06 동부일렉트로닉스 주식회사 다마신을 이용한 금속 배선의 제조 방법
US7902064B1 (en) * 2007-05-16 2011-03-08 Intermolecular, Inc. Method of forming a layer to enhance ALD nucleation on a substrate
TWI531672B (zh) 2008-12-12 2016-05-01 Tokyo Electron Ltd Film forming method and film forming device
US9548228B2 (en) 2009-08-04 2017-01-17 Lam Research Corporation Void free tungsten fill in different sized features
WO2012039932A2 (en) 2010-09-21 2012-03-29 Applied Materials, Inc. Methods for forming layers on a substrate
US8487425B2 (en) * 2011-06-23 2013-07-16 International Business Machines Corporation Optimized annular copper TSV
KR101870155B1 (ko) 2012-02-02 2018-06-25 삼성전자주식회사 비아 연결 구조체, 그것을 갖는 반도체 소자 및 그 제조 방법들
US8659813B2 (en) 2012-03-12 2014-02-25 Microvision, Inc. Nanoscale integrated beam scanner
US20140019716A1 (en) * 2012-07-10 2014-01-16 Christopher J. Jezewski Plateable diffusion barrier techniques
US20140264872A1 (en) 2013-03-13 2014-09-18 Taiwan Semiconductor Manufacturing Company, Ltd. Metal Capping Layer for Interconnect Applications
US9218980B2 (en) 2013-09-13 2015-12-22 Applied Materials, Inc. Surface treatment to improve CCTBA based CVD co nucleation on dielectric substrate
US9396992B2 (en) 2014-03-04 2016-07-19 Taiwan Semiconductor Manufacturing Co., Ltd. Method of using a barrier-seed tool for forming fine-pitched metal interconnects
US20150348840A1 (en) 2014-05-31 2015-12-03 Lam Research Corporation Methods of filling high aspect ratio features with fluorine free tungsten
US9418889B2 (en) * 2014-06-30 2016-08-16 Lam Research Corporation Selective formation of dielectric barriers for metal interconnects in semiconductor devices
KR102264160B1 (ko) * 2014-12-03 2021-06-11 삼성전자주식회사 비아 구조체 및 배선 구조체를 갖는 반도체 소자 제조 방법
US9595466B2 (en) 2015-03-20 2017-03-14 Applied Materials, Inc. Methods for etching via atomic layer deposition (ALD) cycles
US9837309B2 (en) 2015-11-19 2017-12-05 International Business Machines Corporation Semiconductor via structure with lower electrical resistance
US9859156B2 (en) 2015-12-30 2018-01-02 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnection structure with sidewall dielectric protection layer
US9659813B1 (en) 2016-02-05 2017-05-23 Taiwan Semiconductor Manufacturing Co., Ltd. Interconnection and manufacturing method thereof
US9536780B1 (en) * 2016-04-15 2017-01-03 International Business Machines Corporation Method and apparatus for single chamber treatment
KR102652854B1 (ko) 2016-08-17 2024-04-02 삼성전자주식회사 반도체 소자 및 그 제조 방법
US10319632B2 (en) * 2016-12-14 2019-06-11 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor interconnect structure having a graphene barrier layer
JP6403930B1 (ja) * 2017-03-24 2018-10-10 三菱電機株式会社 半導体装置及びその製造方法
US10566232B2 (en) 2017-05-18 2020-02-18 Taiwan Semiconductor Manufacturing Co., Ltd. Post-etch treatment of an electrically conductive feature
US10164018B1 (en) * 2017-05-30 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor interconnect structure having graphene-capped metal interconnects

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100227473A1 (en) * 2009-03-03 2010-09-09 Tsukasa Matsuda Methods of Forming Metal Patterns in Openings in Semiconductor Devices
US20150270215A1 (en) * 2014-03-21 2015-09-24 Taiwan Semiconductor Manufacturing Co., Ltd. Via pre-fill on back-end-of-the-line interconnect layer

Also Published As

Publication number Publication date
CN109860102A (zh) 2019-06-07
US11545429B2 (en) 2023-01-03
US10867905B2 (en) 2020-12-15
US20200006224A1 (en) 2020-01-02
US20190164887A1 (en) 2019-05-30
KR102281051B1 (ko) 2021-07-26
US11177208B2 (en) 2021-11-16
TW201926550A (zh) 2019-07-01
KR20190064400A (ko) 2019-06-10
US20210013146A1 (en) 2021-01-14

Similar Documents

Publication Publication Date Title
TWI706508B (zh) 半導體裝置的製造方法及結構
US11011413B2 (en) Interconnect structures and methods of forming the same
US9219036B2 (en) Interconnect structure for semiconductor devices
US7670946B2 (en) Methods to eliminate contact plug sidewall slit
TW202021002A (zh) 半導體結構及其形成方法
US11195791B2 (en) Method for forming semiconductor contact structure
US11942362B2 (en) Surface modification layer for conductive feature formation
US20080026555A1 (en) Sacrificial tapered trench opening for damascene interconnects
TWI801631B (zh) 半導體裝置的製造方法和半導體裝置
US20230154845A1 (en) Interconnect Structures
TW202249181A (zh) 半導體裝置及其製造方法
TWI744548B (zh) 半導體元件及絕緣層之製造方法
TWI820775B (zh) 半導體裝置結構及其形成方法
TWI764388B (zh) 積體電路晶片及其形成方法