TWI694718B - 驅動裝置以及其驅動信號產生方法 - Google Patents

驅動裝置以及其驅動信號產生方法 Download PDF

Info

Publication number
TWI694718B
TWI694718B TW108102276A TW108102276A TWI694718B TW I694718 B TWI694718 B TW I694718B TW 108102276 A TW108102276 A TW 108102276A TW 108102276 A TW108102276 A TW 108102276A TW I694718 B TWI694718 B TW I694718B
Authority
TW
Taiwan
Prior art keywords
resistor
switch
timing controller
voltage value
voltage
Prior art date
Application number
TW108102276A
Other languages
English (en)
Other versions
TW202029726A (zh
Inventor
黃聖堯
王宏祺
陳雅芳
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW108102276A priority Critical patent/TWI694718B/zh
Priority to CN201910751141.XA priority patent/CN110459158B/zh
Priority to US16/542,331 priority patent/US10714051B1/en
Application granted granted Critical
Publication of TWI694718B publication Critical patent/TWI694718B/zh
Publication of TW202029726A publication Critical patent/TW202029726A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0204Compensation of DC component across the pixels in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/04Display device controller operating with a plurality of display units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Dc Digital Transmission (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一種驅動裝置以及其驅動信號產生方法。驅動裝置包括時序控制器、驅動器、開關以及電阻。時序控制器產生雙向鎖定信號。驅動器接收差動信號對。開關依據差動信號對的眼圖檢測結果以導通或切斷。依據雙向鎖定信號,時序控制器以及驅動器用以:在第一時間區間執行差動信號對的第一時脈及資料同步動作;在第二時間區間依據差動信號的眼圖檢測結果以及開關的導通或切斷狀態,以設定差動輸出電壓、預先加強電路以及等化器的設定參數,並執行差動信號對的第二時脈及資料同步動作;在第三時間區間依據差動信號對以驅動顯示器。

Description

驅動裝置以及其驅動信號產生方法
本發明是有關於一種驅動裝置以及驅動信號產生方法,且特別是有關於一種應於顯示器的驅動裝置以及驅動信號產生方法。
隨著顯示面板的尺寸與解析度的上升,顯示器中用以傳輸顯示資料的信號傳輸路徑上所可能產生的信號衰減現象愈來愈嚴重。在習知技術中,為了克服信號衰減帶來的影響,時序控制器端會採用加大驅動能力的差動輸出電壓(Output Differential Voltage,VOD)以及預先加強電路(pre-emphasis,PEMP),而驅動器(源極驅動器)端會採用等化器(Equalizer,EQ)來解決訊號衰減的問題。
然而,在習知技術領域中,差動輸出電壓、預先加強電路以及等化器的相關設定參數都是固定的。但不同的面板尺寸以及不同的驅動器晶片的位置,都會影響其上述三個技術的設定參數。如何找出對應每個驅動器以及時序控制器的最佳設定參數,則成為本領域工程人員的重要課題。
本發明提供一種驅動裝置以及驅動信號產生方法,用以提升差動信號對的傳輸品質。
本發明的驅動裝置適用於顯示器。驅動裝置包括時序控制器、至少一驅動器、至少一開關以及至少一電阻。時序控制器提供差動輸出電壓並具有預先加強電路,時序控制器接收雙向鎖定信號。至少一驅動器具有等化器,透過第一資料線以及第二資料線以耦接時序控制器並接收一動信號對。至少一驅動器接收至少一鎖定信號。至少一開關耦接在第一資料線與第二資料線間,至少一開關依據差動信號對的眼圖檢測結果以導通或切斷。至少一電阻與至少一開關串接在第一資料線與第二資料線間。依據雙向鎖定信號,時序控制器以及至少一驅動器用以:在第一時間區間執行差動信號對的第一時脈及資料同步動作;在第二時間區間依據差動信號的眼圖檢測結果以及至少一開關的導通或切斷狀態,以設定差動輸出電壓、預先加強電路以及等化器的設定參數,並執行差動信號對的第二時脈及資料同步動作;在第三時間區間依據差動信號對以驅動顯示器。
本發明的驅動信號產生方法包括:提供具有預先加強電路並用以提供差動輸出電壓的時序控制器,其中時序控制器接收雙向鎖定信號;提供具有等化器的至少一驅動器,並透過第一資料線以及第二資料線以由時序控制器接收差動信號對;提供至少一開關及至少一電阻以串接在第一資料線與第二資料線間;依據雙向鎖定信號,在第一時間區間執行差動信號對的第一時脈及資料同步動作;依據雙向鎖定信號,在第二時間區間依據差動信號的眼圖檢測結果以及至少一開關的導通或切斷狀態,以設定差動輸出電壓、預先加強電路以及等化器的設定參數,並執行差動信號對的第二時脈及資料同步動作;以及,依據雙向鎖定信號,在第三時間區間依據差動信號對以驅動顯示器。其中,至少一開關依據差動信號對的眼圖檢測結果以導通或切斷。
基於上述,本發明提供開關串接在傳送差動信號對的第一資料線與該第二資料線間,依據差動信號對的一眼圖檢測結果以導通或切斷開關。並且,本發明透過雙向鎖定信號以定義出三個時間區間,並用以設定差動輸出電壓、預先加強電路以及等化器的設定參數,以主動調整差動信號對的傳輸特性,提升信號傳輸的可靠度。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
請參照圖1,圖1繪示本發明一實施例的驅動裝置的示意圖。驅動裝置100適用於顯示器,驅動裝置100包括時序控制器110以及一個或多個的驅動器121~12N。時序控制器110提供差動輸出電壓並具有預先加強電路。時序控制器110耦接至驅動器121~12N,接收驅動器121~12N所分別產生的鎖定信號Lock1~LockN,並依據鎖定信號Lock1~LockN來產生雙向鎖定信號Bi-Lock。時序控制器110並分別傳送差動信號對DT1~DTN至驅動器121~12N。以下請同步參照圖1以及圖2,其中圖2繪示本發明一實施例的驅動裝置電路架構方塊圖。
在圖2中,驅動裝置200包括時序控制器210、驅動器220、開關S1以及電阻R1。時序控制器210透過資料線TL1以及TL2以傳輸差動信號對至驅動器220。資料線TL1以及TL2上分別具有寄生電阻RT1以及RT2。此外,開關S1以及電阻R1相互串聯,並耦接在資料線TL1以及TL2間。
在本實施例中,時序控制器210包括計數器211、電流偵測電路212、放大器TX1以及鎖相迴路213。驅動器220則包括放大器RX1、眼圖偵測電路221、計數器222以及時脈及資料同步電路223。關於動作方面,時序控制器210以及驅動器220可依據雙向鎖定信號Bi-Lock來執行操作。在本實施例中,依據雙向鎖定信號Bi-Lock的電壓值,時序控制器210以及驅動器220可操作不同的時間區間。具體來說明,在實施例中的雙向鎖定信號Bi-Lock可在三個電壓值間進行調整。在當雙向鎖定信號Bi-Lock維持在第一電壓值,時序控制器210以及驅動器220可操作在第一時間區間;在當雙向鎖定信號Bi-Lock維持在第二電壓值,時序控制器210以及驅動器220可操作在第二時間區間;以及,在當雙向鎖定信號Bi-Lock維持在第三電壓值,時序控制器210以及驅動器220可操作在第三時間區間,其中第一電壓值、第二電壓值與第三電壓值不相同。
在第一時間區間中,驅動器220初始設定其所產生的鎖定信號(例如為鎖定信號Lock1)為第四電壓值,時序控制器210則初始設定其所產生的雙向鎖定信號Bi-Lock為第一電壓值。在另一方面,驅動器220接收時序控制器210所傳送的差動信號對,並執行差動信號對的時脈及資料同步動作。時脈及資料同步動作可透過時脈及資料同步電路223以執行時脈及資料回復(Clock and Data Recovery,CDR)動作來完成,並使驅動器220以及時序控制器210間的資料傳輸動作得以同步進行。在此時,時序控制器210可傳送訓練碼至驅動器220,並使驅動器220以依據訓練碼來執行時脈及資料同步動作。在本實施例中,時脈及資料同步電路223可應用本領域具通常知識者所熟知的電路來完成,沒有特定的限制。
在當上述的時脈及資料同步動作完成後,驅動器220調整鎖定信號Lock1為第五電壓值,而時序控制器210則對應鎖定信號Lock1的電壓變化以調整雙向鎖定信號Bi-Lock為第二電壓值,並進入第二時間區間。
接著,在第二時間區間中,時序控制器210依據測試圖樣(test pattern)以產生差動信號對來傳輸至驅動器220。驅動器220可透過眼圖偵測電路221以針對所接收的差動信號對的眼圖進行偵測,並產生一眼圖檢測結果。並且,在進行差動信號對的眼圖檢測動作過程中,驅動器220可動態的調整驅動器220內部等化器的設定參數,並依據眼圖檢測結果來設定驅動器220內部等化器的設定參數。
在另一方面,驅動器220並依據眼圖偵測結果來導通或切斷開關S1。在相同的第二時間區間中,時序控制器210則透過電流偵測電路212來偵測開關S1的導通或切斷狀態。並且同時,時序控制器210可動態調整所產生的差動輸出電壓以及時序控制器210內部的預先加強電路的設定參數。時序控制器210並依據開關S1的導通或切斷狀態的變化,來完成差動輸出電壓以及預先加強電路的設定參數的設定動作。
具體來說明,在第二時間區間中,時序控制器210以及驅動器220隨時間同步動態調整差動輸出電壓、預先加強電路的設定參數以及等化器的設定參數。時序控制器210並對應不同的差動輸出電壓、預先加強電路的設定參數,傳送差動信號對至驅動器220。驅動器220則應用對應的等化器的設定參數,接收並針對差動信號對進行眼圖檢測動作。在當眼圖檢測表示差動信號對的接收正常時,驅動器220可對應切斷開關S1,並完成等化器的設定參數的設定動作。透過偵測開關S1的導通或切斷狀態,在當開關S1被切斷的瞬間,時序控制器210可得知差動輸出電壓、預先加強電路的設定參數以為較佳化的數值,並對應完成差動輸出電壓、預先加強電路的設定參數的設定動作。
值得一提的,在當開關S1被切開,為維持差動信號對的正常傳輸動作,開關S1需快速的恢復為導通的狀態。然而,在開關S1被切開的時間區間中,會造成時序控制器210以及驅動器220間的時脈計數發生不同步的狀態,因此,在第二時間區間中,在完成差動輸出電壓、預先加強電路以及等化器的設定參數的設定動作後,驅動器220需第二次的執行時脈及資料同步動作。驅動器220並在第二次的時脈及資料同步動作完成後,調整鎖定信號Lock1為第六電壓值。時序控制器210則對應鎖定信號Lock1的電壓值的變更,調整雙向鎖定信號Bi-Lock為第三電壓值,並進入第三時間區間。
值得一提的,上述的第四電壓值、第五電壓值以及第六電壓值可以分別與第一電壓值、第二電壓值以及第三電壓值相同,或也可以部分相同或完全不相同,沒有特定的限制。第四電壓值、第五電壓值以及第六電壓值則均不相同。
此外,在第二時間區間中,時序控制器210所進行的差動輸出電壓、預先加強電路的設定參數的調整動作,可透過計數器211依據時脈信號CLK來執行。差動輸出電壓、預先加強電路的設定參數可區分為多組,並針對各組的設定參數進行編碼。計數器211可依據時脈信號CLK進行計數,並對應計數動作以獲得的計數值。以計數值等於A為範例,時序控制器210可提取編碼為A的設定參數以做為差動輸出電壓、預先加強電路的設定參數,並進行差動輸出電壓、預先加強電路的電氣參數的設定動作。當計數值等於A+1時,時序控制器210則可變更使用編碼為A+1的設定參數以做為差動輸出電壓、預先加強電路的設定參數。若在當計數值等於A+2時,時序控制器210偵測到開關S1被切斷,則時序控制器210可記錄A+2,並依據編碼為A+1的設定參數來設定並維持差動輸出電壓、預先加強電路的設定參數。
在本實施例中,以設定參數有128組為例,計數值可以具有至少7個位元。
相類似的,驅動器220的等化器的設定參數的調整,可透過計數器222依據時脈信號CLK來執行。計數器222的動作方式與計數器211的動作方式相類似,在此不多贅述。
接著,在第三時間區間中,時序控制器210可進行一般資料(顯示資料)的傳送動作,驅動器220則可依據差動信號對,來執行顯示器的驅動動作。
需特別一提的,在當驅動器220的數量為多個時,時序控制器210的雙向鎖定信號Bi-Lock的電壓調整動作,會再當所有的驅動器220的鎖定信號都完成電壓調整後才執行,以確保所有的驅動器220都可接收到正確的差動信號對。關於差動輸出電壓的輸出機制以及預先加強電路,可設置在放大器TX1中。而等化器則可以設置在放大器RX1中。差動輸出電壓的輸出機制、預先加強電路以及等化器的電路架構,都可以應用本領域具通常知識者所熟知的電路來實施,沒有特別的限制。而關於差動輸出電壓的設定參數,可用以設定差動輸出電壓的驅動電流大小;關於預先加強電路的設定參數,可用以設定預先加強電路在特定時間區間的輸出電流大小;關於等化器的設定參數,則可用以設定等化器進行信號補償的頻寬。
以下請參照圖3,圖3繪示本發明實施例的雙向鎖定信號的波形示意圖。在圖3中,雙向鎖定信號Bi-Lock可在不同時間區間被維持在不同的電壓值。其中,雙向鎖定信號Bi-Lock可在第一時間區間維持在第一電壓值LV1;在第二時間區間維持在第二電壓值LV2;並且在第三時間區間維持在第三電壓值LV3。在本實施方式中,第一電壓值LV1小於第二電壓值LV2,第二電壓值LV2小於第三電壓值LV3。在本發明其他實施例中,第一電壓值LV1、第二電壓值LV2以及第三電壓值LV3的電壓大小關係,並沒有特別的限制。
以下請參照圖4,圖4繪示本發明實施例的驅動信號的產生方式的流程圖。在圖4中,時序控制器410在步驟S411發送訓練碼至驅動器420,並使驅動器420依據訓練碼在步驟S421執行時脈及資料同步(CDR)訓練。在完成步驟S421時,驅動器420變更鎖定信號的電壓值。驅動器420並在步驟S422中進行雙向鎖定信號Bi-Lock的電壓值的判斷動作,並在當雙向鎖定信號Bi-Lock的電壓值等於第二電壓值LV2時,執行步驟S423。相對的,驅動器420在當步驟S422判斷Bi-Lock的電壓值未被調整為第二電壓值LV2時,執行步驟S430以判斷差動輸出電壓(VOD)的驅動能力是否以調至最大值,並將偵測結果傳送至時序控制器410。
在步驟S412中,時序控制器410發送測試圖樣至驅動器420,並執行計數動作。驅動器420並在步驟S423中接收測試圖樣,並依據測試圖樣執行計數動作。時序控制器410以及驅動器420的計數動作可以是同步的,並用以同步調整差動輸出電壓(VOD)、預先加強電路以及等化器的設定參數。時序控制器410並在步驟S413進行電流偵測,並透過電流偵測來檢測傳輸導線間的開關的導通或切斷狀態。驅動器420則在步驟S424中執行眼圖檢測動作,並依據眼圖檢測結果來控制開關的導通或切斷狀態。在本實施例中,當步驟S413所進行電流偵測的結果為邏輯高準位(H)時,重新執行步驟S412。相對的,當步驟S413所進行電流偵測的結果為邏輯低準位(L)時,則執行步驟S414。當步驟S424所執行眼圖檢測動作的眼圖檢測結果為邏輯低準位(L)時,重新執行步驟S423。相對的,當步驟S424所執行眼圖檢測動作的眼圖檢測結果為邏輯高準位(H)時,則執行步驟S425。而關於步驟S413以及步驟S424的執行細節,在後續的實施方式中將有詳細的說明。
在步驟S414中,時序控制器410可保留差動輸出電壓(VOD)以及預先加強電路的設定參數。而在步驟S425中,驅動器420則使開關先被切斷後再被導通,並維持等化器的設定參數。接著,在步驟S415中,時序控制器410等待針對所有的差動信號對所進行的電流偵測動作的電流偵測結果(CDC)皆為邏輯低準位(L)時,時序控制器410重新傳送訓練碼至驅動器420。驅動器420則在步驟S426中執行再一次的CDR訓練。驅動器420並在完成CDR訓練後,調整鎖定信號的電壓值。而時序控制器410則可在所有的鎖定信號的電壓值完成調整後,進行雙向鎖定信號Bi-Lock的電壓值的調整(調整為第三電壓值LV3)。在步驟S427中,驅動器420判斷雙向鎖定信號Bi-Lock的電壓值是否為第三電壓值LV3,若判斷結果為否則繼續執行步驟S426,相對的,若判斷結果為是,則執行步驟S428。
接著,在步驟S416中,時序控制器410進行設定參數以及顯示資料的傳輸動作,在步驟S428中,則依據設定參數進行差動輸出電壓、預先加強電路以及等化器的設定動作,並在步驟S429執行一般的顯示資料的傳輸及驅動動作。
請參照圖5,圖5繪示本發明實施例的驅動裝置的動作流程圖。在開啟電源的第一時間區間T1,雙向鎖定信號Bi-Lock被時序控制器Tcon設定為第一電壓值LV1。與時序產生器Tcon相耦接的驅動器SD1以及SD2則分別設定所產生的鎖定信號Lock1以及Lock2為第四電壓值LV4,其中第一電壓值LV1與第四電壓值LV4可以相等或不相等。在此同時,分別對應驅動器SD1以及SD2的開關S1以及S2均為被導通的狀態。
在第一時間區間中,時序控制器Tcon傳送訓練碼(步驟S50、S51)至驅動器SD1以及SD2,驅動器SD1以及SD2分別依據所接收的訓練碼,執行第一次的時脈及資料同步動作。驅動器SD1以及SD2並在分別執行的時脈及資料同步動作完成後,調整鎖定信號Lock1以及Lock2為第五電壓值LV5。在本實施例中,驅動器SD1相對於驅動器SD2較早完成時脈及資料同步動作,因此鎖定信號Lock1轉態至第五電壓值LV5的時間點,早於鎖定信號Lock2轉態至第五電壓值LV5的時間點。
當所有的鎖定信號Lock1、Lock2皆轉態至第五電壓值LV5時,時序控制器Tcon對應調整雙向鎖定信號Bi-Lock至第二電壓值LV2,並進入第二時間週期T2,其中第二電壓值LV2與第五電壓值LV5可以相等或不相等。
在第二時間週期T2中,驅動裝置執行自動校正動作。在此時,時序控制器Tcon以及驅動器SD1、SD2依據計數動作,來依序調整差動輸出電壓、預先加強電路以及等化器的設定參數。隨著設定參數的動態調整動作,驅動器SD1、SD2針對所接收到的差動信號對執行眼圖檢測動作,時序控制器Tcon1則透過電流偵測動作來偵測開關S1、S2的導通及切斷狀態。在本實施例中,驅動器SD1在當設定參數由設定值1調整為設定值10時,眼圖檢測結果為通過,並對應切斷開關S1。在此同時,時序控制器Tcon偵測出開關S1被切斷,並進入等待重送訓練碼的步驟S52。在另一方面,開關S1在被切斷時,驅動器SD1與時序控制器Tcon的時脈及資料同步(CDR)會發生失鎖的現象,開關S1並瞬間恢復為被導通的狀態。而在另一方面,驅動器SD2在當設定參數由設定值1調整為設定值20時,眼圖檢測結果為通過,並對應切斷開關S2。在此同時,時序控制器Tcon偵測出開關S2被切斷,並進入等待重送訓練碼的步驟S53。在另一方面,開關S2在被切斷時,驅動器SD2與時序控制器Tcon的時脈及資料同步(CDR)會發生失鎖的現象,開關S2並瞬間恢復為被導通的狀態。
在當時序控制器Tcon偵測出所有的開關S1、S2皆被切斷並重新導通後,時序控制器Tcon重新傳送訓練碼至驅動器SD1、SD2(步驟S54、S55),並使驅動器SD1、SD2進行第二次的時脈及資料同步動作。驅動器SD1、SD2並在第二次的時脈及資料同步動作完成後,分別調整鎖定信號Lock1以及Lock2至第六電壓值LV6,而時序控制器Tcon則在當所有的鎖定信號Lock1以及Lock2皆被調整至第六電壓值LV6時,調整雙向鎖定信號Bi-Lock至第三電壓值LV3,並進入第三時間區間T3。其中,第三電壓值LV3與第六電壓值LV6可以相同或不相同。
在第三時間區間T3,驅動裝置執行畫面顯示動作。時序控制器Tcon傳送為差動信號對的一般資料(顯示資料)至驅動器SD1、SD2,並使驅動器SD1、SD2以依據所接收的顯示資料來驅動顯示器。
以下請參照圖6,圖6繪示本發明實施例的電流偵測電路的實施方式的示意圖。電流偵測電路600包括緩衝器BUF1、BUF2、比較電路610、620以及邏輯運算電路630。緩衝器BUF1耦接開關S1以及電阻R1。緩衝器BUF1依據控制信號V以提供第一偏壓至開關S1以及電阻R1。在本實施方式中,第一偏壓可以為電源電壓VDD。緩衝器BUF2依據反向控制信號V *以提供第二偏壓至開關S1以及電阻R1。在本實施方式中,第二偏壓可以為參考接地端GND上的接地電壓。比較電路610則透過偵測電阻RSEN1以耦接至開關S1以及電阻R1。比較電路610依據比較偵測電阻RSEN1兩端的電壓差以產生比較結果CR1。比較電路620透過偵測電阻RSEN2以耦接至開關S1以及電阻R1。比較電路620依據比較偵測電阻RSEN2兩端的電壓差以產生比較結果CR2。邏輯運算電路630針對比較結果CR1以及比較結果CR2進行邏輯運算以產生判斷結果Vx,其中判斷結果Vx為邏輯高準位或邏輯低準位,並用以指示開關S1的導通切斷狀態。
在本實施方式中,緩衝器BUF1包括電晶體M1以及M2。電晶體M1的第一端透過偵測電阻RSEN1以接收至電源電壓VDD,電晶體M1的第二端耦接至開關S1的一端,電晶體M1的控制端接收控制信號V。電晶體M2的第一端耦接至電晶體M1的第二端,電晶體M2的第二端耦接至參考接地端GND,電晶體M2的控制端接收控制信號V。緩衝器BUF2則包括電晶體M3以及M4。電晶體M3的第一端透過偵測電阻RSEN2以接收至電源電壓VDD,電晶體M3的第二端耦接至電阻R1的一端,電晶體M3的控制端接收反向控制信號V *。電晶體M4的第一端耦接至電晶體M3的第二端,電晶體M4的第二端耦接至參考接地端GND,電晶體M4的控制端接收反向控制信號V *
比較電路610包括運算放大器OP1以及電阻R2~R5。電阻R2的第一端耦接至感測電阻RSEN1接收電源電壓VDD的端點,電阻R2的第二端耦接至運算放大器OP1的正輸入端。電阻R3的一端耦接至運算放大器OP1的正輸入端,另一端接收參考電壓Vref。電阻R4串接在偵測電阻RSEN1的第二端與運算放大器OP1的負輸入端間。電阻R5串接在運算放大器OP1的輸出端以及運算放大器OP1的負輸入端間,運算放大器OP1的輸出端產生比較結果CR1。
另外,比較電路620包括運算放大器OP2以及電阻R6~R9。電阻R6的第一端耦接至感測電阻RSEN2接收電源電壓VDD的端點,電阻R6的第二端耦接至運算放大器OP2的正輸入端。電阻R7的一端耦接至運算放大器OP2的正輸入端,另一端接收參考電壓Vref。電阻R8串接在偵測電阻RSEN2的第二端與運算放大器OP2的負輸入端間。電阻R9串接在運算放大器OP2的輸出端以及運算放大器OP2的負輸入端間,運算放大器OP2的輸出端產生比較結果CR2。
關於操作方面,在執行電流偵測動作時,緩衝器BUF1接收控制信號V,並使電晶體M1導通(電晶體M2被斷開)。緩衝器BUF1並依據電源電壓VDD以提供一偏壓以施加在開關S1的一端。在此同時,緩衝器BUF2接收反向控制信號V *,並使電晶體M3導通(電晶體M4被斷開)。緩衝器BUF2則依據參考接地端GND上的接地電壓以提供另一偏壓至開關S1的另一端。當開關S1為被導通的狀態時,電晶體M1、開關S1、電阻R1以及電晶體M4間可形成一電流路徑。如此一來,感測電阻RSEN1的兩端間可產生一電壓差。運算放大器OP1則可依據比較感測電阻RSEN1的兩端間的電壓差,來產生為邏輯高準位的比較結果CR1。相對的,當開關S1被切斷時,感測電阻RSEN1的兩端間的電壓差實質上等於0,運算放大器OP1對應產生為邏輯低準位的比較結果CR1。
相對於比較電路610,基於緩衝器BUF2的動作與緩衝器BUF1的動作互補的條件下,在當開關S1被導通時,比較電路620所產生的比較結果CR2可與比較電路610所產生的比較結果CR1反向。而在開關S1被切斷時,比較電路620所產生的比較結果CR2可與比較電路610所產生的比較結果CR1同向。因此,透過邏輯運算電路630中的互斥或閘XOR,在當開關S1為導通狀態時,邏輯運算電路630可產生為邏輯高準位的判斷結果Vx,相對的,在當開關S1為切斷狀態時,邏輯運算電路630可產生為邏輯低準位的判斷結果Vx。
請參照圖7,圖7繪示本發明實施例的眼圖檢測電路的實施方式的示意圖。眼圖檢測電路700包括等化器710、延遲器740、數位類比轉換器(digital to analog converter,DAC)750、比較器CMP1、CMP2、邏輯運算電路720以及計數器730。等化器710連接一電阻R71,並用以在初始狀態下,使第一差動信號VP以及第二差動信號VN進行等化動作,並使第一差動信號VP以及第二差動信號VN的電壓值在初始狀態下實質上相同。
在執行差動信號對的眼圖檢測動作時,第一差動信號VP以及第二差動信號VN間的電壓差依據差動信號對被拉大,在此時,延遲器740依據時脈信號CLK以在多個時間點t1、t2、…、tn以導通開關SW2、SW3,並在時間點t1、t2、…、tn傳送具有不同電壓值的第一差動信號VP以及第二差動信號VN傳送至比較器CMP1以及CMP2。附帶一提的,在第一差動信號VP以及第二差動信號VN的二傳輸導線間,串接一電容C1。
比較電路CMP1並接收電壓V3、V4,並透過使電壓V3、V4相減以產生第一臨界電壓。比較電路CMP2則接收電壓V1、V2,並透過使電壓V1、V2相減以產生第二臨界電壓。比較電路CMP1計算第一差動信號VP以及第二差動信號VN的電壓差,並依據比較第一差動信號VP以及第二差動信號VN的電壓差以及第一臨界電壓來產生比較結果CR71。比較電路CMP1則計算第一差動信號VP以及第二差動信號VN的電壓差,並依據比較第一差動信號VP以及第二差動信號VN的電壓差以及第二臨界電壓來產生比較結果CR72。邏輯運算電路720為一反互斥或閘XNOR,反互斥或閘XNOR針對比較結果CR71、CR72進行運算,並產生眼圖檢測結果Vout。在本實施方式中,反互斥或閘XNOR的輸出可透過計數器730以依據時脈信號CLK來產生眼圖檢測結果Vout。
細節上來說明,當第一差動信號VP以及第二差動信號VN的電壓差大於第一臨界電壓(電壓V3-V4)時,表示差動信號對的眼圖的眼高足夠高,比較電路CMP1並對應產生為邏輯高準位的比較結果CR71。當第一差動信號VP以及第二差動信號VN的電壓差大於第二臨界電壓(電壓V1-V2)時,表示差動信號對的眼圖的眼高足夠低,比較電路CMP2並對應產生為邏輯高準位的比較結果CR72。其中電壓V4 > 電壓V3 > 電壓V2 > 電壓V1。
附帶一提的,電壓V1~V4可透過DAC 750來產生。其中,DAC 750可依據數位碼來產生電壓V1~V4。數位碼可預先設定在驅動裝置中,或也可以由外部進行輸入。當要針對電壓V1~V4的電壓值進行調整時,可透過外部輸入的方式來變更數位碼。
以下請參照圖8,圖8繪示本發明實施例的驅動信號產生方法的流程圖。步驟S810提供具有預先加強電路並用以提供差動輸出電壓的時序控制器,其中時序控制器接收雙向鎖定信號;步驟S820提供具有等化器的至少一驅動器,並透過第一資料線以及第二資料線以由時序控制器接收差動信號對;步驟S830提供至少一開關及至少一電阻以串接在第一資料線與第二資料線間;步驟S840依據雙向鎖定信號,在第一時間區間執行差動信號對的第一時脈及資料同步動作;步驟S850依據雙向鎖定信號,在第二時間區間依據差動信號的眼圖檢測結果以及至少一開關的導通或切斷狀態,以設定差動輸出電壓、預先加強電路以及等化器的設定參數,並執行差動信號對的第二時脈及資料同步動作;以及,步驟S860依據雙向鎖定信號,在第三時間區間依據差動信號對以驅動顯示器。其中,至少一開關依據差動信號對的眼圖檢測結果以導通或切斷。關於上述步驟的實施細節,在前述的多個實施例及實施方式都有詳細的說明,在此恕不多贅述。
綜上所述,本發明透過在傳輸差動信號對的資料線上設置開關,以作為時序控制器以及驅動器間的溝通介面。驅動器並藉由眼圖檢查機制,來進行等化器的設定參數的設定動作,時序控制器則同步依據電流偵測機制,來檢查開關的導通或切斷狀態,並藉以設定差動輸出電壓以及預先加強電路的設定參數。如此一來,差動輸出電壓、預先加強電路以及等化器的設定參數的設定可以自動化的完成,時序控制器以及驅動器間的差動信號的傳輸的效率可以有效的被提升。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200:驅動裝置 210、410、Tcon:時序控制器 121~12N、220、420、SD1、SD2:驅動器 211:計數器 212、600:電流偵測電路 213:鎖相迴路 221、700:眼圖偵測電路 222:計數器 223:時脈及資料同步電路 610、620:比較電路 630:邏輯運算電路 710:等化器 720:邏輯運算電路 730:計數器 740:延遲器 750:數位類比轉換器 DT1~DTN:差動信號對 S1:開關 R1~R9:電阻 TL1、TL2:資料線 RT1、RT2:寄生電阻 TX1、RX1:放大器 Bi-Lock:雙向鎖定信號 Lock1~LockN:鎖定信號 S411~S429、S50~S55、S810~S860:步驟 T1~T3:時間區間 LV1~LV5:電壓值 BUF1、BUF2:緩衝器 V:控制信號 V*:反向控制信號 RSEN1、RSEN2:偵測電阻 CR1、CR2、CR71、CR72:比較結果 Vx:判斷結果 M1~M4:電晶體 GND:參考接地端 VDD:電源電壓 OP1、OP2:運算放大器 XOR:互斥或閘 CMP1、CMP2:比較器 VP:第一差動信號 VN:第二差動信號 CLK:時脈信號 t1、t2、…、tn:時間點 C1:電容 V1~V4:電壓 XNOR:反互斥或閘 Vout:眼圖檢測結果
圖1繪示本發明一實施例的驅動裝置的示意圖。 圖2繪示本發明一實施例的驅動裝置電路架構方塊圖。 圖3繪示本發明實施例的雙向鎖定信號的波形示意圖。 圖4繪示本發明實施例的驅動信號的產生方式的流程圖。 圖5繪示本發明實施例的驅動裝置的動作流程圖。 圖6繪示本發明實施例的電流偵測電路的實施方式的示意圖。 圖7繪示本發明實施例的眼圖檢測電路的實施方式的示意圖。 圖8繪示本發明實施例的驅動信號產生方法的流程圖。
200:驅動裝置
210:時序控制器
220:驅動器
211:計數器
212:電流偵測電路
213:鎖相迴路
221:眼圖偵測電路
222:計數器
223:時脈及資料同步電路
S1:開關
R1:電阻
TL1、TL2:資料線
RT1、RT2:寄生電阻
TX1、RX1:放大器
CLK:時脈信號

Claims (20)

  1. 一種驅動裝置,適用於一顯示器,包括: 一時序控制器,提供一差動輸出電壓並具有一預先加強電路,該時序控制器產生一雙向鎖定信號; 至少一驅動器,具有一等化器,透過一第一資料線以及一第二資料線以耦接該時序控制器並接收一差動信號對,該至少一驅動器產生至少一鎖定信號; 至少一開關,耦接在該第一資料線與該第二資料線間,該至少一開關依據該差動信號對的一眼圖檢測結果以導通或切斷;以及 至少一電阻,與該至少一開關串接在該第一資料線與該第二資料線間, 其中依據該雙向鎖定信號,該時序控制器以及該至少一驅動器用以: 在一第一時間區間執行該差動信號對的一第一時脈及資料同步動作; 在一第二時間區間依據該差動信號對的該眼圖檢測結果以及該至少一開關的導通或切斷狀態,以設定該差動輸出電壓、該預先加強電路以及該等化器的設定參數,並執行該差動信號對的一第二時脈及資料同步動作;以及 在一第三時間區間依據該差動信號對以驅動該顯示器。
  2. 如申請專利範圍第1項所述的驅動裝置,其中該時序控制器依據該至少一鎖定信號以產生該雙向鎖定信號,該雙向鎖定信號在該第一時間區間維持在一第一電壓值,該雙向鎖定信號在該第二時間區間維持在一第二電壓值,該雙向鎖定信號在該第三時間區間維持在一第三電壓值,該第一電壓值、該第二電壓值與該第三電壓值不相同。
  3. 如申請專利範圍第2項所述的驅動裝置,其中該時序控制器在該第一時間區間傳送一訓練碼至該至少一驅動器,該至少一驅動器依據該訓練碼以執行該第一時脈及資料同步動作,該至少一驅動器並在該第一時脈及資料同步動作完成後使該至少一鎖定信號由一第四電壓值調整至一第五電壓值。
  4. 如申請專利範圍第3項所述的驅動裝置,其中該時序控制器在該至少一鎖定信號變更為該第五電壓值時調整該雙向鎖定信號為該第二電壓值。
  5. 如申請專利範圍第3項所述的驅動裝置,其中在該第二時間區間,該至少一驅動器調整該等化器的設定參數並針對該差動信號執行一眼圖檢測動作以產生該眼圖檢測結果,該至少一驅動器並依據該眼圖檢測結果以切斷該至少一開關且設定該等化器的設定參數。
  6. 如申請專利範圍第5項所述的驅動裝置,其中在該第二時間區間,該時序控制器調整該差動輸出電壓以及該預先加強電路的設定參數,並依據偵測該至少一開關的導通切斷狀態以設定差動輸出電壓以及該預先加強電路的設定參數。
  7. 如申請專利範圍第6項所述的驅動裝置,其中該時序控制器以及該至少一驅動器在該至少一開關重新導通後,執行該第二時脈及資料同步動作。
  8. 如申請專利範圍第7項所述的驅動裝置,其中該至少一驅動器在該第二時脈及資料同步動作完成後,使該至少一鎖定信號由該第二電壓值調整為該第三電壓值。
  9. 如申請專利範圍第8項所述的驅動裝置,其中該時序控制器在該至少一鎖定信號調整為埃第三電壓值時,使該雙向鎖定信號由該第五電壓值調整為一第六電壓值。
  10. 如申請專利範圍第1項所述的驅動裝置,其中該時序控制器包括: 一電流偵測電路,依據偵測該至少一電阻上的電流以判斷該至少一開關的導通切斷狀態。
  11. 如申請專利範圍第10項所述的驅動裝置,其中該電流偵測電路包括: 一第一緩衝器,耦接該至少一開關以及該至少一電阻,用以依據一控制信號以提供一第一偏壓至該至少一開關以及該至少一電阻; 一第二緩衝器,耦接該至少一開關以及該至少一電阻,用以依據一反向控制信號以提供一第二偏壓至該至少一開關以及該至少一電阻; 一第一比較電路,透過一第一偵測電阻以耦接至該至少一開關以及該至少一電阻,依據比較該第一偵測電阻兩端的電壓差以產生一第一比較結果; 一第二比較電路,透過一第二偵測電阻以耦接至該至少一開關以及該至少一電阻,依據比較該第二偵測電阻兩端的電壓差以產生一第二比較結果;以及 一邏輯運算電路,針對該第一比較結果以及該第二比較結果進行邏輯運算以產生一判斷結果,其中該判斷結果用以指示該至少一開關的導通切斷狀態。
  12. 如申請專利範圍第11項所述的驅動裝置,其中該第一緩衝器包括: 一第一電晶體,第一端耦接該第一偵測電阻,該第一電晶體的第二端耦接至該至少一開關,該第一電晶體的控制端接收該控制信號;以及 一第二電晶體,第一端耦接該第一電晶體的第二端,該第二電晶體的第二端耦接至一參考接地端,該第二電晶體的控制端接收該控制信號。
  13. 如申請專利範圍第12項所述的驅動裝置,其中該第二緩衝器包括: 一第三電晶體,第一端耦接該第二偵測電阻,該第三電晶體的第二端耦接至該至少一電阻,該第一電晶體的控制端接收該反向控制信號;以及 一第四電晶體,第一端耦接該第三電晶體的第二端,該第四電晶體的第二端耦接至該參考接地端,該第四電晶體的控制端接收該反向控制信號。
  14. 如申請專利範圍第13項所述的驅動裝置,其中該第一比較電路包括: 一第一運算放大器; 一第一電阻,串接在該第一偵測電阻的第一端與該第一運算放大器的正輸入端間; 一第二電阻,一端耦接至該第一運算放大器的正輸入端,另一端接收一參考電壓; 一第三電阻,串接在該第一偵測電阻的第二端與該第一運算放大器的負輸入端間;以及 一第四電阻,串接在該第一運算放大器的輸出端以及該第一運算放大器的負輸入端間。
  15. 如申請專利範圍第14項所述的驅動裝置,其中該第二比較電路包括: 一第二運算放大器; 一第五電阻,串接在該第二偵測電阻的第一端與該第二運算放大器的正輸入端間; 一第六電阻,一端耦接至該第二運算放大器的正輸入端,另一端接收該參考電壓; 一第七電阻,串接在該第二偵測電阻的第二端與該第二運算放大器的負輸入端間;以及 一第八電阻,串接在該第二運算放大器的輸出端以及該第二運算放大器的負輸入端間。
  16. 如申請專利範圍第1項所述的驅動裝置,其中該至少一驅動器包括: 一眼圖檢測電路,用以針對該差動信號對進行一眼圖檢測動作以產生該眼圖檢測結果。
  17. 如申請專利範圍第1項所述的驅動裝置,其中該眼圖檢測電路包括: 一第一比較器,接收對應多個時間點的多個第一差動信號以及多個第二差動信號,使各該第一差動信號與各該第二差動信號的電壓差與一第一臨界電壓進行比較以產生一第一比較結果; 一第二比較器,接收對應該些時間點的該些第一差動信號以及該些第二差動信號,使各該第一差動信號與各該第二差動信號的電壓差與一第二臨界電壓進行比較以產生一第二比較結果;以及 一邏輯運算電路,針對該第一比較結果與該第二比較結果進行邏輯運算以產生該眼圖檢測結果。
  18. 如申請專利範圍第1項所述的驅動裝置,其中該時序控制器以及該至少一驅動器分別包括一第一計數器以及一第二計數器,其中該第一計數器以及該第二計數器同步進行計數動作,藉以產生該差動輸出電壓、該預先加強電路以及該等化器的設定參數。
  19. 一種驅動信號產生方法,包括: 提供具有一預先加強電路並用以提供一差動輸出電壓的一時序控制器,其中該時序控制器產生一雙向鎖定信號; 提供具有一等化器的至少一驅動器,並透過一第一資料線以及一第二資料線以由該時序控制器接收一差動信號對,並產生至少一鎖定信號; 提供至少一開關及至少一電阻以串接在該第一資料線與該第二資料線間; 依據該雙向鎖定信號,在一第一時間區間執行該差動信號對的一第一時脈及資料同步動作; 依據該雙向鎖定信號,在一第二時間區間依據該差動信號對的一眼圖檢測結果以及該至少一開關的導通或切斷狀態,以設定該差動輸出電壓、該預先加強電路以及該等化器的設定參數,並執行該差動信號對的一第二時脈及資料同步動作;以及 依據該雙向鎖定信號,在一第三時間區間依據該差動信號對以驅動該顯示器, 其中,該至少一開關依據該差動信號對的該眼圖檢測結果以導通或切斷。
  20. 如申請專利範圍第19項所述的驅動信號產生方法,更包括: 提供該時序控制器以依據該至少一鎖定信號以產生該雙向鎖定信號, 其中該雙向鎖定信號在該第一時間區間維持在一第一電壓值,該雙向鎖定信號在該第二時間區間維持在一第二電壓值,該雙向鎖定信號在該第三時間區間維持在一第三電壓值,該第一電壓值、該第二電壓值與該第三電壓值不相同。
TW108102276A 2019-01-21 2019-01-21 驅動裝置以及其驅動信號產生方法 TWI694718B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW108102276A TWI694718B (zh) 2019-01-21 2019-01-21 驅動裝置以及其驅動信號產生方法
CN201910751141.XA CN110459158B (zh) 2019-01-21 2019-08-14 驱动装置以及其驱动信号产生方法
US16/542,331 US10714051B1 (en) 2019-01-21 2019-08-16 Driving apparatus and driving signal generating method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108102276A TWI694718B (zh) 2019-01-21 2019-01-21 驅動裝置以及其驅動信號產生方法

Publications (2)

Publication Number Publication Date
TWI694718B true TWI694718B (zh) 2020-05-21
TW202029726A TW202029726A (zh) 2020-08-01

Family

ID=68486665

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108102276A TWI694718B (zh) 2019-01-21 2019-01-21 驅動裝置以及其驅動信號產生方法

Country Status (3)

Country Link
US (1) US10714051B1 (zh)
CN (1) CN110459158B (zh)
TW (1) TWI694718B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11069282B2 (en) 2019-08-15 2021-07-20 Samsung Display Co., Ltd. Correlated double sampling pixel sensing front end
US11087656B2 (en) 2019-08-15 2021-08-10 Samsung Display Co., Ltd. Fully differential front end for sensing
US11250780B2 (en) 2019-08-15 2022-02-15 Samsung Display Co., Ltd. Estimation of pixel compensation coefficients by adaptation
US11081064B1 (en) 2020-01-13 2021-08-03 Samsung Display Co., Ltd. Reference signal generation by reusing the driver circuit
US11257416B2 (en) * 2020-02-14 2022-02-22 Samsung Display Co., Ltd. Voltage mode pre-emphasis with floating phase
US11719738B2 (en) 2020-10-15 2023-08-08 Samsung Display Co., Ltd. Two-domain two-stage sensing front-end circuits and systems
KR20220087752A (ko) * 2020-12-18 2022-06-27 주식회사 엘엑스세미콘 데이터 구동 회로 및 그의 클럭 복원 방법과 디스플레이 장치
CN113866597B (zh) * 2021-09-17 2024-01-12 苏州浪潮智能科技有限公司 一种差分信号单端误触发检测判断系统及方法
KR20230152418A (ko) * 2022-04-27 2023-11-03 엘지전자 주식회사 영상표시장치
TWI813323B (zh) * 2022-06-07 2023-08-21 友達光電股份有限公司 顯示裝置及訊號品質調整方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201316311A (zh) * 2011-10-06 2013-04-16 Himax Tech Ltd 顯示器及其操作方法
CN105741760A (zh) * 2014-12-29 2016-07-06 乐金显示有限公司 有机发光二极管显示装置及其驱动方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI250484B (en) * 2004-06-18 2006-03-01 Univ Nat Sun Yat Sen Low voltage differential signal clock data recovery device and method thereof
CN100479295C (zh) 2004-06-22 2009-04-15 中兴通讯股份有限公司 并联不间断电源同步切换控制方法及装置
CN100524449C (zh) * 2006-05-11 2009-08-05 联华电子股份有限公司 数据恢复装置与方法
US9711041B2 (en) * 2012-03-16 2017-07-18 Qualcomm Incorporated N-phase polarity data transfer
JP2012044394A (ja) * 2010-08-18 2012-03-01 Sony Corp 信号伝送装置、及び伝送制御方法
CN104575411B (zh) * 2013-10-22 2017-07-14 瀚宇彩晶股份有限公司 液晶显示器及其双向移位暂存装置
US9536495B2 (en) 2014-01-31 2017-01-03 Samsung Display Co., Ltd. System for relayed data transmission in a high-speed serial link
US9583070B2 (en) 2015-03-26 2017-02-28 Himax Technologies Limited Signal transmitting and receiving system and associated timing controller of display
JP6842053B2 (ja) * 2016-02-25 2021-03-17 セイコーエプソン株式会社 表示装置及び電子機器
KR102637501B1 (ko) * 2016-12-22 2024-02-15 엘지디스플레이 주식회사 표시 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201316311A (zh) * 2011-10-06 2013-04-16 Himax Tech Ltd 顯示器及其操作方法
CN105741760A (zh) * 2014-12-29 2016-07-06 乐金显示有限公司 有机发光二极管显示装置及其驱动方法

Also Published As

Publication number Publication date
TW202029726A (zh) 2020-08-01
CN110459158A (zh) 2019-11-15
US20200234675A1 (en) 2020-07-23
US10714051B1 (en) 2020-07-14
CN110459158B (zh) 2022-09-06

Similar Documents

Publication Publication Date Title
TWI694718B (zh) 驅動裝置以及其驅動信號產生方法
US8284848B2 (en) Differential data transferring system and method using three level voltages
JP5049982B2 (ja) Ac結合インターフェイス回路
CN103106861A (zh) 在显示装置中传输数据的方法
KR20170044969A (ko) 수신기의 동작 방법, 소스 드라이버 및 이를 포함하는 디스플레이 구동 회로
US8681882B2 (en) Data transmitting circuit and data communication apparatus
JP2011048378A (ja) 平板ディスプレイ装置
JP2003316338A (ja) デジタルデータ送受信回路を備える平板ディスプレイ装置(flatpaneldisplayhavingtransmittingandreceivingcircuitfordigitalinterface)
KR20090024444A (ko) 리시버 회로
CN109426645B (zh) 发送电路、集成电路装置以及电子设备
US11164493B2 (en) Data processing device, data driving device, and system for driving display device
KR20100077751A (ko) 차동전압구동방식의 송신부 및 차동전류구동방식과 차동전압구동방식을 선택적으로 적용할 수 있는 송신부와 수신부 및 인터페이스 시스템
US10593288B2 (en) Apparatus of transmitting and receiving signal, source driver of receiving status information signal, and display device having the source driver
JP5632390B2 (ja) Cogアプリケーションのためのインターフェースシステム
KR20040073300A (ko) 서로 상보인 두 개의 클럭 신호를 이용하여 통신을 행하는통신 장치
TWI573113B (zh) 驅動裝置
US10445284B2 (en) Display apparatus, signal transmitter, and data transmitting method for display apparatus
KR100640783B1 (ko) 노이즈를 줄일 수 있는 데이터 출력 드라이버
KR100693303B1 (ko) 레벨 변동이 가능한 슈미트 트리거
KR20080058631A (ko) 차동 전류 구동 방식의 데이터 전송 시스템
JP2024046994A (ja) 表示装置及びソースドライバ
WO2003013085A1 (fr) Dispositif a semi-conducteurs et systeme de transfert de donnees
US10015026B2 (en) Transmitter and communication system
KR20240059182A (ko) 테스트 동작을 수행하는 인터페이스
TW202301010A (zh) 高速驅動顯示裝置及其驅動方法