TWI536353B - Liquid crystal display device and driving method thereof - Google Patents

Liquid crystal display device and driving method thereof Download PDF

Info

Publication number
TWI536353B
TWI536353B TW101147236A TW101147236A TWI536353B TW I536353 B TWI536353 B TW I536353B TW 101147236 A TW101147236 A TW 101147236A TW 101147236 A TW101147236 A TW 101147236A TW I536353 B TWI536353 B TW I536353B
Authority
TW
Taiwan
Prior art keywords
potential
signal line
scanning signal
gate
node
Prior art date
Application number
TW101147236A
Other languages
English (en)
Other versions
TW201331923A (zh
Inventor
Akihisa Iwamoto
Hideki Morii
Takayuki Mizunaga
Kazuya Nakaminami
Satoshi Horiuchi
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW201331923A publication Critical patent/TW201331923A/zh
Application granted granted Critical
Publication of TWI536353B publication Critical patent/TWI536353B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

液晶顯示裝置及其驅動方法
本發明係關於液晶顯示裝置及其驅動方法,尤其關於採用具有將氧化物半導體(IGZO,indium gallium zinc oxide,銦鎵鋅氧化物)用於半導體層之薄膜電晶體之單片閘極驅動器之情形時較好之液晶顯示裝置及驅動方法。
一般而言,主動矩陣型液晶顯示裝置係具備包含夾持液晶層之2片基板之液晶面板,且該2片基板中一基板係格子狀地配置有複數條閘極匯流排線(掃描訊號線)、與複數條源極匯流排線(影像訊號線),且設置有分別對應該等複數條閘極匯流排線與複數條源極匯流排線之交叉點而配置成矩陣狀之複數個像素形成部。各像素形成部包含:薄膜電晶體(TFT,Thin Film Transistor),其係於通過對應之交叉點之閘極匯流排線連接有閘極端子,且於通過該交叉點之源極匯流排線連接有源極端子之開關元件;及用以保持像素值之像素電容。又,上述2片基板中另一基板設置有共通電極,即共通化設置於上述複數個像素形成部之對向電極之情形亦存在。主動矩陣型之液晶顯示裝置進而設置有驅動上述複數條閘極匯流排線之閘極驅動器(掃描訊號線驅動電路)、與驅動上述複數條源極匯流排線之源極驅動器(影像訊號線驅動電路)。
雖然表示像素值之影像訊號係藉由源極匯流排線而傳遞,但各源極匯流排線係無法同時傳遞表示複數列像素值 之影像訊號。因此,影像訊號係每1列逐次向配置成上述矩陣狀之像素形成部內之像素電容進行寫入。因此,為在每特定期間依序選擇複數條閘極匯流排線,閘極驅動器係藉由包含複數段之位移暫存器而構成。
於此種液晶顯示裝置中,即使由使用者關閉電源,顯示亦不會立即清除,從而留有如殘像般之圖像。其原因為:若關閉裝置之電源,則已保持於像素電容之電荷之放電路徑被切斷,故殘留之電荷蓄積於像素形成部內。又,若以於像素形成部內蓄積有殘留電荷之狀態開啟裝置之電源,則基於該殘留電荷使雜質偏移而造成之閃爍等會致使顯示等級下降。因此,在關閉電源時,例如藉由使所有閘極匯流排線成選擇狀態(開啟狀態),且將黑電壓施加至源極匯流排線,而進行面板上之電荷放電。
又,關於液晶顯示裝置,近年來推進了閘極驅動器之單片化。先前,閘極驅動器於構成液晶面板之基板之周邊部作為IC(Integrated Circuit,積體電路)晶片而搭載之情形較多,但近年來,直接於基板上形成閘極驅動器之情形逐漸變多。此種閘極驅動器被稱為「單片閘極驅動器」等。又,具備單片閘極驅動器之面板被稱為「閘極驅動器單片面板」等。
於閘極驅動器單片面板中,關於面板上之電荷之放電係不能採用上述技術。因此,國際公開2011/055584號手冊揭示有如下所述之液晶顯示裝置之發明。在構成閘極驅動器內之位移暫存器之雙穩定電路上,設置有TFT,其具 有:連接於閘極匯流排線之汲極端子、連接於傳達基準電位之基準電位配線之源極端子、及賦予使位移暫存器產生動作之時脈訊號之閘極端子。於此種構成中,若切斷來自外部之電源之供給,則將時脈訊號置於高位準,且使上述TFT成開啟狀態,並且將基準電位之位準由閘極關閉電位提高至閘極開啟電位。藉此,各閘極匯流排線之電位被提高至閘極開啟電位,從而使所有像素形成部內之殘留電荷放電。又,於國際公開2010/050262號手冊中,作為閘極驅動器單片面板相關之發明,揭示有防止TFT之洩漏所引起之誤動作之技術。
[先前技術文獻] [專利文獻]
[專利文獻1]國際公開2011/055584號手冊
[專利文獻2]國際公開2010/050262號手冊
然而,近年,IGZO-TFT液晶面板(薄膜電晶體之半導體層使用了氧化物半導體之一種即IGZO(氧化銦鎵鋅)之液晶面板)之開發有所進展。於IGZO-TFT液晶面板中,單片化之閘極驅動器之開發亦有所進展。再者,下文中,將設置於IGZO-TFT液晶面板之單片閘極驅動器稱為「IGZO-GDM」。由於a-SiTFT之關閉特性不佳,故在a-SiTFT液晶面板中,像素形成部以外之部分之浮動電壓係以數秒來放電。因此,a-SiTFT液晶面板中,像素形成部以外之部分 之浮動電荷並未特別成問題。然而,IGZO-TFT係除開啟特性外,關閉特性亦較為優秀。特別在通往閘極之偏移電壓為0 V(即無偏移電壓)時之關閉特性較a-SiTFT明顯優秀,因此與TFT連接之節點之浮動電荷於閘極關閉時未經由該TFT放電。其結果致使電路內長時間殘留有電荷。根據某試算,在採用下述圖10所示般構成之IGZO-GDM中,netA上之浮動電荷放電所需時間變為數個小時(數千秒~數萬秒)。又,根據IGZO-GDM之BT(Bias Temperature,偏壓溫度)壓力試驗,IGZO-TFT之臨限值位移之大小在1小時內變為數V。由此,於IGZO-GDM中,殘留電荷之存在係把握IGZO-TFT之臨限值位移之主要原因。如上所述,若IGZO-GDM之位移暫存器於中途停止位移動作,則有僅在某1段中產生TFT之臨限值位移之虞。其結果會致使位移暫存器無法正常動作,且無法向畫面顯示圖像。
又,於閘極驅動器為IC晶片之情形時,面板內之TFT僅係像素形成部內之TFT。因此,於電源關閉時,足夠使像素形成部內之電荷及閘極匯流排線上之電荷放電。然而,在單片閘極驅動器之情形時,作為面板內之TFT,於閘極驅動器內亦存在TFT。而且,例如圖10所示之構成中,存在以編碼netA及編碼netB表示之2個浮動節點。因此,IGZO-GDM中,於電源關閉時,必需使像素形成部內之電荷、閘極匯流排線上之電荷、netA上之電荷、及netB上之電荷放電。
因此,本發明之目的在於提供一種可於電源關閉時快速 除去面板內之殘留電荷,尤其在採用IGZO-GDM之情形時較好之液晶顯示裝置及其驅動方法。
本發明之第一態樣之特徵在於具備:基板,其構成顯示面板;複數條影像訊號線,該等係傳達影像訊號;複數條掃描訊號線,該等係與上述複數條影像訊號線交叉;複數個像素形成部,該等係對應於上述複數條影像訊號線及上述複數條掃描訊號線而配置成矩陣狀;掃描訊號線驅動電路,其係以對應上述複數條掃描訊號線之方式設置,包含具有基於時脈訊號而依序輸出脈衝之複數個雙穩定電路之位移暫存器,且基於由該位移暫存器輸出之脈衝而選擇性驅動上述複數條掃描訊號線;電源電路,其基於自外部賦予之電源,生成以使上述掃描訊號線成選擇狀態之電位即掃描訊號線選擇電位、及以使上述掃描訊號線成非選擇狀態之電位即掃描訊號線非選擇電位;驅動控制部,其生成上述時脈訊號、用以將上述複數個雙穩定電路之狀態初始化之清除訊號、及作為上述複數個雙穩定電路之動作基準之電位即基準電位,且控制上述掃描訊號線驅動電路之動作;及電源狀態檢測部,其若檢測出上述電源之關閉狀態,則將特定之電源關閉訊號賦予至上述驅動控制部;且 上述複數條影像訊號線、上述複數條掃描訊號線、上述複數個像素形成部、與上述掃描訊號線驅動電路係形成於上述基板上;各雙穩定電路係具有:輸出節點,其連接於上述掃描訊號線;輸出控制用開關元件,其係對第2電極賦予上述時脈訊號,且使第3電極連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之第1電極;及第1之第1節點控制用開關元件,其係對第1電極賦予上述清除訊號,且使第2電極連接於上述第1節點,並對第3電極賦予上述基準電位;上述電源電路生成上述電源成關閉狀態時之電位位準之變化狀態彼此不同之第1掃描訊號線選擇電位與第2掃描訊號線選擇電位,作為上述掃描訊號線選擇電位;上述驅動控制部係將上述時脈訊號之電位設定成上述第1掃描訊號線選擇電位或上述掃描訊號線非選擇電位;且將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位或上述掃描訊號線非選擇電位;並將上述基準電位設定成上述第1掃描訊號線選擇電位或上述掃描訊號線非選擇電位;若接收上述電源關閉訊號,則依序進行將上述時脈訊號之電位與上述基準電位設定成上述第1掃描訊號線選擇電 位之第1放電處理、及將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位之第2放電處理;在上述第2放電處理開始之時間點,上述第1掃描訊號線選擇電位變成與接地電位相等,且上述第2掃描訊號線選擇電位係維持在使各雙穩定電路中所含之開關元件成開啟狀態之電位位準。
本發明之第2態樣如本發明之第1態樣,其特徵在於各雙穩定電路進而具有:第2之第1節點控制用開關元件,其係使第2電極連接於第1節點,且對第3電極賦予上述基準電位;第2節點,其連接於上述第2之第1節點控制用開關元件之第1電極;及第2節點控制用開關元件,其係對第1電極賦予上述清除訊號,使第2電極連接於上述第2節點,並對第3電極賦予上述基準電位。
本發明之第3態樣如本發明之第1態樣,其特徵在於若上述電源成關閉狀態,則上述第1掃描訊號線選擇電位以特定之傾斜由上述電源成關閉狀態之時間點之電位逐漸變化至接地電位。
本發明之第4態樣如本發明之第3態樣,其特徵在於上述電源電路具有:第1掃描訊號線選擇電位生成線,其連接於第1電容器與第1電阻器,且用以基於由上述電源生成之特定電位而生成上述第1掃描訊號線選擇電位;及第2掃描訊號線選擇電位生成線,其連接於第2電容器與第2電阻器,且用以基於上述特定電位而生成上述第2掃描訊號線選擇電位;與藉由上述第1電容器與上述第1電阻器而定之放電時間常數相比,藉由上述第2電容器與上述第2電阻器而定之放電時間常數較大。
本發明之第5態樣如本發明之第1態樣,其特徵在於上述驅動控制部在上述第1放電處理時,將上述清除訊號之電位設定成上述掃描訊號線非選擇電位。
本發明之第6態樣如本發明之第1態樣,其特徵在於上述驅動控制部若接收上述電源關閉訊號,則於上述第1放電處理前,進行將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位、並且將上述基準電位設定成上述掃描訊號線非選擇電位之初始化處理。
本發明之第7態樣如本發明之第6態樣,其特徵在於上述驅動控制部於上述初始化處理時將上述時脈訊號之電位設定成上述掃描訊號線非選擇電位。
本發明之第8態樣如本發明之第1態樣,其特徵在於各雙穩定電路進而具有:輸出節點控制用開關元件,其對第1電極賦予上述時脈訊號,使第2電極連接於上述輸出節點,並對第3電極賦予上述基準電位。
本發明之第9態樣如本發明之第1至第8之任一態樣,其特徵在於各雙穩定電路中所含之開關元件係包含氧化物半導體之薄膜電晶體。
本發明之第10態樣如本發明之第9態樣,其特徵在於上 述氧化物半導體係氧化銦鎵鋅(IGZO)。
本發明之第11態樣係一種液晶顯示裝置之驅動方法,其特徵在於該液晶顯示裝置具備:基板,其構成顯示面板;複數條影像訊號線,該等係傳達影像訊號;複數條掃描訊號線,該等係與上述複數條影像訊號線交叉;複數個像素形成部,該等係對應於上述複數條影像訊號線及上述複數條掃描訊號線而配置成矩陣狀;掃描訊號線驅動電路,其係驅動上述複數條掃描訊號線;電源電路,其基於自外部賦予之電源,生成以使上述掃描訊號線成選擇狀態之電位即掃描訊號線選擇電位、及以使上述掃描訊號線成非選擇狀態之電位即掃描訊號線非選擇電位;及驅動控制部,其控制上述掃描訊號線驅動電路之動作;且該液晶顯示裝置之驅動方法包含:電源狀態檢測步驟,其檢測由外部賦予之電源之開啟/關閉狀態;及電荷放電步驟,其在上述電源狀態檢測步驟中檢測出上述電源之關閉狀態時執行,使上述顯示面板內之電荷放電;上述掃描訊號線驅動電路係以與上述複數條掃描訊號線對應之方式設置,包含具有基於時脈訊號而依序輸出脈衝之複數個雙穩定電路之位移暫存器;上述驅動控制部生成上述時脈訊號、用以將上述複數之雙穩定電路之狀態初始化之清除訊號、及作為上述複數個雙穩定電路之動作基準之電位即基準電位; 各雙穩定電路具有:輸出節點,其連接於上述掃描訊號線;輸出控制用開關元件,其係對第2電極賦予上述時脈訊號,且使第3電極連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之第1電極;及第1之第1節點控制用開關元件,其係對第1電極賦予上述清除訊號,使第2電極連接於上述第1節點,並對第3電極賦予上述基準電位;上述電源電路生成上述電源成關閉狀態時之電位位準之變化狀態彼此不同之第1掃描訊號線選擇電位與第2掃描訊號線選擇電位,作為上述掃描訊號線選擇電位;上述電荷放電步驟包含:第1放電步驟,其將上述時脈訊號之電位與上述基準電位設定成上述第1掃描訊號線選擇電位;及第2放電步驟,其將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位;於上述第2放電步驟開始之時間點,上述第1掃描訊號線選擇電位變成與接地電位相等,且上述第2掃描訊號線選擇電位維持在使各雙穩定電路中所含之開關元件成開啟狀態之電位位準。
本發明之第12態樣如本發明之第11態樣,其特徵在於各雙穩定電路進而具有:第2之第1節點控制用開關元件,其係使第2電極連接於 第1節點,且對第3電極賦予上述基準電位;第2節點,其連接於上述第2之第1節點控制用開關元件之第1電極;及第2節點控制用開關元件,其係對第1電極賦予上述清除訊號,使第2電極連接於上述第2節點,並對第3電極賦予上述基準電位。
本發明之第13態樣如本發明之第11態樣,其特徵在於若上述電源成關閉狀態,則上述第1掃描訊號線選擇電位以特定之傾斜由上述電源成關閉狀態之時間點之電位逐漸變化至接地電位。
本發明之第14態樣如本發明之第13態樣,其特徵在於上述電源電路具有:第1掃描訊號線選擇電位生成線,其連接於第1電容器與第1電阻器,且用以基於由上述電源生成之特定電位而生成上述第1掃描訊號線選擇電位;及第2掃描訊號線選擇電位生成線,其連接於第2電容器與第2電阻器,且用以基於上述特定電位而生成上述第2掃描訊號線選擇電位;與藉由上述第1電容器與上述第1電阻器而定之放電時間常數相比,藉由上述第2電容器與上述第2電阻器而定之放電時間常數較大。
本發明之第15態樣如本發明之第11態樣,其特徵在於在上述第1放電步驟中,上述清除訊號之電位被設定成上述掃描訊號線非選擇電位。
本發明之第16態樣如本發明之第11態樣,其特徵在於上 述電荷放電步驟進而包含:初始化步驟,其作為在上述第1放電步驟前進行之步驟,將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位,並且將上述基準電位設定成上述掃描訊號線非選擇電位。
本發明之第17態樣如本發明之第16態樣,其特徵在於在上述初始化步驟中,上述時脈訊號之電位被設定成上述掃描訊號線非選擇電位。
本發明之第18態樣如本發明之第11態樣,其特徵在於各雙穩定電路進而具有:輸出節點控制用開關元件,其對第1電極賦予上述時脈訊號,使第2電極連接於上述輸出節點,並對第3電極賦予上述基準電位。
本發明之第19態樣如本發明之第11至第18之任一態樣,其特徵在於各雙穩定電路中所含之開關元件係包含氧化物半導體之薄膜電晶體。
本發明之第20態樣如本發明之第19態樣,其特徵在於上述氧化物半導體係氧化銦鎵鋅(IGZO)。
根據本發明之第一態樣,若於液晶顯示裝置中切斷電源之供給,則用以使顯示面板內之電荷放電之2個處理(第1放電處理及第2放電處理)係依序進行。第1放電處理中,時脈訊號之電位與基準電位係設定成第1掃描訊號線選擇電位。藉此,因成為高位準之時脈訊號之電位經由輸出控制用開關元件而賦予至輸出節點,故各掃描訊號線成為選擇狀態。此時,藉由將影像訊號電位設定成接地電位,而 各像素形成部內之電荷係放電。又,直至第2放電處理開始前,第1掃描訊號線選擇電位係降低至接地電位。因此,於第1放電處理時,時脈訊號之電位及基準電位係逐漸下降,掃描訊號線上之電荷亦放電。第2放電處理中,時脈訊號之電位係設定成第2掃描訊號線選擇電位。在第2放電處理開始之時間點,因第2掃描訊號線選擇電位係維持在各雙穩定電路中所含之開關元件成開啟狀態之電位位準,故藉由第2放電處理,而使各雙穩定電路內之浮動節點(第1節點及第2節點)上之電荷放電。如上所述,於電源關閉時,快速除去顯示面板內之殘留電荷,且抑制顯示面板內之殘留電荷之存在所引起之顯示不良、及動作不良之產生。
根據本發明之第2態樣,可於通常動作中,隨時將第1節點之電位引向基準電位,且抑制動作不良之產生。
根據本發明之第3態樣,於第1放電處理時,輸出節點之電位逐漸下降。因此,關於各像素之電位,可減少至回掃電壓所引起之電位變動不至於造成問題之位準。
根據本發明之第4態樣,可以比較簡易之構成,生成電源之供給被切斷時之電位位準之變化狀態彼此不同之2種掃描訊號線選擇電位。又,可更確實地進行第1放電處理時掃描訊號線上之電荷放電、與第2放電處理時之雙穩定電路內之浮動節點(第1節點及第2節點)上之電荷放電。
根據本發明之第5態樣,於第1放電處理時,更確實地進行掃描訊號線上之電荷放電。
根據本發明之第6態樣,於進行第1放電處理前,使位移暫存器內之各雙穩定電路初始化。因此,於電源關閉時,更確實地除去顯示面板內之殘留電荷,且有效地抑制因顯示面板內之殘留電荷存在而引起之顯示不良、動作不良之產生。
根據本發明之第7態樣,於初始化時,更確實地使位移暫存器內之各雙穩定電路初始化。
根據本發明之第8態樣,於第1放電處理時,在基準電位成為高位準之狀態下,輸出節點控制用開關元件變為開啟狀態。因此,於第1放電處理時,可確實地使各掃描訊號線成選擇狀態,且使各像素形成部內之電荷放電。
根據本發明之第9態樣,在具備薄膜電晶體之半導體層使用了氧化物半導體之顯示面板之液晶顯示裝置中,獲得與本發明之第1態樣相同之效果。先前,由於在此種液晶顯示裝置中容易產生因電路內存在殘留電荷而引起之動作不良,故可獲得更大之抑制因顯示面板內存在殘留電荷而引起之顯示不良、動作不良之產生的效果。
根據本發明之第10態樣,在具備IGZO-GDM之液晶顯示裝置中,獲得與本發明之第1態樣相同之效果。先前,由於具備IGZO-GDM之液晶顯示裝置中容易產生因電路內之殘留電荷而引起之動作不良,故可獲得更大之抑制因顯示面板內存在殘留電荷而引起之顯示不良、動作不良之產生的效果。
根據本發明之第11態樣,於液晶顯示裝置之驅動方法中 可取得與本發明之第1態樣相同之效果。
根據本發明之第12態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第2態樣相同之效果。
根據本發明之第13態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第3態樣相同之效果。
根據本發明之第14態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第4態樣相同之效果。
根據本發明之第15態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第5態樣相同之效果。
根據本發明之第16態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第6態樣相同之效果。
根據本發明之第17態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第7態樣相同之效果。
根據本發明之第18態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第8態樣相同之效果。
根據本發明之第19態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第9態樣相同之效果。
根據本發明之第20態樣,於液晶顯示裝置之驅動方法中可取得與本發明之第10態樣相同之效果。
以下,參照隨附圖式,對本發明之實施形態加以說明。再者,以下說明中,薄膜電晶體之閘極端子(閘極電極)相當於第1電極,汲極端子(汲極電極)相當於第2電極,源極端子(源極電極)相當於第3電極。又,設置於雙穩定電路內 之薄膜電晶體皆作為n通道型者而加以說明。
<1.全體構成及動作>
圖2係表示本發明之一實施形態相關之主動矩陣型之液晶顯示裝置之全體構成之方塊圖。如圖2所示,該液晶顯示裝置藉由液晶面板(顯示面板)20、PCB(印刷電路基板)10、及連接於液晶面板20與PCB10之TAB(Tape Automated Bonding,捲帶自動接合)30而構成。再者,液晶面板20係IGZO-TFT液晶面板。又,TAB30主要為中型用至大型用之液晶面板所採用之安裝形態,在小型用至中型用之液晶面板中,亦存在採用COG安裝作為源極驅動器之安裝形態之情形。進而,近來,使源極驅動器32、時序控制器11、電源電路15、電源OFF檢測部17、及位準移位器電路13単晶片化之系統驅動構成亦逐漸被採用。
該液晶顯示裝置係受到來自外部之電源之供給而動作。將電源正常供給至該液晶顯示裝置時,例如將+5 V之電位賦予至該液晶顯示裝置。以下,將由電源賦予至該液晶顯示裝置之電位稱為「輸入電源電位」。再者,若切斷電源之供給,則輸入電源電位逐漸下降至接地電位(0 V)。
液晶面板20包含對向之2片基板(典型而言為玻璃基板,但並未限定為玻璃基板),於基板上之特定區域,形成有用以顯示圖像之顯示部22。顯示部22包含:複數條(j條)源極匯流排線(影像訊號線)SL1~SLj、複數條(i條)閘極匯流排線(掃描訊號線)GL1~GLi、及複數個(i×j個)像素形成部,其分別對應該等源極匯流排線SL1~SLj、與閘極匯流 排線GL1~GLi之交叉點而設置。圖3係表示像素形成部之構成之電路圖。如圖3所示,各像素形成部包含:薄膜電晶體(TFT)220,其使閘極端子連接於通過對應之交叉點之閘極匯流排線GL,並且使源極端子連接於通過該交叉點之源極匯流排線SL;像素電極221,其連接於該薄膜電晶體220之汲極端子;共通電極222及輔助電容電極223,該等係共通化設置於上述複數個像素形成部;液晶電容224,其藉由像素電極221與共通電極222而形成;及輔助電容225,其藉由像素電極221與輔助電容電極223而形成。又,藉由液晶電容224與輔助電容225而形成像素電容CP。而且,在各薄膜電晶體220之閘極端子接收來自閘極匯流排線GL之主動掃描訊號時,基於該薄膜電晶體220之源極端子自源極匯流排線SL接收之影像訊號,於像素電容CP保持表示像素值之電壓。再者,像素形成部內之薄膜電晶體可採用IGZO-TFT(半導體層使用了氧化物半導體之一種,即IGZO(氧化銦鎵鋅)之薄膜電晶體),亦可採用其以外之TFT(a-SiTFT等)。
又,如圖2所示,於液晶面板20中形成有用以驅動閘極匯流排線GL1~GLi之閘極驅動器24。該閘極驅動器24係上述之IGZO-GDM,且於構成液晶面板20之基板上形成為單片。於TAB30上以IC晶片之狀態搭載有用以驅動源極匯流排線SL1~SLj之源極驅動器32。於PCB10中設置有時序控制器11、位準移位器電路13、電源電路15、及電源OFF檢測部17。再者,雖然圖2中閘極驅動器24僅配置於顯示部 22之單側,但亦有於顯示部22之左右兩側配置閘極驅動器24之情形。
如上所述,在本實施形態中,將複數條(j條)源極匯流排線SL1~SLj、複數條(i條)閘極匯流排線(掃描訊號線)GL1~GLi、複數個(i×j個)像素形成部、及閘極驅動器24形成於構成液晶面板20之一片基板上。
對該液晶顯示裝置自外部賦予水平同步訊號Hsync、垂直同步訊號Vsync、資料賦能訊號DE等之時序訊號;圖像訊號DAT;及輸入電源電位VCC。輸入電源電位VCC被賦予至時序控制器11、電源電路15、及電源OFF檢測部17。雖然將通常動作中之輸入電源電位VCC例如設為+5 V,但該輸入電源電位VCC並非限定為+5 V。又,輸入訊號亦不限定於上述構成,時序訊號或影像資料亦存在利用LVDS(low voltage differential signaling,電壓差動訊號)或mipi(Mobile Industry Processor Interface,移動產業處理器介面)、DP訊號、eDP等之差動介面傳送之情形。
電源電路15基於輸入電源電位VCC,生成通常動作時以使閘極匯流排線成選擇狀態之電位位準而維持之閘極開啟電位(掃描訊號線選擇電位)VGH、及通常動作時以使閘極匯流排線成非選擇狀態之電位位準而維持之閘極關閉電位(掃描訊號線非選擇電位)VGL。再者,該電源電路15所生成之閘極開啟電位及閘極關閉電位雖於通常動作時使電位位準維持不變,但來自外部之電源之供給被切斷時,電位位準會有變化。本實施形態中,電源電路15生成2種電位 (第1閘極開啟電位VGH1及第2閘極開啟電位VGH2)作為閘極開啟電位VGH。關於用以生成該等2種閘極開啟電位之構成之細節說明予以後述。再者,通常動作時之閘極開啟電位VGH例如設定成+20 V,而通常動作時之閘極關閉電位VGL例如設定成-10 V。電源電路15所生成之第1閘極開啟電位VGH1、第2閘極開啟電位VGH2、及閘極關閉電位VGL被賦予至位準移位器電路13。電源OFF檢測部17輸出表示電源供給狀態(電源之開啟/關閉狀態)之電源狀態訊號SHUT。電源狀態訊號SHUT被賦予至位準移位器電路13。再者,本實施形態中,藉由成高位準之電源狀態訊號SHUT來實現電源關閉訊號。
時序控制器11接收水平同步訊號Hsync、垂直同步訊號Vsync、資料賦能訊號DE等之時序訊號;圖像訊號DAT;及輸入電源電位VCC,且生成數位影像訊號DV、源極啟動脈衝訊號SSP、源極時脈訊號SCK、閘極啟動脈衝訊號L_GSP、及閘極時脈訊號L_GCK。數位影像訊號DV、源極啟動脈衝訊號SSP、及源極時脈訊號SCK被賦予至源極驅動器32,閘極啟動脈衝訊號L_GSP及閘極時脈訊號L_GCK被賦予至位準移位器電路13。再者,關於閘極啟動脈衝訊號L_GSP及閘極時脈訊號L_GCK,高位準側之電位係設定成輸入電源電位VCC,而低位準側之電位係設定成接地電位GND(0 V)。
位準移位器電路13使用接地電位GND、由電源電路15賦予之第1閘極開啟電位VGH1、第2閘極開啟電位VGH2、及 閘極關閉電位VGL,進行將由時序控制器11輸出之閘極啟動脈衝訊號L_GSP轉換成最適於IGZO-GDM驅動之時序訊號之訊號位準轉換後之訊號H_GSP之生成、基於由時序控制器11輸出之閘極時脈訊號L_GCK之第1閘極時脈訊號H_GCK1及第2閘極時脈訊號H_GCK2之生成、及基於內部訊號之基準電位H_VSS及清除訊號H_CLR之生成。再者,以下,第1閘極時脈訊號H_GCK1與第2閘極時脈訊號H_GCK2亦統稱為「閘極時脈訊號H_GCK」。
位準移位器電路13生成之閘極啟動脈衝訊號H_GSP、第1閘極時脈訊號H_GCK1、第2閘極時脈訊號H_GCK2、清除訊號H_CLR、及基準電位H_VSS係賦予至閘極驅動器24。以下,將由位準移位器電路13生成且賦予至閘極驅動器24之該等訊號簡稱為「GDM訊號」。再者,通常動作時,閘極啟動脈衝訊號H_GSP、第1閘極時脈訊號H_GCK1、及第2閘極時脈訊號H_GCK2之電位係設定成第1閘極開啟電位VGH1或閘極關閉電位VGL,清除訊號H_CLR之電位係設定成第2閘極開啟電位VGH2或閘極關閉電位VGL,而基準電位H_VSS係設定成閘極關閉電位VGL。然而,本實施形態中,如圖4所示,位準移位器電路13包含有時序生成邏輯部131與振盪器132,且以使自電源OFF檢測部17輸出之電源狀態訊號SHUT賦予至位準移位器電路13之方式構成。藉由此種構成,位準移位器電路13可根據特定之時序(下述圖1中時間點t1~t3)使上述GDM訊號之電位變化。特定之時序係例如基於構成位準移位器 電路13之IC內部之非揮發性記憶體及下載自非揮發性記憶體之暫存器值而生成。再者,關於該位準移位器電路13之更詳細說明,將予以後述。
源極驅動器32接收由時序控制器11輸出之數位影像訊號DV、源極啟動脈衝訊號SSP、及源極時脈訊號SCK,且將驅動用之影像訊號施加於各源極匯流排線SL1~SLj。
閘極驅動器24基於自位準移位器電路13輸出之閘極啟動脈衝訊號H_GSP、第1閘極時脈訊號H_GCK1、第2閘極脈衝訊號H_GCK2、清除訊號H_CLR、及基準電位H_VSS,將1垂直掃描期間作為週期,而重複主動掃描訊號對各閘極匯流排線GL1~GLi之施加。再者,關於該閘極驅動器24之詳細說明,將予以後述。
如上所述,藉由對各源極匯流排線SL1~SLj施加驅動用之影像訊號,且對各閘極匯流排線GL1~GLi施加掃描訊號,基於自外部發送而至之圖像訊號DAT之圖像係顯示於顯示部22。
再者,本實施形態中,藉由電源OFF檢測部17實現電源狀態檢測部,且藉由時序控制器11與位準移位器電路13實現驅動控制部。
<2.兩種閘極開啟電位之生成>
其次,一面參照圖5,一面對用以生成上述2種閘極開啟電位(第1閘極開啟電位VGH1及第2閘極開啟電位VGH2)之構成加以說明。再者,本發明中電壓之值係一例,而並非限定於該等值。圖5係表示電源電路15之構成中第1閘極開 啟電位VGH1及第2閘極開啟電位VGH2之生成相關之電路構成之一例之電路圖。如圖5所示,該電源電路15中,作為用以生成2種閘極開啟電位之構成要件,包含:PMIC(電源管理積體電路)150、1個線圈L1、6個二極體D1~D6、6個電容器C1~C6、及2個電阻器R1、R2。再者,將二極體D1~D6中順方向電壓降作為「Vf」。
該電源電路15中,首先,使用PMIC150而生成之5 V振幅之訊號係顯現於節點P1。節點P2因使用二極體D1與電容器C1之平滑性,而顯現為(5-Vf)V之電壓。節點P3因電容器C2之耦合及二極體D2之順方向電壓降,而顯現為(5-2Vf)V~(10-2Vf)V之訊號。同樣,節點P4顯現為(10-3Vf)V之電壓,節點P5顯現為(10-4Vf)V~(15-4Vf)V之訊號。
與節點P5相比,在輸出側中,如圖5所示,電源線分支為第1閘極開啟電位用之線與第2閘極開啟電位用之線。於第1閘極開啟電位用之線中,因使用二極體D5與電容器C5之平滑性,而生成(15-5Vf)V之電壓。於第2閘極開啟電位用之線中,因使用二極體D6與電容器C6之平滑性,而生成(15-5Vf)V之電壓。如此,在通常動作時,第1閘極開啟電位VGH1與第2閘極開啟電位VGH2係成為相等之電位位準。
然而,若切斷電源之供給,則第1閘極開啟電位VGH1及第2閘極開啟電位VGH2之電位位準係因應連接於各自線之電容器及電阻器之常數(電容值及電阻值)而下降。本實施形態中,第1閘極開啟電位用之線與第2閘極開啟電位用之 線連接有不同常數之電容器及電阻器。更詳細而言,與藉由電容器C5及電阻器R1而定之第1閘極開啟電位用之線之放電時之常數相比,藉由電容器C6及電阻器R2而定之第2閘極開啟電位用之線之放電時之常數較大。因此,在切斷電源之供給時,如圖6所示,關於電位位準,與第1閘極開啟電位VGH1相比,第2閘極開啟電位VGH2下降得較為緩慢。
<3.閘極驅動器之構成及動作>
繼而,對本實施形態中之閘極驅動器24之構成及動作加以說明。如圖7所示,閘極驅動器24藉由包含複數段之位移暫存器240而構成。於顯示部22形成有i列×j行之像素矩陣時,以與該等像素矩陣之各列1對1對應之方式設置有位移暫存器240之各段。又,位移暫存器240之各段係作為輸出各時間點下成為2個狀態中任一者狀態且表示該狀態之訊號(以下稱為「狀態訊號」)之雙穩定電路。再者,由位移暫存器240之各段輸出之狀態訊號係作為掃描訊號而賦予至所對應之閘極匯流排線。
圖8表示閘極驅動器24內之位移暫存器240之構成之方塊圖。各雙穩定電路中設置有用以接收第1時脈CKA、第2時脈CKB、清除訊號CLR、基準電位VSS、設置訊號S、及重置訊號R之輸入端子,及用以輸出狀態訊號Q之輸出端子。本實施形態中,由位準移位器電路13輸出之基準電位H_VSS係作為基準電位VSS被賦予,由位準移位器電路13輸出之清除訊號H_CLR係作為清除訊號CLR被賦予。又, 由位準移位器電路13輸出之第1閘極時脈訊號H_GCK1及第2閘極時脈訊號H_GCK2之一者係作為第1時脈CKA被賦予,而該等之另一者則作為第2時脈CKB被賦予。進而,自前段輸出之狀態訊號Q係作為設置訊號S被賦予,而由次段輸出之狀態訊號Q係作為重置訊號R被賦予。即,若著眼於第n段,則賦予於第(n-1)列之閘極匯流排線之掃描訊號GOUTn-1係作為設置訊號S被賦予,而賦予於第(n+1)列之閘極匯流排線之掃描訊號GOUTn+1係作為重置訊號R被賦予。再者,由位準移位器電路13輸出之閘極驅動脈衝訊號H_GSP係作為設置訊號S被賦予於位移暫存器240之第1段之雙穩定電路SR1。又,自位準移位器電路13輸出之清除訊號H_CLR亦作為重置訊號R而賦予至位移暫存器240之最終段(第i段)之雙穩定電路SRi。
在上述構成中,若作為設置訊號S之閘極啟動脈衝訊號H_GSP之脈衝被賦予至位移暫存器240之第1段,則基於負荷為50%左右之值之第1閘極時脈訊號H_GCK1及第2閘極時脈訊號H_GCK2(參照圖9),使閘極啟動脈衝訊號H_GSP所包含之脈衝(該脈衝包含於由各段輸出之狀態訊號Q)由第1段向第i段依序傳送。接著,因應該脈衝之傳送,自各段輸出之狀態訊號Q係依序變為高位準。而且,該等由各段輸出之狀態訊號Q係作為掃描訊號GOUT1~GOUTi而賦予至各閘極匯流排線GL1~GLi。藉此,如圖9所示,每個特定期間依序變為高位準之掃描訊號GOUT1~GOUTi係賦予至顯示部22內之閘極匯流排線GL1~GLi。
再者,雖然於本實施形態中,以與像素矩陣之各列1對1對應之方式設置有位移暫存器240之各段,但本發明並非限定於此。例如,在採用被稱為「雙閘極驅動」之驅動方式之情形等,同時驅動複數條閘極匯流排線之情形時,1個脈衝被複數條閘極匯流排線所共用。此種情形時,以與像素矩陣之複數列對應之方式設置有位移暫存器240之各段。即,位移暫存器240之段數與閘極匯流排線之條數之比既可為1對1,亦可為1對多。
<4.雙穩定電路之構成及動作>
圖10係表示位移暫存器240所包含之雙穩定電路之構成(位移暫存器240之第n段之構成)之電路圖。如圖10所示,該雙穩定電路SRn具備:10個薄膜電晶體T1~T10、及1個電容器CAP1。再者,圖10中,用以接收第1時脈CKA之輸入端子附註有編號41,用以接收第2時脈CKB之輸入端子附註有編號42,用以接收設置訊號S之輸入端子附註有編號43,用以接收重置訊號R之輸入端子附註有編號44,用以接收清除訊號CLR之輸入端子附註有編號45,用以輸出狀態訊號Q之輸出端子附註有編號49。
薄膜電晶體T1之源極端子、薄膜電晶體T2之汲極端子、薄膜電晶體T5之汲極端子、薄膜電晶體T8之汲極端子、薄膜電晶體T10之閘極端子、及電容器CAP1之一端係彼此連接。再者,將該等彼此連接之區域(配線)簡稱為「netA」。薄膜電晶體T3之源極端子、薄膜電晶體T4之汲極端子、薄膜電晶體T5之閘極端子、及薄膜電晶體T6之汲 極端子係彼此連接。再者,將該等彼此連接之區域(配線)簡稱為「netB」。
關於薄膜電晶體T1係閘極端子及汲極端子連接於輸入端子43(即,成為二極體連接),而源極端子連接於netA。關於薄膜電晶體T2係閘極端子連接於輸入端子45,積極端子連接於netA,而源極端子連接於基準電位配線。關於薄膜電晶體T3係閘極端子及汲極端子連接於輸入端子42(即,成為二極體連接),且源極端子連接於netB。關於薄膜電晶體T4係閘極端子連接於netA,汲極端子連接於netB,而源極端子連接於基準電位配線。關於薄膜電晶體T5係閘極端子連接於netB,汲極端子連接於netA,且源極端子連接於基準電位配線。關於薄膜電晶體T6係閘極端子連接於輸入端子45,汲極端子連接於netB,而源極端子連接於基準電位配線。關於薄膜電晶體T7係閘極端子連接於輸入端子42,汲極端子連接於輸出端子49,且源極端子連接於基準電位配線。關於薄膜電晶體T8係閘極端子連接於輸入端子44,汲極端子連接於netA,而源極端子連接於基準電位配線。關於薄膜電晶體T9係閘極端子連接於輸入端子44,汲極端子連接於輸出端子49,而源極端子連接於基準電位配線。關於薄膜電晶體T10係閘極端子連接於netA,汲極端子連接於輸入端子41,且源極端子連接於輸出端子49。關於電容器CAP1,其一端連接於netA,而另一端連接於輸出端子49。
再者,在本實施形態中,藉由netA實現第1節點,藉由 netB實現第2節點,且藉由輸出端子49實現輸出節點。又,藉由薄膜電晶體T7實現輸出節點控制用開關元件,藉由薄膜電晶體T10實現輸出控制用開關元件,藉由薄膜電晶體T2實現第1之第1節點控制用開關元件,藉由薄膜電晶體T5實現第2之第1節點控制用開關元件,且藉由薄膜電晶體T6實現第2節點控制用開關元件。
繼而,關於由外部正常供給電源時之雙穩定電路SRn之動作,參照圖10及圖11加以說明。於該液晶顯示裝置動作之期間中,雙穩定電路SRn係被賦予負荷為50%左右之值之第1時脈CKA及第2時脈CKB。再者,關於第1時脈CKA及第2時脈CKB,高位準側之電位係設定成第1閘極開啟電位VGH1,低位準側之電位係設定成閘極關閉電位VGL。再者,由於清除訊號CLR在圖11所示之期間中維持成低位準,故於圖11中省略。
若變為時間點t10,且第2時脈CKB由低位準變化成高位準,則因薄膜電晶體T3成為圖10所示之二極體連接,故變為開啟狀態。此時,由於netA之電位即清除訊號CLR為低位準,故薄膜電晶體T4、T6變為關閉狀態。藉此,於時間點t10中,netB之電位由高位準變化成低位準。其結果,薄膜電晶體T5成為開啟狀態,而netA之電位被引向基準電位VSS。又,在時間點t10中,薄膜電晶體T7亦成為開啟狀態。藉此,狀態訊號Q之電位(輸出端子49之電位)係被引向基準電位VSS。
若變為時間點t11,則第1時脈CKA由低位準變化成高位 準。此時,因netA之電位變為低位準,且薄膜電晶體T10成為關閉狀態,故狀態訊號Q之電位維持低位準不變。又,於時間點t11中,隨著第2時脈CKB由高位準變化成低位準,netB之電位係由高位準向低位準變化。
若變為時間點t12,則設置訊號S由低位準變化成高位準。由於薄膜電晶體T1成為圖10所示之二極體連接,故因設置訊號S變為高位準,而使薄膜電晶體T1成為開啟狀態。藉此,電容器CAP1被充電,而netA之電位由低位準變化成高位準。其結果,薄膜電晶體T10成為開啟狀態。此處,在時間點t12~時間點t13之期間中,第1時脈CKA成為低位準。因此,於該期間中,狀態訊號Q係維持低位準。又,於該期間中,因重置訊號R成為低位準,故薄膜電晶體T8係維持關閉狀態,且,由於netB之電位成為低位準,故薄膜電晶體T5維持關閉狀態。因此,於該期間中,netA之電位並未下降。
若變為時間點t13,則第1時脈CKA由低位準變化成高位準。此時,因薄膜電晶體T10成為開啟狀態,故輸入端子41之電位上升,並且輸出端子49之電位(狀態訊號Q之電位)上升。此處,由於以圖10所示之方式於netA-輸出端子49間設置有電容器CPA1,故輸出端子49之電位上升,並且netA之電位亦上升(netA自舉(bootstrap))。理想的是,netA之電位係上升至第1時脈CKA之高位準側之電位即第1閘極開啟電位VGH1之2倍之電位為止。其結果,於薄膜電晶體T10之閘極端子施加較大之電壓,而狀態訊號Q之電 位係上升至第1時脈CKA之高位準側之電位即第1閘極開啟電位VGH1之電位位準為止。藉此,連接於該雙穩定電路SRn之輸出端子49之閘極匯流排線成為選擇狀態。再者,於時間點t13~時間點t14之期間中,因第2時脈CKB成為低位準,故薄膜電晶體T7維持關閉狀態,且,由於重置訊號R成為低位準,故薄膜電晶體T9維持關閉狀態。因此,於該期間中,狀態訊號Q之電位並未下降。又,在時間點t13~時間點t14之期間中,因重置訊號R成為低位準,故薄膜電晶體T8維持關閉狀態,且,因netB之電位成為低位準,故薄膜電晶體T5維持關閉狀態。因此,該期間中netA之電位並未下降。
若變為時間點t14,則第1時脈CKA由高位準變化成低位準。藉此,輸入端子41之電位下降,且輸出端子49之電位即狀態訊號Q之電位下降。因此,經由電容器CAP1,netA之電位亦下降。又,於時間點t14中,因第2時脈CKB由高位準變化成低位準,而薄膜電晶體T3、T7成為開啟狀態,因重置訊號R由低位準變化成高位準,而薄膜電晶體T8、T9成為開啟狀態。進而,因薄膜電晶體T3成為開啟狀態,而使netB之電位由低位準變化成高位準,且薄膜電晶體T5成為開啟狀態。如上所述,在時間點t14中,因薄膜電晶體T5、T8成為開啟狀態,而netA之電位成為低位準,因薄膜電晶體T7、T9成為開啟狀態,而使狀態訊號Q之電位成為低位準。
藉由以位移暫存器240內之各雙穩定電路進行上述動作,於圖9所示之每個特定期間,依序將成為高位準之掃 描訊號GOUT1~GOUTi賦予至顯示部22內之閘極匯流排線GL1~GLi。
<5.電源切斷時之動作>
繼而,一面參照圖1、圖2、圖10、及圖12,一面說明在由外部供給之電源被切斷時之液晶顯示裝置之動作。再者,以下將該一連串處理稱為「電源關閉序列」。圖1表示有輸入電源電位VCC、電源狀態訊號SHUT、閘極開啟電位(第1閘極開啟電位VGH1、第2閘極開啟電位VGH2)、閘極關閉電位VGL、閘極啟動脈衝訊號H_GSP、閘極時脈訊號H_GCK、清除訊號H_CLR、基準電位H_VSS、及影像訊號電位(源極匯流排線SL之電位)VS之波形。圖12表示有通常動作時及電源切斷時各訊號所取之電位。再者,第1閘極時脈訊號H_GCK1與第2閘極時脈訊號H_GCK2係僅在通常動作中相位有所不同,電源關閉後之時間點t1以後之波形變化係相同。因此,圖1中,作為閘極時脈訊號H_GCK,僅表示1個波形。
如上所述,閘極啟動脈衝訊號H_GSP作為設置訊號S而賦予至位移暫存器240之第1段之雙穩定電路,閘極時脈訊號H_GCK(第1閘極時脈訊號H_GCK1、第2閘極時脈訊號H_GCK2)作為第1時脈CKA、及第2時脈CKB而賦予至各雙穩定電路,清除訊號H_CLR作為清除訊號CLR而賦予至各雙穩定電路,又作為重置訊號R而賦予至位移暫存器240之最終段之雙穩定電路,基準電位H_VSS作為基準電位VSS而賦予於各雙穩定電路。
如圖1所示,電源關閉序列包含:初始化步驟、第1放電步驟、及第2放電步驟。初始化步驟係用以重置(清除)構成位移暫存器240之所有雙穩定電路之狀態之步驟,第1放電步驟係用以使像素形成部內電荷放電之步驟,第2放電步驟係用以使閘極驅動器24內之電荷放電之步驟。再者,本說明中,假定於時間點t0以前電源正常供給,而在時間點t0時切斷電源之供給。
在電源正常供給之期間(時間點t0以前之期間),電源狀態訊號SHUT維持成低位準。此期間中,閘極啟動脈衝訊號H_GSP之電位即閘極時脈訊號(第1閘極時脈訊號H_GCK1、第2閘極時脈訊號H_GCK2)之電位設定成第1閘極開啟電位VGH1或閘極關閉電位VGL,清除訊號H_CLR之電位設定成第2閘極開啟電位VGH2或閘極關閉電位VGL,基準電位H_VSS設定成閘極關閉電位VGL(參照圖1及圖12)。再者,於通常動作期間中,第1閘極開啟電位VGH1與第2閘極開啟電位VGH2變為相同電位位準(例如+20 V)。
若於時間點t0切斷電源之供給,則輸入電源電位VCC逐漸向接地電位GND下降。藉此,於時間點t0以後,第1閘極開啟電位VGH1及第2閘極開啟電位VGH2逐漸向接地電位GND下降,而閘極關閉電位VGL逐漸向接地電位GND上升。
於時間點t0切斷電源之供給後之時間點t1,電源OFF檢測部17使電源狀態訊號SHUT由低位準變化至高位準。位 準移位器電路13係若電源狀態訊號SHUT由低位準變化成高位準,則僅將GDM訊號中之清除訊號H_CLR設定至高位準側之電位,且將清除訊號H_CLR以外之訊號設定至低位準側之電位。即,於時間點t1~時間點t2之期間,清除訊號H_CLR之電位係設定成第2閘極開啟電位VGH2,閘極啟動脈衝訊號H_GSP之電位、閘極時脈訊號H_GCK之電位、及基準電位H_VSS係設定成閘極關閉電位VGL(參照圖1及圖12)。由圖10可知,若清除訊號H_CLR變為高位準,則各雙穩定電路中薄膜電晶體T2、T6成為開啟狀態。藉此,netA之電位及netB之電位成為低位準。如此,在初始化步驟(時間點t1~時間點t2)中重置(清除)各雙穩定電路之狀態。再者,影像訊號電位VS係通過時間點t1以後之期間,而與接地電位GND(0 V)相等。
若變為時間點t2,則位準移位器電路13僅將GDM訊號中之清除訊號H_CLR設定至低位準側之電位,且將清除訊號H_CLR以外之訊號設定至高位準側之電位。即,於時間點t2~時間點t3之期間,清除訊號H_CLR之電位係設定成閘極關閉電位VGL,閘極啟動脈衝訊號H_GSP之電位、閘極時脈訊號H_GCK之電位、及基準電位H_VSS係設定成第1閘極開啟電位VGH1(參照圖1及圖12)。然而,時間點t2中第1閘極開啟電位VGH1之電位位準並未充分下降。因此,於時間點t2,閘極啟動脈衝訊號H_GSP、閘極時脈訊號H_GCK、及基準電位H_VSS係成高位準。此時,因於各雙穩定電路中,在基準電位VSS成高位準之狀態下薄膜電晶 體T7成為開啟狀態,故狀態訊號Q之電位成為高位準。藉此,所有閘極匯流排線GL1~GLi成為選擇狀態。此處,如圖1所示,由於在時間點t1以後之期間,影像訊號電位VS變為接地電位GND,故因所有閘極匯流排線GL1~GLi成為選擇狀態,故使蓄積於各像素形成部內之像素電容之電荷放電。又,在時間點t2~時間點t3之期間內,閘極時脈訊號H_GCK之電位及基準電位H_VSS係逐漸向接地電位GND下降。藉此,各雙穩定電路之輸出端子49之電位(狀態訊號Q之電位)逐漸下降。即,使各閘極匯流排線上之電荷放電。又,因輸出端子49之電位逐漸下降,故,關於各像素之電位,可減少至回掃電壓所引起之電位變動不至於造成問題之位準。如上所述,在第1放電步驟(時間點t2~時間點t3)中,於顯示部22內之所有像素形成部及所有閘極匯流排線GL1~GLi中進行電荷放電。
如圖6所示,在切斷電源之供給後,與第2閘極開啟電位VGH2之電位位準相比較,第1閘極開啟電位VGH1之電位位準係快速地降低至接地電位GND。因此,於時間點t3中,雖然第2閘極開啟電位VGH2之電位位準並未充分下降,但第1閘極開啟電位VGH1之電位位準係降低至接地電位GND。從而,使時間點t2中設定至高位準側之電位之閘極開啟脈衝訊號H_GSP、閘極時脈訊號H_GCK、及基準電位H_VSS,於時間點t3中降低至接地電位GND。
在時間點t3中,位準移位器電路13將清除訊號H_CLR設定至高位準側之電位。如上所述,因時間點t3中第2閘極 開啟電位VGH2之電位位準並未充分下降,故時間點t3中清除訊號H_CLR成為高位準。藉此,各雙穩定電路中薄膜電晶體T2、T6成為開啟狀態。其結果,netA之電位及netB之電位成為低位準。如此,在第2放電步驟(時間點t3~時間點t4)中,使構成閘極驅動器24之位移暫存器240內之浮動節點(各雙穩定電路內之netA及netB)上之電荷放電。
其後,在時間點t4中,第2閘極開啟電位VGH2之電位位準係降低至接地電位GND。藉此,於時間點t4內,清除訊號H_CLR亦降低至接地電位GND。如上所述,電源關閉序列係結束。
然而,在電源關閉序列中,為使GDM訊號之電位如圖1所示可在複數步驟中變化,位準移位器電路13係如圖4所示,包含時序生成邏輯部131、及振盪器132。在此種構成中,若由電源OFF檢測部17賦予至位準移位器電路13之電源狀態訊號SHUT自低位準變化成高位準,則時序生成邏輯部131係藉由以計數器計數利用振盪器132生成之基本時脈,而取得各步驟之開始時序。接著,時序生成邏輯部131根據該時序,使GDM訊號之電位變化成預先設定之電位。如此,生成圖1所示之波形之閘極啟動脈衝訊號H_GSP、閘極時脈訊號H_GCK(第1閘極時脈訊號H_GCK1、第2閘極時脈訊號H_GCK2)、清除訊號H_CLR、及基準電位H_VSS。再者,位準移位器電路13與電源OFF檢測部17亦可如圖4中編號60所示收容於一個LSI內。
<6.效果>
根據本實施形態,在具備IGZO-GDM之液晶顯示裝置中,若切斷電源之供給,則進行包含3個步驟之電源關閉序列。於初始化步驟中,僅GDM訊號中清除訊號H_CLR設定成高位準側之電位。藉此,各雙穩定電路之狀態被重置(清除)。在第1放電步驟中,僅GDM訊號中清除訊號H_CLR設定成低位準側之電位。即,在第1放電步驟中,閘極啟動脈衝訊號H_GSP、閘極時脈訊號H_GCK、及基準電位H_VSS成為高位準。藉此,因在基準電位VSS成為高位準之狀態下薄膜電晶體T7成為開啟狀態,故狀態訊號Q之電位成為高位準,且各閘極匯流排線變為選擇狀態。此時,由於影像訊號電位VS變為接地電位GND,故使蓄積於各像素形成部內之像素電容之電荷放電。又,因閘極啟動脈衝訊號H_GSP、閘極時脈訊號H_GCK、及基準電位H_VSS逐漸下降,故各閘極匯流排線上之電荷亦放電。又,由於電位逐漸下降,關於各像素之電位,可減少至回掃電壓所引起之電位變動不至於造成問題之位準。在第2放電步驟中,清除訊號H_CLR係設定至高位準側之電位。藉此,使各雙穩定電路內之浮動節點(netA及netB)上之電荷放電。然而,本實施形態中作為閘極開啟電位而生成於電源切斷時電位位準下降較快之第1閘極開啟電位VGH1、及電源切斷時電位位準下降較慢之第2閘極開啟電位VGH2。且,第1閘極開啟電位VGH1係作為GDM訊號中之閘極啟動脈衝訊號H_GSP、閘極時脈訊號H_GCK、及基準電位H_VSS之高位準側之電位而使用,第2閘極開啟電位 VGH2係作為GDM訊號中之清除訊號H_CLR之高位準側之電位而使用。因此,在第2放電步驟開始之前,使各閘極匯流排線上之電荷充分放電,又,於第2放電步驟中,可僅使GDM訊號中之清除訊號H_CLR維持在高位準。藉由上述動作,於具備IGZO-GDM之液晶顯示裝置中,在切斷電源之供給時,像素形成部內之電荷、閘極匯流排線上之電荷、及位移暫存器240內之浮動節點(各雙穩定電路內之netA及netB)上之電荷依序放電。如此,實現在電源關閉時可快速除去面板內之殘留電荷之具備IGZO-GDM之液晶顯示裝置。其結果,在具備IGZO-GDM之液晶顯示裝置中,抑制了因面板內存在殘留電荷而引起之顯示不良、及動作不良之產生。
<7.變形例等>
在上述實施形態中,雖然於初始化步驟時,閘極時脈訊號H_GCK被設定至低位準側之電位,但本發明並非限定於此,在初始化步驟時,閘極時脈訊號H_GCK亦可設定於高位準側之電位(參照圖13)。於該情形時,亦由於初始化步驟中,清除訊號H_CLR變為高位準而各雙穩定電路中薄膜電晶體T2、T6成為開啟狀態,故netA之電位及netB之電位成為低位準。又,在上述實施形態中,雖然於第1放電步驟時,清除訊號H_CLR設定成低位準側之電位,但本發明並非限定於此,亦可在第1放電步驟時使清除訊號H_CLR設定成高位準側之電位(參照圖14)。於該情形時,於第1放電步驟中,因各雙穩定電路之基準電位VSS成為高位準之 狀態下,薄膜電晶體T7成為開啟狀態,故狀態訊號Q之電位變為高位準,且各閘極匯流排線成為選擇狀態。
進而,在上述實施形態中,雖然電源開啟序列藉由初始化步驟、第1放電步驟、及第2放電步驟而構成,但本發明並非限定於此,亦可藉由第1放電步驟、與第2放電步驟而構成電源關閉序列。但包含初始化步驟之構成者可更確實地除去面板內之殘留電荷。
又,上述實施形態中雖例舉具備IGZO-GDM之液晶顯示裝置加以說明,但本發明並非限定於此,在具備IGZO-GDM以外之單片閘極驅動器(例如薄膜電晶體之半導體層採用a-SiTFT者)之液晶顯示裝置中亦可應用本發明。
進而,上述實施形態中,雖然將電源關閉序列作為由外部供給之電源被切斷時之序列加以說明,但亦可例如作為顯示裝置之模式轉換時(顯示模式-待機模式間之轉換時)之放電序列、或依據指令輸入之放電序列,而適當實施如上所述之電源關閉序列。
11‧‧‧時序控制器
13‧‧‧位準移位器電路
15‧‧‧電源電路
17‧‧‧電源OFF檢測部
20‧‧‧液晶面板
22‧‧‧顯示部
24‧‧‧閘極驅動器(掃描訊號線驅動電路)
32‧‧‧源極驅動器(影像訊號線驅動電路)
220‧‧‧(像素形成部內之)薄膜電晶體
240‧‧‧位移暫存器
CKA‧‧‧第1時脈
CKB‧‧‧第2時脈
CLR‧‧‧清除訊號
GND‧‧‧接地電位
GOUT1~GOUTi‧‧‧掃描訊號
H_CLR‧‧‧清除訊號
H_GCK‧‧‧閘極時脈訊號
H_GCK1‧‧‧第1閘極時脈訊號
H_GCK2‧‧‧第2閘極時脈訊號
H_GSP‧‧‧閘極啟動脈衝訊號
H_VSS‧‧‧基準電位
L_CLR‧‧‧清除訊號
L_GCK‧‧‧閘極時脈訊號
L_GSP‧‧‧閘極啟動脈衝訊號
L_VSS‧‧‧基準電位
Q‧‧‧狀態訊號
R‧‧‧重置訊號
S‧‧‧設置訊號
SHUT‧‧‧電源狀態訊號
T1‧‧‧(雙穩定電路內之)薄膜電晶體
T2‧‧‧(雙穩定電路內之)薄膜電晶體
T3‧‧‧(雙穩定電路內之)薄膜電晶體
T4‧‧‧(雙穩定電路內之)薄膜電晶體
T5‧‧‧(雙穩定電路內之)薄膜電晶體
T6‧‧‧(雙穩定電路內之)薄膜電晶體
T7‧‧‧(雙穩定電路內之)薄膜電晶體
T8‧‧‧(雙穩定電路內之)薄膜電晶體
T9‧‧‧(雙穩定電路內之)薄膜電晶體
T10‧‧‧(雙穩定電路內之)薄膜電晶體
t0‧‧‧時間點
t1‧‧‧時間點
t2‧‧‧時間點
t3‧‧‧時間點
t4‧‧‧時間點
VCC‧‧‧輸入電源電位
VCC‧‧‧輸入電源電位
VGH‧‧‧閘極開啟電位
VGH1‧‧‧第1閘極開啟電位
VGH2‧‧‧第2閘極開啟電位
VGL‧‧‧閘極關閉電位
VS‧‧‧影像訊號電位
VSS‧‧‧基準電位
圖1係用以說明本發明之一實施形態相關之主動矩陣型液晶顯示裝置中之電源切斷時之動作之訊號波形圖。
圖2係表示上述實施形態中,液晶顯示裝置之整體構成之方塊圖。
圖3係表示上述實施形態中,像素形成部之構成之電路圖。
圖4係表示上述實施形態中,位準移位器電路之構成之 方塊圖。
圖5係表示上述實施形態中,電源電路之構成中第1閘極開啟電位及第2閘極開啟電位之生成相關之電路構成之一例之電路圖。
圖6係表示上述實施形態中,電源切斷時之第1閘極開啟電位及第2閘極開啟電位之變化之波形圖。
圖7係用以說明上述實施形態中,閘極驅動器之構成之方塊圖。
圖8係表示上述實施形態中,閘極驅動器內之位移暫存器之構成之方塊圖。
圖9係用以說明上述實施形態中,閘極驅動器動作之訊號波形圖。
圖10係表示上述實施形態中,包含於位移暫存器之雙穩定電路之構成之電路圖。
圖11係用以說明上述實施形態中,雙穩定電路之動作之訊號波形圖。
圖12係用以說明上述實施形態中,通常動作時及電源切斷時各訊號取得之電位之圖。
圖13係用以說明上述實施形態之變形例於電源切斷時之動作之訊號波形圖。
圖14係用以說明上述實施形態之其他變形例於電源切斷時之動作之訊號波形圖。
GND‧‧‧接地電位
H_CLR‧‧‧清除訊號
H_GCK‧‧‧閘極時脈訊號
H_GSP‧‧‧閘極啟動脈衝訊號
H_VSS‧‧‧基準電位
SHUT‧‧‧電源狀態訊號
t0‧‧‧時間點
t1‧‧‧時間點
t2‧‧‧時間點
t3‧‧‧時間點
t4‧‧‧時間點
VCC‧‧‧輸入電源電位
VGH‧‧‧閘極開啟電位
VGH1‧‧‧第1閘極開啟電位
VGH2‧‧‧第2閘極開啟電位
VGL‧‧‧閘極關閉電位
VS‧‧‧影像訊號電位

Claims (20)

  1. 一種液晶顯示裝置,其特徵在於包含:基板,其構成顯示面板;複數條影像訊號線,該等係傳達影像訊號;複數條掃描訊號線,該等係與上述複數條影像訊號線交叉;複數個像素形成部,該等係對應於上述複數條影像訊號線及上述複數條掃描訊號線而配置成矩陣狀;掃描訊號線驅動電路,其係以對應上述複數條掃描訊號線之方式設置,包含具有基於時脈訊號而依序輸出脈衝之複數個雙穩定電路之位移暫存器,且基於由該位移暫存器輸出之脈衝而選擇性驅動上述複數條掃描訊號線;電源電路,其基於自外部賦予之電源,生成以使上述掃描訊號線成選擇狀態之電位即掃描訊號線選擇電位、及以使上述掃描訊號線成非選擇狀態之電位即掃描訊號線非選擇電位;驅動控制部,其生成上述時脈訊號、用以將上述複數個雙穩定電路之狀態初始化之清除訊號、及作為上述複數個雙穩定電路之動作基準之電位即基準電位,且控制上述掃描訊號線驅動電路之動作;及電源狀態檢測部,其若檢測上述電源之關閉狀態,則將特定之電源關閉訊號賦予至上述驅動控制部;且上述複數條影像訊號線、上述複數條掃描訊號線、上 述複數個像素形成部、與上述掃描訊號線驅動電路係形成於上述基板上;各雙穩定電路包含:輸出節點,其連接於上述掃描訊號線;輸出控制用開關元件,其係對汲極端子賦予上述時脈訊號,且使源極端子連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之閘極端子;及第1之第1節點控制用開關元件,其係對閘極端子賦予上述清除訊號,且使汲極端子連接於上述第1節點,並對源極端子賦予上述基準電位;上述電源電路生成上述電源成為關閉狀態時之電位位準之變化狀態彼此不同之第1掃描訊號線選擇電位與第2掃描訊號線選擇電位,作為上述掃描訊號線選擇電位;上述驅動控制部係將上述時脈訊號之電位設定成上述第1掃描訊號線選擇電位或上述掃描訊號線非選擇電位;且將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位或上述掃描訊號線非選擇電位;並將上述基準電位設定成上述第1掃描訊號線選擇電位或上述掃描訊號線非選擇電位;若接收上述電源關閉訊號,則依序進行將上述時脈訊號之電位與上述基準電位設定成上述第1掃描訊號線選擇電位之第1放電處理、及將上述清除訊號之電 位設定成上述第2掃描訊號線選擇電位之第2放電處理;在上述第2放電處理開始之時間點,上述第1掃描訊號線選擇電位變成與接地電位相等,且上述第2掃描訊號線選擇電位係維持在使各雙穩定電路中所含之開關元件成開啟狀態之電位位準。
  2. 如請求項1之液晶顯示裝置,其中各雙穩定電路進而包含:第2之第1節點控制用開關元件,其係使汲極端子連接於第1節點,且對源極端子賦予上述基準電位;第2節點,其連接於上述第2之第1節點控制用開關元件之閘極端子;及第2節點控制用開關元件,其係對閘極端子賦予上述清除訊號,使汲極端子連接於上述第2節點,並對源極端子賦予上述基準電位。
  3. 如請求項1之液晶顯示裝置,其中若上述電源成為關閉狀態,則上述第1掃描訊號線選擇電位以特定之傾斜由上述電源成為關閉狀態之時間點之電位逐漸變化至接地電位。
  4. 如請求項3之液晶顯示裝置,其中上述電源電路包含:第1掃描訊號線選擇電位生成線,其連接於第1電容器與第1電阻器,且用以基於由上述電源生成之特定電位而生成上述第1掃描訊號線選擇電位;及第2掃描訊號線選擇電位生成線,其連接於第2電容器與第2電阻器,且 用以基於上述特定電位而生成上述第2掃描訊號線選擇電位;且與藉由上述第1電容器與上述第1電阻器而定之放電時間常數相比,藉由上述第2電容器與上述第2電阻器而定之放電時間常數較大。
  5. 如請求項1之液晶顯示裝置,其中上述驅動控制部在上述第1放電處理時,將上述清除訊號之電位設定成上述掃描訊號線非選擇電位。
  6. 如請求項1之液晶顯示裝置,其中上述驅動控制部若接收上述電源關閉訊號,則於上述第1放電處理前,進行將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位、並且將上述基準電位設定成上述掃描訊號線非選擇電位之初始化處理。
  7. 如請求項6之液晶顯示裝置,其中上述驅動控制部於上述初始化處理時將上述時脈訊號之電位設定成上述掃描訊號線非選擇電位。
  8. 如請求項1之液晶顯示裝置,其中各雙穩定電路進而包含:輸出節點控制用開關元件,其對閘極端子賦予上述時脈訊號,使汲極端子連接於上述輸出節點,並對源極端子賦予上述基準電位。
  9. 如請求項1至8中任一項之液晶顯示裝置,其中各雙穩定電路中所含之開關元件係包含氧化物半導體之薄膜電晶體。
  10. 如請求項9之液晶顯示裝置,其中上述氧化物半導體係 氧化銦鎵鋅(IGZO)。
  11. 一種驅動方法,其特徵在於其係液晶顯示裝置之驅動方法,該液晶顯示裝置包含:基板,其構成顯示面板;複數條影像訊號線,該等係傳達影像訊號;複數條掃描訊號線,該等係與上述複數條影像訊號線交叉;複數個像素形成部,該等係對應於上述複數條影像訊號線及上述複數條掃描訊號線而配置成矩陣狀;掃描訊號線驅動電路,其係驅動上述複數條掃描訊號線;電源電路,其基於自外部賦予之電源,生成以使上述掃描訊號線成選擇狀態之電位即掃描訊號線選擇電位、及以使上述掃描訊號線成非選擇狀態之電位即掃描訊號線非選擇電位;及驅動控制部,其控制上述掃描訊號線驅動電路之動作;且該驅動方法包含:電源狀態檢測步驟,其檢測由外部賦予之電源之開啟/關閉狀態;及電荷放電步驟,其在上述電源狀態檢測步驟中檢測出上述電源之關閉狀態時執行,使上述顯示面板內之電荷放電;上述掃描訊號線驅動電路係以與上述複數條掃描訊號線對應之方式設置,包含具有基於時脈訊號而依序輸出脈衝之複數個雙穩定電路之位移暫存器;上述驅動控制部生成上述時脈訊號、用以將上述複數個雙穩定電路之狀態初始化之清除訊號、及作為上述複數個雙穩定電路之動作基準之電位即基準電位; 各雙穩定電路具備:輸出節點,其連接於上述掃描訊號線;輸出控制用開關元件,其係對汲極端子賦予上述時脈訊號,使源極端子連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之閘極端子;及第1之第1節點控制用開關元件,其係對閘極端子賦予上述清除訊號,且使汲極端子連接於上述第1節點,並對源極端子賦予上述基準電位;上述電源電路生成上述電源成關閉狀態時之電位位準之變化狀態彼此不同之第1掃描訊號線選擇電位與第2掃描訊號線選擇電位,作為上述掃描訊號線選擇電位;上述電荷放電步驟包含:第1放電步驟,其將上述時脈訊號之電位與上述基準電位設定成上述第1掃描訊號線選擇電位;及第2放電步驟,其將上述清除訊號之電位設定成上述第2掃描訊號線選擇電位;於上述第2放電步驟開始之時間點,上述第1掃描訊號線選擇電位變成與接地電位相等,且上述第2掃描訊號線選擇電位維持在使各雙穩定電路中所含之開關元件成開啟狀態之電位位準。
  12. 如請求項11之驅動方法,其中各雙穩定電路進而包含:第2之第1節點控制用開關元件,其係使汲極端子連接於第1節點,且對源極端子賦予上述基準電位; 第2節點,其連接於上述第2之第1節點控制用開關元件之閘極端子;及第2節點控制用開關元件,其係對閘極端子賦予上述清除訊號,使汲極端子連接於上述第2節點,並對源極端子賦予上述基準電位。
  13. 如請求項11之驅動方法,其中若上述電源成為關閉狀態,則上述第1掃描訊號線選擇電位以特定之傾斜由上述電源成為關閉狀態之時間點之電位逐漸變化至接地電位。
  14. 如請求項13之驅動方法,其中上述電源電路包含:第1掃描訊號線選擇電位生成線,其連接於第1電容器與第1電阻器,且用以基於由上述電源生成之特定電位而生成上述第1掃描訊號線選擇電位;及第2掃描訊號線選擇電位生成線,其連接於第2電容器與第2電阻器,且用以基於上述特定電位而生成上述第2掃描訊號線選擇電位;且與藉由上述第1電容器與上述第1電阻器而定之放電時間常數相比,藉由上述第2電容器與上述第2電阻器而定之放電時間常數較大。
  15. 如請求項11之驅動方法,其中在上述第1放電步驟中,上述清除訊號之電位被設定成上述掃描訊號線非選擇電位。
  16. 如請求項11之驅動方法,其中上述電荷放電步驟進而包含:初始化步驟,其作為在上述第1放電步驟前進行之步驟,將上述清除訊號之電位設定成上述第2掃描訊號 線選擇電位,並且將上述基準電位設定成上述掃描訊號線非選擇電位。
  17. 如請求項16之驅動方法,其中在上述初始化步驟中,上述時脈訊號之電位被設定成上述掃描訊號線非選擇電位。
  18. 如請求項11之驅動方法,其中各雙穩定電路進而包含:輸出節點控制用開關元件,其對閘極端子賦予上述時脈訊號,使汲極端子連接於上述輸出節點,並對源極端子賦予上述基準電位。
  19. 如請求項11至18中任一項之驅動方法,其中各雙穩定電路中所含之開關元件係包含氧化物半導體之薄膜電晶體。
  20. 如請求項19之驅動方法,其中上述氧化物半導體係氧化銦鎵鋅(IGZO)。
TW101147236A 2011-12-15 2012-12-13 Liquid crystal display device and driving method thereof TWI536353B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011274283 2011-12-15

Publications (2)

Publication Number Publication Date
TW201331923A TW201331923A (zh) 2013-08-01
TWI536353B true TWI536353B (zh) 2016-06-01

Family

ID=48612240

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101147236A TWI536353B (zh) 2011-12-15 2012-12-13 Liquid crystal display device and driving method thereof

Country Status (7)

Country Link
US (1) US9311881B2 (zh)
JP (1) JP5784148B2 (zh)
CN (1) CN103988252B (zh)
MY (1) MY176937A (zh)
SG (1) SG11201402738UA (zh)
TW (1) TWI536353B (zh)
WO (1) WO2013088779A1 (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104718568B (zh) * 2012-10-19 2017-06-09 夏普株式会社 显示装置及其驱动方法
KR102156230B1 (ko) * 2013-10-24 2020-09-15 삼성전자주식회사 잔류 전압을 강제로 방전시킬 수 있는 데이터 저장 장치, 이의 동작 방법, 및 이를 포함하는 데이터 처리 시스템
KR102156769B1 (ko) * 2013-12-26 2020-09-16 엘지디스플레이 주식회사 표시장치와 그의 게이트 쉬프트 레지스터 초기화방법
KR102199930B1 (ko) * 2013-12-30 2021-01-07 주식회사 실리콘웍스 게이트 드라이버와 그의 제어 방법
KR102110865B1 (ko) * 2013-12-31 2020-05-14 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
US9953605B2 (en) * 2014-06-06 2018-04-24 Sharp Kabushiki Kaisha Active matrix substrate and display panel
KR101679923B1 (ko) * 2014-12-02 2016-11-28 엘지디스플레이 주식회사 스캔 구동부를 포함하는 표시패널 및 그의 구동방법
KR102296787B1 (ko) * 2014-12-05 2021-09-01 엘지디스플레이 주식회사 표시장치 구동방법
US10283065B2 (en) * 2015-11-25 2019-05-07 Lg Display Co., Ltd. Display device and driving method thereof
KR102556962B1 (ko) * 2015-11-25 2023-07-21 엘지디스플레이 주식회사 표시 장치와 그 구동방법
KR102493876B1 (ko) * 2015-11-27 2023-01-30 엘지디스플레이 주식회사 영상 표시장치 및 그 구동방법
WO2017150443A1 (ja) 2016-03-02 2017-09-08 シャープ株式会社 アクティブマトリクス基板、およびアクティブマトリクス基板を備えた液晶表示装置
CN109952607B (zh) * 2016-08-05 2021-08-24 堺显示器制品株式会社 驱动电路以及显示装置
CN106601206B (zh) * 2016-12-30 2019-01-11 深圳市华星光电技术有限公司 Goa栅极驱动电路以及液晶显示装置
WO2018230452A1 (ja) 2017-06-16 2018-12-20 シャープ株式会社 液晶表示装置およびその駆動方法
US10854163B2 (en) * 2018-10-30 2020-12-01 Sharp Kabushiki Kaisha Display device suppressing display failure caused by residual charge
CN109377951B (zh) * 2018-10-31 2021-06-11 惠科股份有限公司 一种驱动电路、显示模组的驱动方法及显示模组
CN109637494B (zh) * 2019-02-02 2021-08-17 京东方科技集团股份有限公司 显示控制电路的驱动方法、电源ic、显示装置
CN112509528B (zh) * 2020-11-03 2022-06-07 重庆惠科金渝光电科技有限公司 显示面板的栅极驱动电路、显示装置及栅极驱动方法
CN114399982A (zh) * 2022-03-11 2022-04-26 深圳创维-Rgb电子有限公司 显示面板驱动电路、方法及显示面板

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001209355A (ja) * 2000-01-25 2001-08-03 Nec Corp 液晶表示装置及びその駆動方法
GB0024487D0 (en) * 2000-10-05 2000-11-22 Koninkl Philips Electronics Nv Bistable chiral nematic liquid crystal display and method of driving the same
US7486269B2 (en) * 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
JP2007286266A (ja) * 2006-04-14 2007-11-01 Toshiba Matsushita Display Technology Co Ltd 表示駆動装置、平面表示装置及び表示駆動方法
JP2009003207A (ja) * 2007-06-22 2009-01-08 Sharp Corp 表示装置ならびにその駆動回路
JPWO2010050262A1 (ja) * 2008-10-30 2012-03-29 シャープ株式会社 シフトレジスタ回路および表示装置ならびにシフトレジスタ回路の駆動方法
TWI413073B (zh) * 2009-01-20 2013-10-21 Chunghwa Picture Tubes Ltd 具有消除關機殘影功能之液晶顯示器
WO2010137197A1 (ja) * 2009-05-28 2010-12-02 シャープ株式会社 シフトレジスタ
EP2498245A1 (en) * 2009-11-04 2012-09-12 Sharp Kabushiki Kaisha Liquid crystal display device and driving method therefor
WO2011114562A1 (ja) * 2010-03-15 2011-09-22 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置

Also Published As

Publication number Publication date
US20140306948A1 (en) 2014-10-16
TW201331923A (zh) 2013-08-01
MY176937A (en) 2020-08-27
CN103988252A (zh) 2014-08-13
SG11201402738UA (en) 2014-10-30
CN103988252B (zh) 2016-06-22
US9311881B2 (en) 2016-04-12
JP5784148B2 (ja) 2015-09-24
WO2013088779A1 (ja) 2013-06-20
JPWO2013088779A1 (ja) 2015-04-27

Similar Documents

Publication Publication Date Title
TWI536353B (zh) Liquid crystal display device and driving method thereof
JP5968452B2 (ja) 表示装置およびその駆動方法
TWI540554B (zh) Liquid crystal display device and driving method thereof
US9666140B2 (en) Display device and method for driving same
JP6076332B2 (ja) 表示装置
US20120218245A1 (en) Liquid crystal display device and method of driving the same
TWI529682B (zh) A scanning signal line driving circuit, a display device including the same, and a driving method of a scanning signal line
US20100109996A1 (en) Method of driving a gate line, gate drive circuit for performing the method and display apparatus having the gate drive circuit
KR101222962B1 (ko) 게이트 구동회로
TWI556221B (zh) 具有靜電放電功能的閘極驅動電路及具有靜電放電功能的閘極驅動方法
CN110120202B (zh) 显示装置
US10276119B2 (en) Shift register and display device provided therewith
US10854163B2 (en) Display device suppressing display failure caused by residual charge
KR20140131448A (ko) 스캔 구동부 및 이를 이용한 표시장치

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees