TWI436421B - Substrate processing method and substrate processing device - Google Patents

Substrate processing method and substrate processing device Download PDF

Info

Publication number
TWI436421B
TWI436421B TW100127317A TW100127317A TWI436421B TW I436421 B TWI436421 B TW I436421B TW 100127317 A TW100127317 A TW 100127317A TW 100127317 A TW100127317 A TW 100127317A TW I436421 B TWI436421 B TW I436421B
Authority
TW
Taiwan
Prior art keywords
substrate
processing chamber
gas
reaction product
wafer
Prior art date
Application number
TW100127317A
Other languages
English (en)
Other versions
TW201225177A (en
Inventor
Hajime Ugajin
Shigeki Tozawa
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Publication of TW201225177A publication Critical patent/TW201225177A/zh
Application granted granted Critical
Publication of TWI436421B publication Critical patent/TWI436421B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67201Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the load-lock chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67739Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations into and out of processing chamber
    • H01L21/67745Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations into and out of processing chamber characterized by movements or sequence of movements of transfer devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76283Lateral isolation by refilling of trenches with dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66833Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a charge trapping gate insulator, e.g. MNOS transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Chemical Vapour Deposition (AREA)

Description

基板處理方法及基板處理裝置
本發明關於一種藉由化學處理及熱處理來去除基板表面的Si系膜之基板處理方法與裝置。
例如NAND型快閃記憶體之製程中,會進行藉由蝕刻來去除存在於半導體晶圓(以下稱為「晶圓」)W表面之稱為矽氧化膜(SiO2 膜)或氮化矽膜(SiN膜)的Si系膜之步驟。圖1、2係顯示NAND型快閃記憶體製程的一部分。首先,如圖1(a)所示,於單晶矽基板100上,藉由熱氧化法來形成矽氧化膜101,再於其上藉由LPCVD法等來層積聚矽膜102。接下來,如圖1(b)所示,連續進行公知之異向性蝕刻技術,而藉由蝕刻聚矽膜102、氧化膜101、單晶矽基板100的一部分來形成溝槽105,而切割出一個個元件。如此地藉由異向性蝕刻來切割出各個元件,該矽氧化膜101便會成為各元件的閘極絕緣膜103,而聚矽膜102則會成為各元件的浮接閘極104。此外,形成於單晶矽基板100之溝槽105係成為元件分離區域(STI)。
然後,如圖1(c)所示,利用LPCVD法等方法來使新的矽氧化膜106沉積而埋入於該溝槽105及各個元件之間。接下來蝕刻上述沉積之矽氧化膜106,便會形成圖2(a)所示般地浮接閘極104側壁的一部分107露出之構造。之後,如圖2(b)所示,層積ONO絕緣膜108後,再層積聚矽膜(控制閘極)109。藉由於浮接閘極104側壁的一部分107露出之狀態下層積ONO絕緣膜108,則浮接閘極104與ONO絕緣膜108的接觸面積便會變大,而可將寫入記憶單元時施加在控制閘極(聚矽膜109)之寫入電壓設定為較低。此處,矽氧化膜106的蝕刻方法一般來說已知有使用藥液之濕蝕刻或利用反應性氣體電漿之電漿蝕刻等。
於圖2(a)所示之使得浮接閘極104側壁的一部分107露出之步驟中,由於新沉積之矽氧化膜106的蝕刻量會決定浮接閘極104所露出之側壁之一部分107的高度,因而便對蝕刻量要求非常高精確度的控制。各元件中,當矽氧化膜106的蝕刻量與設計值相異時,則浮接閘極104與ONO絕緣膜108的接觸面積便會不同,結果導致各元件的可靠度降低。
然而,由於濕蝕刻的蝕刻率較高,因此會難以控制。又,電漿蝕刻會有對Si系膜以外之膜的影響較大之問題。於是,能夠精確度良好且選擇性地去除晶圓表面的Si系膜之方法已知有化學性地去除Si系膜之化學性去除處理(參酌專利文獻1、2)。該化學性去除處理係對處理室內供應含有鹵素元素之氣體與鹼性氣體的混合氣體,使得Si系膜改質成主要為氟矽酸銨之反應生成物並使其氣化(昇華),來將該反應生成物自晶圓去除。此情況下,含有鹵素元素之氣體係使用例如氟化氫氣體(HF),而鹼性氣體係使用例如氨氣(NH3 )。
專利文獻1:日本特開2008-160000號公報
專利文獻2:日本特開2008-235311號公報
上述化學性去除處理相較於濕蝕刻處理,由於去除率較低,故具有容易控制之優點。又,相較於電漿蝕刻處理,具有對Si系膜以外之膜的影響較少之優點。相反地,化學性去除處理由於Si系膜的去除率較低,因而會難以提高生產性。
然而,進行化學性地去除氧化物之COR(Chemical Oxide Removal)處理之裝置,一般來說已知有專利文獻1所示之具備有以相對低溫來進行使得晶圓表面的氧化膜改質成反應生成物之步驟之化學處理室,與以相對高溫來進行加熱反應生成物並使其昇華而自晶圓去除之步驟之熱處理室者。然而,分別具備有上述化學處理室與熱處理室之處理裝置,由於處理室的數量會增加,因而導致裝置容易變得大型化。又,若化學處理室與熱處理室係各自獨立,則必須在兩者之間具備有能夠搬送基板之搬送機構,且亦需花費搬送時間。
另一方面,專利文獻2中亦提出一種基板處理裝置,其係於相同的處理室內,首先在低溫下進行使得晶圓表面的氧化膜改質成反應生成物之步驟後,再進行於高溫下加熱反應生成物並使其昇華而自晶圓去除之步驟。然而,即便是在相同處理室內,要改變晶圓溫度仍舊相當費時,而有難以提高生產性之困難點。
本發明係鑑於上述問題點所發明者,其目的在於藉由化學性去除處理來有效地去除Si系膜。
為解決上述問題,本發明提供一種基板處理方法,係去除處理室內所收納之基板表面的Si系膜,其特徵在於進行以下步驟:第1步驟,係於該處理室內藉由含有鹵素元素之氣體與鹼性氣體,來使基板表面的Si系膜改質成反應生成物;以及第2步驟,係於較該第1步驟要減壓之該處理室內使該反應生成物氣化;其中該第1步驟與該第2步驟係重複2次以上。
又,本發明提供一種基板處理裝置,係去除處理室內所收納之基板表面的Si系膜,其特徵在於具有:氣體供應機構,係對該處理室內供應含有鹵素元素之氣體與鹼性氣體;溫度調節組件,係調節該處理室內所收納之基板的溫度;排氣機構,係將該處理室內排氣;及控制部,係控制該等氣體供應機構、溫度調節組件及排氣機構;其中係藉由該控制部的控制來進行於該處理室內藉由含有鹵素元素之氣體與鹼性氣體使基板表面的Si系膜改質成反應生成物之第1步驟;以及,於較該第1步驟要減壓之該處理室內使該反應生成物氣化之第2步驟;該第1步驟與該第2步驟係重複2次以上。
依據本發明,藉由重複2次以上第1步驟(係於處理室內,藉由含有鹵素元素之氣體與鹼性氣體,來使基板表面的Si系膜改質成反應生成物)與第2步驟(係於減壓後之該處理室內使該反應生成物氣化),便可提高Si系膜的去除率,從而提高生產性。由於可在相同的處理室內去除基板表面的Si系膜,因此基板處理裝置會變得較小型,且處理時間亦會縮短,從而可提高產能。又,由於化學性去除處理容易控制,且對Si系膜以外之膜的影響較少,因此可選擇性且精確度良好地去除基板表面的Si系膜。
以下,去除基板表面的Si系膜之方法及裝置係以藉由COR(Chemical Oxide Removal)處理來去除矽晶圓(以下稱為「晶圓」)W表面所形成之氧化膜(二氧化矽(SiO2 ))的情況為例,來加以說明本發明實施形態。此外,本說明書及圖式中,針對實質上具有相同的功能構成之構成要素則賦予相同符號,而省略重複說明。
如圖3所示,該處理系統1係具有將晶圓W相對於處理系統1進行搬出入之搬出入部2;鄰接設置於搬出入部2之2個裝載室3;分別鄰接設置於各裝載室3,而藉由COR處理來去除形成於晶圓W表面的氧化膜之作為基板處理裝置的COR處理裝置4;以及,對處理系統1的各部施予控制命令之控制部5。
搬出入部2係具有內部設置有第1晶圓搬送機構10之搬送室12,該第1晶圓搬送機構10係用以搬送例如略呈圓盤狀的晶圓W。晶圓搬送機構10係具有能夠略水平地保持晶圓W之2個搬送臂11a、11b。搬送室12側邊係具有例如3個載置有載置器13a之載置台13,該載置器13a可排列並收納複數片晶圓W。又,設置有使晶圓W旋轉來光學性地求得偏心量以進行晶圓W的對位之對準器14。
上述搬出入部2中,晶圓W係藉由搬送臂11a、11b而被加以保持,且可藉由晶圓搬送機構10的驅動在略水平面內旋轉及直進移動或升降,而被搬送至所欲位置處。然後,使得搬送臂11a、11b分別相對於載置台13上的載置器13a、對準器14、裝載室3作進退來進行晶圓W的搬出入。
各裝載室3係在與搬送室12之間分別具備有閘閥16之狀態下而分別連結於搬送室12。各裝載室3內係設置有晶圓W搬送用之第二晶圓搬送機構17。晶圓搬送機構17係具有略水平地保持晶圓W之搬送臂17a。又,裝載室3係可被真空抽氣。
上述裝載室3中,晶圓W係藉由搬送臂17a而被加以保持,且可藉由晶圓搬送機構17的驅動在略水平面內旋轉及直進移動或升降而被搬送。然後,使得搬送臂17a相對於縱列連結於各裝載室3之COR處理裝置4作進退,來進行晶圓W之相對於COR處理裝置4的搬出入。
COR處理裝置4係具備有能夠收納晶圓W之密閉構造的處理室(處理空間)21。又,設置有供晶圓W搬入或搬出至處理室21內之搬出入口35,而用以開閉該搬出入口35之閘閥22係設置於裝載室3與COR處理裝置4之間。處理室21係在與裝載室3之間分別介設有閘閥22之狀態下而連結於裝載室3。
如圖4所示,COR處理裝置4係具備有密閉構造的腔室30,腔室30內部係成為能夠收納晶圓W之處理室(處理空間)21。處理室21內係設置有能夠在略水平狀態下載置晶圓W之載置台31。又,COR處理裝置4係具備有對處理室21內供應各種氣體之氣體供應機構32,以及將處理室21內排氣、減壓之排氣機構33。
腔室30的側壁部係設置有供晶圓W搬入或搬出至處理室21內之搬出入口35,該搬出入口35係藉由裝載室3與COR處理裝置4之間所設置之閘閥22而開閉。
處理室21內所配置之載置台31為略圓柱形狀,且被固定在腔室30的底部。載置台31內部係設置有能夠調節載置台31的溫度之溫度調節組件40。溫度調節組件40係具備有能夠讓例如調溫用液體(例如水等)循環之管路,而藉由與流動於該管路內的液體進行熱交換,來調節載置台31上面的溫度,進一步地,藉由載置台31與載置台31上的晶圓W之間之熱交換的進行,來調節晶圓W的溫度。此外,溫度調節組件40不限於上述,而亦可為利用例如電阻熱來加熱載置台31及晶圓W之電氣加熱器等。
腔室30頂部係具備有具有將各種氣體噴出至處理室21內的複數噴出口之噴淋頭45。氣體供應機構32係具備有氟化氫氣體供應源46、氨氣供應源47、氬氣供應源48及氮氣供應源49。氟化氫氣體供應源46與噴淋頭45之間係以氟化氫氣體供應道50來加以連接。又,氟化氫氣體供應道50係安裝有可調節氟化氫氣體供應道50的開閉動作及氟化氫氣體的供應流量之流量調整閥51。氨氣供應源47與噴淋頭45之間係以氨氣供應道52來加以連接。又,氨氣供應道52係安裝有可調節氨氣供應道52的開閉動作及氨氣的供應流量之流量調整閥53。氬氣供應源48與噴淋頭45之間係以氬氣供應道54來加以連接。又,氬氣供應道54係安裝有可調節氬氣供應道54的開閉動作及氬氣的供應流量之流量調整閥55。氮氣供應源49與噴淋頭45之間係以氮氣供應道56來加以連接。又,氮氣供應道56係安裝有可調節氮氣供應道56的開閉動作及氮氣的供應流量之流量調整閥57。
排氣機構33係具備有連接於腔室30底部之排氣流路60。排氣流路60係安裝有用以將開閉閥61與處理室21內強制排氣之排氣幫浦62。
構成處理系統1之裝載室3、晶圓搬送機構10、對準器14、閘閥16、22、晶圓搬送機構17、載置台31的溫度調節組件40、氣體供應機構32的各流量調整閥51、53、55、57、排氣機構33的開閉閥61與排氣幫浦62皆係受到控制部5的控制。控制部5典型地係可藉由軟體來執行任意功能之通用電腦。
如圖3所示,控制部5具有:具備CPU(中央演算裝置)之演算部5a;連接於演算部5a之輸出入部5b;以及插附於輸出入部5b而收納有控制軟體之記錄媒體5c。該記錄媒體5c係記錄有藉由控制部5的執行,來使處理系統1進行後述特定基板處理方法之控制軟體(程式)。控制部5係藉由執行該控制軟體,來將處理系統1的各功能要素控制在能夠實現特定製程配方所定義之各種製程條件(例如處理室21的壓力等)。亦即,如後所詳細說明般,控制部5會給予能夠讓COR處理裝置4之各處理步驟實現之控制命令。
記錄媒體5c係可固定地設置於控制部5者,抑或自由裝卸地安裝在控制部5所設置之讀取裝置(未圖示)而可藉由該讀取裝置來讀取者。最典型的實施形態中,記錄媒體5c係藉由處理系統1之製造商的服務人員來安裝控制軟體之磁碟機。其他實施形態中,記錄媒體5c係寫入有控制軟體之如CD-ROM或DVD-ROM般的可移動式磁碟。
接下來,針對上述方式所構成之處理系統1中之晶圓W的處理加以說明。此外,以COR處理作為處理的一例來加以說明,其係使用含有氟化氫氣體(HF)與氨氣(NH3 )之混合氣體來如先前圖1(c)所說明般,將填補晶圓W表面所形成之溝槽105之間而沉積之新的矽氧化膜106去除。矽氧化膜106係埋入於作為元件分離區域(STI)之溝槽105,而藉由以下說明的COR處理來將新的矽氧化膜106蝕刻至所欲高度,以使浮接閘極104側壁的一部分107露出。
於處理系統1進行處理前,如圖1(c)所示,埋入於晶圓W表面所形成之溝槽105之新的矽氧化膜106的上面係與浮接閘極104表面為相同高度。例如,於矽氧化膜106沉積後,進行CMP(Chemical Mechanical Polishing)處理,來使矽氧化膜106上面成為相同於浮接閘極104表面之高度。然後,將上述矽氧化膜106上面的高度相同於浮接閘極104之晶圓W收納在載置器13a內並搬送至處理系統1。當然,埋入於各溝槽105之各矽氧化膜106的高度亦會相同。於是,若正確地進行後續COR處理,則藉由COR處理而露出之浮接閘極104側壁之一部分107的高度,便會在晶圓W內全部成為均勻的高度。
處理系統1中如圖1所示,收納有複數片晶圓W之載置器13a係載置於載置台13上。然後,藉由晶圓搬送機構10來將第一片晶圓W從載置器13a取出,並搬入至裝載室3。當裝載室3搬入有第一片晶圓W後,便將裝載室3密閉、減壓。之後,打開閘閥22來使裝載室3與相對於大氣壓而減壓後之COR處理裝置4的處理室21互相連通。藉由晶圓搬送機構17來將第一片晶圓W從裝載室3搬出,並通過搬出入口35而搬入至COR處理裝置4的處理室21內。
於COR處理裝置4的處理室21內,晶圓W係在元件形成面為上面之狀態下(使得埋入於溝槽105之矽氧化膜106朝上之狀態下),從晶圓搬送機構17的搬送臂17a被傳遞至載置台31。當晶圓W被搬入後,便使搬送臂17a從處理室21退出,並關閉搬出入口35所裝設之閘閥22來使處理室21成為密閉狀態。
首先,當處理室21成為密閉狀態後,打開流量調整閥55、57,則處理室21內便會從氬氣供應源48與氮氣供應源49而供應有例如1分30秒鐘的氬氣與氮氣。又,藉由排氣幫浦62的稼動,來使處理室21內的壓力成為較大氣壓要低壓之狀態。
此情況下,藉由流量調整閥55、57的控制,來對處理室21內供應流量為例如200sccm的氬氣,且供應流量為例如1000~500sccm的氮氣。又,使得處理室21內的壓力減壓至例如2000mTorr。又另一方面,載置台31上之晶圓W的溫度係藉由溫度調節組件40而調節為特定目標值(90℃以上)。
然後,當載置台31上之晶圓W的溫度被調節為特定目標值(90℃以上)後,便開始去除第一片晶圓W表面的Si系膜之去除步驟S。該去除步驟S係進行對處理室21內供應氨氣與氟化氫氣體來使矽氧化膜106改質成反應生成物之第1步驟S1,與使得處理室21內較第1步驟S1要減壓來使反應生成物氣化之第2步驟S2。亦即,首先從氨氣供應源47對處理室21內供應例如10秒鐘的氨氣。此時,藉由流量調整閥53的控制,來對處理室21內供應流量為例如80sccm的氨氣。又,藉由流量調整閥55、57的控制,來對處理室21內供應流量為例如140sccm的氬氣,並停止氮氣的供應。又,藉由排氣幫浦62的稼動,來使處理室21內的壓力減壓至例如900mTorr。
之後,一邊繼續從氨氣供應源47來對處理室21內供應氨氣,一邊從氟化氫氣體供應源46對處理室21供應氟化氫氣體。由於處理室21係預先供應有氨氣,因此會因氟化氫氣體的供應,而使得處理室21的氛圍成為含有氟化氫氣體與氨氣之混合氣體所構成的處理氛圍。如此地藉由對處理室21內之晶圓W表面供應混合氣體,來進行使得埋入於晶圓W表面的溝槽105之矽氧化膜106改質成反應生成物之第1步驟S1。會產生氟矽酸銨或水分等反應生成物。
此外,該第1步驟S1係藉由流量調整閥51、53的控制,來對處理室21內供應流量為例如80sccm的氟化氫氣體,與供應流量為例如80sccm的氨氣。又,藉由流量調整閥55、57的控制,來對處理室21內供應流量為例如60sccm的氬氣,並停止氮氣的供應。又,藉由排氣幫浦62的稼動,來使處理室21內的壓力減壓至例如900mTorr。又,載置台31上之晶圓W的溫度係藉由溫度調節組件40而維持在特定目標值(90℃以上)。此外,第1步驟S1係進行例如1分鐘。
接下來進行使得於該第1步驟S1中改質成反應生成物後的矽氧化膜106氣化之第2步驟S2。該第2步驟S2係藉由使得處理室21內較該第1步驟S1要減壓,來使改質成反應生成物後的矽氧化膜106氣化。此時,係藉由流量調整閥51、53、55、57的控制,來停止對處理室21內之任一氟化氫氣體、氨氣、氬氣、氮氣的供應。又,藉由排氣幫浦62的稼動,來使處理室21內的壓力減壓至例如0mTorr。又,載置台31上之晶圓W的溫度係藉由溫度調節組件40而維持在特定目標值(90℃以上)。此外,第2步驟S2係進行例如10秒鐘。
然而,依據本案發明人的實驗,發現使得矽氧化膜106改質成反應生成物之第1步驟S1中,改質成反應生成物的速度會隨著時間經過而減少。再者,亦發現反應生成物的改質量若時間變長,則在晶圓W面內會變得不均勻。推測上述係因為矽氧化膜106與反應氣體(含有氟化氫氣體與氨氣之混合氣體)的反應會因反應成生物的成長而受到阻礙。若反應生成物存在於矽氧化膜106上,則矽氧化膜106與反應氣體的接觸機率便會在晶圓W面內發生變化。如上所述,由於矽氧化膜106的去除量會決定浮接閘極與ONO絕緣膜的接觸面積,因此矽氧化膜106的去除量在晶圓W面內便被要求非常高的均勻性。
此處,本案發明人想到將第1步驟S1區分成複數次,並且,第2次之後的第1步驟S1係在藉由第2步驟S2來預先使反應成生物氣化後才進行。據此,由於所成長之反應成生物會在對矽氧化膜106與反應氣體的反應造成很大影響前便被氣化,因此第2次之後的第1步驟S1亦可在矽氧化膜106上不存在有反應成生物之狀態下開始。由於矽氧化膜106上不存在有遮蔽物,因此可使反應在晶圓W面內均勻地進行。
然而,若如習知技術般地採用使基板(晶圓W)的溫度升降之方法,則在進行第2次之後的第1步驟S1時,便必須將基板冷卻至特定溫度。將溫度暫時上升後的基板在處理室內冷卻一事,會使得處理整體的速度明顯降低。本發明之再一特徵點為不會受限於晶圓W的溫度變化,而係藉由改變處理室21內的壓力來進行第1步驟S1與第2步驟S2。亦即,由於係將晶圓W的溫度維持在特定目標值(90℃以上)來進行第1步驟S1與第2步驟S2,因此就算重複多次該等步驟仍不需冷卻晶圓W。晶圓W所被維持之溫度係在第2步驟S2之壓力下會使晶圓W上的反應成生物氣化之溫度。另一方面,第1步驟S1之處理室21內則被維持在矽氧化膜106會改質,但反應成生物不會氣化而是會沉積在晶圓W上之壓力。由於晶圓W的溫度處理室21內不需配置用以吸取晶圓W的熱量之冷卻組件,因此只要將處理室21的內壁全部設計為會達到特定溫度以上,便亦可防止沉積物附著在處理室21內壁。
如後述實施例所說明,比較了持續進行3分鐘第1步驟S1後再進行第2步驟S2之情況,與重複3次每進行1分鐘第1步驟S1便進行第2步驟S2之操作之情況,而獲得以下結果。亦即,持續進行3分鐘第1步驟S1後再進行第2步驟S2之情況下,矽氧化膜106的去除量為17nm左右。相對於此,重複3次每進行1分鐘第1步驟S1便進行第2步驟S2之操作之情況下,矽氧化膜106的去除量則為30nm左右。
於是,本發明之實施形態便於去除埋入於晶圓W表面的溝槽105之矽氧化膜106時,如圖5所示般地重複進行2次以上將矽氧化膜106改質成反應生成物之第1步驟S1,與使得第1步驟S1中改質成反應生成物後的矽氧化膜106氣化之第2步驟S2。此時,例如係在進行1分鐘第1步驟S1之後進行10秒鐘第2步驟S2,更進一步地,於進行1分鐘第1步驟S1之後進行10秒鐘第2步驟S2。此外,如上所述地於重複進行第1步驟S1與第2步驟S2期間,載置台31上之晶圓W的溫度係藉由溫度調節組件40而被維持在特定目標值(90℃以上)。
去除步驟S中,係藉由如上所述地交互重複進行2次以上第1步驟S1與第2步驟S2,來將埋入於晶圓W表面的溝槽105之矽氧化膜106去除至所欲深度。然後,於去除步驟S結束後,進行將處理室21內的氣體強制排氣之排氣處理步驟T。該排氣處理步驟T係交互進行2次以上對處理室21內供應非活性氣體(氟化氫氣體、氨氣)之第3步驟T1,與將處理室21內排氣之第4步驟T2。
首先,第3步驟T1係藉由流量調整閥51、53的控制,來停止對處理室21內之氟化氫氣體、氨氣的供應。然後,一邊藉由排氣幫浦62的稼動來使處理室21內減壓,一邊藉由流量調整閥55、57的控制來對處理室21內供應氬氣、氮氣。
該第3步驟T1係一邊以排氣幫浦62來使處理室21內減壓,一邊藉由流量調整閥55、57的控制,來對處理室21內供應流量為例如1000sccm的氬氣,與供應流量為例如1000sccm的氮氣。藉此,處理室21內的壓力便會被升壓至例如該流量時的基本壓力。然後,該第3步驟係進行例如3秒鐘。
然後,於第3步驟T1結束後進行將處理室21內排氣之第4步驟T2。該第4步驟T2係藉由流量調整閥51、53、55、57的控制,來停止對處理室21內之任一氟化氫氣體、氨氣、氬氣、氮氣的供應。又,藉由排氣幫浦62的稼動,來使處理室21內的壓力減壓至例如0mTorr。此外,上述將處理室21內的氣體排氣之步驟係進行例如5秒鐘。
然後,交互進行2次以上該等第3步驟T1與第4步驟T2。如此地藉由交互進行2次以上第3步驟T1與第4步驟T2,則將處理室21內強制排氣之排氣處理步驟T便結束。
然後,於排氣處理步驟T結束後,開啟閘閥22以使搬出入口35打開,且藉由晶圓搬送機構17來將第1片晶圓W從處理室21搬出並返回裝載室3。如此地,於針對第1片晶圓W之一連串的COR處理結束後,藉由晶圓搬送機構10來將埋入於溝槽105之矽氧化膜106被去除至所欲深度之第1片晶圓W從裝載室3搬出並返回載置器13a。
接下來,藉由晶圓搬送機構10來將第2片晶圓W從載置器13a取出並搬入至裝載室3。將第2片晶圓W搬入至裝載室3後,使得裝載室3密閉、減壓。之後,打開閘閥22,來使裝載室3與相對於大氣壓而減壓後之COR處理裝置4的處理室21互相連通。第2片晶圓W係藉由晶圓搬送機構17從裝載室3被搬出並通過搬出入口35,而被搬入至COR處理裝置4的處理室21內。
之後,同樣地進行圖5中說明的步驟,便結束對第2片晶圓W之一連串的COR處理,然後藉由晶圓搬送機構10來將埋入於溝槽105之矽氧化膜106被去除至所欲深度之第2片晶圓W從裝載室3搬出並返回載置器13a。以下,以同樣方式,於相同的處理室21內重複對複數片晶圓W進行一連串的COR處理。
依據該處理系統1,藉由重複2次以上改質成反應生成物之第1步驟S1,與使得反應生成物氣化之第2步驟S2來將埋入於晶圓W表面的溝槽105之矽氧化膜106加以去除,便可以高去除率而去除至所欲深度,從而可提高生產性。又,可將埋入於各溝槽105之矽氧化膜106去除至均勻深度。當矽氧化膜106被去除至均勻深度後的結果,則被溝槽105分離之各元件(NAND型快閃記憶體)的寫入電壓便會變得均勻,且可靠度提高。再者,由於係在相同的處理室21內進行第1步驟S1與第2步驟S2,因此COR處理裝置4及處理系統1會變得小型,且佔置空間亦變小,從而可縮短處理時間且提高產能。又,由於COR處理容易控制,且對氧化膜以外之膜的影響較少,因此可選擇性且精確度良好地去除埋入於各溝槽105之矽氧化膜106。再者,藉由在相同溫度下進行第1步驟S1與第2步驟S2,可節省改變晶圓W溫度的時間,從而提高生產性。
又,依圖5中說明的處理方法,藉由於排氣處理步驟T中交互進行2次以上對處理室21內供應非活性氣體之第3步驟T1與將處理室21內排氣之第4步驟T2,便可將COR處理中產生的反應生成物(氟矽酸銨或水分等)在短時間內且有效率地自處理室21內去除。於排氣處理步驟T中,由於係在第3步驟T1與第4步驟T2中以可使得反應成生物氣化之壓力範圍來進行壓力變動,因此不僅晶圓W上的反應成生物會被氣化,且亦能有效率地進行處理室21內之排氣,可同時達成兩種目的。由於排氣處理步驟T具有同等於第2步驟S2的作用,因此如圖5所示般,可以第1步驟S1來結束去除步驟S,而接著再進行排氣處理步驟T。又,於排出處理結束後的晶圓W後,由於不需在另一腔室內進行排氣處理,因此可迅速地對下一晶圓W進行處理。若於相同的處理室21內處理多片晶圓W,雖會有微粒滯留在處理室21內之疑慮,但由於本發明係每當進行1片的晶圓W處理便進行排氣處理步驟T,因此就算處理多片晶圓仍不會有問題產生。藉由有效地將該等反應生成物自處理室21內去除,便可避免微粒產生。又,由於可以短時間來進行排氣處理步驟T,因此可縮短處理時間,從而提高生產性(產能)。
此外,重複進行2次以上第1步驟S1與第2步驟S2之情況,於第1步驟S1與第1步驟S1之間所進行之第2步驟S2係藉由使得處理室21內減壓,來將氣化後的反應生成物自處理室21內去除。若該第2步驟S2的時間過短,則反應生成物便會無法完全昇華而殘留在矽氧化膜106表面,使得接下來所進行之於第1步驟S1中改質成反應生成物之矽氧化膜106的改質量減少,結果導致蝕刻量降低。
另一方面,若在第1步驟S1與第1步驟S1之間所進行之第2步驟S2過長,則接下來所進行之第1步驟S1中使得含有氟化氫氣體與氨氣之混合氣體吸附在矽氧化膜106的時間便會增加,而導致到反應開始為止的時間增加。其結果便會使得蝕刻形狀出現變異。為了有效且均勻地使矽氧化膜106改質成反應生成物,較佳係在第1步驟S1與第1步驟S1之間所進行之第2步驟S2中,不要將含有氟化氫氣體與氨氣之混合氣體完全地自處理室21內去除,而是使含有氟化氫氣體與氨氣之混合氣體稍微殘留在處理室21內。
然而,若如上所述地於第1步驟S1彼此間所進行之第2步驟S2中,使得含有氟化氫氣體與氨氣之混合氣體殘留在處理室21內,則反應性生成物便會容易沉積在處理室21內或排氣流路60等,而有成為微粒源之虞。上述問題會隨著晶圓W的處理片數增加而更明顯。
然而依據本發明,便可在重複進行第1步驟S1與第2步驟S2期間,將殘留在處理室21內或排氣流路60等之混合氣體或反應生成物,於後續進行的排氣處理步驟T中在短時間內有效地去除。其結果,便可在不會使生產性(產能)降低之情況下,實施變異較少的蝕刻。是以,本發明之排氣處理步驟T對於重複進行2次以上第1步驟S1與第2步驟S2之情況,為一種特別有用的技術。
此外,重複進行2次以上第1步驟S1與第2步驟S2之情況,較佳地在第1步驟S1彼此間所進行之第2步驟S2中,係不進行排氣處理步驟T中所進行之對處理室21內供應非活性氣體之第3步驟T1。亦即,如上所述,為了使矽氧化膜106有效地均勻改質成反應生成物,於第1步驟S1彼此間所進行之第2步驟S2較佳地係在含有氟化氫氣體與氨氣之混合氣體稍微殘留處理室21內之狀態下結束。若於第1步驟S1彼此間所進行之第2步驟S2中對處理室21內供應非活性氣體,則含有氟化氫氣體與氨氣之混合氣體便會自處理室21內被完全去除,而有蝕刻形狀出現變異之虞。因此,較佳地係不在第1步驟S1彼此間所進行之第2步驟S2中進行對處理室21內供應非活性氣體之第3步驟T1,而是在最後的第2步驟S2結束後所進行之排氣處理步驟T中再交互進行第3步驟T1與第4步驟T2。
本發明雖係以快閃記憶體之浮接閘極的側壁露出製程作為實施例來加以說明,但例如,亦可被採用於次世代元件,抑或可在FIN型FET的製程中實施。其係自矽氧化膜的層正確地突出具有均勻高度之元件膜。隨著半導體微細化的發展,今後會更加要求要能夠對電晶體等的元件周邊進行非常正確的處理。本發明由於不會對聚矽等的元件膜造成損傷,且可在短時間內對矽氧化膜進行正確的蝕刻,因此其技術意義十分重大。
以上,雖已針對本發明之較佳實施形態加以說明,但本發明不限於上述範例。只要是本發明所屬技術領域中具通常知識者,應當可在申請專利範圍所記載之技術思想的範疇內,思及各種變化例或修正例,且可明瞭該等當然亦屬於本發明之技術範圍。例如,可重複進行2次以上第1步驟S1與第2步驟S2,且重複次數可為任意複數次。又,可重複進行2次以上第3步驟T1與第4步驟T2,且重複次數可為任意複數次,而該等之間亦可進行其他氣體的供應。
此外,供應至處理室21之氣體種類未限定於上述實施形態所示之組合。例如,供應至處理室21之非活性氣體可只有氬氣。又,該非活性氣體亦可為其他非活性氣體,例如氦氣(He)、氙氣(Xe)的任一者,抑或混合有氬氣、氮氣、氦氣、氙氣當中之2種以上的氣體。
處理系統1的構造未限定於上述實施形態所示者。例如,除了COR處理裝置4以外,亦可為具有成膜裝置之處理系統。又,處理系統1中所處理之基板的構造未限定於上述實施形態所說明者。再者,處理系統1所實施之氧化膜的去除未限定於實施形態所示般係將埋入於溝100之矽氧化膜106去除,本發明可適用於各種Si系膜的去除方法。
處理系統1中,作為去除對象物之矽氧化膜可為例如自然氧化膜、BPSG膜、HDP-SiO2 膜等各種矽氧化膜。此情況下,可配合矽氧化膜的種類,而藉由調節COR處理中晶圓W的溫度、混合氣體中的氟化氫氣體分壓等,來控制反應生成物成為飽和狀態之深度、蝕刻量等。又,本發明係不限於COR處理,而亦可適用於對處理室內供應含有鹵素元素之氣體與鹼性氣體的混合氣體來去除基板表面的SiN膜之化學性去除處理。
[實施例]
(實施例1)
首先,藉由COR處理來調查由矽氧化膜所生成之反應生成物(氟矽酸銨((NH4 )2 SiF6 ))的昇華溫度。在N2 氛圍的大氣壓下加熱氟矽酸銨並調查重量變化後,得到圖6的結果。得知氟矽酸銨在約90℃以上便會昇華。
接下來,調查重複進行使得矽氧化膜改質成反應生成物之第1步驟,與使得第1步驟中改質成反應生成物後的矽氧化膜氣化之第2步驟情況的效果。並將其結果顯示於圖7。本發明例中,係在進行使得矽氧化膜改質成反應生成物之第1步驟1分鐘後,進行使得第1步驟中改質成反應生成物後的矽氧化膜氣化之第2步驟10秒鐘,而重複3次上述第1步驟(1分鐘)與第2步驟(10秒鐘)。另一方面,比較例中,係在連續進行使得矽氧化膜改質成反應生成物之第1步驟3分鐘後,再進行使得改質成反應生成物後的矽氧化膜氣化之第2步驟。此外,本發明例與比較例的情況,溫度皆為120℃。連續進行第1步驟3分鐘之比較例中,可觀察到改質成反應生成物的情況會隨著時間經過而飽和,且改質速度亦隨著時間經過而減少之現象。相對於此,本發明例中改質成反應生成物之速度並未隨著時間經過而減少。
接下來,首先使用如圖1(c)所說明般於溝槽105埋入有矽氧化膜106之晶圓W,而藉由本發明例與比較例來進行COR處理。本發明例係依照圖8(表1)所示之步驟順序1~10來進行COR處理,而比較例係依照圖9(表2)所示之步驟順序1~7來進行COR處理。此外,本發明例與比較例的情況,晶圓W的溫度皆為120℃。
其結果,重複2次第1步驟與第2步驟之本發明範例中,如圖10所示,各溝槽105內的矽氧化膜106皆被均勻地去除至大約80nm左右的深度h。相對於此,連續進行第1步驟3分鐘後再進行第2步驟之比較例中,如圖11所示,矽氧化膜106的去除深度h會因各溝106而變得不均勻,且去除後之矽氧化膜106的表面形狀亦不平整。
(實施例2、3)
接下來,交互地重複進行7次第1步驟與第2步驟後,以各種方法進行排氣處理步驟來將處理室內的氣體強制地排氣。並將其結果顯示於圖12。
圖12中,橫軸表示晶圓的處理片數(片),縱軸表示直徑0.06μm以上的微粒數(個)。又,圖12中各線A1~A5(比較例1~5)及各線B1、B2(實施例2、3)的條件如下所述。
(比較例1(A1))
每處理1片晶圓便對處理室內進行30秒鐘的排氣而減壓至0mTorr。
(比較例2(A2))
每處理5片晶圓便對處理室內供應1000sccm的氬氣且供應1000sccm的氮氣來進行吹淨30秒鐘。
(比較例3(A3))
每處理1片晶圓便對處理室內供應1000sccm的氬氣且供應1000sccm的氮氣來進行吹淨5分鐘。
(比較例4(A4))
每處理1片晶圓便一邊對處理室內供應1000sccm的氬氣與1000sccm的氮氣,一邊對處理室內進行排氣5秒鐘而減壓至0mTorr。
(比較例5(A5))
每處理1片晶圓便一邊對處理室內供應100sccm的氬氣與100sccm的氮氣,一邊對處理室內進行排氣5秒鐘而減壓至0mTorr。
(實施例2(B1))
每處理1片晶圓便交互地重複10次對處理室內供應1000sccm的氬氣與1000sccm的氮氣,並將處理室內保持在0mTorr之第3步驟15秒鐘,與將處理室21內的壓力減壓至0mTorr之第4步驟10秒鐘。
(實施例3(B2))
每處理1片晶圓便交互地重複10次對處理室內供應1000sccm的氬氣與1000sccm的氮氣,並將處理室內保持在0mTorr之第3步驟3秒鐘,與將處理室21內的壓力減壓至0mTorr之第4步驟5秒鐘。
比較例1、2、4、5(A1、2、4、5)中,當處理片數增加時皆會產生微粒。又,比較例3(A3)中,雖然微粒減少,但排氣處理步驟需花費5分鐘,而使得生產性(產能)降低。
另一方面,重複進行第3步驟與第4步驟之本發明實施例2、3中,縱使處理片數增加,皆未在任一情況觀察到有微粒產生。又,可如實施例3般地重複10次第3步驟3秒鐘與第4步驟5秒鐘,而將排氣處理步驟的處理時間縮短至80秒。此外,由另一實驗可知縱使是重複6次第3步驟2秒鐘與第4步驟3秒鐘,而將排氣處理步驟的處理時間縮短至30秒,仍可避免微粒產生。由上述結果可知依據本發明,藉由於排氣處理步驟中交互地重複對處理室內供應非活性氣體之第3步驟,與將處理室內排氣之第4步驟,便可同時滿足避免微粒產生與縮短處理時間。
本發明可適用於藉由化學性去除處理來將基板表面的Si系膜去除之技術。
h...深度
S...去除步驟
S1...第1步驟
S2...第2步驟
T...排氣處理步驟
T1...第3步驟
T2...第4步驟
W...晶圓
1...處理系統
2...搬出入部
3...裝載室
4...COR處理裝置
5...控制部
5a...演算部
5b...輸出入部
5c...記錄媒體
10...第1晶圓搬送機構
12...搬送室
11a、11b...搬送臂
13...載置台
13a...載置器
14...對準器
16、22...閘閥
17...第二晶圓搬送機構
17a...搬送臂17a
21...處理室
30...腔室
31...載置台
32...氣體供應機構
33...排氣機構
35...搬出入口
40...溫度調節組件
45...噴淋頭
46...氟化氫氣體供應源
47...氨氣供應源
48...氬氣供應源
49...氮氣供應源
50...氟化氫氣體供應道
51、53、55、57...流量調整閥
52...氨氣供應道
54...氬氣供應道
56...氮氣供應道
60...排氣流路
61...開閉閥
62...排氣幫浦
100...單晶矽基板
101...矽氧化膜
102...聚矽膜
103...閘極絕緣膜
104...浮接閘極
105...溝槽
106...矽氧化膜
107...側壁的一部分
108...ONO絕緣膜
109...聚矽膜(控制閘極)
圖1係NAND型快閃記憶體製程的一部分之說明圖,(a)係顯示於單晶矽基板上層積有矽氧化膜與聚矽膜之狀態,(b)係顯示切割出各個元件後之狀態,(c)係顯示沉積有矽氧化膜之狀態。
圖2係使得浮接閘極的側壁部露出之步驟之說明圖,(a)係顯示矽氧化膜被蝕刻而露出有浮接閘極側壁的一部分之狀態,(b)係顯示層積有ONO絕緣膜與聚矽膜(控制閘極)之狀態。
圖3係顯示處理系統的概略結構之平面圖。
圖4係本發明實施形態之COR處理裝置之說明圖。
圖5係晶圓處理方法的步驟之說明圖。
圖6係顯示氟矽酸銨之溫度與重量變化的關係之圖表。
圖7係顯示針對重複3次第1步驟與第2步驟之本發明例(實施例1)與連續進行第1步驟後再進行第2步驟之比較例,矽氧化膜之處理時間與去除量變化的關係之圖表。
圖8係顯示本發明例COR處理的步驟順序之表1。
圖9係顯示比較例COR處理的步驟順序之表2。
圖10係依照表1之步驟順序,而藉由本發明例COR處理而被去除後之矽氧化膜狀態的說明圖。
圖11係依照表2之步驟順序,而藉由比較例COR處理而被去除後之矽氧化膜狀態的說明圖。
圖12係比較比較例1~5及實施例2、3的排氣處理步驟之圖表。
W...晶圓
3...裝載室
22...閘閥
21...處理室
30...腔室
31...載置台
32...氣體供應機構
33...排氣機構
35...搬出入口
40...溫度調節組件
45...噴淋頭
46...氟化氫氣體供應源
47...氨氣供應源
48...氬氣供應源
49...氮氣供應源
50...氟化氫氣體供應道
51、53、55、57...流量調整閥
52...氨氣供應道
54...氬氣供應道
56...氮氣供應道
60...排氣流路
61...開閉閥
62...排氣幫浦

Claims (14)

  1. 一種基板處理方法,係去除處理室內所收納之基板表面的Si系膜,其特徵在於進行以下步驟:第1步驟,係於該處理室內藉由含有鹵素元素之氣體與鹼性氣體,來使基板表面的Si系膜改質成反應生成物;以及第2步驟,係於較該第1步驟要減壓之該處理室內使該反應生成物氣化;其中該第1步驟與該第2步驟係重複2次以上;於該第1步驟與該第2步驟中,基板溫度為該反應生成物開始昇華之溫度以上。
  2. 如申請專利範圍第1項之基板處理方法,其中於該第1步驟與該第2步驟中,基板溫度達90℃以上。
  3. 如申請專利範圍第1項之基板處理方法,其中於該第1步驟與該第2步驟中,基板溫度未改變。
  4. 如申請專利範圍第1項之基板處理方法,其中係藉由去除基板表面的Si系膜,來使基板表面未改質成反應生成物之膜露出。
  5. 如申請專利範圍第4項之基板處理方法,其中該Si系膜為矽氧化膜,未改質成該反應生成物之膜為矽膜。
  6. 如申請專利範圍第1項之基板處理方法,其係具有交互地進行2次以上該第1步驟與該第2步驟之去除步驟; 該去除步驟係在該處理室內重複進行複數次,且於該去除步驟與該去除步驟之間會進行將該反應生成物從該處理室內排出之排氣處理步驟;於該排氣處理步驟中係交互進行2次以上對該處理室內供應非活性氣體之第3步驟與將該處理室內排氣之第4步驟。
  7. 如申請專利範圍第6項之基板處理方法,其中於該第3步驟與該第4步驟中,係使該處理室內成為可讓該反應生成物氣化之壓力。
  8. 如申請專利範圍第6項之基板處理方法,其中該排氣處理步驟係在去除基板表面的Si系膜之基板處理的最後進行。
  9. 一種基板處理裝置,係去除處理室內所收納之基板表面的Si系膜,其特徵在於具有:氣體供應機構,係對該處理室內供應含有鹵素元素之氣體與鹼性氣體;溫度調節組件,係調節該處理室內所收納之基板的溫度;排氣機構,係將該處理室內排氣;及控制部,係控制該等氣體供應機構、溫度調節組件及排氣機構;其中係藉由該控制部的控制來進行於該處理室內藉由含有鹵素元素之氣體與鹼性氣體使基板 表面的Si系膜改質成反應生成物之第1步驟;以及,於較該第1步驟要減壓之該處理室內使該反應生成物氣化之第2步驟;該第1步驟與該第2步驟係重複2次以上;於該第1步驟與該第2步驟中,基板溫度為該反應生成物開始昇華之溫度以上。
  10. 如申請專利範圍第9項之基板處理裝置,其中於該第1步驟與該第2步驟中,基板溫度達90℃以上。
  11. 如申請專利範圍第9項之基板處理裝置,其中於該第1步驟與該第2步驟中,基板溫度未改變。
  12. 如申請專利範圍第9項之基板處理裝置,其中係藉由該控制部的控制來進行去除步驟,該去除步驟係進行交互2次以上該第1步驟與該第2步驟;該去除步驟係在該處理室內重複進行複數次,且於該去除步驟與該去除步驟之間會進行將該反應生成物從該處理室內排出之排氣處理步驟;該排氣處理步驟係交互進行2次以上對該處理室內供應非活性氣體之第3步驟與將該處理室內排氣之第4步驟。
  13. 如申請專利範圍第12項之基板處理裝置,其中係藉由該控制部的控制,而於該第3步驟與該第4步驟中,使該處理室內成為可讓該反應生成物氣化之壓力。
  14. 如申請專利範圍第12項之基板處理裝置,其中藉由該控制部的控制,該排氣處理步驟係在去除基板表面的Si系膜之基板處理的最後進行。
TW100127317A 2010-08-03 2011-08-02 Substrate processing method and substrate processing device TWI436421B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010174514 2010-08-03
JP2010284461 2010-12-21

Publications (2)

Publication Number Publication Date
TW201225177A TW201225177A (en) 2012-06-16
TWI436421B true TWI436421B (zh) 2014-05-01

Family

ID=45559507

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100127317A TWI436421B (zh) 2010-08-03 2011-08-02 Substrate processing method and substrate processing device

Country Status (6)

Country Link
US (1) US8956546B2 (zh)
JP (1) JP5809144B2 (zh)
KR (2) KR20160118387A (zh)
CN (1) CN103081071B (zh)
TW (1) TWI436421B (zh)
WO (1) WO2012018010A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6405958B2 (ja) * 2013-12-26 2018-10-17 東京エレクトロン株式会社 エッチング方法、記憶媒体及びエッチング装置
US9368370B2 (en) * 2014-03-14 2016-06-14 Applied Materials, Inc. Temperature ramping using gas distribution plate heat
JP6435667B2 (ja) * 2014-07-01 2018-12-12 東京エレクトロン株式会社 エッチング方法、エッチング装置及び記憶媒体
US10622205B2 (en) 2015-02-16 2020-04-14 Tokyo Electron Limited Substrate processing method and substrate processing apparatus
JP6568769B2 (ja) * 2015-02-16 2019-08-28 東京エレクトロン株式会社 基板処理方法及び基板処理装置
JP6523119B2 (ja) * 2015-09-28 2019-05-29 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置およびプログラム
JP6643045B2 (ja) * 2015-11-05 2020-02-12 東京エレクトロン株式会社 基板処理方法及び基板処理装置
JP6692202B2 (ja) * 2016-04-08 2020-05-13 東京エレクトロン株式会社 基板処理方法及び基板処理装置
JP7415594B2 (ja) * 2020-01-24 2024-01-17 東京エレクトロン株式会社 基板処理方法及び基板処理装置
TW202310038A (zh) * 2021-05-31 2023-03-01 日商東京威力科創股份有限公司 基板處理方法及基板處理裝置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7079760B2 (en) * 2003-03-17 2006-07-18 Tokyo Electron Limited Processing system and method for thermally treating a substrate
US20040182315A1 (en) * 2003-03-17 2004-09-23 Tokyo Electron Limited Reduced maintenance chemical oxide removal (COR) processing system
US7292906B2 (en) * 2004-07-14 2007-11-06 Tokyo Electron Limited Formula-based run-to-run control
US20100163179A1 (en) * 2005-12-22 2010-07-01 Shigeki Tozawa Substrate Processing Apparatus
JP4913485B2 (ja) * 2006-06-29 2012-04-11 東京エレクトロン株式会社 エッチング方法及び記録媒体
US20080045030A1 (en) * 2006-08-15 2008-02-21 Shigeru Tahara Substrate processing method, substrate processing system and storage medium
JP5084250B2 (ja) 2006-12-26 2012-11-28 東京エレクトロン株式会社 ガス処理装置およびガス処理方法ならびに記憶媒体
JP4949091B2 (ja) * 2007-03-16 2012-06-06 東京エレクトロン株式会社 基板処理装置、基板処理方法および記録媒体
KR101002493B1 (ko) * 2007-12-28 2010-12-17 주식회사 하이닉스반도체 반도체 메모리 소자의 소자 분리막 형성 방법
JP4553049B2 (ja) * 2008-02-29 2010-09-29 エルピーダメモリ株式会社 半導体装置の製造方法
JP5352103B2 (ja) * 2008-03-27 2013-11-27 東京エレクトロン株式会社 熱処理装置および処理システム
JP2010109335A (ja) * 2008-09-30 2010-05-13 Tokyo Electron Ltd シリコン酸化膜の除去方法及び処理装置
JP4968861B2 (ja) * 2009-03-19 2012-07-04 東京エレクトロン株式会社 基板のエッチング方法及びシステム

Also Published As

Publication number Publication date
KR20160118387A (ko) 2016-10-11
KR20130135233A (ko) 2013-12-10
KR101882531B1 (ko) 2018-07-26
WO2012018010A1 (ja) 2012-02-09
CN103081071A (zh) 2013-05-01
JPWO2012018010A1 (ja) 2013-10-03
JP5809144B2 (ja) 2015-11-10
CN103081071B (zh) 2015-09-30
TW201225177A (en) 2012-06-16
US8956546B2 (en) 2015-02-17
US20130130499A1 (en) 2013-05-23

Similar Documents

Publication Publication Date Title
TWI436421B (zh) Substrate processing method and substrate processing device
TWI333674B (zh)
JP5352103B2 (ja) 熱処理装置および処理システム
US20160218012A1 (en) Method of forming fine pattern, method of manufacturing semiconductor device, substrate processing apparatus and recording medium
WO2015115002A1 (ja) 微細パターンの形成方法、半導体装置の製造方法、基板処理装置及び記録媒体
JP2009094307A (ja) エッチング方法及び記録媒体
JP6418794B2 (ja) 改質処理方法及び半導体装置の製造方法
US20190181015A1 (en) Substrate Processing Method and Substrate Processing Apparatus
JP5881612B2 (ja) 半導体装置の製造方法および製造装置
US10153172B2 (en) Etching method and recording medium
US20190081238A1 (en) Method of manufacturing semiconductor device
TWI620245B (zh) Etching method and recording medium
JP7209567B2 (ja) エッチング方法およびエッチング装置
JP6630237B2 (ja) 半導体装置の製造方法、基板処理装置及びプログラム
CN112740364A (zh) 半导体装置的制造方法、基板处理装置和记录介质
WO2017026001A1 (ja) 半導体装置の製造方法、基板処理装置および記録媒体
JP2024083014A (ja) 基板処理方法及び基板処理装置
KR101150268B1 (ko) 열처리 장치 및 처리 시스템