TWI431588B - 顯示裝置和具有該顯示裝置的電子裝置 - Google Patents

顯示裝置和具有該顯示裝置的電子裝置 Download PDF

Info

Publication number
TWI431588B
TWI431588B TW096105293A TW96105293A TWI431588B TW I431588 B TWI431588 B TW I431588B TW 096105293 A TW096105293 A TW 096105293A TW 96105293 A TW96105293 A TW 96105293A TW I431588 B TWI431588 B TW I431588B
Authority
TW
Taiwan
Prior art keywords
circuit
signal
phase
signal line
shift register
Prior art date
Application number
TW096105293A
Other languages
English (en)
Other versions
TW200746018A (en
Inventor
Shuhei Nagatsuka
Akihiro Kimura
Hiromi Yanai
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW200746018A publication Critical patent/TW200746018A/zh
Application granted granted Critical
Publication of TWI431588B publication Critical patent/TWI431588B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

顯示裝置和具有該顯示裝置的電子裝置
本發明係關於一種顯示裝置。本發明特別關於具備校正電路的顯示裝置,所述校正電路用來對由輸入到佈線的訊號的延遲導致的相位移位做補償。另外,本發明還關於在顯示部分中包括該顯示裝置的電子裝置。
近年來,在如玻璃基板等絕緣體上形成有半導體薄膜的顯示裝置,尤其是使用了TFT(薄膜電晶體)的主動矩陣型顯示裝置日益普及。在使用了TFT的主動矩陣型顯示裝置中,配置為矩陣形狀的像素部具備幾十萬至幾百萬個TFT,藉由控制各像素的點亮或不點亮,來顯示影像。
在這種顯示裝置中,對每個像素逐一地配置有TFT,可以藉由控制這些TFT的導通及截止來控制各像素的點亮或不點亮。
在上述顯示裝置中,可以舉出類比驅動方式(類比灰度方式)和數位驅動方式(數位灰度方式)作為在顯示多級灰度影像時所採用的驅動方式的例子。
類比驅動方式是連續控制流過發光元件的電流的大小來獲得灰度的方式。數位驅動方式是只依靠發光元件的導通狀態(點亮狀態)和截止狀態(不點亮狀態)這兩種狀態進行驅動的方式。
若只採用數位驅動方式,則只能顯示2級灰度,因此提出了數位驅動方式與顯示多級灰度的驅動方法如面積灰度法或時間灰度法的組合的方案。面積灰度法是在像素內設置子像素並根據其發光面積的大小進行灰度顯示的方法。另外,時間灰度法是控制像素的發光週期或發光次數來顯示多灰度的驅動方式。具體地、在專利文獻1和專利文獻2中有記載。
[專利文獻1]日本特開第2001-5426號公報[專利文獻2]日本特開第2001-343933號公報
圖22A表示在像素中使用發光元件的主動矩陣型像素電路的一個例子。如圖22A所示的電路結構包括寫入電晶體2201(也稱為第一電晶體)、驅動電晶體2202(也稱為第二電晶體)、發光元件2203。寫入電晶體2201的閘極連接到閘極線(也稱為閘極訊號線或掃描線)GL,第一端子連接於源極線(也稱為源極訊號線或訊號線)SL,第二端子連接到驅動電晶體2202的閘極。驅動電晶體2202的第一端子連接到電源線VL,第二端子連接到發光元件2203的第一端子。發光元件2203的第二端子連接到相對電極。
在電晶體的結構中,難以規定源極電極和汲極電極,因此,這裏將源極電極及汲極電極中的一個和另一個分別記為第一端子和第二端子。
接著,參照圖22B和22C的時序圖說明圖22A的電路的工作。這裏,將寫入電晶體2201和驅動電晶體2202分別設定為N通道型電晶體和P通道型電晶體來進行說明。並且,對源極線SL的節點NS 的電位的訊號波形和閘極線GL的節點NG 的電位的訊號波形進行說明。
在圖22B中,若當節點NS 為低電位的訊號(也稱為Low電位)時,節點NG 為高電位的訊號(也稱為High電位),則當驅動電晶體2202的閘極接受節點NS 的電位時,像素接受VL的電位,因此像素的發光元件2203發光。另外,若當節點NS 為高電位的訊號時,節點NG 為高電位的訊號,則當驅動電晶體2202的閘極接受節點NS 的電位時,VL的電位不提供到發光元件2203,因此像素的發光元件不發光。
但是,因為由提供訊號的佈線的電阻或電容分量等導致的訊號遲鈍或遲延,提供到設置有像素的顯示裝置的像素部的訊號的相位有時會移位。圖22C是在發生這種訊號相位移位的情況下的時序圖。
另外在圖22C中,當節點NG 的電位為High電位時,像素接受節點NS 的電位。但是,在圖22C中,當節點NG 的電位為High電位時,節點NS 的電位從High電位降低到Low電位,或者,從Low電位上升到High電位。因此,當實際上在顯示時無法實現正常的顯示,存在著諸如本來是不顯示的部分成為顯示,或者,不能顯示應該顯示的像素之類的問題。
本發明的目的在於提供一種顯示裝置,該裝置能夠檢查出由用來提供訊號的佈線中的寄生電阻或寄生電容導致的兩個訊號的相位移位,然後在顯示裝置內部恢復訊號的相位移位,來正常地進行顯示。
鑒於上述問題,本發明包括用於比較被輸入的兩個訊號的相位是否相同的相位比較器、對由相位比較器中檢查出相位移位的情況進行計數的計數器電路、以及能夠根據計數器電路所計數的相位移位情況移動兩個訊號中的一個訊號的相位來輸出修復了相位移位的訊號的相位移位電路。以下說明本發明的具體結構。
本發明的顯示裝置之一是一種顯示裝置,其包括:閘極訊號線;源極訊號線;對輸出到閘極訊號線的訊號和輸出到源極訊號線的訊號的電位進行比較的相位比較器;對從相位比較器中輸出的訊號進行計數的計數器電路;以及根據從計數器電路中輸出的訊號來移動輸出到閘極訊號線的訊號的相位的相位移位電路。
另外,本發明的另一種顯示裝置包括:被輸出了第一訊號及第二訊號的閘極訊號線;被輸出了視頻訊號的源極訊號線;將第一訊號與視頻訊號、第二訊號與視頻訊號的相位進行比較的相位比較器;對從相位比較器輸出的訊號中的由將第一訊號與視頻訊號的相位進行比較而輸出的訊號進行計數的第一計數器電路;對從相位比較器輸出的訊號中的由將第二訊號及視頻訊號的相位進行比較而輸出的訊號進行計數的第二計數器電路;基於從第一計數器電路輸出的訊號來移動第一訊號的相位的第一相位移位電路;以及基於從第二計數器電路輸出的訊號來移動第二訊號的相位的第二相位移位電路。
另外,本發明的相位比較器也可以具備邏輯電路。
另外,本發明的計數器電路也可以具備D正反器電路、以及輸出與D正反器電路所輸出的訊號相應的訊號的多個邏輯電路。
另外,本發明的相位移位電路也可以包括用來移動被輸出到閘極訊號線上的訊號的相位的移位暫存器電路、以及根據計數器電路所計數的訊號數切換導通和截止的類比開關,該類比開關設置在移位暫存器電路的各級中。
根據本發明,在主動矩陣型顯示裝置中,尤其是在採用數位驅動方式進行驅動的情況下,即使作為輸入到像素部的訊號的掃描訊號和影像訊號的相位因被提供了訊號的佈線的電阻或電容成分等導致的訊號遲鈍或遲延而發生移位,也可以在顯示裝置內部計數並修復訊號的相位移位,來實現正常顯示。
下面,參照附圖說明本發明的實施例模式及實施例。注意,本發明可以是以多種不同的方式實施。本領域技術人員可以很容易地理解一個事實就是其方式和詳細內容可以被變換為各種各樣的形式,而不脫離本發明的宗旨及其範圍。因此,本發明不應該被解釋為僅限定在實施例模式及實施例所記載的內容中。此外,在用於說明實施例模式及實施例的所有附圖中,使用同一標號表示同一部分或起著同樣的作用的部分,省略其重復說明。
實施例模式1
圖1是本實施例模式的顯示裝置的方塊圖,以下詳細地進行說明。在本發明中,顯示裝置指的是具備顯示元件(液晶元件或發光元件等)的裝置。此外,也可以是在基板上形成有包括顯示元件如液晶元件或EL元件等的多個像素、用來驅動這些像素的週邊驅動電路的顯示面板主體。再者,也可以安裝有撓性印刷電路(FPC)或印刷線路板(PWB)。另外,發光裝置指的是具備自發光型顯示元件尤其是用於EL元件或FED的元件等的顯示裝置。液晶顯示裝置指的是具備液晶元件的顯示裝置。
此外,在本發明中,“連接”的意思與“電連接”相同。因此,在本發明所公開的結構中,也可以將能夠實現電連接的其他元件(例如,開關、電晶體、電容元件、電感器、電阻元件、二極體等)配置在規定的連接關係之間。
圖1表示本發明的基本結構。圖1A所示的顯示裝置具備閘極訊號線驅動電路101、源極訊號線驅動電路102、像素部103、相位比較器110(也稱為第一電路)、計數器電路111(也稱為第二電路)、相位移位電路112(也稱為第三電路)。閘極線107(也稱為第一訊號線)和源極線108(也稱為第二訊號線)分別連接到閘極訊號線驅動電路101和源極訊號線驅動電路102。像素部103中的像素109連接到閘極線107和源極線108。另外,在像素109中形成有雷晶體,該電晶體用於利用閘極線107的訊號將來自源極線108的訊號寫入到設在像素中的顯示媒體中。在每個像素中,電晶體的各端子連接到閘極線107和源極線108。
圖1B是簡化了圖1A所示的方塊圖來表示輸入到各電路的訊號的圖。在圖1B中,閘極訊號線驅動電路101被通過相位移位電路112而被輸入的閘極訊號寫入控制訊號GWE所控制,而源極訊號線驅動電路102被源極訊號寫入控制訊號SWE所控制。另外,從閘極訊號線驅動電路101向閘極線107提供掃描訊號(也稱為閘極訊號),而從源極訊號線驅動電路102向源極線108提供影像訊號(也稱為源極訊號、視頻訊號)。像素部103中的閘極線107和源極線108這一對連接到相位比較器110,對輸入到閘極線107和源極線108的訊號的相位進行比較。另外,來自相位比較器110的輸出訊號通過佈線輸入到計數器電路111的輸入端子。除了來自相位比較器110的訊號之外,初始設定訊號PXS也輸入到計數器電路111。另外,相應於計數器電路111所計數的訊號數的訊號從計數器電路111的輸出端子輸入到相位移位電路112的輸入端子。在相位移位電路112中,根據時間訊號TP來移動閘極訊號寫入控制訊號GWE的相位並將它從輸出端子輸出到閘極訊號線驅動電路101,來校正掃描訊號和影像訊號的相位移位。
另外,圖2表示像素109的像素結構的具體例子。在圖2中具有像素201、電晶體202、顯示媒體203。在本實施例模式中,使用N通道型電晶體作為用來寫入來自源極線SL的訊號的電晶體202(也稱為寫入電晶體)。因此,當閘極線GL成為High電位時,電晶體202導通,顯示媒體203接受源極線SL的電位。另外,當閘極線GL成為Low電位時,電晶體202截止,源極線SL的電位不影響到顯示媒體203。
作為本發明的顯示裝置中的顯示媒體,除了各像素具備以有機發光元件、無機發光元件為代表的發光元件的顯示裝置之外,還可以舉出利用輸入到閘極線和源極線的訊號進行顯示的顯示裝置如液晶顯示裝置、DMD(數位微鏡裝置)、PDP(電漿顯示面板)、FED(場致發射顯示器)。
此外,作為用於本發明的顯示裝置的電晶體,可以採用使用了多晶半導體、微晶半導體(包括半非晶半導體)、非晶半導體的薄膜電晶體。然而,用於本發明的顯示裝置的電晶體不局限於薄膜電晶體。可以採用使用單晶矽而形成的電晶體,或者,也可以採用使用了SOI的電晶體。另外,可以採用使用了有機半導體的電晶體、使用了碳奈米管的電晶體、使用了氧化鋅的電晶體。另外,設置在本發明的發光裝置的像素中的電晶體可以具有單閘結構、雙閘結構或者具有更多個閘極的多閘結構。
接著,參照圖3A說明本實施例模式中的相位比較器110的功能及結構。在本實施例模式中,如圖22C所示,當將用來使像素點亮的訊號輸入到像素時,像素接受當源極線中的節點NS 的訊號降低到Low電位時,閘極線上的節點NG 的電位為High雷位的電位。在相位比較器110中,獲得源極線上的節點NS 的訊號和閘極線上的節點NG 的訊號的AND。具體地說,如圖4A所示,獲得使用了NAND電路的NAND並使用反相電路使它反相,來將它輸出到計數器電路111一側的節點N111
圖3B表示在圖3A的電路中源極線及閘極線的訊號是正常訊號的情況,而圖3C表示在圖3A的電路中源極線及閘極線的訊號的相位發生移位的非正常訊號的情況。在圖3B中,計數器電路111一側的節點N111 的輸出為Low電位,相反,在圖3C中,計數器電路111一側的節點N111 因相位移位而輸出High電位的訊號。
另外,相位比較器110不局限於圖3A所示的結構。圖4A表示相位比較器110的其他結構。與圖3A所示的結構不同,在圖4A所示的結構中,當將用來使像素點亮的訊號輸入到像素時,像素接受當源極線上的節點NS 的電位上升到High電位時,閘極線上的節點NG 的電位為High電位的電位。在相位比較器110中,獲得源極線中的節點NS 的訊號和閘極線中的節點NG 的訊號的反相訊號的OR。具體地說,如圖4A所示,使用反相電路使閘極線中的節點NG 的訊號反相並將源極線中的節點NS 的訊號輸入到NOR電路,來將它輸出到計數器電路111一側的節點N111
圖4B表示在圖4A的電路中源極線及閘極線的訊號是正常訊號的情況,而圖4C表示在圖4A的電路中源極線及閘極線的訊號的相位有移位的不正常的相位關係的情況。在圖4B中,計數器電路111一側的節點N111 輸出Low電位的訊號,相反,在圖4C中,計數器電路111一側的節點N111 因相位移位而輸出High電位的訊號。
接著,說明本實施例模式中的計數器電路111的功能及結構。在本實施例模式中,使用使用了圖5所示的延遲型正反器電路(以下稱為D正反器電路)的計數器對來自圖3A至3C所示的相位比較器110的輸出訊號進行計數。在圖5所示的D正反器電路中,輸入用來形成初始狀態的初始設定訊號PXS。另外,在本實施例模式中,D正反器電路具有兩級結構,輸出訊號從端子C0、端子C1、端子C2、以及端子C3輸出。此外,從第一級D正反器電路輸出的訊號和從第二級D正反器電路輸出的訊號分別經過節點NB1 和節點NB2 ,並由邏輯電路計數經過節點NB1 和節點NB2 的訊號,來從端子C0、端子C1、端子C2、以及端子C3輸出。
此外,在本說明書中,邏輯電路指的是組合電晶體而成的電路如AND電路或OR電路等。另外,作為本說明書中的電晶體,可以適當地使用薄膜電晶體(TFT)、使用半導體基板或SOI基板而形成的電晶體、MOS型電晶體、接面型電晶體、雙極電晶體、使用了化合物半導體如ZnO、a-InGaZnO等的電晶體、使用了有機半導體或碳奈米管的電晶體等。另外,可以使用各種各樣的基板作為配置有電晶體的基板,而不局限於特定的基板。因此,可以將電晶體配置在單晶基板、SOI基板、玻璃基板、塑膠基板、紙基板、玻璃紙基板、石材基板等上。另外,也可以在將電晶體形成在一個基板上之後,將電晶體移動到另一基板上,來將電晶體配置在另一基板上。
圖6表示用於本實施例模式的計數器電路中的D正反器電路的一個例子。在本實施例模式中,示出形成為NAND電路的D正反器電路作為例子並將它用作計數器,但是也可以使用具有計數器功能的其他電路。另外,在計數器電路中,也可以增加D正反器電路的級數及輸出端子個數。例如,藉由以三級構成D正反器電路並設置八個輸出端子,能夠在相位移位電路中正確地校正輸入到像素的訊號的相位移位。
圖7是圖5所示的計數器電路的時序圖。首先,在相位比較器110開始工作之前,向計數器電路111輸入一次初始設定訊號PXS。藉由輸入所述初始設定訊號PXS,來自計數器電路中的端子C0的輸出訊號成為Low電位,而來自端子C1、端子C2、端子C3的輸出訊號成為High電位。在作為來自相位比較器110的輸出訊號的N111 的電位為High電位的情況下,節點NB1 和節點NB2 的電位發生變化。其結果,每次檢查出相位移位,則端子C0中的電位的Low電位移動到端子C1、端子C2、以及端子C3中,因此可以計數所述相位移位。
接著,說明本實施例模式中的相位移位電路112的功能及結構。在本實施例模式中,基於圖7所示的來自計數器電路111的輸出訊號,在圖8所示的相位移位電路112中移動閘極訊號寫入控制訊號GWE的相位。在不移動閘極訊號寫入控制訊號GWE的情況下,將輸入閘極訊號寫入控制訊號GWE的佈線直接連接到類比開關,並由來自端子C0的訊號使類比開關導通,來直接輸出閘極訊號寫入控制訊號GWE。圖8所示的相位移位電路112具備對應於來自計數器電路111的輸出訊號的個數的正反器電路,並且各級正反器電路藉由設置在各級中的類比開關連接到圖1A和1B中的閘極訊號線驅動電路101。並且,各類比開關連接到上述計數器電路111的訊號輸出端子C1、端子C2、端子C3。
另外,圖9是圖8所示的相位移位電路112的時序圖。輸入到相位移位電路112的閘極訊號寫入控制訊號GWE的High電位的週期被正反器電路移動了時間訊號TP的半個波長,並從節點NA1 、節點NA2 、節點NA3 輸出閘極訊號寫入控制訊號GWE。
在主動矩陣型顯示裝置中,尤其是在採用數位驅動方式進行驅動的情況下,即使作為輸入到像素部的訊號的掃描訊號和影像訊號的相位因為提供訊號的佈線的電阻或電容成分等導致的訊號遲鈍或遲延而發生移位,也可以藉由採用本實施例模式的結構在顯示裝置內部計數並修復訊號的相位移位,來實現正常顯示。
此外,本實施例模式中的各電路的結構只是一個例子,本發明不局限於此。換言之,只要上述相位比較器是能夠檢查出提供到所連接的兩個佈線的訊號的相位移位並輸出的電路即可。另外,只要上述計數器電路是能夠對相位比較器所檢查出的相位移位進行計數並輸出相應於其計數的訊號的電路即可。另外,只要上述相位移位電路是根據計數器電路中的計數來移動被提供到所連接的兩個佈線的訊號的相位中的任一訊號的相位的電路即可。
此外,本實施例模式可以與本說明書中的其他實施例模式適當地組合而實施。
實施例模式2
在本實施例模式中,對與實施例模式1所示的結構不相同的結構進行說明。
首先,參照圖10至12說明本實施例模式中的顯示裝置的驅動方法。
作為使用數位灰度法表現灰度的方法之一的時間灰度法,可以舉出如下驅動方法:將列寫入週期分成兩個部分,在列寫入週期的前半部分(第一列寫入週期)中將視頻訊號寫入到像素,而在列寫入週期的後半部分(第二列寫入週期)中將用來抹除寫入到像素的視頻訊號的訊號寫入到像素中。藉由將用來抹除寫入到像素的視頻訊號的訊號寫入到像素,提供非顯示週期,並使子框週期比寫入週期短。圖10表示了這種驅動方法。
以下對圖10A和10B進行說明。在位址週期Ta1中,將掃描訊號從第一列閘極訊號線順序輸入到閘極訊號線,來選擇像素。當像素被選擇時,視頻訊號從源極訊號線輸入到像素。當將視頻訊號寫入到像素時,直到訊號再次被寫入之前,像素保持該訊號。由所述被寫入的視頻訊號控制維持週期Ts1中的各像素的點亮及不點亮。換言之,在視頻訊號的寫入動作結束的列中,像素根據被寫入的視頻訊號立即成為點亮或不點亮狀態。到最後一列一直進行與此相同的工作,位址週期Ta1才結束。然後,從資料保持時間結束的列開始順序進行下一個子框週期的訊號寫入工作。與此同樣,在位址週期Ta2、Ta3、以及Ta4中將視頻訊號寫入到像素,並由該視頻訊號控制維持週期Ts2、Ts3、以及Ts4中的各像素的點亮及不點亮。由抹除動作的開始設定維持週期Ts4的週期。這是因為如下緣故:當在各列的抹除週期Te中抹除寫入到像素的訊號時,不管在位址週期中寫入到像素的視頻訊號如何,直到開始進行下一次向像素的訊號寫入為止,都強制性地變成不點亮狀態。換言之,資料保持時間從抹除週期Te開始的列的像素開始結束。
這樣,可以提供一種灰度高且占空比(點亮週期與一個框週期的比率)高的顯示裝置,其中資料保持時間比位址週期短,並且不將位址週期和維持週期分開。另外,能夠降低暫態亮度,因此可以改善顯示元件的可靠性。藉由如圖10B所示在一個水平週期中提供寫入動作用寫入週期和抹除動作用抹除週期,可以表現在如圖10A所示的資料保持時間比位址週期短的情況下的灰度。
例如,如圖11所示,將一個水平週期分成兩個部分。這裏,將前半部分和後半部分分別設定為寫入週期和抹除週期來進行說明。在被分割的水平週期中選擇各掃描線並將與此時對應的訊號輸入到源極訊號線。例如,在一個水平週期的前半部分和後半部分中分別選擇第i列和第j列。這樣,可以實現如同在一個水平週期中同時選擇了兩列一樣的動作。換言之,利用每個水平週期的前半部分的寫入週期在寫入週期Tb1至Tb4將視頻訊號從源極訊號線寫入到像素。在此時的一個水平週期的後半部分的抹除週期中不選擇像素。另外,利用另一個水平週期的後半部分的抹除週期在抹除週期Te將抹除訊號從源極訊號線輸入到像素。在此時的一個水平週期的前半部分的寫入週期中不選擇像素。藉由進行這種工作,可以提供具備高開口率的像素的顯示裝置,並可以提高成品率。
另外,圖12表示實現如上所述的驅動的顯示裝置的一個例子。
所述顯示裝置包括第一閘極訊號線驅動電路1201A、第二閘極訊號線驅動電路1201B、源極訊號線驅動電路1202、以及像素部1203,其中在像素部1203中,像素1209與閘極訊號線G1至Gm和源極訊號線S1至Sn對應地配置為矩陣形狀。第一閘極訊號線驅動電路1201A具備移位暫存器電路1204A、和控制移位暫存器電路1204A與各閘極訊號線G1至Gm之間的導通或非導通狀態的開關1205A。另外,第二閘極訊號線驅動電路1201B具備移位暫存器電路1204B、和控制移位暫存器電路1204B與各閘極訊號線G1至Gm之間的導通或非導通狀態的開關1205B。
此外,閘極訊號線Gp(閘極訊號線G1至Gm中的任何一個)相當於圖1的閘極線107,而源極訊號線Sq(源極訊號線S1至Sn中的任何一個)相當於圖1A和1B的源極線108。
時鐘訊號(GCLK)、時鐘反相訊號(GCLKB)、初始脈衝訊號(GSP)、第一閘極訊號寫入控制訊號(GWE1)等的訊號被輸入到第一閘極訊號線驅動電路1201A。根據這些訊號將選擇像素的訊號輸出到要選擇的像素列的第一閘極訊號線Gp(閘極訊號線G1至Gm中的任何一個)。此外,此時的訊號是如圖11的時序圖所示那樣在一個水平週期的前半部分中被輸出的脈衝。換言之,只有在開關1205A導通時,從移位暫存器電路1204A輸出的訊號才被輸出到閘極訊號線G1至Gm。
時鐘訊號(RCLK)、時鐘反相訊號(RCLKB)、初始脈衝訊號(RSP)、第二閘極訊號寫入控制訊號(GWE2)等的訊號被輸入到第二閘極訊號線驅動電路1201B。根據這些訊號將訊號輸出到要選擇的像素列的第二閘極訊號線Gq(閘極訊號線G1至Gm中的任何一個)。此外,此時的訊號是如圖11的時序圖所示那樣在一個水平週期的後半部分中被輸出的脈衝。換言之,只有在開關1205B導通時,從移位暫存器電路1204B輸出的訊號才被輸出到閘極訊號線G1至Gm。
另外,時鐘訊號(SCLK)、時鐘反相訊號(SCLKB)、初始脈衝訊號(SSP)、視頻訊號(Video Data)、源極訊號寫入控制訊號(SWE)等的訊號被輸入到源極訊號線驅動電路1202。根據這些訊號將相應於各行像素的訊號輸出到各源極訊號線S1至Sn。利用源極訊號寫入控制訊號(SWE)控制從源極訊號線驅動電路1202輸出的訊號。換言之,當源極訊號寫入控制訊號(SWE)為Low電位時,輸出視頻訊號,而當源極訊號寫入控制訊號(SWE)為High電位時,輸出抹除訊號。
這樣,輸入到源極訊號線S1至Sn的視頻訊號被寫入到由從第一閘極訊號線驅動電路1201A輸入到閘極訊號線Gi(閘極訊號線G1至Gm中的任何一個)的訊號所選擇的像素列的各行像素1209中。並且,由各閘極訊號線G1至Gm選擇各像素列,將對應於各像素的視頻訊號寫入各像素1209。另外,各像素1209在一定週期內保持被寫入的視頻訊號的資料。因此,各像素1209能夠維持點亮或不點亮狀態。
在上述圖10至圖12所示的驅動方法中,閘極訊號線在一個水平週期內進行視頻資料寫入用掃描和視頻資料抹除用掃描。並且,如圖13A所示,視頻資料寫入用掃描和視頻資料抹除用掃描必須與源極訊號形成正常的相位關係。然而,如圖13B和13C所示,有時會有在一個水平週期中正常的相位關係和不正常的相位關係並存的情況。另外,如圖13D所示,可能有視頻資料寫入用掃描和視頻資料抹除用掃描在一個水平週期中均產生相位移位的情況。
因此,本實施例模式說明如下顯示裝置:即使在一個水平週期中使用一個閘極訊號線進行這種視頻訊號的寫入及抹除,也能夠檢測出相位移位並計數其移位,並藉由移動相位,來將它校正成正常的相位。
圖14是本實施例模式中的顯示裝置的方塊圖,以下詳細進行說明。此外,圖14的方塊圖是簡化圖12所示的顯示裝置而示出的,並使用相同的標號。此外,若採用與實施例模式1相同的結構作為本實施例模式中的各結構的具體例子,則援引實施例模式1所述的說明來說明所述具體例子。
圖14是表示本實施例模式的基本結構。圖14A所示的顯示裝置具備第一閘極訊號線驅動電路1201A、第二閘極訊號線驅動電路1201B、源極訊號線驅動電路1202、像素部1203、相位比較器1210(也稱為第一電路)、第一計數器電路1211A(也稱為第二電路)、第二計數器電路1211B、第一相位移位電路1212A(也稱為第三電路)、以及第二相位移位電路1212B。閘極線1207連接到第一閘極訊號線驅動電路1201A及第二閘極訊號線驅動電路1201B、源極線1208連接到源極訊號線驅動電路1202。像素部1203中的像素1209連接到閘極線1207和源極線1208。另外,在像素1209中形成有電晶體,該電晶體用來通過閘極線1207的訊號將來自源極線1208的訊號寫入到形成在像素中的顯示媒體。在每個像素中,電晶體的各端子連接到閘極線1207和源極線1208。
圖14B是簡化了圖14A所示的方塊圖來表示輸入到各電路的訊號的圖。在圖14B中,第一閘極訊號線驅動電路1201A由通過第一相位移位電路1212A輸入的第一閘極訊號寫入控制訊號GWE1所控制,而第二閘極訊號線驅動電路1201B由通過第二相位移位電路1212B輸入的第二閘極訊號寫入控制訊號GWE2所控制,源極訊號線驅動電路1202由源極訊號寫入控制訊號SWE控制。另外,從第一閘極訊號線驅動電路1201A將第一掃描訊號(也稱為寫入訊號)提供到閘極線1207,從第二閘極訊號線驅動電路1201B將第二掃描訊號(也稱為抹除訊號)提供到閘極線1207,從源極訊號線驅動電路1202將影像訊號(也稱為源極訊號、視頻訊號)提供到源極線1208。在像素部1203中,在每次水平週期輸入設定訊號EXS的相位比較器1210連接到閘極線1207和源極線1208這一對,並對輸入到閘極線1207和源極線1208的訊號的相位進行比較。另外,來自相位比較器1210的輸出訊號通過佈線輸入到第一和第二計數器電路1211A和1211B的輸入端子。除了來自相位比較器1210的訊號之外,初始設定訊號PXS也輸入到第一和第二計數器電路1211A和1211B。另外,從第一和第二計數器電路1211A和1211B的輸出端子將相應於第一和第二計數器電路1211A和1211B所計數的訊號數的訊號輸入到第一相位移位電路1212A和第二相位移位電路1212B的輸入端子。在第一相位移位電路1212A和第二相位移位電路1212B中,按照時間訊號TP移動第一閘極訊號寫入控制訊號GWE1和第二閘極訊號寫入控制訊號GWE2的相位並從輸出端子輸出到第一閘極訊號線驅動電路1201A、第二閘極訊號線驅動電路1201B,來校正第一掃描訊號及第二掃描訊號與影像訊號的相位移位。
另外,像素1209的像素結構與實施例模式1所述的圖2的結構相同。
接著,參照圖15說明本實施例模式中的相位比較器1210的功能及結構。在本實施例模式中,像素接受當源極線中的節點NS 的訊號降低到Low電位時,閘極線上的節點NG 的電位為High電位的電位作為寫入訊號,並且像素接受當源極線中的節點NS 的訊號上升到High電位時,閘極線上的節點NG 的電位為High電位的電位作為抹除訊號。
在相位比較器1210中設置有獲得源極線中的節點NS 的訊號和閘極線中的節點NG 的訊號的AND的邏輯電路LOG1。具體地說,設置有實施例模式1中的圖3A所示的電路。另外,還設置獲得源極線中的節點NS 的訊號和閘極線中的節點NG 的訊號的反相訊號的OR的邏輯電路LOG2。具體地說,設置實施例模式1中的圖4A所示的電路。
來自邏輯電路LOG1和LOG2的輸出經過節點N1503A 和N1503B 輸入到計數器電路1503A和1503B。圖15中的計數器電路1503A和1503B由兩級D正反器電路構成。此外,計數器電路1503A和1503B中的D正反器電路具備實施例模式1中的圖6所示的電路。
此外,在計數器電路1503A和1503B中,第一級D正反器電路中的端子Q不連接到第二級D正反器電路中的端子CLK,而第一級D正反器電路中的端子QB連接到第二級D正反器電路中的端子CLK。另外,在計數器電路1503A和1503B中,設定訊號EXS輸入到各級D正反器電路中的端子XS。
通過節點N1503A 連接到邏輯電路LOG1的計數器電路1503A的第二級D正反器電路中的端子Q連接到類比開關1504(也稱為類比開關電路)的輸入端子。另外,節點N1503B 連接到類比開關1504的控制端子和反相電路1505的輸入端子。另外,反相電路1505的輸出端子連接到類比開關1504的反相控制端子及電晶體1506的閘極。此外,在本實施例模式中,電晶體1506是N通道型電晶體。當來自反相電路1505的訊號的電位為Low電位時,電晶體1506截止,而類比開關1504導通,來將來自計數器電路1503A的第二級D正反器電路中的端子Q的輸出訊號從類比開關1504的輸出端子輸出到圖14中的相位比較器1210和第一計數器電路1211A之間的節點N1211A 。另外,當來自反相電路1505的訊號的電位為High電位時,類比開關1504截止,而電晶體1506導通,來將連接到電晶體1506的第一端子的GND電位從電晶體1506的第二端子輸出到圖14中的相位比較器1210和第一計數器電路1211A之間的節點N1211A
另外,將來自通過節點N1503B 連接到邏輯電路LOG2的計數器電路1503B的第二級D正反器電路中的端子Q的輸出訊號輸出到圖14A和14B中的相位比較器1210和第二計數器電路1211B之間的節點N1211B
另外,在圖14中的第二計數器電路1211B具有與實施例模式1所述的圖5相同的結構。再者,第一計數器電路1211A和第二計數器電路1211B中的D正反器電路具備實施例模式1中的圖6所示的電路。
另外,圖14所示的第一及第二相位移位電路1212A和1212B具有與實施例模式1所述的圖8相同的結構。此外,來自第一及第二計數器電路1211A及1211B的訊號分別輸入到第一及第二相位移位電路1212A和1212B。
接著,參照圖16至圖19的時序圖說明本實施例模式中的圖14的電路的動作。此外,圖15所示的邏輯電路LOG1及計數器電路1503A是與圖14A和14B所示的第一計數器電路1211A、第一相位移位電路1212A一起用來校正由視頻訊號的寫入動作導致的閘極訊號線和源極訊號線的相位移位。另外,圖15所示的邏輯電路LOG2及計數器電路1503B是與圖14A和14B所示的第二計數器電路1211B、第二相位移位電路1212B一起用來校正由視頻訊號的抹除動作導致的閘極訊號線和源極訊號線的相位移位。
圖16是當寫入視頻訊號時和當寫入抹除訊號時的源極訊號線和閘極訊號線的訊號相位不移位時的時序圖。在圖16中,藉由當源極訊號線的電位為Low電位時,使閘極訊號線的電位成為High電位而接受源極訊號線的電位的週期是寫入週期,而藉由當源極訊號線的電位為High電位時,使閘極訊號線的電位成為High電位而抹除像素所保持的電位的週期是抹除週期。另外,圖17是當在寫入週期中閘極訊號線的訊號相位發生移位時的時序圖,圖18是當在抹除週期中閘極訊號線的訊號相位發生移位時的時序圖,圖19是當在寫入週期及抹除週期中閘極訊號線的訊號相位發生移位時的時序圖。
在圖16中,圖14所示的相位比較器1210中的節點N1503A 和N1503B 的電位是由邏輯電路LOG1和LOG2輸出的訊號的電位。在圖16中,當閘極訊號線的電位為High電位且源極訊號線的電位為High電位時,即,當在抹除週期中進行抹除像素所保持的電位的動作時,作為邏輯電路LOG1的輸出的節點N1503A 的電位成為High電位。另外,在圖16中,當閘極訊號線的電位為High電位且源極訊號線的電位為Low電位時,即,當在寫入週期中進行將訊號寫入到像素的動作時,作為邏輯電路LOG2的輸出的節點N1503B 的電位成為High電位。因此,隨著在一個水平週期中的寫入動作及抹除動作,節點N1503A 及N1503B 的電位變為High電位一次。
在寫入週期中,當閘極訊號線的電位為High電位且源極訊號線的電位為High電位時,即,當在寫入週期中如圖17所示那樣移動閘極訊號線的相位時,作為邏輯電路LOG1的輸出的節點N1503A 的電位變為High電位。另外,在抹除週期中,當閘極訊號線的電位為High電位且源極訊號線的電位為Low電位時,即,當在抹除週期中如圖18所示那樣移動閘極訊號線的相位時,作為邏輯電路LOG2的輸出的節點N1503B 的電位變為High電位。因此,在一個水平週期中,節點N1503A 及N1503B 的電位成為High電位兩次,包括節點N1503A 及N1503B 的電位隨著寫入動作及抹除動作而成為High電位的情況在內。換言之,節點N1503A 及N1503B 的電位成為High電位的原因如下:一是由正常的寫入或抹除動作導致的電位變化;二是由閘極訊號線及源極訊號線的相位移位導致的電位變化。
另外,在本實施例模式中,當檢查閘極訊號線中的訊號相位和源極訊號線中的訊號相位的移位時,存在著如下問題:當寫入視頻訊號時的閘極訊號線和源極訊號線的電位關係與當在抹除週期中閘極訊號線和源極訊號線的電位發生移位時的電位關係相同。因此,每次在某個水平週期中輸入一次High電位或兩次High電位,即,每次經過寫入週期及抹除週期,則將設定訊號EXS輸入到設置在本實施例模式中的相位比較器中的計數器電路,來判定是否發生了根據由一次High電位引起的正常的寫入或抹除動作導致的電位變化,或者,是否發生了根據由兩次High電位引起的閘極訊號線及源極訊號線的相位移位所導致的電位變化。
例如,在寫入週期及抹除週期中不產生閘極訊號線及源極訊號線的訊號的相位移位的圖16的情況下,在設定訊號EXS成為High電位的週期中節點N1503A 及N1503B 都只成為High電位一次,計數器電路1503A及1503B不將作為檢查出相位移位的訊號的High電位的訊號輸出到節點N1211A 和節點N1211B
另外,在寫入週期中產生閘極訊號線及源極訊號線的訊號的相位移位的圖17的情況下,在設定訊號EXS成為High電位的週期中,檢測出抹除週期的閘極訊號線及源極訊號線的相位移位的節點N1503B 只成為High電位一次,計數器電路1503B不將作為檢測出相位移位的訊號的High電位的訊號輸出到節點N1211B 。相反,檢測出寫入週期的閘極訊號線及源極訊號線的相位移位的節點N1503A 成為High電位兩次,計數器電路1503A將作為檢測出相位移位的訊號的High電位的訊號輸出到節點N1211A
另外,在抹除週期中產生閘極訊號線及源極訊號線的訊號的相位移位的圖18的情況下,在設定訊號EXS成為High電位的週期中,檢測出寫入週期的閘極訊號線及源極訊號線的相位移位的節點N1503A 只成為High電位一次,計數器電路1503A不將作為檢測出相位移位的訊號的High電位的訊號輸出到節點N1211A 。相反,檢測出抹除週期的閘極訊號線及源極訊號線的相位移位的節點N1503B 成為High電位兩次,計數器電路1503B將作為檢測出相位移位的訊號的High電位的訊號輸出到節點N1211B
另外,在寫入週期及抹除週期中產生閘極訊號線及源極訊號線的訊號的相位移位的圖19的情況下,則在設定訊號EXS成為High電位的週期中,檢測出寫入週期的閘極訊號線及源極訊號線的相位移位的節點Nl503A 成為High電位兩次,計數器電路1503A將作為檢測出相位移位的訊號的High電位的訊號輸出到節點N1211A 。再者,檢測出抹除週期的閘極訊號線及源極訊號線的相位移位的節點N1503B 成為High電位兩次,計數器電路1503B將作為檢測出相位移位的訊號的High電位的訊號輸出到節點N1211B
另外,與對寫入週期的訊號的相位移位進行計數的計數器電路1503A的輸出端子相連接的類比開關1504用來防止當源極訊號線的訊號為High電位時,即,當顯示為黑顯示時發生的校正不良。圖20表示當源極訊號線的訊號為High電位時,即,當顯示為黑顯示時的時序圖作為例子。圖20所示的源極訊號線的電位為固定的High電位。如圖20所示,在設定訊號EXS成為High電位的週期中,檢測出寫入週期的閘極訊號線及源極訊號線的相位移位的節點N1503A 成為High電位兩次,計數器電路1503A將作為檢測出相位移位的訊號的High電位的訊號輸出到節點N1211A
此外,當閘極訊號線的電位為High電位且源極訊號線的電位為Low電位時,檢測出抹除週期的閘極訊號線及源極訊號線的相位移位的節點N1503B 輸出High電位的訊號,因此節點N1503B 一直成為Low電位。此時,節點N1503B 的電位通過反相電路1505輸入到電晶體1506的閘極,而不使類比開關1504成為導通狀態。換言之,當節點N1503 B為Low電位時,High電位的訊號通過反相電路1505輸入到電晶體1506的閘極,因為電晶體1506是N通道型電晶體而電晶體1506導通,因此從電晶體1506的第二端子將連接到電晶體1506的第一端子的GND電位輸出到圖14中的相位比較器1210和第一計數器電路1211A之間的節點N1211A 。其結果,相位比較器1210只在源極訊號線的電位為Low電位的情況下能夠進行相位比較,而在源極訊號線為High電位的週期中,即使如圖20所示那樣在相位不移位的情況下計數器電路1503輸出檢測出相位移位的訊號,也可以透過類比開關1504的導通或截止、以及電晶體1506的導通或截止來使計數器電路1503B不輸出。再者,與類比開關1504連接的電晶體1506及GND電位可以是作為Low電位的GND電位,以防止當類比開關1504截止時節點N1211A 成為浮動電位。
圖4B表示在圖4A的電路中源極線的訊號及閘極線的訊號為正常訊號的情況。另外,圖4C表示在圖4A的電路中因源極線的訊號和閘極線的訊號的相位發生移位而成為不正常的相位關係的情況。在圖4B中,計數器電路111一側的節點N111 輸出Low電位的訊號,相反的,在圖4C中,計數器電路111一側的節點N111 因相位移位而輸出High電位的訊號。
在主動矩陣型顯示裝置中,尤其是在採用數位驅動方式進行驅動並使用一個掃描線進行在一個水平週期中的輸入到像素的影像訊號的輸入輸出的情況下,即使作為輸入到像素部的訊號的掃描訊號和影像訊號的相位因為由提供訊號的佈線的電阻或電容成分等導致的訊號遲鈍或遲延而發生移位,也可以藉由採用本實施例模式的結構在顯示裝置內部計數並修復訊號的相位移位,來實現正常顯示。
此外,本實施例模式中的各電路的結構只是一個例子,本發明不局限於此。換言之,只要上述相位比較器是能夠分別檢測出並輸出提供到被連接的兩個佈線中任何一個的兩種訊號的相位移位的電路即可。另外,只要上述第一及第二計數器電路是能夠分別對相位比較器所檢查出的兩種訊號的相位移位進行計數並輸出相應於該計數的訊號的電路即可。另外,只要上述第一及第二相位移位電路是關於提供到被連接的兩個佈線中任何一個的兩種訊號的相位移位,根據第一及第二計數器電路的計數分別移動訊號相位的電路即可。
此外,本實施例模式可以適當地與本說明書中的其他實施例模式組合而實施。
實施例
作為使用本發明的顯示裝置的電子裝置,可以舉出視頻相機、數位相機、護目鏡式顯示器(頭戴式顯示器)、導航系統、音頻再現裝置(汽車音響、組合音響等)、筆記型個人電腦、遊戲機、攜帶型資訊終端(移動電腦、行動電話、攜帶型遊戲機、電子書等)、擁有記錄媒體的影像再現裝置(具體來說,可以再現諸如數位通用光碟(DVD)之類的記憶媒體並具備能夠顯示其影像的顯示器的裝置)等。圖21表示這些電子裝置的具體例子。
圖21A是發光裝置,其包括框體2401、支架2402、顯示部2403、揚聲器部2404、視頻輸入端子2405等。本發明可以用於構成顯示部2403的顯示裝置。根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。此外,發光裝置包括用於進行資訊顯示的所有顯示裝置,例如用於個人電腦、電視節目接收、廣告顯示等的顯示裝置。
圖21B是數位相機,其包括主體2406、顯示部2407、影像接收部2408、操作鍵2409、外部連接埠2410、快門2411等。本發明可以用於構成顯示部2407的顯示裝置。根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。
圖21C是筆記型個人電腦,其包括主體2412、框體2413、顯示部2414、鍵盤2415、外部連接埠2416、指標裝置2417等。本發明可以用於構成顯示部2414的顯示裝置。根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。
圖21D是移動電腦,其包括主體2418、顯示部2419、開關2420、操作鍵2421、紅外線埠2422等。本發明可以用於構成顯示部2419的顯示裝置。根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。
圖21E是擁有記憶媒體裝置的攜帶型影像再現裝置(具體來說是DVD再現裝置),其包括主體2423、框體2424、顯示部A 2425、顯示部B 2426、記憶媒體(DVD等)讀取部2427、操作鍵2428、揚聲器部2429等。顯示部A 2425主要顯示影像資訊,而顯示部B 2426主要顯示文本資訊。本發明可以用於構成顯示部A 2425和顯示部B 2426的顯示裝置。根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。此外,擁有記錄媒體的影像再現裝置還包括家用遊戲機等。
圖21F是護目鏡式顯示器(頭戴式顯示器),其包括主體2430、顯示部2431、臂部2432等。本發明可以用於構成顯示部2431的顯示裝置。根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。
圖21G是一種視頻相機,其包括主體2433、顯示部2434、框體2435、外部連接埠2436、遙控接收部2437、影像接收部2438、電池2439、音頻輸入部2440、操作鍵2441等。本發明可以用於構成顯示部2434的顯示裝置。根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。
圖21H是一種行動電話,其包括主體2442、框體2443、顯示部2444、音頻輸入部2445、音頻輸出部2446、操作鍵2447、外部連接埠2448、天線2449等。本發明可以用於構成顯示部2444的顯示裝置。此外,藉由在顯示部2444中以黑色背景顯示白色文字,可以降低行動電話的電流消耗。另外,根據本發明,可以減少顯示缺陷並觀看到更清晰的影像。
如上所述,本發明的適用範圍極寬,可以適用於所有領域的電子裝置。另外,本實施例的電子裝置可以使用具有實施例模式1及2所示的任一結構的顯示裝置。
2201...寫入電晶體
2202...驅動電晶體
2203...發光元件
NG ...節點
NS ...節點
SL...源極線
GL...閘極線
VL...電位
101...閘極訊號線驅動電路
102...源極訊號線驅動電路
103...像素部
110...相位比較器
111...計數器電路
112...相位移位電路
107...閘極線
108...源極線
109...像素
201...像素
202...電晶體
203...顯示媒體
GWE...閘極訊號寫入控制訊號
TP...時間訊號
C1,C2,C3...端子
NA1 ,NA2 ,NA3 ...節點
Ta1,Ta2,Ta3,Ta4...位址週期
Ts1,Ts2,Ts3,Ts4...維持週期
Tb1-Tb4...寫入週期
1201A...第一閘極訊號線驅動電路
1201B...第二閘極訊號線驅動電路
1202...源極訊號線驅動電路
1203...像素部
1209...像素
G1-Gm...閘極訊號線
S1-Sm...源極訊號線
1204A,1204B...移位暫存器電路
1205A,1205B...開關
GCLK...時鐘訊號
GCLKB...時鐘反相訊號
GSP...初始脈衝訊號
RCLK...時鐘訊號
RCLKB...時鐘反相訊號
RSP...初始脈衝訊號
SCLK...時鐘訊號
SCLKB...時鐘反相訊號
SSP...初始脈衝訊號
Video Data...視頻訊號
SWE...源極訊號寫入控制訊號
1210...相位比較器
1211A...第一計數器電路
1211B...第二計數器電路
1212A...第一相位移位電路
1212B...第二相位移位電路
1207...閘極線
1208...源極線
LOG1,LOG2...邏輯電路
1503A,1503B...計數器電路
1504...類比開關
1505...反相電路
1506...電晶體
EXS...設定訊號
2401...框體
2402...支架
2403...顯示部
2404...揚聲器部
2405...視頻輸入端子
2406...主體
2407...顯示部
2408...影像接收部
2409...操作鍵
2410...外部連接埠
2411...快門
2412...主體
2413...框體
2414...顯示部
2415...鍵盤
2416...外部連接埠
2417...指標裝置
2418...主體
2419...顯示部
2420...開關
2421...操作鍵
2422...紅外線埠
2423...主體
2424...框體
2425...顯示部A
2426...顯示部B
2427...記憶媒體讀取部
2428...操作鍵
2429...揚聲器部
2430...主體
2431...顯示部
2432...臂部
2433...主體
2434...顯示部
2435...框體
2436...外部連接埠
2437...遙控接收部
2438...影像接收部
2439...電池
2440...音頻輸入部
2441...操作鍵
2442...主體
2443...框體
2444...顯示部
2445...音頻輸入部
2446...音頻輸出部
2447...操作鍵
2448...外部連接埠
2449...天線
圖1A和1B是用來說明本發明的結構的方塊圖;圖2是用來說明在使用了本發明的顯示裝置中的像素的圖;圖3A是表示本發明的相位比較器的一個例子的圖、以及圖3B和3C表示本發明的相位比較器的一個例子的時序圖;圖4A是表示本發明的相位比較器的一個例子的圖、以及圖4B和4C表示本發明的相位比較器的一個例子的時序圖;圖5是表示本發明的計數器電路的一個例子的圖;圖6是表示本發明的D正反器電路的一個例子的圖;圖7是表示本發明的計數器電路的動作的時序圖;圖8是表示本發明的相位移位電路的一個例子的圖;圖9是表示本發明的相位移位電路的動作的時序圖;圖10A和10B是說明本發明的實施例模式2的圖;圖11是說明本發明的實施例模式2的時序圖;圖12是說明本發明的實施例模式2的圖;圖13A-13D是說明本發明的實施例模式2的時序圖;圖14A和14B是用來說明本發明的實施例模式2的相位比較器的結構的圖;圖15是用來說明本發明的實施例模式2的結構的方塊圖;圖16是用來說明本發明的實施例模式2的相位比較器的時序圖;圖17是用來說明本發明的實施例模式2的相位比較器的時序圖;圖18是用來說明本發明的實施例模式2的相位比較器的時序圖;圖19是用來說明本發明的實施例模式2的相位比較器的時序圖;圖20是用來說明本發明的實施例模式2的相位比較器的時序圖;圖21A-21H是表示使用了本發明的顯示裝置的電子裝置的一個例子的圖;和圖22A是說明習知例的圖,和圖22B和22C為該習知例的時序圖。
101...閘極訊號線驅動電路
102...源極訊號線驅動電路
103...像素部
110...相位比較器
111...計數器電路
112...相位移位電路
107...閘極線
108...源極線
109...像素

Claims (35)

  1. 一種顯示裝置,包含:閘極訊號線;源極訊號線;電連接到該閘極訊號線的閘極訊號線驅動電路;電連接到該閘極訊號線和該源極訊號線的相位比較器;可操作性地連接到該相位比較器的計數器電路;以及可操作性地連接到該計數器電路的相位移位電路,該相位移位電路經由該閘極訊號線驅動電路可操作性地連接到該閘極訊號線,其中初始設定訊號被輸入到該計數器電路,其中時間訊號被輸入到該相位移位電路,其中該相位比較器對輸入到該閘極訊號線的訊號的相位和輸入到該源極訊號線的訊號的相位進行比較;其中該計數器電路對從該相位比較器輸出的訊號數進行計數;和其中該相位移位電路根據從該計數器電路和該時間訊號輸出的訊號移位該輸入到該閘極訊號線的訊號的相位。
  2. 如申請專利範圍第1項的顯示裝置,其中該相位比較器包括邏輯電路。
  3. 如申請專利範圍第1項的顯示裝置,其中該計數器電路包括正反器電路、以及根據從該正反器電路輸出的訊號來輸出訊號的多個邏輯電路。
  4. 如申請專利範圍第2項的顯示裝置,其中該計數器電路包括正反器電路、以及根據從該正反器電路輸出的訊號來輸出訊號的多個邏輯電路。
  5. 如申請專利範圍第1項的顯示裝置,其中該相位移位電路包括移位該輸出到該閘極訊號線的訊號的相位的移位暫存器電路、以及設置在該移位暫存器電路的各級中的類比開關,和該類比開關根據由該計數器電路所計數的訊號數量來切換導通和截止。
  6. 如申請專利範圍第2項的顯示裝置,其中該相位移位電路包括移位該輸出到該閘極訊號線的訊號的相位的移位暫存器電路、以及設置在該移位暫存器電路的各級中的類比開關,和該類比開關根據由該計數器電路所計數的訊號數量來切換導通和截止。
  7. 如申請專利範圍第3項的顯示裝置,其中該相位移位電路包括移位該輸出到該閘極訊號線的訊號的相位的移位暫存器電路、以及設置在該移位暫存器電路的各級中的類比開關,和該類比開關根據由該計數器電路所計數的訊號數量來切換導通和截止。
  8. 如申請專利範圍第4項的顯示裝置,其中該相位移位電路包括移位該輸出到該閘極訊號線的訊號的相位的移位暫存器電路、以及設置在該移位暫存器電路的各級中的類比開關,並且該類比開關根據由該計數器電路所計數的訊號數量來切換導通和截止。
  9. 一種顯示裝置,包含: 閘極訊號線;源極訊號線;電連接到該閘極訊號線的第一閘極訊號線驅動電路,該第一閘極訊號線驅動電路輸出第一訊號到該閘極訊號線;電連接到該閘極訊號線的第二閘極訊號線驅動電路,該第二閘極訊號線驅動電路輸出第二訊號到該閘極訊號線;電連接到該閘極訊號線和該源極訊號線的相位比較器;可操作性地連接到該相位比較器的第一計數器電路;可操作性地連接到該相位比較器的第二計數器電路;可操作性地連接到該第一計數器電路的第一相位移位電路,該第一相位移位電路經由該第一閘極訊號線驅動電路可操作性地連接到該閘極訊號線;以及可操作性地連接到該第二計數器電路的第二相位移位電路,該第二相位移位電路經由該第二閘極訊號線驅動電路可操作性地連接到該閘極訊號線,其中初始設定訊號被輸入到該第一計數器電路和該第二計數器電路,其中時間訊號被輸入到該第一相位移位電路和該第二相位移位電路,其中視頻訊號被輸入到該源極訊號線;其中該相位比較器對該第一訊號的相位與該視頻訊號 的相位進行比較,並對該第二訊號的相位與該視頻訊號的相位進行比較;其中該第一計數器電路對從該相位比較器輸出的訊號中的對該第一訊號的相位和該視頻訊號的相位進行比較而輸出的訊號的數量進行計數;其中該第二計數器電路對從該相位比較器輸出的訊號中的對該第二訊號的相位和該視頻訊號的相位進行比較而輸出的訊號的數量進行計數;其中該第一相位移位電路根據從該第一計數器電路和該時間訊號輸出的訊號來移位該第一訊號的相位;和其中該第二相位移位電路根據從該第二計數器電路和該時間訊號輸出的訊號來移位該第二訊號的相位。
  10. 如申請專利範圍第9項的顯示裝置,其中該相位比較器包括邏輯電路和正反器電路。
  11. 如申請專利範圍第9項的顯示裝置,其中該第一計數器電路及該第二計數器電路包括正反器電路、以及根據從該正反器電路輸出的訊號來輸出訊號的多個邏輯電路。
  12. 如申請專利範圍第10項的顯示裝置,其中該第一計數器電路及該第二計數器電路包括正反器電路、以及根據從該正反器電路輸出的訊號來輸出訊號的多個邏輯電路。
  13. 如申請專利範圍第9項的顯示裝置,其中該第一相位移位電路包括用來移位輸出到該閘極訊號線的該第一訊號的該相位的第一移位暫存器電路、以 及設置在該第一移位暫存器電路的各級中的第一類比開關;其中該第二相位移位電路包括用來移位輸出到該閘極訊號線的該第二訊號的該相位的第二移位暫存器電路、以及設置在該第二移位暫存器電路的各級中的第二類比開關;其中該第一類比開關根據由該第一計數器電路所計數的訊號數量來切換導通和截止;和其中該第二類比開關根據由該第二計數器電路所計數的訊號數量來切換導通和截止。
  14. 如申請專利範圍第10項的顯示裝置,其中該第一相位移位電路包括用來移位輸出到該閘極訊號線的該第一訊號的該相位的第一移位暫存器電路、以及設置在該第一移位暫存器電路的各級中的第一類比開關;其中該第二相位移位電路包括用來移位輸出到該閘極訊號線的該第二訊號的該相位的第二移位暫存器電路、以及設置在該第二移位暫存器電路的各級中的第二類比開關,其中該第一類比開關根據由該第一計數器電路所計數的訊號數量來切換導通和截止;和其中該第二類比開關根據由該第二計數器電路所計數的訊號數量來切換導通和截止。
  15. 如申請專利範圍第11項的顯示裝置, 其中該第一相位移位電路包括用來移位輸出到該閘極訊號線的該第一訊號的該相位的第一移位暫存器電路、以及設置在該第一移位暫存器電路的各級中的第一類比開關;其中該第二相位移位電路包括用來移位輸出到該閘極訊號線的該第二訊號的該相位的第二移位暫存器電路、以及設置在該第二移位暫存器電路的各級中的第二類比開關;其中該第一類比開關根據由該第一計數器電路所計數的訊號數量來切換導通和截止;和其中該第二類比開關根據由該第二計數器電路所計數的訊號數量來切換導通和截止。
  16. 如申請專利範圍第12項的顯示裝置,其中該第一相位移位電路包括用來移位輸出到該閘極訊號線的該第一訊號的該相位的第一移位暫存器電路、以及設置在該第一移位暫存器電路的各級中的第一類比開關;其中該第二相位移位電路包括用來移位輸出到該閘極訊號線的該第二訊號的該相位的第二移位暫存器電路、以及設置在該第二移位暫存器電路的各級中的第二類比開關,其中該第一類比開關根據由該第一計數器電路所計數的訊號數量來切換導通和截止,和其中該第二類比開關根據由該第二計數器電路所計數 的訊號數量來切換導通和截止。
  17. 一種顯示裝置,包含:像素;電連接到該像素的第一訊號線,該第一訊號線將具有第一相位的第一訊號輸出到該像素;電連接到該像素的第二訊號線,該第二訊號線將具有第二相位的第二訊號輸出到該像素;電連接到該第一訊號線的驅動電路;電連接到該第一訊號線和該第二訊號線的相位比較器,該相位比較器係架構以實施該第一相位和該第二相位的比較並根據該比較的結果輸出第三訊號;可操作性地連接到該相位比較器的計數器電路,該計數器電路係架構以計數來自該相位比較器的第三訊號的數量並根據該第三訊號的數量輸出第四訊號;以及可操作性地連接到該計數器電路和可操作性地經由該驅動電路連接到該第一訊號線的相位移位電路,該相位移位電路係架構以根據來自該計數器電路的該第四訊號和時間訊號移位該第一訊號的相位,其中初始訊號被輸入至該計數器電路。
  18. 如申請專利範圍第17項的顯示裝置,其中該第一訊號線是被供應掃描訊號的閘極線,和該第二訊號線是被供應視頻訊號的源極線。
  19. 如申請專利範圍第17項的顯示裝置,其中該相位比較器包括邏輯電路。
  20. 如申請專利範圍第18項的顯示裝置,其中該相位比較器包括邏輯電路。
  21. 如申請專利範圍第17項的顯示裝置,其中該計數器電路包括輸出訊號的正反器電路,和根據從該正反器電路輸出的該訊號來輸出訊號的多個邏輯電路。
  22. 如申請專利範圍第18項的顯示裝置,其中該計數器電路包括輸出訊號的正反器電路,和根據從該正反器電路輸出的該訊號來輸出訊號的多個邏輯電路。
  23. 如申請專利範圍第19項的顯示裝置,其中該計數器電路包括輸出訊號的正反器電路,和根據從該正反器電路輸出的該訊號來輸出訊號的多個邏輯電路。
  24. 如申請專利範圍第20項的顯示裝置,其中該計數器電路包括輸出訊號的正反器電路,和根據從該正反器電路輸出的該訊號來輸出訊號的多個邏輯電路。
  25. 如申請專利範圍第17項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  26. 如申請專利範圍第18項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存 器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  27. 如申請專利範圍第19項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  28. 如申請專利範圍第20項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  29. 如申請專利範圍第21項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  30. 如申請專利範圍第22項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  31. 如申請專利範圍第23項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  32. 如申請專利範圍第24項的顯示裝置,其中該相位移位電路包括移位該第一相位的移位暫存 器電路、以及設置在該移位暫存器電路中的類比開關;和其中該類比開關根據該第四訊號來切換導通和截止。
  33. 一種電子裝置,其具有如申請專利範圍第1項的顯示裝置,其中該電子裝置包括視頻相機、數位相機、護目鏡式顯示器、導航系統、音頻再現裝置、筆記型個人電腦、遊戲機、攜帶型資訊終端、擁有記錄媒體的影像再現裝置。
  34. 一種電子裝置,其具有如申請專利範圍第9項的顯示裝置,其中該電子裝置包括視頻相機、數位相機、護目鏡式顯示器、導航系統、音頻再現裝置、筆記型個人電腦、遊戲機、攜帶型資訊終端、擁有記錄媒體的影像再現裝置。
  35. 一種電子裝置,其具有如申請專利範圍第17項的顯示裝置,其中該電子裝置包括視頻相機、數位相機、護目鏡式顯示器、導航系統、音頻再現裝置、筆記型個人電腦、遊戲機、攜帶型資訊終端、擁有記錄媒體的影像再現裝置。
TW096105293A 2006-02-23 2007-02-13 顯示裝置和具有該顯示裝置的電子裝置 TWI431588B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006047194 2006-02-23

Publications (2)

Publication Number Publication Date
TW200746018A TW200746018A (en) 2007-12-16
TWI431588B true TWI431588B (zh) 2014-03-21

Family

ID=37969960

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096105293A TWI431588B (zh) 2006-02-23 2007-02-13 顯示裝置和具有該顯示裝置的電子裝置

Country Status (4)

Country Link
US (1) US8223104B2 (zh)
EP (1) EP1826741A3 (zh)
CN (1) CN101030355B (zh)
TW (1) TWI431588B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100866603B1 (ko) * 2007-01-03 2008-11-03 삼성전자주식회사 디시리얼라이징과 시리얼라이징을 수행하는 데이터 처리 방법 및 데이터 처리 장치
TWI424401B (zh) * 2009-11-02 2014-01-21 Chunghwa Picture Tubes Ltd 顯示器與其閘極驅動電路
US20120287110A1 (en) * 2009-12-24 2012-11-15 Sharp Kabushiki Kaisha Liquid crystal display device, drive method of liquid crystal display device, and electronic device
KR101791829B1 (ko) * 2010-01-20 2017-10-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 휴대 전자 기기
CN104404579A (zh) * 2014-12-02 2015-03-11 南昌航空大学 一种机械滚动研磨酸性电镀铜的摇摆装置
CN105185336B (zh) * 2015-09-23 2018-06-29 深圳市华星光电技术有限公司 液晶显示器及其控制信号调试方法
US9953593B2 (en) 2015-09-23 2018-04-24 Shenzhen China Star Optoelectronics Technology Co., Ltd Liquid crystal display and control signal debugging method thereof
CN105448265B (zh) * 2016-01-04 2018-02-13 京东方科技集团股份有限公司 一种修复单元及其修复方法、栅极驱动电路、显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1173158A (ja) 1997-08-28 1999-03-16 Seiko Epson Corp 表示素子
US6288699B1 (en) * 1998-07-10 2001-09-11 Sharp Kabushiki Kaisha Image display device
JP3455110B2 (ja) 1998-07-10 2003-10-14 シャープ株式会社 画像表示装置
JP4627822B2 (ja) * 1999-06-23 2011-02-09 株式会社半導体エネルギー研究所 表示装置
TW525122B (en) 1999-11-29 2003-03-21 Semiconductor Energy Lab Electronic device
JP2001228827A (ja) 2000-02-16 2001-08-24 Toshiba Corp 信号制御回路
TWI237802B (en) * 2000-07-31 2005-08-11 Semiconductor Energy Lab Driving method of an electric circuit
JP2002229517A (ja) 2001-01-30 2002-08-16 Toshiba Corp 平面表示装置
JP3729163B2 (ja) 2001-08-23 2005-12-21 セイコーエプソン株式会社 電気光学パネルの駆動回路、駆動方法、電気光学装置および電子機器
JP4250921B2 (ja) 2002-07-11 2009-04-08 パナソニック株式会社 プラズマディスプレイの駆動方法および駆動装置
JP4460822B2 (ja) * 2002-11-29 2010-05-12 東芝モバイルディスプレイ株式会社 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置
KR100920353B1 (ko) * 2003-03-14 2009-10-07 삼성전자주식회사 표시 장치용 광원의 구동 장치
JP3846469B2 (ja) 2003-10-01 2006-11-15 セイコーエプソン株式会社 投写型表示装置および液晶パネル
JP4076963B2 (ja) * 2004-02-06 2008-04-16 シャープ株式会社 シフトレジスタ及び表示装置
JP4281622B2 (ja) * 2004-05-31 2009-06-17 ソニー株式会社 表示装置及び検査方法
JP4141988B2 (ja) * 2004-06-29 2008-08-27 セイコーエプソン株式会社 電気光学装置の駆動回路、駆動方法、電気光学装置および電子機器
JP2006251122A (ja) * 2005-03-09 2006-09-21 Seiko Epson Corp 液晶パネルの駆動装置および画像表示装置

Also Published As

Publication number Publication date
US20070195078A1 (en) 2007-08-23
CN101030355B (zh) 2011-03-30
US8223104B2 (en) 2012-07-17
EP1826741A3 (en) 2012-02-15
TW200746018A (en) 2007-12-16
EP1826741A2 (en) 2007-08-29
CN101030355A (zh) 2007-09-05

Similar Documents

Publication Publication Date Title
JP6620188B2 (ja) 表示装置
JP5487254B2 (ja) 半導体装置
TWI431588B (zh) 顯示裝置和具有該顯示裝置的電子裝置
US20150325200A1 (en) Source driver and display device including the same
KR101167861B1 (ko) 표시 장치 및 전자 장치
US8994756B2 (en) Method for driving display device in which analog signal and digital signal are supplied to source driver
JP4628447B2 (ja) 半導体装置
US8378935B2 (en) Display device having a plurality of subframes and method of driving the same
JP2003330419A (ja) 表示装置
US20100039356A1 (en) Driving Method of Display Device
US20050035981A1 (en) Display device and driving method thereof
JP2012088736A (ja) 表示装置
KR20020080247A (ko) 표시 장치
JP4954744B2 (ja) 表示装置及び当該表示装置を具備する電子機器
JP2002162948A (ja) 表示装置及びその駆動方法
JP2000276110A (ja) 液晶表示装置
US7499013B2 (en) Display driver, electro-optical device and drive method
JP2011221127A (ja) 表示装置、及びその駆動方法
JP4467900B2 (ja) 発光装置の駆動方法
JP5041777B2 (ja) 表示装置及び電子機器
JP4421641B2 (ja) 発光装置の駆動方法
JP2008058509A (ja) 液晶表示装置
JP2006039452A (ja) 電気光学装置及び電子機器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees