TWI413055B - A scanning signal line driving circuit and a display device provided with the same - Google Patents

A scanning signal line driving circuit and a display device provided with the same Download PDF

Info

Publication number
TWI413055B
TWI413055B TW101111928A TW101111928A TWI413055B TW I413055 B TWI413055 B TW I413055B TW 101111928 A TW101111928 A TW 101111928A TW 101111928 A TW101111928 A TW 101111928A TW I413055 B TWI413055 B TW I413055B
Authority
TW
Taiwan
Prior art keywords
signal
line
circuit
node
scanning
Prior art date
Application number
TW101111928A
Other languages
English (en)
Other versions
TW201248587A (en
Inventor
Kaoru Yamamoto
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW201248587A publication Critical patent/TW201248587A/zh
Application granted granted Critical
Publication of TWI413055B publication Critical patent/TWI413055B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Description

掃瞄信號線驅動電路及具備其之顯示裝置
本發明係關於顯示裝置及其驅動電路,詳細而言,係關於驅動配設於顯示裝置之顯示部之掃瞄信號線之掃瞄信號線驅動電路(閘極驅動器)。
先前,已知有具備TFT(薄膜電晶體)作為開關元件之主動矩陣型液晶顯示裝置。該液晶顯示裝置具備由相互對向之2片絕緣性基板構成之液晶面板。於液晶面板之一基板上,格狀設置有閘極匯流排線(掃瞄信號線)與源極匯流排線(影像信號線);閘極匯流排線與源極匯流排線之交叉部附近設置有TFT。TFT係由連接於閘極匯流排線之閘極端子、連接於源極匯流排線之源極端子、及汲極端子構成。汲極端子與為形成圖像而矩陣狀配置於基板上之像素電極連接。於液晶面板之另一基板上,介隔液晶設置有用於對像素電極之間施加電壓之共通電極(亦稱作「對向電極」)。以上之構成中,係各TFT之閘極端子自閘極匯流排線接收到主動掃瞄信號時,該TFT之源極端子基於自源極匯流排線接收之影像信號,對像素電極-共通電極間施加電壓。藉此驅動液晶,於畫面上顯示期望的圖像。
然而,液晶具有若持續對其施加直流電壓則劣化之性質。因此,液晶顯示裝置中對液晶施加交流電壓。該交流電壓之施加,係藉由於各像素形成部(形成構成圖像之最小單位之1個像素的區域),每1圖框期間反轉像素電壓(以 共通電極之電位為基準之像素電極之電位)之極性而實現。作為一面實行該交流驅動一面實現高品質顯示之技術,已知有稱作線反轉驅動之驅動方式,或稱作點反轉驅動之驅動方式。
所謂線反轉驅動,係指每1圖框期間且每1閘極匯流排線(每1列)反轉像素電壓之極性的驅動方式。採用線反轉驅動時,連續之2個圖框期間之像素電壓之極性成為例如如圖12所示之狀態;另一方面,所謂點反轉驅動,係指每1圖框期間且每1閘極匯流排線反轉像素電壓之極性,進而,亦於1個圖框期間內反轉於橫(水平)方向鄰接之像素形成部間之極性的驅動方式。採用點反轉驅動時,連續之2個圖框期間之像素電壓之極性成為例如如圖13所示之狀態。另,圖12及圖13顯示與16條閘極匯流排線GL1~GL16,及8條源極匯流排線SL1~SL8之交叉點對應而設置之(16×8)個像素形成部之像素電壓之極性。
日本特開平11-352938號公報中揭示有:與採用線反轉驅動或點反轉驅動之顯示裝置相關且謀求低消耗電力之驅動方式。該驅動方式,係將閘極匯流排線劃分成複數個區塊後,對複數個區塊依次逐個進行選擇,且,對包含於各區塊之複數條閘極匯流排線實施跳躍掃瞄。例如,將8條閘極匯流排線GL1~GL8劃分成2個區塊時,如圖14所示,以「GL1、GL3、GL2、GL4、GL5、GL7、GL6、GL8」之順序選擇閘極匯流排線。藉此,為獲得如圖12或圖13所示之像素電壓之極性,非每1水平掃瞄期間而係每2個水平掃 瞄期間反轉影像信號之極性即可。其結果,降低了消耗電力。
另,本說明中,將如揭示於日本特開平11-352938號公報中之驅動方式般,滿足以下(1)~(4)之驅動方式稱作「區塊反轉驅動」。
(1)將閘極匯流排線劃分成複數個區塊後,對該複數個區塊進行依次逐個選擇。
(2)對包含於各區塊之複數條閘極匯流排線進行跳躍掃瞄。藉此,於各區塊進行1個圖框期間中之2次垂直掃瞄(用於選擇第奇數列之掃瞄及用於選擇第偶數列之掃瞄)。
(3)1個圖框期間中之2次垂直掃瞄,係於第1次垂直掃瞄時與第2次垂直掃瞄時,反轉施加於各源極匯流排線之影像信號之極性。
(4)於各像素形成部中,像素電壓之極性每1圖框期間反轉。
再者,與本發明關連之以下之先前技術亦為公眾所知。日本特開平2006-154810號公報中揭示有:可選擇性進行依次掃瞄與跳躍掃瞄之掃瞄驅動器(閘極驅動器)之發明。日本特開平8-320674號公報中揭示有:除跳躍掃瞄外,藉由每特定期間極性反轉供給至資料線(源極匯流排線)之顯示信號(影像信號)而獲得良好畫質,並可謀求低消耗電力之主旨。
[先前技術文獻] [專利文獻]
[專利文獻1]日本特開平11-352938號公報。
[專利文獻2]日本特開2006-154810號公報。
[專利文獻3]日本特開平8-320674號公報。
另,液晶顯示裝置方面,近年來,用於驅動閘極匯流排線之閘極驅動器(掃瞄信號線驅動電路)之單片化不斷進展中。單片化例如為謀求液晶面板之窄框架化而予以實施。先前,閘極驅動器多數作為IC(Integrated Circuit:積體電路)晶片而搭載於構成液晶面板之基板之周邊部上。但,近年來,直接於基板上形成閘極驅動器之狀況逐漸增多。如此之閘極驅動器稱作「單片式閘極驅動器」等。具備單片式閘極驅動器之液晶顯示裝置,典型的有採用使用非晶矽之TFT(a-Si TFT:非晶矽TFT)作為驅動元件。然而,近年來,亦提出有採用使用多晶矽、微晶矽、氧化物半導體(例如IGZO)等之TFT作為驅動元件之構成。
然而,可進行上述區塊反轉驅動之單片式閘極驅動器並不存在。且,因非晶矽之P型移動率低,故無法採用CMOS構成。因此,例如於大型液晶面板之以非晶矽TFT作為驅動元件之顯示裝置上,需以單通道之TFT構成電路。因此,難以實現可進行如區塊反轉驅動此種複雜之驅動的電路構成。
因此,本發明之目的在於提供一種單片式閘極驅動器,其可在不引起顯示品質下降或消耗電力增加之情形下實施 區塊反轉驅動。
本發明之第1態樣係一種掃瞄信號線驅動電路,其特徴在於:其係以單片式形成於構成顯示面板之基板上,並驅動配設於上述基板上之複數條掃瞄信號線者,且包含:複數個奇數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第奇數列掃瞄信號線;複數個偶數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第偶數列掃瞄信號線;及選擇電路,其自上述複數個奇數線掃瞄用電路及上述複數個偶數線掃瞄用電路之中,選擇應動作之電路;且上述複數條掃瞄信號線係以各區塊中包含連續之k條(k係4以上之整數)掃瞄信號線之方式被劃分成z個(z係2以上之整數)區塊;上述奇數線掃瞄用電路及上述偶數線掃瞄用電路設置於每個區塊;上述選擇電路係依次逐個選擇第1至第z個區塊,並交替選擇上述奇數線掃瞄用電路與上述偶數線掃瞄用電路;各奇數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第奇數列掃瞄信號線;各偶數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第偶數列掃瞄信號線。
本發明之第2態樣係如本發明之第1態樣,其特徴在於:上述選擇電路、上述奇數線掃瞄用電路、及上述偶數線 掃瞄用電路,係由基於自外部輸入之時脈信號而輸出顯示第1狀態或第2狀態之任一者之狀態信號之包含複數段之移位暫存器構成;且構成上述移位暫存器之各段包含:輸出節點,其用於輸出上述狀態信號;輸出控制用開關元件,其第2電極被賦予上述時脈信號,其第3電極連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之第1電極;電容元件,其設置於上述輸出節點與上述第1節點之間;第1節點充電部,其用於基於開始指示信號或自前段之輸出節點輸出之狀態信號,對上述第1節點充電;第1節點放電部,其用於基於自次段之輸出節點輸出之狀態信號,對上述第1節點放電;及輸出節點放電部,其用於基於自次段之輸出節點輸出之狀態信號,對上述輸出節點放電。
本發明之第3態樣係如本發明之第2態樣,其特徴在於:構成上述移位暫存器之各段中,在藉由上述第1節點充電部對上述第1節點充電後、藉由上述第1節點放電部對上述第1節點放電前,被賦予至上述輸出控制用開關元件之第2電極之時脈信號自低位準轉變為高位準。
本發明之第4態樣係如本發明之第2或第3態樣,其特徴在於: 構成上述奇數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第奇數段輸出之狀態信號,作為上述開始指示信號;構成上述偶數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第偶數段輸出之狀態信號,作為上述開始指示信號;上述複數條掃瞄信號線中之第奇數列掃瞄信號線中,被賦予自構成上述奇數線掃瞄用電路之移位暫存器之各段輸出之狀態信號,作為掃瞄信號;上述複數條掃瞄信號線中之第偶數列掃瞄信號線中,被賦予自構成上述偶數線掃瞄用電路之移位暫存器之各段輸出之狀態信號,作為掃瞄信號。
本發明之第5態樣係如本發明之第1態樣,其特徴在於:上述選擇電路、上述奇數線掃瞄用電路、及上述偶數線掃瞄用電路,係由基於自外部輸入之時脈信號而輸出顯示第1狀態或第2狀態之任一者之狀態信號之包含複數段之移位暫存器構成;構成上述奇數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第奇數段輸出之狀態信號,作為開始指示信號;構成上述偶數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第偶數段輸出之狀態信號,作為上述開始指示信號;上述複數條掃瞄信號線中之第奇數列掃瞄信號線中,被 賦予自構成上述奇數線掃瞄用電路之移位暫存器之各段輸出之狀態信號,作為掃瞄信號;上述複數條掃瞄信號線中之第偶數列掃瞄信號線中,被賦予自構成上述偶數線掃瞄用電路之移位暫存器之各段輸出之狀態信號,作為掃瞄信號。
本發明之第6態樣係如本發明之第2態樣,其特徴在於:構成上述移位暫存器之各段中,上述第1節點充電部包含第1開關元件,其第1電極及第2電極被賦予自前段之輸出節點輸出之狀態信號,其第3電極連接於上述第1節點;上述第1節點放電部包含第2開關元件,其第1電極被賦予自次段之輸出節點輸出之狀態信號,其第2電極連接於上述第1節點,第3電極被賦予低位準電位。
本發明之第7態樣係如本發明之第2態樣,其特徴在於:構成上述移位暫存器之各段中,上述輸出節點放電部包含第3開關元件,其第1電極被賦予自前段之輸出節點輸出之狀態信號,其第2電極連接於上述輸出節點,其第3電極被賦予低位準電位。
本發明之第8態樣係如本發明之第2態樣,其特徴在於:構成上述移位暫存器之各段進而包含第4開關元件,其第1電極被賦予自外部輸入之清除信號,其第2電極連接於上述輸出節點,其第3電極被賦予低位準電位。
本發明之第9態樣係如本發明之第2態樣,其特徴在於:構成上述移位暫存器之各段進而包含第5開關元件,其 第1電極被賦予自外部輸入之清除信號,其第2電極連接於上述第1節點,其第3電極被賦予低位準之電位。
本發明之第10態樣係如本發明之第2至第9任一態樣,其特徴在於:構成上述移位暫存器之各段中所含之開關元件係包含非晶矽之薄膜電晶體。
本發明之第11態樣係如本發明之第2至第9任一態樣,其特徴在於:構成上述移位暫存器之各段中所含之開關元件係包含以銦、鎵、鋅、及氧為主成分之N型氧化物半導體之薄膜電晶體。
本發明之第12態樣係如本發明之第1態樣,其特徴在於:上述選擇電路、上述奇數線掃瞄用電路、及上述偶數線掃瞄用電路,係由基於自外部輸入之時脈信號而輸出顯示第1狀態或第2狀態之任一者之狀態信號之包含複數段之移位暫存器構成;構成上述移位暫存器之各段係使用CMOS邏輯電路而實現之主從式正反器,其包含基於上述時脈信號而擷取資料之主正反器,及基於上述時脈信號將經擷取至該主正反器內之資料作為上述狀態信號輸出之從正反器;且構成上述奇數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第奇數段輸出之狀態信號,作為上述輸入資料; 構成上述奇數線掃瞄用電路之移位暫存器之第二段以下之各段中,被賦予自前段輸出之狀態信號,作為上述輸入資料;構成上述偶數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第偶數段輸出之狀態信號,作為上述輸入資料;構成上述偶數線掃瞄用電路之移位暫存器之第二段以下之各段中,被賦予自前段輸出之狀態信號,作為上述輸入資料;上述複數條掃瞄信號線中之第奇數列掃瞄信號線中,被賦予自構成上述奇數線掃瞄用電路之移位暫存器之各段輸出之狀態信號,作為掃瞄信號;上述複數條掃瞄信號線中之第偶數列掃瞄信號線中,被賦予自構成上述偶數線掃瞄用電路之移位暫存器之各段輸出之狀態信號,作為掃瞄信號。
本發明之第13態樣係如本發明之第12態樣,其特徴在於:構成上述移位暫存器之各段中所含之CMOS邏輯電路,使用包含多晶矽之薄膜電晶體。
本發明之第14態樣係一種顯示裝置,其特徴在於包含:如本發明之第1至第13之任一態樣之掃瞄信號線驅動電路;及驅動配設於上述基板上之複數條影像信號線之影像信號線驅動電路;且 若著眼於施加於各影像信號線上之影像信號時,上述影像信號線驅動電路使由上述選擇電路選擇上述奇數線掃瞄用電路時之上述影像信號之極性,與由上述選擇電路選擇上述偶數線掃瞄用電路時之上述影像信號之極性成為相異之極性。
本發明之第15態樣係如本發明之第14態樣,其特徴在於:上述影像信號線驅動電路係使施加於鄰接之2條影像信號線上之影像信號之極性成為相異之極性。
根據本發明之第1態樣,複數條掃瞄信號線係以1個區塊包含連續之4條以上閘極匯流排線地被劃分成z個區塊。選擇電路因係交替選擇奇數線掃瞄用電路與偶數線掃瞄用電路,故關於各區塊,於第1次垂直掃瞄依次逐條選擇第奇數列掃瞄信號線;其後,於第2次垂直掃瞄依次逐條選擇第偶數列掃瞄信號線。此時,藉由於第1次垂直掃瞄時與第2次垂直掃瞄時反轉各影像信號之極性,且亦每1圖框期間反轉各影像信號之極性,可實現區塊反轉驅動。此時,因1個圖框期間中之影像信號之極性反轉次數變少,故與線反轉驅動或點反轉驅動比較,可降低消耗電力。如上,經單片化之掃瞄信號線驅動電路,係可在不引起顯示品質下降或消耗電力增加之情形下實施區塊反轉驅動。
根據本發明之第2態樣,具備利用靴帶(bootstrap)之移位暫存器之經單片化之掃瞄信號線電路,係可在不引起顯示 品質下降或消耗電力增加之情形下,進行區塊反轉驅動。
根據本發明之第3態樣,於移位暫存器之各段中可於恰當之時序啟動第1節點。
根據本發明之第4態樣,可在不使掃瞄信號線驅動電路中之電路構成變得複雜之情形下,獲得與本發明之第2或第3態樣相同之效果。
根據本發明之第5態樣,可在不使掃瞄信號線驅動電路中之電路構成變得複雜之情形下,獲得與本發明之第1態樣相同之效果。
根據本發明之第6態樣,可在不使移位暫存器之電路構成變得複雜之情形下,獲得與本發明之第2態樣相同之效果。
根據本發明之第7態樣,可在不使移位暫存器之電路構成變得複雜之情形下,獲得與本發明之第2態樣相同之效果。
根據本發明之第8態樣,輸出節點之電位係基於清除信號成為低位準(初期狀態)。因此,可藉由於恰當之時序使清除信號成為導通(on)位準,而抑制錯誤動作產生。
根據本發明之第9態樣,第1節點電位係基於清除信號成為低位準(初期狀態)。因此,可藉由於恰當之時序使清除信號成為導通位準,而抑制錯誤動作產生。
根據本發明之第10態樣,以非晶矽TFT作為驅動元件之顯示裝置(例如大型液晶面板)用之經單片化之掃瞄信號線驅動電路,係可在不引起顯示品質下降或消耗電力增加之 情形下,進行區塊反轉驅動。
根據本發明之第11態樣,以IGZO-TFT作為驅動元件之顯示裝置用之經單片化之掃瞄信號線驅動電路,係可在不引起顯示品質下降或消耗電力增加之情形下,進行區塊反轉驅動。且,因IGZO之移動率高,故可謀求提高掃瞄信號線驅動電路之驅動能力或縮小TFT之尺寸所實現之窄框架化。進而,因可降低負載電容,故消耗電力亦顯著降低。進而且,因IGZO-TFT之洩漏少,故於例如利用靴帶之電路中,可抑制浮動節點之電荷洩漏引起之動作不良,可謀求動作容許範圍之擴大。
根據本發明之第12態樣,具備利用主從式正反器之移位暫存器之經單片化之掃瞄信號線驅動電路,係可在不引起顯示品質下降或消耗電力增加之情形下,進行區塊反轉驅動。且,因用CMOS邏輯電路構成移位暫存器,故可有效降低消耗電力。
根據本發明之第13態樣,以多晶矽TFT作為驅動元件之顯示裝置用之經單片化之掃瞄信號線驅動電路,係可在不引起顯示品質下降或消耗電力增加之情形下,進行區塊反轉驅動。
根據本發明之第14態樣,可實現具備可在不引起顯示品質下降或消耗電力增加之情形下,進行區塊反轉驅動之經單片化之掃瞄信號線驅動電路之顯示裝置。
根據本發明之第15態樣,因無論於橫(水平)方向鄰接之像素間或縱(垂直)方向鄰接之像素間,像素電壓之極性都 為相異之狀態(反轉狀態),故可實現更高品質之顯示。
以下,一邊參照所附圖式,一邊對本發明之一實施形態進行說明。另,以下之說明中,薄膜電晶體之閘極端子(閘極電極)相當於第1電極,汲極端子(汲極電極)相當於第2電極,源極端子(源極電極)相當於第3電極。
<1.整體構成及動作>
圖2係顯示本發明之一實施形態之主動矩陣型之液晶顯示裝置之整體構成的方塊圖。如圖2所示,該液晶顯示裝置具備:顯示部100、顯示控制電路200、源極驅動器(影像信號線驅動電路)300、閘極驅動器(掃瞄信號線驅動電路)400。顯示部100中形成有複數條(j條)源極匯流排線(影像信號線)SL1~SLj、複數條(i條)閘極匯流排線(掃瞄信號線)GL1~GLi、及複數個(i×j個)像素形成部,其係與源極匯流排線SL1~SLj與閘極匯流排線GL1~GLi之交叉點分別對應而設置。上述複數個像素形成部矩陣狀配置,構成像素陣列。各像素形成部包含:薄膜電晶體(TFT)11,其係閘極端子連接於通過對應之交叉點之閘極匯流排線,且源極端子連接於通過該交叉點之源極匯流排線之開關元件;像素電極,其連接於該薄膜電晶體11之汲極端子上;共通電極Ec,其係於上述複數個像素形成部上以共通方式設置之對向電極;及液晶層,其夾於以共通方式設置於上述複數個像素形成部上之像素電極與共通電極Ec之間。且,由像素電極與共通電極Ec形成之液晶電容構成像素電容Cp。 另,通常,像素電容Cp內為確實保持電荷,設置有並聯於液晶電容之輔助電容,但因輔助電容與本發明並無直接關係,故省略其說明及圖示。
顯示控制電路200,係接收自外部傳送來之資料信號DAT與時序控制信號群(水平同步信號、垂直同步信號等)TG,並輸出數位影像信號DV、用於控制源極驅動器300之動作之源極控制信號SCTL、及用於控制閘極驅動器400之動作之閘極控制信號GCTL。源極控制信號SCTL及閘極控制信號GCTL包含複數個信號。源極控制信號SCTL包含例如用於控制源極驅動器300中之移位暫存器之動作之起動脈衝信號、及時脈信號等。對閘極控制信號GCTL之詳細說明將於後述。
源極驅動器300接收自顯示控制電路200輸出之數位影像信號DV、及源極控制信號SCTL,並向各源極匯流排線SL1~SLj施加驅動用之影像信號。
閘極驅動器400,係基於自顯示控制電路200輸出之閘極控制信號GCTL,以1個垂直掃瞄期間為週期,反復對各閘極匯流排線GL1~GLi施加主動掃瞄信號(輸出掃瞄脈衝)。對該閘極驅動器400之詳細說明將於後述。另,本實施形態中,閘極驅動器400形成於構成包含顯示部100之液晶面板之2片基板(玻璃基板)之其中一基板上。即,本實施形態之閘極驅動器400係單片式閘極驅動器。且,本實施形態中,以非晶矽TFT作為驅動元件。
如上,藉由對各源極匯流排線SL1~SLi施加驅動用之影 像信號,及對各閘極匯流排線GL1~GLi施加掃瞄信號,基於自外部傳送來之圖像信號DAT,圖像顯示於顯示部100上。
<2.閘極驅動器之構成> <2.1閘極驅動器之概略構成>
圖3係顯示本實施形態之閘極驅動器400之概略構成的方塊圖。本實施形態中,閘極匯流排線GL1~GLi以1個區塊中包含連續之k條(k係4以上之整數)閘極匯流排線之方式,被劃分成複數個區塊(組)。另,本說明中,假設各區塊中包含8條閘極匯流排線,而將閘極匯流排線GL1~GLi劃分成z個(z=i/8)區塊BLK1~BLKz。
閘極驅動器400中,於每一區塊設置有:用於驅動第奇數列閘極匯流排線之奇數線掃瞄用電路42,及用於驅動第偶數列閘極匯流排線之偶數線掃瞄用電路44。閘極驅動器400中,亦設置有區塊掃瞄用電路(選擇電路)40,其由用於對奇數線掃瞄用電路42與偶數線掃瞄用電路44進行依次選擇之包含複數段之移位暫存器構成。另,以符號SR表示移位暫存器之各段(圖1亦同樣)。且,以下,將與奇數線掃瞄用電路42對應之段稱作「奇數線驅動用段」;將與偶數線掃瞄用電路44對應之段稱作「偶數線驅動用段」。
於以上之構成中,若著眼於上述z個區塊BLK1~BLKz,則依次逐個選擇第1個區塊BLK1至第z個區塊BLKz。且,若著眼於各區塊,則首先利用奇數線掃瞄用電路42依次逐條掃瞄第奇數列閘極匯流排線,其後,利用偶數線掃瞄用 電路44依次逐條掃瞄第偶數列閘極匯流排線。
<2.2閘極驅動器之詳細構成>
圖1係顯示本實施形態之閘極驅動器400之詳細構成的方塊圖。另,圖1僅顯示與自第1至第16列之閘極匯流排線GL1~GL16對應之部分。如上述,閘極驅動器400具備:區塊掃瞄用電路40、設置於每個區塊之奇數線掃瞄用電路42及偶數線掃瞄用電路44。區塊掃瞄用電路40、各奇數線掃瞄用電路42、及各偶數線掃瞄用電路44分別由包含複數段之移位暫存器構成。另,本說明之例中,各奇數線掃瞄用電路42及各偶數線掃瞄用電路44由包含4段之移位暫存器構成。移位暫存器之各段,係於各時點成為2種狀態(第1狀態及第2狀態)中之任一種狀態,並輸出顯示該狀態之信號(以下,稱作「狀態信號」)。且,以下,亦將構成移位暫存器之各段之電路稱作「段構成電路」。
如圖1所示,閘極驅動器400中作為閘極控制信號GCTL,被賦予:起動脈衝信號GSP,其包含區塊掃瞄用電路40中之移位暫存器之動作開始用脈衝;2個時脈信號BCK1、BCK2,其用於控制區塊掃瞄用電路40中之移位暫存器之移位動作;2個時脈信號GCK1、GCK2,其用於控制奇數線掃瞄用電路42中之移位暫存器之移位動作;清除信號GCLR1,其包含用於徹底清除奇數線掃瞄用電路42中之移位暫存器之狀態之脈衝;2個時脈信號GCK3、GCK4,其用於控制偶數線掃瞄用電路44中之移位暫存器之移位動作;及清除信號GCLR2,其包含用於徹底清除偶 數線掃瞄用電路44中之移位暫存器之狀態之脈衝。
區塊掃瞄用電路40,若收到起動脈衝信號GSP之脈衝,則基於2個時脈信號BCK1、BCK2,將該脈衝自移位暫存器之第1段至最末段(第2z段)依次傳送。伴隨該移位動作,自第奇數段輸出包含奇數線掃瞄用電路42中之移位暫存器之動作開始用脈衝之起動脈衝信號GSPOp(p=1~z);自第偶數段輸出包含偶數線掃瞄用電路44中之移位暫存器之動作開始用脈衝之起動脈衝信號GSPEq(q=1~z)。
奇數線掃瞄用電路42,若收到起動脈衝信號GSPOp之脈衝,則基於2個時脈信號GCK1、GCK2,將該脈衝自移位暫存器之第1段至最末段(第4段)依次傳送。伴隨該移位動作,自構成奇數線掃瞄用電路42之移位暫存器依次輸出用於依次選擇性驅動第奇數列閘極匯流排線之掃瞄脈衝。偶數線掃瞄用電路44,若收到開始脈衝信號GSPEq之脈衝,則基於2個時脈信號GCK3、GCK4,將該脈衝自移位暫存器之第1段至最末段(第4段)依次傳送。伴隨該移位動作,自構成偶數線掃瞄用電路44之移位暫存器依次輸出用於依次選擇性驅動第偶數列閘極匯流排線之掃瞄脈衝。
<2.3段構成電路之構成>
圖4係用於對奇數線掃瞄用電路42及偶數線掃瞄用電路44所包含之移位暫存器之第n段之段構成電路SRn之輸入輸出信號進行說明的圖。各段構成電路中被賦予時脈信號CK、清除信號CLR、設置信號SET、及重置信號RESET。且,自各段構成電路輸出顯示各時點之狀態之狀態信號 Z。時脈信號CK係上述4個時脈信號GCK1~GCK4中之任一個。清除信號CLR係上述2個清除信號GCLR1、GCLR2中之任一個。第n段之段構成電路SRn中,被賦予自第(n-1)段之段構成電路SRn-1輸出之狀態信號Zn-1作為設置信號SET,且被賦予自第(n+1)段之段構成電路SRn+1輸出之狀態信號Zn+1作為重置信號RESET。且,自第n段之段構成電路SRn輸出之狀態信號Zn係作為掃瞄信號施加於與該段構成電路SRn對應之閘極匯流排線GL之外,另作為重置信號RESET賦予至第(n-1)段之段構成電路SRn-1,及作為設置信號SET賦予至第(n+1)段之段構成電路SRn+1。
圖5係顯示本實施形態之段構成電路之構成(移位暫存器之一段之構成)的電路圖。如圖5所示,該段構成電路具備:6個薄膜電晶體TS及T1~T5、及1個電容器(電容元件)Cap。該等6個薄膜電晶體TS及T1~T5皆為N通道型。且,該段構成電路,係除低位準之直流電源電位VSS用之輸入端子外,另具有4個輸入端子51~54及1個輸出端子(輸出節點)59。此處,對接收設置信號SET之輸入端子附加符號51;對接收重置信號RESET之輸入端子附加符號52;對接收時脈信號CK之輸入端子附加符號53;對接收清除信號CLR之輸入端子附加符號54。且,對輸出狀態信號Z之輸出端子附加符號59。
薄膜電晶體TS之閘極端子、薄膜電晶體T1之源極端子、薄膜電晶體T2之汲極端子、薄膜電晶體T5之汲極端子、及電容器Cap之一端相互連接。另,為求方便,將該 等相互連接之區域(配線)稱作「netA」(第1節點)。
薄膜電晶體TS係閘極端子連接於netA,汲極端子連接於輸入端子53,源極端子連接於輸出端子59。薄膜電晶體T1,係閘極端子及汲極端子連接於輸入端子51(即成為二極體連接),源極端子連接於netA。薄膜電晶體T2係閘極端子連接於輸入端子52、汲極端子連接於netA、源極端子連接於直流電源電位VSS用之輸入端子。薄膜電晶體T3係閘極端子連接於輸入端子52、汲極端子連接於輸出端子59、源極端子連接於直流電源電位VSS用之輸入端子。薄膜電晶體T4係閘極端子連接於輸入端子54、汲極端子連接於輸出端子59、源極端子連接於直流電源電位VSS用之輸入端子。薄膜電晶體T5係閘極端子連接於輸入端子54、汲極端子連接於netA、源極端子連接於直流電源電位VSS用之輸入端子。電容器Cap,係一端連接於netA,另一端連接於輸出端子59。
另,本實施形態中,係以薄膜電晶體TS實現輸出控制用開關元件;以電晶體T1實現第1開關元件;以薄膜電晶體T2實現第2開關元件;以薄膜電晶體T3實現第3開關元件;以薄膜電晶體T4實現第4開關元件;以薄膜電晶體T5實現第5開關元件。且,本實施形態中,圖5中以符號57表示之部分實現第1節點充電部;圖5中以符號58a表示之部分實現第1節點放電部;圖5中以符號58b表示之部分實現輸出節點放電部。
<3.驅動方法> <3.1段構成電路之動作>
一邊參照圖5及圖6,一邊對本實施形態之段構成電路之動作進行說明。該液晶顯示裝置之動作中,如圖6所示,對輸入端子53賦予於特定週期成為特定期間高位準之時脈信號CK。
時點t0以前之期間,netA之電位及狀態信號Z之電位(輸出端子59之電位)成為低位準。若進入時點t0,則對輸入端子51賦予設置信號SET之脈衝。如圖5所示,因薄膜電晶體T1成二極體連接,故薄膜電晶體T1藉由該設置信號SET之脈衝成為導通狀態,對電容器Cap充電。藉此,netA之電位自低位準變為高位準,薄膜電晶體TS成為導通狀態。然而,在時點t0~時點t1期間,時脈信號CK成為低位準。因此,在該期間中狀態信號Z保持在低位準。
若進入時點t1,則時脈信號CK自低位準變為高位準。此時,因薄膜電晶體TS成為導通狀態,故輸入端子53之電位上昇之同時輸出端子59之電位亦上昇。此時,如圖5所示,因netA-輸出端子59之間設置有電容器Cap,故輸出端子59之電位上昇之同時netA之電位亦上昇(啟動netA)。結果,薄膜電晶體TS上施加有大的電壓,狀態信號Z之電位上昇至時脈信號CK之高位準之電位。藉此,連接於該段構成電路之輸出端子59之閘極匯流排線成為選擇狀態。
若進入時點t2,則時脈信號CK自高位準變為低位準。藉此,輸入端子53之電位降低之同時輸出端子59之電位亦降低,經由電容器Cap,netA之電位亦降低。但,因netA之 電位大致僅降低輸出端子59之電位降低程度,故不至低至低位準,而保持在高位準。
若進入時點t3,則對輸入端子52賦予重置信號RESET之脈衝。藉此,薄膜電晶體T2及薄膜電晶體T3成為導通狀態。藉由薄膜電晶體T2成為導通狀態,netA之電位自高位準變為低位準;藉由薄膜電晶體T3成為導通狀態,輸出端子59之電位下降至低位準之直流電源電位VSS。
若進入時點t4,則對輸入端子54賦予清除信號CLR之脈衝。藉此,薄膜電晶體T4及薄膜電晶體T5成為導通狀態。藉由薄膜電晶體T4成為導通狀態,輸出端子59之電位下降至低位準之直流電源電位VSS;藉由薄膜電晶體T5成為導通狀態,netA之電位下降至低位準之直流電源電位VSS。
<3.2閘極驅動器整體之動作>
接著,根據上述段構成電路之動作,參照圖7,對本實施形態之閘極驅動器400整體之動作進行說明。另,此處,雖著眼於區塊BLK1(參照圖3),但亦於其他區塊BLK2~BLKz實施相同之動作。
首先,於時點t10,對奇數線驅動用段賦予起動脈衝信號GSP之脈衝。奇數線驅動用段,係於時點t10後最先接受到時脈信號BCK1之脈衝之時點(時點t11),輸出起動脈衝信號GSPO1之脈衝。自奇數線驅動用段輸出之起動脈衝信號GSPO1之脈衝被賦予偶數線驅動用段之同時,亦被賦予奇數線掃瞄用電路42中之移位暫存器之第1段。偶數線驅動用段,係於收到自奇數線驅動用段輸出之起動脈衝信號 GSPO1之脈衝後最先接收到時脈信號BCK2之脈衝之時點(時點t12),輸出起動脈衝信號GSPE1之脈衝。自偶數線驅動用段輸出之起動脈衝信號GSPE1之脈衝被賦予奇數線驅動用段之同時,亦被賦予偶數線掃瞄用電路44中之移位暫存器之第1段。
奇數線掃瞄用電路42,係對移位暫存器之第1段賦予起動脈衝信號GSPO1之脈衝後(時點t11之後),基於2個時脈信號GCK1、GCK2,依次對第奇數列閘極匯流排線GL1、GL3、GL5、及GL7輸出掃瞄脈衝。偶數線掃瞄用電路44,係對移位暫存器之第1段賦予起動脈衝信號GSPE1之脈衝後(時點t12之後),基於2個脈衝信號GCK3、GCK4,依次對第偶數列閘極匯流排線GL2、GL4、GL6、及GL8輸出掃瞄脈衝。如上,若著眼於第1列至第8列之閘極匯流排線GL1~GL8,則如圖7所示,以「GL1、GL3、GL5、GL7、GL2、GL4、GL6、GL8」之順序賦予掃瞄脈衝。
若進入時點t14,則時脈信號BCK1之脈衝上升,且,若進入時點t16,則時脈信號BCK2之脈衝上升。藉此,於區塊BLK2進行與區塊BLK1相同之動作。其後,進而亦於區塊BLK3~BLKz進行與區塊BLK1相同之動作。
另,於時點t13,清除信號GCLR1之脉衝上升。藉此,構成奇數線掃瞄用電路42中之移位暫存器之全部段構成電路成為徹底清除狀態。且,於時點t15,清除信號GCLR2之脈衝上升。藉此,構成偶數線掃瞄用電路44中之移位暫存器之全部段構成電路成為徹底清除狀態。
<4.效果>
根據本實施形態,閘極匯流排線GL1~GLi,係以1個區塊包含8條閘極匯流排線地,被劃分成複數個區塊。若著眼於各區塊,則對8條閘極匯流排線進行跳躍掃瞄。詳細而言,首先,以第1次垂直掃瞄依次逐個選擇第奇數列之4條閘極匯流排線;其後,以第2次垂直掃瞄依次逐個選擇第偶數列之4條閘極匯流排線。因此,藉由於第1次垂直掃瞄時與第2次垂直掃瞄時反轉各影像信號之極性,且亦於每1圖框期間反轉各影像信號之極性,連續之2個圖框期間之像素電壓之極性成為如圖12所示之狀態。進而,藉由亦反轉施加於鄰接之源極匯流排線之影像信號之極性,連續之2個圖框期間之像素電壓之極性成為如圖13所示之狀態。如上,於本實施形態中進行區塊反轉驅動。
於一般液晶顯示裝置上採用線反轉驅動或點反轉驅動時,如圖8所示,閘極匯流排線被依次逐個選擇,對影像信號進行每1水平掃瞄期間極性反轉。相對於此,如圖9所示,本實施形態,係於各區塊上依次逐條選擇第奇數列之4條閘極匯流排線之後,依次逐條選擇第偶數列之4條閘極匯流排線。因此,為獲得如圖12或圖13所示之像素電壓之極性,只要如圖9所示,以每4個水平掃瞄期間反轉影像信號之極性即可。因此,1個圖框期間中之影像信號之極性反轉次數變少。藉此,可保持高品質顯示,且降低了消耗電力, 如上,根據本實施形態,可實現在不引起顯示品質下降 或消耗電力增加之情形下可進行區塊反轉驅動之單片式閘極驅動器。
然而,因非晶矽之P型移動率較低,故無法採用CMOS構成。就該點而言,若著眼於本實施形態之閘極驅動器400中之移位暫存器,則開關元件僅以N通道型TFT構成。因此,例如即使於如大型液晶面板之以非晶矽TFT作為驅動元件之顯示裝置上,亦可實現可區塊反轉驅動之單片式閘極驅動器。且,根據本實施形態,可實現使閘極驅動器400中之移位暫存器之全段成為構成相同之電路,且可以構成較簡單之電路予以實現。
<5.變形例>
上述實施形態中,雖已列舉並說明以非晶矽TFT作為驅動元件之例,但本發明並不限定於此。以下,對作為驅動元件之TFT之變形例進行說明。
<5.1第1變形例>
首先,對以用非晶矽氧化物半導體之一種之IGZO之TFT(以下,稱作「IGZO-TFT」。)作為驅動元件之例進行說明。IGZO係以銦(In)、鎵(Ga)、鋅(Zn)、及氧(O)為主成分之N型氧化物半導體。因是N型氧化物半導體,故可使閘極驅動器中之移位暫存器之各段(段構成電路)之構成成為與上述實施形態相同之構成(參照圖5)。
作為IGZO之特徴,可列舉移動率高此點。因此,以IGZO-TFT作為驅動元件時,可謀求提高閘極驅動器400之驅動能力或縮小TFT之尺寸帶來之窄框架化。且,藉由負 載電容之降低,與上述實施形態比較,可進一步降低消耗電力。進而,IGZO-TFT具有洩漏少之特徴。因此,於例如利用靴帶之電路(參照圖5),可抑制浮動節點(電性浮動狀態之節點,自圖6之時點t1至時點t2期間之圖5中之netA)之電荷洩漏引起之動作不良,可謀求動作容許範圍之擴大。
<5.2第2變形例>
接著,對以多晶矽TFT(p-Si TFT)作為驅動元件之例進行說明。多晶矽TFT係與非晶矽TFT相異,可採用CMOS構成。因此,於本變形例中,閘極驅動器400中之移位暫存器之各段(段構成電路)係採用CMOS邏輯電路之構成。
圖10係顯示本變形例之段構成電路之構成(移位暫存器之一段之構成)的電路圖。如圖10所示,該段構成電路具有:4個時脈控制反相器61~64、及2個NOR電路65、66。該4個時脈控制反相器61~64及2個NOR電路65、66皆為採用CMOS之電路構成。另,對各具體之電路構成,係因可採用公知之構成,故省略說明。
時脈控制反相器61、64,係於時脈信號clk為低位準且時脈信號clkb為高位準時,作為反相器發揮功能;於時脈信號clk為高位準且時脈信號clkb為低位準時,輸入端子-輸出端子間電性切離。時脈控制反相器62、63,係於時脈信號clk為高位準且時脈信號clkb為低位準時,作為反相器發揮功能;於時脈信號clk為低位準且時脈信號clkb為高位準時,輸入端子-輸出端子間電性切離。NOR電路65、66 輸出表示對2個輸入端子賦予之信號之否定邏輯和之信號。NOR電路65,係對一輸入端子賦予來自時脈控制反相器61、62之輸出信號,對另一輸入端子賦予清除信號CLR。且,來自NOR電路65之輸出信號被賦予時脈控制反相器62、63。NOR電路66,係對一輸入端子賦予來自時脈控制反相器63、64之輸出信號;對另一輸入端子賦予清除信號CLR。且,來自NOR電路66之輸出信號被賦予時脈控制反相器64之同時,作為狀態信號Z自該段構成電路輸出。
以上,該段構成電路,係於清除信號CLR成為低位準期間,即時脈信號clk成為低位準且時脈信號clkb成為高位準之期間中,賦予時脈控制反相器61之輸入信號(輸入資料)Din之邏輯值暫時保存於節點N1。又,於時脈信號clk自低位準變為高位準且時脈信號clkb自高位準變為低位準之時點,暫時保存於節點N1之資料之邏輯值以狀態信號Z之波形予以顯示。如此,該段構成電路係作為包含主正反器(圖10中以符號601表示之部分)與從正反器(圖10中以符號602表示之部分)之主從式D正反器進行動作。
另,賦予時脈控制反相器61~64之2個時脈信號clk、clkb係於以2個反相器71、72構成之圖11所示之電路,由時脈信號CK生成。時脈信號CK係與上述實施形態同樣地,為上述4個時脈信號GCK1~GCK4中之任一個。藉由圖11所示之構成,於時脈信號CK變為高位準時,時脈信號clk成為高位準,時脈信號clkb成為低位準。另一方面,時脈信號 CK成為低位準時,時脈信號clk成為低位準,時脈信號clkb成為高位準,該等以上之構成中,起動脈衝信號或自前段輸出之狀態信號Zn-1作為輸入信號Din賦予時脈控制反相器61。例如,若第1列閘極匯流排線GL1之掃瞄脈衝上升,則基於該掃瞄脈衝與時脈信號GCK2,於與第3列之閘極匯流排線GL3對應之段構成電路中,將顯示邏輯值「1」之資料暫時保存於節點N1。又,藉由自第1列之閘極匯流排線GL1之掃瞄脈衝上升之時點,於1水平掃瞄期間後時脈信號GCK2自低位準變為高位準,則自與第3列之閘極匯流排線GL3對應之段構成電路輸出之狀態信號Z變為高位準。如此,第1列之閘極匯流排線GL1之掃瞄脈衝上升後之1個水平掃瞄期間後,第3列之閘極匯流排線GL3之掃瞄脈衝上升。
根據以上,即使以CMOS邏輯電路如圖10所示地構成構成移位暫存器之段構成電路,亦可於閘極驅動器400中進行與上述實施形態相同之動作。因以CMOS邏輯電路構成段構成電路,故與上述實施形態比較降低了消耗電力。且,本變形例中亦可實現使閘極驅動器400中之移位暫存器之所有段成為相同構成之電路;且,可以構成較簡單之電路予以實現。
<6.其他>
雖上述實施形態係以液晶顯示裝置為例進行了說明,但本發明並不限定於此。本發明亦可適用於有機EL(Electro Luminescence:電致發光)等之其他顯示裝置上。
40‧‧‧區塊掃瞄用電路
42‧‧‧奇數線掃瞄用電路
44‧‧‧偶數線掃瞄用電路
51‧‧‧(段構成電路之)輸入端子
52‧‧‧(段構成電路之)輸入端子
53‧‧‧(段構成電路之)輸入端子
54‧‧‧(段構成電路之)輸入端子
59‧‧‧(段構成電路之)輸出端子
100‧‧‧顯示部
200‧‧‧顯示控制電路
300‧‧‧源極驅動器(影像信號線驅動電路)
400‧‧‧閘極驅動器(掃瞄信號線驅動電路)
BCK1‧‧‧時脈信號
BCK2‧‧‧時脈信號
BLK1~BLKz‧‧‧區塊
Cap‧‧‧電容器(電容元件)
GCK1‧‧‧時脈信號
GCK2‧‧‧時脈信號
GCK3‧‧‧時脈信號
GCK4‧‧‧時脈信號
GCLR1‧‧‧清除信號
GCLR2‧‧‧清除信號
GCTL‧‧‧閘極控制信號
GL1‧‧‧閘極匯流排線
GL2‧‧‧閘極匯流排線
GL3‧‧‧閘極匯流排線
GL4‧‧‧閘極匯流排線
GL5‧‧‧閘極匯流排線
GL6‧‧‧閘極匯流排線
GL7‧‧‧閘極匯流排線
GL8‧‧‧閘極匯流排線
GL9‧‧‧閘極匯流排線
GL10‧‧‧閘極匯流排線
GL11‧‧‧閘極匯流排線
GL12‧‧‧閘極匯流排線
GL13‧‧‧閘極匯流排線
GL14‧‧‧閘極匯流排線
GL15‧‧‧閘極匯流排線
GL16‧‧‧閘極匯流排線
GSP‧‧‧起動脈衝信號
GSPO1‧‧‧起動脈衝信號
GSPO2‧‧‧起動脈衝信號
GSPE1‧‧‧起動脈衝信號
GSPE2‧‧‧起動脈衝信號
GL1~GLi‧‧‧閘極匯流排線
SL1~SLj‧‧‧源極匯流排線
SR‧‧‧段構成電路(移位暫存器之段)
T1‧‧‧薄膜電晶體(TFT)
T2‧‧‧薄膜電晶體(TFT)
T3‧‧‧薄膜電晶體(TFT)
T4‧‧‧薄膜電晶體(TFT)
T5‧‧‧薄膜電晶體(TFT)
TS‧‧‧薄膜電晶體(TFT)
圖1係顯示本發明之一實施形態之液晶顯示裝置之閘極驅動器之詳細構成的方塊圖。
圖2係顯示上述實施形態之液晶顯示裝置之整體構成的方塊圖。
圖3係顯示上述實施形態之閘極驅動器之概略構成的方塊圖。
圖4係用於對上述實施形態之奇數線掃瞄用電路及偶數線掃瞄用電路所包含之各移位暫存器之第n段之段構成電路之輸入輸出信號進行說明的圖。
圖5係顯示上述實施形態之段構成電路之構成(移位暫存器之一段之構成)的電路圖。
圖6係用於對上述實施形態之段構成電路之動作進行說明的信號波形圖。
圖7係用於對上述實施形態之閘極驅動器整體之動作進行說明的信號波形圖。
圖8係一般顯示裝置之掃瞄信號、影像信號的波形圖。
圖9係上述實施形態之掃瞄信號、影像信號的波形圖。
圖10係顯示上述實施形態之第2變形例之段構成電路之構成(移位暫存器之一段之構成)的電路圖。
圖11係顯示上述實施形態之第2變形例之用於自時脈信號CK生成時脈信號clk、clkb之構成的電路圖。
圖12係顯示採用線反轉驅動時之連續2個圖框期間之像 素電壓之極性的圖。
圖13係顯示採用點反轉驅動時之連續2個圖框期間之像素電壓之極性的圖
圖14係採用區塊反轉驅動時之掃瞄信號的波形圖。
40‧‧‧區塊掃瞄用電路(選擇電路)
42‧‧‧各奇數線掃瞄用電路
44‧‧‧各偶數線掃瞄用電路
400‧‧‧閘極驅動器(掃瞄信號線驅動電路)
BCK1‧‧‧時脈信號
BCK2‧‧‧時脈信號
GCK1‧‧‧時脈信號
GCK2‧‧‧時脈信號
GCK3‧‧‧時脈信號
GCK4‧‧‧時脈信號
GCLR1‧‧‧清除信號
GCLR2‧‧‧清除信號
GCTL‧‧‧閘極控制信號
GL1‧‧‧閘極匯流排線
GL2‧‧‧閘極匯流排線
GL3‧‧‧閘極匯流排線
GL4‧‧‧閘極匯流排線
GL5‧‧‧閘極匯流排線
GL6‧‧‧閘極匯流排線
GL7‧‧‧閘極匯流排線
GL8‧‧‧閘極匯流排線
GL9‧‧‧閘極匯流排線
GL10‧‧‧閘極匯流排線
GL11‧‧‧閘極匯流排線
GL12‧‧‧閘極匯流排線
GL13‧‧‧閘極匯流排線
GL14‧‧‧閘極匯流排線
GL15‧‧‧閘極匯流排線
GL16‧‧‧閘極匯流排線
GSP‧‧‧起動脈衝信號
GSPO1‧‧‧起動脈衝信號
GSPO2‧‧‧起動脈衝信號
GSPE1‧‧‧起動脈衝信號
GSPE2‧‧‧起動脈衝信號
SR‧‧‧移位暫存器之各段

Claims (10)

  1. 一種掃瞄信號線驅動電路,其特徴在於:其係以單片式形成於構成顯示面板之基板上,並驅動配設於上述基板上之複數條掃瞄信號線者,且包含:複數個奇數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第奇數列掃瞄信號線;複數個偶數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第偶數列掃瞄信號線;及選擇電路,其自上述複數個奇數線掃瞄用電路及上述複數個偶數線掃瞄用電路之中,選擇應動作之電路;且上述選擇電路、上述奇數線掃瞄用電路及上述偶數線掃瞄用電路,係由基於自外部輸入之時脈信號而輸出顯示第1狀態或第2狀態之任一者之狀態信號之包含複數段之移位暫存器構成;且構成上述移位暫存器之各段包含:輸出節點,其用於輸出上述狀態信號;輸出控制用開關元件,其第2電極被賦予上述時脈信號,其第3電極連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之第1電極;電容元件,其設置於上述輸出節點與上述第1節點之間;第1節點充電部,其基於開始指示信號或自前段之輸出節點輸出之狀態信號,對上述第1節點充電; 第1節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述第1節點放電;及輸出節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述輸出節點放電;且上述複數條掃瞄信號線係以各區塊中包含連續之k條(k係4以上之整數)掃瞄信號線之方式被劃分成z個(z係2以上之整數)區塊;上述奇數線掃瞄用電路及上述偶數線掃瞄用電路設置於每個區塊;上述選擇電路係依次逐個選擇第1至第z個區塊,並交替選擇上述奇數線掃瞄用電路與上述偶數線掃瞄用電路;各奇數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第奇數列掃瞄信號線;各偶數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第偶數列掃瞄信號線;構成上述奇數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第奇數段輸出之狀態信號,作為上述開始指示信號;構成上述偶數線掃瞄用電路之移位暫存器之第一段中,被賦予自構成上述選擇電路之移位暫存器之第偶數段輸出之狀態信號,作為上述開始指示信號;上述複數條掃瞄信號線中之第奇數列掃瞄信號線中,被賦予自構成上述奇數線掃瞄用電路之移位暫存器之各 段輸出之狀態信號,作為掃瞄信號;且上述複數條掃瞄信號線中之第偶數列掃瞄信號線中,被賦予自構成上述偶數線掃瞄用電路之移位暫存器之各段輸出之狀態信號,作為掃瞄信號。
  2. 如請求項1之掃瞄信號線驅動電路,其中構成上述移位暫存器之各段中,於利用上述第1節點充電部使上述第1節點充電後、利用上述第1節點放電部使上述第1節點放電前,被賦予至上述輸出控制用開關元件之第2電極之時脈信號自低位準變為高位準。
  3. 如請求項1之掃瞄信號線驅動電路,其中構成上述移位暫存器之各段中,上述第1節點充電部包含第1開關元件,其第1電極及第2電極被賦予自前段之輸出節點輸出之狀態信號,其第3電極連接於上述第1節點;上述第1節點放電部包含第2開關元件,其第1電極被賦予自次段之輸出節點輸出之狀態信號,其第2電極連接於上述第1節點,其第3電極被賦予低位準之電位。
  4. 一種掃瞄信號線驅動電路,其特徴在於:其係以單片式形成於構成顯示面板之基板上,並驅動配設於上述基板上之複數條掃瞄信號線者,且包含:複數個奇數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第奇數列掃瞄信號線;複數個偶數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第偶數列掃瞄信號線;及 選擇電路,其自上述複數個奇數線掃瞄用電路及上述複數個偶數線掃瞄用電路之中,選擇應動作之電路;且上述選擇電路、上述奇數線掃瞄用電路及上述偶數線掃瞄用電路,係由基於自外部輸入之時脈信號而輸出顯示第1狀態或第2狀態之任一者之狀態信號之包含複數段之移位暫存器構成;且構成上述移位暫存器之各段包含:輸出節點,其用於輸出上述狀態信號;輸出控制用開關元件,其第2電極被賦予上述時脈信號,其第3電極連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之第1電極;電容元件,其設置於上述輸出節點與上述第1節點之間;第1節點充電部,其基於開始指示信號或自前段之輸出節點輸出之狀態信號,對上述第1節點充電;第1節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述第1節點放電;及輸出節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述輸出節點放電;且上述複數條掃瞄信號線係以各區塊中包含連續之k條(k係4以上之整數)掃瞄信號線之方式被劃分成z個(z係2以上之整數)區塊;上述奇數線掃瞄用電路及上述偶數線掃瞄用電路設置 於每個區塊;上述選擇電路係依次逐個選擇第1至第z個區塊,並交替選擇上述奇數線掃瞄用電路與上述偶數線掃瞄用電路;各奇數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第奇數列掃瞄信號線;各偶數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第偶數列掃瞄信號線;構成上述移位暫存器之各段中,上述輸出節點放電部包含第3開關元件,其第1電極被賦予自前段之輸出節點輸出之狀態信號,其第2電極連接於上述輸出節點,其第3電極被賦予低位準之電位。
  5. 一種掃瞄信號線驅動電路,其特徴在於:其係以單片式形成於構成顯示面板之基板上,並驅動配設於上述基板上之複數條掃瞄信號線者,且包含:複數個奇數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第奇數列掃瞄信號線;複數個偶數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第偶數列掃瞄信號線;及選擇電路,其自上述複數個奇數線掃瞄用電路及上述複數個偶數線掃瞄用電路之中,選擇應動作之電路;且上述選擇電路、上述奇數線掃瞄用電路及上述偶數線掃瞄用電路,係由基於自外部輸入之時脈信號而輸出顯示第1狀態或第2狀態之任一者之狀態信號之包含複數段 之移位暫存器構成;且構成上述移位暫存器之各段包含:輸出節點,其用於輸出上述狀態信號;輸出控制用開關元件,其第2電極被賦予上述時脈信號,其第3電極連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之第1電極;電容元件,其設置於上述輸出節點與上述第1節點之間;第1節點充電部,其基於開始指示信號或自前段之輸出節點輸出之狀態信號,對上述第1節點充電;第1節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述第1節點放電;及輸出節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述輸出節點放電;且上述複數條掃瞄信號線係以各區塊中包含連續之k條(k係4以上之整數)掃瞄信號線之方式被劃分成z個(z係2以上之整數)區塊;上述奇數線掃瞄用電路及上述偶數線掃瞄用電路設置於每個區塊;上述選擇電路係依次逐個選擇第1至第z個區塊,並交替選擇上述奇數線掃瞄用電路與上述偶數線掃瞄用電路;各奇數線掃瞄用電路依次選擇性驅動對應之區塊中所 含之第奇數列掃瞄信號線;各偶數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第偶數列掃瞄信號線;構成上述移位暫存器之各段進而包含第4開關元件,其第1電極被賦予自外部輸入之清除信號,其第2電極連接於上述輸出節點,其第3電極被賦予低位準之電位。
  6. 一種掃瞄信號線驅動電路,其特徴在於:其係以單片式形成於構成顯示面板之基板上,並驅動配設於上述基板上之複數條掃瞄信號線者,且包含:複數個奇數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第奇數列掃瞄信號線;複數個偶數線掃瞄用電路,其用於驅動上述複數條掃瞄信號線中之第偶數列掃瞄信號線;及選擇電路,其自上述複數個奇數線掃瞄用電路及上述複數個偶數線掃瞄用電路之中,選擇應動作之電路;且上述選擇電路、上述奇數線掃瞄用電路及上述偶數線掃瞄用電路,係由基於自外部輸入之時脈信號而輸出顯示第1狀態或第2狀態之任一者之狀態信號之包含複數段之移位暫存器構成;且構成上述移位暫存器之各段包含:輸出節點,其用於輸出上述狀態信號;輸出控制用開關元件,其第2電極被賦予上述時脈信號,其第3電極連接於上述輸出節點;第1節點,其連接於上述輸出控制用開關元件之第1 電極;電容元件,其設置於上述輸出節點與上述第1節點之間;第1節點充電部,其基於開始指示信號或自前段之輸出節點輸出之狀態信號,對上述第1節點充電;第1節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述第1節點放電;及輸出節點放電部,其基於自次段之輸出節點輸出之狀態信號,使上述輸出節點放電;且上述複數條掃瞄信號線係以各區塊中包含連續之k條(k係4以上之整數)掃瞄信號線之方式被劃分成z個(z係2以上之整數)區塊;上述奇數線掃瞄用電路及上述偶數線掃瞄用電路設置於每個區塊;上述選擇電路係依次逐個選擇第1至第z個區塊,並交替選擇上述奇數線掃瞄用電路與上述偶數線掃瞄用電路;各奇數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第奇數列掃瞄信號線;各偶數線掃瞄用電路依次選擇性驅動對應之區塊中所含之第偶數列掃瞄信號線;構成上述移位暫存器之各段進而包含第5開關元件,其第1電極被賦予自外部輸入之清除信號,其第2電極連接於上述第1節點,其第3電極被賦予低位準之電位。
  7. 如請求項1至6中任一項之掃瞄信號線驅動電路,其中構成上述移位暫存器之各段中所含之開關元件係包含非晶矽之薄膜電晶體。
  8. 如請求項1至6中任一項之掃瞄信號線驅動電路,其中構成上述移位暫存器之各段中所含之開關元件係包含以銦、鎵、鋅、及氧為主成分之N型氧化物半導體之薄膜電晶體。
  9. 一種顯示裝置,其特徴在於包含:如請求項1至8中任一項之掃瞄信號線驅動電路;及驅動配設於上述基板上之複數條影像信號線之影像信號線驅動電路;且若著眼於施加於各影像信號線之影像信號時,上述影像信號線驅動電路使由上述選擇電路選擇上述奇數線掃瞄用電路時之上述影像信號之極性、與由上述選擇電路選擇上述偶數線掃瞄用電路時之上述影像信號之極性成為相異之極性。
  10. 如請求項9之顯示裝置,其中上述影像信號線驅動電路係使施加於鄰接之2條影像信號線之影像信號之極性成為相異之極性。
TW101111928A 2011-04-08 2012-04-03 A scanning signal line driving circuit and a display device provided with the same TWI413055B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011086401 2011-04-08

Publications (2)

Publication Number Publication Date
TW201248587A TW201248587A (en) 2012-12-01
TWI413055B true TWI413055B (zh) 2013-10-21

Family

ID=46969126

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101111928A TWI413055B (zh) 2011-04-08 2012-04-03 A scanning signal line driving circuit and a display device provided with the same

Country Status (6)

Country Link
US (1) US8686990B2 (zh)
JP (1) JP5230853B2 (zh)
KR (1) KR101310004B1 (zh)
CN (1) CN103262148B (zh)
TW (1) TWI413055B (zh)
WO (1) WO2012137728A1 (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9609407B2 (en) 2012-12-22 2017-03-28 Homewerks Worldwide, LLC Method of manufacturing an audio equipped fan assembly
CN103474044B (zh) * 2013-09-29 2016-01-27 北京京东方光电科技有限公司 一种栅极驱动电路、阵列基板、显示装置以及驱动方法
CN103927960B (zh) 2013-12-30 2016-04-20 上海中航光电子有限公司 一种栅极驱动装置和显示装置
KR102210821B1 (ko) * 2014-01-09 2021-02-03 삼성디스플레이 주식회사 표시 기판, 이 표시 기판의 테스트 방법 및 이 표시 기판을 포함하는 표시 장치
KR102219667B1 (ko) * 2014-09-17 2021-02-24 엘지디스플레이 주식회사 표시장치
KR102307006B1 (ko) * 2014-12-31 2021-09-30 엘지디스플레이 주식회사 게이트 드라이버, 이를 구비한 표시장치 및 이의 구동방법
KR102312287B1 (ko) * 2015-04-23 2021-10-15 삼성디스플레이 주식회사 주사 구동부 및 이를 이용한 표시장치
CN104766588B (zh) * 2015-05-08 2017-07-28 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示装置
KR102294133B1 (ko) * 2015-06-15 2021-08-27 삼성디스플레이 주식회사 유기발광 디스플레이 장치의 스캔 드라이버, 유기발광 디스플레이 장치 및 이를 포함하는 디스플레이 시스템
CN105118472A (zh) * 2015-10-08 2015-12-02 重庆京东方光电科技有限公司 像素阵列的栅极驱动装置及其驱动方法
CN105654916B (zh) * 2016-03-17 2019-03-19 武汉华星光电技术有限公司 液晶显示装置及其驱动方法
WO2017163528A1 (ja) * 2016-03-22 2017-09-28 ソニー株式会社 電子回路、および、電子回路の制御方法
CN105702223B (zh) * 2016-04-21 2018-01-30 武汉华星光电技术有限公司 减小时钟信号负载的cmos goa电路
CN106448585A (zh) * 2016-09-23 2017-02-22 南京华东电子信息科技股份有限公司 具有正反向扫描功能的栅极驱动电路
CN106228942B (zh) * 2016-09-23 2018-05-15 南京华东电子信息科技股份有限公司 用于液晶显示器的栅极驱动电路
WO2018104831A1 (en) * 2016-12-09 2018-06-14 Semiconductor Energy Laboratory Co., Ltd. Display device and method for operating the same
CN108346402B (zh) * 2017-01-22 2019-12-24 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN106710555A (zh) 2017-01-22 2017-05-24 京东方科技集团股份有限公司 显示面板、显示装置和显示装置的驱动方法
TWI633531B (zh) * 2017-10-13 2018-08-21 點晶科技股份有限公司 發光二極體驅動電路以及發光二極體顯示裝置
US11158280B2 (en) * 2019-01-22 2021-10-26 Novatek Microelectronics Corp. Method of controlling image data and related source driver
CN113348498A (zh) * 2019-04-08 2021-09-03 深圳市柔宇科技股份有限公司 显示面板及显示装置
CN110767186A (zh) * 2019-09-29 2020-02-07 福建华佳彩有限公司 一种双栅极面板驱动方法
CN112542147A (zh) * 2020-12-02 2021-03-23 Tcl华星光电技术有限公司 液晶面板驱动电压极性反转方法及电路、面板及显示装置
TWI765564B (zh) * 2021-02-04 2022-05-21 友達光電股份有限公司 移位暫存器
US11749157B2 (en) 2022-01-25 2023-09-05 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and display device
CN114420029B (zh) * 2022-01-25 2023-08-22 武汉华星光电半导体显示技术有限公司 显示面板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070063952A1 (en) * 2005-09-19 2007-03-22 Toppoly Optoelectronics Corp. Driving methods and devices using the same
TW200947399A (en) * 2008-05-08 2009-11-16 Au Optronics Corp Method for driving an LCD device
TW201033986A (en) * 2008-11-14 2010-09-16 Semiconductor Energy Lab Liquid crystal display device
TW201035940A (en) * 2009-03-17 2010-10-01 Au Optronics Corp High-reliability gate driving circuit

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1022443C (zh) * 1991-10-09 1993-10-13 东北工学院 多阴极射线系统信息显示器
JPH08320674A (ja) 1995-05-25 1996-12-03 Casio Comput Co Ltd 液晶駆動装置
JP3597287B2 (ja) 1995-11-29 2004-12-02 株式会社半導体エネルギー研究所 表示装置及びその駆動方法
JP3516382B2 (ja) 1998-06-09 2004-04-05 シャープ株式会社 液晶表示装置及びその駆動方法並びに走査線駆動回路
JP3589926B2 (ja) * 2000-02-02 2004-11-17 シャープ株式会社 シフトレジスタ回路および画像表示装置
KR100733879B1 (ko) * 2000-12-30 2007-07-02 엘지.필립스 엘시디 주식회사 액정표시장치
JP2003140624A (ja) * 2001-11-06 2003-05-16 Victor Co Of Japan Ltd アクティブマトリクス型液晶表示装置
JP2003242144A (ja) 2002-02-18 2003-08-29 Kazuhiko Tsuda 類似漢字検索手法
JP2005285168A (ja) 2004-03-29 2005-10-13 Alps Electric Co Ltd シフトレジスタ及びそれを用いた液晶駆動回路
JP4594215B2 (ja) 2004-11-26 2010-12-08 三星モバイルディスプレイ株式會社 順次走査及び飛び越し走査兼用の駆動回路
JP2008242144A (ja) * 2007-03-28 2008-10-09 Sharp Corp 液晶表示装置ならびにその駆動回路および駆動方法
JP2008242114A (ja) * 2007-03-28 2008-10-09 Kyocera Mita Corp 二成分現像剤用紡糸法トナー、二成分現像剤、画像形成装置
JP5396913B2 (ja) * 2008-09-17 2014-01-22 凸版印刷株式会社 画像表示装置
JP5736114B2 (ja) 2009-02-27 2015-06-17 株式会社半導体エネルギー研究所 半導体装置の駆動方法、電子機器の駆動方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070063952A1 (en) * 2005-09-19 2007-03-22 Toppoly Optoelectronics Corp. Driving methods and devices using the same
TW200947399A (en) * 2008-05-08 2009-11-16 Au Optronics Corp Method for driving an LCD device
TW201033986A (en) * 2008-11-14 2010-09-16 Semiconductor Energy Lab Liquid crystal display device
TW201035940A (en) * 2009-03-17 2010-10-01 Au Optronics Corp High-reliability gate driving circuit

Also Published As

Publication number Publication date
KR101310004B1 (ko) 2013-09-24
JP5230853B2 (ja) 2013-07-10
JPWO2012137728A1 (ja) 2014-07-28
KR20130080864A (ko) 2013-07-15
US8686990B2 (en) 2014-04-01
CN103262148A (zh) 2013-08-21
WO2012137728A1 (ja) 2012-10-11
CN103262148B (zh) 2014-12-17
TW201248587A (en) 2012-12-01
US20130235026A1 (en) 2013-09-12

Similar Documents

Publication Publication Date Title
TWI413055B (zh) A scanning signal line driving circuit and a display device provided with the same
US11263942B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
US11749158B2 (en) Shift register unit, gate driving circuit, display device, and driving method
US11335293B2 (en) Shift register unit, method of driving shift register unit, gate drive circuit, and display device
US9997112B2 (en) Display device
KR101692656B1 (ko) 게이트 구동 회로, 디스플레이 디바이스 및 구동 방법
CN100389452C (zh) 移位寄存器电路与改善稳定的方法及栅极线驱动电路
US8519764B2 (en) Shift register, scanning signal line drive circuit provided with same, and display device
CN109935185A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
KR20230104776A (ko) 시프트 레지스터 유닛과 그 구동 방법, 게이트 구동회로 및 디스플레이 디바이스
US20150279481A1 (en) Shift register
TWI534787B (zh) Liquid crystal display device and auxiliary capacitor line drive method
US10199004B2 (en) Display device
US11244595B2 (en) Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device
US11688318B2 (en) Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device
CN110415659B (zh) 显示装置
CN102402936A (zh) 栅极驱动电路单元、栅极驱动电路和显示装置
US8933918B2 (en) Display driving circuit, display device and display driving method
US10276119B2 (en) Shift register and display device provided therewith
US10796659B2 (en) Display device and method for driving the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees