TWI396177B - 顯示裝置及掃瞄線驅動裝置 - Google Patents
顯示裝置及掃瞄線驅動裝置 Download PDFInfo
- Publication number
- TWI396177B TWI396177B TW097144742A TW97144742A TWI396177B TW I396177 B TWI396177 B TW I396177B TW 097144742 A TW097144742 A TW 097144742A TW 97144742 A TW97144742 A TW 97144742A TW I396177 B TWI396177 B TW I396177B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- auxiliary capacitor
- auxiliary
- scan line
- display device
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
- G09G2300/0447—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0876—Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/028—Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
本發明係有關於一種用於文字處理機、個人電腦、及電視節目接收機等之顯示裝置等者。本發明尤其係有關於一種主動矩陣型液晶顯示裝置等顯示裝置、及對設置於該顯示裝置中之掃瞄線進行驅動之掃瞄線驅動裝置。
液晶顯示裝置係具有高精細、薄型、輕量、及低功耗等優異特長之平面顯示裝置,近年來,隨著顯示性能之提高、生產能力之提高、以及相對於其他顯示裝置之價格競爭力之提高,其市場規模急速擴大。
於液晶顯示裝置中,在推進顯示品質之改善之狀況下,作為與視角特性相關之問題,發白等作為顯示亮度之灰階依存性的γ特性之視角依存性之問題重新顯著化。
所謂γ特性之視角依存性之問題,係指自正面方向觀測時之γ特性與自斜方向觀測時之γ特性不同之問題。自正面方向觀測時與自斜方向觀測時γ特性不同意味著灰階顯示狀態因觀測方向而不同。該γ特性之視角依存性之問題於顯示照片等圖像之情形時、顯示接收機所接收之電視節目等之情形時,成為尤其大之問題。
作為用以改善上述γ特性之視角依存性之問題的技術,先前提出有一種稱為多像素驅動之技術(參照專利文獻1)。所謂多像素驅動,係指將1個顯示像素分割成亮度不同之2個以上副像素而構成,藉此來改善視角特性即γ特性之視角依存性的技術。
以下,參照圖11至圖16對多像素驅動之原理加以說明。
圖11係表示液晶顯示裝置之液晶顯示面板之γ特性之圖表。再者,於圖11所示之圖表中,縱軸係亮度比,橫軸係灰階(電壓)。於圖11所示之圖表中,實線所表示之特性係自正面方向觀測以通常之驅動方式所驅動之液晶顯示面板之情形時之γ特性,於具有如此之特性之情形時,可獲得最正常之視認性。再者,此處所謂通常之驅動方式,係指1個顯示像素未被分割成複數個副像素之驅動方式。於圖11所示之圖表中,虛線所表示之特性係自斜方向觀測以通常之驅動方式所驅動之液晶顯示面板之情形時之γ特性,於具有如此之γ特性之情形時,產生了相對於正常視認性之γ特性之偏差。再者,該偏差之程度於亮度比接近0或1之部分較小,於亮度比遠離0或1之部分較大。即,該偏差程度於呈現明亮度及暗亮度之部分較小,於呈現半色調之部分較大。因此,自斜方向目測時之半色調之顯示亮度變得非常大,其結果,自斜方向目測時產生發白等。
另一方面,於多像素驅動中,於1個顯示像素中獲得目標亮度之情形時,係將像素之驅動控制成,使構成該1個顯示像素之複數個副像素之平均亮度成為該目標亮度。於多像素驅動中,自正面方向觀測時之γ特性成為與通常之驅動方式同樣之特性。即,於多像素驅動中,自正面方向觀測時之γ特性於圖11所示之圖表中成為實線所示之特性,可獲得最正常之視認性。另一方面,於多像素驅動中,自斜方向觀測時之γ特性於圖11所示之圖表中成為一點鏈線所示之特性,亮度之偏差得到降低。其原因在於:藉由每個副像素來進行亮度之偏差較小的明亮度附近及暗亮度附近之區域之顯示,且藉由該副像素之亮度之平均來進行半色調亮度之區域之顯示。
繼而,將以多像素驅動進行驅動之液晶顯示裝置之顯示像素之構成例示於圖12中。
如圖12所示,1個顯示像素120被分割成副像素121、122等複數個副像素。又,副像素121經由TFT(Thin Film Transistor,薄膜電晶體)123而連接於掃瞄線Gn及信號線Sm,副像素122經由TFT124而連接於掃瞄線Gn及信號線Sm。
TFT123、124之閘極電極連接於彼此共用之(同一條)掃瞄線Gn。又,TFT123、124之源極電極連接於彼此共用之(同一條)信號線Sm。
副像素121具有液晶電容CLC100及輔助電容CCS100。液晶電容CLC100及輔助電容CCS100均有一個電極連接於TFT123之汲極電極。液晶電容CLC100之另一個電極連接於對向電壓VCOM100。輔助電容CCS100之另一個電極連接於輔助電容配線125。藉此,可自輔助電容配線125向輔助電容CCS100施加輔助電容對向電壓(以下稱為CS電壓)。
又,副像素122具有液晶電容CLC101及輔助電容CCS101。液晶電容CLC101及輔助電容CCS101均有一個電極連接於TFT124之汲極電極。液晶電容CLC101之另一個電極連接於對向電壓VCOM101。輔助電容CCS101之另一個電極連接於輔助電容配線126。藉此,可自輔助電容配線126向輔助電容CCS101施加與可供給至上述輔助電容CCS100之CS電壓不同的CS電壓。
將於圖12所示之顯示像素120中,分別施加於副像素121、122之源極電壓及CS電壓之波形之一例示於圖13中。
於具有圖12所示之構成之顯示像素120中,針對所分割之複數個副像素121、122施加各不相同之CS電壓。藉此,施加於TFT123之汲極電極的電壓成為與施加於TFT124之汲極電極的電壓不同之電壓。並且,副像素121、122所顯示之灰階亦彼此不同。再者,於該情形時,CS電壓係藉由AC(alternating current,交流電)而驅動。具體而言,TFT123、124之源極電極利用彼此相同之閘極時序(gate timing)而接通,但由於連接於TFT123、124之汲極電極的CS電極(即輔助電容CCS100、CCS101)之電壓彼此不同,因此TFT123與TFT124中實際保持之電壓不同。並且,藉此副像素121、122可實現彼此不同之亮度,即實現彼此不同之灰階之顯示。
再者,輔助電容配線125之CS電壓與輔助電容配線126之CS電壓如圖13所示,具有彼此大致相同之振幅及頻率,並且相位相差大致180度。又,於下一訊框中,與TFT123、124之源極電壓之反轉一致地,CS電壓反轉。如此,CS電壓藉由AC受到驅動。
此處,施加於副像素121之電壓Va及施加於副像素122之電壓Vb相對於給予目標亮度之原本之施加電壓Vm,滿足下述數式(1)之關係:
Vm=(Va+Vb)/2 ...(1)。
由此可知:上述目標亮度係藉由副像素121、122之顯示亮度之平均而獲得。
又,於專利文獻2中揭示有一種技術,其係針對水平掃瞄期間較短之高精細液晶顯示面板,以較訊框週期更長之週期進行CS電壓之反轉。
於高精細液晶顯示面板中,水平掃瞄期間變短,並且輔助電容之數量變多。此種液晶顯示面板中,於用以給予CS電壓之輔助電容驅動信號之波形中會產生鈍化。該波形鈍化之程度因液晶顯示面板內之部位而不同,故向副像素電極施加之有效電壓亦會因該液晶顯示面板內之部位而不同。由此產生以下問題,即,於液晶顯示面板中產生顯示亮度之不均。
為解決上述問題,於專利文獻2所揭示之技術中,延長了CS電壓之振動週期。藉此,於專利文獻2所揭示之技術中,降低了上述顯示亮度之不均。
例如,於每1訊框使CS電壓之波形反轉之情形時,如圖13所示,需要準備成為各電壓Va及Vb之基準之2種CS電壓波形。
又,於圖14之各圖表中,表示了每2訊框使CS電壓之波形反轉之例。於每2幀使CS電壓之波形反轉之情形時,需要進而準備具有相位偏移了1訊框之波形的CS電壓,故而如圖14之各圖表所示,需要準備「VCSVtypeA1」~「VCSVtypeA4」之4種CS電壓。又,於該情形時,液晶顯示面板上之CS電壓之信號線如圖15所示,於像素之兩端且在與輔助電容配線150正交之方向上配置有含有「CSVtypeA1」~「CSVtypeA4」之中繼線151。並且,CS電壓係藉由自中繼線151引出之輔助電容配線150而供給至各輔助電容152。
又,於圖16中表示液晶顯示面板之玻璃基板中之輔助電容驅動信號之配線。
於液晶顯示面板160之玻璃基板161中安裝有向信號線Sm供給顯示信號之源極驅動器162、及對掃瞄線Gn給予掃瞄線驅動信號(掃瞄線信號)之閘極驅動器163。此處,作為閘極驅動器163,安裝有閘極驅動器163A、163B。
控制源極驅動器162之信號、控制閘極驅動器163之信號、以及輔助電容驅動信號係由未圖示之控制器而產生,並供給至源極驅動器162。其中,控制閘極驅動器163之信號及輔助電容驅動信號係通過設置於源極驅動器162之封裝上的配線164而給予至玻璃基板161上的各配線165。進而,其中,控制閘極驅動器163之信號係通過玻璃基板161上的配線165而供給至閘極驅動器163A之輸入端子。
閘極驅動器163A產生上述掃瞄線驅動信號,並且向下一段之閘極驅動器163B供給上述控制信號(控制源極驅動器162之信號及控制閘極驅動器163之信號)。
供給輔助電容驅動信號之玻璃基板161上的各配線165將基幹配線166作為基幹信號線而在與掃瞄線Gn正交之方向上伸長。並且,輔助電容驅動信號係藉由自基幹配線166引出之輔助電容配線CSL而供給至各輔助電容CCS。再者,圖16所示之未加以說明之參照符號「CLC」係液晶電容,參照符號「VCOM」係對向電壓。
進而,作為閘極驅動器等驅動用LSI(Large Scale Integration,大型積體電路)之安裝方法,於專利文獻3中揭示有一種液晶驅動器安裝封裝,其係使用例如由矽所構成之驅動器插座(所謂之中介基板),加寬以窄間距構成之驅動用LSI之輸出端子。根據該液晶驅動器安裝封裝, 對LSI與面板之連接進行中繼之基材(所謂之捲帶式基板)之端子間距無需為窄間距,故而較好。
以下,參照圖23至圖25對該技術加以說明。
圖23係專利文獻3之IC晶片安裝封裝之俯視圖、及該俯視圖之G-G線之箭頭剖面圖。
專利文獻3之IC晶片安裝封裝之特徵可謂在於驅動器插座701。
圖24及圖25表示驅動器插座701。圖24係表示於驅動器插座701上安裝有作為積體電路之液晶驅動器601者之立體圖、及該立體圖之I1-I1線之箭頭剖面圖。又,圖25係表示該液晶驅動器601安裝於該驅動器插座701上之情形之圖。
如圖24所示,於驅動器插座701上,設置有驅動器插座-薄膜(參照圖23之薄膜501)間凸塊702、驅動器-驅動器插座間凸塊703、及驅動器插座上配線705。
驅動器插座701之驅動器-驅動器插座間凸塊703將驅動器插座701與設置於液晶驅動器601上的驅動器凸塊704(參照圖24)加以連接。驅動器-驅動器插座間凸塊703與驅動器凸塊704中之凸塊之間距為大致相同間距,例如為20μm以下。
另一方面,驅動器插座701之驅動器插座-薄膜間凸塊702將驅動器插座701與設置於薄膜501上的配線502(參照圖23)加以連接。驅動器插座-薄膜間凸塊702之間距例如為50μm以上,較驅動器-驅動器插座間凸塊703與驅動器凸塊704中之凸塊之間距更寬。
並且,使用驅動器插座-薄膜間凸塊702,將圖24所示之設置有液晶驅動器601之驅動器插座701安裝於圖23所示之薄膜501上。
於未使用驅動器插座701之情形時,作為進行安裝之薄膜501上的凸塊之間距,必須為與液晶驅動器601之驅動器凸塊704之間距一致的20μm以下之間距,但於使用有驅動器插座701之情形時,可設為驅動器插座701之驅動器插座-薄膜間凸塊702之間距即50μm。
[專利文獻1]日本國公開專利公報「特開2004-62146號公報(公開B:2004年2月26日)」
[專利文獻2]日本國公開專利公報「特開2005-189804號公報(公開日:2005年7月14日)」
[專利文獻3]國際公開號WO 2007/052761 A1(公開日:2007年5月10日)
於專利文獻1所揭示之技術中,為減少上述液晶顯示面板之顯示亮度之不均,需要降低將輔助電容驅動信號供給至輔助電容之配線之阻抗。並且,作為用以降低該配線之阻抗之方法,考慮有增大該配線之線寬之方法。
此處,上述配線係配置在與進行顯示之像素相同之面板上,即配置在與進行顯示之像素相同之玻璃基板上。設置於該玻璃基板上的配線由於配線電阻較大,故而為降低該配線之阻抗,必須充分增大該配線之線寬。並且,由此,於該液晶顯示面板中,上述基幹配線變得非常寬,從而導致顯示像素以外之區域變大。其結果,該液晶顯示面板產生邊框難以狹小化之問題。
又,於專利文獻2所揭示之技術中,藉由加長CS電壓之振動週期而抑制波形鈍化之影響,降低上述顯示亮度之不均,但於該情形時,所使用之CS電壓之波形之種類變多。因此,於液晶顯示面板中,需要多數個用以產生CS電壓之電壓源,伴隨於此,顯示像素以外之區域變大。繼而其結果,專利文獻2所揭示之技術亦同樣產生邊框難以狹小化之問題。
再者,專利文獻3所揭示之技術僅為驅動用LSI之較佳安裝方法之技術,而並非將以多像素驅動進行驅動之顯示裝置中之適用作為前提之技術。
本發明係有鑒於上述問題而完成者,其目的在於提供一種在以多像素驅動進行驅動之顯示裝置中可實現邊框之狹小化之顯示裝置。
為解決上述問題,本發明之顯示裝置之特徵在於:其係包含掃瞄線驅動裝置、及分割1個顯示像素而成之複數個副像素,上述複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至上述各輔助電容配線之輔助電容驅動信號而驅動上述輔助電容,藉此可使上述複數個副像素以各不相同之亮度顯示,且上述掃瞄線驅動裝置包含緩衝器,其係輸入應供給至上述各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並供給至該各輔助電容配線。
此處,所謂「對輔助電容驅動信號之波形進行整形」處理,係指降低該輔助電容驅動信號中產生之鈍化之處理等,用以較佳地進行藉由該輔助電容驅動信號進行之輔助電容驅動之處理,即用以提高該輔助電容之驅動能力之處理。一般而言,緩衝器具有斯密特觸發器功能,可容易地實施此種處理。
根據上述構成,輔助電容驅動信號暫時輸入至設置於掃瞄線驅動裝置中之緩衝器。繼而,緩衝器對輸入至自身之輔助電容驅動信號之波形進行整形,並供給至各輔助電容配線。本發明之顯示裝置如此般藉由掃瞄線驅動裝置之緩衝器而進行輔助電容之驅動。
藉此,於本發明之顯示裝置中,藉由將輔助電容驅動信號經由緩衝器而供給至各輔助電容配線,可將已降低波形鈍化之輔助電容驅動信號供給至各輔助電容配線,即可提高輔助電容之驅動能力。由此,於本發明之顯示裝置中,即便使構成基幹配線之配線之線寬較細,亦可抑制波形鈍化、顯示亮度不均勻等之產生。又,因此,於本發明之顯示裝置中,無需為抑制波形鈍化之影響,降低顯示亮度之不均而增加所使用之CS電壓之波形之種類。
由以上可知,於本發明之顯示裝置中,可減小顯示像素以外之區域。因此,於以多像素驅動進行驅動之顯示裝置中,取得可實現邊框狹小化之效果。
又,本發明之顯示裝置之特徵在於:上述掃瞄線驅動裝置更包含將應供給至上述各輔助電容配線之輔助電容驅動信號直接輸出至與各輔助電容配線不同之外部的配線。又,本發明之顯示裝置之特徵在於包含複數個上述掃瞄線驅動裝置,且上述各掃瞄線驅動裝置由上述配線所連接。
根據上述構成,掃瞄線驅動裝置進而包含將輔助電容驅動信號輸出至與上述輔助電容配線不同之外部的配線。因此,於本發明之顯示裝置中,可有效地經由該配線將複數個掃瞄線驅動裝置彼此連接。藉此,於該複數個掃瞄線驅動裝置之間,可將輔助電容驅動信號自一個掃瞄線驅動裝置輸入至另一個掃瞄線驅動裝置。並且,於該另一個掃瞄線驅動裝置中,將輔助電容驅動信號經由自身所具有之緩衝器而供給至各輔助電容配線,藉此可將波形鈍化得到降低之輔助電容驅動信號供給至各輔助電容配線,即,可提高輔助電容之驅動能力。
所謂複數個掃瞄線驅動裝置驅動輔助電容,係指使用複數個緩衝器來驅動輔助電容。因此,於該情形時,可進一步提高輔助電容之驅動能力。由此,於本發明之顯示裝置中,可使構成基幹配線之配線的線寬進一步變細。
又,本發明之顯示裝置之特徵在於:上述各輔助電容配線係分割設置成各條與上述各掃瞄線驅動裝置之任一者中之緩衝器相連接的配線。
根據上述構成,藉由對每個掃瞄線驅動裝置獨立進行輔助電容驅動信號之供給,從而於本發明之顯示裝置中,可實現基幹配線之分割。藉此,於基幹配線中容易實現阻抗之降低,故而可使構成基幹配線之配線的線寬進一步變細。
又,本發明之顯示裝置之特徵在於:上述掃瞄線驅動裝置包含複數個上述緩衝器。
根據上述構成,藉由使用複數個緩衝器來驅動輔助電容,可進一步提高輔助電容之驅動能力。由此,於本發明之顯示裝置中,可使構成基幹配線之配線的線寬進一步變細。
又,本發明之顯示裝置之特徵在於:上述各輔助電容配線係分割設置成各條與上述複數個緩衝器中之任一個緩衝器相連接之配線。
根據上述構成,藉由對每複數個緩衝器獨立進行輔助電容驅動信號之供給,從而於本發明之顯示裝置中,可實現基幹配線之分割。藉此,於該基幹配線中,容易實現阻抗之降低,故而可使構成該基幹配線之配線的線寬進一步變細。
又,本發明之顯示裝置之特徵在於:上述掃瞄線驅動裝置之緩衝器藉由過衝驅動將輸入至自身之輔助電容驅動信號供給至上述各輔助電容配線。
根據上述構成,掃瞄線驅動裝置之緩衝器藉由過衝驅動將輔助電容驅動信號供給至各輔助電容配線。藉此,可縮短連接於各輔助電容配線之輔助電容之充電時間,故而可快速實施複數個副像素之驅動。並且,藉此,於本發明之顯示裝置中,即便於因掃瞄線之增加而驅動時間變短之情形時,亦可降低顯示亮度之不均,減少顯示之差異。
為解決上述問題,本發明之顯示裝置之特徵在於:其係包含掃瞄線驅動裝置、及分割1個顯示像素而成之複數個副像素,上述複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至上述各輔助電容配線之輔助電容驅動信號而驅動上述輔助電容,藉此可使上述複數個副像素以各不相同之亮度顯示,且上述掃瞄線驅動裝置至少包含:第1緩衝器,其係輸入應供給至上述各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並供給至該各輔助電容配線;及第2緩衝器,其係輸入應供給至該各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並輸出至與該各輔助電容配線不同之外部。
根據上述構成,輔助電容驅動信號暫時輸入至設置於掃瞄線驅動裝置中之第1緩衝器。繼而,第1緩衝器對輸入至自身之輔助電容驅動信號之波形進行整形,並供給至各輔助電容配線。本發明之顯示裝置如此般藉由掃瞄線驅動裝置之第1緩衝器來進行輔助電容之驅動。
此處,於本發明之顯示裝置中,將輔助電容驅動信號進而暫時輸入至掃瞄線驅動裝置中與第1緩衝器分開設置的第2緩衝器。繼而,第2緩衝器對輸入至自身之輔助電容驅動信號之波形進行整形,並輸出至與各輔助電容配線不同之外部。
藉此,於本發明之顯示裝置中,藉由將輔助電容驅動信號經由第1緩衝器而供給至各輔助電容配線,可將已降低波形鈍化之輔助電容驅動信號供給至各輔助電容配線,即可提高輔助電容之驅動能力。由此,於本發明之顯示裝置中,即便於使構成基幹配線之配線縮小線寬之情形時,亦可抑制因波形鈍化、顯示亮度不均勻等之產生所造成之影響。又,因此,於本發明之顯示裝置中,無需為抑制波形鈍化之影響,降低顯示亮度之不均而增加所使用之CS電壓之波形之種類。
由以上可知,於本發明之顯示裝置中,可減小顯示像素以外之區域。
因此,於以多像素驅動進行驅動之顯示裝置中,取得可實現邊框之狹小化之效果。
又,根據上述構成,藉由將輸入至掃瞄線驅動裝置之第2緩衝器中之輔助電容驅動信號輸出至外部,可將波形鈍化得到降低之輔助電容驅動信號輸入至外部之裝置。
又,本發明之顯示裝置之特徵在於包含複數段上述掃瞄線驅動裝置,比最後段之掃瞄線驅動裝置前段所包含之各掃瞄線驅動裝置的第2緩衝器分別與該各掃瞄線驅動裝置之下一段所包含之掃瞄線驅動裝置之第1緩衝器相連接。
根據上述構成,於本發明之掃瞄線驅動裝置中,最後段之掃瞄線驅動裝置之前段所包含之各掃瞄線驅動裝置的第2緩衝器與該各掃瞄線驅動裝置之下一段所包含之掃瞄線驅動裝置之第1緩衝器相連接。於本發明之顯示裝置中,可有效地以次方式將該各掃瞄線驅動裝置彼此依次連接。藉此,於各掃瞄線驅動裝置之間,可將波形鈍化得到降低之輔助電容驅動信號依次輸入至各掃瞄線驅動裝置。繼而,於各掃瞄線驅動裝置中,將輔助電容驅動信號經由自身所含有之第1緩衝器而供給至各輔助電容配線,藉此,可將波形鈍化得到降低之輔助電容驅動信號供給至各輔助電容配線,即,可提高輔助電容之驅動能力。
所謂複數段掃瞄線驅動裝置驅動輔助電容,係指使用複數個第1緩衝器來驅動輔助電容。因此,於該情形時,可進一步提高輔助電容之驅動能力。由此,於本發明之顯示裝置中,可使構成基幹配線之配線的線寬進一步變細。
又,根據上述構成,輔助電容驅動信號係經由掃瞄線驅動裝置之第2緩衝器而輸出至下一段之掃瞄線驅動裝置,故而可抑制因輔助電容驅動信號之鈍化及延遲引起的上述複數個掃瞄線驅動裝置間之輔助電容驅動信號之波形之變動。
又,本發明之顯示裝置之特徵在於:上述掃瞄線驅動裝置之第1緩衝器藉由過衝驅動將輸入至自身之輔助電容驅動信號供給至上述各輔助電容配線。
根據上述構成,掃瞄線驅動裝置之第1緩衝器藉由過衝驅動將輔助電容驅動信號供給至各輔助電容配線。藉此,可縮短連接於各輔助電容配線之輔助電容之充電時間,故而可快速實施複數個副像素之驅動。並且,藉此,於本發明之顯示裝置中,即便於因掃瞄線之增加而驅動時間變短之情形時,亦可降低顯示亮度之不均,減少顯示之差異。
又,本發明之顯示裝置之特徵亦在於:對於上述掃瞄線驅動裝置輸入有應供給至上述各輔助電容配線之輔助電容驅動信號。
為解決上述問題,本發明之掃瞄線驅動裝置之特徵在於:其係包含於顯示裝置中且對設置於上述顯示裝置中之掃瞄線進行驅動者,該顯示裝置包含1個顯示像素分割而成之複數個副像素,該複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至該各輔助電容配線之輔助電容驅動信號而驅動該輔助電容,藉此可使該複數個副像素以各不相同之亮度顯示,且上述掃瞄線驅動裝置包含緩衝器,該緩衝器輸入有應供給至上述各輔助電容配線之輔助電容驅動信號,對所輸入之該輔助電容驅動信號之波形進行整形,並供給至該各輔助電容配線。
根據上述構成,輔助電容驅動信號暫時輸入至掃瞄線驅動裝置自身中所設置之緩衝器。繼而,緩衝器對輸入至自身之輔助電容驅動信號之波形進行整形,並供給至顯示裝置之各輔助電容配線。本發明之掃瞄線驅動裝置如此般藉由自身中所設置之緩衝器來進行輔助電容之驅動。
藉此,於本發明之掃瞄線驅動裝置中,藉由將輔助電容驅動信號經由緩衝器而供給至顯示裝置之各輔助電容配線,可將波形鈍化得到降低之輔助電容驅動信號供給至顯示裝置之各輔助電容配線,即,可提高顯示裝置中之輔助電容之驅動能力。由此,於本發明之掃瞄線驅動裝置中,即便於使構成顯示裝置中之基幹配線之配線的線寬變細之情形時,亦可抑制因波形鈍化、顯示亮度之不均等之產生所造成之影響。又,因此,於包含本發明之掃瞄線驅動裝置之顯示裝置中,無需為抑制波形鈍化之影響,降低顯示亮度之不均而增加所使用之CS電壓之波形之種類。
由以上可知,於本發明之掃瞄線驅動裝置中,可減小以多像素驅動進行驅動之顯示裝置中之顯示像素以外之區域。因此,於以多像素驅動進行驅動之顯示裝置中,取得可實現邊框之狹小化之效果。
又,本發明之掃瞄線驅動裝置之特徵在於更包含將應供給至上述各輔助電容配線之輔助電容驅動信號直接輸出至與該各輔助電容配線不同之外部的配線。
根據上述構成,更包含將所輸入之輔助電容驅動信號直接輸出至與輔助電容配線不同之外部的配線。因此,經由該配線而將本發明之掃瞄線驅動裝置與外部之裝置加以連接,藉此可將該輔助電容驅動信號輸入至外部之裝置。
又,本發明之掃瞄線驅動裝置之特徵在於,上述緩衝器藉由過衝驅動將輸入至自身之輔助電容驅動信號供給至上述各輔助電容配線。
根據上述構成,緩衝器藉由過衝驅動將輔助電容驅動信號供給至各輔助電容配線。藉此,可縮短連接於各輔助電容配線之輔助電容之充電時間,故而可快速實施複數個副像素之驅動。並且,藉此,於包含本發明之掃瞄線驅動裝置的顯示裝置中,即便於因掃瞄線之增加而驅動時間變短之情形時,亦可降低顯示亮度之不均,減少顯示之差異。
為解決上述問題,本發明之掃瞄線驅動裝置之特徵在於:其係包含於顯示裝置中且對設置於上述顯示裝置中之掃瞄線進行驅動者,該顯示裝置包含1個顯示像素分割而成之複數個副像素,該複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至該各輔助電容配線之輔助電容驅動信號而驅動該輔助電容,藉此可使該複數個副像素以各不相同之亮度而顯示,且,上述掃瞄線驅動裝置至少包含:第1緩衝器,其輸入有應供給至上述各輔助電容配線之輔助電容驅動信號,對所輸入之該輔助電容驅動信號之波形進行整形,並供給至該各輔助電容配線;以及第2緩衝器,其輸入有應供給至該各輔助電容配線之輔助電容驅動信號,對所輸入之該輔助電容驅動信號之波形進行整形,並輸出至與該各輔助電容配線不同之外部。
根據上述構成,輔助電容驅動信號暫時輸入至掃瞄線驅動裝置自身中所設置之第1緩衝器。繼而,第1緩衝器對輸入至自身之輔助電容驅動信號之波形進行整形,並供給至各輔助電容配線。本發明之掃瞄線驅動裝置如此般藉由自身中所設置之第1緩衝器來進行輔助電容之驅動。
此處,於本發明之掃瞄線驅動裝置中,輔助電容驅動信號進而暫時輸入至與第1緩衝器分開設置之第2緩衝器中。繼而,第2緩衝器對輸入至自身之輔助電容驅動信號之波形進行整形,並輸出至與各輔助電容配線不同之外部。
藉此,於本發明之掃瞄線驅動裝置中,藉由將輔助電容驅動信號經由第1緩衝器而供給至顯示裝置之各輔助電容配線,可將波形鈍化得到降低之輔助電容驅動信號供給至顯示裝置之各輔助電容配線,即,可提高顯示裝置所具有之輔助電容之驅動能力。由此,於本發明之掃瞄線驅動裝置中,即便於使構成顯示裝置中之基幹配線之配線的線寬變細之情形時,亦可抑制因波形鈍化、顯示亮度之不均等之產生所造成之影響。又,因此,於包含本發明之掃瞄線驅動裝置之顯示裝置中,無需為抑制波形鈍化之影響,減少顯示亮度之不均而增加所使用之CS電壓之波形之種類。
由以上可知,於本發明之掃瞄線驅動裝置中,可減小以多像素驅動進行驅動之顯示裝置中之顯示像素以外之區域。
因此,於以多像素驅動進行驅動之顯示裝置中,取得可實現邊框之狹小化之效果。
又,根據上述構成,藉由將輸入至第2緩衝器之輔助電容驅動信號輸出至外部,可將波形鈍化得到降低之輔助電容驅動信號輸入至外部之裝置。
又,本發明之掃瞄線驅動裝置之特徵在於:上述第1緩衝器藉由過衝驅動將輸入至自身之輔助電容驅動信號供給至上述各輔助電容配線。
根據上述構成,第1緩衝器藉由過衝驅動將輔助電容驅動信號供給至各輔助電容配線。藉此,可縮短連接於各輔助電容配線之輔助電容之充電時間,故而可快速實施複數個副像素之驅動。並且,藉此,於包含本發明之掃瞄線驅動裝置之顯示裝置中,即便於因掃瞄線之增加而驅動時間變短之情形時,亦可降低顯示亮度之不均,減少顯示之差異。
又,本發明之掃瞄線驅動裝置之特徵亦在於:其中輸入有應供給至上述各輔助電容配線之輔助電容驅動信號。
為解決上述問題,本發明之顯示裝置之特徵在於:其包含複數條掃瞄線、及根據供給至構成該複數條掃瞄線之各掃瞄線的掃瞄線驅動信號而驅動該各掃瞄線之掃瞄線驅動裝置,1個顯示像素分割成複數個副像素,上述複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至構成上述各不相同之輔助電容配線的各輔助電容配線之輔助電容驅動信號而驅動連接於該各輔助電容配線之各輔助電容,藉此可使上述複數個副像素以各不相同之亮度而顯示,且,上述掃瞄線驅動裝置分別包含複數個用以將應供給至上述各輔助電容配線之輔助電容驅動信號供給至該各輔助電容配線之第1端子、及用以將應供給至上述各掃瞄線之掃瞄線驅動信號供給至該各掃瞄線之第2端子,至少上述複數個第1端子中之任意1個端子設置於上述複數個第2端子中之任意2個端子間。
根據上述構成,於本發明之顯示裝置中,輔助電容驅動信號自設置於掃瞄線驅動裝置中之第1端子而供給至輔助電容配線,故而可藉由該掃瞄線驅動裝置來進行設置於該輔助電容配線上之輔助電容之驅動。
此處,於掃瞄線驅動裝置中設置有複數個第1端子。因此,於該掃瞄線驅動裝置中,藉由將輔助電容配線分別連接於該複數個第1端子,可將輔助電容驅動信號供給至複數條輔助電容配線。於以多像素驅動進行驅動之顯示裝置之情形時,1個顯示像素被分割成複數個副像素,且該複數個副像素具有各不相同之輔助電容配線,但於掃瞄線驅動裝置中,設置僅該輔助電容配線之條數之第1端子,並將該輔助電容配線與該第1端子分別連接,藉此可使用該掃瞄線驅動裝置將輔助電容驅動信號分別供給至該輔助電容配線。又,於掃瞄線驅動裝置中設置有複數個第1端子之情形時,無需於該掃瞄線驅動裝置外部設置用以將輔助電容驅動信號供給至輔助電容配線之基幹配線。因此,可抑制因加粗構成基幹配線之配線,或者於該配線中為抑制波形鈍化之影響、降低顯示亮度之不均而增加所使用之CS電壓之波形之種類,而導致邊框難以狹小化之問題。
又,於上述掃瞄線驅動裝置中,至少上述複數個第1端子中之任意1個端子設置於為向複數條掃瞄線分別供給掃瞄線驅動信號而設置的複數個第2端子中之任意2個端子間。即,於上述掃瞄線驅動裝置中,於上述複數個第2端子間設置有上述第1端子。因此,於該掃瞄線驅動裝置中,對於設置在該第2端子附近之輔助電容配線,亦可容易地供給上述輔助電容驅動信號。即,於本發明之顯示裝置中,藉由上述掃瞄線驅動裝置,可容易地將上述輔助電容驅動信號供給至上述各輔助電容配線。
由以上可知,於本發明之顯示裝置中,可減小顯示像素以外之區域。因此,於以多像素驅動進行驅動之顯示裝置中,取得可實現邊框之狹小化之效果。
又,本發明之顯示裝置之特徵在於:上述掃瞄線驅動裝置更包含從自身外部輸入有應供給至上述各輔助電容配線之輔助電容驅動信號的第3端子,上述第3端子與上述第1端子相連接。
根據上述構成,可將輔助電容驅動信號自第3端子輸入至掃瞄線驅動裝置,並自第1端子供給至各輔助電容配線。
又,本發明之顯示裝置之特徵亦在於,上述掃瞄線驅動裝置包含:基板,其設置有上述第1端子、上述第2端子、及從自身外部輸入有應供給至上述各輔助電容配線之輔助電容驅動信號的第3端子;以及積體電路,其產生上述掃瞄線驅動信號,並將該掃瞄線驅動信號供給至上述第2端子。
又,本發明之顯示裝置之特徵在於:於上述第3端子與上述第1端子之間進而包含緩衝器,該緩衝器自該第3端子輸入有應供給至上述各輔助電容配線之輔助電容驅動信號,對所輸入之該輔助電容驅動信號之波形進行整形,並輸出至該第1端子。又,本發明之顯示裝置之特徵在於,上述積體電路包含緩衝器,該緩衝器輸入有應供給至上述各輔助電容配線之輔助電容驅動信號,對所輸入之該輔助電容驅動信號之波形進行整形並將其輸出,上述緩衝器之輸入端子連接於上述第3端子,輸出端子連接於上述第1端子。又,本發明之顯示裝置之特徵在於,上述基板包含緩衝器,該緩衝器輸入有應供給至上述各輔助電容配線之輔助電容驅動信號,對所輸入之該輔助電容驅動信號之波形進行整形並將其輸出,上述緩衝器之輸入端子連接於上述第3端子,輸出端子連接於上述第1端子。
根據上述構成,自第3端子輸入至掃瞄線驅動裝置之輔助電容驅動信號被輸入至緩衝器。繼而,該緩衝器可對輸入至自身之輔助電容驅動信號之波形進行整形,並自第1端子供給至各輔助電容配線。
此處,所謂「對輔助電容驅動信號之波形進行整形」處理,係指減少降低該輔助電容驅動信號中所產生之鈍化之處理等,用以較好較佳地進行藉由該輔助電容驅動信號進行之而產生之輔助電容之驅動之處理,即用以提高該輔助電容之驅動能力之處理。一般而言,緩衝器具有斯密特觸發器功能,具有該斯密特觸發器功能之緩衝器可容易地實施上述此種處理。
藉此,於本發明之顯示裝置中,藉由將輔助電容驅動信號經由上述緩衝器而供給至各輔助電容配線,可將已降低波形鈍化之輔助電容驅動信號供給至該各輔助電容配線,即可提高輔助電容之驅動能力。由此,於本發明之顯示裝置中,即便於使輔助電容配線縮小線寬之情形,亦可抑制因波形鈍化、顯示亮度不均勻等之產生所造成之影響。
由以上可知,於本發明之顯示裝置中,可進一步減小顯示像素以外之區域。因此,於以多像素驅動進行驅動之顯示裝置中,取得可實現邊框進一步狹小化之效果。
又,本發明之顯示裝置之特徵在於:上述緩衝器藉由過衝驅動將輸入至自身之輔助電容驅動信號輸出。
根據上述構成,緩衝器藉由過衝驅動將輔助電容驅動信號輸出。藉此,可縮短將與供給輔助電容驅動信號之各輔助電容配線相連接之輔助電容充電之時間,故而可快速實施複數個副像素之驅動。並且,藉此,於本發明之顯示裝置中,即便於起因於掃瞄線之增加而驅動時間變短之情形,亦可降低顯示亮度不均勻,減少顯示之差異。
如上所述,本發明之顯示裝置之構成為:其係包含掃瞄線驅動裝置、及分割1個顯示像素而成之複數個副像素,上述複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至上述各輔助電容配線之輔助電容驅動信號而驅動上述輔助電容,藉此可使上述複數個副像素以各不相同之亮度顯示,且上述掃瞄線驅動裝置包含緩衝器,其係輸入應供給至上述各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並供給至該各輔助電容配線。
又,本發明之顯示裝置之構成為:其係包含掃瞄線驅動裝置、及分割1個顯示像素而成之複數個副像素,上述複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至上述各輔助電容配線之輔助電容驅動信號而驅動上述輔助電容,藉此可使上述複數個副像素以各不相同之亮度顯示,且上述掃瞄線驅動裝置至少包含:第1緩衝器,其係輸入應供給至上述各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並供給至該各輔助電容配線;及第2緩衝器,其係輸入應供給至該各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並輸出至與該各輔助電容配線不同之外部。
如上所述,本發明之掃瞄線驅動裝置之構成為:其係包含於顯示裝置中且驅動設置於上述顯示裝置中之掃瞄線,該顯示裝置係包含分割1個顯示像素而成之複數個副像素,該複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至該各輔助電容配線之輔助電容驅動信號而驅動該輔助電容,藉此可使該複數個副像素以各不相同之亮度顯示,且包含緩衝器,其係輸入應供給至上述各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並供給至該各輔助電容配線。
又,本發明之掃瞄線驅動裝置之構成為:其係包含於顯示裝置中且驅動設置於上述顯示裝置中之掃瞄線,該顯示裝置係包含分割1個顯示像素而成之複數個副像素,該複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至該各輔助電容配線之輔助電容驅動信號而驅動該輔助電容,藉此可使該複數個副像素以各不相同之亮度顯示,且至少包含:第1緩衝器,其係輸入應供給至上述各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並供給至該各輔助電容配線;及第2緩衝器,其係輸入應供給至該各輔助電容配線之輔助電容驅動信號,修整所輸入之該輔助電容驅動信號之波形,並輸出至與該各輔助電容配線不同之外部。
如上所述,本發明之顯示裝置之構成為:其係包含複數條掃瞄線、及根據供給至構成該複數條掃瞄線之各掃瞄線的掃瞄線驅動信號而驅動該各掃瞄線之掃瞄線驅動裝置,1個顯示像素分割成複數個副像素,上述複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至構成上述各不相同之輔助電容配線的各輔助電容配線之輔助電容驅動信號而驅動連接於該各輔助電容配線之各輔助電容,藉此可使上述複數個副像素以各不相同之亮度顯示,且上述掃瞄線驅動裝置分別包含複數個用以將應供給至上述各輔助電容配線之輔助電容驅動信號供給至該各輔助電容配線之第1端子、及用以將應供給至上述各掃瞄線之掃瞄線驅動信號供給至該各掃瞄線之第2端子,至少上述複數個第1端子中之任1個端子設置於上述複數個第2端子中之任2個端子間。
因此,於以多像素驅動進行驅動之顯示裝置中,取得可實現邊框狹小化之效果。
[實施形態1]
圖1係表示本發明之一實施形態者,其係表示掃瞄線驅動裝置之概略構成之方塊圖。
圖1所示之閘極驅動器(掃瞄線驅動裝置)1係包含控制邏輯11A及11B、雙向移位暫存器12、位準偏移器13、及輸出電路14之構成。進而,閘極驅動器1係包含緩衝器21A及21B之構成。
再者,圖1所圖示之圓形構件均為閘極驅動器1上所設置之端子,標註於該圓形構件上的符號(文字)係各端子之端子名。
閘極驅動器1上所設置之端子「LBR」係輸入表示雙向移位暫存器12之移位方向之控制信號的輸入端子。該端子「LBR」具有狀態「H」與狀態「L」。於閘極驅動器1中,對應於該控制信號,端子「LBR」於狀態「H」與狀態「L」之間進行切換,藉此可控制雙向移位暫存器12之移位方向,藉此決定輸出電路14所輸出之掃瞄線驅動信號之掃瞄方向。
閘極驅動器1上所設置之端子「GSPOI」及端子「GSPIO」係具有以下功能之IO(Input/Output,輸入/輸出)端子,即,對應於輸入至端子「LBR」之控制信號而在輸入端子與輸出端子之間切換。
於上述端子「LBR」為狀態「H」之情形時,端子「GSPOI」成為輸入端子,端子「GSPIO」成為輸出端子。於上述端子「LBR」為狀態「L」之情形時,端子「GSPOI」成為輸出端子,端子「GSPIO」成為輸入端子。
再者,端子「GSPOI」及端子「GSPIO」中,具有輸入端子之功能之端子係輸入用以使雙向移位暫存器12之動作開始之信號(以下稱為「掃瞄開始信號」)者。又,端子「GSPOI」及端子「GSPIO」中,具有輸出端子之功能之端子係用以將掃瞄開始信號輸出至與閘極驅動器1級聯連接的未圖示之下一段之閘極驅動器者。此處,所謂「下一段之閘極驅動器」,例如於閘極驅動器1為下述圖4所示之閘極驅動器1A時,係指圖4所示之閘極驅動器1B。
設置於閘極驅動器1上之端子「GCKOI」及端子「GCKIO」與端子「GSPOI」及端子「GSPIO」同樣,係具有如下功能之IO端子,即,對應於輸入至端子「LBR」之控制信號而在輸入端子與輸出端子之間切換。
於上述端子「LBR」為狀態「H」之情形時,端子「GCKOI」成為輸入端子,端子「GCKIO」成為輸出端子。於上述端子「LBR」為狀態「L」之情形時,端子「GCKOI」成為輸出端子,端子「GCKIO」成為輸入端子。
再者,端子「GCKOI」及端子「GCKIO」中,具有輸入端子之功能之端子係輸入雙向移位暫存器12之驅動時脈信號者。又,端子「GCKOI」及端子「GCKIO」中,具有輸出端子之功能之端子係用以將驅動時脈信號輸出至上述下一段之閘極驅動器者。
設置於閘極驅動器1上之端子「VGL」及端子「VGH」係用以使輸出電路14進行動作之、連接有未圖示之電源之電源端子。再者,輸出電路14係用以將掃瞄線驅動信號輸出至下述端子「OG1」~端子「OG272」者。若將施加於端子「VGL」之電源電壓設為vgl,將施加於端子「VGH」之電源電壓設為vgh,則輸出電路14將掃瞄線驅動信號作為具有vgl至vgh之振幅之信號而輸出。
設置於閘極驅動器1上之端子「VCC」係用以使閘極驅動器1進行動作之、連接有未圖示之電源之電源端子。設置於閘極驅動器1上之端子「GND」接地端子。
又,於閘極驅動器1中,設置有272個端子「OG1」~端子「OG272」。再者,於本案之各圖式中,為方便起見,對於端子「OG1」~「OG272」中之一部分端子省略了圖示。該端子「OG1」~端子「OG272」係用以將來自輸出電路14之掃瞄線驅動信號輸出至閘極驅動器1之外部的、掃瞄線驅動信號之外部輸出端子。
此處,端子「OG1」~端子「OG272」係閘極驅動器1之掃瞄線驅動端子,其藉由連接掃瞄線Gn(參照圖4)而對掃瞄線Gn給予掃瞄線驅動信號,從而驅動掃瞄線Gn。圖1所示之閘極驅動器1由於設置有端子「OG1」~端子「OG272」這272個端子,因此最多可驅動272條掃瞄線。
設置於閘極驅動器1上之端子「CSVtypeA1R」~端子「CSVtypeA4R」、及端子「CSVtypeA1L」~端子「CSVtypeA4L」係用以將輔助電容驅動信號輸入至緩衝器21A及21B之、輔助電容驅動信號之輸入端子。
設置於閘極驅動器1上之端子「CSVtypeA1'R」~端子「CSVtypeA4'R」係用以將自緩衝器21A所輸出之輔助電容驅動信號輸出至各輔助電容配線(例如參照圖4之輔助電容配線51)之、輔助電容驅動信號之輸出端子,端子「CSVtypeA1'L」~端子「CSVtypeA4'L」係用以將自緩衝器21B所輸出之輔助電容驅動信號輸出至各輔助電容配線(例如參照圖4之輔助電容配線51)之、輔助電容驅動信號之輸出端子。
端子「CSVtypeA1R」與端子「CSVtypeA1L」相連接。端子「CSVtypeA2R」與端子「CSVtypeA2L」相連接。端子「CSVtypeA3R」與端子「CSVtypeA3L」相連接。端子「CSVtypeA4R」與端子「CSVtypeA4L」相連接。
於端子「CSVtypeA1R」~端子「CSVtypeA4R」與端子「CSVtypeA1L」~端子「CSVtypeA4L」之各連接部分,連接有緩衝器21A之一端(輸入端子)及緩衝器21B之一端(輸入端子)。緩衝器21A之另一端(輸出端子)連接於端子「CSVtypeA1'R」~端子「CSVtypeA4'R」,緩衝器21B之另一端(輸出端子)連接於端子「CSVtypeA1'L」~「CSVtypeA4'L」。
輸入至閘極驅動器1之輔助電容驅動信號自端子「CSVtypeA1R」~端子「CSVtypeA4R」與端子「CSVtypeA1L」~端子「CSVtypeA4L」之各連接部分,而輸入至緩衝器21A及21B。緩衝器21A及21B對所輸入之輔助電容驅動信號之波形進行整形,並輸出至端子「CSVtypeA1'R」~端子「CSVtypeA4'R」、端子「CSVtypeA1'L」~端子「CSVtypeA4'L」。於閘極驅動器1中,藉由通過緩衝器21A及21B,將波形鈍化得到降低之輔助電容驅動信號供給至各輔助電容配線,從而驅動連接於各輔助電容配線之輔助電容(參照圖4)。
再者,本發明之顯示裝置及掃瞄線驅動裝置中所使用之緩衝器係較好地用於輸入之扇入(fan in)數之調節、及輸出之驅動能力之提高等者。一般而言,用作輸入用之緩衝器大多具有斯密特觸發器功能,故而可進行輸入信號之雜訊去除、及波形整形。
所謂「對輔助電容驅動信號之波形進行整形」處理,係指降低輔助電容驅動信號中產生之鈍化之處理、加寬輔助電容驅動信號之振幅之處理等,用以較佳地進行藉由輔助電容驅動信號進行之輔助電容驅動之處理,即所有用以提高該輔助電容之驅動能力之處理。一般而言,緩衝器可藉由上述斯密特觸發器功能而相對較簡單地實施此種處理。
設置於閘極驅動器1上之端子「VCSH」及端子「VCSL」係用以使設置於本發明之掃瞄線驅動裝置中的緩衝器進行動作之、連接有未圖示之電源之電源端子。即可解釋為,閘極驅動器1中之端子「VCSH」及端子「VCSL」係用以使緩衝器21A及21B進行動作之、連接有未圖示之電源之電源端子。關於施加於端子「VCSH」及端子「VCSL」之電源電壓,端子「VCSH」之電源電壓比端子「VCSL」之電源電壓高。
圖2係表示上述緩衝器之電路構成之圖。
圖2所示之緩衝器210係較好地用作本實施形態之各緩衝器(緩衝器21A、21B、22、及23)者。圖2所示之緩衝器210係輸入端子211、2個反相器212A及212B、及輸出端子213以此順序連接而成之構成。
圖2所示之緩衝器210之輸入端子211連接於圖1所示之閘極驅動器1中的端子「CSVtypeA1R」與端子「CSVtypeA1L」之間、端子「CSVtypeA2R」與端子「CSVtypeA2L」之間、端子「CSVtypeA3R」與端子「CSVtypeA3L」之間、及端子「CSVtypeA4R」與端子「CSVtypeA4L」之間。此種連接於將圖2所示之緩衝器210用作圖1所示之緩衝器21A之情形時及用作圖1所示之緩衝器21B之情形時共通。
於用作圖1所示之緩衝器21A之情形時,緩衝器210之輸出端子213連接於圖1所示之閘極驅動器1中的端子「CSVtypeA1'R」~端子「CSVtypeA4'R」。於用作圖1所示之緩衝器21B之情形時,緩衝器210之輸出端子213連接於圖1所示之閘極驅動器1中的端子「CSVtypeA1'L」~端子「CSVtypeA4'L」。
設置於圖2所示之緩衝器210之2個反相器212A及212B,均係電源線VCSH與設置於圖1所示之閘極驅動器1上之端子「VCSH」相連接,電源線VCSL與設置於圖1所示之閘極驅動器1上之端子「VCSL」相連接。
反相器212A係包含源極端子施加有來自端子「VCSH」之電壓之p通道型MOS(Metal Oxide Semiconductor,金屬氧化物半導體)場效電晶體212AP、及源極端子施加有來自端子「VCSL」之電壓之n通道型MOS場效電晶體212AN的反相器電路。
電晶體212AP及212AN之各閘極端子連接於輸入端子211。電晶體212AP及212AN之各汲極端子彼此連接,且於其連接部分連接有反相器212B(電晶體212BP及212BN之各閘極端子)。
反相器212B係包含源極端子施加有來自端子「VCSH」之電壓之p通道型MOS場效電晶體212BP、及源極端子施加有來自端子「VCSL」之電壓之n通道型MOS場效電晶體212BN的反相器電路。
電晶體212BP及212BN之各閘極端子連接於反相器212A(電晶體212AP及212AN之各汲極端子之連接部分)。電晶體212BP及212BN之各汲極端子彼此連接,且於其連接部分連接有輸出端子213。
並且,圖2所示之緩衝器210係將反相器212A及212B連接成2段而構成者。
此處,對於在本實施形態之掃瞄線驅動裝置中產生掃瞄線驅動信號之原理,對其概要加以說明。
首先,對圖1所示之閘極驅動器1之端子「LBR」,供給用以將該端子「LBR」設為「H」狀態或「L」狀態之控制信號。藉此,於閘極驅動器1中,決定雙向移位暫存器12之移位方向,並決定掃瞄線驅動信號之掃瞄方向。再者,此處,假定將端子「LBR」設為「H」狀態之情形,對上述原理之概要加以說明。此時,輸出電路14所輸出之掃瞄線驅動信號之掃瞄方向,即供給掃瞄線驅動信號之掃瞄線之順序成為:連接於端子「OG1」之掃瞄線、連接於端子「OG2」之掃瞄線、...、連接於端子「OG272」之掃瞄線。
若自閘極驅動器1之端子「GSPOI」輸入基於垂直同步信號而產生之掃瞄開始信號,則雙向移位暫存器12與自閘極驅動器1之端子「GCKOI」輸入之驅動時脈信號同步地開始移位動作,藉由該移位動作而產生作為脈衝信號之第1脈衝。再者,對於該驅動時脈信號,係使用基於水平同步信號而產生之信號。
上述第1脈衝於位準偏移器13中被位準轉換成具有上述電壓vgl至上述電壓vgh之振幅之信號,並自輸出電路14輸出至連接於端子「OG1」之掃瞄線。繼而,雙向移位暫存器12藉由上述移位動作而產生作為與第1脈衝不同之脈衝信號的第2脈衝。該第2脈衝於位準偏移器13中被位準轉換成具有上述電壓vg1至上述電壓vgh之振幅之信號,並自輸出電路14輸出至連接於端子「OG2」之掃瞄線。
即,雙向移位暫存器12藉由上述移位動作而產生作為與第n脈衝不同之脈衝信號的第(n+1)脈衝。該第(n+1)脈衝於位準偏移器13中被位準轉換成具有上述電壓vgl至上述電壓Vgh之振幅之信號,並自輸出電路14輸出至連接於端子「OG(n+1)」之掃瞄線。繼而,雙向移位暫存器12藉由上述移位動作而產生作為與第(n+1)脈衝不同之脈衝信號的第(n+2)脈衝,如此反覆進行以上動作,直至脈衝(第272脈衝)輸出至連接於端子「OG272」之掃瞄線為止。再者,此處,「n」於雙向移位暫存器12之情形時係指1~270之間的任意自然數中之任一個。於上述雙向移位暫存器12之移位動作中,使用與水平同步信號同步之信號。因此,自端子「OG1」~端子「OG272」輸出之掃瞄線驅動信號對應於該水平同步信號之每1個週期而驅動1條對應之掃瞄線。
當上述移位動作結束時,即,當向連接於端子「OG272」之掃瞄線輸出掃瞄線驅動信號時,閘極驅動器1自端子「GSPIO」輸出掃瞄開始信號,並且自端子「GCKIO」輸出驅動時脈信號。掃瞄開始信號及驅動時脈信號被輸入至上述下一段之閘極驅動器。藉此,於該下一段之閘極驅動器中,開始與閘極驅動器1同樣之掃瞄線驅動裝置中之掃瞄線驅動信號產生動作。於閘極驅動器1驅動272條掃瞄線之情形時,上述下一段之閘極驅動器自第273條掃瞄線起,第274條掃瞄線、第275條掃瞄線、...、如此般對掃瞄線給予掃瞄線驅動信號。
圖3係表示閘極驅動器1之外形之圖。
再者,為更明確地圖示本發明之掃瞄線驅動裝置之特徵,於圖3所示之閘極驅動器1、下述圖8所示之閘極驅動器2、及下述圖10所示之閘極驅動器3中,均透視而圖示出輔助電容驅動信號所通過之構件。
閘極驅動器1係於卷帶31上安裝有包含緩衝器21A及21B的積體電路32之構成。再者,於圖3所示之閘極驅動器1中,設置有各種端子之端子部33上所標註之符號(文字)係與閘極驅動器1之各端子相對應之卷帶31之端子名。
關於閘極驅動器1之各端子,於端子部33之中央配置有端子「OG1」~端子「OG272」,於其兩側分別配置有端子「CSVtypeA1'R」~端子「CSVtypeA4'R」與端子「CSVtypeA1'L」~端子「CSVtypeA4'L」。
其他端子係於端子部33中較端子「CSVtypeA1'R」~端子「CSVtypeA4'R」及端子「CSVtypeA1'L」~端子「CSVtypeA4'L」更配置於閘極驅動器1之兩端側。
又,雖未圖示,但於圖3中各設置有2個端子之端子「VGL」、端子「VGH」、端子「GND」、端子「LBR」、端子「VCC」、端子「VCSH」、及端子「VCSL」中,該2個端子中的一個端子與另一個端子均分別連接。
端子「CSVtypeA1R」~端子「CSVtypeA4R」與端子「CSVtypeA1L」~端子「CSVtypeA4L」相連接。
再者,為方便起見,於圖3、圖8、及圖10中,將存在複數條輔助電容驅動信號所通過之配線(例如,將端子「CSVtypeA1R」與端子「CSVtypeA1L」加以連接之配線)之部位用1條粗線而圖示。
端子「GSPOI」與端子「GSPIO」具有若一者成為輸入端子則另一者成為輸出端子之輸入輸出關係。即,端子「GSPOI」及端子「GSPIO」將自一個端子輸入之信號自另一個端子輸出。該等端子「GSPOI」及端子「GSPIO」較好的是配置於端子部33之各兩端。又,端子「GCKOI」及端子「GCKIO」亦同樣,較好的是配置於端子部33之各兩端。
緩衝器21A及21B如上所述,緩衝器21A之輸入端子及緩衝器21B之輸入端子連接於端子「CSVtypeA1R」~端子「CSVtypeA4R」與端子「CSVtypeA1L」~端子「CSVtypeA4L」之各連接部分,緩衝器21A之輸出端子連接於端子「CSVtyPeA1'R」~端子「CSVtypeA4'R」,緩衝器21B之輸出端子連接於端子「CSVtypeA1'L」~端子「CSVtypeA4'L」。
圖4係表示將閘極驅動器1安裝於顯示裝置之基板上之情形之圖。
再者,為更明確地圖示本發明之顯示裝置之特徵,於圖4所示之液晶顯示面板(顯示裝置)40、下述圖17所示之液晶顯示面板170、及下述圖18所示之液晶顯示面板180中,均局部地透視而圖示出設置於各液晶顯示面板自身之閘極驅動器內部,即,透視而圖示出在閘極驅動器內部掃瞄線驅動信號未通過之構件。
再者,於圖4、下述圖17、及下述圖18中,作為本發明之顯示裝置,均係對顯示裝置中安裝有2個本發明之掃瞄線驅動裝置之例進行說明,但並不限定於此。即,本發明之掃瞄線驅動裝置可於顯示裝置之基板上僅安裝有1個,亦可安裝有3個以上。
以下,利用圖4對本發明之顯示裝置之構成及動作原理加以說明。
如圖4所示,於液晶顯示面板40中,1個顯示像素41被分割成複數個副像素42及43。又,副像素42經由TFT44而連接於掃瞄線Gn及信號線(資料線)Sm。又,副像素43經由TFT45而連接於掃瞄線Gn及信號線Sm。即,TFT44及45之閘極電極連接於共同之(同一條)掃瞄線Gn。又,TFT44及45之源極電極連接於共同之(同一條)信號線Sm。
副像素42及43分別具有液晶電容與輔助電容。該等各液晶電容及各輔助電容之一個電極分別連接於TFT44及45之汲極電極。各液晶電容之另一個電極分別連接於對應之對向電壓。各輔助電容之另一個電極分別連接於輔助電容配線46與輔助電容配線47。藉此,可分別自輔助電容配線46及47對副像素42及43之各輔助電容施加CS電壓。即,副像素42及43具有與圖12所示之副像素121及122同樣之連接關係。其結果,對副像素42之輔助電容所施加之CS電壓與對副像素43之輔助電容所施加之CS電壓可成為彼此不同之電壓。
即,圖4所示之顯示像素41係具有與圖12所示之顯示像素120同樣之構成者。
於液晶顯示面板40中,首先,自控制器48向具有與圖1所示之閘極驅動器1相同之構成的閘極驅動器1A輸入輔助電容驅動信號、成為掃瞄線驅動信號之基礎的閘極驅動器之控制信號(掃瞄開始信號及驅動時脈信號)、及各種電源電壓。此時,閘極驅動器1A藉由端子群C1之端子「LBR」與端子「VCC」相連接而固定為「H」狀態。
於閘極驅動器1A中,自端子群C1之端子「CSVtypeA1R」~端子「CSVtypeA4R」輸入有輔助電容驅動信號。又,由於閘極驅動器1A之端子「LBR」為「H」狀態,故而閘極驅動器之控制信號係自閘極驅動器1A之端子群C1之端子「GSPOI」及端子「GCKOI」而輸入。又,各種電源電壓自閘極驅動器1A之端子群C1之端子「VGL」、端子「VGH」、端子「GND」、端子「VCC」、端子「VCSL」、及端子「VCSH」而輸入。
此處,於圖4中,如端子群C1及C2所示般,端子「LBR」、端子「VGL」、端子「VGH」、端子「GND」、端子「VCC」、端子「VCSL」、及端子「VCSH」於閘極驅動器1A之卷帶31的端子部33之各兩端分別各設置有1個。並且,設置於端子群C1中之該等端子與設置於端子群C2中之該等端子中,具有彼此相同之端子名之端子彼此連接。
又,如圖4所示,於端子群C1中設置有端子「GSPOI」及端子「GCKOI」之情形時,端子「GSPIO」及端子「GCKIO」設置於端子群C2中。於該情形時,設置於端子群C1中之端子「GSPOI」連接於設置於端子群C2中之端子「GSPIO」,設置於端子群C1中之端子「GCKOI」連接於設置於端子群C2中之端子「GCKIO」。
同樣地,如圖4所示,於端子群C1中設置有端子「CSVtypeA1R」~端子「CSVtypeA4R」之情形時,端子「CSVtypeA1L」~端子「CSVtypeA4L」設置於端子群C2中。並且,設置於端子群C1中之端子「CSVtypeA1R」~端子「CSVtypeA4R」連接於設置於端子群C2中之端子「CSVtypeA1L」~端子「CSVtypeA4L」。
進而,例如藉由玻璃基板49上的配線而將閘極驅動器1A之端子群C2中所設置的端子「CSVtypeA1L」~端子「CSVtypeA4L」、與具有與閘極驅動器1A相同之構成的閘極驅動器1B之端子群C1中所設置之端子「CSVtypeA1R」~端子「CSVtypeA4R」加以連接,藉此,於液晶顯示面板40中,可將輸入至閘極驅動器1A之輔助電容驅動信號、閘極驅動器之控制信號及各種電源電壓自閘極驅動器1A供給至閘極驅動器1B。
繼而,於液晶顯示面板40中,使用自控制器48所輸入之成為掃瞄線驅動信號之基礎的信號,並藉由上述原理,閘極驅動器1A產生掃瞄線驅動信號。閘極驅動器1A之端子「OG1」~端子「OG272」連接於對應之液晶顯示面板40之各掃瞄線Gn。並且,閘極驅動器1A對連接於端子「OG1」~端子「OG272」之各掃瞄線Gn給予掃瞄線驅動信號。
另一方面,自控制器48所輸入之輔助電容驅動信號利用閘極驅動器1A之積體電路32之內部所設置的緩衝器21A及21B而進行波形整形,並自端子「CSVtypeA1'R」~端子「CSVtypeA4'R」及端子「CSVtypeA1'L」~端子「CSVtypeA4'L」而輸出。端子「CSVtypeA1'R」~端子「CSVtypeA4'R」及端子「CSVtypeA1'L」~端子「CSVtypeA4'L」連接於液晶顯示面板40中的輔助電容之各基幹線(基幹配線)50。進而,於各基幹線50上連接有各輔助電容配線51。自緩衝器21A及21B輸出至端子「CSVtypeA1'R」~端子「CSVtypeA4'R」及端子「CSVtypeA1'L」~端子「CSVtypeA4'L」之波形鈍化得到降低的輔助電容驅動信號被給予至與端子「CSVtypeA1'R」~端子「CSVtypeA4'R」及端子「CSVtypeA1'L」~端子「CSVtypeA4'L」相連接之所有輔助電容配線51,藉此,驅動分別連接於輔助電容配線51之輔助電容。
根據上述構成,基幹線50能夠以連接於閘極驅動器1A之端子「CSVtypeA1'R」~端子「CSVtypeA4'R」及端子「CSVtypeA1'L」~端子「CSVtypeA4'L」的輔助電容配線51為單位而進行分割。基幹線50可對應於與特定之1個緩衝器連接的每條輔助電容配線51而分割設置。
如上所述,圖4所示之液晶示面板40包含輸入有輔助電容驅動信號之閘極驅動器1A及1B。並且,閘極驅動器1A及1B分別包含輸入有輔助電容驅動信號並對該輔助電容驅動信號之波形進行整形之緩衝器21A及21B。進而,緩衝器21A及21B分別對輸入至自身之輔助電容驅動信號之波形進行整形,並輸出至各輔助電容配線51,藉此向各輔助電容配線51供給波形鈍化得到降低之輔助電容驅動信號。
於本發明之顯示裝置中,雖需要設置基幹配線,但並不需要如先前技術之顯示裝置般,將該基幹配線於整個液晶顯示面板上伸長而設置。即,於本發明之顯示裝置中,並不需要如先前技術之顯示裝置般,對與整個液晶顯示面板之輔助電容配線相連接之輔助電容進行驅動。因此,於本發明之顯示裝置中,可使構成基幹配線之配線的線寬較先前技術之顯示裝置的構成基幹配線之配線的線寬更細。再者,由於亦與緩衝器之大小相關,故不能一概而論,但於先前技術之顯示裝置藉由4個閘極驅動器來驅動輔助電容之情形時,藉由採用圖4所示之液晶顯示面板40之構成來取代顯示裝置,先前技術之顯示裝置之基幹配線可分割成8條基幹配線。因此,於圖4所示之液晶顯示面板40中,可將構成基幹線50之配線的線寬例如設為先前技術之顯示裝置的基幹配線之線寬的1/8。
因此,於本發明之顯示裝置中,取得可實現邊框之狹小化之效果。
本發明之顯示裝置亦可為如下者:不分割基幹配線,而針對設於該顯示裝置中的每個掃瞄線驅動裝置設置1個或複數個具有上述功能之緩衝器,自各緩衝器將輔助電容驅動信號供給至各輔助電容配線。其係藉由:將各掃瞄線驅動裝置分散安裝於顯示裝置中,伴隨於此,設置於各顯示裝置內部的緩衝器亦分散安裝有複數個。於該情形時,若各緩衝器總計之驅動能力充分提高,則不分割上述基幹線亦可使構成基幹配線之配線的線寬較細。
圖5係表示本發明之其他實施形態者,其係表示掃瞄線驅動裝置之概略構成之方塊圖。
圖5所示之閘極驅動器2係於圖1所示之閘極驅動器1之構成中,省略了端子「CSVtypeA1'R」~端子「CSVtypeA4'R」或端子「CSVtypeA1'L」~端子「CSVtypeA4'L」。即,圖5所示之閘極驅動器2設置有1組端子「CSVtypeA1'」~端子「CSVtypeA4'」,作為輔助電容驅動信號之輸出端子。
又,圖5所示之閘極驅動器2係於圖1所示之閘極驅動器1之構成中,追加有端子「OVCSH」及端子「OVCSL」之構成。
圖5所示之閘極驅動器2包含1個緩衝器22。伴隨於此,於本實施形態中,端子「VCSH」及端子「VCSL」成為用以使緩衝器22進行動作之、連接有未圖示之電源之電源端子。
端子「OVCSH」及端子「OVCSL」與端子「VCSH」及端子「VCSL」同樣,係用以使緩衝器22進行動作之、連接有未圖示之電源之電源端子。此處,施加於端子「OVCSH」之電源電壓比施加於端子「VCSH」之電源電壓高數V。又,施加於端子「OVCSL」之電源電壓比施加於端子「VCSL」之電源電壓低數V。
圖6係表示上述緩衝器之其他電路構成之圖。
圖6所示之緩衝器220係較好地用作緩衝器22、及下述緩衝器23(參照圖9)者。圖6所示之緩衝器220係於圖2所示之緩衝器210之構成中,包含反相器電路212C以取代反相器212B之構成。反相器電路212C係於反相器212B之構成中,於電晶體212BP之源極端子上進而包含開關SW1,且於電晶體212BN之源極端子上進而包含開關SW2之構成。
開關SW1及SW2例如均由進行c接點動作的單極之切換開關構成。開關SW1藉由切換自身之接通斷開而對電晶體212BP之源極端子連接於端子「VCSH」之情形、及連接於端子「OVCSH」之情形進行切換。開關SW2藉由切換自身之接通斷開而對電晶體212BN之源極端子連接於端子「VCSL」之情形、及連接於端子「OVCSL」之情形進行切換。
此處,關於開關SW1,從自輸入端子211輸入之輔助電容驅動信號之上升之瞬間開始,僅於特定之時間內,電晶體212BP之源極端子連接於端子「OVCSH」,而於此以外之時間內,電晶體212BP之源極端子連接於端子「VCSH」。同樣地,關於開關SW2,從上述輔助電容驅動信號之上升之瞬間開始,僅於特定之時間內,電晶體212BN之源極端子連接於端子「OVCSL」,而於此以外之時間內,電晶體212BN之源極端子連接於端子「VCSL」。
於圖6所示之緩衝器220中,在如上所述般對開關SW1及SW2之切換動作進行控制之情形時,上述緩衝器所輸出之信號成為圖7所示之波形。
圖7係表示藉由緩衝器220而實施所謂之過衝處理後的信號之波形之圖表。再者,於圖7所示之圖表中,縱軸係上述輔助電容驅動信號之位準,橫軸係時間。
開關SW1自圖7中表示波形的上述輔助電容驅動信號之上升之瞬間T1開始,於自上升之瞬間T1直至經過特定時間後之T2為止的期間T3中,將電晶體212BP之源極端子與具有比端子「VCSH」之電位高數V之電位的端子「OVCSH」加以連接。又,於T3以外之時間,開關SW1將電晶體212BP之源極端子與端子「VCSH」加以連接。
開關SW2自圖7中表示波形的上述輔助電容驅動信號之下降之瞬間T4開始,於自下降之瞬間T4直至經過特定時間後之T5為止的期間T6中,將電晶體212BN之源極端子與具有比端子「VCSL」之電位低數V之電位的端子「OVCSL」加以連接。又,於T6以外之時間,開關SW2將電晶體212BN之源極端子與端子「VCSL」加以連接。
於圖5所示之閘極驅動器2中,使用圖6所示之緩衝器220作為緩衝器22。並且,於圖5所示之閘極驅動器2中,針對自端子「CSVtypeA1R」~端子「CSVtypeA4R」輸入至緩衝器22的輔助電容驅動信號,進行上述圖7所示之過衝處理,並自端子「CSVtypeA1'」~端子「CSVtypeA4'」輸出。藉此,於圖5所示之閘極驅動器2中,藉由上述過衝處理,於輔助電容驅動信號之上升中,暫時輸出比應輸出之電壓更高之電位,隨後輸出目標電位。同樣地,於圖5所示之閘極驅動器2中,藉由上述過衝處理,於輔助電容驅動信號之下降中,暫時輸出較應輸出之電壓更低之電位,隨後輸出目標電位。藉此,可加快輔助電容及液晶電容之充電時間,使直至達到目標電壓之時間為較短時間。並且,藉此,於圖5所示之閘極驅動器2中,即便於因掃瞄線之增加而輔助電容之驅動時間變短之情形時亦可應對。即,於圖5所示之閘極驅動器2中,即便於因掃瞄線之增加而輔助電容之驅動時間變短之情形時,亦可適當地驅動輔助電容,因此可降低顯示亮度之不均,減少顯示之差異。
圖8係表示圖5所示之閘極驅動器2之外形之一例之圖。
圖8所示之閘極驅動器2係於卷帶31上安裝有包含緩衝器22之積體電路62之構成。又,圖8所示之閘極驅動器2具有端子部63。
於圖8所示之閘極驅動器2中,端子「CSVtypeA1'」~端子「CSVtypeA4'」配置於端子部63之中央。
又,端子「OVCSH」設置於端子部63中之端子「VCSH」與端子「VCSL」之間。又,端子「OVCSL」之其中一者設置於端子部63中之端子「VCSL」之其中一者與端子「GSPOI」之間,端子「OVCSL」之另一者設置於端子部63中之端子「VCSL」之另一者與端子「GSPIO」之間。
進而,圖8所示之閘極驅動器2如圖17所示,藉由與圖4同樣之要領,可作為閘極驅動器2A及2B而安裝於作為顯示裝置之液晶顯示面板170中。關於端子「OVCSH」及端子「OVCSL」,其中一者設置於圖17所示之液晶顯示面板170之端子群C11(與圖4所示之閘極驅動器1A之端子群C1相對應的端子群)中,而另一者設置於端子群C12(與圖4所示之閘極驅動器1A之端子群C2相對應的端子群)中。並且,設置於端子群C11中之端子「OVCSH」與設置於端子群C12中之端子「OVCSH」相連接,設置於端子群C11中之端子「OVCSL」與設置於端子群C12中之端子「OVCSL」相連接。端子「CSVtypeA1'」~端子「CSVtypeA4'」連接於液晶顯示面板170中之輔助電容之基幹線171。進而,於基幹線171上連接有輔助電容配線172等輔助電容配線。自緩衝器22輸出至端子「CSVtypeA1'」~端子「CSVtypeA4'」之波形鈍化得到降低的輔助電容驅動信號被給予至連接於端子「CSVtypeA1'」~端子「CSVtypeA4'」的所有輔助電容配線。
藉由圖17所示之液晶顯示面板170之構成,亦起到與圖4所示之液晶顯示面板40同樣之效果。
再者,於圖5之形態中,使用了圖6所示之緩衝器220作為緩衝器22,但並不限定於此,亦可使用圖2所示之緩衝器210來作為緩衝器22。又,相反地,上述圖1之形態之緩衝器21A及/或緩衝器21B亦可使用圖6所示之緩衝器220。
圖9係表示本發明之進而其他實施形態者,其係表示掃瞄線驅動裝置之概略構成之方塊圖。
圖9所示之閘極驅動器3係於圖5所示之閘極驅動器2之構成中進而包含緩衝器(第2緩衝器)23之構成。伴隨於此,於本實施形態中,端子「VCSH」及端子「VCSL」成為用以使緩衝器(第1緩衝器)22及緩衝器23進行動作之、連接有未圖示之電源之電源端子。
又,於圖9所示之閘極驅動器3中,分別設置有端子「CSVtypeA1I」~端子「CSVtypeA4I」及端子「CSVtypeA1O」~端子「CSVtypeA4O」以取代端子「CSVtypeA1R」~端子「CSVtypeA4R」及端子「CSVtypeA1L」~端子「CSVtypeA4L」。
設置於閘極驅動器3中之端子「CSVtypeA1I」~端子「CSVtypeA4I」係用以將輔助電容驅動信號輸入至緩衝器23之、輔助電容驅動信號之輸入端子。設置於閘極驅動器3中之端子「CSVtypeA1O」~端子「CSVtypeA4O」係用以將自緩衝器23所輸入之上述輔助電容驅動信號輸出至與輔助電容配線不同之外部之、輔助電容驅動信號之輸出端子。
即,設置於閘極驅動器3中之端子「CSVtypeA1O」~端子「CSVtypeA4O」、與具有與閘極驅動器3相同之構成且設於未圖示之下一段之閘極驅動器中的端子「CSVtypeA1I」~端子「CSVtypeA4I」相連接,藉此,可向下一段之閘極驅動器供給輔助電容驅動信號。例如,作為本發明之掃瞄線驅動裝置,藉由與圖4所示之要領同樣之要領而安裝2個圖8所示之閘極驅動器3(即下述圖18所示之閘極驅動器3A及3B)之情形時,設置於閘極驅動器3A中之端子「CSVtypeA1O」~端子「CSVtypeA4O」與設置於閘極驅動器3B中之端子「CSVtypeA1I」~端子「CSVtypeA4I」相連接(參照圖18)。
緩衝器23之一端(輸入端子)連接於閘極驅動器3之端子「CSVtypeA1I」~端子「CSVtypeA4I」,而另一端(輸出端子)連接於閘極驅動器3之端子「CSVtypeA1O」~端子「CSVtypeA4O」。再者,緩衝器23於端子「CSVtypeA1I」~端子「CSVtypeA4I」與端子「CSVtypeA1O」~端子「CSVtypeA4O」之間,設置於較連接有緩衝器22之部分更靠近端子「CSVtypeA1O」~端子「CSVtypeA4O」之部分。
於圖9所示之閘極驅動器3中,將自端子「CSVtypeA1I」~端子「CSVtypeA4I」輸入之上述輔助電容驅動信號經由緩衝器22而自端子「CSVtypeA1'」~端子「CSVtypeA4'」輸出至輔助電容配線。
另一方面,於圖9所示之閘極驅動器3中,將自端子「CSVtypeA1I」~端子「CSVtypeA4I」輸入之上述輔助電容驅動信號經由緩衝器23而自端子「CSVtypeA1O」~端子「CSVrypeA4O」輸出至與上述輔助電容配線不同之外部(例如上述下一段之閘極驅動器)。
藉此,於包含複數個掃瞄線驅動裝置之顯示裝置中,可抑制因上述輔助電容驅動信號之鈍化及延遲引起的、在該複數個掃瞄線驅動裝置間之上述輔助電容驅動信號之波形之變動。
因此,圖9所示之閘極驅動器3在顯示裝置中安裝有多數個掃瞄線驅動裝置之情形時非常有效。
再者,用作緩衝器23之緩衝器當然亦可為圖2所示之緩衝器210,但更好的是圖6所示之緩衝器220。
圖10係表示圖9所示之閘極驅動器3之外形之圖。
圖10所示之閘極驅動器3係於卷帶31中安裝有包含緩衝器22及23的積體電路72之構成。又,圖10所示之閘極驅動器3含有端子部73。再者,於圖10所示之閘極驅動器3中,端子「CSVtypeA1I」~端子「CSVtypeA4I」設置於端子部73之一端,端子「CSVtypeA1O」~端子「CSVtypeA4O」設置於端子部73之另一端。
進而,圖9所示之閘極驅動器3如圖18所示,藉由與圖4同樣之要領,可作為閘極驅動器3A及3B而安裝於作為顯示裝置之液晶顯示面板180中。
圖18所示之液晶顯示面板180包含輸入有輔助電容驅動信號之閘極驅動器3A及3B。並且,閘極驅動器3A及3B分別包含緩衝器22及23,上述緩衝器22及23輸入有輸入至自身之輔助電容驅動信號。緩衝器22對輸入至自身之輔助電容驅動信號之波形進行整形,並自端子「CSVtypeA1'」~端子「CSVtypeA4'」輸出至連接於基幹線181的輔助電容配線182等輔助電容配線,藉此向輔助電容配線182供給輔助電容驅動信號。另一方面,緩衝器23對輸入至自身之輔助電容驅動信號之波形進行整形,並自端子「CSVtypeA1O」~端子「CSVtypeA4O」輸出至與輔助電容配線182不同之外部。再者,作為其一例,閘極驅動器3A之緩衝器23將輸入至自身之輔助電容驅動信號自閘極驅動器3A之端子「CSVtypeA1O」~端子「CSVtypeA4O」而輸出至閘極驅動器3B之端子「CSVtypeA1I」~端子「CSVtypeA4I」。
再者,本發明之顯示裝置亦可為如下之構成:於掃瞄線驅動裝置內部產生輔助電容驅動信號,藉由設置於掃瞄線驅動裝置中之緩衝器來對輔助電容驅動信號之波形進行整形,並供給至各輔助電容配線。同樣地,本發明之掃瞄線驅動裝置亦可為如下之構成:於自身之內部產生輔助電容驅動信號,藉由設置於自身中之緩衝器來對該輔助電容驅動信號之波形進行整形,並供給至顯示裝置之各輔助電容配線。
[實施形態2]
圖19係表示本實施形態之顯示裝置中所包含之掃瞄線驅動裝置之概略構成之方塊圖。
圖19所示之閘極驅動器安裝基板(掃瞄線驅動裝置)401係於中介基板(基板)403上安裝有閘極驅動器(積體電路)402而構成。
又,閘極驅動器402係包含控制邏輯11A及11B、雙向移位暫存器12、位準偏移器13、輸出電路14及緩衝器22之構成,其具有與圖5所示之閘極驅動器2相同之構成。
以下開始對設置於閘極驅動器安裝基板401中之端子之功能加以說明。再者,此處,設置於閘極驅動器安裝基板401中之各端子於圖19中係圖示為圓形構件。又,標註於該圓形構件上的符號(文字)成為設置於閘極驅動器安裝基板401中之各端子之端子名。設置於閘極驅動器安裝基板401中之各端子均分別設置於閘極驅動器402與中介基板403中,且,具有彼此相同之端子名的端子彼此連接。並且,藉此,於閘極驅動器安裝基板401中,可將自外部輸入之信號或施加之電壓經由中介基板403而供給至閘極驅動器402。又,藉此,於閘極驅動器安裝基板401中,將自閘極驅動器402輸出之信號或施加之電壓經由中介基板403而供給至外部。因此,此處,無論是設置於閘極驅動器402中之端子,還是設置於中介基板403中之端子,均係按不同的每個端子名來對設置於閘極驅動器安裝基板401中之各端子進行說明。
端子「LBR」係輸入有表示雙向移位暫存器12之移位方向的控制信號之輸入端子。端子「LBR」具有狀態「H」與狀態「L」,對應於該控制信號而在狀態「H」與狀態「L」之間切換,藉此控制雙向移位暫存器12之移位方向。並且,藉此,輸出電路14所輸出之掃瞄線驅動信號決定其掃瞄方向。再者,輸出電路14係為將掃瞄線驅動信號輸出至下述端子「OG1」~「OG272」而設置之電路。
端子「GSPOI」及端子「GSPIO」係具有以下功能之IO端子,即:對應於輸入至上述端子「LBR」之控制信號而在輸入端子與輸出端子之間切換。於上述端子「LBR」為狀態「H」之情形時,端子「GSPOI」成為輸入端子,端子「GSPIO」成為輸出端子。於上述端子「LBR」為狀態「L」之情形時,端子「GSPOI」成為輸出端子,端子「GSPIO」成為輸入端子。端子「GSPOI」及端子「GSPIO」中,具有輸入端子之功能之端子成為用於將用以使雙向移位暫存器12之動作開始的掃瞄開始信號輸入至閘極驅動器402之端子。又,端子「GSPOI」及端子「GSPIO」中,具有輸出端子之功能之端子成為用於將該掃瞄開始信號輸出至與閘極驅動器402級聯連接之未圖示的下一段之閘極驅動器之端子。
端子「GCKOI」及端子「GCKIO」係與端子「GSPOI」及端子「GSPIO」同樣地具有以下功能之IO端子,即:對應於輸入至上述端子「LBR」之控制信號而在輸入端子與輸出端子之間切換。即,於上述端子「LBR」為狀態「H」之情形時,端子「GCKOI」成為輸入端子,端子「GCKIO」成為輸出端子。並且,於上述端子「LBR」為狀態「L」之情形時,端子「GCKOI」成為輸出端子,端子「GCKIO」成為輸入端子。端子「GCAOI」及端子「GCKIO」中,具有輸入端子之功能之端子成為用以將雙向移位暫存器12之驅動時脈信號輸入至閘極驅動器402之端子。又,端子「GCKOI」及端子「GCKIO」中,具有輸出端子之功能之端子成為用以將該驅動時脈信號輸出至上述下一段之閘極驅動器之端子。
端子「VGL」及端子「VGH」係用以使輸出電路14進行動作之、連接有未圖示之電源之電源端子。於將施加於端子「VGL」之電源電壓設為vgl,將施加於端子「VGH」之電源電壓設為vgh之情形時,vgl小於vgh。又,於該情形時,輸出電路14將上述掃瞄線驅動信號作為具有vgl至vgb之振幅之信號而輸出至端子「OG1」~端子「OG272」。
端子「VCC」係用以使閘極驅動器402進行動作之、連接有未圖示之電源之電源端子。端子「GND」係接地端子。
端子「OG1」~端子「OG272」(第2端子)係將來自輸出電路14之掃瞄線驅動信號輸出至閘極驅動器安裝基板401外部之、掃瞄線驅動信號之輸出端子。設置於顯示裝置中之掃瞄線直接連接於端子「OG1」~端子「OG272」,或者,掃瞄線與端子「OG1」~端子「OG272」經由配線等而連接,藉此,自端子「OG1」~端子「OG272」輸出之掃瞄線驅動信號可供給至掃瞄線。並且,掃瞄線係根據供給至自身之掃瞄線驅動信號而受到驅動。再者,端子「OG1」~端子「OG272」中,每1個端子可連接1條掃瞄線。即,端子「OG1」~「OG272」中,每1個端子可向1條掃瞄線供給掃瞄線驅動信號。於本實施形態中,係對閘極驅動器安裝基板401中,對分別連接於端子「OG1」~端子「OG272」之共計272條掃瞄線進行驅動之例進行說明,但並不限定於此。即,於本實施形態之掃瞄線驅動裝置中,亦可為端子「OG1」~端子「OG272」中之至少1個端子上並未連接有掃瞄線(即,於掃瞄線驅動裝置中,對共計271條以下之掃瞄線進行驅動)之構成。
端子「CSVtypeA1R」~端子「CSVtypeA4R」(第3端子)、及端子「CSVtypeA1L」~端子「CSVtypeA4L」係自外部輸入有輔助電容驅動信號之、輔助電容驅動信號之輸入端子。端子「CSVtypeA1'」~端子「CSVtypeA4'」(第1端子)係輔助電容驅動信號之輸出端子,其藉由直接連接輔助電容配線(例如下述圖22之輔助電容配線451),或者經由配線等與輔助電容配線連接,而可將輔助電容驅動信號供給至所連接之輔助電容配線。
端子「VCSH」及端子「VCSL」係用以使緩衝器22進行動作之、連接有未圖示之電源之電源端子。再者,端子「VCSH」之電源電壓比端子「VCSL」之電源電壓更高。
端子「OVCSH」及端子「OVCSL」係用以使緩衝器22進行動作之、連接有未圖示之電源之電源端子。此處,分別設定為:施加於端子「OVCSH」之電源電壓比端子「VCSH」之電源電壓高數V,施加於端子「OVCSL」之電源電壓比端子「VCSL」之電源電壓低數V。
設置於閘極驅動器402中之端子「CSVtypeA1R」~端子「CSVtypeA4R」與設置於閘極驅動器402中之端子「CSVtypeA1L」~端子「CSVtypeA4L」相連接。又,設置於閘極驅動器402中之端子「CSVtypeA1R」~端子「CSVtypeA4R」與設置於閘極驅動器402中之端子「CSVtypeA1L」~端子「CSVtypeA4L」之間,連接有緩衝器22之輸入端子。緩衝器22之輸出端子與設置於閘極驅動器402中之端子「CSVtypeA1'」~端子「CSVtypeA4'」相連接。
圖19所示之閘極驅動器安裝基板401中所輸入之輔助電容驅動信號係自端子「CSVtypeA1R」~端子「CSVtypeA4R」(或端子「CSVtypeA1L」~端子「CSVtypeA4L」)而輸入至緩衝器22。緩衝器22對所輸入之輔助電容驅動信號之波形進行整形,並將波形經整形之輔助電容驅動信號經由端子「CSVtypeA1'」~端子「CSVtypeA4'」而輸出至輔助電容配線。於閘極驅動器安裝基板401中,如此般將波形鈍化得到降低之輔助電容驅動信號供給至輔助電容配線,從而對連接於輔助電容配線之輔助電容進行驅動。
但,緩衝器22並非本實施形態之顯示裝置中之必需構成,故而可省略。於省略緩衝器22之情形時,在閘極驅動器安裝基板401中,在設置於閘極驅動器402中之端子「CSVtypeA1R」~端子「CSVtypeA4R」與設置於閘極驅動器402中之端子「CSVtypeA1L」~端子「CSVtypeA4L」之間,連接有設置於閘極驅動器402中之端子「CSVtypeA1'」~端子「CSVtypeA4'」。
設置於中介基板403中之端子「CSVtypeA1'」~端子「CSVtypeA4'」分別具有複數個端子。
又,如圖19所示,設置於中介基板403中之端子「CSVtypeA1'」~端子「CSVtypeA4'」係適當地設置在中介基板403中所設置之端子「OG1」與端子「OG272」之間。又,如圖19所示,設置於中介基板403中之端子「CSVtypeA1'」~端子「CSVtypeA4'」亦可適當地設置在除了中介基板403中所設置之端子「OG1」與端子「OG272」之間以外的其他部分。即,設置於中介基板403中之端子「CSVtypeA1'」~端子「CSVtypeA4'」中的至少1個端子係設置於中介基板403中所設置之端子「OG1」與端子「OG272」之間(即,複數個端子「OG1」~「OG272」中之任意2個端子間)。並且,設置於閘極驅動器402中之端子「CSVtypeA1'」~端子「CSVtypeA4'」分別藉由設置於中介基板403上的配線404而與設置於中介基板403中之所有端子「CSVtypeA1'」~「CSVtypeA4'」相連接。
緩衝器22當然可為緩衝器210(參照圖2),亦可為緩衝器220(參照圖6)。於緩衝器220中,針對輔助電容驅動信號進行上述之過衝驅動。藉此,於圖19所示之閘極驅動器402中,藉由過衝處理,於輔助電容驅動信號之上升中,暫時輸出較應輸出之電壓更高之電位,隨後輸出目標電位。同樣地,於圖19所示之閘極驅動器402中,藉由上述過衝處理,於輔助電容驅動信號之下降中,暫時輸出較應輸出之電壓更低之電位,隨後輸出目標電位。藉此,可加快輔助電容及液晶電容之充電時間,使達到目標電壓為止之時間為較短時間。並且,藉此,於圖19所示之閘極驅動器402中,即便於因掃瞄線之增加而輔助電容之驅動時間變短之情形時亦可應對。即,於圖19所示之閘極驅動器402中,即便於因掃瞄線之增加而輔助電容之驅動時間變短之情形時,亦可適當地驅動輔助電容,故而可降低顯示亮度之不均,減少顯示之差異。
此處,在閘極驅動器402中產生掃瞄線驅動信號之原理之概要與圖5所示之閘極驅動器2同樣,進而與圖1所示之閘極驅動器1同樣。
即,對於圖19所示之閘極驅動器402之端子「LBR」供給用以將端子「LBR」設為「H」狀態或「L」狀態之控制信號。藉此,於閘極驅動器402中,決定雙向移位暫存器12之移位方向,藉此決定掃瞄線驅動信號之掃瞄方向。此處,假定將端子「LBR」設為「H」狀態之情形,對上述概要加以說明。於該情形時,輸出電路14所輸出之掃瞄線驅動信號之掃瞄方向,即供給掃瞄線驅動信號之掃瞄線之順序成為:連接於端子「OG1」之掃瞄線、連接於端子「OG2」之掃瞄線、...、連接於端子「OG272」之掃瞄線。
若自閘極驅動器402之端子「GSPOI」輸入基於垂直同步信號而產生之掃瞄開始信號,則雙向移位暫存器12與自閘極驅動器402之端子「GCKOI」輸入之驅動時脈信號同步地開始移位動作,藉由該移位動作而產生作為脈衝信號之第1脈衝。對於該驅動時脈信號,係使用基於水平同步信號而產生之信號。
上述第1脈衝於位準偏移器13中位準轉換成具有上述電壓vgl至上述電壓vgh之振幅之信號,並作為掃瞄線驅動信號而自輸出電路14輸出至連接於端子「OG1」之掃瞄線。繼而,雙向移位暫存器12藉由上述移位動作而產生作為與第1脈衝不同之脈衝信號的第2脈衝。該第2脈衝於位準偏移器13中被位準轉換成具有上述電壓vgl至上述電壓Vgh之振幅之信號,並作為掃瞄線驅動信號而自輸出電路14輸出至連接於端子「OG2」之掃瞄線。
即,雙向移位暫存器12藉由上述移位動作而產生作為與第n脈衝不同之脈衝信號的第(n+1)脈衝。該第(n+1)脈衝於位準偏移器13中被位準轉換成具有上述電壓vgl至上述電壓vgh之振幅之信號,並作為掃瞄線驅動信號而自輸出電路14輸出至連接於端子「OG(n+1)」之掃瞄線。繼而,雙向移位暫存器12藉由上述移位動作而產生作為與第(n+1)脈衝不同之脈衝信號的第(n+2)脈衝...,反覆進行如此之動作,直至根據脈衝(第272脈衝)而產生之掃瞄線驅動信號被輸出至連接於端子「OG272」之掃瞄線為止。
於上述雙向移位暫存器12之移位動作中,使用與水平同步信號同步之信號。因此,自端子「OG1」~「OG272」輸出之掃瞄線驅動信號對應於該水平同步信號之每1個週期而驅動1條掃瞄線。
當上述移位動作結束時,即,當向連接於端子「OG272」之掃瞄線輸出掃瞄線驅動信號時,閘極驅動器402自端子「GSPIO」輸出掃瞄開始信號,並且自端子「GCKIO」輸出驅動時脈信號。該掃瞄開始信號及驅動時脈信號被輸入至上述下一段之閘極驅動器。藉此,於該下一段之閘極驅動器中,開始與閘極驅動器402同樣之掃瞄線驅動裝置之掃瞄線驅動信號產生動作。例如,於閘極驅動器402驅動272條掃瞄線之情形時,上述下一段之閘極驅動器自第273條掃瞄線起,第274條掃瞄線、第275條掃瞄線、…、如此般對掃瞄線給予掃瞄線驅動信號。
圖20係表示搭載有閘極驅動器安裝基板401之掃瞄線驅動裝置封裝之外形之圖。於藉由閘極驅動器安裝基板401向例如下述圖22所示之液晶顯示面板440等以多像素驅動進行驅動之顯示裝置中設置的輔助電容配線供給輔助電容驅動信號之情形時、及藉由閘極驅動器安裝基板401向顯示裝置中設置的掃瞄線供給掃瞄線驅動信號之情形時,閘極驅動器安裝基板401亦可以圖20所示之掃瞄線驅動裝置封裝430之形態而設置於該顯示裝置中。
再者,為更明確地圖示本實施形態之特徵,於圖20所示之掃瞄線驅動裝置封裝430中,係透視而圖示出輔助電容驅動信號所通過之構件。
圖20所示之掃瞄線驅動裝置封裝430係於卷帶431上安裝有閘極驅動器安裝基板401之構成。
再者,於圖20所示之掃瞄線驅動裝置封裝430中,於端子部設置有與閘極驅動器安裝基板401之各端子相對應的、顯示裝置之端子。再者,所謂端子部,係指於掃瞄線驅動裝置封裝430中,標註有與設置於閘極驅動器安裝基板401中的各端子之端子名相同之符號(文字)之構件,其係設置於掃瞄線驅動裝置封裝430之右端部分之構件。設置於圖20所示之掃瞄線驅動裝置封裝430中之各端子中,具有與設置於閘極驅動器安裝基板401中之端子彼此相同之端子名的端子均彼此連接。並且,藉此,於圖20所示之掃瞄線驅動裝置封裝430中,可將自閘極驅動器安裝基板401輸出之信號或電壓輸出至掃瞄線驅動裝置封裝430之外部。又,為方便起見,於圖20中,將輔助電容驅動信號所通過之複數條配線(例如,連接端子「CSVtypeA1R」與端子「CSVtypeA1L」之配線434)及配線周邊之配線藉由1條粗線而圖示。
掃瞄線驅動裝置封裝430於端子部之中央附近配置有端子「OG1」~端子「OG272」,於端子「OG1」~端子「OG272」間(及端子「OG1」~端子「OG272」之兩側),適當配置有端子「CSVtypeA1'」~端子「CSVtypeA4'」。其他端子較端子「OG1」~端子「OG272」更配置於端子部之端部附近。端子部之端子「CSVtypeA1R」~端子「CSVtypeA4R」與端子部之端子「CSVtypeA1L」~端子「CSVtypeA4L」藉由設置於卷帶431及閘極驅動器安裝基板401上的配線434而連接。又,雖未圖示,但於端子部中各設有2個端子之端子「VGL」、端子「VGH」、端子「GND」、端子「LBR」、端子「VCC」、端子「VCSH」、端子「VCSL」、端子「OVCSH」、及端子「OVCSL」中,該2個端子中之其中一個端子與另一個端子均係經由閘極驅動器安裝基板401中的具有相同端子名之端子而連接。端子「GSPOI」及端子「GSPIO」具有若一者成為輸入端子則另一者成為輸出端子之輸入輸出關係。即,端子「GSPOI」及端子「GSPIO」將自其中一個端子所輸入之信號自另一個端子輸出。端子「GSPOI」及端子「GSPIO」較好的是配置於端子部之兩端。又,關於端子「GCKOI」及端子「GCKIO」亦同樣,較好的是配置於端子部之兩端。
又,圖21係表示閘極驅動器安裝基板401之概觀之圖。具體而言,圖21(a)係表示閘極驅動器402安裝於中介基板403上之情形之立體圖,圖21(b)係表示閘極驅動器402安裝於中介基板403上之情形之立體圖,圖21(c)係表示驅動輔助電容驅動信號之緩衝器22設置於中介基板403上之情形之立體圖。
如圖21(a)所示,於中介基板403上,設置有連接於未圖示之薄膜端子的端子-基板間凸塊435、及基板上配線436,藉由基板上配線436,閘極驅動器402與端子-基板間凸塊435相連接。
輸入側之端子-基板間凸塊435a係閘極驅動器安裝基板401中之輔助電容驅動信號之輸入端子,即中介基板403之端子「CSVtypeA1R」~端子「CSVtypeA4R」、及端子「CSVtypeA1L」~端子「CSVtypeA4L」(參照圖19)。於輸入側之端子-基板間凸塊435a上連接有配線434(參照圖20),其藉由基板上配線436a而連接於閘極驅動器402中之輔助電容驅動信號之輸入端子,即閘極驅動器402之端子「CSVtypeA1R」~端子「CSVtypeA4R」、及端子「CSVtypeA1L」~端子「CSVtypeA4L」(參照圖21(b))。再者,此處為方便起見,對於閘極驅動器安裝基板401中之輔助電容驅動信號之輸入端子僅圖示1端子,而對於閘極驅動器402中之輔助電容驅動信號之輸入端子則省略圖示。然而,勿庸置疑,該等輸入端子係以設置於閘極驅動器402或中介基板403中之端子「CSVtypeA1R」~端子「CSVtypeA4R」、及端子「CSVtypeA1L」~端子「CSVtypeA4L」之總數而設置於閘極驅動器402或中介基板403中。
閘極驅動器402中之輔助電容驅動信號之輸入端子連接於閘極驅動器402內之緩衝器22之輸入端子,緩衝器22之輸出端子連接於未圖示之閘極驅動器402之端子「CSVtypeA1'」~端子「CSVtypeA4'」(參照圖21(b))。閘極驅動器402之端子「CSVtypeA1'」~端子「CSVtypeA4'」與中介基板403之輸出側之凸塊435b藉由基板上配線436b而連接,但由於該凸塊435b係配置於掃瞄線驅動信號所通過之焊墊(凸塊)435c之間,故而必須使輔助電容驅動信號所通過之基板上配線436b與掃瞄線驅動信號所通過之基板上配線436c相交叉。因此,輔助電容驅動信號所通過之基板上配線436b與掃瞄線驅動信號所通過之基板上配線436C係以於中介基板403上相交叉之方式而形成於彼此不同的層上。
再者,驅動輔助電容驅動信號之緩衝器22如圖21(c)所示,亦可設置於中介基板403上。
中介基板403係在與製造積體電路之步驟相同的製造步驟中而製造,故可將配線層設為2層以及設置緩衝器。
圖22係表示將掃瞄線驅動裝置封裝430安裝於顯示裝置之基板上的狀態之圖。
再者,為更明確地圖示本實施形態之特徵點,於圖22所示之液晶顯示面板(顯示裝置)440中,以透視之狀態而圖示出輔助電容驅動信號所通過之構件。
又,於圖22中,作為本實施形態之顯示裝置,係對在顯示裝置中安裝有2個掃瞄線驅動裝置封裝430之液晶顯示面板440進行說明,但並不限定於此。即,掃瞄線驅動裝置封裝430可於液晶顯示面板440之基板上僅安裝1個,亦可安裝3個以上。
以下,使用圖22,對本實施形態之顯示裝置之構成及動作原理加以說明。
如圖22所示,於液晶顯示面板440中,1個顯示像素441被分割成複數個副像素442及443。又,副像素442經由TFT444而連接於掃瞄線Gn及信號線(資料線)Sm。又,副像素443經由TFT445而連接於掃瞄線Gn及信號線Sm。即,TFT444及445之閘極電極連接於共同之(同一條)掃瞄線Gn。又,TFT444及445之源極電極連接於共同之(同一條)信號線Sm。
副像素442及443具有液晶電容與輔助電容。該等液晶電容及輔助電容均有一個電極連接於TFT444及445之汲極電極。液晶電容之另一個電極連接於對向電壓。輔助電容之另一個電極連接於輔助電容配線446及447。藉此,對於副像素442及443之輔助電容,可自輔助電容配線446及447施加CS電壓。即,副像素442及443具有與圖12所示之副像素121、122同樣之連接關係。因此,對副像素442之輔助電容所施加之CS電壓與對副像素443之輔助電容所施加之CS電壓可成為彼此不同之電壓。
即,圖22所示之顯示像素441係具有與圖12所示之顯示像素120同樣之構成者。
於液晶顯示面板440中,首先,自未圖示之控制器向具有與掃瞄線驅動裝置封裝430相同之構成的掃瞄線驅動裝置封裝430A輸入輔助電容驅動信號、成為掃瞄線驅動信號之基礎的閘極驅動器之控制信號(掃瞄開始信號及驅動時脈信號)、及各種電源電壓。此處,端子「LBR」與端子「VCC」相連接,藉此,端子「LBR」固定為上述「H」狀態。再者,於掃瞄線驅動裝置封裝430A中,自端子「CSVtypeA1R」~端子「CSVtypeA4R」輸入有輔助電容驅動信號。又,由於端子「LBR」為「H」狀態,故閘極驅動器之控制信號自端子「GSPOI」及端子「GCKOI」而輸入。又,各種電源電壓自端子「VGL」、端子「VGH」、端子「GND」、端子「VCC」、端子「VCSL」、端子「VCSH」、端子「OVCSL」、及端子「OVCSH」而輸入。
此處,於圖22中,關於端子「LBR」、端子「VGL」、端子「VGH」、端子「GND」、端子「VCC」、端子「VCSL」、端子「VCSH」、端子「OVCSL」、及端子「OVCSH」,具有彼此相同之端子名之端子彼此連接。又,如圖22所示,端子「GSPOI」連接於端子「GSPIO」,端子「GCKOI」連接於端子「GCKIO」。
同樣地,如圖22所示,端子「CSVtypeA1R」~端子「CSVtypeA4R」分別連接於端子「CSVtypeA1L」~端子「CSVtypeA4L」。
因此,將掃瞄線驅動裝置封裝430A中所設置之端子「CSVtypeA1L」~端子「CSVtypeA4L」、與具有與掃瞄線驅動裝置封裝430A相同之構成的掃瞄線驅動裝置封裝430B中所設置之端子「CSVtypeA1R」~端子「CSVtypeA4R」分別加以連接,藉此,於液晶顯示面板440中,可將輸入至掃瞄線驅動裝置封裝430A之輔助電容驅動信號、閘極驅動器之控制信號及各種電源電壓自掃瞄線驅動裝置封裝430A供給至掃瞄線驅動裝置封裝430B。
繼而,於液晶顯示面板440中,使用自上述控制器所輸入之成為掃瞄線驅動信號之基礎之信號,並藉由上述原理,掃瞄線驅動裝置封裝430A產生掃瞄線驅動信號。掃瞄線驅動裝置封裝430A之端子「OG1」~端子「OG272」分別連接於液晶顯示面板440之掃瞄線Gn。並且,掃瞄線驅動裝置封裝430A對連接於端子「OG1」~端子「OG272」之各掃瞄線Gn給予掃瞄線驅動信號。
另一方面,自上述控制器輸入至端子「CSVtypeA1R」~端子「CSVtypeA4R」之輔助電容驅動信號,經由掃瞄線驅動裝置封裝430A之閘極驅動器安裝基板401上所設置之緩衝器22而自端子「CSVtypeA1'」~端子「CSVtypeA4'」輸出。掃瞄線驅動裝置封裝430A之端子「CSVtypeA1'」~端子「CSVtypeA4'」上連接有輔助電容配線451。自緩衝器22輸出之波形鈍化得到降低之輔助電容驅動信號被給予至與掃瞄線驅動裝置封裝430A之端子「CSVtypeA1'」~端子「CSVtypeA4'」相連接的所有輔助電容配線451,藉此,對連接於輔助電容配線451之輔助電容進行驅動。
於本實施形態之顯示裝置中,無需如先前技術之顯示裝置般將基幹配線設置於整個液晶顯示面板中。因此,於本實施形態之顯示裝置中,取得可實現邊框之狹小化之效果。
再者,本實施形態之顯示裝置亦可為如下之構成:於掃瞄線驅動裝置內部產生輔助電容驅動信號,並自該掃瞄線驅動裝置供給至各輔助電容配線。
又,於本實施形態中,係以使用圖5所示之閘極驅動器2來作為圖19所示之閘極驅動器安裝基板401之閘極驅動器402之情形為例而進行說明,但並不限定於此,可使用圖1所示之閘極驅動器1,亦可使用圖9所示之閘極驅動器3。
本發明並不限定於上述各實施形態,可於申請專利範圍所示之範圍內作各種變更,對於將不同實施形態中分別揭示之技術手段加以適當組合所獲之實施形態,亦包含於本發明之技術範圍內。
本發明可較好地用於例如文字處理機、個人電腦、及電視節目接收機等所使用之顯示裝置中。又,本發明可較好地用於主動矩陣型液晶顯示裝置等顯示裝置、及對設置於該顯示裝置中的掃瞄線進行驅動之掃瞄線驅動裝置。
1~3、1A、1B、2A、2B、3A、3B...閘極驅動器(掃瞄線驅動裝置)
21A、21B、22、23、210、220...緩衝器
40、170、180、440...液晶顯示面板(顯示裝置)
401...閘極驅動器安裝基板(掃瞄線驅動裝置)
402...閘極驅動器(積體電路)
403...中介基板(基板)
430、430A、430B...掃瞄線驅動裝置封裝
CSVtypeA1R~CSVtypeA4R、CSVtypeA1L~CSVtypeA4L...輔助電容驅動信號之輸入端子
CSVtypeA1'R~CSVtypeA4'R、CSVtypeA1'L~CSVtypeA4'L...輔助電容驅動信號之輸出端子
GSPOI、GSPIO、GCKOI、GCKIO...IO端子
GND...接地端子
LBR...控制信號之輸入端子
OG1~OG272...掃瞄線驅動信號之外部輸出端子
VGL、VGH、VCC、VCSH、VCSL...電源端子
圖1係表示本發明之實施形態者,其係表示掃瞄線驅動裝置之概略構成之方塊圖。
圖2係表示本發明之緩衝器之電路構成之圖。
圖3係表示圖1之掃瞄線驅動裝置之外形之圖。
圖4係表示本發明之顯示裝置之圖,其係表示將圖1之掃瞄線驅動裝置安裝於顯示裝置之基板上的情形之圖。
圖5係表示本發明之其他實施形態者,其係表示掃瞄線驅動裝置之概略構成之方塊圖。
圖6係表示本發明之其他緩衝器之電路構成之圖。
圖7係表示藉由圖6之緩衝器而實施過衝處理後的輔助電容驅動信號之波形之圖表。
圖8係表示圖5之掃瞄線驅動裝置之外形之圖。
圖9係表示本發明之進而其他實施形態者,其係表示掃瞄線驅動裝置之概略構成之方塊圖。
圖10係表示圖9之掃瞄線驅動裝置之外形之圖。
圖11係表示液晶顯示裝置之液晶顯示面板之γ特性之圖表。
圖12係表示以多像素驅動進行驅動之液晶顯示裝置之顯示像素之構成例之圖。
圖13係表示於圖12之液晶顯示裝置中,施加於各個副像素之源極電壓及輔助電容對向電壓之波形之一例的圖。
圖14(a)、(b)係表示每2訊框使上述輔助電容對向電壓之波形反轉之例之圖表。
圖15係表示上述液晶顯示裝置之等效電路之示意圖。
圖16係表示液晶顯示面板之玻璃基板中之輔助電容驅動信號之配線之圖。
圖17係表示本發明之其他顯示裝置之圖,其係表示將圖5所示之掃瞄線驅動裝置安裝於顯示裝置之基板上的情形之圖。
圖18係表示本發明之進而其他顯示裝置之圖,其係表示將圖9所示之掃瞄線驅動裝置安裝於顯示裝置之基板上的情形之圖。
圖19係表示本發明之顯示裝置中所包含之掃瞄線驅動裝置之進而其他概略構成之方塊圖。
圖20係表示搭載有圖19之掃瞄線驅動裝置之掃瞄線驅動裝置封裝之外形之圖。
圖21係表示掃瞄線驅動裝置之概觀之圖,圖21(a)係表示於基板上安裝有積體電路後之情形之立體圖,圖21(b)係表示設有上述緩衝器之積體電路安裝於基板上之情形之圖,圖21(c)係表示積體電路安裝於設有上述緩衝器之基板上之情形之圖。
圖22係表示本發明之顯示裝置之圖,其係表示將圖20之掃瞄線驅動裝置封裝安裝於顯示裝置之基板上的情形之圖。
圖23(a)係先前技術之IC晶片安裝封裝之俯視圖,圖23(b)係G-G線之箭頭剖面圖。
圖24(a)係表示於驅動器插座上安裝有作為積體電路之液晶驅動器之狀態之立體圖,圖24(b)係I1-I1線之箭頭剖面圖。
圖25係表示上述驅動器插座之圖,其係表示上述液晶驅動器安裝於驅動器插座上之情形之圖。
1...閘極驅動器(掃瞄線驅動裝置)
11A、11B...控制邏輯
12...雙向移位暫存器
13...位準偏移器
14...輸出電路
21A、21B...緩衝器
CSVtypeA1R~CSVtypeA4R、CSVtypeA1L~CSVtypeA4L...輔助電容驅動信號之輸入端子
CSVtypeA1'R~CSVtypeA4'R、CSVtypeA1'L~CSVtypeA4'L...輔助電容驅動信號之輸出端子
GSPOI、GSPIO、GCKOI、GCKIO...IO端子
GND...接地端子
LBR...控制信號之輸入端子
OG1~OG272...掃瞄線驅動信號之外部輸出端子
VGL、VGH、VCC、VCSH、VCSL...電源端子
Claims (24)
- 一種顯示裝置,其特徵在於:其係包含掃瞄線驅動裝置、及分割1個顯示像素而成之複數個副像素;複數個副像素具有連接於各不相同之輔助電容配線之輔助電容;根據供給至各輔助電容配線之輔助電容驅動信號而驅動輔助電容,藉此可使複數個副像素以各不相同之亮度顯示;且上述掃瞄線驅動裝置包含緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形,並供給至各輔助電容配線。
- 如請求項1之顯示裝置,其中上述掃瞄線驅動裝置更包含將應供給至各輔助電容配線之輔助電容驅動信號直接輸出至與各輔助電容配線不同之外部的配線。
- 如請求項2之顯示裝置,其中包含複數個上述掃瞄線驅動裝置,且複數個該掃瞄線驅動裝置各自由上述配線所連接。
- 如請求項3之顯示裝置,其中各輔助電容配線係分割設置成各條與複數個上述掃瞄線驅動裝置之任一者所包含之緩衝器相連接的配線。
- 如請求項1之顯示裝置,其中上述掃瞄線驅動裝置包含複數個上述緩衝器。
- 如請求項5之顯示裝置,其中各輔助電容配線係分割設置成各條與複數個上述緩衝器中之任一者相連接的配線。
- 如請求項1之顯示裝置,其中上述掃瞄線驅動裝置之緩衝器將所輸入之輔助電容驅動信號藉由過衝驅動而供給至各輔助電容配線。
- 一種顯示裝置,其特徵在於:其係包含掃瞄線驅動裝置、及分割1個顯示像素而成之複數個副像素;複數個副像素具有連接於各不相同之輔助電容配線之輔助電容;根據供給至各輔助電容配線之輔助電容驅動信號而驅動輔助電容,藉此可使複數個副像素以各不相同之亮度顯示;且上述掃瞄線驅動裝置包含:第1緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形,並供給至各輔助電容配線;及第2緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形,並輸出至與各輔助電容配線不同之外部。
- 如請求項8之顯示裝置,其中包含複數段上述掃瞄線驅動裝置;比最後段之掃瞄線驅動裝置較前段中所包含之各掃瞄線驅動裝置的第2緩衝器分別與各該掃瞄線驅動裝置之下一段所包含之掃瞄線驅動裝置之第1緩衝器相連接。
- 如請求項8之顯示裝置,其中上述掃瞄線驅動裝置之第1緩衝器將所輸入之輔助電容驅動信號藉由過衝驅動而供給至各輔助電容配線。
- 如請求項1或8之顯示裝置,其中對上述掃瞄線驅動裝置輸入有應供給至各輔助電容配線之輔助電容驅動信號。
- 一種顯示裝置,其特徵在於:其係包含複數條掃瞄線、及根據供給至構成複數條掃瞄線之各掃瞄線的掃瞄線驅動信號而驅動各掃瞄線之掃瞄線驅動裝置;1個顯示像素分割成複數個副像素;複數個副像素具有連接於各不相同之輔助電容配線之輔助電容;根據供給至構成各不相同之上述輔助電容配線的各輔助電容配線之輔助電容驅動信號而驅動連接於各輔助電容配線之各輔助電容,藉此可使複數個副像素以各不相同之亮度顯示;且上述掃瞄線驅動裝置分別包含複數個用以將應供給至各輔助電容配線之輔助電容驅動信號供給至各輔助電容配線之第1端子、及用以將應供給至各掃瞄線之掃瞄線驅動信號供給至各掃瞄線之第2端子;複數個上述第1端子中之任1個或2個以上係設置於複數個上述第2端子中之任2個端子間。
- 如請求項12之顯示裝置,其中上述掃瞄線驅動裝置更包含自外部輸入應供給至各輔助電容配線之輔助電容驅動信號的第3端子;上述第3端子與上述第1端子相連接。
- 如請求項12之顯示裝置,其中上述掃瞄線驅動裝置包含:基板,其係設置有上述第1端子、上述第2端子、及從自身外部輸入應供給至各輔助電容配線之輔助電容驅動信號的第3端子;及積體電路,其係產生產生上述掃瞄線驅動信號,並將該掃瞄線驅動信號供給至上述第2端子。
- 如請求項13之顯示裝置,其中於上述第3端子與上述第1端子之間進而包含緩衝器,其係自該第3端子輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形,並輸出至該第1端子。
- 如請求項14之顯示裝置,其中上述積體電路包含緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形並輸出;上述緩衝器之輸入端子連接於上述第3端子,輸出端子連接於上述第1端子。
- 如請求項14之顯示裝置,其中上述基板包含緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形並輸出;上述緩衝器之輸入端子連接於上述第3端子,輸出端子連接於上述第1端子。
- 如請求項15之顯示裝置,其中上述緩衝器將輸入至自身之輔助電容驅動信號藉由過衝驅動而輸出。
- 一種掃瞄線驅動裝置,其特徵在於:其係包含於顯示裝置中且驅動設置於上述顯示裝置中之掃瞄線,該顯示裝置係包含分割1個顯示像素而成之複數個副像素,複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至各輔助電容配線之輔助電容驅動信號而驅動輔助電容,藉此可使複數個副像素以各不相同之亮度顯示;且上述掃瞄線驅動裝置包含緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形,並供給至各輔助電容配線。
- 如請求項19之掃瞄線驅動裝置,其中更包含將應供給至各輔助電容配線之輔助電容驅動信號直接輸出至與各輔助電容配線不同之外部的配線。
- 如請求項19之掃瞄線驅動裝置,其中上述緩衝器將所輸入之輔助電容驅動信號藉由過衝驅動而供給至各輔助電容配線。
- 一種掃瞄線驅動裝置,其特徵在於:其係包含於顯示裝置中且驅動設置於上述顯示裝置中之掃瞄線,該顯示裝置係包含分割1個顯示像素而成之複數個副像素,複數個副像素具有連接於各不相同之輔助電容配線之輔助電容,根據供給至各輔助電容配線之輔助電容驅動信號而驅動輔助電容,藉此可使複數個副像素以各不相同之亮度顯示;且上述掃瞄線驅動裝置包含:第1緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,整修所輸入之輔助電容驅動信號之波形,並供給至各輔助電容配線;及第2緩衝器,其係輸入應供給至各輔助電容配線之輔助電容驅動信號,修整所輸入之輔助電容驅動信號之波形,並輸出至與各輔助電容配線不同之外部。
- 如請求項22之掃瞄線驅動裝置,其中上述第1緩衝器將所輸入之輔助電容驅動信號藉由過衝驅動而供給至各輔助電容配線。
- 如請求項19或22之掃瞄線驅動裝置,其中輸入有應供給至各輔助電容配線之輔助電容驅動信號。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007302291A JP4478710B2 (ja) | 2007-11-21 | 2007-11-21 | 表示装置 |
JP2007320840A JP4522445B2 (ja) | 2007-12-12 | 2007-12-12 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200947407A TW200947407A (en) | 2009-11-16 |
TWI396177B true TWI396177B (zh) | 2013-05-11 |
Family
ID=40667415
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097144742A TWI396177B (zh) | 2007-11-21 | 2008-11-19 | 顯示裝置及掃瞄線驅動裝置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20110050759A1 (zh) |
KR (1) | KR101134964B1 (zh) |
CN (1) | CN101868819B (zh) |
TW (1) | TWI396177B (zh) |
WO (1) | WO2009066591A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010134439A1 (ja) * | 2009-05-21 | 2010-11-25 | シャープ株式会社 | 液晶パネル |
WO2011104959A1 (ja) * | 2010-02-25 | 2011-09-01 | シャープ株式会社 | 液晶表示装置 |
CN103189791B (zh) * | 2010-11-02 | 2015-05-13 | 夏普株式会社 | 显示装置 |
TWI433092B (zh) * | 2010-12-15 | 2014-04-01 | Novatek Microelectronics Corp | 液晶顯示器之閘極驅動方法及裝置 |
US8896586B2 (en) * | 2010-12-15 | 2014-11-25 | Novatek Microelectronics Corp. | Gate driving method for controlling display apparatus and gate driver using the same |
CN102890905B (zh) * | 2011-07-20 | 2015-04-01 | 联咏科技股份有限公司 | 栅极驱动器及相关的显示装置 |
US10403197B2 (en) * | 2014-03-20 | 2019-09-03 | Joled Inc. | Gate driver IC, chip-on-film substrate, and display apparatus |
US20230062202A1 (en) * | 2021-09-02 | 2023-03-02 | Apple Inc. | Electronic Devices with Displays and Interposer Structures |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030063048A1 (en) * | 2001-10-03 | 2003-04-03 | Sharp Kabushiki Kaisha | Active matrix display device and data line switching circuit, switching section drive circuit, and scanning line drive circuit thereof |
US20050174315A1 (en) * | 2003-12-05 | 2005-08-11 | Susumu Edo | Scanning-line selecting circuit and display device using the same |
US20050248558A1 (en) * | 2004-05-06 | 2005-11-10 | Seiko Epson Corporation | Scanning line driving circuit, display device, and electronic apparatus |
TWI273543B (en) * | 2004-11-11 | 2007-02-11 | Tpo Displays Corp | Scan line driving device and display device using thereof |
TW200717435A (en) * | 2005-10-26 | 2007-05-01 | Chi Mei Optoelectronics Corp | Display panel driving method and scan line driving apparatus of display panel |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3674330B2 (ja) * | 1997-09-11 | 2005-07-20 | セイコーエプソン株式会社 | 光変調装置、およびこれを用いた投写型表示装置 |
JPH08201841A (ja) * | 1994-11-24 | 1996-08-09 | Toshiba Electron Eng Corp | 表示装置及びその検査方法 |
JP3405657B2 (ja) * | 1996-11-29 | 2003-05-12 | シャープ株式会社 | テープキャリアパッケージ及びそれを使った表示装置 |
JP3858590B2 (ja) * | 2000-11-30 | 2006-12-13 | 株式会社日立製作所 | 液晶表示装置及び液晶表示装置の駆動方法 |
JP4675008B2 (ja) * | 2001-09-17 | 2011-04-20 | ルネサスエレクトロニクス株式会社 | 半導体回路装置 |
JP4342200B2 (ja) * | 2002-06-06 | 2009-10-14 | シャープ株式会社 | 液晶表示装置 |
JP4024604B2 (ja) * | 2002-07-05 | 2007-12-19 | 株式会社アドバンスト・ディスプレイ | 液晶表示装置 |
JP4074207B2 (ja) * | 2003-03-10 | 2008-04-09 | 株式会社 日立ディスプレイズ | 液晶表示装置 |
TWI279760B (en) * | 2003-07-11 | 2007-04-21 | Toshiba Matsushita Display Tec | Liquid crystal display |
JP2005049849A (ja) * | 2003-07-11 | 2005-02-24 | Toshiba Matsushita Display Technology Co Ltd | 表示装置 |
JP4265788B2 (ja) * | 2003-12-05 | 2009-05-20 | シャープ株式会社 | 液晶表示装置 |
JP2005257929A (ja) * | 2004-03-10 | 2005-09-22 | Sanyo Electric Co Ltd | アクティブマトリクス型表示装置 |
JP4846217B2 (ja) * | 2004-09-17 | 2011-12-28 | 東芝モバイルディスプレイ株式会社 | 液晶表示装置 |
KR101056375B1 (ko) * | 2004-10-01 | 2011-08-11 | 삼성전자주식회사 | 쉬프트 레지스터와, 이를 이용한 게이트 구동 회로 및표시 패널 |
JP4577143B2 (ja) * | 2005-08-05 | 2010-11-10 | ソニー株式会社 | 表示装置 |
JP4569413B2 (ja) * | 2005-08-12 | 2010-10-27 | ソニー株式会社 | 表示装置 |
TW200719310A (en) * | 2005-08-05 | 2007-05-16 | Sony Corp | Display device |
WO2007052761A1 (ja) * | 2005-11-07 | 2007-05-10 | Sharp Kabushiki Kaisha | Icチップ実装パッケージ |
TWI381343B (zh) * | 2007-03-23 | 2013-01-01 | Himax Tech Ltd | 顯示裝置及其閘極驅動器 |
-
2008
- 2008-11-12 WO PCT/JP2008/070555 patent/WO2009066591A1/ja active Application Filing
- 2008-11-12 KR KR1020107011131A patent/KR101134964B1/ko not_active IP Right Cessation
- 2008-11-12 CN CN200880116950.3A patent/CN101868819B/zh not_active Expired - Fee Related
- 2008-11-12 US US12/734,683 patent/US20110050759A1/en not_active Abandoned
- 2008-11-19 TW TW097144742A patent/TWI396177B/zh not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030063048A1 (en) * | 2001-10-03 | 2003-04-03 | Sharp Kabushiki Kaisha | Active matrix display device and data line switching circuit, switching section drive circuit, and scanning line drive circuit thereof |
US20050174315A1 (en) * | 2003-12-05 | 2005-08-11 | Susumu Edo | Scanning-line selecting circuit and display device using the same |
US20050248558A1 (en) * | 2004-05-06 | 2005-11-10 | Seiko Epson Corporation | Scanning line driving circuit, display device, and electronic apparatus |
TWI273543B (en) * | 2004-11-11 | 2007-02-11 | Tpo Displays Corp | Scan line driving device and display device using thereof |
TW200717435A (en) * | 2005-10-26 | 2007-05-01 | Chi Mei Optoelectronics Corp | Display panel driving method and scan line driving apparatus of display panel |
Also Published As
Publication number | Publication date |
---|---|
CN101868819A (zh) | 2010-10-20 |
WO2009066591A1 (ja) | 2009-05-28 |
KR101134964B1 (ko) | 2012-04-09 |
US20110050759A1 (en) | 2011-03-03 |
KR20100075653A (ko) | 2010-07-02 |
TW200947407A (en) | 2009-11-16 |
CN101868819B (zh) | 2013-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI396177B (zh) | 顯示裝置及掃瞄線驅動裝置 | |
JP6141645B2 (ja) | 表示装置 | |
JP4890614B2 (ja) | 液晶表示装置、液晶表示装置の駆動方法、およびテレビジョン受像機 | |
KR100883812B1 (ko) | 화상표시장치 | |
US8749469B2 (en) | Display device for reducing parasitic capacitance with a dummy scan line | |
US20160321983A1 (en) | Display Device | |
US9524665B2 (en) | Display panel and gate driver | |
KR20170003185A (ko) | 내장형 게이트 드라이버 및 그를 이용한 표시 장치 | |
US10290275B2 (en) | Driving circuit for multiple GOA units minimizing display border width | |
US10262607B2 (en) | Driving circuits of liquid crystal panels and liquid crystal displays | |
KR102230370B1 (ko) | 표시장치 | |
JPWO2015166920A1 (ja) | 表示装置 | |
JP4564730B2 (ja) | チップオンガラス型液晶表示装置 | |
JP4478710B2 (ja) | 表示装置 | |
JP5117633B2 (ja) | 液晶表示装置 | |
JP4522445B2 (ja) | 表示装置 | |
JP2009020213A (ja) | 電気光学装置、駆動回路および電子機器 | |
JP2014032322A (ja) | 液晶表示装置および配線検査方法 | |
JP2019020447A (ja) | 表示装置の駆動方法及び表示装置 | |
JP2011043658A (ja) | 半導体集積回路装置及び画像処理システム | |
KR101054328B1 (ko) | 액정표시장치용 레벨쉬프터 패키지 | |
US20150339995A1 (en) | Method of driving display panel and display apparatus for performing the same | |
JP5250072B2 (ja) | 駆動装置及び表示装置 | |
KR20170105175A (ko) | 표시장치 | |
US20140028653A1 (en) | Display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |