TWI355792B - Power supply and electronic device having same - Google Patents

Power supply and electronic device having same Download PDF

Info

Publication number
TWI355792B
TWI355792B TW093124510A TW93124510A TWI355792B TW I355792 B TWI355792 B TW I355792B TW 093124510 A TW093124510 A TW 093124510A TW 93124510 A TW93124510 A TW 93124510A TW I355792 B TWI355792 B TW I355792B
Authority
TW
Taiwan
Prior art keywords
power supply
voltage
input
reference voltage
output
Prior art date
Application number
TW093124510A
Other languages
English (en)
Other versions
TW200509510A (en
Inventor
Masaru Sakai
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Publication of TW200509510A publication Critical patent/TW200509510A/zh
Application granted granted Critical
Publication of TWI355792B publication Critical patent/TWI355792B/zh

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/24Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/618Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series and in parallel with the load as final control devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Amplifiers (AREA)
  • Logic Circuits (AREA)
  • Power Sources (AREA)

Description

1355792 九、發明說明: 千1〇月7 【發明所屬之技術領域】 本發明係有關於-種適用於高速記憶裝置的推挽式 (卿卜pull)型電源裝置,以及—種具備該種電源/置並 將該種電源裝置之輸出用於終止用電源的電子機器。 【先前技術】 近年來’隨著電子機器的高性能化,而正大量地進行 使資料傳送速度更加高速化之記憶裝置的開發。其中,將 同步於時脈信號運作的同步動態隨機存取記憶體 (Synchronous DRAM,簡稱SDRAM)的資料傳送速度予以 高速化’而使#_送时㈣脈錢之上升與下降兩方 邊緣的雙倍資料速率(double data me,簡稱職)同 步動態隨機存取記憶體(下文中簡稱__sdram)係已在 實用化階段中。 >而在DDR-SDRAM中,為了這種高速資料傳送,而採用 高速小振幅的介面(interface),該介面係使用終止用電 源電壓和基準電壓(例如,日本國專利公開公報第 200卜195884號)。第4圖係為顯示該介面構成的電子機器 的部分電路圖。此電子機器49係例如具備有其為微電腦的 控制器51、DDR-SDRAM52、輸出終止用電源電壓(νττ)的 終止用電源裝置50。控制器51和DDR-SDRAM52之間係透 過介面用電阻53而由信號線連接,而該信號線和終止用電 源裝置50的終止用電源(νττ)則係透過介面用電阻54 而連接於介面用電阻53之DDR_SDRAM52側的連接點νι。 (修正本)316188 5 1355792 第93124510號專利申請案 (99年1〇月7日> 在此例中’控制器51以及DDR-SDRAM52的系統電源 (VDD)係為2.5V,而終止用電源電壓(νττ)和基準電壓 (VREF)係為1. 25V,此外,介面用電阻53、54的電阻值 相荨。控制益51之輸出電路61係以互補型金氧半導體 (Complementary Metal Oxide Semiconductor’ 簡稱 CMOS) 的型式構成,並以2.5V作為高位準,以〇v作為低位準而 進仃輸出。該高位準和低位準之電壓係藉由介面用電阻 53、54予以分割,而在連接點N1分別將該高位準和低位 準之電壓予以小振幅化為1 875ν、〇·625ν。將該等經小振 幅化後的信號輸入至DDR-SDRAM52的輸入信號差動放大器 62的非反轉輸入端,並藉由和輸入至反轉輸入端之基準電 壓(VREF )的1 · 25V的比較,而以高速判定該輸入信號係 為高位準或者是低位準。 從而,為了實現此種以高速將信號小振幅化的介面, 而必須具有用以輸出終止用電源電壓(ητ )和基準電壓 (VREF)的終止用電源裝置5〇。使用做為此種終止用電源 裝置50之習知電源裝置係顯示於第5圖。此電源裝置1 〇 1 即所明之推挽式電源裝置,係由終止用電源電壓輸出端 (νττ輸出端子)輸出終止用電源電壓(νττ),而由基準 電壓輸出端(VREF輸出端子)輸出基準電壓。 此電源裝置101係藉由電阻117、118分割系統電源 jVDD)以產生基準電壓(VREF),而其構成係包括:透過 緩衝式放大裔(buffer amplifier) 115進行輸出的基準 電壓產生電路1〇6、連接於vn輸出端子的p型金氧半導 6 (修正本)316188 1355792 第93124510號專利申請案 (99年10月 7日) 體(Positive Metal Oxide Semiconductor,簡稱 PM0S) 型電晶體111以及N型金氧半導體(Negative Metal Oxide Semiconductor,簡稱NM0S)型電晶體112、以及將終止用 電源電壓(VTT)回授輸入’而與基準電壓(vref )進行比 較’並對PM0S型電晶體ill以及NM0S型電晶體112進行 控制的差動放大器113。此外’電阻117 ' 118係具有相等 的電阻值。 在該基準電壓產生電路1 〇6中,系統電源(亦即,輸 入電源(VDD )) ‘係為2. 5V,並藉由電阻117、118的分割 而產生作為基準電壓(VREF)的j 25v。然後,由差動放 大器113、PM0S型電晶體1U、陬此型電晶體112構成的 回授迴路會進行運作,俾使該基準電壓(VREF)與終止用 電源電壓(VTT ) —致。 【發明内容】 [發明欲解決的問題] 如上所述’該電源裝置101雖能夠輸出終止用電源電 M (VTT)和基準電壓(丽)'然而,該等電壓係為輸入 電源i V D D)之電壓和接地電位的大約中央處的中間電壓, 為了讓PM0S型電晶體⑴以及麵s型電晶體i2 一起開 啟,而必須增加流過該等電晶體的貫穿電流,其結果,電 源裝置101的消耗電力會變大。 此外’為了在重負載時供給足夠的電流,以及在負載 有了變動時以高速進行暫態響應(transi ent response) ’ 則必須提SPMOS型電晶體⑴的電流驅動能力。但是,pM〇s (修正本)316188 7 1355792 第9312451〇號專利申請案 (99年10月7日)' 型電晶體111的最大電流容量係為其閘極電壓設為接地電 位時的電流容量,因此有其界限。 本發明為有鑑於前述之問題所開發者,其目的係為提 =一種能夠在重負載時供給足夠的電流,以及在負載變動* 時以高速進行暫態響應,同時也能夠降低消耗電力的電源 裝置,以及提供一種使用此種電源裝置而能夠達成高性能 化的電子機器。 [解決問題的手段] 為了解決上述問題,本發明的電源裝置係為從輸出端鲁 子將輸出電源電壓予以輸出的電源裝置,該電源裝置係具 備有基準電壓產生電路,用以產生基準電壓;第! 型電晶體’其及極係連接於供給電力至輸出端子的輸入電 源’而其源極係連接至輸出端子;第2NM0S型電晶體,其 沒極係連接至輸出端子,而其源極係連接至接地電位;第 1差動放大電路,將前述輸出電源電壓予以回授輸入,並 /、從基準電壓產生電路輸入之前述基準電壓進行比較,而 對第1_型電晶體進行控制;以及第2差動放大電路,參 將前述輸出電源電屋予以回授輪入,並與從基準電壓產生 電路輸人之前述基準電壓進行比較,而對第2麵5型電晶 體進订控制;前述第1差動放大電路係具有相對於前述基 =電壓將偏移電壓(oifset v〇ltage)相對地附加至前述· 、、剧出電源電屢的第1偏移電麗產生電路,俾在前述輸出電 源電壓為比月述基準電屢僅低偏移電壓的電塵以上時,第 1 NMOS型電晶體會關斷;且,前述第2差動放大電路係具 (修正本)316188 第9312451〇號專利申請案 有相對於前述輸出電源電壓將偏移電壓相對地:加。』前: ,準電壓的第2偏移電壓產生電路,俾在前述輸出電源電 壓為比前述基準電塵僅高偏移電壓的電壓以上時,第2 _s型電晶體會關斷;藉此,將第卜第2_型電晶體. 皆為關斷狀態的電壓範圍設定於輸出電源電壓。 再者,在該等電源裳置中,也能夠使第i差動放大電- 路的輸人電源具有比供給電力給輪出料之輸人f 電壓。 本發明的電子機器係為具備有上述電源裝置之任一者 以及記憶裝置和控制器的電子機器,該電子機器的特徵係 為:該記憶裝置和該控制器係透過第1電阻而以至少一條 信號線連接,而該電源裝置的輸出端子係作為終止用電 源’而透過第2電阻連接於信號線之記憶裝置侧。 [發明的效果] 在本發明的電源裝置中’由於將連接於輸出端子之輸 入電源側之電晶體設為丽卯型電晶體,因此能夠在重負載 時供給充分的電流,並能夠在負載變動時以高速進行暫態· 響應’此外,由於在第1、第2差動放大電路中,為了將 第卜第2NM0S型電晶體皆為導通狀態的電壓範圍設定於 輸出電源電麼’而在所輸入之基準電壓和輸出電源電壓之' 間具有偏移電虔’因此能夠防止貫穿電流流過,其結果,-能夠實現低消耗電力。此外,本發明之電子機器係藉由使 用此電源裝置,而能夠實現以高速將信號小振幅化的介 面’並能夠對應高性能化的需求。 (修正本)316188 !355792 【實施方式】 (99年l〇月7 之電==圖式說明本發明之用於前述之第4圖所示 電子機的實㈣態。第j圖係 電源裝置1的電路圖。 么月之實㈣態的 .、電源裳置1即為所謂之推挽型電源震置,其係將輸出 壓(亦即,終止用電源電壓(m)) 電屢輸出端子(m輸出端子)予以輸出,並將基準 (VREF )從基準電屬輸出诚早r Μ要以 (勝輸出端子)輸出。電 '、裝係具備有:基準電壓產生電路6,用以產生基準 電晶趙U,其沒極連接至輪入 "、(一),而其源極連接至VTT輸出端子;第2nm〇s ^電晶體P,其汲極連接至VTT輸出端子,並將其源極接 ^^5792 第9312451〇號專利申請案 及輸出該基準㈣(卿)的緩衝放大器15(。99電年阻°/7二 係具有相等的電阻值。除了從基準㈣輸出端子(贿輸 出端點)將基準電壓(VREF)輪出至外部外,也同時將基 準電壓(丽)輸出至第1及第2差動放大電路13、14。 第1差動放大電路13係由第i偏移電壓產生電路Μ 和第1運^•放大态23所構成。第!偏移電壓產生電路21 係將藉由第1回授迴路所回授之終止用電源㈣(νττ)和 由基準電|產生電路6所輸出之基準電壓(乂腳)予以輸 入並將偏移電壓相對地附加至终止用電源電壓()。 然後,在第1運算放大器23中,將已附加偏移電壓之終止 用電源電屋(m)輸入至反轉輸入端子,而將基準電壓 (VREF)輸入至非反轉輪入端子。從而,第丄差動放大電 路13係在終止用電源電壓(口了)比基準電壓(wef )僅 ,偏移電壓㈣壓時,會產生平衡而輸出令心電磨。亦即, ”要終止用電源電壓(νττ)為比基準電壓(vref )僅低偏 矛夕電壓的電壓以上時’則第1 NM0S型電晶體1 1會關斷。 第2差動放大電路14係由第2偏移電壓產生電路22 矛第2運异放大器24構成。第2偏移電壓產生電路22係 將藉由第2回授迴路所回授之終止用電源電壓(νττ)和基 準電壓產生電路6所輸出之基準電壓(VREF )予以輸入, 並將偏移電壓相對地附加至基準電壓(VREF )。然後,在第 2運算放大器24中’將已附加偏移電壓之基準電壓(VREF ) 輸入至反轉輸入端子’而將終止用電源電壓(VTT)輸入至 非反轉輸入端子。因此,第2差動放大電路14會在終止用 11 (修正本)316188 I355792 第9993124510料利申請案 電源電壓(VTT)比基準電壓(贿)僅高偏移電壓:電y 時產生平衡而輪出申心電壓。亦即,只要終止用電源電壓 (VTT )為比基準電壓VREF )僅高偏移電壓的電壓以下時, 則第2 NMOS型電晶體12會關斷。 如此,由於將偏移電壓相對地附加至終止用電源電壓 (ΠΤ)和基準電壓(VREF),使第丨、第2差動放大電路 13、14具有輸入偏移電壓,而將第j、第2 NM〇s型電晶體 11、12皆為關斷狀態之電壓範圍設定於終止用電源電壓 (m)。 於此’係考慮到從基準電壓(VREF)至終止用電源電 壓(VTT)的容許偏差電壓,而設定使第J、第2 NM〇s型 電晶體11、12皆關斷的電壓範圍。舉例而言,終止用電源 電壓(VTT)對於基準電壓(VREF)係有±3〇 mV的容許偏 差。而在本實施形態中,終止用電源電壓(νττ)係在對基 準電壓(VREF)為±5 mV的範圍下,使第i、第2 NM〇s型 電晶體皆關斷。因此,第1、第2偏移電壓產生電路21、 22的偏移電壓為5 mV。 以下將說明於電源裝置1各部分的電壓。在本實施形 態中’係將第1、第2差動放大電路13、14以及緩衝放大 器15的輸入電源(VCC )設定為5V,並藉由調節器(無圖 示)將輸入電源(VCC)進行屋降,而將第1 NMOS型電晶 體11的輸入電源(VTT_ IN)以及輸入至電阻Η、μ的輸 入電源(VDDQ)設定為與前述之第4圖中的系統電源(VDD) 相同的2.5V。因此’藉由電阻17、18之分割,從輸入電 12 (修正本)316188 1355792 第93124510號專利申請案 源(VDDQ)之雷懕9 (99年10月7日> 為l25v。 . v產生的基準電壓(VREF)即會變 因此’終止用電源雷
低的4细Μ 電(T)只要比i.25 V—5 W 低的話,便會藉由前述 曰躲增π 弟1 口扫1迴路’使第1 NM0S型電 Z止用而使終止用電源電壓(VTT)上升。同樣地,當 =電:電壓(VTT)超過的話便會藉 ==授迴路,使第2_型電晶體導通,而使終止用 2電壓(m)下降。如此,將終止用電源錢(m) 大略維持於1,25V±5 mV内。 如上所述,電源裝置i能夠藉由對第1、第2差動放 =曰13'14分別進行最佳化,而將分別對^、第簡s I電阳體進行控制的第卜第2差動放大電路ΐ3、Μ予以 改善暫態響應待性等。而藉由使終止用電源電在 相對基準錢(聊)之固定範圍内使第卜第2議型 電晶體皆關斷,使得當連接於νττ輸出端子之負載為無負 載時或負載有變動時,能夠防止貫穿電流從第i NM〇s型電 晶體流到第2 NM0S型電晶體,而能夠達成低消耗電力化。 此外’由於第1、第2差動放大電路13、14將其輸入 電源(VCC)設定為5 V,因此能夠輸出最大5 ¥的電壓。 因此,能夠將第1、第2 NM0S型電晶體U、12之問極電 麗提南至高於輸入電源(VTT—IN)的電壓,並能夠將該等 電晶體的電流驅動能力提南。藉此,即使在重負载的产开/ 下,亦能夠供給充分的電流’並能夠使負載變動的暫熊響 應两速化。 (修正本)316188 13 1355792 f/^1^4510號專利中請案 另外,雖然在本實施形態中,係將第1丽⑽型^晶體 11的輸入電源(VTT—IN)、以及輸入至電阻17及18的輸 入電源(VDDQ)設定為相等的電壓’具體而言係為2 5v, 但即使該等電壓值不同也沒有關係。亦即,能夠提高輸入 電壓(VTT—IN)的電壓而使第1 NMOS型電晶體丨丨的電流 容量增加。但是,在此情形時,不但必須具有出入電源 (VTT—IN)所用的另外的調節器,而且第1 nm〇S型電晶體 11的電力損耗也會變大。 其次’第1、第2偏移電壓產生電路21、22的具體電 路構成係顯示於第2圖。電源BG係為頻帶隙(band gap) 型固疋電壓源,藉由電阻31、32分割其電壓而產生5 mV 的電壓。然後,對應於5 mV的電流(11 )會流至電阻33。 該電流(II)會藉由電流鏡電路的傳達而分別流至以串聯 連接於電阻34兩端的PMOS型電晶體38和NMOS型電晶體 39 ’以及以串聯連接於電阻36兩端的pM〇s型電晶體44 和NMOS型電晶體45。於此,電阻34、36以及後述之電阻 35、37係具有與電阻33相等的電阻值r。 電阻34和PMOS型電晶體38的連接點係連接有與pm〇s 型電晶體38並聯並產生電流(12)的定電流源4〇,且係 為輸出至第1運算放大器23之反轉輸入端子的端子 (OUTA-)。在電阻34和NMOS型電晶體39的連接點係連接 與NMOS型電晶體39並聯之PNP型電晶體42的射極。此外, 電阻35的兩端係分別連接於產生電流(12)之定電流源 41和PNP型電晶體43的射極。電阻35和定電流源41的 14 (修正本)316188 1355792
第9312Ί510號專利申請案 (99 午 1 〇 月 7 曰 J 連接點係為輸出至第1運算放大器23之非反轉輪入端子的 端子(OUTA+ )。而且,將終止用電源電壓(νττ)輸入至 ΡΝΡ型電晶體42的基極,而將基準電壓(VREF)輸入至ρΝρ 型電晶體43的基極。 此外’電阻36和PMOS型電晶體44的連接點係連接有 與PMOS型電晶體44並聯並產生電流(12 )的定電流源46, 且係為輸出至第2運算放大器24之反轉輸入端子的輸出端 子(OUTB-)。電阻36和NMOS型電晶體45的連接點係連接 於與NMOS型電晶體45並聯之PNP型電晶體48的射極。此 外,電阻37的兩端係分別連接於產生電流(丨2 )之定電流 源47和PNP型電晶體49的射極。電阻37和定電流源47 的連接點係為輪出至第2運算放大器24之非反轉輸入端子 的端子(OUTB+)。而且,將基準電壓(VREF)輸入至pNp 型電晶體48的基極,而將終止用電源電壓(νττ)輸入至 ΡΝΡ型電晶體43的基極。 將終止用電源電壓(VTT)輸入至ρΝρ型電晶體42的 基極時,端子(OUTA-)的電壓即變為VTT +Vf + ( II + 12) xR。此外’將基準電壓(VREF)輸入至pNP型電晶體43 的基極時,端子(OUTA+ )的電壓即變為vreF + Vf + 12xR。 於此,vf係為電晶體的正偏壓電壓。因此,端子(〇UTA一) 和端子(OUTA+ )間的電壓差係為VTT — VREF+ IlxR,由於 Π xR係為5 mV,因此能夠將5 mV的偏移電壓相對地附加 至終止用電源電壓(VTT )。 同樣地,將基準電壓(VREF)輸入至pNP型電晶體 15 (修正本)316188 1355792 第93124510號專利申請案 ^ ^ , . (99 年 10月 7 日) ’土玉捋,端子(0UTB-)的電壓即變為VREF + Vf + (工工 + 12) xR。此外,將終止用電源電壓(νττ)輸入至pNp 型電晶體49的基極時,端子(〇ϋΤΒ+)的電愿即變為νπ + Vf+ I2xR。因此,端子⑶υτβ一)和端子(〇utb+)間的 電壓差係為電f-vtt+iixr,而能夠將5mV的偏移電壓 相對地附加至基準電壓()。 雖然使用上述之構成的話,係能夠在第!、第2偏移 電壓產生電路2卜22中產线密度佳的偏移電壓,但是只 要滿足前述之終止用電源電壓(νττ)的容許電壓範圍(土 30 mV)的話,也能夠使用其他的構成。 其次’根據第3圖說明本發明另一實施形態之電源裳 置。該電源裝置2並未具有電源裝置i中的第i、第2偏 移電厘產生電路2卜22等構成要素,而僅由第i '第2運 算放大器23、24構成第卜第2差動放大電路。基準電壓 產生電路7除了產生基準電壓(娜)外,還產生上側美 準電壓和下側基準電壓’並將該上側基準電壓輸入至/2 運算放大器24的反轉輸人端子’以及將該下側基準電壓輸( 入至第1運算放大器23的非反轉輸入端子。此外,將線止 用電源電壓(VTT)直接輸人至第1運算放大器23的反轉 輸入端子和第2運算放大器24的非反轉輸入端子。 在基準電壓產生電路7中,於輪入電源(刪⑺和接 地電位之間’係將用以分割輸入電源(v_)之電 阻25、26、27、28以此順序依序連接。然後,將電阻26、 27之連接點的電壓設定為通過緩衝放大器15的基準電壓 (修正本)316188 16 1355792 第9312451〇號專利中請案 (VREF),將電阻25、26之連接點的電壓設定為上側基準> 電壓,將電阻27、28之連接點的電壓設定為下側基準電 壓,並分別予以輸出。於此,係適當地設定電阻值,俾使 上側基準電壓和基準電壓(VREF)間的差值,以及基準電 壓(VREF )和下侧基準電壓間的差值皆為5 mV。 此電源裝置2和電源裝置丨相同,也能夠輸出具有使 第1、第2 NMOS型電晶體丨丨、丨2皆關斷之電壓範圍的終 止用電源電壓(VTT)。另外,該電源裝置2之上侧基準電 壓和下側基準電壓的產生電路也可為其他的電路構成。 此外,能夠將前述之電源裝置i (或者是電源裝置2) 使用於業已於先前技術項目.中根據第4圖說明過的電子機 器49中。亦即,將電源裝置i (或者是電源裝置2)使用 於第4圖中之終止用電源裝置5〇。控制器51和ddr_s⑽損 52係透過介面用電阻53而由信號線連接,而該信號線和 電源裝置U或者是電源裝置2)之m輸出端子則係在介 面用電阻53之DDR-SDRAM52側的連接點N1處,透過第2 介面用電阻54連接。再者,將電源裝置丨(或者是電源裝 置2)的VREF輸出端子的輸出當作DDR_SDRAM 52之輸入 信號差動放大電路62的基準電壓(VREF)而予以輸入。如 此’在第4圖所示之電子機器中’能多句實現以高速將信號 予以小振幅化的介面。 另外’雖然在電源裝置1(或者是電源裝置2)中且有 將基準電壓(聊)輸出至外部的端子(聊端子/,並 將此輸出才見為前述之介面之基準電壓(VREF)’但在電源裝 (修正本)316188 17 ⑶/92 第93124510號專利申請案 (99 年 1〇 月 7 日) f (或者是電源裝置2)令也能夠不具有VREF端子,而 攸其他裝置輸出此介面之基準電壓。 在上文中’雖然已對本發明實施形態中有關輸出終止 $ H電壓(ΠΤ)的電職置’以及使賴種電源裝置的 電子機器進行说明,然而本發明的電源裝置亦可適用於用 以^出具有固定容許電壓範圍之其他電源電壓的情形,而 也此夠應用在其他的電子機器中。 另外,本發明並非僅限於上述之實施形態,只要是在 :請,利範圍中所記載之事項的範疇内,都能夠進行各種 叹a十薆更。例如,當然能夠將實施形態中所述之終止用電 =電壓(VTT )和基準電壓(VREF)等的具體電壓值予以任 思選擇’以適用於各種電子機器。 【圖式簡單說明】 第1圖係為本發明之實施形態的電源裝置的電路圖。 第2圖係為第1圖所示之電路圖的偏移電壓產生電路 的電路圖。 第3圖係為本發明另一實施形態的電源裝置的電路 圖。 第4圖係為構成以高速將信號予以小振幅化之介面的 電子機器之部分電路圖。 第5圖係為習知技術之電源裝置的電路圖。 【主要元件符號說明】
電源裝置 6、7 11 第1 NM0S型電晶體12 基準電壓產生電路 第2 NM0S型電晶體 (修正本)316188 18 1355792 第93124510號專利申諳案 13 第1差動放大電路 14 (99年10月7日 第2差動放大電路 15 緩衝放大器 17 ' 18 電阻 21 第1偏移電壓產生電路 22 第2偏移電壓產生電路 23 第1運算放大器 24 第2運算放大器 25、26 、27、28電阻 3卜 32 、33、34電阻 35、36 、3 7電阻 38 PMOS型電晶體 39 NM0S型電晶體 40、 41 疋電流源 42 ' 43 PNP型電晶體 44 PMOS型電晶體 45 NM0S型電晶體 46、 47 疋電流源 48 > 49 PNP型電晶體 50 終止用電源裴置 51 控制器 52 DDR-SDRAM 53、54 介面用電阻 61 輸出電路 62 輸入信號差動放大器 101 電源裝置 106 基準電壓產生電路 111 PM0S型電晶體 112 NMOS型電晶體 113 差動放大器 115 緩衝式放大器 117、118 電阻 BG 電源 11 ' 12 電流 N1 連接點 0UTA-、 0UTA+端子 0UTB-、 ουτβ+端子 R 電阻 VCC 輸入電源 VDDQ 輸入電源 VREF 基準電源 VTT 輸出電源 VTT_ IN 輸入電源 19 (修正本)316】88

Claims (1)

  1. t , 第93124510號專利申請案 t、申請專利範圚: (9 9年1 0月7日) . 種電源裝置’係從輪屮 出者,其特徵為具備有子將輸出電源電屋予以輸 J準電塵產生電路’用以產生基準電屢; 第 1 NMOS 型雷 # ^ 輸出端子的輸入電源甘 連接於供給電力至 “、而其源極連接於輸出端子; 苐2 NMOS型雷,. 而* 虿日日體,其汲極連接於輸出端子, 而其源極連接於接地電位; 於第1差動放大電路’將前述輸出電源電I予以回 ^輪入’並與從基準電壓產生電路輸入之前述基準電I ^進行比較’而對flNMOS型電晶體進行控制,·以 及 第2差動放大電路,將前述輸出電源電壓予以回 授輸入’並與從基準電壓產生電路輪入之前述基準電 壓進行比較,而對第2 nM〇S型電晶體進行控制; 前述第1差動放大電路係具有相對於前述基準 電壓而將偏移電壓相對地附加至前述輸出電源i壓 的2 1偏移電壓產生電路’俾在前述輸出電源電壓為 比前述基準電壓僅低偏移電壓的電壓以上時,第工 NMOS型電晶體會關斷;且, 前述第2差動放大電路係具有相對於前述輸出 電源電壓而將偏移電壓相對地附加至前述基準電壓 的第2偏移電壓產生電路,俾在前述輪出電源電壓為 比前述基準電壓僅高偏移電壓的電壓以下時,第2 NMOS型電晶體會關斷;藉此, (修 JL 本)316188 20 1355792 第93124510號專利申請案 (99 年 10 月 7 日) 將第1、第2 NM0S型電晶體皆為關斷狀態的電 壓範圍设定於輪出電源電壓。 2·如申^專利範圍帛1項之電源裝置,其中,第i差動 放大电路的輸入電源係具有比供給電力給輸出端子 的輸入電源兩的電壓。 3. 種電子機态’係具備有··申請專利範圍第1項或第 項之電源裝置、記憶裝置及控制器者,其特徵為: 兄憶裝置和控制器係透過帛1冑阻而以 一 條信號線連接; 電源裝置的輸出端子係作為終止用電源,並透過 電阻連接於信號線的記憶裝置側。 (修正本)316188 21
TW093124510A 2003-08-29 2004-08-16 Power supply and electronic device having same TWI355792B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003307710 2003-08-29

Publications (2)

Publication Number Publication Date
TW200509510A TW200509510A (en) 2005-03-01
TWI355792B true TWI355792B (en) 2012-01-01

Family

ID=34269458

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093124510A TWI355792B (en) 2003-08-29 2004-08-16 Power supply and electronic device having same

Country Status (6)

Country Link
US (1) US20070126408A1 (zh)
JP (1) JP4614234B2 (zh)
KR (1) KR20060121833A (zh)
CN (1) CN100476677C (zh)
TW (1) TWI355792B (zh)
WO (1) WO2005022284A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100660848B1 (ko) * 2004-12-28 2006-12-26 삼성전자주식회사 프로그램 가능한 부스팅을 위한 Gm-C 필터를 이용한이퀄라이저
US20070069808A1 (en) * 2005-09-29 2007-03-29 Hynix Semiconductor Inc. Internal voltage generator
JP2008021209A (ja) * 2006-07-14 2008-01-31 Seiko Epson Corp レギュレータ回路及び集積回路装置
EP2124028B1 (en) 2007-03-01 2015-05-20 Hamamatsu Photonics K. K. Photodetecting device
US7859336B2 (en) * 2007-03-13 2010-12-28 Astec International Limited Power supply providing ultrafast modulation of output voltage
JP4917460B2 (ja) * 2007-03-19 2012-04-18 ルネサスエレクトロニクス株式会社 半導体装置
US7994761B2 (en) * 2007-10-08 2011-08-09 Astec International Limited Linear regulator with RF transistors and a bias adjustment circuit
US20110137886A1 (en) * 2009-12-08 2011-06-09 Microsoft Corporation Data-Centric Search Engine Architecture
KR101782641B1 (ko) * 2010-12-08 2017-10-23 엘지디스플레이 주식회사 액정표시장치
KR101771254B1 (ko) 2010-12-13 2017-09-05 엘지디스플레이 주식회사 액정표시장치
US9128501B2 (en) * 2013-09-11 2015-09-08 Altera Corporation Regulator circuitry capable of tracking reference voltages
TWI557706B (zh) * 2013-11-08 2016-11-11 瑞鼎科技股份有限公司 應用於液晶顯示裝置之類比資料傳送器及其運作方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62158517U (zh) * 1986-03-28 1987-10-08
JPH0690655B2 (ja) * 1987-12-18 1994-11-14 株式会社東芝 中間電位発生回路
JPH04255008A (ja) * 1991-02-06 1992-09-10 Nec Ic Microcomput Syst Ltd 電源回路
JPH07142940A (ja) * 1993-11-17 1995-06-02 New Japan Radio Co Ltd Mosfet電力増幅器
JPH08262403A (ja) * 1995-03-28 1996-10-11 Sharp Corp 液晶駆動電源装置
US5608312A (en) * 1995-04-17 1997-03-04 Linfinity Microelectronics, Inc. Source and sink voltage regulator for terminators
JP3709246B2 (ja) * 1996-08-27 2005-10-26 株式会社日立製作所 半導体集積回路
JPH10177422A (ja) * 1996-12-18 1998-06-30 Canon Inc 安定化電源および画像形成装置
US5889392A (en) * 1997-03-06 1999-03-30 Maxim Integrated Products, Inc. Switch-mode regulators and methods providing transient response speed-up
JP3120795B2 (ja) * 1998-11-06 2000-12-25 日本電気株式会社 内部電圧発生回路
JP3849835B2 (ja) * 1999-06-23 2006-11-22 株式会社ルネサステクノロジ 半導体集積回路装置
US6479972B1 (en) * 2000-09-11 2002-11-12 Elite Semiconductor Memory Technology Inc. Voltage regulator for supplying power to internal circuits
US6492794B2 (en) * 2001-03-30 2002-12-10 Champion Microelectronic Corp. Technique for limiting current through a reactive element in a voltage converter
US6433521B1 (en) * 2001-08-03 2002-08-13 Windbond Electronics Corporation Source and sink voltage regulator using one type of power transistor
JP3813477B2 (ja) * 2001-09-12 2006-08-23 シャープ株式会社 電源装置およびそれを備えた表示装置
US6690191B2 (en) * 2001-12-21 2004-02-10 Sun Microsystems, Inc. Bi-directional output buffer
US6650093B1 (en) * 2002-06-03 2003-11-18 Texas Instruments Incorporated Auxiliary boundary regulator that provides enhanced transient response
US6707280B1 (en) * 2002-09-09 2004-03-16 Arques Technology, Inc. Bidirectional voltage regulator sourcing and sinking current for line termination

Also Published As

Publication number Publication date
WO2005022284A1 (ja) 2005-03-10
CN1846184A (zh) 2006-10-11
KR20060121833A (ko) 2006-11-29
JP4614234B2 (ja) 2011-01-19
CN100476677C (zh) 2009-04-08
JPWO2005022284A1 (ja) 2007-11-01
US20070126408A1 (en) 2007-06-07
TW200509510A (en) 2005-03-01

Similar Documents

Publication Publication Date Title
EP0905902B1 (en) Constant current cmos output driver circuit with dual gate transistor devices
US7038963B2 (en) Current sense amplifier circuits having a bias voltage node for adjusting input resistance
JP3709246B2 (ja) 半導体集積回路
JP5649857B2 (ja) レギュレータ回路
TWI355792B (en) Power supply and electronic device having same
JP2010178346A (ja) プロセス変動に対してスルーレートを補償するためのプリドライバを有する出力バッファ
JPS5943631A (ja) レベル変換入力回路
US7394283B2 (en) CML to CMOS signal converter
JPH033416A (ja) 信号レベル変換器を具える集積回路
JPH02260915A (ja) トランジスタ回路
US7746162B2 (en) Apparatus and method for waking up a circuit
US6157178A (en) Voltage conversion/regulator circuit and method
TW583681B (en) Voltage generator for semiconductor memory device
TW567585B (en) Integrated circuit
US6930530B1 (en) High-speed receiver for high I/O voltage and low core voltage
US5854567A (en) Low loss integrated circuit with reduced clock swing
TWI772137B (zh) 高速電路
TWI435543B (zh) 半導體電路及減輕半導體電路中電流變動的方法
KR20080024411A (ko) 반도체 메모리 장치의 데이터 출력 드라이버
US11848649B2 (en) Low power VB class AB amplifier with local common mode feedback
KR20180026835A (ko) 입력 회로 및 이를 포함하는 반도체 장치
KR20020096461A (ko) 반도체 메모리 소자의 전압 발생장치
JPH02161817A (ja) インバーター回路
JP4341882B2 (ja) 定電圧回路
JPH08162611A (ja) 半導体回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees