TWI305665B - Method for fabricating semiconductor device having trench type device isolation layer - Google Patents

Method for fabricating semiconductor device having trench type device isolation layer Download PDF

Info

Publication number
TWI305665B
TWI305665B TW092137296A TW92137296A TWI305665B TW I305665 B TWI305665 B TW I305665B TW 092137296 A TW092137296 A TW 092137296A TW 92137296 A TW92137296 A TW 92137296A TW I305665 B TWI305665 B TW I305665B
Authority
TW
Taiwan
Prior art keywords
trench
layer
etching
oxide layer
forming
Prior art date
Application number
TW092137296A
Other languages
English (en)
Other versions
TW200501263A (en
Inventor
Tae-Woo Jung
Jun-Hyeub Sun
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200501263A publication Critical patent/TW200501263A/zh
Application granted granted Critical
Publication of TWI305665B publication Critical patent/TWI305665B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76232Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
    • H01L21/76235Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls trench shape altered by a local oxidation of silicon process step, e.g. trench corner rounding by LOCOS

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Element Separation (AREA)
  • Drying Of Semiconductors (AREA)
  • Formation Of Insulating Films (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

1305665 玖、發明說明: ㈠發明所屬之技術領域: 本發明係關於一種用於製造半導體裝置之方法,且較特 別地係有關於具有具備溝渠構造之裝置隔離層的半導體裝 置。 ㈡先前技術: 通常,藉由沉積場絕緣層於半導體裝置之預定區域而形 成界定主動區域的場區域。特別地,藉由使用例如矽之局 部氧化(LOCOS )處理與構形之溝槽隔離(PGI )處理的裝 置隔離(ISO )處理來形成該場絕緣層。 在LOCOS處理中,係於基板上形成界定主動區域之氧 化物遮罩的氮化物層。然後,藉由使用光微影術使該氮化 物層形成圖案來使基板之預定部分曝露出來。接下來,氧 化該基板之暴露部分而形成用作裝置隔離區域之場氧化物 層。 該LOCOS處理簡單且能夠同時隔離寬範圍與窄範圍。 雖然有該等優點,但是由於因內部氧化產生之鳥啄效應而 使裝置隔離區域寬度變得更寬,因而降低源極/汲極區域之 有效面積。還有,在場氧化物層之形成期間’由於熱膨脹 係數差異所施加之應力會集中於該場氧化物層的邊緣區 域。因而,由矽所構成之基板具有結晶上之缺陷’並進一 步導致漏電。
半導體積體之大尺寸造成可應用之設計法則的減少,因 此,藉由相同規模之減少後的設計法則來降低該裝置隔離 層之尺寸。因而,對於應用傳統LOCOS與多緩衝LOCOS 1305665 (PBL)於該減少後之設計法則具有限制。 LOCOS 板上形 ,且藉 法之使 時,使 層於溝 埋入溝 統裝置 物層1 3 未顯示) 遮罩依 到基板 。然後, 子至預 :用來除 S氧化 匿1 5。 全部表 17來塡 因此,發展淺溝渠隔離(STI )處理來解決因傳統 與PBL處理所引起之問題。依照STI處理,係於基 成具有良好之相對於基板之蝕刻選擇性的氮化物層 由光微影術使該氮化物層形成圖案。經由乾式蝕刻 用而使基板形成圖案至預定的深度來形成溝渠。此 用該已形成圖案之氮化物層作爲硬遮罩。充塡絕緣 渠中並使之進行化學機械硏磨(CMP )處理而形成 渠中之場氧化物層。 第1 A及1 B圖係說明用來形成具有溝渠構造之偈 隔離層方法的剖面圖。 參照第1A圖,沉積襯墊氧化物層12與襯墊氮化 於基板11上。形成界定裝置隔離區域之感光圖案( 於襯墊氮化物層13上,並使用該感光圖案作爲蝕亥! 序地蝕刻該襯墊氮化物層13與襯墊氧化物層12直 1 1表面暴露出來。
其次,剝離該感光圖案,蝕刻該襯墊氧化物層1 2 藉由進行乾式時蝕刻處理來蝕刻基板1 1之暴露部ί 定深度而形成溝渠1 4。緊接著乾式蝕刻之後,進 去因用於形成溝渠1 4之蝕刻所引起之受損層的側Ϊ 處理,而於溝渠1 4之底側與側面形成側面氧化物J 接著,沉積內襯氮化物層1 6於上述構成結構之 面上,並藉由高密度電槳技術之使用沉積氧化物層 滿溝渠14。 參照第1 B圖,對於氧化物層1 7實施CMP處理直到襯 1305665 墊氮化物層13表面暴露出來。由此CMP處理,形成由氧 化物層1 7構成之裝置隔離層。以下,氧化物層1 7係當作 裝置隔離層。之後,經由濕式蝕刻除去該襯墊氮化物層1 3 及襯墊氧化物層1 2。 然而,在乾式蝕刻後所形成之傳統溝渠14具有尖銳邊 緣頂部邊角,即,該溝渠14之頂部邊角具有窄的從上述最 終結構基板之最上層表面至溝渠1 4之蝕刻後頂部邊角所 測量的圓滑角度A。因此,電位集中於該尖銳邊緣頂部邊 角內,進一步降低電晶體之低限電壓。 在襯墊氮化物層13及襯墊氧化物層12的除去期間,亦 蝕刻裝置隔離層1 7之頂部邊角部分,因而形成凹溝,即, 主動區域與裝置隔離層17之間的高度差。其中,於第1B 圖中,該凹溝標示爲Μ。然而,凹溝Μ引起一部分多晶矽 層沉積並造成用於形成閘極電極之乾式蝕刻處理仍然凹溝 Μ上進行,因而在相鄰之閘極電極間形成架橋,即,雖然 在溝渠具有尖銳邊緣頂部邊角之狀態下進行接下來之處理 時,殘餘之多晶矽層殘存於凹溝Μ上。 還有,在用來形成溝渠1 4之乾式蝕刻處理之後,藉由 乾式蝕刻進行側面氧化處理來除去受損層。然而,該側面 氧化處理可能不足以藉由乾式蝕刻來除去該受損層。 ㈢發明內容: 因此,本發明之目的在於提供—種用來製造具有具備圓 滑頂部邊角之溝渠形式裝置隔離層之半導體裝置的方法。 本發明之另一個目的在於提供具有能夠除去導因於用 來形成溝渠之蝕刻處理之受損層的溝渠形式裝置隔離層之 1305665 半導體裝置。 根據本發明之一部份’所提供之用來形成半導體裝置之 裝置隔離層的方法,包含以下步驟:於基板上形成界定裝 置隔離層之襯墊層圖案;藉由使用襯墊層圖案作爲遮罩來 餓刻基板之暴露部分而形成溝渠;進行蝕刻處理來使溝渠 之頂部邊角圓滑;藉由氧化在蝕刻處理後所形成之溝渠側 面而形成側面氧化物層;於該側面氧化物層上形成內襯氮 化物層’·於該內襯氮化物層上形成絕緣層來充塡該溝渠; 以及使該絕緣層平坦化。 根據本發明之另一部分,亦提供一種用來製造半導體裝 置之方法,其中包含以下步驟:形成溝渠,其中頂部邊角 係藉由蝕刻基板表面至預定深度來使之圓滑;對於溝渠進 行蝕刻處理’以致於該溝渠之頂部邊角變得較圓滑;藉由 氧化溝渠側面而形成側面氧化物層;於該側面氧化物層上 形成內襯氮化物層;於該內襯氮化物層上形成絕緣層來掩 埋該溝渠;平坦化該絕緣層直到基板表面暴露出來;於基 板已暴露之表面部分上形成氧化物層;以及在包含該氧化 物層結構之全部表面上形成被用作爲閘極電極之導電層。 ㈣實施方式: 本發明上述及其他目的與特徵將由下述結合附帶圖式 之較佳實例而變得更明白。 下文中將參照附圖來較詳細地說明用於製造具有溝渠 結構之裝置隔離層的半導體裝置之製造方法。 第2A〜2H圖係圖解說明根據本發明較佳範例之具有溝 渠結構裝置隔離層之製造半導體裝置製造方法的剖面圖。 1305665 參照第2A圖,係於基板2 1上連續形成襯墊氧化物層22 及襯墊氮化物層23。其中,該襯墊氮化物層23之功能係 在接下來之蝕刻處理期間作爲蝕刻停止層,以及在接下來 之化學機械硏磨(C Μ P )處理期間亦作爲硏磨停止層。該 襯墊氧化物層22係以具有約100Α厚度之氧化矽(Si02) 層爲佳,而該襯墊氮化物層23係以具有約300A〜約2000A 範圍厚度之氮化矽(Si3N4 )層爲佳。 其次,於襯墊氮化物層23形成抗反射層24。其中,爲 氮化矽(SiN)層之抗反射層24係被設置來容易地進行光 微影術處理。 然後被覆感光層於抗反射層24上並藉由使用曝光及顯 影處理來形成圖案,以致於形成界定裝置隔離區域之感光 圖案25。然後,藉由該感光圖案25之使用作爲蝕刻遮罩 來依序蝕刻該抗反射層24、該襯墊氮化物層23及該襯墊 氧化物層22。該蝕刻處理係於襯墊氮化物層蝕刻裝置中操 作且以四步驟進行:蝕刻抗反射層24 ;蝕刻襯墊氮化物層 23 ;鈾刻穿透該襯墊氮化物層23 ;與形成頂部圓滑表面 26 ° 較明確地說明該等四步驟,係藉由使用感光圖案2 5作 爲鈾刻遮罩來蝕刻抗反射層24。此時,藉由使用CHF3、 CF4、Ar、與02之混合氣體來進行蝕刻,並以蝕刻停止點 之終點(EOP )設定終止鈾刻之時點。例如,使用具有流 量範圍在約lOsccm〜30sccm之CHF3、具有流量範圍在約 20sccm〜30sccm之CF4或具有流量範圍在約5sccm〜20sccm 之02的單獨一種或混合氣體作爲用於上述用來蝕刻抗反 1305665 射層24之蝕刻氣體。特別地,在混合之蝕刻氣體情況下, CF4氣體具有最高絕對流量。 然後,蝕刻在蝕刻抗反射層24後所暴露之襯墊氮化物 層2 3。此時,以相同配方使用相同蝕刻氣體。例如,使用 CHF3、CF4、Ar與02作爲蝕刻氣體,藉由爲蝕刻終點之 EOP設定終止鈾刻處理之時點。以混合具有約5Sccm〜約 30sccm流量之CHF3、具有約5sccm〜約15sccm流量之CF4、 或具有約Osccm〜約lOsccm流量之02而得到蝕刻氣體爲 佳。此時,於該混合之蝕刻氣體中,係以CHF3氣體具有最 高絕對流量。當蝕刻襯墊氮化物層2 3時,同時亦蝕刻襯墊 氧化物層22。 下一個步驟係使襯墊氮化物層23進行穿透蝕刻處理。 該穿透蝕刻處理係消除任何如在蝕刻襯墊氮化物層2 3與 襯墊氧化物層22後形成在矽基板21表面上之矽點的缺 陷。在穿透蝕刻處理中係使用CF4、Ar與02之混合氣體作 爲鈾刻氣體。 緊接著穿透鈾刻處理,係於形成溝渠前形成初步頂部圓 滑表面26。此時,使用CHF3、CF4與Ar之混合氣體。 參照第2B圖,在應用於襯墊氮化物層23之蝕刻處理 後,藉由使用氧氣電漿剝離來使感光圖案25與抗反射層24 分開。 然後藉由襯墊氮化物層2 3作爲蝕刻遮罩來蝕刻矽基板 21之一部分而進行用於形成溝渠27之處理。該用來形成 溝渠27之蝕刻處理包含四步驟:藉由使用溴化氫(HBr ) 之蝕刻頂部邊角來控制溝渠2 7之頂部邊角的圓滑角度 -10- 1305665 A1;除去原來之氧化物層;蝕刻矽基板21至預定深度;與 灌入在蝕刻處理期間所使用之氣體。該蝕刻處理係在矽基 板蝕刻裝置之中進行。而且,從矽基板21上層表面至溝渠 2 7之蝕刻邊角來測量上述之圓滑角度。 在控制圓滑角度A1之第一步驟中,可使用包含HBr之 氣體作爲蝕刻氣體。而且,亦可加入H e氣體於上述蝕刻氣 體中。在除去原來氧化物層之第二步驟中,使用CF4與He 混合氣體作爲蝕刻氣體。蝕刻矽基板21之第三步驟爲形成 溝渠27之主要蝕刻步驟。於第三步驟中,使用一種HBr 與氯氣(Cl2 )之混合氣體作爲蝕刻氣體。例如,使用如使 用HBr、Cl2' 02與He之氣體作爲該蝕刻氣體。第四步驟 中,使用一種CF4、02、Ar與He混合氣體將氯氣從反應室 中沖出來。 在用來形成溝渠27之蝕刻處理後,設定溝渠27之頂部 邊角而具有在約30°〜約60°範圍之圓滑角度A1。即,鈾刻 該頂部邊角成爲相對於矽基板21上層表面爲約30°〜約60° 範圍,以致於形成斜側壁。 參照第2 C圖,進行一種同向性蝕刻技術作爲用來額外 蝕刻溝渠27之光蝕刻處理(LET )。此時,藉由進行使用 CF4與02之混合氣體的同向性蝕刻技術而使溝渠27之頂部 邊角具有約50°〜約80°之圓滑角度A2。 此外,該同向性鈾刻處理除去在溝渠2 7之蝕刻期間的 受損層,並控制溝渠27頂部邊角之圓滑角度A2在約50。〜 約8 0°範圍。例如,當同向性蝕刻技術蝕刻已使圓滑成約 3 0°〜約50°之溝渠27頂部邊角比較於幾乎垂直之溝渠27 -11- 1305665 側壁爲多’藉由同向性蝕刻技術可使頂部邊角之圓滑角度 A 1急劇地變斜。 參照第2 D圖’藉由進行側面氧化處理來形成已形成側 面氧化物層2 8於溝渠2 7之側壁。此時,用於形成側面氧 化物層之側面氧化處理係藉由使用乾式氧化技術在約9〇〇 °C〜約1 〇 0 0 °C溫度範圍下進行。在側面氧化物層2 8形成 後,側面氧化物層2 8具有約6 0 A〜約1 0 0 A範圍之厚度,且 溝渠27頂部邊角具有約85。至約90。範圍之圓滑角度。然 而’相較於濕式氧化技術,乾式氧化技術氧化該頂部邊角 較爲廣泛,因此,形成於該頂部邊角之側面氧化物層2 8具 有較形成於溝渠2 7側壁之側面氧化物層2 8的厚度D 1更厚 的厚度D2。 參照第2 E圖,沿著包含溝渠2 7與側面氧化物層2 8之 側面沉積內襯氮化物層29。藉由高密度電漿技術之使用沉 積絕緣層3 0於內襯氮化物層上直到該絕緣層3 0完全充塡 於溝渠2 7中。 參照第2F圖,之後藉由使用化學機械硏磨(CMP )處 理來平坦化該絕緣層30,並藉由使用磷酸(Η3Ρ04)濕式 溶液來除去襯墊氮化物層2 3。此時,由於襯墊氧化物層2 3 與側面氧化物層2 8對於磷酸溶液具有不同選擇性,故側面 氧化物層2 8不會被蝕刻。 在襯墊氮化物層2 3除去之後,具有絕緣層3 0所形成之 裝置隔離層係藉由經由濕式蝕刻處理除去襯墊氧化物層2 2 而形成。此時,被覆溝渠2 7頂部邊角之側面氧化物層2 8 具有較形成於溝渠側壁之溝渠厚度更厚之厚度。因此,在 -12- 1305665 襯墊氧化物層22之去除後降低凹溝之產生至最低。 參照第2G圖,藉由使用乾式氧化技術形成屏幕氧化物 層3 1,並離子植入用來控制低限電壓之不純物。此時,於 約8 5 0 °C至約1 〇 0 0 °C之溫度範圍內形成具有約5 0 A至約 150A之厚度的屏幕氧化物層31。 參照第2H圖,除去屏幕氧化物層3 1,然後,再次進行 乾式氧化技術來形成並成長閘極氧化物層3 2。此時,於約 8 5 0 °C至約l〇〇〇°C之溫度範圍內形成閘極氧化物層32。而 且,亦可使用濕式氧化技術取代乾式氧化技術。因爲經由 乾式氧化技術之使用形成屏幕氧化物層3 1與閘極氧化物 層32,故可維持約90°之頂部邊角角度。 亦可沉積多晶矽層於具有最少凹溝產生之閘極氧化物 層3 2上,然後進行蝕刻處理作爲緊接著被使用來形成閘極 氧化物層32之乾式氧化技術的處理步驟。在沉積並蝕刻該 多晶層之情況下,可避免任何殘留層殘餘物在凹溝上。 第3 A圖係顯示在蝕刻溝渠2 7、進行LET與內襯氮化物 層29之沉積步驟期間,溝渠27頂部邊角之角度變化的詳 細示意圖。第3 B圖係顯示在屏幕氧化物層3 1與閘極氧化 物層3 2之沉積期間,溝渠2 7頂部邊角角度變化的詳細示 意圖。第3 C圖形成於溝渠27頂部邊角之閘極氧化物層的 厚度變化。 參照第3A圖,在溝渠蝕刻處理Bl、LET處理B2與內 襯氮化物層沉積處理B3期間,溝渠27頂部邊角改變其角 度從約4 5 °變成約7 5 °而最終成爲約9 0 °。 參照第3 B圖,在屏幕氧化物層3 1沉積處理B 4與閘極 1305665 第5A〜5C圖係顯示藉由進行緊接於控制溝渠頂部邊角 而具有約45。角度步驟之LET處理並沉積內襯氮化物層而
得到的最終結構顯微鏡圖。第5D圖係顯示在未進行LET 處理之下’藉由沉積內襯氮化物層而得到之最終結構的顯 微鏡圖。 基匕上述之各個配方’使溝渠頂部邊角具有約45。角度 (參考第5A圖)’然後進行LET處理約14秒來使頂部邊 角角度成爲約75。(參考第5B圖)。然後,沉積內襯氮化 物層(參考第5C圖)。因此,藉由進行LET處理使溝渠 頂部邊角變成圖滑。 如第5D圖所示’在未進行LET處理而進行內襯氮化物 層之情況下,雖然蝕刻厚之溝渠側面幾乎保持著,但是溝 渠頂部邊角則非常陡峭。 第6A圖係顯示在如第5C圖所示之內襯氮化物層沉積之 後’除去襯墊氮化物層之最終結構的顯微鏡圖。第6B圖係 顯示在屏幕氧化物層形成後之最終結構的顯微鏡圖。第6C 圖係顯示在閘極氧化物層形成後之最終結構的顯微鏡圖。 如第6A~6C圖所示,在屏幕氧化物層與閘極氧化物層形 成之後,已改善凹溝側面。藉由經由乾式氧化技術來維持 溝渠頂部邊角角度接近約90°角而達成上述改善。 同時,藉由進行LET處理亦可減少主動區域寬度。然 而,在LET處理主要用來提供圓滑溝渠頂部邊角之效果的 情況下,並未斷定在以LET處理減少主動區域寬度之效 果。 第7圖係比較有進行LET處理之主動區域寬度之減少與 1305665 未進行LET處理之主動區域寬度之減少的曲線圖。於第7 圖中,橫座標表示各個配方而縱座標表示主動區域寬度。 還有,參考記號’0’與’□’分別表示進行LET處理狀況與未 進行LET處理狀況。 如圖所示,在有及無進行LET處理之主動區域寬度的差 異很小。 第8圖係顯示在剝離襯墊氮化物層後,主動區域寬度之 變化曲線圖。第8圖中,橫座標表示各個配方而縱座標表 示主動區域之寬度的曲線圖。 參照第8圖,在進行對於溝渠ISO之蝕刻、LET處理、 內襯氮化物層Nit. Dep之沉積與對於襯墊氮化物層之剝離 處理Nit.剝離步驟期間,主動區域寬度逐漸降低至約 1476.3A、約1 3 87.3A、約1311A與約120 8A之減少程度。 然而在形成屏幕氧化物層Vt Sc ox.與形成閘極氧化物層ox. 之步驟中,未見該主動區域寬度之逐漸減少情形。即,在 剝離襯墊氮化物層之後,僅溝渠頂部邊角角度改變。 本發明之較佳範例係提供藉由控制已被圓滑之溝渠頂 部邊角來最小化凹溝產生的效果,因此避免裝置隔離層之 降級。還有,根據本發明,在蝕刻溝渠後進行LET處理, 以致於除去由蝕刻而來之受損層。該等一連串之蝕刻步驟 導致半導體裝置良率增加。 當針對某些較佳範例已說明本發明,對於精通於本項技 藝者將更爲明瞭的是,在不脫離如以下專利申請範圍所定 義之範圍下,可進彳T不同改變及修正。 ㈤圖式簡單說明: -18- 1305665 第1A與1B圖係說明用來製造具有溝渠形式裝置隔離層 之傳統半導體裝置之方法的剖面圖。 第2A~2H圖係說明根據本發明之較佳實例所用來製造 具有溝渠形式裝置隔離層之半導體裝置的剖面圖。 第3A圖係顯示在用來形成溝渠之蝕刻處理、接下來之 光蝕刻處理(LET )、及內襯氮化物層之沉積期間,溝渠頂 部邊角之頂部圓滑角度變化的詳細曲線圖。 第3 B圖係顯示在屏幕氧化物層及閘極氧化物層之沉積 期間,溝渠頂部邊角角度變化的詳細曲線圖。 第3C圖顯示形成於溝渠頂部邊角之氧化物層厚度變 化。 第4A圖係顯示在預定之蝕刻條件下,形成溝渠邊角成 爲約30°角度之情況的顯微鏡圖。 第4B圖係顯示在預定之蝕刻條件下,形成溝渠邊角成 爲約45°角度之情況的顯微鏡圖。 第4C圖係顯示在預定之蝕刻條件下,形成溝渠邊角成 爲約90°角度之情況的顯微鏡圖。 第5 A〜5C圖係顯示藉由對於具有已圓滑成約45°角度之 頂部邊角的溝渠進行LET處理,及接著於其上沉積內襯氮 化物層而構成之最後結構的顯微鏡圖。 第5D圖係顯示在未進行LET處理之情況下沉積內襯氮 化物層後之最終結構的顯微鏡圖。 第6A圖係顯示在沉積如第5C圖所示之內襯氮化物層然 後除去襯墊氮化物後之結果的顯微鏡圖。 第6 B圖係顯示在形成屏幕氧化物層後之最終結構的顯 -19- 1305665 微鏡圖。 第6 C圖係顯示在形成閘極氧化物層後之最終結構的顯 微鏡圖。 第7圖係比較進行LET處理時主動區域寬度之減少與未 進行LET處理之情況下主動區域寬度之減少的曲線圖。 第8圖係顯示在除去襯墊氮化物層後主動區域寬度之改 變的曲線圖。 主要元件符號說明: 11 :基板 12 :襯墊氧化物層 1 3 :襯墊氮化物層 1 4 :溝渠 1 5 :側面氧化物層 1 6 :內襯氮化物層 1 7 :氧化物層 2 1 :基板 22 :襯墊氧化物層 2 3 :襯墊氮化物層 2 4 :抗反射層 25 :感光圖案 2 6 :頂部圓滑表面 2 7 :溝渠 2 8 :側面氧化物層 29 :內襯氮化物層 3 〇 :絕緣層 -20- 1305665 3 1 :屏幕氧化物層 3 2 :閘極氧化物層 Μ :凹溝 A,:圓滑角度 A2 :圓滑角度 A3 :圓滑角度 D ,:厚度 D2 :厚度 B ,:溝渠蝕刻處理 B 2 : LET MM B 3 :沉積處理 β4 :沉積處理 Β 5 :沉積處理 D :厚度

Claims (1)

1305665 第92137296號「具有溝渠形式裝置隔離層之半導體裝置 的製造方法」專利案 (2008年1月修正) - 拾、申請專利範圍: 1. 一種用來形成半導體裝置的裝置隔離層之方法,包括’ 下列步驟: 於基板上形成界定裝置隔離層之襯墊層圖案; 藉由以該襯墊層圖案作爲遮罩之使用來蝕刻基板暴 露部分而形成溝渠; Φ 進行蝕刻處理來使該溝渠頂部邊角圓滑,其中,在 預定之條件下,響應不同蝕刻時間製造角度爲約30° 、 約45°以及約90°之頂部邊角; 藉由氧化在蝕刻處理後所形成之溝渠側壁,形成側 面氧化物層; 在該側面氧化物層上形成內襯氮化物層; 在該內襯氮化物層上形成絕緣層以塡滿該溝渠;以 及 · 平坦化該絕緣層。 2. 如申請專利範圍第1項之方法,其中該形成溝渠之步 驟係藉由經由至少包含溴化氫與氯氣之氣體的使用, 控制溝渠之頂部邊角之角度來進行。 3 .如申請專利範圍第2項之方法,其中形成溝渠之步驟 包括下列步驟: 藉由使用溴化氫來進行蝕刻處理; 1305665 藉由使用四氟化碳(cf4 )氣體除去在蝕刻處理後所 形成之原生氧化物層; 在包含溴化氫與氯氣之氣體的使用下進行蝕刻處 理’以形成具有預定深度之溝渠;以及 藉由使用包含CF4與氧氣(〇2 )之氣體而將氯氣從 反應室沖走以進行蝕刻處理。 4. 如申請專利範圍第1項之方法,其中該蝕刻處理,係 藉由使用等向性蝕刻技術來進行。 5. 如申請專利範圍第4項之方法,其中經由等向性蝕刻 技術之使用,控制溝渠之頂部邊角之角度。 6 ·如申請專利範圍第4項之方法,其中等向性蝕刻技術 使用包含CF4與02之氣體。 7 ·如申請專利範圍第1項之方法,其中形成側面氧化物 層之步驟,其藉由使用乾式氧化技術來進行。 8 .如申請專利範圍第7項之方法,其中該乾式氧化技術 係在約900°C至約1 000°C之溫度下進行,以形成具有約 60A至約100A厚度之側面氧化物層。 9. 一種用於製造半導體裝置之方法,包含下列步驟: 藉由蝕刻基板表面至預定深度,形成圓化頂部邊角 之溝渠; 對該溝渠進行蝕刻處理,致使溝渠之頂部邊角變得 更圓滑,其中,在預定之條件下,響應不同的蝕刻時間 製造角度爲約30° 、約45°以及約90°之頂部邊角; 藉由氧化溝渠之側壁形成側面氧化物層; 1305665 於該側面氧化物層上形成內襯氮化物層; 於該內襯氮化物層上形成絕緣層以掩埋該溝渠; 平坦化該絕緣層直到基板表面暴露出來; 於該基板暴露之表面上形成氧化物層;以及 於含有氧化物層結構之全部表面上形成作爲閘極電 極之導電層。 1 0 ·如申請專利範圍第9項之方法,其中形成氧化物層之 步驟包括下列步驟: 於基板上形成用於臨限電壓控制之屏幕氧化物層; 藉由使用該屏幕氧化物層作爲遮罩,植入用於臨限 電壓控制之摻雜物; 除去該屏幕氧化物層;以及 在除去該屏幕氧化物層後’於基板已暴露之表面上 形成閘極氧化物層。 1 1 _如申請專利範圍第9項之方法,其中該側面氧化物層 係經由乾式氧化技術而形成。 1 2 .如申請專利範圍第1 〇項之方法,其中該屏幕氧化物層 與該閘極氧化物層係經由乾式氧化技術而形成。 1 3 .如申請專利範圍第Π項置之方法,其中在約9 0 0 °C至 約1000°C範圍之溫度下形成具有約6〇a至約i〇〇A範圍 厚度之側面氧化物層。 14·如申請專利範圍第12項之方法,其中在約850°C至約 1000°C範圍之溫度下形成具有約5〇A至約150A厚度之 屏幕氧化物層。 1305665 15.如申請專利範圍第12項之方法,其中在約850°C至約 100(TC範圍之溫度下形成閘極氧化物層。 1 6 .如申請專利範圍第9項之方法,其中在形成圓化頂部 邊角之溝渠的步驟中,在至少包含溴化氫與氯氣之氣 體的使用下,將該溝渠之頂部邊角圓化。 1 7 .如申請專利範圍第1 6項之方法,其中形成溝渠之步驟 進一步包括下列步驟: 藉由使用溴化氫進行蝕刻處理; 藉由使用0?4氣體除去蝕刻處理後所形成之原生氧 化物層; 藉由使用包含溴化氫與氯氣之氣體進行蝕刻處理直 到該溝渠具有預定之深度;以及 使用包含匚?4與02氣體將氯氣從反應室中沖走以進 行蝕刻處理。 1 8 .如申請專利範圍第9項之方法,其中使該溝渠之頂部 邊角變得更圓滑之步驟係藉由使用等向性蝕刻技術來 進行。 1 9 .如申請專利範圍第1 8項之方法,其中係經由等向性蝕 刻技術控制該溝渠之頂部邊角。 20 .如申請專利範圍第1 8項之方法’其中該等向性蝕刻技 術係藉由使用包含0?4與〇2之氣體來進行。 2 1.如申請專利範圍第1項之方法,其中若用以過蝕刻襯墊 層之預定條件包含約88 mtorr壓力、約600W之功率、具 有約50sccm之CF4以及具有約300sccm之Ar,則於約〇秒、 1305665 約10秒以及約0秒之不同蝕刻時間製造角度爲約30° 、約 45°以及約90°之頂部邊角。 2 2.如申請專利範圍第21項之方法,其中若該預定條件包含 約10 mtorr壓力、約1000W之電源功率、約275W之偏 壓功率、具有約40sccm之HBr、具有約1.0 torr之He以 及約20 °C的溫度,則於約5秒、約〇秒以及約0秒之不 同蝕刻時間製造角度爲約30° 、約45°以及約90°之頂 部邊角。 23. 如申請專利範圍第22項之方法,其中若該預定條件包含 約10 mtorr壓力、約600W之功率、約90W之偏壓功率、 具有約80sccm之CF4、具有約10 torr之He以及約20°C 的溫度,則於約0秒、約7秒以及約7秒之不同蝕刻時 間製造角度爲約30° 、約45°以及約90°之頂部邊角。 24. 如申請專利範圍第9項之方法,其中若用以過蝕刻襯墊 層之預定條件包含約88 mtorr壓力、約600W之功率、 具有約50sccm之CF4以及具有約300sccm之Ar,而於 約0秒、約10秒以及約0秒之不同蝕刻時間製造角度 爲約30° 、約45°以及約90°之頂部邊角。 25. 如申請專利範圍第24項之方法,其中若該預定條件包含 約10 mtorr壓力、約l〇〇〇W之電源功率、約275W之偏 壓功率、具有約40sccm之HBr、具有約10 torr之He以 及約20°C的溫度,而於約5秒、約0秒以及約0秒之不 同飩刻時間製造角度爲約30° 、約45。以及約90°之頂 部邊角。 1305665 26.如申請專利範圍第25項之方法,其中該預定條件係爲包 含約10 mtorr壓力、約600W之功率、約90W之偏壓功 率、具有約80sccm之CF4、具有約10 tori之He以及約 2 0°C的溫度,而於約0秒、約7秒以及約7秒之不同蝕 刻時間製造角度爲約30° 、約45°以及約90°之頂部邊 角。
TW092137296A 2003-06-30 2003-12-29 Method for fabricating semiconductor device having trench type device isolation layer TWI305665B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0043071A KR100513799B1 (ko) 2003-06-30 2003-06-30 트렌치형 소자분리막을 구비한 반도체 소자의 제조 방법

Publications (2)

Publication Number Publication Date
TW200501263A TW200501263A (en) 2005-01-01
TWI305665B true TWI305665B (en) 2009-01-21

Family

ID=33536370

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092137296A TWI305665B (en) 2003-06-30 2003-12-29 Method for fabricating semiconductor device having trench type device isolation layer

Country Status (5)

Country Link
US (1) US20040266136A1 (zh)
JP (1) JP2005026662A (zh)
KR (1) KR100513799B1 (zh)
CN (1) CN1315173C (zh)
TW (1) TWI305665B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006049685A (ja) * 2004-08-06 2006-02-16 Sanyo Electric Co Ltd 半導体装置の製造方法
KR100607351B1 (ko) * 2005-03-10 2006-07-28 주식회사 하이닉스반도체 플래쉬 메모리 소자의 제조방법
KR100700284B1 (ko) * 2005-12-28 2007-03-26 동부일렉트로닉스 주식회사 반도체소자의 트랜치 소자분리막 형성방법
US20070246795A1 (en) * 2006-04-20 2007-10-25 Micron Technology, Inc. Dual depth shallow trench isolation and methods to form same
US8120137B2 (en) * 2008-05-08 2012-02-21 Micron Technology, Inc. Isolation trench structure
KR101057749B1 (ko) * 2008-12-24 2011-08-19 매그나칩 반도체 유한회사 깊은 트렌치 분리방법
JP5814663B2 (ja) 2011-07-13 2015-11-17 株式会社日立ハイテクノロジーズ プラズマ処理方法及びゲートラスト方式のメタルゲートの製造方法
CN103400795B (zh) * 2013-08-14 2015-06-24 上海华力微电子有限公司 浅沟槽隔离工艺
WO2017055918A1 (en) 2015-09-30 2017-04-06 Brita Lp Filter core configuration
US10083888B2 (en) * 2015-11-19 2018-09-25 Advanced Semiconductor Engineering, Inc. Semiconductor device package

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4087832A (en) * 1976-07-02 1978-05-02 International Business Machines Corporation Two-phase charge coupled device structure
US4571819A (en) * 1984-11-01 1986-02-25 Ncr Corporation Method for forming trench isolation structures
US5498566A (en) * 1993-11-15 1996-03-12 Lg Semicon Co., Ltd. Isolation region structure of semiconductor device and method for fabricating the same
JPH09181163A (ja) * 1995-11-13 1997-07-11 Texas Instr Inc <Ti> 丸い角を備えたトレンチ分離構造体を有する半導体装置の製造法
US5843226A (en) * 1996-07-16 1998-12-01 Applied Materials, Inc. Etch process for single crystal silicon
US5746884A (en) * 1996-08-13 1998-05-05 Advanced Micro Devices, Inc. Fluted via formation for superior metal step coverage
US5801083A (en) * 1997-10-20 1998-09-01 Chartered Semiconductor Manufacturing, Ltd. Use of polymer spacers for the fabrication of shallow trench isolation regions with rounded top corners
US6180466B1 (en) * 1997-12-18 2001-01-30 Advanced Micro Devices, Inc. Isotropic assisted dual trench etch
US5976951A (en) * 1998-06-30 1999-11-02 United Microelectronics Corp. Method for preventing oxide recess formation in a shallow trench isolation
TW469579B (en) * 1998-09-19 2001-12-21 Winbond Electronics Corp Method for producing shallow trench isolation (STI)
US6225187B1 (en) * 1999-02-12 2001-05-01 Nanya Technology Corporation Method for STI-top rounding control
US6218309B1 (en) * 1999-06-30 2001-04-17 Lam Research Corporation Method of achieving top rounding and uniform etch depths while etching shallow trench isolation features
TW432594B (en) * 1999-07-31 2001-05-01 Taiwan Semiconductor Mfg Manufacturing method for shallow trench isolation
US6228727B1 (en) * 1999-09-27 2001-05-08 Chartered Semiconductor Manufacturing, Ltd. Method to form shallow trench isolations with rounded corners and reduced trench oxide recess
KR100338767B1 (ko) * 1999-10-12 2002-05-30 윤종용 트렌치 소자분리 구조와 이를 갖는 반도체 소자 및 트렌치 소자분리 방법
JP2001345375A (ja) * 2000-05-31 2001-12-14 Miyazaki Oki Electric Co Ltd 半導体装置および半導体装置の製造方法
US6500727B1 (en) * 2001-09-21 2002-12-31 Taiwan Semiconductor Manufacturing Company Silicon shallow trench etching with round top corner by photoresist-free process
US6576563B2 (en) * 2001-10-26 2003-06-10 Agere Systems Inc. Method of manufacturing a semiconductor device employing a fluorine-based etch substantially free of hydrogen
US6579801B1 (en) * 2001-11-30 2003-06-17 Advanced Micro Devices, Inc. Method for enhancing shallow trench top corner rounding using endpoint control of nitride layer etch process with appropriate etch front

Also Published As

Publication number Publication date
CN1577793A (zh) 2005-02-09
CN1315173C (zh) 2007-05-09
TW200501263A (en) 2005-01-01
US20040266136A1 (en) 2004-12-30
JP2005026662A (ja) 2005-01-27
KR100513799B1 (ko) 2005-09-13
KR20050002025A (ko) 2005-01-07

Similar Documents

Publication Publication Date Title
TWI283042B (en) Method for fabricating transistor of semiconductor device
US20070111467A1 (en) Method for forming trench using hard mask with high selectivity and isolation method for semiconductor device using the same
JP4476196B2 (ja) 半導体装置の製造方法
TWI305940B (en) Method for fabricating semiconductor device having trench isolation
TWI305665B (en) Method for fabricating semiconductor device having trench type device isolation layer
JP2004153236A (ja) 半導体素子の素子分離膜形成方法
TWI251876B (en) Method of pull back for forming shallow trench isolation
JP2006278745A (ja) 半導体装置の製造方法および半導体装置
US20020168834A1 (en) Method for fabricating shallow rench isolation structure
US6667222B1 (en) Method to combine zero-etch and STI-etch processes into one process
US20060154439A1 (en) Method of fabricating semiconductor device
JP2000150632A (ja) 半導体装置の製造方法
JP3323190B2 (ja) ドライエッチング方法、半導体装置の製造方法及びドライエッチング装置
JP2003197734A (ja) 半導体装置の素子分離膜の形成方法
US20090170276A1 (en) Method of Forming Trench of Semiconductor Device
KR100861290B1 (ko) 반도체 소자의 소자분리막 형성방법
KR101032893B1 (ko) 트렌치형 소자분리막을 구비한 반도체 소자의 제조 방법
JP3053009B2 (ja) 半導体装置の製造方法
KR100249023B1 (ko) 반도체장치의 소자격리방법
KR100800106B1 (ko) 반도체 소자의 트렌치 절연막 형성 방법
JP2007027321A (ja) 素子分離の製造方法および半導体装置の製造方法
JP2001244327A (ja) 半導体装置の製造方法
JP2005277384A (ja) 半導体素子の製造方法
JP2000195945A (ja) 半導体装置の製造方法
KR20050067474A (ko) 반도체소자의 소자분리 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees