1283107 〆 九、發明說明: 【發明所屬之技術領域】 本發明係有關於取出所輸入的類比信號而予以標本化 之取樣電路,处妓胜避將間廣运於輸入 ΐ經土!含於此之雜訊成i 度良好地取出之相關技術。 心月 【先前技術】 -作為對類比信號進行取樣動作之電路係已知為 持電路。該取樣保持電路係進行將輪入信號予以取样^且 將取樣之電壓予以保持而輸出的2個^ :作係使用電容器。並且,將該取樣保持電二 $,則有著將電容器内藏於積體電路内之 、虹 於積體電路的外部之外附型的取樣保持電路。’和设置 ::圖係表示習知之取樣保持電路的 充放電電路2係設置於取樣保 甩路圖。 容哭Γ μ + 保符电路的輸入端子IN和泰 合裔C的一方端之間,藉由控制信泸 矛电 不導通(off)狀態,在導通狀能: 工制導通(on)/ 2輪入端子Nln和輸出端子⑹_之=,電路 】…之充放電。充放電電路2係低而進行 ^另-方面,為了避免對施加於輸入:且:之-種構 編的影響,乃採高輸入阻 7子取的輸入信 :保持取樣的電璧係對取樣保持電^電容器C為 經由電壓隨耦器(ν〇Η ,別出端子〇ϋ丁令 對電容器C實現高輸:且:r而連接。電遷_器係 抗’而對輸出端子OUT則實現 317076 5 1283107 低輸出阻抗,且將取樣於電容器c的電壓作為輸出電壓 • Vout而自輸出端子OUT輸出。 第6圖中,作成達靈頓(Darlington connection)連接之 電晶體Q01、Q02係相當於電壓隨耦器。由電晶體Q01、 Q02所構成的達靈頓電路係能實現較電晶體單體的射極接 地電路更高的輸入阻抗,且適合於抑制經由輸出端子OUT 之電容器C的放電。例如,電晶體Q01係ηρη型,其電容 器C和充放電電路2的輸出端子Nout係連接於基極,集 籲極係連接於Q02的基極、射極則連接於輸出端子OUT。電 晶體Q02係pnp型,且分別將射極連接於電源Vcc,而將 集極連接於輸出端子OUT。電晶體Q02的集極和接地電位 Vss之間係連接著電流源10,並供應集極-射極間電流Ice -於 Q02 。 -【發明内容】 [發明欲解決之課題] 在電壓信號的取樣中,若增大充放電電路2的充放電 .. - 響電流,财態.縮、短至電容器C的充電結束為止之時間,且能 提高取樣之響應性,另一方面,則易於受到以包含於輸入 信號Vin之較短的時間常數而產生變動之雜訊成份的影 響,而在取樣之電壓的精確度、可靠性上產生問題。對該 問題係可列舉如減少充放電電路2的充放電電流^並花費 較雜訊成份的時間常數更長的時間而進行輸入信號之取樣 等因應方案。 但是,在成為取樣對象的信號係僅斷續性地出現於輸 6 317076 1283107 〜亡號時二—.則色法:—二立jia.毛芝的取羡氪反,而具有難以 κ現降低充電電流而提升耐雜訊性能之安定的取樣之問 .碭。對該問題之因應係考量配合於出現取樣對象信號的時 -序而間歇性地設定複數個取樣期間。此係交互地重覆在取 樣期間藉由充放電電路而因應於取樣對象信號而進^電容 器的充放電之動作、以及在取樣期間之空㈣期間= -間)’將充電的電壓保持於電容器之動作,/ ·=長取樣期間’且在該過程中,逐漸達成對目 _電壓的收束者。 X取枚 在此,如域,雖係設計成能抑制 輪出端子OU丁之間的電产之壯…y 一 电令為C和 將此作成0。例如上述之P =貫際上則難以完全 ^ ^ ^ ^ 、、之達坌頓連接係當分別將QOI'qm 極二而hFE1、hFE2時,則將有作為Q〇1的基 hFP机通者相當於⑽的集極-射極間電流Ice之n / hFE1 x 1 /咖2)的電流。因為如此之Γ ( ,時間的經過而同時放電,而有輪二了 :容器°係和 丨題。特別是將含有電容器c的全出二:_產生變化之問 時,為了抑制晶片面積而難以增:二貫:她電路 使為較小的放電電产, 合益C的容量,且即 在…: 也會產生大的變化。 在上述間歇性的複數個取樣期/ 取樣電壓的到達之方半 8,逆漸達成對目的之 響較大時,例如保持期間較2持期間之電容器的放電影 之充電速度,而I法到=v T,則具有追不上取樣期間 間才能到達之問題1達目的取樣電厂堅,或產生需要長時 3I7076 7 1283107 本發明係為了解決上述問題而創作,其目的係提供一 ^ 取樣電路,其係當以分成間歇性地設定之複數個期間而進 行取樣ϋ時,即能迅速達到目的取樣電壓。 [解決課題之手段] 本發明之取樣電路係具有: 電容器,供應因應於充電量的輸出電壓於輸出端子; 充放電電路7周期性地設定取樣期間’並因應於輸入 '信號中該各取樣期間之取樣對象信號的電壓而進行前述電 _容器的充放電; 基準電壓保持電路’根據前述取樣期間結束時之前述 輸出電壓之終止電壓而決定並保持基準電壓值; 目樣電壓產.生電路,根據前述基準電壓值而產生回復 ' 目標電壓(restore target voltage);以及 - 輸出電壓回復電路,設定先行於前述取樣期間之至少 一部份回復期間,且在該回復期間,因應於前述回復目標 電壓而進行前述電容器的充放電,並設定因應於1週期前 β之前述取樣期間之前述終止電壓的前述輸出電壓。 根據本發明,則將取樣期間結束時之輸出電壓作為基 值的資料而保持。輸出電壓回復電路係在後續的取 樣期間中基本上先行的回復期間,根據基準電壓值而進行 電容器的充放電,並補充在取樣期間相互間的間隔期間因 停止充放電電路的充放電所致之電容器的放電量(回復動 作)。亦即,據此而電容器的充電量即能復原至前次的取樣 期間結束時之狀態。然後,藉由進行下一次的取樣期間的 8 317076 1283107 -由充放電電路的電容器之充放電(取樣動作),以分成
性地設定之複數個取樣期間而進行之取樣動作,即= 地進仃取樣對象信號的電壓之取樣動作。X 。:H 的設定時,回復動作在各取樣期間結束之前处間 但是,兮悴游卩士 〜 w I期間亦可。 束以後=;门貫效性的取樣期間係形成回復期間之結 佼之d間。因此,在有效地進行各取 作上,回復期間以減少重疊 ^ θ之取樣動 Ρh…^ ^ 且取铋期間的量為佳,特別是 r成在取樣期間的開始正前即能結束回復期: 為理想。 "夂W间之狀悲較 路之ΐ二卜樣電路中,隨t壓回復電 —力係較前述充放電電路更大。 〜- _—— 短回此則:在短時間内結束回 樣動作當中包含於輸入信號之雜訊的影一塑二p避在取 IΜ鼓有、所限制.—,但有關於輸出電壓回卜路5-大盖衷 目標電厂堅係根據基準電壓值而產生之二:路^ 亚不因雜訊的影響等而產生變動,故能增大复土而基匕本上 —在更另夕卜的本發明之取樣電路中 Γ充放電此力。 雨述取樣期間更長。 W回设期間係較 根據本發明,則輸入信號係指對廡於 標電壓,且回復期間的長度和間俜:;而產生目 猎由設定長的回復期間,即能不須提二^,而設定。 的充放電能力而實現充分的回復動作/出"壓回復電路 317076 9 χ283ΐ〇7 、· 本發明之較佳形態中,前述輸入信號係根據電視信號 之传號,且含有對應於前述電視信號的垂直回線期間而顯 不之信號作為前述取樣對象信號,前述充放電電路係分別 / 、%於如述垂直回線期間而設定前述取樣期間之取樣電 略。 本發明之另外的最佳形 y ν π a,·/心丨 那A侧山电!回復電路 知對應於前述電〜視信號的垂直掃描期間而設定前述回产细 間之取樣電路。 仅期 另外的本發明之取樣電路係具有: 電容器,供應因應於充電量的輸出電壓於輸出端子· 充放電㈣,分別對應於顯示於輸入信號的^ η '、寻於或大於2的自然數)之取樣對象信號叫係咏 的自然數)而㈣性地設定_類的取樣期間&在:11 一輸入信號的電壓而進行前述= 保持電路’根據前述各取樣期間§1結 終止電壓而分別決定並保持對應於前述夂 取杈對象传號Ui之基準電壓值Vi ; σ 目標電壓產生電路,分別根據前述夂 而產生回復目標電壓W1;以及 準笔壓值V1 輸出電壓回復電路,對前述各取樣期間A 間_復期間係在妹之回復取 期 留該取樣期間S1之至少一部份期間 ’::始’而殘 間…因應於前述回復目標電壓Wi而、該回復期 延仃耵述電容器的 317076 10 1283107 充放電,並設定因應於丨週期 _ •終止電壓的前述輸出電壓。H水期間Sl之前述 根據本發明,則能分別週_地_ _輪入信號的複數個取樣對象信號兴地頭示於 樣期間之取樣動作,且At此 、——.、订~越複數個取 樣動作。且4升耐雜訊性能而實現安定之取 - 上述本發明之最佳形態中,A、+.甘堆 '具有: 則处基準電壓保持電路係 A/D變換電路,將前 位值,·以及 、止电壓予以A/D變換成數 記憶電路,將前述數位值 前述目標電壓產生電路传 電路,將記憶於前述記情^ :成類比電壓而產生前二:::=位值予…變 發明之功效·· i 充自則次的取樣期間結束至^ # ^ _ 期間的電容器之放電 “取‘期間為止之保持 動作,故&、κ、#、έ5, 此進行後續的取樣期間之取樣 r 故月匕迅速達到目的取樣電墨。 【實施方式】 (實施形態1) 乂下’根據圖式而說明右^ 稱為實施形態)。 有關方、、本發明之實施形態(以下 本實施形態⑽i用本”之取樣電路的取樣保持電 317076 1283107 -Λ 路,第1圖係用以說明該取樣保持電路(或取樣電路)的原 ^ 理之模式性的電路構成圖。概觀該電路時,其係含有充放 電電路10、再充電電路12、電容器14、電壓隨耦器電路 (voltage follower circuit)l6、電壓儲存電路(voltage store circuit)l 8、以及控制電路20而構成。 充放電電路1 0係設置於取樣電路的輸入端子IN和電 容器C的一方端之間,並藉由來自控制電路20的控制信 號PS而控制導通/不導通狀態,在導通狀態下係輸出因 應於充放電電路10的輸入端子Nin和輸出端子Nout的電 壓差之電流而進行電容器C(電容器14)之充放電。充放電 電路10係低輸出阻抗之構成,另一方面,為了避免對施加 於輸入端子IN的輸入信號Vin的影響,則採高輸入阻抗之 構成。 - 再充電電路12係在充放電電路10串接於電容器C, 其輸入端子Nin’係施加電壓儲存電路1 8的輸出電壓。再 充電電路12係藉由來自控制電路20的控制信號PR而控 胃制導通/不導通狀態,在導通狀態下係輸出因應於再充電 電路12的輸入端子Nin ’和輸出端子Nout’的電壓差之電流 而進行電容器C之充放電。 電容器C係將一方端連接於充放電電路1 0和再充電 電路12的各個輸出端子和電晶體Q01的基極,而將另一 方端連接於接地電位Vss。電容器C係產生因應於充電量 的電壓,且該電壓係輸入於電晶體Q01的基極。 電壓隨耦器電路16係連接於電容器C和取樣保持電 317076 1283107 、=的^端子OUT之間而進行阻抗變換。亦即, 成^:f㈣,另—方面,採用低輸出阻抗= ;
.為c的電壓下降之梧# I 器C的# F、 、、, /,且能自輸出端子OUT取出電容 觉頓連:姿:运出輸出電壓v°ut。阻抗變換係例如藉由達 /的基極、射極:接:輪:=基::=系連接於⑽ 型,且分別連接射極於電源v “曰體Q〇2係pnp 〇听。電晶體⑽的集極和接:1連接集極輪出端子 流源10,並隹h έ %位^3之間係連接著電 電嚴針: 射極間電流1ce於 储存笔路18係含有下列而構成: A / D變換電路,t 變換成數位值(基準電虔值):、“信號的輸出電壓V〇m 曰存°°,其係保持基準電壓值;以及 D/A變換電路,其係將基準 類比電摩信號(回復目標電•丰^值予以變換成 電壓儲存電路18之 咖控制電路20的控制信換係分別根 壓儲存電路〗8係| 而進仃。如此,電 電路之功能。、土、堅保持電路和輪出電壓回復 控制電路20係產生控制信號ps、p 、再充電電路12、以及電屢館存 &制充放電電 2圖係說明取樣 兒路1 8的動作。第 保持電路的動作之模式性的時序圖。控制 317076 /3 1283107 信號PS、PR為邮⑽)位準時 電路】2係分別對電容器q行μ ^^0、再充電 位準時,則停止充放電動作。具體而^力作」當其係H(Hlgh) 位準而開始取樣期間,並開始充:電:路,由PS形成L 作,且-係朝向%而開纽電動 當取樣期間結束時,ps係作(爾。 ,電路10之充放電動作(時刻u)。此夕卜車’:停止充放 龙ps的上升而電壓儲存電路18係將以控制信 而保持該值。此外,電虔儲存電路 '^ A/D變換
/ A變換的電壓作於 ’丁、輪出將該值予以D ^係表示未^二,,在取樣期間結束❹中/ 輸出包壓儲存電路18的電壓信號 ^▽_係電容器c為伴隨著因QGl 持固定, H曼地降低(期間tl 士 土極琶^的放電而 產生差異。 )其^果’在Vst和^之間則 後續的取樣期間(期 ,間(回復期間)。再 )之…定再充電期 亚開始進行再充電電路^之 皁而開始,
Vst而開始產生變 私 ,且V〇ut係朝向 路η的充放處係表示設定成再充電電 ^ 电能力係較充放電電路10更大之例〃免 再充電期間係較取樣期間更迅速地 :示 =容器。之放電量,在再充電期間 取松J間開始時時 俊、、声的 了亥"3 §中,V〇ut係復原至前次的取樣 3 ”076 14 1283107 .期間結束時u的位準或接近該位準。 ^的取樣_(期間tUt4)由於係以該復原的 動:,:起點而?始充放電電路10的電容器c之充放電 以束時t4係能較前次的取樣期間結束時u取 二】之v_。又’第2圖雖表…係在該取 年水J間到達Vin,但,此, 路12之再充+叙# 「使未到達,而藉由再充電電 —# v充电動作、以及充放電電路10之取樣動作,即 此使Vout漸近於Vin 〇 如上述,由於藉由再充電電路12 前次取樣期間結束後的電容 ==動作而補充 於數個取樣期間的取樣動作,亦能將— 之放電而降低充放電心 的耐雜訊性能^電“ —— 丨王此之铨升、以及安定化。 電路除了取樣料電路的㈣儲存電㈣和控制 \ηρ刑雠朽4干 々电路構成圖。該電路係包含 Ρ Ρ 土又極性電晶體(blpoiartransis 極性雷日邮η 川至Q5、ηρη型雙 曰月旦Q6至Q19、電流源η至 電容器C、以及電源』而構成。 ㈣至似、 在該電路當t,電路區塊⑷rcul 電電路1。之差動放大電路的—评::k)30係構成充放 私吟日7 口丨知’而電路區塊32伤椹 电電路12之差動放大電路的 係共通地連接於此等兩差動放大電路二:路, 廡於差重Λ访4* + )負何側’亚產生因 … 2㈣人電壓的差之電流’且進行電 337076 15 1283107 容器C之充放電。因應於 σσ 曰 ' ^ m p ^ ^ 各-C之充电置的電壓係經由 電路16且自輪出端子取出而作為W。 =電路10之差動玫大電路係將電晶體 作為差動對而構成,且此 —B a 、、的定電路係連接於此等電 …射極。该定電流電路係由電晶體 w 阻^所構成。電晶體如係連接集極於Q6、Q7,此外i .射極係經由電阻R5而連接於接地電位%。藉由以二極體 • t接之=晶體Q1〇的基極''射極間電壓Vbe而規限電晶體 • Q9之基極電位,而電晶體Q9係流通定電流。連接於電晶 體Q 9的基極和接地電位之間的電晶體Q δ係具有因應於控 制信號PS而控制定電流電路的導通/不導通狀態的開關 之功旎。施加於電晶體Q8的基極之信號ps為Η位準時, ηρη電晶體Q8係導通狀態,電晶體Q9的基極係因電晶體 -Q8而於接地電位產生短路,形成不導通狀態,而定電流電 路則形成彳τ止狀態。另一方面,信號ps為L位準時, _電晶體Q8係不導通狀態,且電晶體Q9係施加電晶體qi〇 的Vbe气基極,並形成導通狀態而使定電流電路動作。 電晶體Q6、Q7之集極係分別連接著電晶體卩丨、 的集極。電晶體Q1、q2係分別作二極體連接的同時,亦 分別和電晶體Q3、Q4作電流鏡連接(current mirr〇r connection) ‘。電晶體φ至q4之各個射極係分別電阻R1 至4而連接於電源電壓Vcc。此處,Vcc係特定的正電壓, 並藉由電源B供應。 電晶體Q3之集極係經由二極體連接之電晶體q丨3而 317076 16 1283107 連接於電容器C。電晶體Q 3係藉由電流鏡電路而流通著 和電晶體Q1相同的集極-射極間電流J1。 在電晶體Q4之集極係連接著二極體連接之電晶體 Q11。電晶體Q11和Q12係構成電流鏡電路,電晶體Q12 之集極係連接於電容器C。又,電晶體Qll、Q12之集極 係分別經由電阻R6、R7而接地。電晶體Q12係經由2段 的電流鏡電路而流通著和電晶體Q2相同的集極-射極間電 -流 J2。 φ 電容器C係藉由供應電晶體Q13之電流J1和吸入電 晶體Q12之電流J2的合成電流J(=J1-J2)而進行充放電。 電容器C的一方端係連接於電晶體Q14的基極。另一方 面,另一方端係接地。 電晶體Q14、Q5係分別對應於圖1之電晶體Q(H、Q02 -而構成達靈頓電路。具體而言,電晶體Q14係連接電容器 C於基極,且分別連接集極於電晶體Q5之基極,面連接 射極於輸出端子OUT。電晶體Q5係分別連接射極於電源 ®Vcc,而連接集極於輸出端子OUT。此外,在電晶體Q5 的集極和接地電位Vss之間係連接著電流源13,並供應集 極-射極間電流Ice於Q5。 再充電電路12的差動放大電路係具有和上述之充放 電電路10的差動放大電路相同的電路構成。亦即’再充電 電路12的差動放大電路係將電晶體Q1 5和Q16作為差動 對而構成,並連接共通的定電流電路於此等電晶體之射 極。該定電流電路係由電晶體Q1 8、Q1 9、以及電阻R8所 317076 1283107 構成。電晶體Q18係連接集極於電晶體Q15、Q16,此外, ’射極係中介電阻R8而連接於接地電位Vss。藉由以二極體 連接之電晶體Q1 9的基極-射極間電壓V b e而制定電晶體 ~ Q18之基極電位,據此,電晶體Q18係流通定電流。連接 於電晶體Q18的基極和接地電位之間的電晶體Q17係具有 因應於控制信號PR而控制定電流電路的導通/不導通狀 態的開關之功能。施加於電晶體Q17的基極之信號PR為 -Η位準時,ηρη電晶體Q17係導通狀態,電晶體Q18的基 _極係藉由電晶體Q17而連接於地電位且形成不導通狀態, 而定電流電路則形成停止狀態。另一方面,信號PR係L 位準時,ηρη電晶體Q17係不導通狀態,且電晶體Q18係 施加電晶體Q 1 9的Vbe於基極,並形成導通狀態而使定電 " 流電路動作。 - 電晶體Q15、Q16之集極係分別連接著電晶體Ql、Q2 之集極。亦即,如上述,再充電電路12的差動放大電路係 和充放電電路10的差動放大電路共有負荷侧的電路區塊 ®34。 充放電電路1 0的差動對之一方的電晶體Q6係連接基 極於輸入端子IN,而另一方的電晶體Q7係連接基極於輸 出端子OUT。據此而在控制信號PS形成L且使定電流電 路作動時,則能產生因應於Vin和Vout的差之合成電流, 並能藉由該電流J而進行電容器C之充放電,且進行上述 之取樣動作。 此外,再充電電路12的差動對之一方的電晶體Q1 5 317076 1283107 係施加電壓儲存電路1 8的輸出Vst於基極,而另一方的電 " 晶體Q16係連接基極於輸出端子OUT。據此而在控制信號 PR形成L且使定電流電路動作時,則能產生因應於Vst 和Vout的差之合成電流’並能藉由該電〉/it J而進行電谷裔 C之充放電,且進行上述之取樣動作。 具體而言,當Vin(或Vst)〉Vout時,則電容器C即進 行充電,而當Vin(或Vst)<Vout時,則進行放電。根據該 動作,輸出電壓Vout在取樣期間係在時間經過的同時接近 馨於Vin,而在再充電期間接近於Vst。 雖已敘述,但,第2圖係表示設定成再充電電路12 的充放電能力係較充放電電路10更大之例。該充放電能力 係例如因應於分別設置於充放電電路10、再充電電路12 -的差動放大電路所供應之定電流電路之電流量的合計而決 - 定。亦即’各定電流電路係供應分別流通於電晶體Q1、 Q2之電流J1、J2的合計。因此,藉由設定較小的充放電 電路10之定電流電路之電流量,即能使J1、J2同時變小, 0且能使電容器C的充放電電流J變小,並可提升耐雜訊性 能。另一方面,藉由設定較大的再充電電路12之定電流電 路之電流量,即能迅速地復原前次的取樣期間結束時之 Vout 〇 又,亦可延長再充電期間以取代增大再充電電路12 的充放電能力。 (實施形態2) 上述之第1實施形態的取樣保持電路雖係自輸入信號 19 317076 1283107
Vm取樣】種類 # 亦可實現八胸样但’基於同樣的原理, 值之電路。太恭水Vm的互異的時序所顯示之複數的電屋 值之電路說明。^之//實施形態係以取樣該複數的電: 的基準電壓值之構':作成電壓儲存電路18能保持複數 施形態相同二冓==的說明當中’和上述第1實 "構成要件係賦予相同的 本實施形態的電路係將SFr“’谷…兄明。 予以解碼之電路,第及 式的衫色電視信號 , 弟圖係其概略的區塊圖。該電政粆八 有色解調電路4。、色差信號辨識電路42、取上路, 開關46、以及電麼分割電路4“構成。-路 在此,SECAM方式係指法國等 標準規格,2個色差D *色电視接收機之 且依線順序而進行多;= 為4一,對〜.25 =: 7 ,於何種色差信號,而將重叠於每條 唬進行FM檢波,並取出 色叢备k >號Vsc。 U愿万、色田”般廷波頻率的電壓信 干為^此/將對應於4.4〇崎之™檢波結果的電壓表 ^^夕料^⑽廳之㈣檢波結果的電壓 位:;/I二色W顧電㈣係根據和此等的中間 ^ Μ之比較而辨識取出之Vsc是否為Vsc!或 =其中之—係以確實進行辨識可使用 播送波頻率的令央頻率之4•麵沿的⑽檢波位準兩為色田】
佳。但’能確實檢波該4·328ΜΗζ的信號其原本之SECAM 317076 20 1283107 '方式的影像仏號並不存在。因此,在垂直回線期間插入具 有PAL方式的色副搬送波頻率f sc(4.43MHz)的信號、以 -及將水平同步頻率fh(15.625kHZ)作成256倍而取得之4 MHz的彳§號’並根據此等之檢波位準卜vref2而制定 對應於4.328MHz的電屡信號。 開關46係根據切換信號SEL而動作,為切換 -方j的影像信號頻信號)、具有pAL方式的 之時脈(f sc時脈)、以及例如在CCD延遲線的驅動電路等 所產生之用以驅動的4MHz之時脈(CCD時脈)而輸入於 色解 °周黾路(c〇l〇r demodulation circuit)40。此声 f 士 ::::係分別插人至具有一時間二 視頻信號係輪人:::調另電一路方:’在掃—^ 鲁 色解調電路40係將所輸入的信號 色差信,識電路42、錢轉保持電路了=亚輪出至 時脈Γί:二電:4 4係對應於插入於垂直回線期間的〜 檢波位準V_、v地分料越複數個垂直==之 ^ 為了同時並列地取樣2個之檢波位 ♦ 電路50係備有2個暫存器52、54, 羊电㈣存 壓值而構成。 此保持2個基準電 控制電路56係、產生控制信號Ps、ρ -。、再充電電路12、以及電壓儲存電R:^ 處,控制電路5 6係以取入切換信號s E ^動作。此 且此同步於檢波 317076 21 1283107 位準Vrefl、Vref2所分別顯示於色 期問之太々而处方丄 调電路40的輸出之 1之方式而此產生控制信號Ps、。 -。此外’控制電路56係能將切換信 态52、54之選擇上。 1用万、皙存 電壓分割電路48係電壓儲存電路 态52、54的基準電壓值予以D/a桃”、、:”、於暫存 的電壓 VsU、Vst2。在^Vst l v' ^ ^ ^.....^ « ^ ^ ^,輸出
Vref2的取樣值之恭乘千间、St2係分別因應於Vrefl、 而將此等二 之-彻至色差信號 色差^唬辨識電路42係將廊於 顯示的彩色叢發信號之檢波位準和V電斤 對應於2個色差μ之中^水平掃描期間的影像信號係 巴差、就之中的哪—個,並分配成r—γ B-Y輸出而輸出至各水平掃描線。 輪出和 第5圖係說明取檨#技 ,圖。往取樣保持電路4:=:動作一 間(™㈣具有::二^ 有ΜΗ的電虔位準,^位準之波形70、以及具 信號-為輸人至色解在顯示於切換 Π,而波幵”2^ 而選擇咖時脈的期 間而波心72係顯示於切換信號 期間。當控制電路56係彳 ^擇SC時脈的 丨’丁、丨口現SEL為選擇CCD b主砂斗、p 時脈之狀態時,則僅在特定 τ肢或f sc (期間…、t2J:r號ps遷移至L位準 王 U t5 至 t6、t8 至 ί9) 〇 3]7076 22 ^83107 、 在最初的垂直回線期間,當到達取樣vref2的期 守’則開始進行充放雷兩收】A 4 仃死放电乱路10之充放電動作,且Vout# 朝向Vref2而開始產生變化(年 ^ 時,玍义化(㈣t0)。吾;玄取樣期間結束 §仏作成H位準,並停止充放電 Γ,1):此外,連動於該控制信號心== 二r::。,:將:u:予以a/d變換而保持該值於暫存器 士 ’暫存器係根據信號SEL而選擇。此外 王电Μ分割電路48。 繼之,在相同的垂直回線到 間時,則開妒推并古# + + 田則違取樣Virefi期 貝i開始進仃充放電電路1〇之充 係朝向乂_而開始產生變 動作且 束時,P S係作成Η位準=止^ :該取樣期間結 動物刻t3)。此外,連動於;^^電路1〇之充放電 ^ A f控制k號ps的上升而恭颅 储存電路50係將%加予 7上升而弘壓 器仏此外,電壓儲存電路5〇^臭而保持該值於暫存 ^ ^ m ^ ^ λ, 仏輸出將該值予以D/α變 換的:仏虎Vstl至電壓分割電路私。 A- 第5圖係表示取樣期間結束時之 未分別到達於Vref2、Vrefl。 3㊂中,V0ut並 在後續的垂直回線期間,杂 (時刻t5),—般而古並#垃田J達取軚Vref2之期間時 互显… 持於暫存器54的Vst2和V_ ,、因此,在取樣期間(期門η ^ 1 ir' 電期間(期間t4至t5)。再充j⑹之前而設定再充 而開始,且連動於此而電^^係藉由PR成為L位準
土储存電路5〇係根據信號S£jL 317076 1283107 而選擇Vst2並輸入於再充電電路12。繼而因再充電電路 "12之充放電動作,使Vout朝向Vst2而開始產生變化(日寺刻 t4)。在此,再充電電路12的充放電能力係較充放電電路 10更大,且再充電期間係較取樣期間更迅速地使Vout產 生變化。藉由再充電電路12之充放電動作而在期間tl至 t4補償電容器C所產生的電壓變化(起因於電壓隨耦器電 路16等之放電或Vrefl之取樣動作的電壓變動),且在再 ~充電期間的結束時之Vref2的取樣期間開始時之時刻t5 _中,Vout係復原至關於Vref2的取樣期間結束時11的位準 或接近該位準。 取樣期間(t5至t6)由於係以該復原的Vout作為起點 而開始進行充放電電路10的電容器C之充放電動作,故 該結束時t6係較前次的取樣期間結束時tl更能取得接近 Vref2之Vout,並更新暫存器54的内容於因應於此之值。 又,圖5雖表示Vout係在該取樣期間使Vout到達Vref2, 但,此次即使未到達,而藉由在各垂直回線期間重覆進行 β再充電電路12之再充電動作、以及充放電電路10之取樣 動作,即能使Vout漸近於Vref2。 在關於Vref2的取樣期間之後,在相同的垂直回線期 間,而到達Vrefl的取樣期間(時刻t8)。此時,一般而 言其保持於暫存器52的Vstl和Vout係互異。因此,在取 樣期間(期間t8至t9)之前而設定再充電期間(期間t7至 t8)。連動於再充電期間而電壓儲存電路50係根據信號SEL 而選擇Vstl並輸入於再充電電路12。繼而因再充電電路 24 317076 1283107 ' 12之充放電動作,使v〇則月向vstl而開於 ⑺。藉由再充電電路12之充放=產生艾化(時刻 償電容器c所產生的Vfd, 在期間t3至t7補 等之放電或vn ? 於電壓隨耦器電路16 ' 之取樣動作的電壓變動十 間的結束之時之Vref1 又動)且在再充電期 準或接近該位準。 取k期間結束時t3的位 取樣期間(t8至t9)由於伤以兮咋店 而開护進杆右姑干干 、>以忒设原的V〇ut作為起點 二進订充放電電路10的電容器
Vref 1之vout,並更新暫存器u的内容於因應於此之妾^ 弟5圖雖係表示在該取樣期間v⑽為到達Vref 次即使未到達,而藉由在各垂直回線期間再2 電路12之再充電動作、以浴* # _ 疋灯丹兄电 电勤作以及充放電電路10之取樣動作, 即能使Vout漸近於Vrefl。 铋動作 之充=二可=再Γ期間以取代增大再充電電路12 之充放电此力。例如,先行於_的取樣動作 帝 期間的開始時刻t4係時刻t3以後的時序均可,且 = 該再充電期間Mt5作成對應於垂直掃描期間的長产: 另一方面’先行於Μ1的取樣動作之再充電期間的:始 時刻t7係僅能提早至相同的垂直回線期間内的時刻% 但’由於vref2和Vrefl的位準差較小’故Vrefi的再 期間以耗即使未擴大至V1.ef2的再充電朗t4至 的程度’亦能進行充分的再充電。 317076 l283l〇7 、〔圖式簡單說明】 罘1圖用以說明本發明的取樣 電路構成圖。 兒硌的原理之模式性的 第2圖說明第丨實施形態之取樣 式性的時序圖。 ’、兒路的動作之模 :3圖本發明之實施形態之除了取樣保 _储存^路和控制電路之外的部份之概略的電路構成圖 第4圖將第2實施形態之SECAM方式 +、' •予以解碼的電路之概略的區塊圖。' 电視信號 第5圖說明第2實施形態之取樣保持 式性的時序圖。 兒路的動作之模 ^圖表示習知之取樣保持電路的原理之 [主要元件符號說明】 口 10 充放電電路 12 14 電容器 16 18、50 電壓儲存電路 20、 40 色解調電略 42 44 取樣保持電路 46 48 電壓分割電路 52、 58、60 電阻、 再充電電路 電壓隨耦器電路 56 控制電路 色差k號辨識電路 開關 54暫存器 317076 26