TWI276228B - Protective element and semiconductor device using the same - Google Patents

Protective element and semiconductor device using the same Download PDF

Info

Publication number
TWI276228B
TWI276228B TW094123678A TW94123678A TWI276228B TW I276228 B TWI276228 B TW I276228B TW 094123678 A TW094123678 A TW 094123678A TW 94123678 A TW94123678 A TW 94123678A TW I276228 B TWI276228 B TW I276228B
Authority
TW
Taiwan
Prior art keywords
region
concentration impurity
impurity region
terminal
current
Prior art date
Application number
TW094123678A
Other languages
English (en)
Other versions
TW200618317A (en
Inventor
Tetsuro Asano
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200618317A publication Critical patent/TW200618317A/zh
Application granted granted Critical
Publication of TWI276228B publication Critical patent/TWI276228B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05553Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48257Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/1016Shape being a cuboid
    • H01L2924/10161Shape being a cuboid with a rectangular active surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12032Schottky diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12036PN diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13063Metal-Semiconductor Field-Effect Transistor [MESFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/1423Monolithic Microwave Integrated Circuit [MMIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

1276228 九、發明說明: [發明所屬之技術領域] 本發明係關於保護元件以及使用該保護元件之半導體 裝置,特別是關於在被保護元件之高頻特性、計算處理速 度不至於劣化的情況下可m破壞電壓大幅提==保= 气色以及彳吏用該1呆護元件的半導體裝置。 [先前技術] 在習知之半導體裝置中,一般為了使保護裝置部免於 •受到靜電的影響,係採用將靜電破壞保護二極體並聯於包 含有容易靜電破壞之pn接合、肖特基接合、電容的裝置的 第21圖係顯示習知之半導體裝置的靜電破壞保護f 路。亦即’係採用··在外部輸出入用的接合谭塾卜 Pad)301附近形成pn接合二極體叫、⑴,而將二極體d ^陽極側連接在接合焊墊期、陰極侧連接在電源電位 • cc ’再將—極體D2之陽極連接在接合焊塾3^、陰極連 mm外,將由接合料3G1延伸之電極配線 連接在P型擴散區域所形成之電阻區域3G3的-端, :將電阻區域303之另一端連接在電極〇 電路連接的構造⑽如參照專利讀心 ”内。15 此外,如第22圖所示,為了在化合物半導體農置中大 電^電壓’而在被保護元件的2端子間連接n+/ ㈣干保4 70件360的技術也為崎所熟知。圖中, 加”,、員不具有源極3 15、門ϋ q 、 閘極317、汲極320之FEΊΓ所構成 317240 1276228 ==裝置’係-種在輪入端子-控制端子間'輸出端 文獻2)。w連接保護元件的裝置。(例如參照專利 f 弟2 3圖係積濟恭 +路S m 、 裝置^乂下稱之為^^’係在邏轉 包路408周圍形成侔 Μπς m “ °又兀件區域407。圖中係顯示針對由 MOS型1C之靜雷望 .^ ^ 寻所&致之過大電壓的保護電路,而係 在遨輯電路408周園配置閘極接地p通道型m〇sfet4〇i '、]冬接地η通道型M〇SFET4〇2之保護元件的所謂 fcMOS緩衝(buf㈣麵錄護電路。與輸出人端子焊登 400^連接的訊號線4〇3,係經由通道型M〇SFET4〇2與基準 电壓GMD連接,並透過p通道型M〇SFET4〇1與電源電壓 Vcc連接。(例如參照專利文獻3)。 (專利文獻1)日本特開平6·29466號公報 (專利文獻2)日本國際公開第2〇〇4/〇27869號冊第12圖 (專利文獻3)曰本特開平7_169918號公報 j發明内容] (發明所欲解決之課題) ^ 一般為了保護半導體裝置免於受到靜電影響而採甩如 第21圖之pn接合二極體所示、將保護二極體並聯於被保 5蒦元件(半導體裝置)的方法。 仁疋,在微波半導體裝置中,因連接保護二極體所導 致之寄生電容的增加會導致高頻特性的劣化,因此無法採 用上述方法。特別是,在使用於衛星放送、行動電話、無 線見頻(broadband)等超過ghz帶之微波用途、MESFET、 6 317240 1276228 HEMT(High Electron Mobility Transistor:高電子移動度電 晶體)等化合物半導體裝置中,由於必須確保良好之微波特 , 性,閘極長也會變為次微米級(submicronorder),且閘極肖 4 特基接合電容會被設計成極小。因此,對於靜電破壞的防 禦極弱,且包含有將GaAsMESFET、HEMT積體化之 MMIC,在使用上必須十分小心注意。此外,在音響、影 像、電源用等頻率低的一般民生用半導體中,為了提高靜 電破壞電壓而廣泛採用之保護二極體係具有pn接合。換言 肇之,因使用了保護二極體,即使是最小的寄生電容也會大 大地增加到數百fF以上,因此會產生上述化合物半導體裝 置之微波特性大幅劣化的問題。 另一方面,在第22圖所示之開關MMIC中,為提昇 絕緣性(isolation),乃於共通輸入端子焊墊INPad周邊、 OUT-lPad周邊以及0UT-2Pad周邊設置n+型區域350。接 著,將該n+型區域350與藉由n+型雜質之離子注入而形 j之電阻Rl、R2配置成彼此接近至相距4 // m。該些鄰近 之n+型區域與配置在兩者間的絕緣區域(GaAs基板)335 — 倂形成保護元件360。 保護元件360因無pn接合,故相較於上述保護二極 體,寄生電容係小至數fF。但是,卻得知部分由共通輸入 端子焊墊INPad輸入之輸入訊號經由電阻R1洩漏於高頻 GND電位之控制端子焊墊Ctl — IPad。其原因係為了提高 保護效果而在與Ctl — IPad鄰近處配置電阻R1之故。電 阻R1與共通輸入端子焊墊INPad係以將近80/z m之長距 7 317240 1276228 離接近配置。 上述數fF程度之寄生電容所致之輸入訊號的洩漏,例 如在以MESFET做為開關元件的開關]^]\41(:中並不會產生 η _ 任何問題。但是,特別在連接以關斷電容較小之ΗΕΜΤ為 開關元件的開關MMIC時會產生問題。輸入訊號之洩漏對 於ΗΕΜΤ之僅達數fF之較小關斷電容而言,係超過所能 承受的程度。因此會對高頻特性產生影響,而使其插入損 耗(insertionloss)較未連接保護元件360時的插入損耗更為 ⑩惡化。 此外如第23圖所示,在CMOS邏輯電路元件等之 LSI410中,隨著裝置之微細化,構成邏輯電路408之基本 元件的MOSFET性能也逐漸提升。亦即,雖然朝著閘極長 度變短且閘極氧化膜變薄的方向進化,但就另一方面而言 卻變成對靜電破壞之防禦力較低的元件。因此為了保護使 其免受靜電破壞而在邏輯電路408周邊配置設有複數保護 元件之保護元件區域407。但是由於保護元件尺寸愈大則 # 保護效果愈高,因此就現狀而言,會有保護元件區域407 對應邏輯電路408之面積過大,而增加LSI410之成本的問 題。此外,當保護元件區域407的尺寸超過某種程度時, 會產生保護元件動作不均,導致保護效果受限的問題產 生。另外,保護元件區域407較大時,必須並聯大型的保 護元件,因此會產生因保護元件之寄生電容導致LSI410 之計算處理速度降低的弊端。 (解決課題之手段) 8 317240 1276228 .本發明係鑑於上述問題而研創者,第卜本發明具備 有在狀的弟1南激度雜質區域,其係設於基板深度方向 •且^有與前述基板之水平方向略呈平行之第丄側面、以及 <與w述基板之垂直方向略呈平行之第2側面 雜質區域,苴係吟於乂 4 — 同/辰度 古“ ^於㈣基板底部,且—部分與前述第i 面/辰度雜質區域之前述第1相丨 其係配置在前述第]向’以及絕緣區域’ .. 及弟2冋/辰度雜質區域周圍;並且 ·::前述二高濃度雜質區域連接在被保護元件的丨個端 藉由濃度雜質區域中施加接地電位,並 a义、.成 弟1側面通往前述第2高濃度雜質區 或之岫述絕緣區域而做為又' 通路的第1電流料、及電·le)電流之 前述第2高濃度雜併^形成於從前述第2側面通往 以及電洞電Si:;::;絕緣區域而做為電子電流 保護元件之前ΚΠ山 L通路’而將施加於前述被 0上述問題。“ Ή的靜電能量予以減弱,藉此來解 (trenct); : 7 ’乐J巧;辰度雜質p +、 圍,並具有沿著該溝設在前述溝渠周 側壁形成之第2側面 =1側面與沿著該溝渠 述基板底部,且一部八:。辰度雜質區域’其係設於前 第1側面相對向.以;^、別述第1高漠度雜質區域之前述 侦對向,以及絕緣區 第2高濃度雜質區域周圍;—“a、在别述第i以及 區域連接在被保護元件的;::將耵述f】高濃度雜質 如子’並於前述第2高濃度 317240 9 1276228 中:加接地電位’並且藉由形成於前述第1側 ::引述弟2同;辰度雜質區域之前述絕緣區域而做為電 以及電之通路的第1電流通路、形成於前述 做為:::,述第2高濃度雜質區域之前述絕緣區域而 ==電流以及電洞電流之通路的第2電流通路的第2 二?予而:施加於前述被保護元件之前述-個端子的 予以減弱,藉此來解決上述問題。 此外’將複數之前述第古 你述被保護元件之複數辰度雜質區域分別連接在 此外,在前述溝渠内埋設導電材料。 1側::5。:述第2高濃度雜質區域係至少設成為前述第 i側面之50倍以上的大小。 、乐 此外,前述第2電流通路的電 千 路之電流值的2倍以上。 值為刖述弟1電流通 此外,料帛2 f流料細彡成 .面距離10# m以上的寬度者。 勹*保,、別述弟2側 古第3,本發明係具備有:開關電 有與基板上之動作區域連接的源極電極=有·具 極電極的至少1個FET、盘 Μ电極以及汲 極連接的至少-個輪入端 極電極連接之至少!個輸出端子、用極或源 沉,之控制端子;以及,保護元件,係施加 高濃度雜質區域,其係設於前述基板之二广大的第1 與前述基板之水平方向略呈平 ' Q ,亚具有 罘1側面、以及與前述 317240 10 1276228 =垂直方向略呈平行之第2側面;第2高濃度雜質區
A m河述基板底部,且一部分與前述第i高濃产 雜質區域之w述第1側面相對向,以及配置在前述第^ 及第2高濃度雜質區域周圍 第!高濃度雜質區域連接在前亚且’係將前述 杜⑴述開關電路元件的1個端早 ^並於前述f 2高濃度雜質區域中施加接地電位,並且 =;形成於喊第1側面通往前述第2高濃度雜質區域 3料緣區域而做為電子電流以及電洞電流之通路的第 “L通路、以及形成於前述第2側面通往前述第2心農 ^質區域之前述絕緣區域而做為電子電流以及電洞電流 ^料弟2電流通路’而將施加於前述開關電路元件之 月…個端子的靜電能量予以減弱,從而解決上述問題。 丄4,:發明係具備有:開關電路元Η 带托一 原、極电極、閘極電極以及汲極 包極的弟!以及第2FET,而以連接於兩fet丑通之 |極或汲極電極的端子做為共通輸人端子,並分別以連接 、兩FET之汲極電極或源極電極的端子做為第工以及第2 再分"Γ連接兩FET之問極電極之任一者的端 “、,弟1以及弟2控制端子,而對前述兩控制端子施加 ^訊號,再透過做為連接前述兩控制端子與前述間極電 ^連接手段的電阻’使其中—方的m導通而使前述共 通輸入端子與前述第i以及第2輸出端子的立中一方护成 =路;以及,保護元件,具有:枉狀的第以濃度雜 貝區域’其係設於前述基板之深度方向,並具有與前述基 317240 11 1276228 板之水平方向略呈平杆夕筮!仇丨二 合王十仃之弟1側面、以及與前述基板之垂 直方^略呈平行之第2側面;第2高濃度雜質區域,其係 設板底部,且一部分與前述第1高濃度㈣㈣ =料弟1側面相對向;以及配置在前述第i以及第2高 ^雜質區域周圍之絕緣區域;並且本發明係將前述第! 南浪度雜質區域連接在前述開關電路元件的ι個端子,並 於别j第2南濃度雜質區域中施加接地電位,再藉由:形 成於前述第i側面通往前述第2高濃度雜質區域之前述絕 T區域而做為電子電流以及電洞電流之通路的第i電流通 :、:及形成於前述第2側面通往前述第2高濃度雜質區 j之剛述絕緣區域而做為電子電流以及電洞電流之通路的 f 2電流通路;而將施加於前述開關電路元件之前述一個 翊子=靜電能量予以減弱,藉此來解決上述問題。 盘:5 ’本發明係具備有:開關電路元件,其係形成設 ^板上之動作區域連接之源極電極、閘極電極以及汲 極的第丨以及第2FET,而以連接於兩FET共通之源 極電極或汲極電極的端子做為共通輸入端子,並分別以連 t兩FET之汲極電極或源極電極的端子做為第J以及第 1出端子’再分別以連接兩FET之閘極電極之任一者的 力=為第1以及第2控制端子,而對前述兩控制端子施 號’再透過做為連接前述兩控制端子與前述閘極 二、IS接手段的電阻’使其中-方的FET導通而使與前 ^通輸人端子與前述第1以及第2輸出端子的其中—方 /成心虎迫路’設在基板之深度方向的溝渠;第1高漢度 317240 12 1276228 雜質區Μ,甘A r* , ,.£ r Λ /、如至 >、設在前述溝渠周圍,並具有沿& 渠底部形诸$筮7 y丨τ , 八另,口者该溝 面;第2 側面與沿著該溝渠側壁形成之第2側 部分奸質區域’其係設在前述基板底部,且-、:第1南濃度雜質區域之前述第j側面相對 二呆邊7L件’其係配置在前述第1以及第2高濃声二所 區域周圍的絕缓區祕·、, 又雜貝 質區域連接在;: 發明係將前述第1高濃度雜 2%:= 開關電路元件的1個端子,並於前述第 门/辰又4質區域中施加接地電位,再藉由··形成 …側面通往前述第2高濃度雜質區域之前述絕緣巴抒: 做為電子電流以及電洞電流^路的第= 形成於前述第2側面通往前述第2高濃度雜質區域之^ 1巴緣區域而做為電子電流以及電洞電流之通路的第 j二:將:加於前述開關電路元件之前述一個端子:: 电此1予以減弱,藉此來解決上述問題。 靜 …此外’係設置複數個前述保護元件,並分別將前 尚濃度雜質區域連接於前述開關電路元件之複數端子。 一此外’係、設置複數個前述㈣元件,並分別將前 1、南濃度雜質區域連接於前述開關電路元件之至少 述控制步而子與兩述共通輸入端子。 此外,刖述第1高濃度雜質區域係與連接在前述 電路元件之各端子的電極焊墊相連接。 " 曰此外’刖述第1高濃度雜質區域係被設置在前述電極 焊塾下方。 此外,係在前述溝渠内埋設導電材料。 317240 13 1276228 此外,前述第2高濃度雜質區域係至少設成為前述第 1側面之50倍以上的大小。 此外,前述第2電流通路的電流值為前述第1電流通 路之電流值的2倍以上。 此外,前述第2電流通路係形成為確保與前述第2側 面距離10 /z m以上的寬度者。 第6,本發明係具備有:積體電路元件,具有複數個 輸出入端子、電源端子以及接地端子;以及保護元件,係 _具有:第1高濃度雜質區域,其係設於基板深度方向,並 具有與前述基板之水平方向略呈平行之第1側面、以及與 前述基板之垂直方向略呈平行之第2側面;第2高濃度雜 質區域,其係設於前述基板底部,且一部分與前述第1而 濃度雜質區域之前述第1侧面相對向;以及配置在前述第 1以及第2高濃度雜質區域周圍的絕緣區域;並且本發明 係將前述第1高濃度雜質區域連接在前述積體電路元件之 輸出入端子,而將前述第2高濃度雜質區域連接在前述接 地端子,並藉由:形成於前述第1侧面通往前述第2高濃 度雜質區域之前述絕緣區域而做為電子電流以及電洞電流 之通路的第1電流通路、以及形成於前述第2側面通往前 述第2高濃度雜質區域之前述絕緣區域而做為電子電流以 及電洞電流之通路的第2電流通路,而將施加於前述積體 電路元件之前述輸出入端子的靜電能量予以減弱,藉此來 解決上述問題。 第7,本發明係具備有:積體電路元件,具有複數個 14 317240 1276228 輸出入端子、電源端子以及接地端子;以及保護元件,具 有:設在基板之深度方向的溝渠;第1高濃度雜質區域, _ 其係至少設在前述溝渠周圍,且具有沿著該溝渠底部形成 丨 之第1側面與沿著該溝渠側壁形成之第2侧面;第2高濃 度雜質區域,其係設在前述基板底部、部分與前述第1高 濃度雜質區域之前述第1側面相對向;以及配置在前述第 1以及第2高濃度雜質區域周圍的絕緣區域;並且本發明 係將前述第1高濃度雜質區域連接在前述積體電路元件的 ⑩輸出入端子,而將前述第2高濃度雜質區域連接在前述接 地端子,並且藉由:形成於前述第1側面通往前述第2高 濃度雜質區域之前述絕緣區域而做為電子電流以及電洞電 流之通路的第1電流通路、以及形成於前述第2側面通往 前述第2高濃度雜質區域之前述絕緣區域而做為電子電流 以及電洞電流之通路的第2電流通路,而將施加於前述積 體電路元件之前述輸出入端子的靜電能量予以減弱,藉此 來解決上述問題。 此外,前述積體電路元件係CMOS邏輯電路元件。 此外,將前述積體電路元件與前述保護元件於同一基 板上積體化。 此外,係在前述積體電路元件上配置前述保護元件。 此外,前述第1高濃度雜質區域係與連接在前述積體 電路元件之前述輸出入端子的電極焊墊相連接。 此外,前述第1高濃度雜質區域係被設置在前述電極 焊墊下方。 317240 1276228 此外’係在前述溝渠内埋設導電 Η :外,前述第2高濃度雜質區域係至少設成為 ^ 1側面之50倍以上的大小。 勺月j k乐 r 料’前述第2電流通路的電流值為前述第 路之電流值的2倍以上。 i^、 此外,前述第2電流通路係形成為確保 面距離10# m以上的寬度者。 、弟2側 (發明之效果) 如以上所詳述-般,根據本發明可獲得以下各種效果。 第卜保護元件之-方的端子係為在基板 设置成柱狀的第ln+型區域,另一方的
底部的f 2n+型區域。此外,藉由對第9㈣广為叹於基板 ♦ 士 r稭由對弟2n+型區域施加GND -电位,可在設於上述區域周圍的絕緣區域中形成第… 通路以及第2電流通路,而使靜電電流流至接地電位 由將第ln+型區域做成柱狀,第2n+型區域做成與第 f區域呈垂直的板狀’即可使第2電流通路流通第 通路2倍以上的電流,而獲得相當大的保護效果。此外机 …型區域的第i侧面較為微小且與第 向面積亦小。因此’該部分之寄生電容會變為極小= 於合併與第2n+型區域之距離逐漸變大的第2側面和第 2n+型區一域之間的寄生電容後的總寄生電容也較小,故不 會產生兩頻訊號洩漏的問題。因此即使使用在如一 般以關斷電容極小之元件做為基本元件的開關電路裝置, 同樣可防止連接保護元件所致之插入損耗的惡化。 317240 16 1276228 此外’/σ著溝渠周圍設置第ln+型區域並於溝渠内埋 設導電材料,再連接在被保護元件之端子。藉此,可使靜 電通,第^型區域之全體,而達到增加保護效果的目的。 弟2’猎由將保護元件分別連接在開關電路裝置之可 能施加靜電的複數端子,可直接地或間接地對施加有靜電 之靜電防禦力較弱的接合進行保護。 …第3,藉由將保護元件分別連接在開關電路裝置之形 成肖知基接合或pn接合的2端子,^ ^ ^ ^ ^ •接合免於受到靜電的料。 ^ 破壞之 弟4 ’保護兀件之第ln+型區域係在焊塾或是連接谭 墊之金屬層下方,朝基板深度方向設置成柱狀,而第^ f區域係在基板底部設置成板狀。因此,可控制因連接保 ㈣件所致之佔有面積的增加。先前之n+/i/n+型保護元 件,為了提高保護效果而拉長相對向之n+型區域的距離等 等’故晶片内需要有保護元件的佔有面積,但根據本實施 g 'i則:、備有4乎無需使用到保護元件連接之空間的優點。 第),藉由在CMOS邏輯電路等之LSI中取代先前之 ⑽!緩衝電路型保護電路而連接本保護元件,便可大幅 &小邂輯電路之保護元件的估有面積,而實現W 化、及低成本化。 曰$如’將邏輯電路元件與保護元件區域積體化為i個 曰曰$ %,由於可利用配置在邏輯電路元件區域外圍的輸出 ^而子:^墊連接保護元件,因此可藉由與僅有邏輯電路之 曰曰片之相同晶片尺寸來連接保護元件。 317240 17 1276228 、…=外—由於可用丨個晶片形成保護元件並積層安裝在 避輯电路70件上’因此不必變更既有之邏輯電路元件的型 式,即可連接保護元件,增加保護效果。 [實施方式] 以下使用第i圖至第2G圖詳細說明本發明之實施例。 首先參照第1圖至第U圖說明本發明之第!實施例。 第1圖係顯示第1實施例之保護元件的概要圖。 第1圖(A)為平面圖’第1圖(B)至⑼為第!圖⑷的a_a線 ♦别面圖。 保護兀件細係由:設置於基板101之第1高濃度雜 質區域201 ;對向於第1高濃度雜質區域201的-部份而 設置於基板101底部的第2高濃度雜質區域2〇2;以及設 置於該等區域周圍的絕緣區域203所構成。 基板101可以是:矽晶半導體基板、化合物半導體基 板、HEMT用磊晶(叩如又丨叫基板等其中一種半導體基板。 鲁第1高濃度雜質區域2〇1以及第2高濃度雜質區域2〇2係 同導電型的雜質區域,以下以n型雜質的情形為例,分別 -兒明弟1 n+型區域201、第2 η十型區域202。 第1 η+型區域201係為朝著基板1〇1的深度(垂直)方 向形成柱狀的雜質區域,具有與基板1〇1之水平方向略呈 平行之第1側面S1,以及與基板1〇丨之垂直方向略呈平行 之第2側面S2 (參照第i圖至。 具體而言,係沿著設於基板1〇1之溝渠2〇ιτ之至少 周圍。卩分设置的雜質注入區域或雜質擴散區域。亦即第1 317240 18 1276228 n+型區域2〇1纟有··沿著溝渠2〇1T底部形成之第 si ’以及沿著溝渠201'側壁形成之第2側面幻。、面 * 與在溝渠2〇1T内部,埋設有導電材料201C —样,裳 4 1 n+型區*2()1係經介設置於基板1()1表面之金屬^ 而與被保護元件的一個端子連接。金屬層2〇im係曰 在被保護元件端子之電極焊塾的一部份或連接在電極焊塾 的配線,或由電極焊墊延伸而出的金屬層。 此外,導電材料2G1C,係與金屬層2Gm為同— ’或其他金屬層’或是導入雜質而可達到低電阻化目的的多 晶石夕_ysulc〇n)等。如第i圖(B)所示,在埋設金屬 可在溝渠201T内壁離子注入或擴散雜質以形成第Γη+型 區域2 01。 此外,如第1圖(C)所示,在埋設多晶石夕時,例如可在 多晶石夕中掺雜預定之雜質濃度的η型雜質,而藉由自多曰 矽擴散雜質來形成第ln+型區域201。此時,溝渠201Τ = 部也形成第ln+型區域201。 、 、第2 η+型區域202係為設於基板1〇1底部的雜質注入 區域或雜質擴散區域。帛2η+型㈣202係在與柱狀之第 1 型區域2〇1呈垂直的方向(基板1〇1的水平方向)設成 板狀。此外第2η+型區域202的一部份係與第&型區域 的第1側面si相對向。第2η+型區域2〇2的面積大過 第1側面si的面積許多,例如在5〇倍以上。此外,最好 以使第1 η+型區域201大致位於其中央部位之方式設置所 對應之第2 η+型區域202。 3I7240 19 1276228 乐1 n+型區域201的第1側面s卜以及與第!側面 =同等面積相對向之第2n+型區域2〇2的一下 %為弟2 n+型區域209 μ ty θ $ 202的對向面)係設置成間隔有可使靜 兒月匕I通過的距離,你丨士 度均在以1:;: 述之雜質濃 上此外弟1 n +型區域201以及第2 n+型區域202的周圍兔p終广丄、 圍為七緣區域203。在此,絕緣區域 们’亚非完全電性絕緣,而是半絕緣性基板ι〇ι的一部 二。’ ^在基板HH t離子注人雜質而絕緣化的絕緣化區 S夕、、巴、、承區域203的雜質濃度最好在約5χ 1〇 14cm·3 以下’電阻率最好在〗 3 Cm 取r隹〗x 10 Qcm以上。此外 亦可用無摻雜之多晶矽形成。 ^ 〇3 為’第2側面义 I 1 屬等之導電材料2 G1 c時,第^型區 域2〇!的寬度w2例如係在〇2㈣左右。 红 金屬層201 ]V[係A偽钕1 , R '、弟1 n+型區域2 〇 1歐姆接合之歐 姆金屬層或肖特基接人之讲胪1人p 科按。之£人 電阻,亦可在歐姆外為降低串聯 層。 M 或肖特基金屬層上重疊其他金屬 本貫施例的保護元株9nn , . 、/ 0a ^ 1 +m ,如上所述,係形成使柱狀 的弟1 n+型區域2〇丨鱼 並在周圍配置絕緣區域二 型區域2G2相對向, 201遠接,、" 或的構造。此外將第1 n+型區域 201連接在被保護元件 、, Λ ,^ 的為子上。亚於苐2 n+型區域2〇2 把加接地電位。此外’位於第ln+型區域2〇1的第i側面 317240 20 1276228 S1以及第2 n+型區域2〇2之對向面之間的間隔距離们係 设疋在4 // m的程度。藉此,可使經由外部施加於第^計 型區域201所連接之被保護元件的端子的靜電能量,得以 經介絕緣區域203放電至接地電位。 4 # m的間隔距離d 2係用以使靜電能量通過的適當距 離’間隔超過lG^m時即無法在保護元件内進行確實 的放電。此外’例如當間隔距離在以下而過於接近 時,又會導致耐壓不足或寄生電容增大的問題,故較不理 籲想°第” 1 n+型區域2〇i以及第2 n+型區域2〇2的雜質濃度 以及絕緣區域203的電阻值亦同。 第1圖(D)顯示放電時之雷ώ 例中,係麵賴料,^;;;^概㈣在本實施 第w域加周圍之絕緣區域201以及 路η、12。此外’箭頭的電流通路為概 心圖,有關罘1電流通路η ^說明如後所述。 及弟2 %流通路12的詳細 第ϊ電流通路n,係ά筮 Μ 202 ^ ’、弟側面Sl通往第2 η+型區 域202之對向面的通路,而係形 ^ 延伸方向之絕緣區域 、弟η+型區域201之 路。而第2電流通^ 子電流以及電洞電流的通 側之絕緣區域2G3之則是形成於第1電流通路η外 細而言,係形成於由第2側面s2、^/n⑽的通路。更评 之與第^型區域^二 除了 η以外的區域_緣外之區域(意即 飞川3的電流通路。 317240 2] 1276228 本只%例之第1 n+型區域2〇1,由於與第2 n+型區域 2〇2 向之第1側面S1的面積十分微小,故可大幅降低 寄生包令此外,在溝渠201T内埋置導電材料2〇丨c,使 第2側面S2全體與金屬層2〇1M接觸。此外在具有大面積 之板狀的* 2n+型區域2〇2的略中央部配置第i n+型區域 2〇1。藉此,即能夠以第1 型區域201為中心軸形成半 球狀的第2電流通路12,並使相當大的靜電電流流通於第 2電流通路12 〇 鲁目此,可將施加於做為保護元件2〇〇之端子的第i奸 型區域201的靜電能量,利用帛1電流通路II U及第2電 流通路12予以放電,再經介第2 n +型區域2 〇 2流入接地電 位。 第1 n+型區域201只要是與相同〇個)金屬層2〇im連 ★妾的區域,亦可形成不連續的區域。在該情況下,由於係 2由不連續區域分別與同一金屬層2〇1連接來形成第2電 馨^通^ 12,因此乃匯集上述區域做成形成保護元件2〇〇之 方鳊子的第1 n+型區域201。此外,第1 n+型區域2〇1 在电極焊墊或配線下方配置有例如用以提昇絕緣性之高濃 度雜質區域時,可選擇與上述區域連續或不連續。 第2圖係顯示第1 n+型區域2〇1之其他型態。第2圖 )為平面圖’第2圖(B)為第2圖(A)之b-b線剖面圖。^ 如上述’第1 n+型區域201可以是不設置溝渠2〇1 丁 而使雜質擴散於基板101的區域。 例如,在基板1 〇 1的深度方向離子注入或擴散n型雜 317240 22 1276228 質使之形成柱狀,以設置柱狀的第」n+型區域2〇卜第丄+ 型區域201具有:與基板1〇1的水平方向略呈平行之 側面“ ’以及與基板101之垂直方向略呈平行的第2側面 S2 ° 此外,使金屬層201M接觸露出有第i n+型區域2〇1 之基板101表面,並使第i n+型區域2〇1與被保護元 端子連接。 第1電流通路^係由第i側面S1朝著第2n+型 •202之對向面,而形成於第i n+型區域2〇1之延伸方向的 絕緣區域203。此外,第2電流通路12係由第2側面S2 朝著第2n+型區域2〇2之與第ln+型區域2〇ι相對向之對 向面以外的區域,形成於第i電流通㈣夕卜側的絕緣區域 、多 π第3圖說明保護元件200的連接例。圖中係顯示 被保護,件1〇〇為GaAsMESFET的情況,帛3圖⑷為平 ^圖’第3圖(B)為第3圖(A)之i剖面圖,第3圖 為寺效電路圖。 如第3圖(A)所示,被保護元件1〇〇係mesfet,具備 有·與設置於半絕緣基板1G1(2G3)之GaAs表面的動作層 6山2職肖特基接合之閘極電極67;由設置於動作層 而之门✓辰度亦隹貝區域所形成的源極區域以及汲極區域 63 以及°又置於其表面的源極電極66以及汲極電極65。 上述構件係以梳齒狀相互咬合的方式配置於動作區域⑽ 上0 317240 1276228 閘極電極67、源極電極66以及沒極電極65係分別經 介配線130而與閘極焊墊Gp、源極焊塾sp、沒極焊墊 連接各*干墊分別與開極端子G、源極端子$、極極端子 D連接。此外,為提昇絕緣性而在各焊塾的下方形成n+ 型雜質區域69。 …如第3圖(B)所示’在各焊墊下方係設有溝渠201T, 者溝渠201T配置有第! n+型區域2〇1。此外,在溝渠 201T内部埋設有導電材料2〇ic。導電材料2〇π係與設置 馨於基板之金屬層2繼連接。此時,金屬層加為源極焊 墊SP。此外,在本說明書中,以下係將導電材料2㈣說 明為與焊塾為相同之金屬層2〇1M,此外第ln+型區域2〇ι 的構造’則是以第3圖⑼所示之構造為例進行說明。 Μ型雜質區域69係與第i n+型區域2〇1連接。柱狀 的第! n+型區域20丨係與基板〗〇丨底部之板狀的第2 n+型 區域202相對向配置。第2n+型區域2〇2與背面的金屬層 g02M接觸,並施加以GND電位。 藉此使保護元件200與源極端子s連接。此外,同樣 地,閘極端子G、汲極端子D亦分別連接保護端子2〇〇f 此外,閘極端子G以及沒極端子D係顯示第j n+型區域 201所接觸之金屬| 201M的其他型態。例如在閘極端子g 中,金屬層201M係為由閘極桿墊Gp突出之金屬層。另 外,在汲極端子D中,金屬層2〇1M係為與汲極焊3塾βρ 連接之配線130的一部份。利用部份之配線13〇時,最好 儘量在焊墊附近連接保護元件2〇〇。 317240 24 1276228 二7電於被保護元件100的端子時’例如係施加相 對方。且件之底盤(chassis)電位等基準電位非常高的電位。 .在本實施例中,係以基板背面為㈣電位,@對保 丨件200的-個端子(第2 n+型區域2〇2)施加咖電位: 此,如第3圖(C)所示,對保護元件2〇〇之其他端子(第 型區域2〇1)所連接之被保護元件1〇〇的任—端子施加靜带 時,可在該靜電進入内部電路之前予以放電為遍電 因此可在靜電未進入内部電路的情況下,保護被保護元件 • 100之内部電路的微弱接合使之不受靜電之侵入。 a將被保護元件100安裝於某種組件後,靜電係較容易 轭加於直接連接在組件外部(例如天線)的針腳(端子)。另— 方山面’靜電雖較少直接施加於連接在組件内部電路的針腳 (¼子)中,但仍有可能間接受靜電所影響。 在本實施例中,係藉由在可能施加有靜電之所有電極 焊塾(例如被施加GND電位之電極焊塾以外的電極焊塾) >中連接保護元件,簡護直接或間接被施加靜電的端 子。 ^將複數保護端子200連接於複數端子時,係將複數之 第1 n+型區域2〇1連接在被保護元件ι〇〇的各端子。另一 方面,可在基板底部全面設置第2n+型區域2〇2,做為相 對於各第1 n+型區域2〇1之共通端子。此外,第2n+型區 戍亦可對應各第1 n+型區域201而分別設置。 °° =照第4圖,進一步說明將保護元件連接在FET的情 况。第4圖為第3圖(A)的d_d線剖面圖。如第3圖(A)所 317240 25 1276228 示,被保護元件100係MESFET,具備有:與設置於半絕 緣基板101 (203)之GaAs表面的動作層62形成肖特基接合 之閘極電極67 ;由設置於動作層62兩端之高濃度雜質區 域所形成的源極區域64以及汲極區域63 ;以及設置於其 表面的源極電極66以及汲極電極65。上述構件係以梳齒 狀相互咬合的方式配置於動作區域68上。 在MESFET中,於閘極肖特基接合電容小的閘極端子 G —源極端子S間或是閘極端子G —没極端子D之間,以 籲閘極端子G側為負並施加突波(surge)電壓時最容易產生靜 電破壞。此時,係形成:對形成於動作區域68與設在動作 區域68表面之閘極電極67之間的界面的肖特基阻障二極 體(schottky barrier diode)61以逆偏壓的方式施加靜電的 狀態。 換言之,使其免於靜電破壞的保護,係在於能夠減輕 加諸於係為微弱接合之閘極電極67之肖特基接合的靜電 能量即可。因此,在上述情況下,只要使本實施例之保護 It件200,至少分別連接於閘極端子G以及源極端子S, 或是閘極端子G以及汲極端子D即可。藉由在MESFET 100 之2端子間連接2組之保護元件200,即可保護肖特基接 合或Pn接合等易遭靜電破壞的接合。 被保護元件100並不限於MESFET,亦可為具有pn 接合之接合型FET、矽晶雙極性電晶體(silicon bipolar transistor)(npn電晶體等)、電容、M0SFET等,且可獲得 相同之效果。 26 317240 1276228 以下參照第5圖至第11圖,並參照模擬結果詳述本實 施例之保護元件200。 近年來半導體裝置模擬技術日益發達,不僅對裝置之 電氣特性甚至對靜電破壞亦可進行詳細模擬。結果,可實 現保護元件之適當設計而做為靜電破壞之對策。 具體而言,係藉由混合模式模擬(mixed mode simulation),以預定之電壓在電容中蓄積電荷。接著,一 面監視結晶的溫度,一面使電荷在被測定元件的兩端放 鲁電。假設裝置的破壞係在結晶溫度達到結晶溶解溫度之大 約八成時發生,而模擬機械模型(machine model)之被測定 元件的靜電破壞程度。 此外最近,做為其他靜電破壞強度程度評價法方面而 藉由TLP(Transmission Line Pulse)法測定靜電破壞程度, 同時亦明確得知該測定值係容易與TLP的模擬值一致,故 備受矚目。 在本實施例中,首先係以混合模式進行機械模型之靜 電破壞程度的模擬。接著,使用TLP法的模擬詳細解析靜 電破壞時之保護元件200的物理狀況。然後,說明藉由組 合上述模擬,而設計寄生電容較少,且靜電破壞保護水準 優良之保護元件200。 第5圖係顯示設計本實施例之保護元件200時使用於 模擬的構造圖。第5圖(A)為斜視圖,第5圖(B)為剖面圖。 保護元件200的構造,係在雜質濃度為5x 1014cm_3、 厚度為54//m的矽晶基板101中,形成由基板101表面深 27 317240 1276228 達50// m的圓柱型溝渠20IT,並在該内壁擴散雜質濃度3 X 1018cm·3之n型雜質,以形成第1 n+型區域2〇1。在溝渠 201Τ内側埋設與第i 11+型區域201形成歐姆接合而構成陰 極電極的金屬層201M。第1側面S1的寬度(直徑)wl為 3.4// m。此外,第2側面S2的第1 n+型區域202的寬度 w2 為 0.2 // m 〇 此外,在基板101底部全面形成雜質濃度為3χ 10 cm的第2 η+型區域202,並使形成陽極電極之金屬 •層202Μ與第2 η+型區域202背面形成歐姆接合。 此外,在矽晶基板101的主體積(bulk)内(結晶内部), 將第1 n+型區域201之第!侧面S1與第2 n+型區域2〇2 之對向面間的間隔距離d2設定為4# m。此外,只要其雜 質濃度在5x l〇"cnr3左右的程度,石夕晶基板ι〇ι即可大致 發揮絕緣區域203的功能。亦即,在絕緣區域2〇3内第i m 型區域201以及第2 η+型區域2〇2係呈相對向配置之構造。 ,圖中係以箭頭顯示在保護元件2〇〇之陰極_陽極間施 加靜電時,靜電電流流通的狀態。靜電電流如圖所示係流 ,於第1電流通路η與第2電流通路12。第]電流通路 η係形成於由第ln+型區域2〇1的第i側面si通往第^ 5L區域202之對向面間的絕緣區域2〇3。此外2恭泣 =2係形成於由第2側面S2通往對向面以外之第;二 3L區域202的絕緣區域203間。 第6圖係顯示模擬結果。 上述機械模型的模擬方法係以2_施加_v,並 317240 28 1276228 計鼻達到破壞時點的電>/il值。具體而言5係計鼻當結晶内 部之任一位置之溫度到達1350Κ時,流通於陰極一陽極間 的電流值。 電流值的計算結果如圖所示為114.3Α。在此同時利用 混合模式進行電容值的計算結果為1.27fF。電容值係表 示:將保護元件200連接於被保護元件時,在被保護元件 中,於可能由外部施加靜電之2端子間,以寄生方式發生 的電容值(寄生電容值)。 • 在此,所有保護元件200均為連接電極焊墊或與焊墊 鄰近配置之配線一基板背面(GND電位)間的保護元件。亦 即,發生於被保護元件的該當2端子間的寄生電容值,係 指:將分別連接在2端子所連接之各電極焊墊或與烊墊鄰 近配置之配線、與基板背面間的2個保護元件200予以串 聯時的電容值。 被保護元件進行動作時,假設為行動電話時,施加於 2端子之偏壓(bias)電壓係設定為2.4V,且分別在一方之保 I元件的陰極一陽極間施加2.4V,而在另一方之保護元件 的陰極一陽極間施加0V,並計算此時的電容值。亦即,假 設2端子所連接之元件係在關閉的狀況下。 第7圖係顯示形成第2電流通路12之區域的電子電流 密度、電洞電流密度分布的剖面圖。該圖係顯示利用TLP 模擬於本保護元件之陰極一陽極間施加靜電,直到破壞產 生為止之靜電電流114.3A流通的情況。 在第7圖(A)的電子電流密度分布中,p0區域係跨越 29 317240 1276228 第1以及第2 n+型區域201、202之區域中密度最高(電子 電流密度5.6x 106cm·3至l.Ox 107cm·3)的區域。在此,合 ^ 併電子電流與電洞電流之電流為總合電流,但電子電流係 ^ 大於電洞電流。亦即在本實施例中係以電子電流做為電流 的代表,並將電子電流密度在lx 105cmf3以上的區域(p0 至p5區域),定義為保護元件200的電流通路。亦即,該 區域係為在第1圖以及第5圖中以箭頭所示之第1電流通 路11、第2電流通路12區域。 在此’將到p 5區域為止的區域§支定為電流通路的理由 為:在計算電流值分布後得知,全電流值之約90%的電流 係流通於p0至p5區域,亦即在電子電流密度小於p5區域 的區域中,並不會對動作造成影響。 第7圖(B)的電洞電流密度分布,係與第7圖(A)為同 一分布。電洞電流密度分布與電子電流密度分布幾乎一致 的狀悲’係顯不·當靜電電流流入時’因電流通路之所有 區域均發生傳導度調變而使靜電電流值變大。 第8圖係顯示保護元件200之第1電流通路II、第2 電流通路的圖。第8圖係計算流入第6圖所示之靜電電流 114.3A時之流通於第1電流通路II的電流值與流通於第2 電流通路12的電流值的結果。第2電流通路12係將全體 分別以各10// m的大小劃分為5個區分(121至125)而計算 流通於各區分的電流值。 流經圖示之直徑為103//m之半球狀的全區域(就第2 電流通路12而言係50// m全部)的電流值為114.3A。此時 30 317240
I 1276228 =包机逍路I2的電流值為76 9 流值為37.4A -λ- 弟1¾洲逋路II的電 流通路II的::即第2電流通路12的電流值約為第1電 於第1電流通路η許多。通路U大 合二二=流通路12的咖 第2電流通:;;的t:广广整體的⑽。此外,到 71.1八,係伯敕心 總合(11+12)的電流值為 ⑩流通路iti 。亦即,確偏彡成妹大第2電 馨路12的絕緣區域203,即可流通較多的電流。 ΐ即’最好確保第2 n+型區域202的面積相對於第1 的大小,並將gl側面S1配置在所對: 望9 H區域202的略中心附近。藉此,即可使第1以及 ”电仙通路11、12形成以第1 n+型區域201為中心軸的 半球狀。 方第9圖係顯示以先前之保護元件之卯接合二極體進行 •、上述相同之模擬的結果。第9圖(A)係使用於pn接合二 極體之模擬的構造(以下稱為a構造)剖面圖,第9圖(B)為 電子電流密度的分布圖。
如第9圖(A)所示之pn接合二極體的模擬構造,係在 雜質濃度為5X WW3、厚度為基板上形成表 面往下的深度達〇.2//m的n型區域5〇2(雜質濃度1χ 1 〇 cnr ),並由表面向下形成深度達〇 〇2 # m的3 X 1 δ 3 10 cm的ρ+型區域501,俾使之與該η型區域5〇2透過 4 β m之距離形成接合。而且,也形成了陰極電極5 04及暢 317240 31 1276228 極電極5 Ο 3。根據此構造,可得知深度1 // m的機械模型模 擬的結果是,二極體在0.45A達到破壞。 第9圖(B),係在TLP模擬中施加0·45A時之電子電 流密度分布剖面圖,可得知電子電流係集中於pn接合附 近。亦即第1電流通路II不會擴張,在深度為1 # m附近, 電流為0.45 A,而電流的高密度部分的溫度係達到矽晶溶 融溫度的8成,而產生靜電破壞。 通常pn接合二極體係僅以垂直通過p+型區域501與 籲η型區域502之pn接合面的電流進行設計,在二極體周邊 未特地確保空間,且二極體周邊也未配置絕緣區域。因此 幾乎未形成相當於保護元件200之第2電流通路12的電流 通路,即使形成也不會對模擬結果造成任何影響。 此外在保護二極體的陰極-陽極間施加2.4V時的電容 值為273fF。在保護二極體的情況下,由於在被保護元件 的2端子間分別連接陰極、陽極,因此該電容值會直接形 成寄生電容的值。 ® 此外第10圖係模擬第22圖中配置於INPad周邊之n+/ i / n+型保護元件時的構造圖。如第22圖所示之習知的保 護元件360,為提高保護效果而將對向面之距離拉長。為 比較該構造與本實施例之保護元件,乃使用第10圖之構造 進行計算。 首先,第10圖(A)係顯示使焊墊下方的n+型區域510a 與n+型區域的電阻5 1 Ob以長距離相對向時所致之n+/ i / n+的最單純構造。因該構造為2次元構造,因此只需藉由 32 317240 秦 1276228 截取—定寬度做為丨單位進行模擬即可。亦即在如第ι〇 圖=)之應用型態中,估算各形狀尺寸相當於幾單位分,再 以前述1單位分的值乘以其單位數來進行計算。 =擬係以間隔4/zm的距離卜12)使分別相當於第22 圖之焊墊下方的n+型區域35〇與電阻R的2個型區域 51〇j51〇a、510b)相對向配置,並將一方的奸型區域鳩 的寬度州設成與電阻R同等的而進行計算。另外 二該型態之寬度wll=1//m做為上述的i單位進行模擬。 丨该1單位之構造係稱為b構造。 第10圖之型態的計算值與對向面的距離互呈比例,因 此可經由!單位之_造的計算結果,藉由乘算獲得相冬 於第^圖之INPad部之c構造(第1〇 _))的計算值。亦 即,第10圖(B)之對向面的距離為8〇// m時,係^單位之 8〇倍的計算。 >上述計算為第1電流通路11的計算。第10圖(B)僅說 g弟1電流路徑n的情形’且計算值即構成其電流值。b 構造的電流錢計算為丨遍^構造的電隸 之 99·2Α〇 ^ 卜在卞構造的陰極-1%極間施加2.4 V時的電容值 經計算為0.10fF,c構造時為其8〇倍的8 〇汴。在b構造、 c山構造時’因為分別使陰極、陽極連接於被保護元件的2 端子因此該電容值直接形成為寄生電容的值。 ^第11圖為,匯總本實施例之保護元件200,以及由上 述的a構造至e構造的保護元件的模擬結果之圖表,該圖 317240 33 1276228 係比較分別流通於靜電破壞時之電流值,以及寄生於被保 邊元件造成被保缦元件的性能惡化之原因的電容值。 靜電破壞保護元件的性能指標係以,,電流值/電容值” 來表示。此係代表以多低的寄生電容值,使多大的電流通 過。該指標愈大則保護元件的性能愈高。比較各構造之指 標後可知,a構造之指標為極小的〇165,而b構造、c構 造時為12.4 〇 相對於上述數值,本實施例之保護元件2〇〇的性能指 鑛標為90.0,由此可知保護元件具有相當高的性能。 『此外在0構匕中貝際之裝置(第22圖)的靜電破壞電 壓的實測值為1800V。以機械模型模擬該形狀時,如圖所 不’電流值為99.2A。一般認為上述2個數值係互呈比例, 而1800/".2 — ΐ8.ι(v/A)則开)成靜電破壞電壓實測值與機 械模型模擬電流值的比例係數。該比例係數係用在根據所 要求之靜電破壞電壓來設計保護元件之場合,相關說明則 留待後述。 ;第12圖至第16圖,說明本發明之第2實施例。 第2 $鈀例,係將第1實施例之保護元件200連接在化合 半 $ 祖之 SPDT(Single Pole Double Throw)開關電路裂 置時的例子’第12圖為電路概要圖,第13圖係將第^ 圖的電路積體化為1晶片的開關電路裝置。 如第12圖所示,第2實施例之開關電路 請開關電路裝置,第隱1與第2FET2的源㈣= 汲極電極)係連接於共通輸入端子IN,FET1以及FET2的 317240 34 1276228 閘極電極則分別經介電阻R1、R2連接於第1與第2控制 端子Ctll、Ctl2,此外FET1以及FET2的汲極電極(或源 極電極)係連接於第1與第2輸出端子0UT1、0UT2。 施加於第1與第2控制端子Ctll、CU2之控制訊號為 互補訊號,使施加有Η位準之訊號側的FET導通(ON), 並將施加於共通輸入端子IN之輸入訊號傳達至任一方的 輸入端子。配置電阻Rl、R2的目的,在於防止高頻訊號 經介閘極電極洩漏於做為交流接地之控制端子Ctll、Ctl2 的直流電位。 此外,當訊號通過輸出端子OUT1時對控制端子Ctll 例如施加3V,而對控制端子Ctl2施加0V,反之,當訊號 通過輸出端子OUT2時則對控制端子Ctl2施加3V,而對 Ctll施加0V的偏壓訊號。 如第13圖所示,於基板上,將進行開關操作之FET1 以及FET2配置於中央部。此外,在本實施例中,係以基 本裝置為HEMT的情形為例進行說明。在基板周邊,亦即 在FET1以及FET2的周圍配置複數個焊墊P。具體而言, 焊墊P係為對應共通輸入端子IN、第1以及第2輸出端子 OUT1、OUT2、第1以及第2控制端子Ctll、Ctl2的焊墊 1C、01、02、Cl、C2。在各FET的閘極電極中連接有電 阻R1、R2。此外,虛線所示之第2層金屬層係在形成各 FET之閘極電極17時同時形成的閘極金屬層(Pt / Mo)20。實線所示之第3層金屬層係進行各元件之連接及 焊墊之形成的悍墊金屬層(Ti/Pt/Au)25。第1層金屬層 35 317240 I276228 係與基板形成歐姆接合之歐姆金屬層(AuG ,ΤΤ/ . e/ Ni/ Au),而
FETl的閘極電極17與控制端子焊墊〇係以電阻幻 連接,而FE 阻R2連接。 FET2的閘極電極17與控制端子焊墊 C2則以電 電極)。 朝晶片中心延伸之梳齒狀的9根焊墊金屬層25係為與 1輸出端子焊墊〇1連接之汲極電極16(或源極電極),其; 方係具有以歐姆金屬層形成之汲極電極(或源極電極)。此 外由晶片中心朝外侧延伸之梳齒狀的9根焊墊金屬層 係為與共通輸入端子焊墊IC連接的源極電極Μ(或汲極電 極)’其下方係具有以歐姆金屬層形成之源極電極(或汲極 上述兩電極係以梳齒狀相互咬合的形狀配置於動作區 g或12 ’在兩電極間,以閘極金屬層2〇形成之閘極電極p 則配置成17根的梳齒形狀。 在基板3 0中如鍊線所示設有動作區域12。在動作區 域12内形成有源極區域以及汲極區域,其係分別與源極電 極15、汲極電極丨6連接。此外,閘極電極丨7係與源極區 域以及汲極區域間的動作區域12表面形成肖特基接合。 FET1的閘極電極17係在動作區域12外藉由閘極配線 120縮小成各梳齒,再經介電阻ri連接於控制端子焊墊 C1。FET2的閘極電極1 7亦同,係藉由閘極配線12〇縮小 317240 36 1276228 成各梳齒,再經介電阻R2連接於控制端子焊墊c2。電阻 R1、R2則分別由高濃度雜質區域形成。 ,各焊塾P係藉由焊塾金屬層25形成,為提昇絕緣性 而^焊墊P的下方配置以直流性方式與谭塾?連接之周 邊高濃度雜質區域15〇(以二點鍊線表示)。此外,周邊高濃
度雜質區域150係與各焊墊p直接連接,並設置成於S P下的全面(或焊墊P周邊)從焊墊p擴出。此外,亦可與 焊墊P以低於5/zm的程度隔開而配置於其周邊,再經^ _基板以直流性方式連接。只要兩者間的間隔距離低於5以 m,焊墊P與尚濃度雜質區域〗5〇即可充分以直流性方式 連接。 此外,根據相同理由,在閘極配線12〇周邊配置與閘 極配線120直流連接之周邊高濃度雜質區域15〇,閘極配 線120’與閘極電極17相同,與基板形成肖特基接合。此 時同樣是在閘極配線i 2 〇的下方全面部位(或閘極配線丨2 〇 ^下周邊)由閘極配線120擴出,或與閘極配線12〇以低於 z m的程度隔開而配置於周邊。 在各焊墊P下方,配設保護元件200,保護元件200 的第ln+型區域2〇1係與焊墊P電性連接。在形成基板底 部之晶片的背面’至少與第ln+型區域2〇1相對向的區域 中設有第2n+型區域202。此外,在第2n+型區域2〇2施加 GND電位。 藉此,即可在開關電路裝置之共通輸入端子IN、控制 步而子Ctll以及Ctl2、輸出端子ουτι以及〇UT2上,分別 317240 37 1276228 連接保護元件200。 參照第14圖之剖面圖說明動作區域12以及保護元件 200。第14圖(A)為第13圖之e-e線剖面圖,係顯示HEMT 的基板構造。此外所有的焊墊P均為相同構成。 HEMT的基板30係在半絕緣性GaAs基板3 1上層疊 無摻雜(non-dope)之缓衝層32而形成者。緩衝層32多以 複數層形成。此外,係在緩衝層32上方依序層疊:形成為 電子供給層之n+AlGaAs層33,形成為通道層(電子移動) 鲁之無摻雜的InGaAs層35,以及形成為電子供給層之 n+AlGaAs層33。此外,在電子供給層33,以及通道層35 之間配置間隔層(spacer layer)34。 在電子供給層33上,層疊做為障壁層之無掺雜的 AlGaAs層36,以確保預定之耐壓以及夾止電壓(pinch off voltage),此外又在最上層疊層做為覆蓋層(cap layer)之 n+GaAs層37。覆蓋層37係連接有焊墊、源極電極、汲極 電極(或電阻的引出電極)等金屬層,並藉由將雜質濃度設 %高濃度(1至5x 1018cm·3左右的程度)以降低源極電阻、 汲極電阻,提昇歐姆性。 HEMT係形成:由做為電子供給層之n+AlGaAs層33 之施體(donor)雜質所產生的電子,朝通道層35側移動, 而形成電流通路的通道。結果,電子與授體離子(donor · ion),會以異質(hetro)接合界面為邊境而形成空間式分 離。由於電子係移動於通道層35,而通道層35中並未存 在會導致電子移動度低下之施體離子,因此庫余(coulomb) 38 317240 1276228 散亂的影響相當少,而具有高電子移動度。 么匕此外,在本說明書中所謂的HEMT的高濃度雜質區域 钻扣·藉由絕緣化區域50所分離、使高濃度履蓋層(後述) T成為非活性化的區域。絕緣化區域5〇並非完全電性絕 、象,如圖所不,係藉由離子注入雜質而在磊晶層 (epitaXlal)設置載子(carder)之陷阱能階⑽p_ievei)而絕緣 ,的區域。例如,動作區域12,係藉由絕緣化區域16〇分 離而形成圖中之鍊線的區域。絕緣化區域5〇亦存在有雜質 ♦做為g晶層,但係藉自B +注入形成非活性化。此外,保護 凡件200的絕緣區域2〇3 ,係藉由緩衝層32以及半絕緣性 GaAS基板1 〇 1而形成。因此,此時第2電流路徑ι2係由 緩衝層32下方的第2側面幻形成於第2n+形區域2〇2間。 亦即,HEMT係藉由選擇性形成於基板之絕緣化區域 50而將基板予以分離,從而形成必要的圖案。因此,源極 區域375、汲極區域37d、周邊高濃度雜質區域15〇以及電 j且構造,係與HEMT的磊晶層構造相同,由於包含有覆蓋 層37(雜質濃度約i至5χ 1〇1\ηι·3左右),故在功能上可稱 之為高濃度雜質區域。 動作區域12之做為源極區域37s或汲極區域37d的基 板的覆蓋層37係連接有以歐姆金屬層形成之源極電極 45、汲極電極46。此外在其上層係藉由焊墊金屬層25形 成源極電極1 5、汲極電極16。 接著,银刻動作區域12的一部份,亦即姓刻源極區域 37s以及汲極區域37d間的覆蓋層37,並在所露出之無摻 317240 39 Ϊ276228 雜的AlGaAs層36上配置以閘極金屬層2〇形成之閘極 極Π 〇 在各焊墊p的下方,設置溝渠201T,並沿著溝渠2〇ιτ 的周圍設置第ln+型區域20卜亦即,金屬層職為各烊 墊Ρ’且溝渠201Τ内埋設有焊墊金屬層25,以連接第 型區域2〇1與焊墊。在此,如圖所示,係採用側壁以及底 面為緩和曲線形狀的溝渠201Τ。如第i圖⑺)至所示, 利用異向性蝕刻法形成之直線狀的溝渠2〇1丁,以離子注入 i形成第ln+型區域2()1 _,必須以傾斜的方式進行離子注 入。另一方面,如第14圖所示藉由在溝渠2〇ιτ的内壁形 狀中設置若干傾斜,即使採用與晶圓垂直之方向的離子= 入’亦可形成第ln+型區域。 此外在开/成基板底部之晶片背面(例如全面)設置第 2η+型區域202’並與第ln+型區域2〇1的第i側面&以* ㈣的間隔距離相對向配置。此外,在晶片背面藉由基鑛 j成與第2n+型區域2〇2接觸的金屬層2〇2m,並施加gnd 如上所述藉由將保護元件200分別連接在所有的端子 上,:使任一端子被施加以靜電,可藉由第1電流通路η 以及第2電流通路12使該靜電接地。因此,可使靜電在進 入動作區域12前放電至GND電位。 此外,因保護元件係配置於焊墊ρ下方,因此在設計 晶片的圖案時完全不用考慮保護元件2〇〇的空間。因此即 使將保墁几件200連接在可能施加靜電之所有焊墊ρ時, 317240 40 1276228 晶片面積亦可維持與先前相同的尺寸。 / 卜如刖所述,在FET中,靜電破壞電屢最低者係 =,亟17與動作區域12間的肖特基接合部分。亦即, =問極-汲極端子間、或閉極·源極端子間的 達了祕肖特基接合時,當所到達之靜電能量超 過間極%極與源極電極間、或閘極電極與汲極電極間之靜 電破壞電壓時’即會產生閘極肖特基接合的破壞。 在本實施例中,係分別於_電路裝置之共通輸入端 子控制端子ctl 1以及ctl2、輸出端子〇υτ1以及0UT2 中連接保護元# 。藉此,即可在施加於共通輸入端子 ίΝ-控制端子Ctll間的靜電能量在到達则之閘極電極 17-汲極電極16間之前,使靜電能量放電至gnd電位。 此外,在靜電能量到達閘極電極17—賴電極15間之前, 可使其放電至GND電位。 第14圖⑻,係離子注入型GaAsFET之mmic的剖面 >圖。第13圖的開關電路褒置,可以是GaAsFET的MMIC。 亦即平面圖與第13圖相同,而基板構造則不同。 動作區域〗2係在GaAs基板1〇1上,注入/擴散n型 雜質而形成。亦即在由Μ雜質所形成之通道層%中,形 成高濃度之η型雜質的源極區域57s以及汲極區域57d。 源極區域57s、汲極區域57d分別連接由歐姆金屬層所形 成的源極電極45、汲極電極46。接著,在其上層藉由焊墊 金屬層25形成源極電極15、汲極電極16。此外,在源極 區域57s、汲極區域57d間的通道層%表面,係藉由閘極 317240 1276228 金屬層20而形成閘極電極17。 使用 GaAsMMIC 時,可 ^ | 4c: 、真、μ®雜2 在基板ρ的下方全面(或周 邊),a又且離子注入了雜質或擴 區域15〇。 ’、月文了 “之周邊高濃度雜質 第15圖、第16圖係顯示第13 他實施例。第15圖為平面圖,第二毛路裝置的其 此外,第_係顯示GaAsFET^ ^為Μ線剖面圖。 ^ a 所形成之MMIC的情形。 基板為HEMT構造時,係形成盥第 >造。 乂”弟14圖(A)相同的基板構 一::元件200,如圖所示’亦可連接於與焊墊P連接
巴^ ^ 201M的下方。金屬層·只要具有可與第W 疊左右的面積即充分,並可利用焊墊周圍的 工間連接保禮元件2 0 〇。 ,本實施例中’因保護元件細之對向面的寬度扑 为械小’因此只具有極少的寄生電容。另一方面,由於 電流通路具有使巨大之靜電電流流通的能力,故具有 相當大的靜電破壞保護效果。 狀特別是在使用HEMT的情況,相較於GaAsFE丁,基本 、2插入損耗較小,因此當晶片内之高頻訊號通路中若 具有向頻訊號僅洩漏少許的部位時,便會使得開關電路裝 f之插入損耗顯著增加。此外,由於絕緣化區域2们亦非 兀王兒性絕緣,因此耗盡層會在絕緣化區域2〇3中延伸, 而因耗盡層的變化而導致訊號洩漏。 但是,根據本實施例,可藉由縮小保護元件2〇〇之對 317240 42 1276228 向面的面積來縮小該部分的電容成分。因此,可防止高頻 訊號的沒漏,並在不增加插入損耗的情況下,防止靜電破 壞。 此外,圖中僅顯示焊墊金屬層25的單層構造,但各焊 墊P亦可為依照閘極金屬層20、焊墊金屬層25之順序層 疊於基板上的2層構造,或另在焊墊金屬層25上施加金屬 電鍍的2層構造。 在行動電話等無線通訊市場中,對於靜電破壞電壓值 _係要求必須保證以機械模型係超過100V。但是,在過去無 法實現可保證靜電破壞電壓值在100V以上的pHEMT開 關。因此,係採用在共通輸入端子IN、輸出端子OU丁外 接感應器等來對應,使例如pHEMT開關積體電路裝置不 受靜電破壞。 但是,外接感應器會產生整合不全之下述問題。亦即, 會產生插入損耗增加、安裝面積增大、以及因感應器價格 高於電容、電阻而導致成本增加等問題。 * 由於開關積體電路裝置在出貨時無法測定、選別靜電 破壞電壓,因此只能夠藉由設計保證來因應靜電破壞電壓 值100V的市場需求,但是為了保證100V之靜電破壞電壓 值,必需具備有800V程度的實力。 在此,如前述,在第10圖(B)的c構造中,做為靜電 破壞電壓實測值與機械模型虛擬電流值的比例係數的電流 值比例係數為18.1 (V/A)。亦即,為了保證靜電破壞電壓值 800V,需要具有800/18.1(比例係數)= 44.2A之機械模型虛 43 317240 1276228 擬電流值實力的保護元件。一般而言保護元件只要增大尺 寸及可增加保護效果,且容易獲得44.2A之機械模型虛擬 電流值。 但是,僅將保護元件的尺寸加大,依然會產生因保護 元件造成之寄生電容,導致插入損耗惡化的情形。其問題 在於:由於連接保護元件,會使得以低插入損耗為特徵之 pHEMT開關的插入損耗增力口。 具體而言,pHEMT開關之關斷電容為90fF程度,在 籲對應上述電容值時,若非具有例如1 fF程度以下之可忽略 (negligible)寄生電容的保護元件,將會因連接保護元件而 導致插入損耗的增加。例如根據第22圖所示形式,在形成 pHEMT開關後,在2 GHz的情況下插入損耗會較原本之 pHEMT開關的插入損耗增力口 0.15dB。 根據第22圖形式,係在共通輸入端子焊墊INPad—控 制端子焊墊Ctl— IPad間或是共通輸入端子焊墊INPad — 控制端子焊墊Ctl 一 2Pad間係連接有c構造之保護元件。 c構造之保護元件的電容值也達到8.0fF(參照第11 圖)。如此,當電容值達到對pHEMT開關之關斷電容90fF 無法忽視的程度時,便會使插入損耗增大。 亦即,需要電流值/電容值在44(A)/l(fF)=44以上的 保護元件。由於本實施例之保護元件200之性能指標為 90,故足以符合上述要求。 此外本實施例之保護元件200的電流值對114.3A與 44.2A而言夠大,且寄生電容值也相對地在1.27fF與接近 44 317240 1276228
IfF程度以下,因此電流值、電容值均可符合上述要求。 此外,保護元件200,亦可連接反向型(reverse type) 的開關電路裝置,並可獲得相同效果。所謂的反向型,係 指:將控制端子Ctll連接在FET2的閘極電極,而將控制 端子Ctl2連接在FET1的閘極電極,並在訊號通過輸出端 子OUT1時,對控制端子Ctl2施加3V、對控制端子Ctll 施加0V,反之,當訊號通過輸出端子OUT2時,對控制端 子Ctll施加3V、而對控制端子Ctl2施加0V之偏壓訊號 籲的開關電路裝置。 以上係舉例說明絕緣區域203包含HEMT之缓衝層的 基板構造或是GaAs半絕緣性基板的情形,但本實施例同 樣適用於矽晶基板。此時絕緣區域203係形成為在基板上 注入或擴散雜質而絕緣化的區域。此外絕緣區域亦可以是 多晶矽。 在第17圖以及第18圖中係說明本發明之第3實施 例。保護元件200亦可連接在以MOSFET等為基本元件構 成邏輯電路的積體電路裝置(以下稱之為LSI)。 第17圖為平面圖。第3實施例之半導體裝置係在同一 基板上將邏輯電路元件與保護元件子以積體化的裝置,具 體而言,係形成具有配置於中央部之邏輯電路區域103, 與設於邏輯電路區域103之外圍部的保護元件區域102的 構造。 邏輯電路區域103配置在半導體裝置之中央部附近, 係以例如η通道型MOSFET以及p通道型MOSFE 丁所構 45 317240 1276228 成之CMOS邏輯電路。CM〇s邏輯電路係以各種 成使之付以進订所希望的動作,在此係省略其圖示。 此外包圍邏輯電路區域103之外側的保護元件區域 11中’配置有複數個與邏輯電路連接之訊號的輸 9:燁墊?。在輪出入端子焊墊10下方’配置有保護元件 >…且第ln+型區域2〇1係與輸出入端子焊墊1〇連接。 保護元件200之第2n+型區域2〇2係設於基板背面 加以GND電位。 φ第18圖係第17圖之g-g線剖面圖。 a所希望之邏輯電路區域1G3係形成於?型基板⑹。 或102係為在p型基板上進行溝渠蝕刻 '並埋 0又心晶石夕16 2的區域,且配置有輸出入端子焊塾ί 〇 與保護元件200 〇 輸出入端子焊塾10下方(或是週邊),設有周邊高濃 度雜質區域1 5 0。另外又& n $ 力卜又°又置溝渠201Τ,並沿著溝渠201Τ 圍配置第ln+型區域201。么屆昆 日批 L次201 i屬層201Μ係形成輸出入端 子知塾10,同時將該金屬層2〇m埋設於溝渠黯内, 並與弟ln+型區域2〇 1連接。 在基板161底部’第2n+型區域202係以4#m的間 ==第&型區域201相對向配置。基板背面則藉由 接觸金屬層議施加GND電位,使侵入邏輯電路(之輸 出入端子)的靜電得以放電。 構成CMOS邏輯電路的n通道型m〇sfet或p通道型 MOSFET ’會隨著性能的提升使閘極氧化膜變得更薄、閘 317240 46 1276228 極長變得更短,而形成易受靜電破壞的構造。因此,藉由 在邏輯電路區域周圍設置保護元件區域,即可在靜電侵入 邏輯電路區域之前使靜電產生放電。 過去,配置有連接 ggnMOS(gate grounded nMOS)與 ggpMOS(gate grounded pMOS)之 CMOS 缓衝電路型保護電 路的保護元件區域,存在有與邏輯電路區域相較下面積過 大的問題。但是根據本實施例可藉著在輸出入端子焊墊下 方連接保護元件200而使較大的靜電電流得以流通。因此 馨保護元件區域之面積,只要在輸出入端子焊墊10的配置 中確保必要面積即可,而能夠大幅降低。另外,因寄生電 容較小,因此無需減緩邏輯電路元件的計算處理速度即可 確實保護被保護元件(LSI)不受靜電破壞。 此外,如上所述,在將邏輯電路元件、保護元件積體 化為一晶片的矽晶LSI的情況下,通常很難在基板内形成 絕緣區域203。此時,可在保護元件區域102中設置高電 阻多晶矽以做為絕緣區域203,並於其中形成n+/i/n+構造 之保護元件200。 雖省略圖示,但上述晶片160,係形成氮化矽膜、氧 化石夕膜、聚酸亞胺(polyimide)系絕緣膜等之鈍化 (passivation)覆膜,以覆蓋設在周邊的焊墊,而焊墊10上 部則形成有用以進行接合(bonding)連接的開口。 例如晶片160係藉由黏接材料而晶粒接合(die bond) 於導線架(lead frame)的島部(island),晶片160表面的電源 端子焊墊以及接地端子焊墊(兩者均省略圖示)、輸出入端 47 3】7240 1276228 子焊墊ίο係以球形接合引線接合有金線等接合引嗱 (b〇ndmg wire)的一端’而接合引線的另一端則是藉由針腳 -式接合(stitch bonding)引線接合於所對應之外部導出用引 一 腳的前端部。 第19圖以及第20圖係顯示帛4實施例。第圖,係 第19圖之h-h線剖面圖。第4實施例,係在⑸中配置以 層疊晶片(chip on chip)方式使保護元件2〇〇積體化的晶片 180的構造。 曰曰 ❿第19圖為斜視圖’如圖所示,半導體裝置係以個別的 晶片形成邏輯電路元件與保護元件,而積層安裝於框架等 構造。、 具體而言’如圖所示’下層晶片17〇係為將邏輯電路 積體化的晶片,上層晶片180則為將保護元件積體化 的晶片180。下層晶片係固接於島部19〇上,而上層^片 180則配置在下層晶片17〇上。邏輯電路元件係為盥第I? .圖相㈣CMOS邏輯電路’晶片周邊係形成與接地端子連 接的GND 1線112以及接地端子焊墊GN。另外在gnd 配線m内側係配置電源端子焊塾v、輸出人端子焊塾 10’而各焊塾或A GND配線112係連接邏輯電路。此外, 雖省略圖示,但在上層晶片之重疊部分亦配置有電源 配線。 /晶Μ 170、180係形成氮化石夕膜、氧化石夕膜、聚酿亞胺 系絕緣膜等之鈍化覆膜,以覆蓋設於周邊的焊墊,而焊墊 上部則形成有用以進行接合連接的開口。 317240 48 1276228 輸出入端子焊墊ίο、接地端子焊墊GN、電源端子焊 墊V係藉由接合引線i 92等,與配置於各焊墊近旁之對應 的引腳191連接。 如第20圖所示,保護元件2〇〇係在上層晶片ι8〇 #雜基板163中,設置溝渠201T,並配置第ln+型區域 201。金屬層201Μ係為輸出入端子連接的電極焊塾,而在 溝渠201Τ内則埋設有構成電極焊墊2〇1Μ之金屬層,並與 第ln+型區域2〇1接觸。 # 第2η+型區域202係配置於上層晶片18〇之底部全 面,並與背面之金屬層202Μ接觸。此外在上層晶片ι8〇 的周圍,设有與GND端子連接之GND焊墊201Ρ以及GKD 配線201W。GND焊墊2〇1Ρ或GND配線2〇1界的至少一 部份係與背面的金屬層202M接觸。如上述;,藉由使gND 焊墊201P或GND配線201W與施加有gnD電位之金屬 層202M連接,可謀求GND配線2〇lw的低電阻化。另外, 該情況下使GND焊墊201P或GND配線201W產生短 路之溝渠250的周圍,亦配置有高濃度之雜質區域251。 此外,保缦元件200之電極焊墊2〇1 ]y[以及GND焊墊 201P,亦與下層之邏輯電路元件相同藉由接合引線μ】等 與配置在各焊墊近旁的引腳191連接。藉此,可使下層晶 片Π0之接地端子焊,GN、輸出入端子焊墊1〇以及與保 濩元件之對應端子連接的電極焊墊201P、201Μ電性連接。 亦即,電極焊墊201Μ係連接輸出入端子焊墊〗〇,並 連接施加有輸出入訊號的引線191。此外,GND焊墊2〇1]? 317240 49 1276228 係連接GND端子,並被施加以GND電位。藉此即可防止 侵入邏輯電路元件的靜電。 為積層安裝構造時,可將上層晶片做成僅有保護元件 的晶片,而完全無須考慮到邏輯電路所必備之基板規格及 程序。因此可輕易獲得保護元件所需之絕緣區域。可將用 於層疊晶片之與保護元件之對應之被保護元件的焊墊彼此 間近接配置,而達到有效的配置。此外,由於可降低晶片 面積以及晶片的安裝面積,故可實現外型尺寸的小型化。 •[圖式簡單說明] 第1圖係說明本發明之保護元件的(A)平面圖、(B)剖 面圖、(C)剖面圖、(D)剖面圖。 第2圖係說明本發明之保護元件的(A)平面圖、(B)剖 面圖、(C)剖面圖。 第3圖係說明本發明之保護元件的(A)平面圖、(B)剖 面圖、(C)電路概要圖。 第4圖係說明GaAs MESFET的剖面圖。 ^ 第5圖係說明本發明之保護元件的(A)斜視圖、(B)剖 面圖。 第6圖係顯示本發明之保護元件之模擬結果的圖。 第7圖(A)及(B)係顯示本發明之保護元件之模擬結果 的圖。 弟8圖係說明本發明之保護元件之電流通路的圖。 第9圖(A)及(B)係說明先前構造之模擬的圖。 第10圖(A)及(B)係說明先前構造之模擬的圖。 50 317240 1276228 f 11圖係比較先前構造與本發明之模擬結果的圖。 f 12圖係本發明之半導體裝置的電路圖。 :13圖係說明本發明之半導體裝置的平面圖。 第14圖(A)及⑻係說明本發明之半導體裝置的剖面 園。 >第15圖係說明本發明之半導體裝置的平面圖。 :16圖係說明本發明之半導體裝置的剖面圖。 f 17圖係說明本發明之半導體裝置的平面圖。 ,18圖係說明本發明之半導體裝置的剖面圖。 ^ 19圖係說明本發明之半導體裝置的斜視圖。 =20圖係說明本發明之半導體裝置的剖面圖。 第21圖係說明先前技術的圖。 第22圖係說明先前技術的圖。 第23圖係說明先前技術的圖。 [主要元件符號說明] j2、68動作區域 15、 45、66 源極電極 、46、65汲極電極 17、 67 閘極電極 20 閘極金屬層 25 焊墊金屬層 W'101基板 31 半絕緣性GaAs基板 32 緩衝層 33 電子供給層 34 間隔層 35 通道(電子行進)層 3ό 障壁層 37 覆蓋層 37d、63 汲極區域 37s ' 64 源極區域 61 肖特基阻障二極體 317240 51 1276228 62 動作層 69 n+型雜質區域 100 被保護元件 102 保護元件區域 103 邏輯電路區域 112、 201W GND 配線 120 閘極配線 130 配線 150 周邊高濃度雜質區域 160、 170 LSI晶片 161 Ρ型基板 162 無按雜多晶碎 163 無掺雜基板 180 保護元件晶片 190 島部 |191 引腳 192 接合引線 200 ^ 360 保護元件 201 第1η+型區域 201C 導電材料 201Μ 、202Μ 金屬層 201P GND焊墊 201Τ 溝渠 202 第2n+型區域 203 絕緣區域 205 絕緣膜 301 接合焊墊 302、 304 電極配線 303 電阻區域 315 源極 317 閘極 320 汲極 350 η+型區域 355 絕緣區域(GaAs基板) 400 輸出入端子焊墊 401 ρ通道型MOSFET 402 η通道型MOSFET 403 訊號線 407 保護元件區域 408 邏輯電路 501 ρ型區域 502 η型區域 503 陽極電極 504 陰極電極 510 η型區域 52 317240 1276228 A 陽極 Cl、 C2、Ctl'lPad、Ctl- 2Pad 控制端子焊墊 Ctll 、Ctl2 控制端子 D1、 D2 二極體 dl、 d2 深度 GN 接地端子焊墊 GND 接地端子 11 第1電流通路 12 第2電流通路 1C、 INPad 共通輸入端子焊墊 IN 共通輸入端子 10 輸出入端子焊墊 K 陰極 01、 02、OUT-lPad、OUT-2Pad 輸出端子焊墊 OUT1、OUT2 輸出端子 R1、 R2 電阻 S1 第1側面 S2 第2側面 V 電源端子焊墊 Vcc 電源端子 wl、 w2 寬度 53 317240

Claims (1)

1276228 十、申請專利範圍: 1. 一種保護元件,係具備有: 第1高濃度雜質區域,係朝著基板深度方向設成柱 狀,且具有與前述基板之水平方向略呈平行之第1側 面、以及與前述基板之垂直方向略呈平行之第2側面; 第2高濃度雜質區域,係設於前述基板底部,且一 部分與前述第1高濃度雜質區域之前述第1侧面相對 向,以及 φ 絕緣區域,係配置在前述第1以及第2高濃度雜質 區域周圍; 其中,係將前述第1高濃度雜質區域連接在被保護 元件的1個端子,並於前述第2高濃度雜質區域中施加 接地電位,並且藉由:形成於前述第1側面通往前述第 2高濃度雜質區域之前述絕緣區域而做為電子電流以及 電洞電流之通路的第1電流通路、以及形成於前述第2 側面通往前述第2高濃度雜質區域之前述絕緣區域而做 _ 為電子電流以及電洞電流之通路的第2電流通路,而將 施加於前述被保護元件之前述一個端子的靜電能量予 以減弱。 2. —種保護元件,係具備有: 溝渠係設在基板之深度方向; 第1高濃度雜質區域,係至少設在前述溝渠周圍, 並具有沿著該溝渠底部形成之第1側面與沿著該溝渠側 壁形成之第2側面; 54 317240 1276228 第2高濃度雜質區域’係設於前述基板底部,且— 部分與前述第1高濃度雜質區域之前述第1側面相對 向;以及 絕緣區域,係配置在前述第丨以及第2高濃度雜 區域周圍, 、 一其中,係將前述第丨高濃度雜質區域連接在被保護 兀件的1個端子’並於前述第2高濃度雜質區域中施加 接地电位,亚且藉纟:形成於前述帛ι侧面通往前 2冋/辰度雜貝區域之前述絕緣區域而做為電子電流以 电洞μ之通路的第丨電流通路、以及形成於前述第2 第2高漢度雜質區域之前述絕緣區域而做 為笔子^以及電洞電流之通路的第2電流通路,而 施加於前述被保護元件 、 以減弱。 &件之特-個端子的靜電能量予 317240 55 1 或第2項之保護元件,其中,係 護元件之複數個端t度雜f區域分別連接在前述被保 4. 如申請專利範圍第2項之俘 渠内埋設導電材料。 ’、又70 ,其中,係在前述溝 5. 如申請專利職第μ或第2項 ^ 述第2高濃度雜質區域至少係設成為;中,刖 倍以上的大小。 战為則逑第1側面之50 6·如申請專利範圍第i項或第 述第2電流通路的電流值為前述第;:=,其中’前 ~乐1電流通路之電流值 1276228 的2倍以上。 7.如_睛專利範圍第1項或第2頊之仅1 -从朴丄 戶、4乐2項之保濩兀件,其中,前 以弟2電流通路係形成為確保與前述第2側面距離⑺ 以上的寬度者。 8. 一種半導體裝置,係具備有: 連Π電路元件,係具有:具有與基板上之動作區域 運接的源二極電極、閉極電極以及汲極電極的至少、個
• /、别述FET之源極電極或汲極電極連接的至少一 =入知子’與岫述FET之汲極電極或源極電極連接之 ,、们輸出编子,以及’對前述FET施加DC電位之 控制端子;以及 保護元件,係具有:朝著前述基板之深度方向設成 主且具有與前述基板之水平方向略呈平行之第2側 與前述基板之垂直方向略呈平行之第2側面的 f 1 =辰度雜質區域,設於前述基板底部,且一部分與 2第1高濃度雜冑區域之前述帛i側面相對向的第 P /辰度雜貝區域;以及配置在前述第丨以及第2高濃度 雜質區域周圍的絕緣區域; 又 /、中係私兩述第1高濃度雜質區域連接在前述卩彳 關電路元件的,個端子,並於前述第2高濃度 工施:接地電位’並且藉由··形成於前述第1側面通往 鈉iC第2回/辰度雜質區域之前述絕緣區域而做為電子電 流=及電洞電流之通路的第丨電流通路、以及形成於二 迟第側面通往兩述第2高濃度雜質區域之前述絕緣區 317240 56 1276228 ^文為包子電流以及電洞電流之 路,而將施加於前诚纷旧罘2私抓逋 電能量予以__路元件之前述-個端子的靜 9. 一種半導體裝置,係具備有: 接之元件’係形成設有與基板上之動作區域連 2FET’而 閘極電極以及汲極電極的帛1以及第 極的端子::2:兩:ΕΤ共通之源極電極或汲極電 之、:5 #带i 、^、k兩入端子,並分別以連接於兩FET 子^再八^或源極電極的端子做為第1以及第2輸出端 第1以^以連接兩附之閉極電極任—者的端子做為 1哭,五、Γ、2控制端子’而對前述兩控制端子施加控制 、丨做為連接_述兩控制端子與前述閘極電極 ^接手段的電阻’使其中一方的FET導通而使前述共 k輸入端子與前述第i以及第2輸出端子的其中一方步 成訊號通路;以及 y 保叹7G件,係具冑:朝著前述基板之深度方向設成 才狀且/、有與兩述基板之水平方向略呈平行之第1側 产面、ϋ與前述基板之垂直方向略呈平行之第2側面的 :1 :濃度雜質區域;設於前述基板底部,且一部分與 ϋ第1高濃度雜質區域之前述第J側面相對向的第; 高濃度雜質區域;以及配置在前述第!以及第2高濃度 雜質區域周圍之絕緣區域; 其中,係將前述第1高濃度雜質區域連接在前述開 關電路元件的丨個端子,並於前述第2高濃度雜質區域 317240 57 1276228 中施加接地電位,並3兹 m古,曲V 3由.形成於前述第1側面通往 ”辰度雜質區域之前述絕為子 流以及電洞電流之通路的第1電流通路、以及升 1 = 述第2側面通往前述第“成於W 域而做為電子電、、,以另干 亦隹貝&域之珂述絕緣區 子…义及電洞電流之通路的g 2 一$ 路,而將施加於前述開關 电"丨 電能量予以減弱。 %路%件之㈣-個端子的靜 10· —種半導體裝置,係具備有· 接之=:元設有與基板上之動作區域連 2服,而以連接於兩及;^極㈣1以及第 的端子做為共通輸入端子,並分別以連接:兩= 極電極或源極電極的端子做為第〗以及第2輸^ 再分別以連接兩FET之閘極電極任-者的端子做2, 以及第2扣告“山工 百π戈而千做為弟! 味工而而對前述兩控制端子施加押制1 唬,再处過做為連接前述兩 上制讯 連接手段㈣阻,使其中—方^二子“相極電極之 輸人γ ; &、, ’、 々F£丁導通而使前述共通 訊號通路;以及 輸出糙子的其中一方形成 至少::元:#係具有:設於基板之深度方向的溝竿. 溝渠周圍’並具有沿著該溝渠底部形成之 弟1側面與沿著該溝竿 /战之 度雜質區域…在:::成之弟2側面的第1高濃 高灌戶Μ基板底部,^部分與前述第! 域之前述第1側面相對向的第2高濃度雜 317240 58 1276228 以及配置在前述第)以及第2高濃 周圍的絕緣區域,· 、 閗兩路T將引述第1向濃度雜質區域連接在前述開 =路几件的!個端子,並於前述第…農度 =接二電位’並且藉由:形成於前述第丨側面通: 則、·'同,辰度雜質區域之前述絕緣區域而做為電子♦ :=電洞電流之通路的第1電流通路、以及形成於; = 通往前述第2高濃度雜質區域之前述絕緣區 :仏為电子電流以及電洞電流之通路的帛2電流通 ^二將施加於前述_電路元件之前述―個端子的靜 黾月b量予以減弱。 U.如申請專利範圍第8項或第9項或第1G項之半導體農 置:其中’係設置複數個前述保護元件,並將前述第1 阿浪度雜質區域分別連接在前述開關電路元件之複數 個端子。 如申請專利範圍第8項或第9項或第1G項之半導體裝 =其中’係設置複數個前述保護㈣,並將前述第、【 :辰j雜質區域分別連接在前述開關電路元件之至少 個别述控制端子與前述共通輪入端子。 13.如申請專利範圍帛8項或第9項或第10項之半導體裝 =千其中’前述第1高濃度雜質區域係與連接在前述開 關電路元件之各端子的電極悍墊相連接。 14·如專利範圍第13項之半導體裝置,其中,前述第 1高濃度雜質區域係設置在前述電極焊墊下方。 317240 59 1276228 15. 如申請專㈣_㈣之半導體裝置,其巾 乂 述溝渠内埋設導電材料。 T、在刖 體裝 16. 如申請專利範圍第8項或第9項或第⑺項之半 ΐ 前述第2高濃度雜質區域至少係設成為:: 弟1側面之50倍以上的大小。 乙 17. 如申請專利範圍第8項或第9項或第iq項之半導 ;政其中,前述第2電流通路的電流值為前述第丨;; 通路之電流值的2倍以上。 L 队如申請專利範圍第8項或第9項或第1〇項之半導 置Ί前述第2電流通路係形成為確保與前述ϋ 側面距離10 # m以上的寬度者。 19.一種半導體裝置,係具備有: 積體電路元件’係具有複數個輸 、電 子以及接地端子;以及 *千电源為 保護^件’係具有:朝著基板深度方向設成柱狀, 且具f與IT述基板之水平方向略呈平行之第i側面、以 及與前述基板之垂直方向略呈平行之第2側面的第^高 濃度雜質區域;設於前述基板底部,且—部分與前述第 1高濃度_區域之前述第1側面相對向的第2高濃戶 雜質區域;以及配置在前述第i以及第2高濃度雜質區 域周圍的絕緣區域; 其中,係將前述第i高濃度雜質區域連接在前述積 體電路元件的輸出入端子,而將前述第2高濃度雜質區 域連接在前述接地端子,並且藉由··形成於前述第1側 317240 60 1276228 =通往前述第2高濃度雜質區域之前述絕緣區域而做為 電子電流以及電洞電流之通路的第丨電流通路、以及形 f於前述第2側面通往前述第2高濃度雜質區域之前述 =緣區域而做為電子電流以及電洞電流之通路的第2電 流通路,而將施加於前述積體電路元件之前述輸出入端 子的靜電能量予以減弱。 20.—種半導體裝置,係具備有: 積體電路元件,係具有複數個輸出入端子、電源端 子以及接地端子;以及 ’、 保4疋件,係具有:設在基板之深度方向的溝渠; 至少设在丽述溝渠周圍,並具有沿著該溝渠底部形成之 第1側面與沿著該溝渠側壁形成之第2侧面的第】高濃 ,雜質區域;設在前述基板底部,且—部分舆前述第^ =濃度雜質區域之前述第丨侧面相對向的第2高濃度雜 質區域;以及配置在前述第、以及第2高濃 周圍的絕緣區域; ^ 其中’係將前述第i高濃度雜質區域連接在前述積 體私路兀件的輸出入端子上,而將前述第2高濃度雜質 區域連接在前述接地端子’並且藉由:形成於前述第丄 側面通往前述第2高濃度雜質區域之前述絕緣區域而做 為電子=流以及電洞電流之通路的第U流通路、以及 形成於前述第2側面通往前述第2高濃度雜質區域之前 ”緣區域而做為電子電流以及電洞電流之通路的第2 電流通路,而將施加於前述積體電路元件之前述輪出入 317240 61 1276228 端子的靜電能量予以減弱。 21 ·如申請專利範圍第19項或第2G項之半導體裝置,其 中’岫述積體電路元件係CMOS邏輯電路元件。 22·如申請專利範圍第19項或第20項之半導體裝置,其 中仏將則述積體電路元件與前述保護元件於同一基板 上予以積體化。 土 23·如申請專利範圍第19項或第項之半導體裝置,豆 中,係在前述積體電路元件上配置前述保護元件。〃 • 4·如申^專^範圍第19項或第汕項之半導體裝置,其 中γ前述第1高濃度雜質區域係與連接在前述積體電路 兀件之前述輸出人端子㈣極焊墊相連接。 25.如申請專利範圍 半 _ 】古、曲ώ 只 <千蜍肢裝置,其中,前述第 1…辰度雜質區域係設置在前述電極焊墊下方。 6.如申請專利範圍第 n巨^ +導體裝置’其中,係在前 迷溝渠内埋設導電材料。 G申範圍第19項或第2〇項之半導體裝置,其 面之H弟2局濃度雜質區域至少係設成為前述第1側 面之50倍以上的大小。 28.如申請專利範圍第 巾,H 。 員次弟20項之半導體裝置,其 刚处弟2電流通路的電& 么 — 電流值的2倍以上。 -值為雨述弟1電流通路之 29·如申請專利範圍第Μ 中,前诚繁9命义、/次弟2〇項之半導體裝置,其 離1Q A *通路係形成為確保與前述第2側面距 維l〇/zm以上的寬度者。 317240 62
TW094123678A 2004-10-25 2005-07-13 Protective element and semiconductor device using the same TWI276228B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004309426A JP2006120979A (ja) 2004-10-25 2004-10-25 保護素子およびそれを用いた半導体装置

Publications (2)

Publication Number Publication Date
TW200618317A TW200618317A (en) 2006-06-01
TWI276228B true TWI276228B (en) 2007-03-11

Family

ID=36315453

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094123678A TWI276228B (en) 2004-10-25 2005-07-13 Protective element and semiconductor device using the same

Country Status (5)

Country Link
US (1) US7173291B2 (zh)
JP (1) JP2006120979A (zh)
KR (1) KR100629827B1 (zh)
CN (1) CN100505260C (zh)
TW (1) TWI276228B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2440365A (en) * 2006-07-21 2008-01-30 X Fab Uk Ltd A semiconductor device
US8097945B2 (en) * 2007-11-21 2012-01-17 Lynda Harnden, legal representative Bi-directional, reverse blocking battery switch
JP5532636B2 (ja) * 2009-03-11 2014-06-25 三菱電機株式会社 半導体装置
TWM403749U (en) * 2010-12-17 2011-05-11 Taiwan Semiconductor Co Ltd Schottky diode structure
KR102098663B1 (ko) * 2013-10-11 2020-04-08 삼성전자주식회사 정전기 방전 보호 소자

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0629466A (ja) 1992-07-09 1994-02-04 Nec Corp 半導体集積回路
JPH07169918A (ja) 1993-12-16 1995-07-04 Fujitsu Ltd 保護回路を有する半導体装置
US6121661A (en) * 1996-12-11 2000-09-19 International Business Machines Corporation Silicon-on-insulator structure for electrostatic discharge protection and improved heat dissipation
JP4535668B2 (ja) 2002-09-09 2010-09-01 三洋電機株式会社 半導体装置

Also Published As

Publication number Publication date
US20060097320A1 (en) 2006-05-11
JP2006120979A (ja) 2006-05-11
TW200618317A (en) 2006-06-01
KR20060054067A (ko) 2006-05-22
KR100629827B1 (ko) 2006-10-02
CN100505260C (zh) 2009-06-24
US7173291B2 (en) 2007-02-06
CN1767195A (zh) 2006-05-03

Similar Documents

Publication Publication Date Title
US11387235B2 (en) S-contact for SOI
US6587320B1 (en) Apparatus for current ballasting ESD sensitive devices
US9923059B1 (en) Connection arrangements for integrated lateral diffusion field effect transistors
TWI296462B (en) Compound semiconductor switch circuit device
JP3520973B2 (ja) 半導体装置
JP3573674B2 (ja) 半導体集積回路の入出力保護装置とその保護方法
JP2001168340A (ja) Soi構造のmis電界効果トランジスタ及びその製造方法
JPH08167838A (ja) 複合型mosfet
TWI276228B (en) Protective element and semiconductor device using the same
JP3116916B2 (ja) 回路装置、その製造方法
JP2004260139A (ja) 半導体装置
TW201601253A (zh) 具緊湊型互補式金氧半場效電晶體絕緣的積體電路及其製備方法
TW200404356A (en) Semiconductor device
TW200406917A (en) Switch circuit device
JP3317345B2 (ja) 半導体装置
CN103794599B (zh) 半导体装置
US7595245B2 (en) Semiconductor device having a gate electrode material feature located adjacent a gate width side of its gate electrode and a method of manufacture therefor
JP2004134589A (ja) 半導体装置
JP6299390B2 (ja) 半導体装置
CN104658999B (zh) 用于多层结构的层间连接件
JP4479041B2 (ja) 半導体装置及びその製造方法
CN112701158A (zh) 一种功率器件及电子设备
JP2006073568A (ja) 保護素子およびそれを用いた半導体装置
JPS62279675A (ja) 半導体集積回路の保護回路
JP3214457B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees