TWI240279B - Information processing device and semiconductor memory - Google Patents

Information processing device and semiconductor memory Download PDF

Info

Publication number
TWI240279B
TWI240279B TW093106959A TW93106959A TWI240279B TW I240279 B TWI240279 B TW I240279B TW 093106959 A TW093106959 A TW 093106959A TW 93106959 A TW93106959 A TW 93106959A TW I240279 B TWI240279 B TW I240279B
Authority
TW
Taiwan
Prior art keywords
power
refresh
memory
volatile memory
data
Prior art date
Application number
TW093106959A
Other languages
English (en)
Other versions
TW200502973A (en
Inventor
Toshiyuki Nishihara
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200502973A publication Critical patent/TW200502973A/zh
Application granted granted Critical
Publication of TWI240279B publication Critical patent/TWI240279B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40615Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dram (AREA)
  • Read Only Memory (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Description

1240279 玖、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體記憶體以及搭載有半 體之資訊處理裝置者。 【先前技術】 專利文獻1 :美國專利4873664 專利文獻2 :曰本專利特開平26200 專利文獻3:曰本專利特開2〇〇〇-11665 專利文獻4 ·日本專利特開平11 _ 1 a 1 82 專利文獻5 ·日本專利特開平5_62469 近年來,可高速重寫之新半導體非揮發性記憶體為人嘱 目。該等活用可以低電位高速地變化狀態,且可自發地保 持該狀態之種種素材。 μ 至於其代表性之例,可列舉出強介電記憶體。成為現在 主流之強介電記憶體之單元構造與動作係於上述專利文獻 1中所提出者。 將㈣現方法之一例表示於圖11。其係以-個存取兩 體與-個強介電電容器構成記憶單元者,藉由於例如: 之記憶單元中互補地寫人資料而儲存i位元。 圖η之例中,表示有作為記憶體陣列所構成之記 違寻之各§己憶單元MC以存取電晶體與強介電電 成。例如記憶單元MC Π以左& $ °° 早CU以存取電晶體τη與強介電電容, C11構成。又記情單元“以丨LV产t 包包谷。 早讀⑶以存取電晶體丁 21與強介電電戈 90682.doc 1240279 器C21構成。 於字元線WL(WL1、WL2 · · ·)中,藉由字元線解碼器/ 驅動器1,進行相應於存取之位址之電壓施加。 於字元線WL1中連接有含有記憶單元MC11、MC21、 MC3卜MC41之記憶單元列之各存取電晶體(Τ11、Τ12· · ·) 的閘極。 於字元線WL2中連接有含有記憶單元MC12、MC22、 MC3 2、MC42之記憶單元列之各存取電晶體的閘極。 於與字元線WL垂直相交之方向配置有位元線BL(BL1、 BL2 · · ·)。 例如位元線BL1、BL2藉由感測放大器3-1施加電壓,又 作為所檢測電位之位元線對。又位元線BL3、BL4藉由感測 放大器3 -2施加電壓,又作為檢測電位之位元線對。 於陽極線PL(PL1、PL2 · · ·)中,藉由陽極線解碼器/ 驅動器2進行特定之電壓施加。 於陽極線PL1中,連接有含有記憶單元MC11、MC21、 MC31、MC41之記憶單元列之各強介電電容器(C11、 C 1 2 · · ·)的一端。 於陽極線PL2中,連接有含有記憶單元MC12、MC22、 MC3 2、MC42之記憶單元列之各強介電電容器的一端。 另外各記憶單元MC中,以藉由字元線WL將存取電晶體 設為接通,連接於各自對應之位元線BL。 以如此之構成,使用2個強介電電容器,互補地儲存1位 元。即構成連接於一對位元線BL1、BL2之記憶體單元 90682.doc 1240279 MUll、MU21的各介雷+六σ ]« )丨电电谷益C11與C21成對,並藉由其分 極方向互補地各儲存丨位元之資料。 例如於電容器cu中寫入「1」之情形時,選擇字元線 wu,將陽極線PL1設為〇v,驅動位元線bli、bl2,於電 容器cu中施加成為Γι」之分極方向的電壓。另一方面, 使電谷^C21成為「〇」之分極方向。 又於靖出日守,右遠擇子兀線WL卜驅動陽極線⑴,則自 電容器CU、C21作為互補之資料於位元線對Bu、BL2放出 電荷。可以將藉此所產生之電位差以差動型之感測放大器 3-1檢測而讀出資料。 將該讀出時之情況以圖12之磁滯曲線進行說明。橫軸表 示施加於強介電電容器之電壓,縱軸表示分極量。 於讀出之初期狀態陽極線PL1以及位元線對BL1、BL2均 衡為ον,且位元線BU、BL2成為浮動狀態。成為上述對之 電容器Cll、C21相互地於反向進行分極,例如電容器C11 處於圖12之(H0),電容器C2i處於(H1)之狀態。 此處以於陽極線PL1中施加電壓Vcc之脈衝,而於兩電容 器Cll、C21施加大致Vcc,兩者共同轉移至(H2)之狀態。隨 之對應於自初期狀態之分極變異量之差的訊號差於位元線 BL1與BL2之間產生。 即電容器Cll、C21中,僅電容器C21分極反轉,相應於 該反轉之訊號差顯現於位元線BL1、BL2間。具體而言分極 反轉之側之位元線BL2的電位變高。藉由將其以差動感測放 大器3 -1感測而得到資料。 90682.doc 1240279 另外以活化感測放大器3-1,而將位元線BL1放大至〇v, 位元線B L 2放大至電壓v c c。 此時電容器C11停留於(H2)附近,但向電容器C21之施加 電壓變為0,其狀態推移至(H0)。 其後以將陽極線PL 1再度驅動至〇 V,而向電容器c丨丨、C2丄 之施加電壓分別變為〇以及(_Vcc)。此時電容器cu之狀態 回到(H0),電容器C21之狀態推移至(H3),且分極方向再度 反轉。最後將位元線BU、BL2恢復到0V時,則電容器cn、 C21分別恢復到(H0)(H丨)之狀態。即進行資料之再寫入、刷 新。 如此強介電膜之分極有自發性狀態保持能力,故而只要 夹有強介電膜之對向電極保.持於等電位,即使無電力供給 亦可繼續保存資料。 、 又上述分極反轉為3V以下之施加電壓,可以所謂數奈秒 之短時間執行。因而如快閃記憶豸,資料寫入亦不需要極 大之時間與電流消耗。 如此之半導體5己憶體可期用於例如以下般之用途。 現在多數之攜帶用電子機器,例如行動電話或pDA之主 圮憶體係以DRAM構成。該等之機器中,為使接通電源立 刻可使用,用戶貧料或應用程式以直接展開於dram之狀 態保存。即於機器之不使用時DRAM内之資料亦可得到保 持。 但因DRAM為揮發性,且無自發地保持資料之能力。故 而於維持該資料,有必要於待機時亦於記憶單元陣列中時 90682.doc 1240279 常通電,再者有必要高頻率地進行刷新動作。因此即使不 使用機器,於待機時消耗數mW之電流,且需要頻繁之電池 替換與多餘之電池費用。 又,不限於如此之電池組備份,考慮到近年來之環境, 削減電氣機器整體之待機時消耗電力之動作正廣泛展開。 故而搭載於如此之家電機器之DRAM之用於保持資料的待 機時消耗電流成為嚴重之問題。 此處若代替DRAM而使用強介電記憶體,則可維持與 DRAM同等之存取性能,且可使記憶體之待機時消耗電流 為零。或若藉由強介電記憶體於高速記憶體將展開於 DRAM之資料高速傳送並保存,貝|J可阻止DRAM之刷新,終 究可使待機時消耗電流為零。 另外,此處雖關於使用強介電膜之記憶體(FeRAM)進行 原理說明,但作為與強介電記憶體相同地含有以高速低電 壓之寫入與自發性資料保持能力之記憶體,亦提出有使用 磁性隧道膜,以磁性膜之磁化方向儲存資料之MRAM,或 以硫屬化物膜之結晶狀態儲存資料之OUM等。 【發明内容】 發明所欲解決之問題 以下將以上述之方式以高速低電壓寫入資料,且自發地 保持資料之記憶體,例如使用強介電膜之FeRAM、使用磁 性隧道膜之MRAM、使用硫屬化物膜之OUM等之記憶體, 稱為「高速非揮發性記憶體」。 如此之「高速非揮發性記憶體」理想的是可長期自發地 90682.doc 1240279 保存貧料:但所謂可以高速且低電m寫入,係指於另-方 :’不同貢料間之能量障壁為低。&而保持該資料並非如 :閃記憶體般容易’例如因製程中產生之微小之膜中之缺 、成保持期間遂短於理M。—般,非揮發性記憶體 ::保持可保證為80t 1〇年,但假定一旦到期,則會於 咖之資料令產生缺陷,無法成為可用之物。 從此種事情來看’要確保高速非揮發性記憶體之可靠性 γ寻極度困難,-般為預防資料保射之劣〖,於其= 加入有必要以上之較大動作容限。例如於強介電記憶體 中’將電容量擴大較通常之感财必要之量之2倍以上。如 :之狀況顯著阻礙向高集成化之進展,直接關係到位元成 本之增加。 队 作為向如此之非揮發性記憶體之資料保持劣化之對策之 一,考慮有刷新之處理。 :如上述專利文獻2之特開平9_3262附,作為儘管因以 ’:電膜之分極狀態之殘存為前提而目的不同, =經過-段時間則以通常之讀出無法取得資料之阳型強 介電記憶體的特有之課題之對策,提出有動作中 性刷新之處理。另外提出有—於電源接通時以特殊之= …出自分極狀態所保存之全部資料’以寫回之 订刷新的起動機構。 ^ 又’於專敎獻3之㈣2_损65、專利文獻4之 千11-162182’提出有一藉由外部命令之刷新動作。又,- 專利文獻5之特開平5_62469提出有基於藉由内部存取针= 90682.doc 10 1240279 α。之事件5扎號的刷新,以及基於來自處理器之事件气 號的刷新。 a 但此等之例所假定者,皆係機器動作中之刷新,前提為 ^少機器處於CPU之完全之動作管理下。故而機器不使用 4之長期貢料保持未進行假定。於電源接通時之㈣,因 不能保證亦不能強制用戶將電源接通至機器之頻率,故而 由所=機器不使用時之資料保持之觀點考慮,該手法極為 不確貝,故而不能藉此保證長期之資料保持。 再者於強介電記憶體中,長期保存同一之資料時,則為 抵消因分極而造成之内部電場,内部之可動電荷進行再分 7、固^ ’於磁滞曲線上產生移位或歪曲之問題。其稱為 壓印」’私度惡劣時會產生誤讀出或誤寫入。 ’ /一因藉由上述可動電荷之磁滞移位以使資料反轉而面向回 復’故而上述專利文獻3之特開細G_U665所揭示之刷新動 作係主要以該對策為目的,以外部命令讀出資料,並反轉 寫入’進而進行正轉寫入者。該文獻所揭示之刷新 通常自寫入經過特定時間之時間點,機器之電源接通時為 或機器之電源停止時。 但該情形下,因機器之不使用時間為不定期之長時間, 資料«置’故而不能保㈣印惡化之程度。即不能完全 抑制狀態惡化至^ 刷新,於〜Γ 且該情形下,因即使進行 …貝之時間點資料有缺損,故而已不能回復資料。 另外^上述序列中,有必要將暫時讀出至感測放大器之 立凡線貝料反轉寫入’進而使其反轉,再次進行寫入。該 90682.doc 1240279 程序非常繁雜’且需要時間“ 、泉以IV列全體反轉之情形時,^藉由雜訊之產生等誘發誤 動作。 X 、 無疑就關於資料保持之劣化無法有充分對策之點與上述 各例相同。 解決問題之手段 一本發明係鑒於該等之問題點開發而成,其目的係實現以 同?非揮發性記憶體之確實的長時間之資料保持,並提供 其最適合之控制方式。 因此本發明之資訊處理裝置包含:半導體機構,直含有 :;揮發性記憶單元;開關機構,其於裝置之主電源設為斷 =不使用期間,接通斷開上述半導體記憶體機構之刷新 動作用之電源供給;以及刷新控制機構,其於上述不❹ 期間亦時常供給電源,於上 槿批制U : 4不使用期間,將上述開關機 ^為接通,並執行上述非揮發性記憶單元之刷新動作。 此處,上制新㈣機構㈣地執行以下處理:將 開關機構控制為接通,浐 ’述 巧接、私疋上述非揮發性記憶單元 址,執行對應於該指定之位址的上述非揮發性記憶單元之 刷新動作,將上述開關機構控制為斷開。 心 二上述開關機構以及上述刷新控制機構亦内藏 述半導體記憶體機構之記憶體晶片内。 本發明之半導體記憶體包含··非揮發性記憶 矾號產生部,其按照對 ,乂及 入至位址端子之位㈣子之電源接通,產生與輸 之位址對應的記憶單元之刷新動作之執行訊 90682.doc Ϊ240279 號。 本發明之半導體記憶體包含:非揮發性記憶單 戋構,其接通斷開上述非揮發性 — ^ 帝、 己早兀之刷新動作用夕 兒源供給;以及刷新控制機構, 如e日 /、於上述開關機構之斷 功間亦供給電源,於上述斷 ^ 月間,將上述開關機構控制 接通’亚執行上述非揮發性記憶單元之刷新動作。 又’上述刷新控制機構定期地執行以下處 關機構控制為接通,指定上述 、上述開 疋上这非揮發性記憶單 執行對應於該指定之位址之上述非揮發 位址, 動作,將上述開關機構控制為斷開。X μ早疋的刷新 又,進而包含··第!電源端子,苴供仏 端子,其時常供仏備 ^原,第2電源 來自上二 及電源感知機構,其監視 …电源端子的電源供給狀態,且相應於來 第1電源端子之雷、、盾恭~ 』士一 上迷 ,、+ '屋為特定以下,供給執行控制如 上述刷新控制嬙搂 7从 利況5虎至 述第2.另外上述開關機構為接通斷開來自上 述弟2電源端子的用於上述非揮發 木自上 之電源供钤的槎# . 心兀之刷新動作 感知機構所供仏之卜、十、 上述电源 制為接通,;-上 訊號,將上述開關機構控 又L上述非揮發性記憶單元之刷新動作。 ,本發明之半導體記憶體中’上述非揮發性 ^其具有於储存材料使用強介電臈,含1 =元 電膜之分炻古A 稽田上述強介 構造,且至小;而儲存2值以上之強介電電容器之 憶單元群時, 貝枓之項出動作之後’將「!」之資料寫 90682.doc 1240279 於各記憶單元群之資料 述記憶單元群全體,其後進行儲存 之復原。 又本叙明之貝汛處理裝置或半導體記憶體中,上述記 憶單元為:於儲存材料使用強介電膜,藉由上述強介電膜 之分極方向之不同而儲存2值以上之構造;或,於儲存材料 使用磁性體膜,藉由上述磁性體膜之磁化方向之不同而儲 子值、上之構仏,或,於儲存材料使用硫屬化物膜,藉由 上述硫屬化物膜m態^同而儲存2值以上之構造。 本毛月以如上之方式構成資訊處理裝置'半導體記憶 /、、土本上為.關於非揮發性記憶體(高速非揮發性記憶 體)為補侦長期資料保持,將於機器不使㈣(或記憶體待機 % )進行刷新動作。 至此之非揮發性記憶體φ, ,^ 〜體中如上述之專利文獻所述,亦 已► δ導入刷新(動作中之屈 ^ 刷新)之情形,於機器之不使用時 (或記憶體待機時)不進行 Μ ^ π 丁 Π °己隐體之電源接通成為前提。即 關於機器之不使用時(或 ,^ 。己匕肢待機吩)看來,記憶體之前提 為·僅以儲存素姑$ 6议 μ . μ χ性之穩定性,保證長期資料保持。 例如上述專利文獻2之特 八ϋ 千-326200中,保持強介電膜之 刀極狀怨成為其前提, 忒手法對於分極狀態本身之消失為 熟夕文0 對此本發明中,担山 穑彳 —種對於高速非揮發性記憶體,更 士上所述,若僅以儲存素材之自 知(生之穩疋性保證 時之#㈣ “枓保持’可確實地使機器不使用 時^憶體之消耗電力 1一号慮到Μ述之DRAM代替 90682.doc 1240279 等、實際之機器中之記憶體用途的情形時,記憶體之待機
時消耗電力對於機器全體之電力消耗為非常小即=yiK 1」,並不 一疋要為零。 若為如強介電記憶體般具有自發性之資料保持能力士 憶體’即使如例如DRAM般於待機時定期地進行:新之= 頻率亦可為較小數個位數。再者,因亦可適時停止不使用 呤之向§己憶體之電源供給,藉此亦可抑制僅因向電路之雨 電消耗電流之所謂「暗電流」的產生。 k 即組合膜之自發性之資料保持能力與定期性刷新 :歇性:源供給’藉此可將待機時之消耗電力無限小地抑 制’亚確實地保持資料。 體記憶體中’設置第i電源端子與第2電源端子, 私源端子連接於資訊處理裝置之主電源 =:於資訊處理裝置之備份電源(備份電 ==脈一次電池,即使斷開機器之主電 原來自该備份用電源之電流供給仍繼續)。 該情形時,令古A七& σσ 時,自第1電源端子::之存取,於通常之機器使用 用時降低該主電_ ^ 電流。料於機器之不使 子之…位广,猎由電源感知機構感知第1之電源端 式“二 ’進入藉由刷新控制機構之刷新模 式。遍而於刷新模式中 々扠 於記愫I# s y 自弟2兒源端子供給之電流, 心日日内部定期地進行刷新。如此之刷斩# 記憶體消耗用於保 “匕之動作中’ 別是強介電❹體等二度之電流即可,若為特 姐專含有自發性之資料儲存能力之記憶 90682.doc 1240279 。故而即使為與主 亦可於充分之長時 電源相比容 間安全地保 體,如上所述該值可為極小 里L ia較小之備份用電源, 持資料。 特別疋。己fe單兀為強介電記憶體 時,讀屮尨壬士办 1月I日丁,於刷新 只出後百先寫入反轉資料,而後寫入正 好的是為簡化序列,使動 貝#或車乂 進而選擇性地寫入「。」,使資 寫「」, 動作的抑制變為有效。 精由料造成之誤 “刷新控制機構内藏於作為半導體記憶體之晶 、月形下,較好的是於產生該時脈之RC延遲電路,搭載 以與'己憶單元為相同製程所製作之強介電電容器。 【實施方式】 以下,關於本發明之第丨至第4之實施形態進行說明,並 於其後,闡述適於各實施形態之刷新序列。 <第1實施形態> 於圖1表不第1實施形態之重要部分之構成。該圖1表示搭 載於電腦機器(資訊處理裝置)10内之記憶體晶片n,特別是 表不電腦機器1 0之不使用時之記憶體控制構成。 所謂機器之不使用時,具體而言係用戶介面中之電源開 關設於斷開,用戶與機器不通信之狀態,但假定為機器自 身介由與内部電池組,或外部電源相連之配接器可隨時供 給電源之狀態。 該例中,記憶體晶片丨丨為含有例如圖11中說明之作為強 介電記憶體之記憶單元陣列及其驅動電路系統(字元線解 90682.doc 1240279 碼器/驅動器、感測放大器 丄纟二m 衣鮮馬杰/驅動界笨、去 心己憶體晶片u自電源端子48供給 。寻)者。 49接地。 切作甩源。接地端子 該情形時,開關14於機器之不使 而將動作帝懕V ^入 错由设於接通狀態 于動作电壓VCC供給至記憶體晶片 1 ’原^子48。即開 4於不使用時將記憶體晶片 部位。 < 動作电源作為接通斷開 圖_機。。之動作%之向記憶體晶片11之電源供給系統未 =不’可將含有《1Η之電源路徑作為通常之動作時 源、路徑兼用。 士 %脈產生電路12為使用例如晶體振盪器之市售之時鐘用 時脈元件等,產生32 KHz之時脈訊號CK。 、控制私路i 3係用於記憶體晶片i工之待機時之控制電路, 獲仔來自時脈產生電路12之時脈訊號ck,作為計時器動 乍疋期地將脈衝訊號(電源接通脈衝Sp)送出至開關丨4 , 亚將刷新用之位址訊號Ad供給至記憶體晶片n。 汗1關14藉由來自控制電路13之電源接通脈衝Sp設於接 通,將動作電壓Vcc供給至記憶體晶片u。 該電腦機器10中,於機器不使用時,自控制電路13定期 性地供給電源接通脈衝Sp(定期地電源接通脈衝Sp之訊號 值自「L」變為「η」)。藉此定期性地介由開關丨4,電源接 通於記憶體晶片11。 藉由強介電記憶體所構成之記憶體晶片丨丨於接通電源 時’與電源接通刷新訊號產生電路2丨發揮功能,判定電源 90682.doc 1240279 接通刷新端子40之狀態,若其為「L」,則選擇對應於輸入 至位址端子41之ROW位址訊號八4的記憶單元列,執行向感 測放大器之讀出與再寫入,即所謂刷新。 ^ 經過固定時間後,電源接通脈衝外自「H」降低至「[」, 伴隨其開關14設於斷開,且向記憶體晶片丨丨之電源供給停 止。 於圖2表示控制電路1 3之電路例。 自時脈產生電路12輸入至控制電路13之端子.32之32 κΗζ 的時脈訊號CK以16位元計數器分頻器3〇分頻,輸出其最上 階位元之值(MSB訊號)。 MSB訊號供給至〇型正反器31之〇輸入端子與and閘 A1。D型正反器31基於時脈訊號CK,閂鎖D輸入,輸出q。 D型正反器31之Q輸出以反相器IV1反轉供給至and閘ai。 藉此AND閘A1之邏輯積輸出為以2秒週期產生之%〆秒 之脈衝輸出至端子34。該端子34之輸出脈衝成為如上所述 控制開關14之電源接通脈衝Sp。 又與忒脈衝產生之同時,位址計數器33之值1個個進行 增量輸出至端子33。該端子33之輸出作為刷新用之謂位 址訊號Ad,供給至記憶體晶片11之位址端子41。 圖3係記憶體晶片U之電源接通刷新訊號產生電路21之 電路例。 於’丨由上述之開關14供給動作電源之電源端子Μ介由 RC延遲電路52連接有電位檢測器53。 RC延遲電路52包含有電阻R1、電容器〇、二極體⑴,向 90682.doc -18- 1240279 電源端子48接通電源時, P對於電源線5 1之起動經過RC延 遲,將電源電壓輸入至電位檢測器53。 向電位檢測器53之輸入兩颅$ 屯I達到固定值時’該輸出之起 動邊緣以脈衝變換雷技S 4絲
、 、交換為單觸發脈衝並輪出至AND 閘A3。脈衝變換電路54 心成為電阻R2、電容器C2、反相器 IV2、與AND閘A2以圖示之古砵土 ^ 之方式連接。故而,電阻R2、電 2之吟間系數電路之期間藉由反相器I v2變為「η」訊 〜因,、可以AND閘Α2獲得與電位檢測器53之輸出的邏輯 /文AND閘A2之輸出變為對應於起動邊緣之單觸發脈 衝,供給至AND閘A3。 於AND閘A3之其他方之輸入供給有來自由電源接通刷新 端子40、電阻R3、反相器、w構成之電路之訊號。即,於電 原接通刷新端子4G為「L」位準之情形下,於AND閑幻輸 入有「Η」位準之訊號。 閘A3之邏輯積輸出成為記憶體晶片丨1之刷新開始的 事件脈衝EP。 即僅於電源接通刷新端子40為「L」時之情形中,於電 源端子48有電源接通時,自該電源接通刷新訊號產生電路 21輸出刷新開始之事件脈衝EP。 於圮憶體晶片11内,相應於如此產生事件脈衝Ep,對於 以輸入至位址端子4丨之R0W位址訊號Ad所表示之記憶體 列執行刷新動作。 對於作為記憶體晶片11内之強介電記憶體之記憶單元的 刷新動作於例如圖丨i中與前述之讀出動作大致相同。 90682.doc -19- 1240279 即’舉例闡述圖11之電容器C 1 1、C2 1如下。 於初期狀態陽極線PL1以及位元線對BLi、BL2等於〇v, 且位元線BL1、BL2成浮動狀態,成對之電容器cu、匚21 相互於反向分極。 此處於陽極線PL1施加電壓Vcc之脈衝,藉此於兩電容器 Cll、C21施加大致Vcc。伴隨其對應於來自初期狀態之分 極變數之差的訊號差產生於位元線BL1與BL2之間。 例如電容器Cll、C21之内,僅電容器C21分極反轉,相 應於該反轉之訊號差顯現於位元線Bli、BL2間。藉由將其 以差動感測放大器3 -1讀出而獲得資料。 進而活化感測放大器3-1,並將位元線BL1放大至〇v,位 元線BL2放大至電壓Vcc。 其後以再次將陽極線PL 1驅動至〇 v,而向電容器c丨丨、C2丄 之施加電壓分別變為〇以及(-Vcc)。 最後將位元線BLI、BL2回復至〇v時,電容器C11、C21 分別恢復至初始之分極狀態。即進行刷新。 如此之刷新動作係對於以輸入至位址端子4 1之R〇 W位址 況號A d所表示的記憶體列而執行。 但,如此之刷新動作中,因與通常之資料讀出時不同, 無必要將感測放大器3之資料傳送至記憶體晶片丨丨之輸出 端子’故而可省略該部分之電路動作,藉由通常之讀出動 作消耗電力變小。 如上之第1實施形態中,記憶體晶片丨丨以連動於介由開關 14之電源接通的事件脈衝EP,進行僅1R〇w位址部分之刷 90682.doc -20- 新。 此係於藉由使電流消 電池組備份之機器中獲得安:抑制峰值電流,特別是 另外因於短期内單週期 t方面為有效之方法。 因某個意外外部而带源疒止/、70成,故而即使於刷新中 療時完成週期,抑二;預測=電容器維持内部電 器之不使用時實施定期性刷新心故而可謂於機 從而以該方式,對於作為最適合之方式。 逮非揮發性記憶體之記發性資料保存能力之高 現確實之資料保持。早P進行不❹時之刷新可實 性刷新,其刷新頻 又,雖如DRAM般於待機時進行定期 率仍可減小數個位數。 ^如上述H己憶體晶片11之通電僅為執行刷新動作 丁於刷新動作之後立刻將開關14再次斷開。故而,可極 力降低因不使科之刷新處理而造成之消耗電力。再者刷 新動作時以外停止向記憶體晶片u之電源供給,亦可抑制 僅以向電路之通電消耗電流之所謂「暗電流」的產生。 由上,可將待機時之消耗電力無限小地抑制,且可確實 地保持記憶單元之資料,藉此,可實現可以極小之消耗電 力確實地保持資料,且可高速存取的記憶體系統。又,因 如通常之高速非揮發性記憶體,不需要使之於單元訊號含 有較大之資料保持劣化用的容限,故而可使記憶單元小型 化’亦可降低位元成本。 另外,上述例之構成中,亦可以於記憶體晶片丨i之内部 90682.doc -21- 1240279 設置位址計數器,伴隨带 、少一 包/原接通一次性掃描全ROW位址, 進行晶片全體之刷新。於 於5亥仏形時,有無需自記憶體晶片 11之外部之控制電路n鈐 卜卜 3輸入刷新用之位址訊號Ad的優點。 〈第2實施形態> 另外右將上述第1膏姑游〜a — 、幵八怨中之圖2所示之控制電路13内 電腦機器1 0可於不使 號CK傳送至記憶體晶片 ::記憶體晶片U内,則作為機器之記憶體的處理變得非 '易另字=亥it开7之構成作為第2實施形態表示於圖4。 用時自時脈產生電路12僅將時脈訊 lib之時脈輸入端子43。 上己It體aa片lib於電源端子48供給有動作電源v⑶。來自 孩動作私源Vcc之用於刷新動作之電源接通斷開控制係藉 由内部之控制電路13b進行。 即藉由控制電路13b,若自動刷新端子42為「L」,則自所 供給之時脈訊號CK適時於内部產生事件,自動地執行刷 新。即該處理與DRAM之自動刷新相同,對於機器設計者 成為慣用者。由上’該消耗電力成為遠小於DRAM之情形 者0 於圖5表不記憶體晶片i丨b之待機時之電路連接例。 於記憶體晶片lib内之控制電路13b,待機時自電源端子 48時常通電。控制電路13b之構成與上述圖2相同。 該控制電路l3b接受來自時脈輸入端子43之外部時脈訊 號CK,並以圖2所說明之方式,輸出電源接通脈衝Sp,並 輸出刷新用之位址訊號Ad。 又,於屺憶體晶片11 b内,設置有藉由反相器IV丨丨、以及 90682.doc -22- 1240279 FET(P通道MOS電晶體)的開關Q1。開關φ於記憶體晶片 ub之待機時,形成於將來自電源端子48之動作電源供2至 記憶體磁心1 5的電源路徑。 而後,來自控制電路13b之電源接通脈衝邱,因藉由反相 器IV11反轉,輸入至開關φ之間極,故而開關…相應於電 源接通脈衝Sp設為接通,並於記憶體磁心丨5進行動作電源 供給。 包含藉由強介電記憶體之記憶單元陣列之記憶體磁心15 於其内部包含圖3中所說明之電源接通刷新訊號產生電路 21 〇 故而,若開關Q1設為接通,於記憶體磁心15接通電源, 則藉由電源接通刷新訊號產生電路2丨產生刷新開始之事件 脈衝EP,相應於此,執行對應於來自控制電路ub之r〇w 位址訊號Ad的刷新動作。 於如此之第2實施形態中,亦可獲得與上述第丨實施形態 相同之效果,另外,因可使記憶體晶片lib之刷新的處理與 DRAM之自動刷新相同故而易於使用。 <第3實施形態> 第3貫施幵〆怨係將第2實施形態中圖*所示之時脈產生電 路12亦内藏於記憶體晶片内者。 忒情形%,作為時脈產生電路,使用環形振盪器與分頻 器内藏於記憶體晶片。 於圖6表不第3實施形態之記憶體晶片11c之待機時的電 路連接例。 90682.doc -23- 1240279 於記憶體晶片m中於電源端子48供給有動作電 設置於記憶體晶片m内之計時器電㈣係同時包二 述第1實施形態(圖1至圖3)之時脈產生電㈣與控制電二3 之功能者,待機時自電源端子48時常通電。又,什日士〜
路_由接地端子49時常連接於接地。故㈣時器 於待機時可動作。 I 另外計時器電路18於待機時U地輸出將記憶體磁心 15c之電源進行接通斷開控制之電源接通脈衝外。又,輸出 來自内部計數器之位址訊號Ad。另外計時器電路18成^亦 適時供給記憶體磁心i 5 c之刷新開始時序訊號r岱之形態。 又,於記憶體晶片11b内,設置有#由反相器1¥11、以及 FET(P通道M0S電晶體)構成之開關Q i。開關q】於記憶體晶 片lib之待機時,形成於將來自電源端子48之動作電源供給 至記憶體磁心1 5 c之電源路徑。 而後,因來自計時器電路18之電源接通脈衝补藉由反相 器IV11反轉,輸入至開關Q1之閘極,故而開關…相應於電 源接通脈衝Sp設於接通,於記憶體磁心15c進行動作電源供 給。 包含藉由強介電記憶體構成之記憶單元陣列之記憶體磁 心1 5c ’若於開關Q丨設於接通,記憶體磁心丨5接通有電源之 後’輸入來自計時器電路丨8之刷新開始時序訊號RfS,則執 打對應於來自計時器電路1 8之ROW位址訊號Ad的刷新動 作0 於刷新動作後,起動來自計時器電路1 8之電源接通脈衝 90682.doc -24- 1240279
Sp ’斷開開關Q卜藉此切斷向記憶體磁心1 5c之動作電源供 給。 又於5己憶體晶片11 b内,設置有藉由N通道MOS電晶體 構成之開關Q2。開關Q1係將記憶體磁心15c與接地GNd之 連接進行接通斷開之開關。因於該開關Q2之閘極,輸入有 來自计時杰電路1 8之電源接通脈衝Sp,故而開關q2相應於 私源接通脈衝Sp設為接通,並連接記憶體磁心i5c之接地 線。 P為刷新動作僅於開關Q1設於接通,進行向記憶體磁 心15c之動作電源供給之期間,藉由開關Q2,記憶體磁心i5c 連接於接地線。 於圖7,表示計時器電路18之構成例。 時脈電路61係使用環形振盪器所構成。時脈電路61之輸 出藉由含有16位元計數器之分頻器62分頻。 分頻器62之最上階位元之輸出bl6的起動生成電源接通 之時序,將ROW位址計數器63進行增量,並使用於電源接 通脈衝Sp之起動。 又’分頻器62之第2位元之輸出b2作為D型正反器65之時 脈輸入,接受D輸入為「H」,生成刷新開始時序訊號&岱。 其後’分頻器62之第4位元之輸出b4作為D型正反器64之 時脈輸入’使用於電源接通脈衝S ρ之斷開。 即’藉由輸出M6增量R0W位址計數器63之輸出作為, ROW位址訊號Ad供給至記憶體磁心i5c。 電源接通脈衝Sp於輸出b 1 6為「Η」之時間點and閘A4之 90682.doc -25 - 1240279 =輯積'^:為「η」後產生。輸出bl6亦可為_正反器料之^ :二但輪出M6成為「H」之後,以輸出_「η」之時 出為以:出…之I位準。因該〇型正反器64之問鎖輸 •反相益以4反轉並輸入至ΑΝΙ^3Α4,故而於該時間點 ND閘Α4之輪出變為「L」,即電源接通脈衝外斷開。 關於刷新開始時序訊號Rfs,首先㈣型正反㈣,輪出 M6之「H」狀態以輸出b2之時序問鎖。而後該閃鎖輸出係 该輪出之起動邊緣以脈衝變換電路66變換為單觸發脈衝, 作為刷新開始時序訊號RfS而輸出。 脈衝變換電路66係形成為電阻R4、電容器c3、反相器 iV5、AND閘A5以圖示之方式連接。故而,電阻以、電容 器C3之時間常數電路之期間藉由反相器ιν5變為「η」訊 號、,因其可以AND閘A5,獲得與D型正反器65之問鎖輸°出 的輯積,AND閘A5之輸出成為對應於D型正反器65之閂 鎖輸出之起動邊緣的單觸發脈衝,即刷新開始時序訊號 RfS。 化 第3實施形態係以如上之方式所構成。 上述第1、第2實施形態中,藉由控制電路丨3或i扑於記憶 體晶片11或記憶體磁心15首先接通電源,連動於該電源接 通,刷新之事件訊號EP產生於記憶體晶片内部之電源接通 刷新訊號產生電路2丨。對此本第3實施形態中’成為自計時 益電路18產生作為直接刷新開始時序訊號Rfs之刷新事件 開始之訊號。 即使於如此之實施形態之情形時,亦可獲得與上述第】 90682.doc -26- 1240279 實施形態相同之效果。另外再於 Γ丹y…亥μ形中,僅以通電於記 憶體晶片11C,而可以極小之、、、占4 j之4耗電力確實地保持資料,亦 無需自外部送出時脈。再者目I ^ 。 π u…、而於機為之印刷基板等上 進行時脈佈線’故而亦可肖彳诘田兮亡 』削減因5亥充放電而造成之消耗電 流。 又,本例中’藉由P通道M0S電晶體之開關〇1不僅適時 切斷電源Vcc’亦藉由包含N通道M〇s電晶體之開關Q2,同 時切斷接地。 以如此之方式,圮憶體磁心丨5c内部之電荷得以部分保 存,可於下次電源接通時再利用。故而藉由僅切斷電源之 第1、第2實施形態之構成,亦可更降低消耗電流。 如第1實施形態,於如圖3之電源接通刷新訊號產生電路 21產生連動於電源接通之事件脈衝£]?之情形時,接地切斷 可為誤動作之原因。 但本例中,因將相當於事件脈衝EP之刷新開始時序訊號 RfS以自計時器電路丨8c供給之方式進行,故而記憶體磁心 15 c之接地可無問題地切斷。 即計時器電路18c首先產生電源接通脈衝Sp,於記憶體磁 心1 5c接通電源與接地。經過特定時間後,下次將指示刷新 開始之刷新開始時序訊號Rfs送出至記憶體磁心15c。另外 經過用於刷新動作之充分之時間後,將電源接通脈衝Sp回 復至 L」狀態,停止向記憶體磁心15 c之電源與接地之供 給。 即因與電源接通脈衝Sp 一同,另將作為含有產生刷新開 90682.doc -27- 1240279 始脈衝(刷新開始時序訊號Rf )之力月b之控制部的計時哭 琶路18内藏於纪憒辦a y 己“日日片lle,於該處於待機時時常通電, 故而可切斷記憶體磁心15 您接地,進一步降低記憶體磁心 15c之消耗電流。 另外強介電記憶體等之高速非揮發性記憶體因有自發性 貝科保持能力,故而為降低消耗電力,較好的是該刷新週 期充分長。另一方面,以該第3實施形態之方式使時脈產生 電路61内藏於記憶體晶片Uc之情形時,為將分頻器之規模 抑料小且生餘長之㈣週期,有必制作為時脈產生 源之環形振盪器之振盪週期延長。 Μ較小之電路規模延長環形振m週期時有較大之 RC延遲之必要,但如圖i j之強介電記憶體之情形時,若將 使用於記憶單元MC之強介電電容器搭載於該延遲電路,則 可容易地獲得較大之延遲。 於圖8表示該電路例。 。亥τ脈电路6 1之構成為將電容器〔61、電阻R5、p通道 MOS電晶體Q11、Q12、Q13、贿道,3電晶體卜、 Q23反相器IV6、IV7以如圖之方式連接。 該情形時,電容器C61為強介電電容器,於與記憶體磁心 15c之記憶單元Mc之電容器為同一步驟中所製造。因該電 壓施加範圍限定於自0V至Vcc之間,故而該電容器C61之動 作不伴隨分極反轉。故而其容量穩定,可以較小之電容量 藉由通常之MOS電容器獲得丨數位以上之較大的值。亦有不 因疲勞而造成特性劣化之優點。 90682.doc -28- 1240279 <第4實施形態> 將作為第4實施形態之記憶體晶片}丨d之構成表示於圖9。 該情形時,於記憶體晶片11 d,設置有第1之電源端子 48a、第2之電源端子48b。 電源端子48a連接於搭載該記憶體晶片丨丨之電腦機器之 主電源V1,且於機器之不使用時停止電源供給。另一方面, 電源端子48b連接於含有機器之備份用電池組之電源v2 上,此處之電源V2不論有無使用機器皆時常供給。 記憶體磁心15c含有例如與上述第3實施形態之情形相同 之記憶單元陣列。 對於記憶體磁心15c,於伴隨記憶體存取之通常之機器使 用a守该驅動電流自電源端子48a介由開關q 1 a供給。又,於 該時,記憶體磁心15c介由開關Q2a連接於接地gnd。 機器不使用時,即停止主電源¥1之供給期間,用於對於 記憶體磁心15c進行刷新動作之電源供給自電源端子4讣介 由開關Qlb供給。又於該時,記憶體磁心15c介由開關卩沙 連接於接地GND。 開關Qla、Qlb係作為P通道M〇s電晶體,開關Q2a、卩沘 作為N通道MOS電晶體。 計時器電路18藉由來自電源端子48b之備份電源v2獲得 動作電源。又,計時器電路18藉由接地端子49時常連:: 接地。故而計時器電路丨8於停止主電源V1之供給的期間亦 可動作。 該計時器電路18於機器不使用時,定期地輸出將記憶體 90682.doc -29- 1240279 電源接通 ’電源接 磁心…之電源接通斷開控制之電源接通脈衝Sp。 脈衝sp介由反相器㈣供給至開關⑽之閉極。又 通脈衝Sp亦供給至開關Q2b之閘極。 又’計時器電路18將來自内 至W音蹲威、、彳 鬥°P计數為之位址訊號A d輸出 ,^ 5e。另外將記憶體磁心15C之電源接通後, 於開始刷新之脈衝輪出刷新開始時序訊號Rfs。 即-亥情形之計時器電路18具有與上述第3實施形鲅之 時器電路18相同之功能。 〜σΤ 電壓感知弘路1 9監視主電源ν丨之供給狀態。 電壓感知電路19藉由來自電源端子48b之備份電源爾 得動作電源。又,錢感知電路19藉由接地端子49時常: 接於接地。故而電壓感知電路19於停止主電源Vk供給之 期間亦可動作。 該電壓感知電路19進行自電源端子48a所供給之主電源 V1之電壓感知,並輸出相應於該電壓之控制訊號SV。 於例如機器之主電源接通之期間,即於電源端子48a之電 源電壓為固定值以上之期間,將控制訊號sv設為「H」位 準。該情形時,因控制訊號sv介由反相器IV12供給至開關 Qla之閘極,故而開關Qla變為接通,對於記憶體磁心i5c 進行主電源v 1之供給。又,藉由控制訊號sv為r Η」,開關 Q2a亦變為接通,故而記憶體磁心i5c為接地連接之狀態。 另一方面,機器之主電源設於斷開,電源端子48a之電源 電壓降低至一定以下時,電壓感知電路19將控制訊號SV自 「Η」變至「L」。隨之開關Q1 a、Q2a設為斷開,停止自電 90682.doc -30- 1240279 源端子48a向記憶體磁心15C之電流供給。 又’控制訊號sv亦供給至計時器電路18。言十時器電路以 構成為檢測控制訊號SV自「H」降低至「L」,開始動作。 即计日才β電路1 8於主電源v丨設於斷開時基於控制訊號 SV開始動作時,如上所述藉由電源接通脈衝外使開關 Qlb、Q2b接通,將供給備份用電源V2之電源端子4此連接 至記憶體磁心15c。即,進行向記憶體磁心15c之電源供給 以及接地連接。 經過特定時間之後,計時器電路18於下次送出刷新開始 呀序汛號RfS、以及位址訊號Ad至記憶體磁心15〇。記憶體 磁心15c選擇以位址訊號八4指定之記憶單元群,執行該刷 新。 另外經過用於刷新動作之充分之時間後,計時器電路工8 將電源接通脈衝Sp回復至「L」狀態,停止向記憶體磁心丨允 之電源與接地之供給。 如此計時器電路18定期地將位址Ad增量並將電源供給至 記憶體磁心15c’傳送刷新事件。藉此保管於記憶體磁心丨兄 之資料可安全地持續保持。 再次接通機器之主電源,於供給主電源…之電源端子48& 供給有電源時,電壓感知電路19檢測該電位上升將控制訊 號SV自「L」變為「η」。 藉此計時器電路1 8停止動作。又,接通開關Q丨a、Q2a, 再次開始自電源端子48a向記憶體磁心15c之電流供給。 該第4實施形態中,降低機器之主電源期間,刷新動作之 90682.doc 31 1240279 電流全部是備份用電池組之電源V2自電源端子48b供給。即 來自主電源V1之電源端子48a之電源供給停止,其電位低落 時’ S己憶體晶片1 Id自動地使用來自備份電源¥2之電流供 給,定期地執行刷新,保持記憶體之資料。另一方面於消 耗較大電流之記憶體存取時,自主電源¥1供給電流,不消 耗備份電源。 若將如此之記憶體晶片丨ld搭載於電腦機器,例如機器設 計者,將機器之計數器時脈用之二次電池以與計數器時脈 共有之形式連接於電源端子48b,並將機器之主電源以通常 之方式連接於電源端子48a即可,除此以外於先前之機器設 計無需有任何追加。 若於記憶體磁心使用強介電記憶體等含有自發性資料保 持能力之記憶體元件,則因於刷新等資料保持所需要之電 流可為極小’故而可僅以容量較小之備份用二次電池經過 充分之長時間安全地保持資料。故而可不改變成本、設計 工時,大幅提高記憶體之可靠性。 <各實施形態之記憶單元構造> 弟2、第3、第4之實施形態中 以上,於第 於記憶體 假定強介電記憶體。強介電記憶體因通常之存取伴隨刷新 動作,故而特別易於實現如上所述之功能。 但基本上,若為可以低電壓高速地讀出與寫入之記憶 體,則因刷新所需要之消耗電力非常小,故而以低頻率進 行其時亦不會使機器之電力消粍惡化。且如此之記憶體於 如下方面具有相同課題:雖有自發性保持能力但狀態間之 90682.doc -32- 1240279 能量障壁為低,難於長期資料保存。 故而即使於含有作為其他之高速非揮發性記憶體,例如 藉由磁性體膜之磁化方向儲存資料之Mram,或以硫屬化 物膜之結晶狀態儲存資料之〇UM的記憶單元陣列之記憶體 晶片之情形時,亦可使用上述各實施形態之構成,且該導 入為有效。 <用於防止因壓印造成之誤動作的序列> 另外’藉由與刷新動作一同將反轉資料暫時寫入記憶單 元’強介電記憶體之壓印狀態之回復係如前述之專利文獻 3(特開2000-11665)所揭示者。 即使於本發明中,以於機器不使用時定期地導入資料之 反轉寫入至刷新,同樣可抑制壓印。 並且若於本發明之定期地刷新使用上述手法,因壓印狀 態定期地必然回復,故而不會如上述專利文獻3般不定期之 長時間閒置資料。故而可確實地回避因壓印而造成的誤動 作。 從而此處作為可適用於本發明之各實施形態之手法,說 明用於不僅可抑制藉由壓印而造成之誤動作,且可以更小 之電力消耗使壓印回復的動作。其係根據以下之原理。 進行強介電記憶體之資料讀出之步驟係於前述圖丨2之磁 滯曲線之(H2)移動分極狀態之動作,與「〇」寫入同等。故而 其後,若於讀出之全部單元寫入「1」,則於各單元「〇」與「;[」 之兩者逐次寫入。故而不論保存於記憶單元之資料為何 者,可進行一次反轉寫入。 90682.doc -33- 1240279 故而若於讀出後首先於全 存有「01之罝-阳 馬入门」,其後僅於保 早凡遴擇性地寫入「〇」,則可 夕;a 」不叉位兀線之多餘 之資料4… 以p 執仃刷新並回復原來 貝抖卩,热必要為使麼印回復,判 使之反轉。 Τ Μ谷句符地 將用於此之刷新序列 刷新序列以時序圖表示 體陣列之構成之_部分 之例以圖10進行說明。圖10(a)係將 ,圖1 0(b)係表示用於該說明之記憶 另外’記憶體陣列之構成係如上述_中所說明般,進 而如圖1〇(b)所示,設置有將位元線BL接地之重置電路7〇, 將感測放大器與位元線肌之連接進行接通斷開之連接開關 TCL以及控制線cl。 於圖10(a)中將構成刷新序列之各時序WR1〜R6表示。 •時序(R1) 首先將位7C線BL以及感測放大器3之節點nd 1自〇 v設於 浮動狀態,而後將字元線WL與陽極線凡起動至VCC。藉此 於各節點ND1、ND2顯示來自記憶單元c之讀出訊號。 •時序(R2) 將控制線CL設為「L」,並切斷位元線BL與讀出節點 ND1 〇 •時序(R3) 使用重置電路70使位元線BL為〇v。藉此於陽極線PL與各 位元線間施加Vcc,於選擇單元寫入「〇」。另外活化感測放 大器3。 90682.doc -34- 1240279 •時序(R4) 本次將陽極線PL設為0V,並藉由重置電路7〇將位元線設 於Vcc。藉此於陽極線PL與各位元線間施加(_vcc),並於選 擇單元寫入「1」。 •時序(R5) 將控制線CL設為「H」,連接位元線BL與感測節點Ν〇1, 將感測節點ND1之資料載至位元線BL。另外將陽極線凡再 次Wc。藉此僅於儲存有「〇」之位元線之電容器施加Vcc,復 原「0」。 •時序(R6) 將1%極線PL各位元線、以及字元線順次降至〇v, 並完成刷新動作。 於^此之刷新序财,因$需要所謂於資㈣定後寫入 反轉負料故而序列得到簡化。復原前之「1」寫入因與讀出 資料無關,係另外使用重置電路進行,故而不必等待判定 結果,動作亦為穩定。 另外’該序列例中,讀出後進而於時序(R3)將位元線BL 降至0V,系統地進行「0」之寫入,但因時序(R1)之讀出之位 兀線BL的產生訊號通常十分地小,故而於該時間點大致可 寫入「〇」。故而時序(R3)之步驟亦可省略。 如上,藉由於刷新時添加如此之序列,可抑制強介電膜 之壓印’ P方止伴隨其之誤言賣出、誤寫入。 另外,關於該刷新序列,不僅是定期之刷新之情形,於 f源接it時或II由外部命令刷新時使用亦可獲得同樣之效 90682.doc -35- 1240279 果。 j’/上述之選擇單元全體之動作料f之、 動作時成為架空時間。故而較好 之。貝出 通常存取衫騎。 L㈣時進行其, 發明效果 =自以上之說明理解可知,本發明之資訊處縣置 導體5己饫體中,藉由刷新控制機構 - -U. At 了於有自發性貧料伴 高速非揮發性記憶單元,於該機器不、:己 憶體待機時)定期地施行刷新。 u。己 之自發性資料保存能力,與不使用日^^揮發性§己憶單元 藉由開關機構之接通斷開而期地刷新,以及 研闲向le烕之間歇之電源供給, 耗電力無限小地抑制,並確實地保持資 9可貫現可以極小之消耗電力確f地保持資料, 且了回速存取之記憶體系統。 八二:Γ通常之高速非揮發性記憶體,無必要於單元訊號 δ有較大之資料保持劣化用容限,故而可使記憶單元小型 化,亦可降低位元成本。 機二ί發明之資訊處理裝置或半導體記憶體中刷新控制 機構‘疋期地執行將開關機構控制為接通,指定非揮發性 Γ憶單元之位址’使對應於該指定之位址之非揮發性記憶 早元的刷新動作執行,將開關機構控制為斷開之處理,故 可貫現上述間歇性電源供給’極力降低伴隨刷新處理之消 耗電力。· 器之情形時 又’非揮發性記憶單元於藉由強介電電容 90682.doc -36- 1240279 f好的疋於刷新控制機構内之延遲電路之電容器的至少一 二二:用,上述記憶單元之電容器為同-步驟"造 八“ 1私私谷态。即,若將使用於非揮發性記憶單元之強 "電電容器搭餘延遲電路,可容易地獲得較大之延遲, 且然因疲勞而造成之特性劣化。 又:進而具備供給主電源之幻之電源端子,時常供給備 ,電源之第2之電源端子,及監視來自第1之電源端子的電 f供給狀態,並相應於來自第i之電源端子之電源為特 疋以下於刷新控制機構給予執行控制訊號的電源感知機 構。另外開關機構之構成為接通斷開來自第2之電源端子之 用於非揮發性記憶單元之刷新動作的電源供給,刷新控制 機構之構成為相應於來自電源感知機構之執行控制㈣將 開關機構控制為接通’並使非揮發性記憶單元之刷新動作 執行,故可獲得無成本增加,機器設計中亦幾乎不需變更 之優點。 又,非揮發性圯憶單元為含有強介電電容器之情形時, 於刷新動作時,進行來自進行刷新之記憶單元群的資料之 讀出動作後,於記憶單元群全體寫入資料,其後進行 儲存於各記憶單元群之資料之復原,藉此可有效防止因壓 印造成之誤動作,並可簡化序列,動作亦穩定。 【圖式簡單說明】 圖1係本發明之第1實施形態之方塊圖。 圖2係第1實施形態之控制電路之方塊圖。 圖3係第1貫施形態之電源接通刷新訊號產生電路之電路 90682.doc -37- 1240279 圖。 圖4係本發明之第2實施形態之方塊圖。 圖5係第2實施形態之記憶體晶片之構成的方塊圖 圖6係本發明之第3實施形態之方塊圖。 圖7係第3實施形態之計時器電路之方塊圖。 圖8係實施形態之時脈電路之電路圖。 圖9係本發明之弟4貫施形態之方塊圖。 圖l〇(a)、(b)係實施形態之刷新序列之說明圖。 圖11係強介電記憶體之單元構造之說明圖。 圖12係強介電記憶體之分極動作之說明圖。 【圖式代表符號說明】 1 子元線解瑪器/驅動器 2 陽極線解碼器/驅動器 3 感測放大器 3-1 感測放大器 3-2 感測放大器 10 電腦機器 11 , lib , 11c , lid 記憶體晶片 12 時脈產生電路 13 , 13b 控制電路 14 開關 15 記憶體磁心 15c 記憶體磁心 18 計時器電路 90682.doc ,38- 1240279 19 電壓感知電路 21 電源接通刷新訊號產生電路 30 分頻器 31 D型正反器 32 控制電路之端子 33 位址計數器〔Q1〜QN〕 34 端子 40 電源接通刷新端子 41 位址端子 42 自動刷新端子 43 時脈輸入端子 48 電源端子 48a 第1之電源端子 48b 第2之電源端子 49 接地端子 51 電源線 52 RC延遲電路 53 電位檢測器 54 脈衝變換電路 61 時脈電路(環形振盪器) 62 分頻器 64,65 D型正反器 66 脈衝變換電路 70 重置電路 90682.doc 39- 1240279 A1,A2,A3,A4,A5 Ad b2 b4 bl6 BL1,BL2,BL3,BL4 Cl,C2,C3,Cll, C21 , C61 CK CL D1 EP GND IV IV11 MC MSB ND PL , PL1 , PL2 Q1 , Q2 , Q4 , Q16 , Q1 〜QN Qll,Q12,Q13 Qla,Qlb,Q2a,Q2b Q2卜 Q22,Q23 AND閘 位址訊號 分頻器第2位元之輸出 分頻器第4位元之輸出 分頻器最上階位元之輸出 位元線 電容器 時脈訊號 控制線 二極體 事件脈衝 接地 反相器 反相器 記憶單元 時脈訊號最上階元位元之值 節點 陽極線 開關 P通道MOS電晶體 開關 N通道MOS電晶體 90682.doc -40- 1240279
RfS 刷新開始時序訊號 Sp 電源接通脈衝 sv 控制訊號 Til , T21 存取電晶體 TCL 連接開關 VI 電腦機器之主電源 V2 備份用電池組之電源 Vcc 電壓 WL 字元線 WL1,WL2 字元線 90682.doc -41 -

Claims (1)

1240279 拾、申請專利範圍: 1· 一種貧訊處理裝置,其特徵在於包含: 半導體記憶體機構,並今古益垂 賊偁/、3有稷數個非揮發性記憶單 開關機構,其於裝置之不使 ’ Μ I不使用期間,接通斷開上述半 2· V…己憶體機構之刷新動作用之電源供給;以及 、刷新控制機構,其於上述不使用期間亦時常供給電 源’於上述不使用期間,將上述開關機構控制為接通, 並執行上述非揮發性記憶單元之刷新動作。 如申料利範圍第1項之資訊處理裝置,其中上述刷新控 制機構疋期地執行以下處理: 將上述開關機構控制為接通; 指定上述非揮發性記憶單元之位址,執行對應於該指 定位址之上述非揮發性記憶單元之刷新動作,· 3. 其後執行將上述開M機構控制為斷開之處理。 如申請專利範圍第1項之資訊處 貝Λ爽理裝置,其中上述非揮發 性記憶單元為·· 於儲存材料使用強介電膜,藉由上述強介電膜之分極 方向之不同而儲存2值以上之資料的構造,·或 於儲存材料使用磁性體膜,藉由上述磁性體膜之磁化 方向之不同而儲存2值以上之資料的構造;或 4. 於儲存材料使用硫屬化物膜,藉由上述硫屬化物膜之 結晶狀態之不同而儲存2值以上之資料的構造。 申月專利la H第丨項之貧訊處理裝置,其中上述開關機 構乂及上述刷新控制機構内藏於含有上述半導體記憶體 90682.doc 1240279 機構之記憶體晶片内。 一種半導體記憶體,其特徵在於包含: 非揮發性記憶單元;以及 訊號產生部,其按照對於電源端子之 對應於輸入至位址端子之位址的上述非揮 之刷新動作之執行訊號。 種半導體記憶體,其特徵在於包含: 非揮發性記憶單元; 記憶單元之刷新 開關機構,其接通斷開上述非揮發性 動作用之電源供給;以及 刷新控制機構,其於上述開關機構之斷開期間亦可供 給電源,於上述斷開期間,將上述開關機構控制為接通^ 並執行上述非揮發性記憶單元之刷新動作。 7.如申請專利_第6項之半導體記憶體,丨中上述刷新控 制機構定期地進行以下處理·· 將上述開關機構控制為接通; 一指定上述非揮發性記憶單元之位址,執行對應於該指 疋位址之上述非揮發性之記憶單元的刷新動作; 其後執行將上述開關機構控制為斷開之處理。 8·如申請專利範圍第6項之半導體記憶體,其更含有·· 第1電源端子,其供給主電源; 第2電源端子,其時常供給備份電源;以及 電源感知機構,其監視來自上述第1電源端子之電源供 給狀態,並按照來自上述第i電源端子之電源電壓成為特 90682.doc 1240279 疋以下’將執行控制訊號供至上述刷新控制機構; 上述開關機構接通斷開介由上述第2電源端子之上述 非揮發性記憶單元之刷新動作用的電源供給; 蝴新控制機構按照自上述電源感知機構所供給之 上述執彳丁控制訊號,蔣卜 — 、上述開關機構控制為接通,並執 行上述非揮發性記憶單元之刷新動作。 =申睛專利範圍第5或6項之半導體記憶體,其中上 揮發性記憶單元為·· 於儲存材料中使用強介電膜,藉由上述強介電膜之分 極方向之不同而儲存2值以上之資料的構造;或 於健存材料中使用磁性體膜,藉由上述磁性體膜之磁 化方向之不同而儲存2值以上之資料的構造;或 ίο. Γ!存材料中使用硫屬化物膜,藉由上述硫屬化物膜 之二曰狀恶之不同而儲存2值以上之資料的構造。 如申》月專利乾圍第5或6項之半導體記憶體,其中 上述非揮發性記憶單元於儲存材料中強 含有藉由上述強介電膜之八朽古七 电胰 次 冤膜之刀極方向之不同儲存2值以上 之貝料的強介電電容器; 的新動作時,於來自進行刷新之記憶單元群 次動作之後,於上述記憶單元群全體中寫入 」之貧料’錢進行儲存於各個上述 料的復原。 个吁心貝 90682.doc
TW093106959A 2003-03-17 2004-03-16 Information processing device and semiconductor memory TWI240279B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003072489A JP4580621B2 (ja) 2003-03-17 2003-03-17 半導体メモリ

Publications (2)

Publication Number Publication Date
TW200502973A TW200502973A (en) 2005-01-16
TWI240279B true TWI240279B (en) 2005-09-21

Family

ID=33288674

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093106959A TWI240279B (en) 2003-03-17 2004-03-16 Information processing device and semiconductor memory

Country Status (4)

Country Link
US (1) US6967891B2 (zh)
JP (1) JP4580621B2 (zh)
KR (1) KR20040082309A (zh)
TW (1) TWI240279B (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100625791B1 (ko) 2004-10-29 2006-09-20 주식회사 하이닉스반도체 용도에 따른 제품을 구별할 수 있는 반도체메모리소자
US20060215437A1 (en) * 2005-03-28 2006-09-28 Trika Sanjeev N Recovering from memory imprints
JP2006331497A (ja) * 2005-05-24 2006-12-07 Denso Corp 半導体装置
JP4537909B2 (ja) 2005-08-08 2010-09-08 株式会社東芝 情報記録装置
JP2007058969A (ja) * 2005-08-24 2007-03-08 Sanyo Electric Co Ltd メモリ
JP4887853B2 (ja) * 2006-03-17 2012-02-29 富士通セミコンダクター株式会社 半導体記憶装置
JP2008135136A (ja) * 2006-11-29 2008-06-12 Fujitsu Ltd 強誘電体メモリおよび強誘電体メモリの動作方法
JP4679528B2 (ja) 2007-01-30 2011-04-27 株式会社東芝 リフレッシュトリガー付き半導体記憶装置
US8060798B2 (en) * 2007-07-19 2011-11-15 Micron Technology, Inc. Refresh of non-volatile memory cells based on fatigue conditions
JP5019223B2 (ja) * 2007-11-21 2012-09-05 株式会社東芝 半導体記憶装置
JP2009181624A (ja) * 2008-01-30 2009-08-13 Panasonic Corp 不揮発性半導体記憶装置
US7903493B2 (en) * 2008-04-25 2011-03-08 International Business Machines Corporation Design structure for estimating and/or predicting power cycle length, method of estimating and/or predicting power cycle length and circuit thereof
JP5262402B2 (ja) * 2008-08-04 2013-08-14 富士通株式会社 記憶装置及びデータ保持方法
US8081500B2 (en) * 2009-03-31 2011-12-20 Ramtron International Corporation Method for mitigating imprint in a ferroelectric memory
CN102576241B (zh) * 2009-10-15 2014-11-26 富士通株式会社 电路基板以及电子设备
US9348697B2 (en) 2013-09-10 2016-05-24 Kabushiki Kaisha Toshiba Magnetic random access memory
JP6018113B2 (ja) * 2014-04-15 2016-11-02 レノボ・シンガポール・プライベート・リミテッド 不揮発性メモリのデータ消失を防止する方法、コンピュータおよびホスト装置。
KR102244921B1 (ko) * 2017-09-07 2021-04-27 삼성전자주식회사 저장 장치 및 그 리프레쉬 방법
DE102019118631A1 (de) 2018-08-03 2020-02-06 Samsung Electronics Co., Ltd. Speichervorrichtung, welche eine Wartungsarbeit unabhängig ohne Befehl des Host initiiert, und elektronisches System mit derselben
KR102546255B1 (ko) 2018-08-03 2023-06-21 삼성전자주식회사 호스트의 지시 없이 능동적으로 유지보수 동작을 개시하는 스토리지 장치 및 그것을 포함하는 전자 시스템
JP7004033B1 (ja) 2020-07-07 2022-01-24 日本電気株式会社 保管装置、保管システム、制御方法及びプログラム

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4873664A (en) 1987-02-12 1989-10-10 Ramtron Corporation Self restoring ferroelectric memory
US5270967A (en) 1991-01-16 1993-12-14 National Semiconductor Corporation Refreshing ferroelectric capacitors
JP2982692B2 (ja) 1996-06-06 1999-11-29 日本電気株式会社 不揮発性半導体メモリ装置およびその駆動方法
JPH1186548A (ja) * 1997-09-16 1999-03-30 Mitsubishi Electric Corp 半導体記憶装置
JP3599541B2 (ja) 1997-11-27 2004-12-08 シャープ株式会社 不揮発性半導体記憶装置
JP3720983B2 (ja) 1998-06-23 2005-11-30 株式会社東芝 強誘電体メモリ
JP2000173263A (ja) * 1998-12-04 2000-06-23 Mitsubishi Electric Corp 半導体記憶装置
US6418075B2 (en) * 2000-07-21 2002-07-09 Mitsubishi Denki Kabushiki Kaisha Semiconductor merged logic and memory capable of preventing an increase in an abnormal current during power-up

Also Published As

Publication number Publication date
KR20040082309A (ko) 2004-09-24
US20040219740A1 (en) 2004-11-04
JP4580621B2 (ja) 2010-11-17
US6967891B2 (en) 2005-11-22
JP2004280971A (ja) 2004-10-07
TW200502973A (en) 2005-01-16

Similar Documents

Publication Publication Date Title
TWI240279B (en) Information processing device and semiconductor memory
US7339847B2 (en) BLEQ driving circuit in semiconductor memory device
US20140029326A1 (en) Ferroelectric random access memory with a non-destructive read
JP2004134026A (ja) 半導体記憶装置及びその制御方法
JP3959341B2 (ja) 半導体集積回路装置
US7889541B2 (en) 2T SRAM cell structure
US7336555B2 (en) Refresh control circuit of pseudo SRAM
US5488587A (en) Non-volatile dynamic random access memory
US7221578B2 (en) Ferroelectric random access memory device and method for driving the same
JP2002093154A (ja) 強誘電体メモリ
US6349072B1 (en) Random access memory device
US6631094B2 (en) Semiconductor memory device having SRAM interface
US20050068843A1 (en) Asynchronous pseudo sram
JP4974521B2 (ja) 強誘電体メモリ装置の駆動回路
US6954370B2 (en) Nonvolatile ferroelectric memory device
US9064601B2 (en) Method of providing write recovery protection in PSRAM and related device
JP4386657B2 (ja) 半導体記憶装置
US20070035983A1 (en) Ferroelectric random access memory device and method for controlling writing sections therefor
JPH1011976A (ja) 半導体記憶装置及びそのデータ読出方法
JP3098146B2 (ja) 不揮発性半導体記憶装置
US7075812B2 (en) Ferroelectric random access memory device and control method thereof
JPH06103758A (ja) ダイナミック型半導体記憶装置
JPS59178687A (ja) 半導体記憶装置
JP2004039208A (ja) 2個トランジスタのスタティックランダムアクセスメモリーセルとその駆動方法
JP2001273768A (ja) 半導体記憶装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees