TWI238017B - Photo-electronic device and semiconductor device - Google Patents

Photo-electronic device and semiconductor device Download PDF

Info

Publication number
TWI238017B
TWI238017B TW092113123A TW92113123A TWI238017B TW I238017 B TWI238017 B TW I238017B TW 092113123 A TW092113123 A TW 092113123A TW 92113123 A TW92113123 A TW 92113123A TW I238017 B TWI238017 B TW I238017B
Authority
TW
Taiwan
Prior art keywords
conductive layer
layer
connection hole
conductive
insulating film
Prior art date
Application number
TW092113123A
Other languages
English (en)
Other versions
TW200408297A (en
Inventor
Tsukasa Eguchi
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200408297A publication Critical patent/TW200408297A/zh
Application granted granted Critical
Publication of TWI238017B publication Critical patent/TWI238017B/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/105Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier being of the PIN type
    • H01L31/1055Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier being of the PIN type the devices comprising amorphous materials of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/107Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier working in avalanche mode, e.g. avalanche photodiodes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

1238017 (1) 玖、發明說明 【發明所屬之技術領域】 本發明係有關光電裝置及半導體裝置,特別是關於包 含使用在光電裝置及半導體裝置之連接孔之接續部的構造 【先前技術】 針對搭載液晶顯示裝置或EL (電致發光)元件之顯 示裝置等之光電裝置,或半導體裝置係於基板上例如形成 構成有規定電路之電晶體,二極體等之多數元件,而對於 這種配線係大多採用藉由絕緣膜來將由位置於上下之2層 導電層而成之配線藉由連接孔進行接續之構成(例如:參 照曰本專利文獻1 ),另於圖6 ( a ) , ( b )表示這種接 續部之以往構成。 如圖6 ( a )所示,此接續部60係藉由設置延伸在圖 示橫方向之第1配線61與延伸在圖示縱方向之第2配線 62於其交差處之連接孔63來接續之構成,然而,與第2 配線62略平行地延伸於此接續部60的右側之配線64係 爲與第1配線在同一層所形成之鄰接配線。 圖6 ( b )係爲沿著圖6 ( a )之A - A /之剖面圖,如 圖6 ( b )所示,依序堆積第1絕緣膜66,第2絕緣膜67 於基板65上,並於第2絕緣膜67上形成第1配線61, 在覆蓋第1配線6 1地於第2絕緣膜67上形成第3絕緣膜 68,並且於第1配線61上形成貫通第3絕緣膜68達到至 -4- (2) 1238017 第1配線61之表面的連接孔6 3,且根據於連接孔6 3內 形成第2配線6 2來在連接孔6 3之底面,第1配線61與 第2配線62接觸之情況,以電接續這些配線61,63。 [曰本專利文獻1 ] 日本特開平7 - 3 2 6 6 6 6號公報。 【發明內容】 [欲解決發明之課題] 針對以往之圖6 ( a )之構造係以平面來看,第1配 線61之端部與第2配線62之邊緣則接合著,因此,當遵 照由所採用之微縮術技術或曝光裝置等來決定之設計規定 考量時,將在同一層構成之圖案間之最小空間尺寸作爲S 之情況,第1配線61之端部與鄰接配線64之邊緣之間隔 係爲S,並第2配線62之端部與鄰接配線64之邊緣之間 隔亦成爲S,隨之,相互平行延伸之第2配線6 2之端部 與鄰接配線64之邊緣之間隔係無法作爲比此還小之情況 ,而針對液晶顯示裝置或半導體裝置等之電子裝置設計則 被要求元件之細微化,高積體化,並在如以上之接續部構 成之中係無法因應這樣的要求。 例如,針對內藏週邊電路之液晶顯示裝置,在將影像 信號作爲抽樣之輸出入配線部之中係位元數越多,平行延 伸之影像信號線的線條數則將增加,並第2導電層與影像 信號線之連接孔則將暴增,而該輸出入配線部佔據之面積 則將大增。 -5- (3) 1238017 本發明係爲爲了解決上述課題所作之構成,並以提供 具有可因應元件之細微化,高積體化之構造之接續部的光 電裝置及半導體裝置作爲其目的。 [爲解決課題之手段] 爲了達成上述目的,本發明之光電裝置係爲具有光電 物質之光電裝置,其特徵係於基板上具備有第1絕緣層與 ,形成在前述第1絕緣層上之第1導電層與,覆蓋前述第 1導電層地來形成之第2絕緣層與,形成在第2絕緣層上 之第2導電層與,包含至少貫通前述第2導電層之連接孔 ,並根據在前述連接孔之側面的一部份或底面的一部份前 述第1導電層與前述第2導電層作爲接觸之情況,以電接 續前述第1導電層與前述第2導電層之接續部,並對於至 少在連接孔底面下方的範圍,設置有對第1絕緣層具有耐 蝕刻之蝕刻停止層。 本發明之光電裝置係具備有由在連接孔之側面的一部 份或底面的一部份第1導電層與第2導電層作爲接觸之情 況來以電接續這些導電層之接續部,因此將可緊密配置由 1導電層與第2導電層而成之鄰接圖案,進而可謀求高積 體化,但,於進行針對連接孔形成工程之絕緣層的蝕刻時 ,當在連接孔底面露出有其他絕緣層時,則有蝕刻進行過 深之虞,而此情況,沿著連接孔內璧面形成之第2導電層 的覆蓋範圍將會變差,而成爲斷線不良,信賴性不良等之 問題,對此,本發明之情況,因對於至少在連接孔底面下 -6 - (4) 1238017 方的範圍,設置有對第1絕緣層具有耐蝕刻之蝕刻停止層 ,故即使依序將第2絕緣層,第1絕緣層進行蝕刻,腐蝕 劑則在到達蝕刻停止層的時點,蝕刻則會停止,而不會繼 續進行,因此,連接孔的形狀將不會異常地變深而確實沿 著其內璧面形成第2導電層,故可迴避信賴性低下之問題 〇 作爲前述蝕刻停止層之構成材料係如爲可充分取得針 對第1絕緣層之蝕刻的鈾刻比,當然可採用導電膜,半導 體膜,例如如在針對有源矩陣方式之光電裝置的掃描線等 之配線,或者是構成電晶體等之元件之導電膜或半導體膜 之中得到形成在對於連接孔底面位置的膜,而採用此膜的 情況則爲理想,另此情況,只是爲了形成蝕刻停止層而不 需設置特別的工程,且製造處理不會變爲複雜即可完成, 然而,前述導電膜或前述半導體膜係這些將不需爲構成元 件或配線來以電作爲功能之構成,而如爲從其他元件或配 線作爲電絕緣即可。 另外,從平面來看時,連接孔的圖案則露出於第1導 電層之外方,並於露出有連接孔的圖案側,配置與第1導 電層同一層之其他圖案之情況則爲理想。 如根據此構成,不改變第1導電層之設計規定亦可具 體實現緊密配置例如由1導電層與第2導電層而成之鄰接 圖案,進而可謀求高積體化 本發明之半導體裝置之特徵係於基板上具備有第1絕 緣層與,形成在前述第1絕緣層上之第1導電層與,覆蓋 -7- (5) 1238017 前述第1導電層地來形成之第2絕緣層與,形成在第2絕 緣層上之第2導電層與,包含至少貫通前述第2導電層之 連接孔,並根據在前述連接孔之側面的一部份或底面的一 部份則述第1導電層與前述第2導電層作爲接觸之情況, 以電接續前述第1導電層與前述第2導電層之接續部,並 對於至少在連接孔底面下方的範圍,設置有對第1絕緣層 具有耐触刻之餓刻停止層。 作爲蝕刻停止層系可採用導電膜,半導體膜之任合一 項,而這些導電膜或半導體膜係將不需爲構成元件或配線 來以電作爲功能之構成,而如爲從其他元件或配線作爲電 絕緣之構成即可,另外,從平面來看時,連接孔的圖案則 露出於第1導電層之外方,並於露出有連接孔的圖案側, 配置與第1導電層同一層之其他圖案之情況則爲理想。 針對本發明之半導體裝置亦可得到與上述本發明之光 電裝置相同之作用,效果,並因應得到高積體化之同時亦 可實現具有信賴性高之接續部的半導體裝置。 【實施方式】 [發明之實施型態] [第1實施型態] 以下,參照圖1 ( a ) , ( b )來說明本發明之第1實 施型態。 圖1 ( a )係表示針對本實施型態之液晶裝置(光電 裝置)之配線間的接續部平面圖,而圖1 ( b )係爲沿著 -8- (6) 1238017
圖1 ( a )之C-C /線之剖面圖,另本實施型態之液晶裝置 係爲內藏週邊電路之有源矩陣方式之構成,並於元件基板 與對向基板之間夾合著液晶,並且,於元件基板上具有多 數之薄膜電晶體(Thin Film Transistor ,以下略記爲 TFF ),並藉由絕緣膜來從基板側依序形成構成這些TFT 之矽層,第1導電層,第2導電層,畫素電極等之導電膜 〇 針對本實施型態之接續部1係對於平面來說係如圖1 (a)所示,藉由設置延伸在圖示橫方向之第1導電層2 與延伸在圖示縱方向之第2導電層3於其交差處之連接孔 4來接續之構成,然而,在此接續部1之右側與第2導電 層3略平行地延伸配線5係爲鄰接第1導電層,但,第1 導電層2與第2導電層3係並非完全交差,而是第1導電 層2之端部係只有在第2導電層3之寬度方向之一部份與 第2導電層3重疊,另,長方狀之連接孔4係被配置在第 2導電層3之寬度方向之略中央,並露出於第1導電層2 之端部外方(鄰接第1導電層5側),而於連接孔4之一 部份重疊有第1導電層2,並且包圍連接孔4之圖案地設 置著長方形狀之蝕刻停止層6。 當假想內藏週邊電路之有源矩陣方式之液晶裝置時, 針對週邊電路,本發明之構成則被適用於配線與配線之接 續部,或配線與元件之接續部,而在此如圖1 ( a )所示 ’將第2導電層3作爲1條,並作爲例子來說明只有第1 導電層2接續於第2導電層3之情況,但本發明係不限於 -9- (7) 1238017 第1導電層爲1條之情況,而第1導電層爲多數條之情況 ,對於接續第2導電層於各自之前述第1導電層之情況也 適用之構成。 從剖面構造來看時,如圖1 ( b )所示,依順序堆積 下地絕緣層8,第1絕緣膜9於基板7上,並於第1絕緣 膜9上形成第1導電層2,並覆蓋第1導電層2地形成第 2絕緣膜11於第1絕緣膜9上,另,並且完全貫通第2 絕緣膜Π,並形成沒有完全貫通第1絕緣膜9之連接孔4 ,也就是,連接孔9之底面位置在第1絕緣膜9之厚度方 向之途中,並於連接孔9之下方殘存著第1絕緣膜9,另 外,於連接孔4之側面的一部份安置有第1導電層2之端 部,並沿著連接孔4之內璧面形成第2導電層3,且根據 第2導電層3與第1導電層2接觸之情況,以電接續這些 導電層2.3,並且對於在下地絕緣層8上之連接孔4底面 下方的位置形成有蝕刻停止層6,而此蝕刻停止層6係比 與第1絕緣膜9之蝕刻選擇比還高,且具有充分對於第1 絕緣膜9之耐蝕刻還高之構成。 然而,作爲具體之構成材料的例子係作爲下地絕緣層 8,第1 .第2絕緣膜9.1 1,採用矽氧化膜,矽氮化膜,丙 烯基等樹酯膜等,並作爲第1導電層2及第2導電層3係 採用 Al,Ta,Ti,Cr等之金屬膜,或是具有導電性之多 結晶矽膜等,而作爲蝕刻停止層係採用矽等之半導體膜, 金屬膜等各種膜,但,本實施型態之情況,作爲蝕刻停止 層6來採用由與構成TFT之半導體層同一層而成之矽膜 -10— (8) 1238017 之情況則爲理想,而針對本實施 來採用之矽膜矽並非與TFT之 而是從TFT之半導體層個別獨 停止層6係在電氣上成浮動狀態 對於形成上述構成之接續部 2地堆積第2絕緣膜1 1之後, 進行第2絕緣膜1 1之蝕刻,在 則露出於持續形成之連接孔4之 孔4作爲更深來與在接下來的工 實進行接續,將第1絕緣膜9之 然在圖1(b)之中係只有第1; 部份進行蝕刻,但,假設即使第 全部都進行蝕刻,腐蝕劑亦會在 點,蝕刻則會自然停止,之後, 之導電層進行成膜,並進行圖案 層3時,本實施型態之接續部1 然而,對於作爲第1絕緣膜 不同種之材料之情況係可由改變 階段之絕緣膜蝕刻,另,對於作 緣膜1 1採用同種之材料之情況 由第2絕緣膜1 1之過度蝕刻,彳 刻,並成爲如圖1 ( b )之狀態 材料,對於兩者的蝕刻選擇比爲 不必改變蝕刻之情況而成爲如圖 型態,作爲蝕刻停止層6 半導體層爲一體之構成, II之圖案,因此,此蝕刻 〇 1時係在覆蓋第1導電層 採用周知之微縮術技術來 此,第1導電層2之端部 側面,接著,爲了將連接 程形成之第2導電層3確 一部份進行蝕刻,另,雖 絕緣膜9之厚度方向之一 1絕緣膜9之厚度方向之 在到達蝕刻停止層6的時 根據將成爲第2導電層3 化之情況來形成第2導電 則將完成。 9與第2絕緣膜1 1採用 蝕刻之情況來進行上述2 爲第1絕緣膜9與第2絕 係不必改變蝕刻之情況而 第1絕緣膜9亦被進行蝕 ,另外,即使爲不同種之 小之情況係亦可充分認爲 I 1 ( b )之狀態,而針對 -11 - (9) 1238017 如此之各種情況,本實施型態之構成則將成爲有效的。 針對本實施型態之液晶顯示裝置係作爲使連接孔4之 圖案露出於第1導電層2之端部外側之構成,並可根據伴 隨此,將第2導電層配置於靠鄰接第1導電層5之情況來 緊密配置鄰接圖案,進而可謀求高積體化之情況。 另外,因對於在下地絕緣層8上之連接孔4底面下方 的位置形成有對第1絕緣膜9耐蝕刻之蝕刻停止層6,故 第1絕緣層9進行蝕刻時,腐蝕劑則在到達鈾刻停止層6 的時點,鈾刻則會停止,而不會繼續進行,因此,將不會 產生如連接孔4異常變深導致在連接孔4之最深部,構成 第2導電層3之導電膜的覆蓋範圍變差,而第2導電層3 斷線信賴信降低之不良情況發生,即,可確實沿著連接孔 4內璧面形成第2導電層3,故可迴避由第2導電層3之 斷線造成之信賴性低下之問題。 [第2實施型態] 以下,參照圖2 ( a ) , ( b )來說明本發明之第2實 施型態。 圖2 ( a )係表示針對本實施型態之液晶裝置(光電 裝置)之配線間的接續部平面圖,而圖2 ( b )係爲沿著 圖2 ( a)之D-D —線之剖面圖,然而,圖3 ( a)及圖3 ( b )係表示爲了與圖2 ( a )作對比來說明以往接續部之平 面圖,而本實施型態亦與第1實施型態相同爲有源矩陣方 式之液晶顯示裝置,並舉出從基板側具有矽層,第1導電 -12- 1238017 do) 層,第2導電層,畫素電極等之導電膜的例來進行說明。 本實施型態之接續部3 1係如圖2 ( a )所示,略平行 地延伸在圖示縱方向之3條第1導電層32a,32b,32c之 中,如跨越右側之第1導電層3 2 a地接續第2導電層3 3 於中央之第1導電層3 2 b的例’另’當假想內藏週邊電路 之有源矩陣方式之液晶裝置時,針對抽樣影像信號之輸出 入配線部,第1導電層3 2 a,3 2 b ’ 3 2 c則因應供給影像信 號之影像信號線,再因應接續第2導電層3 3於爲了進行 抽樣之元件之配線,影像信號線係因應位元數而增加’例 如於圖7表示有將影像信號線展開爲3條之3位元情況之 方塊圖,另影像信號線32a,32b,32c則被配置成略平行 ,並設置接續於各自之影像信號線之配線3 3 a,3 3 b,3 3 c ,而配線3 3 a,3 3 b,3 3 c則藉由各個抽樣元件7 1 a ’ 7 1 b ,71c來接續於源極線,另’本發明係影像信號線32a ’ 3 2b,3 2c則適用在與配線33a,33b,33c各自接續之連 接部份,而抽樣元件7 1 a,7 1 b ’ 7 1 c係例如由T F T所構成 ,在此係如圖2 ( a )所示,將第1導電層作爲3條’並 將接續第2導電層33於只有配置於其中央之第1導電層 3 2b之情況作爲例子來進行說明,但本發明係並不限定第 1導電層爲3條之情況,而亦適用在如上述所述之’因應 位元數而影像信號線(第1導電層)則會增加,並接續第 2導電層於其所有之影像信號線之各自之情況的構成。 返回至圖2(a)之說明,從中央之第1導電層32b 寬度方向露出於兩側方向地形成連接孔3 4,並包圍連接 -13- (11) 1238017 孔3 4之圖案地設置著長方形狀之蝕刻停止層3 5,並且, 第2導電層3 3則與蝕刻停止層3 5之圖案重疊地跨越右側 之第1導電層32a地延伸著。 當從剖面構造來看時,如圖2 ( b )所示,依順序堆 積下地絕緣層3 8,第1絕緣膜3 9於基板3 7上,並於第1 絕緣膜39上形成第1導電層32a,32b,32c,並覆蓋第1 導電層32a,32b,32c地形成第2絕緣膜40於第1絕緣 膜39上,另,並且形成貫通第2絕緣膜40之連接孔34 ,並於連接孔34之底面之一部份安置著第1導電層32b ,並沿著連接孔34之內璧面形成第2導電層33,且根據 第2導電層3 3與第1導電層3 2b接觸之情況,以電接續 這些配線,並且對於在下地絕緣層3 8上之連接孔3 4底面 的位置形成有蝕刻停止層3 5,而此蝕刻停止層3 5係比與 第1絕緣膜3 9之蝕刻選擇比還高,且具有充分對於第1 絕緣膜3 9之耐鈾刻還高之構成,也就是,在本實施型態 之圖2 ( b )之中係與第1實施型態之圖1 ( b )不同,表 示在連接孔34的位置第1絕緣膜39完全被蝕刻之狀態。 然而,作爲各層之具體構成材料係可採用與在第1實 施型態例示之構成相同之材料,並關於形成上述構成之接 續部3 1的順序亦可第1實施型態相同。 如此例,設計跨越1條之第1導電層來接續其他第1 導電層與第2導電層之接續部之情況,在以往的構造之中 係如圖3上側所示,連接孔44則作爲如完全安置在第1 導電層42b上之配置,對此,如圖3下側所示,如採取將 -14- (12) 1238017 設置接續部之第1導電層42e之線寬度變細,然後於第1 導電層42e兩側方露出連接孔44之構成,因可由持續保 持閘道層之圖案間之最小空間尺寸之規定s之情況來將兩 側之第1導電層42d,42f,只有尺寸t接近於靠中央之第 1導電層42e,故比較於圖3上側之構造將可緊密配置鄰 接圖案,進而可謀求高積體化,另本實施型態之接續部 3 1係基本來說爲採用圖3下側之構成,並可得到此高積 體化之效果。 與此同時,因對於在連接孔4底面的範圍設置有對第 1絕緣膜3 9耐蝕刻之蝕刻停止層3 5,故第1絕緣層3 9進 行蝕刻時,腐蝕劑則在到達蝕刻停止層3 5的時點,鈾刻 則會停止,而不會繼續進行,因此,連接孔3 4之形狀將 不會異常變深而可確實沿著其內璧面形成第2導電層3 3 ,故可迴避由第2導電層3 3之斷線造成之信賴性低下之 問題,另如前述所述,當例如適用本發明於抽樣內藏有周 邊電路之有源矩陣方式之液晶顯示裝置的影像信號之輸出 入配線部時,更可得到相當大之高積體化之效果。 [液晶顯示裝置之全體構成] 本實施型態之液晶顯示裝置1 0 0係如圖4,圖5所示 ,TF T矩陣基板1 〇與對向基板2 0則由封合材5 2所貼合 ,並於由封合材5 2所區分之範圍內封入液晶5 0所保存著 ’另’對於封合材52之形成範圍內側之範圍係形成有由 遮光性材料而成之遮光膜(週邊區隔)5 3,而對於封合材 -15- (13) 1238017 5 2外側範圍係沿著TFT矩陣基板1 0之一邊形成有資料線 驅動電路20 1及外部電路安裝端子202,並沿著鄰接於此 一邊之2邊形成有掃描線驅動電路204,另對於TFT矩陣 基板1 〇之剩餘的一邊係設置有爲了接續設置在畫像顯示 範圍之掃描線驅動電路204之間的複數配線205,另外, 針對對向基板20之角部之至少1處係配置在TFT矩陣基 板1 〇與對向基板20之間,爲了採取以電導通知基板間導 通材206。 如上術實施型態所述之接續部1,3 1係多採用於資料 線驅動電路20 1,掃描線驅動電路204之周邊電路,例如 於周邊電路內藏DAC (Digital Analog Convertor)等之電 路的情況,針對在將周邊電路部之數位資料進行抽樣之閉 鎖的輸出入配線部係位元數越多,第1導電層與第2導電 層之連接孔則將暴增,而該輸出入配線部佔據之面積則將 大增,更加地,當抑制面積增大時,配置連接孔之餘地將 變沒有,此點,如根據本發明,對於各個接續部,如上所 說明地,謀求高積體化之結果,作爲液晶顯示裝置全體, 因可將周邊電路小型化,故可得到由將顯示範圍外之周邊 範圍變窄之情況來謀求邊緣窄化之效果。 然而,本發明之技術範圍係並不限定於上述實施型態 之構成,而針對不脫離本發明之主旨之範圍亦可加上各種 變更,例如針對在第1,第2實施型態係表示有對於接續 上層側之第2導電層於下層側之第1導電層的接續部,將 位於比第1導電層還下層側之矽層採用在蝕刻停止層的例 -16- (14) 1238017 ’而代替此例,例如針對相同層之構成,接續下層側之第 2導電層與上層側之畫素電極之接續部的情況係將位於比 第2導電層還下層側之第i導電層採用在蝕刻停止層也可 以’其他,可採用各種層來實現本發明之構成,另外在以 上舉出有代表液晶顯示裝置之光電裝置之例子,但本發明 係並不限定於液晶顯示裝置,亦可適用在搭載EL元件之 顯示裝置等之所謂光電裝置,或者是其他半導體裝置。 [發明之效果] 以上,如詳細之說明,如根據本發明,針對構成光電 裝置或半導體裝置之各種電路等,可緊密配置鄰接圖案且 謀求高積體化之同時,因接續部之連接孔將不會異常變深 ’而可確實沿著其內璧面形成第導電層,故可迴避信賴性 低下之問題。 【圖式簡單說明】 [圖1]係表示針對第1實施型態之液晶裝置(光電裝 置)之配線間的接續部平面圖,圖1 ( a )係接續部之平 面圖,而圖1 ( b )係爲沿著圖1 ( a )之C - C /線之剖面 圖。 [圖2]係表示針對第2實施型態之液晶裝置(光電裝 置)之配線間的接續部平面圖,圖2 ( a )係接續部之平 面圖,而圖2 ( b )係爲沿著圖2 ( a )之D-D /線之剖面 圖。 -17- (15) 1238017 [圖3]係同,表示爲了說明接續部之高積體化效果之 以往接續部構成之平面圖。 [圖4]係同,表示液晶顯示裝置之全體構成平面圖。 [圖5]係沿著圖4之H-H /線之剖面圖。 [圖6]係表示以往接續部的圖,而圖6 ( a)係接續部 之平面圖,圖6 ( b )係沿著圖6 ( a )之A-A /線之剖面 圖。
[圖7]係表示本發明接續部之適用處之一例方塊圖。 【主要元件對照表】 1,3 1 接續部
2 , 32a , 32b , 32c 第 1 導電層 3,33 第2導電層 4,3 4 連接孔 5 鄰接第1導電層 6,3 5 蝕刻停止層 7,3 7 基板 8,3 8 下地絕緣膜 9,3 9 第1絕緣膜 1 1,40 第2絕緣膜 -18-

Claims (1)

  1. (1) 1238017 拾、申請專利範圍 1、 一種光電裝置,屬於具有光電物質之光電裝置, 其特徵係於基板上,包含第1絕緣層,和形成於前述第i 絕緣層上之第1導電層,和被覆前述第1導電層地加以形 成之第2絕緣層,和形成於前述第2絕緣層上之第2導電 層,和至少貫通前述第2絕緣層之連接孔;具備前述第1 導電層和前述第2導電層,經由接觸於前述連接孔之側面 之一部分或底面之一部分,電氣性連接前述第1導電層和 則述第2導電層之連接部; 於至少相當於前述連接孔之底面下方之範圍,設置對 於前述第1絕緣層之蝕刻具有承受性之蝕刻停止層。 2、 如申請專利範圍第1項之光電裝置,其中,前述 蝕刻停止層由導電膜、半導體膜之任一者所成。 3、 如申請專利範圍第2項之光電裝置,其中,前述 導電膜或半導體膜與其他元件或配線電氣性絕緣者。 4、 如申請專利範圍第1項至第3項之任一項之光電 裝置,其中,由平面視之,前述連接孔之圖案向前述第1 導電層之圖案之外側突出,於前述連接孔之圖案突出側, 配置與前述第1導電層同一層之其他之圖案者。 5、 一種半導體裝置,其特徵係於基板上,包含第1 絕緣層,和形成於前述第1絕緣層上之第1導電層,和被 覆前述第1導電層地加以形成之第2絕緣層,和形成於前 述第2絕緣層上之第2導電層,和至少貫通前述第2絕緣 層之連接孔;具備前述第1導電層和前述第2導電層,經 -19- 1238017 (2) 由接觸於前述連接孔之側面之一部分或底面之一部分,電 氣性連接前述第1導電層和前述第2導電層之連接部; 於至少相當於前述連接孔之底面下方之範圍,設置對 於前述第1絕緣層之蝕刻具有承受性之蝕刻停止層。 6、 如申請專利範圍第5項之半導體裝置,其中,前 述蝕刻停止層由導電膜、半導體膜之任一者所成。 7、 如申請專利範圍第6項之半導體裝置,其中,前 述導電膜或半導體膜與其他元件或配線電氣性絕緣者。 8、 如申請專利範圍第5項至第7項之任一項之半導 體裝置,其中,由平面視之,前述連接孔之圖案向前述第 1導電層之圖案之外側突出,於前述連接孔之圖案突出側 ,配置與前述第1導電層同一層之其他之圖案者。 -20-
TW092113123A 2002-05-22 2003-05-14 Photo-electronic device and semiconductor device TWI238017B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002148222 2002-05-22
JP2003131673A JP3755520B2 (ja) 2002-05-22 2003-05-09 電気光学装置および半導体装置

Publications (2)

Publication Number Publication Date
TW200408297A TW200408297A (en) 2004-05-16
TWI238017B true TWI238017B (en) 2005-08-11

Family

ID=29714285

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092113123A TWI238017B (en) 2002-05-22 2003-05-14 Photo-electronic device and semiconductor device

Country Status (5)

Country Link
US (1) US6909487B2 (zh)
JP (1) JP3755520B2 (zh)
KR (1) KR100556321B1 (zh)
CN (2) CN1259718C (zh)
TW (1) TWI238017B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101100891B1 (ko) 2005-05-23 2012-01-02 삼성전자주식회사 박막트랜지스터 기판 및 이를 포함한 디스플레이장치
KR100820620B1 (ko) * 2005-08-05 2008-04-10 세이코 엡슨 가부시키가이샤 전기 광학 장치의 제조 방법
EP1819202B1 (en) * 2006-02-10 2011-04-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP5014869B2 (ja) * 2006-04-26 2012-08-29 共同印刷株式会社 湿度インジケータ用塗料とその製造方法、該塗料を用いてなる湿度インジケータ
KR101246830B1 (ko) 2006-06-09 2013-03-28 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20080008795A (ko) * 2006-07-21 2008-01-24 삼성전자주식회사 표시 기판 및 이를 구비한 표시 장치
JP2008041835A (ja) * 2006-08-03 2008-02-21 Nec Electronics Corp 半導体装置とその製造方法
JP5130711B2 (ja) 2006-12-26 2013-01-30 セイコーエプソン株式会社 電気光学装置及びその製造方法
US8563425B2 (en) * 2009-06-01 2013-10-22 Advanced Micro Devices Selective local interconnect to gate in a self aligned local interconnect process
CN110095889B (zh) * 2018-01-30 2022-06-17 瀚宇彩晶股份有限公司 显示面板及其制作方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63143845A (ja) 1986-12-08 1988-06-16 Hitachi Ltd 半導体集積回路装置
JPH07106416A (ja) 1993-08-20 1995-04-21 Gold Star Electron Co Ltd 半導体素子の配線構造
JPH07326666A (ja) 1994-05-30 1995-12-12 Nec Corp 金属配線の形成方法
KR100192589B1 (ko) 1996-08-08 1999-06-15 윤종용 반도체 장치 및 그 제조방법
JPH10163315A (ja) 1996-11-28 1998-06-19 Nec Ic Microcomput Syst Ltd 半導体回路装置
JPH10340953A (ja) 1997-06-09 1998-12-22 Nec Kyushu Ltd 半導体装置
JP3934236B2 (ja) 1998-01-14 2007-06-20 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
JP3666305B2 (ja) 1999-06-14 2005-06-29 セイコーエプソン株式会社 半導体装置、電気光学装置及び半導体装置の製造方法
JP2001185617A (ja) 1999-12-24 2001-07-06 Seiko Epson Corp 半導体装置及びその製造方法
JP3669282B2 (ja) 2000-05-19 2005-07-06 セイコーエプソン株式会社 電気光学装置及び電子機器
KR100382729B1 (ko) * 2000-12-09 2003-05-09 삼성전자주식회사 반도체 소자의 금속 컨택 구조체 및 그 형성방법

Also Published As

Publication number Publication date
KR20030091709A (ko) 2003-12-03
CN1259718C (zh) 2006-06-14
TW200408297A (en) 2004-05-16
US20040041152A1 (en) 2004-03-04
CN2686095Y (zh) 2005-03-16
CN1461054A (zh) 2003-12-10
JP2004047963A (ja) 2004-02-12
KR100556321B1 (ko) 2006-03-03
US6909487B2 (en) 2005-06-21
JP3755520B2 (ja) 2006-03-15

Similar Documents

Publication Publication Date Title
US10985194B2 (en) Display panel and display device
US7888678B2 (en) Thin film array panel and manufacturing method thereof
US10199397B2 (en) Electrical connection structure, array substrate and display device
JP2009036947A (ja) 液晶装置の製造方法、および液晶装置
TWI238017B (en) Photo-electronic device and semiconductor device
KR100308367B1 (ko) 액티브매트릭스기판
CN111599823A (zh) 阵列基板及显示装置
JPH05243333A (ja) 薄膜電界効果型トランジスタ基板
TWI700535B (zh) 畫素陣列基板
CN111090196B (zh) 像素阵列基板
WO2024037324A9 (zh) 显示基板、显示装置及显示基板的制备方法
KR20040085030A (ko) 반도체 장치, 전기 광학 장치 및 전자기기
US11843005B2 (en) Half via hole structure, manufacturing method thereof, array substrate, and display panel
US12002817B2 (en) Display substrate, method for manufacturing same, and display device
US20060046374A1 (en) Conducting line terminal structure for display device
JP4631255B2 (ja) アクティブマトリクス基板、表示装置、及び電子機器
US20090207329A1 (en) Liquid crystal display
JP4244695B2 (ja) 電気光学装置および半導体装置
US20050146666A1 (en) Liquid crystal display device
WO2023184244A1 (zh) 显示基板及显示装置
WO2022236798A1 (zh) 显示基板、显示面板及显示装置
CN117471789A (zh) 阵列基板和液晶显示面板
JP2005043804A (ja) 表示装置、アクティブマトリクス基板、及び電子機器
JP2006276083A (ja) 液晶表示パネル
WO2005093506A1 (fr) Structure de pixels et son procede de fabrication

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent