TWI220250B - Systems and methods for refreshing a non-volatile memory using a token - Google Patents

Systems and methods for refreshing a non-volatile memory using a token Download PDF

Info

Publication number
TWI220250B
TWI220250B TW092109685A TW92109685A TWI220250B TW I220250 B TWI220250 B TW I220250B TW 092109685 A TW092109685 A TW 092109685A TW 92109685 A TW92109685 A TW 92109685A TW I220250 B TWI220250 B TW I220250B
Authority
TW
Taiwan
Prior art keywords
memory cell
memory
update
item
line
Prior art date
Application number
TW092109685A
Other languages
English (en)
Other versions
TW200305880A (en
Inventor
Ming-Hung Chou
Chia-Hsing Chen
Original Assignee
Macronix Int Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macronix Int Co Ltd filed Critical Macronix Int Co Ltd
Publication of TW200305880A publication Critical patent/TW200305880A/zh
Application granted granted Critical
Publication of TWI220250B publication Critical patent/TWI220250B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3431Circuits or methods to detect disturbed nonvolatile memory cells, e.g. which still read as programmed but with threshold less than the program verify threshold or read as erased but with threshold greater than the erase verify threshold, and to reverse the disturbance via a refreshing programming or erasing step
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data

Landscapes

  • Read Only Memory (AREA)

Description

1220250 7 5 8 1 twf 玖、發明說明 本發明是有關於非揮發性、可重寫之記憶體,且特別 疋有關於用來更新(refresh)非揮發性、可重寫記憶體陣列之 系統與方法。 先前技術 典型之快閃(FLASH)記憶體陣列中,記憶胞係安排於 由列與行所形成之長方形陣列中,並於列與行所形成之交 叉點配置記憶胞電晶體。每一電晶體之汲極連接到對應之 鲁 位元線,源極經由陣列源極線連接至陣列源極電壓,而閘 極則連接至字組線(wordline)。 典型的快閃記憶體容許以整塊(bulk)、記憶區(sector) 或記憶頁(page)方式來程式化(program)、讀取或抹除,此 外,有些快閃記憶體可以操作於EEPROM模式,也就是從 使用者的觀點來看,記憶胞可以位元組爲單位地程式化、 讀取或抹除。習知記憶胞之程式化方法係將所選擇連接記 憶胞電晶體汲極之位元線驅動於第一電壓,且將連接所選 擇字組線之記憶胞電晶體的閘極驅動於較高之第二電壓, ® 以執行注入熱電子。 快閃記憶胞資料的抹除方法則將快閃記憶胞電晶體 的閘極驅動於遠較位元線上之電壓爲小之電壓來執行,如 此做時,電子將穿遂離開記憶胞電晶體之浮置閘極,以此 爲例,則抹除操作可以是抹除整個快閃記憶陣列之整塊抹 除、抹除一快閃記憶陣列記憶區之記憶區抹除、或抹除單 一記憶區列之記憶頁抹除來執行。如果快閃記憶體可以操 5 1220250 758 Itwf 作於EEPROM模式,那從使用者的觀點來看,也可以位元 組爲單位來執行抹除。 然而,快閃記憶體於抹除和程式化操作期間卻受制於 干擾現象,因爲記憶胞在記憶區可能共用相同之位元線, 位元線上之電壓會產生共用位元線記憶區之電場效應。此 外,不同記憶區中之記憶胞也可能共用字組線,而這些共 用字組線上的電壓會在共用之記憶區中造成場效應。 共用位元線和字組線上產生之電場可能會有偶然地 抹除已程式化之位元或程式化已抹除位元之結果,例如升 · 高字組線之電壓來程式化抹除之位元可能會將相同字組線 上先前程式化的位元之浮置閘上的一些電子移至控制閘 上,而干擾了先前程式化之位元。因此,在每一次抹除或 程式化操作之後、或在預設次數的抹除或程式化週期之 ^ 後,記憶區記憶胞便需要更新。 一種更新操作之習知技術爲在每一次抹除/程式化操 作之後執行整個記憶區之更新,其中需將要更新之記憶區 的內容緩衝起來再重寫入。然而,用來儲存記憶區內容之 緩衝區會使用大量的區域,以致必須限制記憶區規模來降 · 低緩衝區大小。另一種決定何時執行更新操作之習知技術 爲使用計數器計算抹除或程式化週期之數目,並於預設週 期數之後執行更新。但此種計數器經常並不可靠,因此這 些習知之更新技術無法提供有效且可靠之更新程序。 發明內容 本發明是針對例如是可以操作於EEPROM模式之快閃 記憶體的非揮發性記憶體之更新方法與系統,特別地,本 6 1220250 7 5 8 1 twf 發明之一實施例將更新程序內含於寫入操作,其使用更新 指標,來確認要評估哪一個記憶胞,以決定記憶胞是否要 更新。 使用本發明之實施例’如果與指定字組線相關之記憶 胞能維持多於N個週期而不需要更新,那就可以在每一次抹 除或程式化操作之後,循序更新1/N記憶區,這與習知在每 一次抹除或程式化操作之後,更新整個記憶區之技術大不 相问。有:£2:地’本發明減少了更新緩衝區所需之大小,且 可將記憶區規模放大N倍而無須使用更新週期計數器。 馨 使用與字組線相關之稱爲”指標”或”更新指標”之非揮 發性位元,以記錄更新指示器或訊號,來確認耦接字組線 要檢查之記憶胞,以便決定記憶胞是否需更新,如果指標 被設定了,將量測對應記憶胞之記憶胞電流。 如果憶胞電流符合預設標準,就更新記憶胞,因 此,更新操作係對那些記憶胞電流落入預設範圍之記憶胞 而執行,而非執行更新操作時,更新記憶區之每一記憶胞。 更新操作可以內含於寫入操作中,在每一次寫入操作 之後,指標將於字組線驅動器間循序轉移,而不論字組線 ® 是否爲寫入操作之抹除或程式化所選擇之部分。特別地, 寫入操作包括3個內含操作:抹除操作、程式化操作與更新操 作,在更新操作期間,經由在閘極提供一高偏壓及汲極提 供一升高偏壓,以使用通道熱電子注入法(CHE)對快閃記憶 胞浮置閘注入電荷。 爲讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特以較佳實施例,並配合所附圖式,作詳細 7 1220250 7 5 8 11wf 說明如下: 實羞方式: 所有圖式中,類似之參考號碼係用以參考相同或功能 類似之項目。 爲了槪述本發明之目的’此處描述了本發明之某些特 徵、優點與新特性,然應瞭解根據本發明之特定實施例並 無須達成所有之優點。因此’可以達成或最佳化此處所述 之一優點或一群優點之方式來具體化或實施本發明,而無 須達成如此處所述或所建議之其他優點。 鲁 本發明之較佳實施例是有關於使用更新指標(refresh token)來更新可重寫之非揮發性固態記憶體之方法與系 統。特別地,使用與記憶體陣列之列有關的更新訊號來決 定要更新哪一個記憶胞,如下述之更詳細描述。於實施例 中,更新訊號也稱爲”指標”記錄於一非揮發性位元,其使 用”旗標”或字組線位元的狀態來指示是否要評估指定之部 分記憶體以決定要不要更新。 有益地’更新操作係於指定記憶胞之記憶胞電流落入 預定範圍時執行,而非更新操作執行時,更新記憶區中之 鲁 每一記憶胞。因此,更新程序較習知方法更快且使用較少 之緩衝空間,更新程序選擇性地內含於包括抹除與程式化 操作之寫入或重寫入操作中,指標依序地在字組線間轉 移,即使是在抹除與程式化期間沒有選擇之字組線也一 樣。 須知下述之電路、電壓、電流之類的只是爲了說明方 便,實際上本發明可以使用其他電路、電壓及/或電流來具 8 1220250 75 8 1 twf 體化或實現。 第1圖係顯示根據本發明較佳實施例之非揮發性記憶 電路1〇〇部分範例方塊圖。有益地,此記憶電路架構於 EEPROM與快閃記憶模式下操作,在EEPROM模式時,資料 可以一次一位元組的寫入,而在快閃模式時,資料可以一 次一記憶區或一記憶頁的寫入。此記憶電路100包括記憶胞 耦接行解碼器134與字組線解碼器130之複數個記憶區 102、104、106、108、110、112,記憶區 102、104、106共 用來自行解碼器134之共同位元線120,而記憶區108、110、 112共用來自行解碼器134之共同位元線122,記憶區102與 108共用來自字組線解碼器130之共同字組線124,記憶區 104與110共用來自字組線解碼器130之共同字組線126,記 憶區106與112共用來自字組線解碼器130之共同字組線 128。更一般地,每一字組線代表Μ列之一,其中每一Μ列 有Ν個字組,位元線之數目等於一列中Ν字組的數目乘以每 一字組中之位元數。 抹除/程式化/讀取電路114耦接行解碼器134與字組線 解碼器130,更新電路118耦接抹除/程式化/讀取電路114、 行解碼器134與字組線解碼器130。如下之詳細描述,更新 電路118是用來適時地更新記憶胞以保護干擾情況改變了 資料,干擾情況可能是因爲記憶胞在記憶區共用相同之位 元線而產生,以致位元線上之電壓會在共用位元線之記憶 區產生電場效應,干擾情況也可能是因爲不同記憶區中之 記憶胞有可能共用字組線,而這些共用字組線上的電壓會 在共用字組線之記憶區中造成場效應。因此,抹除一記憶 9 1220250 7581twf 區可能偶然地導致其他憶區之位兀値改變,以致需執行 更新操作來防止値偶然地改變。 第2圖係顯示快閃記憶電路記憶區例如是第1圖之記 憶區102的範例部分200線路圖,此範例記憶區包括每一位 元線32個記憶胞而有32條字組線(WL),其有256位元組連接 相同字組線驅動器,每一記憶胞耦接一字組線與一位元 線,每一記憶胞配置於字組線與位元線之交叉點,記憶胞 之汲極連接到位元線,記憶胞之源極經由陣列源極線連接 至陣列源極電壓,而記憶胞之閘極則連接至字組線。例如, 參 記憶胞202具有一控制閘耦接至字組線WL0、汲極耦接位元 線204,而源極連接陣列源極線(S),在範例實施例中,特定 記憶區中之記憶胞的源極共同連接至陣列源極線(S),第1 圖中之感測放大器132讀取選擇之位元。 _ 第7圖係顯示包括用來儲存更新指標之指標位元線記 憶胞陣列702之範例電路,於此範例中,此指標位元線記憶 胞陣列702是外加於主記憶胞陣列,指標位元線記憶胞陣列 702之源極可以與主陣列之源極共接,在記憶電路100第一 次程式化前,更新指標藉由將對應之指標位元線記憶胞値 · 設爲”〇”,也就是高Vt狀態來與第一字組線WL0關聯,然後 可以執行寫入或重寫入程序,如下之詳細描述,重寫入包 括3個操作:抹除操作、程式化操作與更新操作。在更新操作 期間,記憶胞浮置閘經由提供高偏壓於閘極與升高之偏壓 於汲極而使用通道熱電子注入法(CHE)來注入電荷。 第3圖係顯示當非揮發性固態記憶體100操作於位元 組可抹除模式使用之重寫入程序範例,程序300以第4A圖來 10 1220250 7 5 8 1 twf 更詳細說明如下述之討論,以狀態302爲啓始,抹除第一記 憶區中之一定址位元組,繼續至狀態304,然後以希望之資 料來程式化定址位元組,繼續至狀態306,更新第一記憶區 之一列,狀態306執行之程序詳細說明於第4B圖中如下之討 論,然後程序300結束於狀態308,狀態306執行之更新程序 詳細說明於第5圖中如下之討論。 請參考第4A圖,程序400A開始於狀態402A並繼續至 狀態404A以抹除陣列記憶胞位元組,然後於狀態406A以希 望之資料來程式化記憶胞位元組,在狀態408A中,搜尋、 · 定位或其他確認目前已設定更新位元指標之字組線,於範 例中,邏輯準位”0”代表字組線具有更新指標,在另一實施 例中,可以使用邏輯準位”1”來代表字組線具有更新指標, 於狀態410A,如第4B圖之相關詳細說明,更新與定位字組 _ 線相關之記憶胞,在狀態412A,抹除電流更新指標位元, 狀態414A則設定依序之下一字組線更新指標位元,因此在 一實施例中,即使並未選擇下一字組爲下一重寫入操作的 一部份,指標亦傳送至下一字組線。 請參考第4B圖,其說明更新程序400B,正如將討論 ® 的,自動更新操作決定是否記憶胞具有一特性,例如是電 流達到設定之範圍値,而如果是便執行更新記憶胞。因此, 更新操作是當記憶胞電流落入預設範圍內時執行,而不是 更新記憶區之每個記憶胞,程序4〇〇B開始於狀態402B並繼 續至狀態404B,其將記憶胞閘極設定至程式化確認電壓準 位(program verify voltage level)(Vg)並讀取記憶胞,例如可 以將Vg設定爲7伏特。 1220250 7581twf 在狀態406B,量測記憶胞電流Icell以決定Icell是否大 於預設臨界値II,例如可以是20//A,如果Icell的値小於或 等於II,那便不執行更新而程序400B繼續至狀態412B,如 果Icell的値大於II,那程序400B繼續至狀態408B,在狀態 408B,量測記憶胞電流Icell以決定Icell是否小於預設臨界 値12,例如可以是40//A,如果Icell的値大於或等於12,那 便不執行更新而程序400B繼續至狀態412B,如果Icell的値 小於12,那程序400B繼續至狀態410B,在狀態410B執行更 新操作。 ⑩ 在狀態412B,決定是否已經重寫入最後位元組,如果 是最後位元組,程序400B結束於狀態414B,否則程序400B 回至狀態404B之迴圈,以重複執行下一位元組,因爲並非 所有與具有更新指標之字組線相關的記憶胞都被更新,分 ‘ 配給更新操作之時間乃大幅縮短,例如在某些陣列實施 例,於指定時間只有約1%的記憶胞需要更新。 第5圖係顯示於高準位之指標傳送程序500,由字組線 WL0開始,更新指標位元記憶胞依序地自一字組線列傳送 至下一個或鄰近之字組線列而不論更新操作執行與否,在 ® 指定記憶區中,指標之轉移與重寫入位元組位置無關,因 此,例如具有更新指標之字組線,其記憶胞要被更新者可 能與重寫入位元組有關或無關,但是,更新操作於重寫人 位元組有關之記憶區中執行。 例如本發明使用之實施例,如果記憶陣列胞於需要;^ 新前,在-6.5V之Vg具有100次的忍受度,且如果如第2圖中 之說明般地陣列之每一位元線具有32個記憶胞,那更新:_ 1220250 7581twf 標將在32字組線間轉移。要更新之位元組包括與選擇之位 元線及更新指標位元已設定之選擇的字組線有關的記憶 胞,如果每位元組之一般安定時間爲1.5// s,每位元組之更 新時間即爲1.5 // s,那麼兩字組線連接至一字組線驅動器, 且128個位元組共用相同字組線時,更新時間有益地低於 lms 〇 程式化 抹除 說明 VD 5V 浮置 VD在程式化時會干擾記憶胞狀態從高 的Vt至低的Vt VG 11V 7V VG在抹除時會干擾記憶胞狀態從高的 Vt至低的Vt,VG在程式化時影響很小 VS 0V 6V VS在抹除時會干擾記憶胞狀態從高的 Vt至低的Vt VB 0V 0V 沒有影響 表一 上面之表一包括範例EEPROM操作情形與對應記憶胞 之影響’有興趣且有意義之部分爲記憶胞狀態由高的Vt至 ® 低的Vt的範圍,在程式化電壓設定爲5V而抹除端點浮置之 情況’ VD(汲極電壓)在程式化時會干擾記憶胞狀態從高的 Vt至低的Vt,在程式化電壓設定爲11V而抹除端點設定爲-7V之情況,VG(閘極電壓)在抹除時會干擾記憶胞狀態從高 的Vt至低的Vt,在程式化電壓設定爲〇v而抹除端點設定爲 6V之情況,Vs(源極電壓)在抹除時會干擾記憶胞狀態從高 的Vt至低的Vt,而在程式化電壓設定爲0V而抹除端點設定 13 1220250 7581twf 爲〇v之情況,則沒有影響。 第6圖係顯示在第4Β圖中說明之更新決定程序期間, 特別是狀態406Β與408Β時定義記憶胞電流之範例快閃記憶 胞I-V曲線圖,此例之讀取電壓爲7V,記憶胞電流lcell之低 限II爲20// A,記憶胞電流Icell之高限12爲40// A,如果 Il<lcell<12,則更新記憶胞,如果Icellg II,則不執行更新, 同樣地,如果lcell-12 ’則亦不執行更新。 下面之表二描述範例記憶陣列操作模式。 操作 記憶陣列操作模 式 流程 1 程式化整個記憶 區(快閃功能) 程式化整個記憶區—程式化第一字 組線指標位元 2 重寫入一位元組 (EEPROMX力會g) 陣列記憶胞位元組抹除->以位元組 方式程式化陣列記憶胞->搜尋設定 之指標位元(“〇”)—更新指標位元陣 列字組線記憶胞-抹除設定之指標 位元—程式化下一字組線指標位元 3 只抹除記憶區(以 快閃功能抹除) 抹除整個記憶區—搜尋指標位元― 抹除這個指標位元 4 記憶區抹除和程 式化整個記憶區 (快閃功能=操作 3+操作1) 抹除整個記憶區—搜尋指標位元— 抹除這個指標位元-程式化整個記 憶區—程式化第一字組線指標位元 表二 14 1220250 758 1twf 當在快閃模式程式化整個記憶區時’首先程式化記憶 區,然後程式化第一字組線指標位元,在EEPR〇M位元組 模式,當位元組要重寫入時,首先抹除對應之位元組’然 後程式化位元組,定位出更新指標位元並更新對應之字組 線記憶胞,指標位元可能與連接對應位元組之字組線有 關,或可能與不同之字組線有關,因此,指標位元與選擇 作爲位元組寫入操作部分之字組線並無關連,然後抹除或 淸除更新指標位元,且程式化下一字組線指標位元。 · 當操作於快閃模式時,會選擇性地執行記憶區抹除如 ·. 下,首先抹除整個記憶區,定位更新指標位元,然後抹除 更新指標位元,在其他實施例中,快閃模式並未使用更新 指標。 當操作於快閃模式時,經由先執行記憶區抹除操作’ ^ 然後再執行記憶區程式化操作,來執行記憶區抹除與記憶 - 區程式化操作如下:首先抹除整個記憶區,定位更新指標位 元,抹除更新指標位元然後程式化記憶區,記憶區之第一 字組線與更新指標位元相關聯,在其他實施例中,快閃模 式並未使用更新指標。 β 因此如上述,本發明提供使用更新指標來更新非揮發 性記憶體之可靠而有效的方法,特別地,更新程序內含於 寫入操作中,而更新指標可確認要評估哪一個記憶胞,以 決定記憶胞是否需要更新。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 和範圍內,當可作各種之更動與潤飾,因此本發明之保護 15 1220250 758 1TWFl.doc 範圍當視後附之申請專利範圍所界定者爲準。 圖式簡單說明= 第1圖係顯示根據本發明較佳實施例之快閃記憶電路 範例方塊圖; 第2圖係顯示快閃記憶電路範例部分線路圖; 第3圖係顯示更新快閃記憶電路之一範例方法流程 圖; 第4A、4B圖係顯示第3圖中更新快閃記憶電路的範例 方法之更詳細流程圖; Φ 第5圖係顯示指標傳送程序之範例圖示; 第6圖係顯示範例I-V曲線圖示;以及 第7圖係顯示快閃記憶電路包括指標儲存電路之範例 _ 部分線路圖。 圖式標示說明z _ 1〇〇非揮發性記憶電路 102、104、106、108 ' 110、112 記憶區 114抹除/程式化/讀取 118更新 · 120、122共同位兀線 124、126、128共同字組線 130字組線解碼器 132感測放大器 134行解碼器 16 7581twf 7581twf1220250 200範例部分線路 202記憶胞 204位元線 300〜414B方法步驟 500於高準位之指標傳送程序 702指標位元線記憶胞陣列 17

Claims (1)

1220250 75 8 1 twf 拾、申請專利範圍 1. 一種更新非揮發性記憶胞之方法,該方法包括: 定位關連於一第一字組線之一更新指標; 決定耦接該第一字組線之一第一記憶胞的一第一記 憶胞電流是否於一第一範圍內;以及 回應該第一記憶胞電流於該第一範圍內之決定,以至 少部分地更新該第一記憶胞。 2. 如申請專利範圍第1項所述之方法,其中更新該第一 _ 記憶胞之動作內含於一寫入操作中。 3. 如申請專利範圍第1項所述之方法,其中該更新指標 儲存於耦接該第一字組線之一指標記憶胞中。 4. 如申請專利範圍第1項所述之方法,其中將該第一記 憶胞之一閘極設定爲一程式化確認電壓來讀取該第一記憶 胞電流。 5. 如申請專利範圍第1項所述之方法,更包括自該第一 字組線解除與該更新指標之關連,並將該更新指標儲存於 相關之一第二字組線中。 ® 6. 如申請專利範圍第5項所述之方法,其中該第二字組 線鄰接該第一字組線。 7. 如申請專利範圍第5項所述之方法,更包括: 決定該更新指標儲存的相關之該第二字組線; 決定耦接該第二字組線之一第二記憶胞的一第二記 憶胞電流是否於該第一範圍內;以及 回應該第二記憶胞電流於該第一範圍內之決定,以至 18 1220250 7 5 8 1 twf 少部分地更新該第二記憶胞。 8. 如申請專利範圍第5項所述之方法,更包括: 決定該更新指標儲存的相關之該第二字組線; 決定耦接該第二字組線之一第二記憶胞的一第二記 憶胞電流是否於該第一範圍外; 禁止執行對該第二記憶胞之更新;以及 傳送該更新指標至一第三字組線。 9. 一種非揮發性記憶電路,包括: 一第一字組線,親接記憶體資料記憶胞之一第一列; 麵I 一第一更新指標記憶胞,耦接該第一字組線; 一第二字組線,耦接記憶體資料記憶胞之一第二列; 一第二更新指標記憶胞,耦接該第二字組線;以及 一更新電路,用以在一第一記憶體操作之後,將一更 _ 新指標位元自該第一更新指標記憶胞傳送至該第二更新指 標記憶胞。 10. 如申請專利範圍第9項所述之非揮發性記憶電路, 其中該更新電路用以量測耦接該第一字組線之至少一第一 記憶胞相關之至少一第一電流,並根據部分量測之至少該 ® 第一電流,以決定是否需更新該第一記憶胞。 11. 如申請專利範圍第9項所述之非揮發性記憶電路, 其中該記憶電路在將該更新指標傳送至該第二更新指標記 憶胞之前,會抹除該第一更新指標記憶胞。 12. 如申請專利範圍第9項所述之非揮發性記憶電路, 其中該第一更新指標記憶胞之源極端、該第二更新指標記 憶胞之源極端及記憶體資料記憶胞之列中之至少一第一記 19 1220250 7581twf 憶體資料記憶胞的源極端連接在一起。 13. 如申請專利範圍第9項所述之非揮發性記憶電路, 其中該第一記憶體操作爲一位元組程式化操作。 14. 一種操作非揮發性記憶體之方法,該方法包括: 執行一抹除與程式化操作於耦接一第一字組線之一 第一位元組上; 執行耦接一第二字組線之至少一第一記憶胞之更 新,該更新包括: 定位關連於該第二字組線之一更新位元; 更新一第二記憶胞,該第二記憶胞耦接該第二字 組線; 抹除該更新位元;以及 連結該更新位元與一第三字組線之關連。 15. 如申請專利範圍第14項所述之方法,更包括更新耦 接該第三字組線之記憶胞列。 16. 如申請專利範圍第14項所述之方法,更包括在更新 該第二記憶胞前,量測與該第二記憶胞相關之一記憶胞電 流。 17. 如申請專利範圍第14項所述之方法,更包括決定該 第二記憶胞是否已受到干擾。 18. 如申請專利範圍第14項所述之方法,其中該非揮發 性記憶體爲操作於EEPROM模式之一快閃記憶體。 19. 如申請專利範圍第14項所述之方法,其中連結該更 新位元與該第三字組線之關連的動作包括將該更新位元儲 存於耦接該字組線之一儲存元件。 20 1220250 75 8 1 twf 20. —種非揮發性記憶體電路,包括: 一第一導線,耦接一記憶體資料記憶胞第一列; 一第一更新指標儲存元件,關連於該記憶體資料記憶 胞第一列; 一第二導線,耦接一記憶體資料記憶胞第二列; 一第二更新指標儲存元件,關連於該記憶體資料記憶 胞第二列;以及 一更新電路,用以在一第一記憶體操作之後,自該第 一更新指標儲存元件傳送一更新指標位元至該第二更新指 標儲存元件。 21. 如申請專利範圍第20項所述之非揮發性記憶體電 路,其中該第一導線爲一字元線。 22. 如申請專利範圍第20項所述之非揮發性記憶體電 路,其中該第一更新指標儲存元件耦接該第一導線。
TW092109685A 2002-04-26 2003-04-25 Systems and methods for refreshing a non-volatile memory using a token TWI220250B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/134,561 US6633500B1 (en) 2002-04-26 2002-04-26 Systems and methods for refreshing a non-volatile memory using a token

Publications (2)

Publication Number Publication Date
TW200305880A TW200305880A (en) 2003-11-01
TWI220250B true TWI220250B (en) 2004-08-11

Family

ID=28791039

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092109685A TWI220250B (en) 2002-04-26 2003-04-25 Systems and methods for refreshing a non-volatile memory using a token

Country Status (3)

Country Link
US (1) US6633500B1 (zh)
CN (1) CN100369157C (zh)
TW (1) TWI220250B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9110781B2 (en) 2008-12-11 2015-08-18 Kabushiki Kaisha Toshiba Memory device and controlling method of the same

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10350168B4 (de) * 2003-10-28 2008-07-03 Qimonda Ag Speicheranordnung und Verfahren zum Betreiben einer solchen
US7447096B2 (en) * 2006-05-05 2008-11-04 Honeywell International Inc. Method for refreshing a non-volatile memory
US8767450B2 (en) * 2007-08-21 2014-07-01 Samsung Electronics Co., Ltd. Memory controllers to refresh memory sectors in response to writing signals and memory systems including the same
KR20100134375A (ko) * 2009-06-15 2010-12-23 삼성전자주식회사 리프레쉬 동작을 수행하는 메모리 시스템
US8120959B2 (en) * 2008-05-30 2012-02-21 Aplus Flash Technology, Inc. NAND string based NAND/NOR flash memory cell, array, and memory device having parallel bit lines and source lines, having a programmable select gating transistor, and circuits and methods for operating same
KR101080200B1 (ko) * 2009-04-14 2011-11-07 주식회사 하이닉스반도체 반도체 메모리 장치 및 그 리프레쉬 제어 방법
JP2011192343A (ja) 2010-03-12 2011-09-29 Elpida Memory Inc 半導体装置及びそのリフレッシュ制御方法並びにコンピュータシステム
CN104810051B (zh) * 2014-01-29 2018-10-26 华邦电子股份有限公司 适应性刷新装置与方法
US11200944B2 (en) * 2017-12-21 2021-12-14 SK Hynix Inc. Semiconductor memory apparatus operating in a refresh mode and method for performing the same
KR20190075341A (ko) * 2017-12-21 2019-07-01 에스케이하이닉스 주식회사 반도체 메모리 장치
US10802962B1 (en) 2019-05-30 2020-10-13 Winbond Electronics Corp. Memory device and control method for performing refresh operation based on erasing loop number
TWI790756B (zh) * 2021-09-24 2023-01-21 世界先進積體電路股份有限公司 儲存裝置及控制方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2665791B1 (fr) * 1990-08-13 1994-11-10 Didier Mazingue Procede de mise a jour d'une memoire eeprom.
US5365486A (en) 1992-12-16 1994-11-15 Texas Instruments Incorporated Method and circuitry for refreshing a flash electrically erasable, programmable read only memory
JPH08190796A (ja) * 1995-01-09 1996-07-23 Mitsubishi Denki Semiconductor Software Kk データリフレッシュ機能を有するフラッシュメモリ及びフラッシュメモリのデータリフレッシュ方法
US5606532A (en) 1995-03-17 1997-02-25 Atmel Corporation EEPROM array with flash-like core
US5777923A (en) * 1996-06-17 1998-07-07 Aplus Integrated Circuits, Inc. Flash memory read/write controller
US5909449A (en) 1997-09-08 1999-06-01 Invox Technology Multibit-per-cell non-volatile memory with error detection and correction
EP0987715B1 (en) * 1998-09-15 2005-02-09 STMicroelectronics S.r.l. Method for maintaining the memory of non-volatile memory cells
US6088268A (en) 1998-09-17 2000-07-11 Atmel Corporation Flash memory array with internal refresh
US6018477A (en) * 1998-10-08 2000-01-25 Information Storage Devices, Inc. Intelligent refreshing method and apparatus for increasing multi-level non-volatile memory charge retention reliability
US6493270B2 (en) * 1999-07-01 2002-12-10 Micron Technology, Inc. Leakage detection in programming algorithm for a flash memory device
US6108241A (en) * 1999-07-01 2000-08-22 Micron Technology, Inc. Leakage detection in flash memory cell

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9110781B2 (en) 2008-12-11 2015-08-18 Kabushiki Kaisha Toshiba Memory device and controlling method of the same
USRE48983E1 (en) 2008-12-11 2022-03-22 Toshiba Memory Corporation Memory device and controlling method of the same
USRE49921E1 (en) 2008-12-11 2024-04-16 Kioxia Corporation Memory device and controlling method of the same

Also Published As

Publication number Publication date
US6633500B1 (en) 2003-10-14
TW200305880A (en) 2003-11-01
CN1453795A (zh) 2003-11-05
CN100369157C (zh) 2008-02-13

Similar Documents

Publication Publication Date Title
US7417899B2 (en) Method of verifying flash memory device
US8374036B2 (en) Method of operating nonvolatile memory device
TWI496152B (zh) 非揮發性半導體記憶裝置及其寫入方法
JP3833970B2 (ja) 不揮発性半導体メモリ
US6654286B2 (en) Nonvolatile semiconductor memory device detecting sign of data transformation
TWI220250B (en) Systems and methods for refreshing a non-volatile memory using a token
JP2009301616A (ja) 不揮発性半導体記憶装置
JP2001332093A (ja) 不揮発性半導体メモリ
JP2005078766A (ja) 不揮発性半導体記憶装置及びこれを用いた電子装置
KR960005355B1 (ko) 불휘발성 반도체기억장치 및 이를 이용한 기억시스템
JP2004362729A (ja) 不揮発性半導体記憶装置
TWI549134B (zh) Nand型快閃記憶體及其程式化方法
US20060209605A1 (en) Non-volatile memory device having buffer memory with improve read speed
JP4698605B2 (ja) 半導体装置および半導体装置の制御方法
KR100370890B1 (ko) 불휘발성반도체메모리장치
JP4346211B2 (ja) 不揮発性半導体記憶装置
KR100313065B1 (ko) 불휘발성반도체메모리장치
JP4674042B2 (ja) 不揮発性半導体記憶装置
CN1540670B (zh) 一种非易失性存储电路及其更新和操作方法
JP4672673B2 (ja) 半導体装置および半導体装置の制御方法
US20100046293A1 (en) Memory cell block of nonvolatile memory device and method of managing supplementary information
JPH07220485A (ja) 半導体不揮発性記憶装置
KR100739251B1 (ko) 플래시 메모리 소자의 페이지 버퍼
TW200428207A (en) Systems and methods for refreshing non-volatile memory
KR100704596B1 (ko) 불휘발성 반도체 기억 장치

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent