TW577086B - Memory modules having integral terminating resistors and computer system boards for use with same - Google Patents

Memory modules having integral terminating resistors and computer system boards for use with same Download PDF

Info

Publication number
TW577086B
TW577086B TW090110527A TW90110527A TW577086B TW 577086 B TW577086 B TW 577086B TW 090110527 A TW090110527 A TW 090110527A TW 90110527 A TW90110527 A TW 90110527A TW 577086 B TW577086 B TW 577086B
Authority
TW
Taiwan
Prior art keywords
memory
bus
system board
computer system
bus line
Prior art date
Application number
TW090110527A
Other languages
English (en)
Inventor
Myun-Joo Park
Byung-Se So
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Application granted granted Critical
Publication of TW577086B publication Critical patent/TW577086B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4086Bus impedance matching, e.g. termination

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
  • Memory System (AREA)
  • Combinations Of Printed Boards (AREA)

Description

玖、發明說明 本發明是有關於一種之記憶體裝置,且特別是有關 於一種記憶體模組與使用其之電腦系統板。 隨著微處理器(CPU)之性能增加,現今記憶體系統也 需要以更快速度來處理更多資料。此增加需要一般起因於 字兀長度之延長,時脈頻率之增加,以及資料匯流排寬度 之加大。特別是,外部資料匯流排之寬度增加可能需要內 連接於CPU之記憶體系統之儲存容量與資料傳輸速度之 相關增加。記憶體系統之傳輸速度,其代表每一單位時間 之資料輸出入量,可稱爲其頻寬。具有大的頻寬之記憶體 系統通常使用操作於高頻之大資料匯流排。 因爲記憶體系統之資料匯流排頻寬增加,使用於此 種系統中之sB憶體模組之大小~^般也增加。在記憶體模組 大小之增加可能起因於使用於此模組中之記憶體晶片數量 增加及/或記憶體模組接腳之數量增加。 第1圖繪示具有回路結構之傳統記憶體模組。參考 第1圖,記憶體模組15係安裝於系統板10上,且複數個 記憶體晶片11,12,13與14係安置於記憶體模組15上。 記憶體晶片11,12,13與14共享匯流排線(現在一般係 數條匯流排線),且經由模組接腳16與17與匯流排線而 接收或送出輸出入資料。系統板10具有終端電壓端 Vtenn,與位於終端電壓端Vterm與模組接腳16與17間 之終端電阻Rterm。此終端電阻Rterm係用於將匯流排線 7576pin.doc/008 6 終端。 在傳統記憶體模組15中,記億體晶片Π,12,13與 I4之匯流排線係連接至透過記憶體模組接腳而終端電阻 Rterm’因爲終端電阻Rterm係內建於系統板1〇中。因而, 當記憶體晶片11,I2, 13與I4之匯流排線之數毚增加時, 連接至匯流排線之記憶體模組接腳也要增加。此〜般增加 記憶體模組之大小。記憶體模組接腳係連接至連接器插槽 18 ’其可導入雜訊至資料信號。當匯流排線所通過之插槽 I8之接觸點數量增加時,匯流排線之性能將會降低。 第2圖是描繪傳統系統板2〇。此系統板20包括複數 個記憶體楔組22,23,其經由匯流排線10 BUS而連接至 記憶體控制器21。終端電阻Rterm係安裝於匯流排線10 BUS與終端電壓端Vterm之間。此記憶體模組22與23係 相互聯繫至記憶體控制器21之匯流排線10 BUS。在此系 統板20中,相鄰至記憶體控制器21之第一記憶體模組22 係具有較小之資料傳輸時間,比起較遠離記憶體控制器21 之第一^ δ己憶體模組23。此種gS憶體系統之操作速度一般係 由最長資料傳輸時間來決定。 在本發明之實施例中,一種電腦系統板所用之記憶 體模組’包括:連接至一匯流排線導體之至少一個記憶體 晶片;以及連接至該匯流排線導體之一終端電阻。該記憶 體模組更包括一連接器,其用以將該匯流排線導體連接至 一電腦系統板之匯流排線。 在本發明之其他實施例中,一種電腦系統板包括: 7576pifl.doc/008 7 一匯流線,包括連接至一第一記憶體模組之一第一分枝以 及連接至一第二記憶體模組之一第二分枝。該電腦系統板 更包括一記憶體控制器,在其單一接腳處直接耦合至該匯 流排線之該第一與第二分枝。各第一與第二記憶體模組包 括:複數個記憶體晶片,共同連接至一匯流排線導體;一 終端電阻,連接至該匯流排線導體;以及一連接器,其耦 合該記憶體模組之該匯流排線導體至該系統板上之該匯流 排線之各別該第一與第二分枝之一。 在其他.實施例中,一種電腦系統板包括:一匯流線, 包括一第一分枝以及一第二分枝。一第一開關,用以選擇 性耦合一第一複數個記憶體模組至該匯流線之該第一分 枝。一第二開關,用以選擇性耦合一第二複數個記憶體模 組至該匯流線之該第二分枝。該電腦系統板更包括一記憶 體控制器,在其單一接腳處直接耦合至該匯流排線之該第 一與第二分枝。 爲讓本發明之上述目的、特徵、和優點能更明顯易 懂,下文特舉一較佳實施例,並配合所附圖式,作詳細說 明如下: 圖式之簡單說明: 第1圖繪示傳統系統記憶體模組。 第2圖繪示傳統電腦系統板。 第3圖繪示根據本發明之實施例之記憶體模組。 第4圖繪示根據本發明之實施例之電腦系統板。 第5圖繪示傳統記憶體架構之信號反射現象。 7576pin.doc/008 8 第6A圖繪示傳統電腦系統板之信號反射。 第6B圖係根據本發明之實施例之電腦系統板之信號 反射。 第7圖繪示根據本發明之另一實施例之電腦系統板。 標號說明=
Vterm :終端電壓端 Rterm :終端電阻 10 :系統板 11,12,13與14 :記憶體晶片 15 :記憶體模組 16與17 :模組接腳 18 :連接器插槽 20 :系統板 21 :記憶體控制器 22,23 :記憶體模組 10 BUS :匯流排線 30 :記憶體模組 31、32、33與34 :記億體晶片 35 :連接器導體 36 :連接器 37 :基板 40 :電腦系統板 41 :記憶體控制器 42、43 :記憶體模組 7576pifl.doc/008 9 44、45 :分枝 PIN :接腳
Zin :開放電路輸入阻抗 Zch :特性阻抗 70 :電腦系統板 71 :記憶體控制器 72、75 :開關 73,74,76與77 :記憶體模組 78、79 :分枝 鉸佳實施例 本發明將參考所附圖示來做說明,其顯示本發明之 較佳實施例。然而,本發明可實施於許多不同形式,並不 受限於所描敘之實施例,甚至,這些實施例係提供以使得 此揭露能完全與淸楚,且完全表達本發明之範圍於習知此 技者所了解。在圖中,層與區之厚度係擴大,以示淸楚。 相似符號代表相似元件。要了解,當元件,如層,區或基 板係稱爲位於另一元件之”上”時,其可爲直接位於另一元 件上或也可存在有中間層。相反地,當某一元件係稱爲” 直接位於另一元件上”時,將沒有中間層之存在。甚至’ 所描敘與繪示之各實施例包括其互補性導電類型實施例。 本發明提供記憶體模組與使用其之電腦系統板。記 憶體模組包括邏輯晶片與一個或多個記憶體晶片,然而’ 爲描繪起見,下列描敘係相關於包括記憶體晶片之記憶體 模組,且邏輯與其他電路之討論將不提供。一般,根據記 7576pifl.doc/008 10 577086 憶體模組之性能,在記憶體模組內之匯流排線數量可改 變。位址信號,資料信號與控制信號可傳輸於匯流排線上。 第3圖係繪示根據本發明之實施例之記憶體模組30。 此記憶體模組30包括位於基板37上之複數個記憶體晶片 31、32、33與34。記億體晶片31、32、33與34係共同 連接至匯流排線10 BUS。此匯流排線10 BUS係由位於連 接至記憶體模組30之電腦系統板上之記憶體控制器(未示 出)所控制。匯流排線10 BUS之一個尾端係經由連接器導 體35而連接至記憶體控制器。此匯流排線10 BUS之另一 尾端係連接至終端電阻Rterm,其係位於記憶體模組30之 基板37上。可存在有數條此種匯流排線,而各終端係用 於各條匯流排線。如第3圖所示,終端電阻Rterm係包括 於第3圖之記憶體模組30中。雖然終端電阻Rterm佔據 在基板37上之面積,終端電阻Rterm可位於基板37之非 記憶體裝置所用之面積。 回到第1圖之傳統電腦系統,第1圖之匯流排線10 BUS係利用連接器18之兩導體16、17而連接至記憶體控 制器與終端電阻Rterm。相比之下,第3圖之匯流排線10 BUS係經由連接器36之一個導體35而連接至記憶體控制 器。因爲對各匯流排線10 BUS而言,第3圖之排列利用 連接器36之較少個導體,由匯流排線10 BUS所產生之雜 訊量可減少。 第4圖係繪示根據本發明之實施例之電腦系統板40。 電腦系統板40包括記憶體控制器41與記憶體模組42、43。 7576pifl.doc/008 11 記憶體模組42、43係分別經由匯流排線IO BUS之分枝44、 45而連接至記憶體控制器41之接腳PIN。各記憶體模組 42、43包括連接至匯流排線IO BUS之之複數個記憶體晶 片,以及終端電阻Rterm。 在第4圖之系統板40中,匯流排線1〇 BUS之分枝 44、45係由記憶體控制器41之接腳PIN分開’且連接至 在各記憶體模組42、43中之記憶體晶片,因而可提供較 少之傳輸延遲,比如第2圖之排列。因而,記憶體控制器 41與記憶體模組42、43可操作於較高速度’相比於傳統 之雛菊環狀(daisy chain)排列。 第5圖係在第2圖之系統板20上之記憶體控制器21 所發生之信號反射現象。參考第2圖,匯流排線IO BUS 係連接至記憶體控制器21之一個接腳,且連接至記憶體 控制器21之匯流排線IO BUS之輸入端具有開放電路特 徵。因此,在匯流排線IO BUS上饋入至記憶體控制器21 之信號係被反射。對在節點a、a'處之開放電路輸入阻抗 Zin,與將節點a、a'連接至記憶體控制器之匯流排線IO BUS 之特性阻抗Zch,反射係數R可利用下列表示: R=(Zin-Zch)/(Zin+Zch)=(cx)-Zch)/(〇〇+Zch)=l 也就是,輸入信號與反射信號具有本質上相同大小 與相位。 第6A〜6B圖繪示第4圖之系統板40之信號反射。在 第6A圖中,經由匯流排線IO BUS輸入而朝向記憶體控 制器41之輸入信號會遇到終端效應,這是因爲匯流排線10 7576pin.doc/008 12 BUS之兩個分枝44、45係連接至記憶體控制器41之共同 接腳。如第6B圖所示,Zin係爲璋b、b'間之匯流排線之 開放電路輸入阻抗,可本質上相同於匯流排線10 BUS之 特徵阻抗Zch。因此,反射係數R可接近〇 : R=(Zin-Zch)/(Zin+Zch)=(Zch-Zch)/(Zch+Zch)=0 參考第7圖,在本發明之某些實施例中,電腦系統 板70包括記憶體控制器71,開關72、75與複數個記憶體 模組73,74,76與77。開關72、75可包括,比如,緩衝 器或FET開.關,且其選擇性連接匯流排線10 BUS至記憶 體模組73,74,76與77。 在電腦系統板70中,匯流排線10 BUS之分枝78、79 係連接至記憶體控制器71之共同接腳PIN。第一開關72 係連接至第一分枝78,而第二開關75係連接至第二分枝 79。第一組之記憶體模組73、74係由第一開關72而選擇 連接至第一分板78,而第二組之記憶體模組76、76係由 第二開關75而選擇連接至第二分板79。此排列可用於, 比如,有許多記憶體模組必需安裝於系統板上之情況中。 因此,此排列之優點在於製造具大量儲存容量之系統。 綜上所述,雖然本發明已以較佳實施例揭露如上, 然其並非用以限定本發明,任何熟習此技藝者,在不脫離 本發明之精神和範圍內,當可作各種之更動與潤飾,因此 本發明之保護範圍當視後附之申請專利範圍所界定者爲 準〇 7576pifl.doc/008 13

Claims (1)

  1. 拾、申請專利範斷 1. 一種記憶體模組,包括: 一基板; 位於該基板上之匯流排線導體; 至少一個記憶體晶片於該基板上,其連接至該匯流 排線導體; 一終端電阻,其位於該基板上且連接至該匯流排線 導體;以及 一連接器,其附著至該基板且用以將該匯流排線導 體連接至一電腦系統板之匯流排線。 2. 如申請專利範圍第1項所述之記憶體模組,其中該至 少記憶體晶片包括複數個記憶體晶片,其具有共同連接至 該匯流排線導體之接腳。 3. —種電腦系統板,包括: 一匯流線,包括連接至一第一記憶體模組之一第一 分枝以及連接至一第二記憶體模組之一第二分枝;以及 記憶體控制器,在其單一接腳處直接耦合至該匯流 排線之該第一與第二分枝。 4. 如申請專利範圍第3項所述之電腦系統板,其透過各 別之第一與第二連接器而合倂連接至該匯流排線之該第一 與第二分枝之該第一與第二記億體模組。 5. 如申請專利範圍第4項所述之電腦系統板,其合倂後 之該電腦系統板與該第一與第二記憶體模組,其中各該第 一與第二記憶體模組包括: 7576pifl.doc/008 14 577086 92, 4. 10 複數個記憶體晶片,共同連接至一匯流排線導體; 一終端電阻,連接至該匯流排線導體;以及 一連接器,其耦合該記憶體模組之該匯流排線導體 至該系統板上之該匯流排線之各別該第一與第二分枝之 -- 〇 6. —種電腦系統板,包括: 一匯流線,包括一第一分枝以及一第二分枝; 一第一開關,用以選擇性耦合一第一複數個記憶體 模組至該匯流線之該第一分枝; 一第二開關,用以選擇性耦合一第二複數個記憶體 模組至該匯流線之該第二分枝;以及 記憶體控制器,在其單一接腳處直接耦合至該匯流 排線之該第一與第二分枝。 7. 如申請專利範圍第6項所述之電腦系統板,其合倂於 連接至該第一開關與第二開關之該第一與第二複數個記憶 體模組。 8. 如申請專利範圍第7項所述之電腦系統板,其合倂後 之該電腦系統板、該第一複數個記憶體模組與該第二複數 個記憶體模組,其中該第一與第二複數個記億體模組之各 該記憶體模組包括: 複數個記憶體晶片,共同連接至一匯流排線導體; 一終端電阻,連接至該匯流排線導體;以及 其中該第一與第二開關係選擇性連接該些記憶體模 組之該匯流排線導體至該匯流排線之該第一與第二分枝。 7576pin.doc/008 15
TW090110527A 2000-05-19 2001-05-02 Memory modules having integral terminating resistors and computer system boards for use with same TW577086B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000027026A KR100351053B1 (ko) 2000-05-19 2000-05-19 종단저항을 내장하는 메모리 모듈 및 이를 포함하여 다중채널구조를 갖는 메모리 모듈

Publications (1)

Publication Number Publication Date
TW577086B true TW577086B (en) 2004-02-21

Family

ID=19669274

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090110527A TW577086B (en) 2000-05-19 2001-05-02 Memory modules having integral terminating resistors and computer system boards for use with same

Country Status (4)

Country Link
US (1) US6480409B2 (zh)
JP (1) JP3990871B2 (zh)
KR (1) KR100351053B1 (zh)
TW (1) TW577086B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI827703B (zh) * 2018-11-05 2024-01-01 韓商愛思開海力士有限公司 終端電路和包括該終端電路的半導體裝置

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7266634B2 (en) * 2000-01-05 2007-09-04 Rambus Inc. Configurable width buffered module having flyby elements
US7356639B2 (en) * 2000-01-05 2008-04-08 Rambus Inc. Configurable width buffered module having a bypass circuit
US7404032B2 (en) 2000-01-05 2008-07-22 Rambus Inc. Configurable width buffered module having switch elements
US7363422B2 (en) * 2000-01-05 2008-04-22 Rambus Inc. Configurable width buffered module
DE10053831C1 (de) * 2000-10-30 2002-05-08 Infineon Technologies Ag Spannungsversorgungsanordnung für Halbleiterspeicheranordnung
JP2003068069A (ja) * 2001-08-27 2003-03-07 Mitsubishi Electric Corp 半導体集積回路装置
US6754129B2 (en) * 2002-01-24 2004-06-22 Micron Technology, Inc. Memory module with integrated bus termination
JP4173970B2 (ja) * 2002-03-19 2008-10-29 株式会社ルネサステクノロジ メモリシステム及びメモリモジュール
US7110400B2 (en) * 2002-04-10 2006-09-19 Integrated Device Technology, Inc. Random access memory architecture and serial interface with continuous packet handling capability
AU2002345380A1 (en) * 2002-06-24 2004-01-06 Samsung Electronics Co., Ltd. Memory module having a path for transmitting high-speed data and a path for transmitting low-speed data and memory system having the memory module
JP3886425B2 (ja) * 2002-07-29 2007-02-28 エルピーダメモリ株式会社 メモリモジュール及びメモリシステム
JP4094370B2 (ja) 2002-07-31 2008-06-04 エルピーダメモリ株式会社 メモリモジュール及びメモリシステム
US6930904B2 (en) * 2002-11-22 2005-08-16 Sun Microsystems, Inc. Circuit topology for high-speed memory access
JP2004213337A (ja) * 2002-12-27 2004-07-29 Nec Computertechno Ltd 半導体記憶装置及び実装型半導体装置
KR100541557B1 (ko) 2004-04-13 2006-01-10 삼성전자주식회사 메모리 모듈 및 이 모듈의 반도체 메모리 장치의 임피던스교정 방법
US7188208B2 (en) * 2004-09-07 2007-03-06 Intel Corporation Side-by-side inverted memory address and command buses
KR100914552B1 (ko) * 2005-07-25 2009-09-02 삼성전자주식회사 반도체 메모리 장치 및 이를 구비하는 메모리 모듈
US7464225B2 (en) * 2005-09-26 2008-12-09 Rambus Inc. Memory module including a plurality of integrated circuit memory devices and a plurality of buffer devices in a matrix topology
US11328764B2 (en) 2005-09-26 2022-05-10 Rambus Inc. Memory system topologies including a memory die stack
US7562271B2 (en) 2005-09-26 2009-07-14 Rambus Inc. Memory system topologies including a buffer device and an integrated circuit memory device
KR100834826B1 (ko) * 2007-01-25 2008-06-03 삼성전자주식회사 취급손상을 줄인 집적회로 모듈의 구조 및 모듈의 종단저항 배치방법
US7692946B2 (en) * 2007-06-29 2010-04-06 Intel Corporation Memory array on more than one die
US10236032B2 (en) * 2008-09-18 2019-03-19 Novachips Canada Inc. Mass data storage system with non-volatile memory modules
KR101796116B1 (ko) 2010-10-20 2017-11-10 삼성전자 주식회사 반도체 장치, 이를 포함하는 메모리 모듈, 메모리 시스템 및 그 동작방법
JP2014157535A (ja) 2013-02-18 2014-08-28 Micron Technology Inc 半導体装置およびメモリモジュール
US10255220B2 (en) 2015-03-30 2019-04-09 Rambus Inc. Dynamic termination scheme for memory communication
US10679722B2 (en) 2016-08-26 2020-06-09 Sandisk Technologies Llc Storage system with several integrated components and method for use therewith

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59197917A (ja) * 1983-04-22 1984-11-09 Mitsubishi Electric Corp プロセス入出力制御装置
US5175704A (en) * 1987-07-29 1992-12-29 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
JPH06231039A (ja) * 1993-02-08 1994-08-19 Matsushita Electric Ind Co Ltd 記憶管理装置
US5578940A (en) * 1995-04-04 1996-11-26 Rambus, Inc. Modular bus with single or double parallel termination
US5815426A (en) * 1996-08-13 1998-09-29 Nexcom Technology, Inc. Adapter for interfacing an insertable/removable digital memory apparatus to a host data part
JP3698828B2 (ja) * 1996-08-29 2005-09-21 富士通株式会社 信号伝送システム、半導体装置モジュール、入力バッファ回路、及び半導体装置
JPH1073580A (ja) 1996-08-30 1998-03-17 Shimadzu Corp イオン交換カラム
JPH10301682A (ja) 1997-04-23 1998-11-13 Hitachi Ltd バス配線装置
JP3807827B2 (ja) * 1997-08-27 2006-08-09 株式会社ルネサステクノロジ 選択回路
JPH1176547A (ja) 1997-09-12 1999-03-23 Sophia Co Ltd 遊技機
JPH11251539A (ja) * 1998-03-06 1999-09-17 Mitsubishi Electric Corp 回路モジュール

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI827703B (zh) * 2018-11-05 2024-01-01 韓商愛思開海力士有限公司 終端電路和包括該終端電路的半導體裝置

Also Published As

Publication number Publication date
KR100351053B1 (ko) 2002-09-05
US6480409B2 (en) 2002-11-12
KR20010105916A (ko) 2001-11-29
US20010050858A1 (en) 2001-12-13
JP2002023901A (ja) 2002-01-25
JP3990871B2 (ja) 2007-10-17

Similar Documents

Publication Publication Date Title
TW577086B (en) Memory modules having integral terminating resistors and computer system boards for use with same
US7205789B1 (en) Termination arrangement for high speed data rate multi-drop data bit connections
US6109929A (en) High speed stackable memory system and device
US7111108B2 (en) Memory system having a multiplexed high-speed channel
US6530033B1 (en) Radial arm memory bus for a high availability computer system
US6934785B2 (en) High speed interface with looped bus
KR100509007B1 (ko) 다중 메모리 인터페이스에 대한 버퍼
US7646212B2 (en) Memory system including a power divider on a multi module memory bus
US8767430B2 (en) Configurable module and memory subsystem
US6011710A (en) Capacitance reducing memory system, device and method
US8922029B2 (en) Apparatus having a wiring board and memory devices
JP2002519871A (ja) コンピュータメモリの速度および容量を向上する装置並びに方法
WO2007146459A2 (en) Memory system with dynamic termination
KR20010102156A (ko) 내장형의 고속의 버스종단들을 가진 대용량메모리모듈
JPH11317489A (ja) メモリモジュ―ル板
US7778042B2 (en) Memory system having point-to-point (PTP) and point-to-two-point (PTTP) links between devices
TW494570B (en) Circuit module
JP2003108512A (ja) データバス配線方法、メモリシステム及びメモリモジュール基板
KR20020043987A (ko) 고밀도 및 개선된 생산성을 갖는 고용량 메모리모듈
CN100456275C (zh) 存储器命令和地址总线拓扑、存储器系统及方法
US7254675B2 (en) Memory system having memory modules with different memory device loads
US6417688B1 (en) Method and apparatus for implementing a highly robust, fast, and economical five load bus topology based on bit mirroring and a well terminated transmission environment
US20030146434A1 (en) Semiconductor memory device
JP4410676B2 (ja) 方向性結合式バスシステム
US6760801B1 (en) Ground referenced voltage source input/output scheme for multi-drop bus

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees