TW574783B - Functional pathway configuration at a system/IC interface - Google Patents
Functional pathway configuration at a system/IC interface Download PDFInfo
- Publication number
- TW574783B TW574783B TW91122321A TW91122321A TW574783B TW 574783 B TW574783 B TW 574783B TW 91122321 A TW91122321 A TW 91122321A TW 91122321 A TW91122321 A TW 91122321A TW 574783 B TW574783 B TW 574783B
- Authority
- TW
- Taiwan
- Prior art keywords
- pin
- function
- twenty
- pins
- forty
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
574783 ⑴ 玖、發明說猶 (發明說明應敘明:發明所屬之技術領域、先前技術、内容、實施方式及圖式簡單說明) 發明領域 本發明一般係關於功能性路徑配置,位於積體電路(ic) 封包以及電路組合體之間的介面上,其中該等1C封包與該 等電路組合體通訊。更特定言之,本發明一般係關於該功 能性路徑配置,該等功能性路徑配置位於一或多個半導體 積體電路晶粒以及系統電路之間的介面上,其中該積體電 路晶粒是一數位信號控制器。甚至更特定言之,本發明係 關於一 18、28、40、44、64或80接針型之功能性路徑配置, 該功能性路徑配置用於數位信號控制器和其所内嵌系統之 間的介面。 發明背景 電子產業通常區分為兩大類:應用產品公司和半導體公 司。應用產品類的公司,包括設計、製造、和銷售各種半 導體架構商品的公司。半導體類的公司,包括積體電路(1C) 設計公司(例如,設計及/或銷售半導體晶片的無晶圓廠公 司)、晶圓廠(例如,為其他公司製造晶片的公司)、和部份 或完全整合的公司,可設計、製造、封裝及/或將晶片銷售 給應用產品公司。 範圍廣泛的半導體架構商品,遍佈於各式各樣的應用 中,例如包括一或多個半導體裝置的商品,從製造印刷電 路板到消費性電子裝置(立體音響、電腦、烤麵包機、微波 爐等)和汽車(例如,包括燃油噴射、反鎖煞車、電動車窗中 的半導體裝置,和其他板上系統)。因此也有各種半導體裝 574783 (2)
置,可用來滿足這類產品和應用的不同需求。 數位信號控制器是將數位信號處理功能和微控制器結合 為單一裝置的装置。數位信號控制器本身,可因其混合的 本質,而視為是數位信號處理器、微控制器或微處理器。 一般而言,這些裝置提供吸引人的效能、價格和功能的組 合,因此,其居於高階和低階數位信號處理器和微處理器/ 微控制器之間,接近中階的位置。數位信號控制器很適合
用在需要某個程度的信號處理效能的應用,其效能可超過 微控制器,但速度太低又無法取代高速的數位信號處理器。 除此之外,數位信號控制器可提供更大、更有彈性的指 令集,其接針配置,可設定為有助於在封裝等級和指令集 等級’與早期微控制器回溯相容。這種回溯相容性,在指 令集及/或接針配置中出現時,使數位信號控制器裝置和其
功能,易於由數位信號處理器的新手進行程式化,並協助 確保這類裝置在許多應用上的市場穿透度。數位信號控制 器特別適用的應用範例,包括馬達控制、數據機軟體、汽 車主體電腦、語音辨識、回波消除和指紋辨識。 飞 路公司’都會提供適用特定產品或應用特性和功能 置。因此’廷些數位信號處理器或數位信號控制器均 範圍廣泛的特性和功舎匕。 々力此。丰導體公司可提供其客戶奸 位信號處理功能、給皮 乾圍廣疋的產品,以符合客戶 例如,半導體公司可 J而 的「高階」產品(例& γ 矸多 如,用於汽車應用)和功能較少的一 -8 - (3) 個「低階」產品(例如,用於家庭裝置應用)。 但是對於只在乎產品是否能運作的末端使用消費者,對 於產品内是包含積體電路數位信號處理器或控制器,並不 感興趣,但是產品設計者和製造業者則不可能會這樣。產 品公司通常花費很大的努力,確保他們的產品運作正常, 使消費者感受到其價值並保持滿意度。因此,產品公司不 但會以特性和功能為基礎,選取積體電路數位信號處理器 或控制器來用於應用中,更會考慮到成本和其他因素。 有鑑於這種‘環境,希望能使積體電路數位信號處理器或 控制器「設計成功」(Design win)的半導體公司,彼此競爭 相當激烈。換句話說,在設計階段,當某家產品公司為已 知應用設計產品時,半導體公司彼此競爭,以便使其公司 的數位信號處理器或控制器包括在該產品中。一旦某家產 品公司建立一種設計,’並為在數位信號控制器和其内嵌系 統之間的介面,設定功能性路徑配置,該產品公司就較不 可能變更配置,以適應另一具有不同功能性路徑配置的積 體電路數位信號控制器。這類配置的變更,通常會使產品 公司的成本高漲,因為必須重新設計内嵌有該積體電路數 位信號控制器的系統。 雖然是否「設計成功」與許多因素有關,其中一個因素 為半導體公司產品的「藍圖」。長久以來,末端使用消費者, 通常傾向支持未來世代的消費產品,該類產品具有成本較 低且功能較多的特色。因此,現在產品公司在評估兩個以 上的半導體公司的積體電路數位信號控制器產品時,也會 (4) (4)574783 考慮現在所提的转足古妥 丨捉供的狩疋万系,是否允許他們從基本的第一 代汉汁很谷易地轉移到增強功能和特性的加強型未來世 代設計。如果產品公司希望提供消費者所要求的未來世代 產口口,這類轉移--在不需要產品公司支付額外的系統再設計 成本的情況下一一般而言是必需的。 因此’仍存在有一種需求,希望有一種簡單方便的功能 性路k配置,用於一積體電路數位信號控制器和系統之間 的介面,例如,其中數位信號控制器内嵌在該系統中,也 就疋以較低的成本獲得更大的效能。 本發月可解決上述所提出的一或多個問題。本發明的某 些觀站如以下範例所不。應瞭解到,這類觀點只是提供 讀者本發明可能採取的某種形式的摘I,這些觀點並不限 制本發明的範疇。的確’本發明可包含各種觀點,該觀點 以下雖未明確述及,但可&抽、 」自然而然從此處描述的範例和原 則中衍生出來。 在本發明的一具體實施例中,提供一功能性路徑配置, 位於一積體電路(IC)數位信號控制器和電路組合體之間的 介面上,其中該IC數位信號控制器與該組件通訊。在進一 步的具體實施例中,在數位信號控制器和系統電路之間介 面上的功能性路徑配置,包括一或多個半導體晶粒。 根據本發明,在一具體實施例中,包括IC數位信號控制 器的系統,可包含一IC裝置,具有複數個數位輸入和輸出、 時脈輸入、一或多個類比輸入'一或多個類比輸出、並可 •10- (5) (5)
用來連接電源(VDD)和接地(Vss) 在一觀點中,本發明包含包括福 Ic 祜奴數個接線或「接針」的 且。較佳的是,至少一接針包 ^ 乙。—電源接線,至少一 要針包含一接地接線,而且剩餘 A w ]接針是輸入、輸出或輸 ^出(I/O)接線,其中每個接針都 ^ 、 丨具有一或多個相關的功
把。接針可以是類比、數位、混合的信號(可以是類比或數 位)。-些接針較佳可瓣置上作為周邊功能的一或多個 父互功能多工執行,以致於一般而言當啟用一功能時,特 疋接針可能無法使用,例如,一般用途的1/0接針。 在一具體實施例中,根據本發明較佳的IC裝置,包括 U、28、40、44、64或8〇個接線或接針。每個接針可根據專 屬於接線的功能來加以使用和描述,以致於全部或部份的 接線共同定義在數位信號控制器和系統之間介面上的功能 性路徑配置,其中該數位信號控制器内嵌於該系統中。
根據本發明,和根據所涉及的特定應用,包含該積體電 路的系統介面,可包含一已封裝IC。封裝類型的範例包括: 雙列直插式封裝(DIP),—其托盤包含鑄模的塑膠雙列直插式 封裝(PDIP)或陶瓷雙列直插式封裝(CERDIp);微引線框架 (MLF);管腳柵陣列(PGA);球腳柵陣列(BGA);四線組封裝; 薄型封裝,例如扁平封裝組件(FP)、小薄的外框封裝 (tsop)、收縮小的外框封裝(SS0P)、小的外框IC (S0IC)或超 薄封裝(UTPs);晶片上引線(l〇C)封裝;板上晶片(COB)封 裝’其中晶片直接鍵合到一印刷電路板(PCB);和薄的四線 組扁平組件(TQFP)封裝,這些通常是所有側邊上都有接針 -11- (6)574783 的正方形;及其他 不是要限制本發明 PDIP和丁QFP IC。 。但是, 的範疇,
只疋為了清楚和方便說明,而 此處主要參考到SOIC、SDIP、 本發明進一.at.,, 、目的和優點,將在閱讀下列詳細描述和 參考附圖後變明顯: 、Ρ 圖la- If分別县% 疋說明18接針型、Μ接針型、4〇接針型、44 接針型、64個接咎t。 、 # π i 44 、和80接針型IC數位信號控制器的範例具體 實施例的圖表,6 > I括一功能性路徑配置,用於IC數位 控制器和它所內弋$ 、、 祝 t 6系統之間的介面,根據本發明,該等 功能性路徑配署π、女 、 、5用於感應器和一般用途控制器等應 用,以及 Μ 圖2❿分別是說明28接針型、40接針型、44接針型、以 個接針和80接針型1(:數位信號控制器的範例具體實施例的 圖表,包括一功能性路徑配置,用於IC數位信號控制器和 匕所内欲的系統之間的介φ,根據本發明,該等功能性路 徑配置很適合用於電源轉換和馬達控制等應用。 定具體實施例的詳細說明 為求清楚及方便說明起見,本發明的觀點在各種不同具 體實施例的内容中加以描述,典型是用於牽涉到具有數位 信號處理功能的處理器之應用,包括數位信號控制器,此 處將提出這類範例。數位信號控制器托盤的範例系列,是 命名為 dsPIC、來自 Microchip Technology Incorporated公司的控 制器托盤。範例產品摘要附加於此處,當做附錄B,並於此 •12- 574783
處針對所有目的加以結合,以供參考。 附加土本說明書末尾的表格1,描述在一範例1C數位信號 制器上各種不同功能性路徑的範例具體實施例。對於每 個功把性路徑’表格1描述範例中路徑的對應功能,以及它 是輸入、輸入/輸出、類比或電源路徑。用於任何特定具體 灵她例或應用的確切接針及功能名稱,也可隨選取的命名 十貝例而改變。在表格1中所描述的具體實施例,一般而言, 通用於需要數位信號處理功能的應用。每個功能性路徑的 具體實施例,也以更詳盡的方式在附錄A中提出,在此一併 ^上2為參考。在附錄A中提出的每一描述只是範例,應瞭 解在只作時可變更托盤,但仍不脫離所述:最廣泛的功能範 二_中描述的每個凹槽,較好用於其配置可程式化的數 號&制器的電路’(例如,儲存暫存器、微控制器、微 = '特定功能積體電路(ASIC)、可程式的問陣列(似) ^貞疋迴路、分頻器和其他裝置及/或上述組合),可與 把共冋程式化,專屬於表1和附錄A所列之功@。當然, 1 、二I類功把和適應這類接針的電路及/或韌體的確 一,、彳根據牽涉的特疋應用而改變。在不限制本發明 =的條件下,為求清楚及方便說明起見,此處會參考本 明的韌體具體實施例。 、圖Μ分別是說明18接針型、28接針型、4〇接針型、 私 個接針和8(3接針型Ic數位信號控制器的範例具 例的圖表’包括-功能性路徑配置,用於1C數位信 -13- 574783
發明,該等 (δ) 器和^所内丧的系統之間的介面,根據本 功把性路徑配置很適合用於感應器和一般用途控制器等應 用。 圖2a_2e分別是說明28接針型、40接針型、44接針型、64 個接针和80接針型1C數位信號控制器的範例具體實施例的 同本 ^ G括一功能性路徑配置,用於1C數位信號控制器和 内奴的系統之間的介面,根據本發明,該等功能性路 k配置很適合用於電源轉換和馬達控制等應用。 發明的範例具體實施例,該 體電路(SOIC)、鑄模的塑膠雙 線組扁平封裝(TQFP)封裝有 有接針的正方形。圖la_lf和 路徑配置,用於數位信號控 制為的系統之間的介面。每 實施例,都可與多種不同的 ’其中該等功能性路徑配置 型和數量。當裝置之間的功 不同可反應裝置之間週邊設 而言微控制器的功能可設定 (I/O),部份或全部的微控制 設定、時脈缓衝區、石英振 ‘式資料輸入和序列可程式 接針連接,用於類比輸入信 圖ia-if>2a_2e,說明根據本 具體實施例與塑膠小的外框積 列直插式封裝(PDIP)和薄的四 關,且這些封裝均為各側邊都 hje的具體實施例描述功能性 制器和其中内嵌Ic數位信號控 個特定功能性路徑配置的具體 數位信號控制器配置一起實作 具有,例如,不同的記憶體類 月匕性路技是不同的時候,這些 備或核心功能的不同。 如圖la-lf和2a-2e所述,一般 為具有複數個雙向輸入一輸出 器’具有多項功能,例如重新 皇器、石英頻率輸出、序列可 資料時脈。除此之外,還提供 -14- 574783 _ (9) 號、數位輸入/輸出信號、電源、接地和其他信號。 在SOIC和PDIP封裝或其他實質上非正方形封裝中,較好 與數位信號控制器有關的連接接針,沿著部份封裝的長度 在一縱軸的兩邊上結合在一起(如橫過封裝的對面)。在 TQFP封裝中,較好是和數位信號控制器關聯的連接接針, 分佈在TQFP封裝的四個邊緣。包括這類特性的配置,較佳 是增加能力以簡化其中主機板設計和積體電路數位信號控 制器位置的路由。這類優點可證明有助於某些情況,例如, 對應用工程師而言,在分割其中裝載有微控制器的印刷電 路板時,將證明是有利的。 在顯示的具體實施例中,類比信號ANI-ANX接針的位 置,通常位於一群毗連的接針中。此外,還分別包括個別 的類比電源和接地接針AVdd和Avss,兩者與用來提供電力 給數位電路Vdd和Vss的電源和接地是分開且不一樣的電 路。AVdd和AVss類比電源接針,也位在封裝的某個角中, 通常是彼此緊鄰,將耦合至毗連接針的數位雜訊減到最 少,並有助於將PCB内的絕緣類比電源和接地接針,連接至 這些類比電源接針。電源供應接針,Vdd和Vss在數量中與 封裝上的接針數成比例。一般而言,接針數較少的封裝中, 會有一組Vdd和Vss接針,放置在封裝中心且封裝的任一侧 上。該位置可協助減少在封裝毗連信號接針之間所耦合的 雜訊切換。當有其他組的Vdd和Vss接針存在時,接針聚集 在1C封裝的另一邊上。 如圖la-If和2a-2e所示,與數位信號控制器有關聯的一些 -15- (10) 574783 接針’可在信號間不可能有衝突或在有e 過多工法配置加以管理時,組合在一起, 、 的簡化和信號完整性。接針多工法的範例 能性路徑,可用來耦合為一石英振羞器輪 時脈輸入,以及OSC2/CLKOUT功能性路徑 一石英振盪器輸入或外部時脈輸出。還可 接針多工結構,如圖la_lf和圖2a-2e所示。 以上已就範例具體實施例這方面來描述 發明,可在不脫離本發明精神和範轉的情 和附錄中說明原則一致的範例具體實施例 如,如表格1描述的功能,可基於與此處所 的精神與範售一致的功能性路徑配置,以 順序選取及在封裝中實現。除了所附加的 描述之外’此處所顯示的細節或構造或設 制本發明。因此,以上揭露的特定具體實 和修改,而且所有這類變化和修改,都在 範圍中提出的本發明的精神和範轉之内的 見的。
j知的衝突且可透 用於系統板配置 ’ OSC1/CLKIN功 入或系統的外部 ’可用來耦合為 實作許多其他的 本發明。根據本 況下,對與應用 ’進行變更。例 述限制和本發明 任何所需的特定 申請專利範圍的 计’並不用來限 施例可加以改變 如附加申請專利 論述,應顯而易 574783 發糧_續買 接針編號/名稱 輸入/輸出/電源 接針功能說明 Vdd 電源 電源信號 Vss 電源 接地信號 Avdd 類比電源 類比電源信號 Avss 類比電源 類比接地信號 PWM0-PWM5 輸出 脈衝寬度調變 T0CK-T5CK 輸入 定時器外部時脈 SCK1-SCK2 輸入/輸出 序列通訊埠時脈 SDI1-SDI2 輸入 序列通訊埠輸入 SS2 輸入 序列通訊埠選擇 MCLR 輸入 重設輸入 PA0-PA5 輸入/輸出 一般用途數位I/O FLTA-FLTB 輸入 馬達控制故障 QEA-QEB 輸入 正交編碼器輸入 INDX 輸入 正交編碼器索引 AN0-AN15 類比 類比電壓輸入 VRFF-,VREF+ 類比 類比電壓參考 U2RTS,U2CTS 輸出 序歹4 DART控制 IC1-IC8 輸入 事件擷取輸入 U1RX-U2RX 輸入 序列UART輸入 U1TX-U2TX 輸出 序列UART輸出 SD01-SD02 輸出 序列通訊埠輸出 ITD1 輸入/輸出 IIC資料 ICK1 輸入/輸出 IIC時脈
-17- 574783 發萌說萌績買
0SC1/CLKIN 輸入 主要振盪器輸入 0SC2/CLK0 輸出 主要振盪器輸出 INT0-INT4 輸入 處理中斷 0C1-0C8 輸出 事件產生器 S0SC1-S0SC2 輸入/輸出 次要振盪器 CRX1-CRX2 輸入 CAN匯流排接收器 CTX1-CTX2 輸出 CAN匯流排傳送器 CSCK 輸入/輸出 轉碼器時脈 CSDI 輸入 轉碼器資料輸入 CSDO 輸出 轉碼器資料輸出 COFS 輸入/輸出 轉碼器框架時脈 UPDN 輸入 正交編碼器索引脈衝 CN0-CN23 輸入/輸出 輸入變更通知 OCFA-OCFB 類比 輸入接針故障保護-PWM
-18- 574783 ⑼
附錄A
-19- 574783 (14)
Vdd 接針類型:電源 接針功能說明:數位電源信號
Vss 接針類型:電源 接針功能說明:數位接地 AVdd 接針類型:電源 接針功能說明:類比電源信號 AVss 接針類型:電源 接針功能說明:類比接地 COFS(也稱為FS) 接針類型:數位輸入/輸出 接針功能說明:轉碼器框架同步化 轉碼器介面方塊圖: 框架同步處理(COFS)接針,用來同步化在CSDO和CSDI接 針上發生的資料轉移。COFS接針可組態為輸入或輸出。 COFS接針的資料方向由DCICD0N1 SFR中的FSD控制位元決 定。當清除FSD位元的時候,COFS接針是一輸出。DCI模組 將產生框架同步處理脈衝,以啟始一資料轉移。當設定FSD 位元的時候,COFS接針變成一輸入。送至模組的内送同步 處理信號將啟始資料轉移。 -20- 574783 ⑼ 發明儀濟績買
CSCK(也稱為SCK) 接針類型:數位輸入/輸出 接針功能說明:轉碼器序列時脈 (至於圖表,請參考COFS接針的部份) SCK接針提供序列時脈給DCI模組。SCK接針可組態為使 用SCK控制位元DCIC0N1 SFR的輸入或輸出。當組態為輸出 的時候,序列時脈由dsPIC提供。當組態為輸入的時候,序 列時脈必須是由外部裝置提供。 CSDI(也稱為SDI) 接針類型:數位輸入/輸出 接針功能說明:轉碼器序列資料輸入 (至於圖表,請參考COFS接針的部份) 當模組啟動時,序列資料輸入(CSDI)接針組態為一僅能輸 入的接針。 574783 (16) . |_説^績買 CSDO(也稱為SD〇) 接針類型:數位輸入/輸出 接針功能說明:轉碼器序列資料輸出 (至於圖表,請參考COFS接針的部份) 當模組啟動時,序列資料輸出(CSDO)接針組態為一僅能 輸出的接針。每當要傳輸資料時,CSDO接針就會驅動序列 匯流排。當不傳輸資料的時候,根據SDOM控制位元的狀 態,CSDO接針會在CSCK週期内,處於三種狀態之間或驅動 為0。CSDO處於三種狀態之間選項,允許其他裝置在不是 DCI模組所使用的傳輸週期期間,放置資料在序列匯流排 PWM0-PWM7 接針類型:數位輸入/輸出 接針功能說明:脈衝寬度調變輸出
-22- 574783 發蜎說_績買 (口) PWM模組方塊圖:
0TCON2
FLTACON PWM致動和模式SFR 無效時問控制 故障針腳控制
puiecoN OVDCON PWM手動控制 · PWM產生器#4
PWM模組有下列特性: •有4個工作循環產生器的8個PWM I/O接針 •達到16位元解析度 •23 - 574783 (18) 翌 •「高速飛擊式」PWM頻率變更 •邊緣和向中對齊的輸出模式 •單一脈衝產生模式 •中斷在向中對齊模式中的非對稱更新支援。 •用於電子整流馬達(ECM)操作的輸出覆寫控制 •用於規劃其他周邊事件的「特別事件」比較器 簡化的PWM模組方塊圖如上圖所示。 這個模組包含4個工作循環產生器,編號從1至4。該模組 有8個PWM輸出接針,編號0至7。八個I/O接針組合為奇數編 號/偶數編號配對。對於互補載入,偶數PWM接針必須總是 對應奇數I/O接針的互補,以避免對功率電晶體裝置的傷 害。因此,當模組是在互補操作模式中的時候,在偶數編 號I/O接針上的信號具有某些限制。
FLTA-FLTB 接針類型:數位輸入/輸出
接針功能說明:故障輸入接針A和B (至於圖表,請參考PWM0-PWM7接針的部份) 有兩種與PWM模組有關聯的故障接針。當宣告時,這些 接針可以選擇性地將每一個PWM I/O接針,驅動至一已定義 的狀態中。故障接針的動作在硬體中直接執行,如此故障 事件可快速地加以管理。 PWM故障輸入存在於FLTA和FLTB接針上。當不是與PWM 模組共用時,這些接針變成一般用途I/O或中斷輸入接針。 故障接針的預設功能可依照dsPIC裝置變形而改變。 FLTA和FLTB接針是作用中低的輸入,所以很容易透過一 外部拉高的電阻,將許多相同輸入的來源變成OR邏輯電路。 每個故障接針有其自己的中斷向量、中斷旗標位元、中 斷啟動位元、和與它關聯的中斷優先權位元。
T1CK-T5CK 接針類型:數位輸入/輸出 接針功能說明:分別為定時器1至5的外部時脈/閘輸入 -24- 574783 (19) 發_讒萌績買 定時器1的16位元定時器操作方塊圖:
備註1 :定時器1僅供參考以便說明清楚β所有的16位元定時器都有相同的功能性電路》 2 :振盪器電路僅做為計時器1的選項。 當為定時器閘操作模式組態的時候,閘操作開始於套用 到TxCK接針(其中X定義個別的定時器)的上升邊緣,和終止 於套用到TxCK接針的信號下降邊緣。當外部閘極信號是高 的時候,個別的定時器將遞增。閘極信號的下降邊緣產生 一中斷。外部信號的下降邊緣終止計數操作,但是不重新 設定定時器。 定時器模組也有獨特的功能,可使得其定時器計數時 脈,從套用到TxCK接針的内部指令週期或外部信號起始。 外部計數時脈有附加的特性,它可以在非同步或同步的計 數模式中運作。 二個16位元的定時器,可以共同組態運作成一 32位元的 定時器。共同運作成一 32位元的定時器的定時器2和定時器 3的範例,將顯示如下。32位元的定時器模組利用T2CK/閘 輸入,但是利用T31F旗標產生一中斷。 32位元的定時器模組方塊圖: -25- 574783(20) 此項故意保留空白 發缀說鸮續:買
-26- 574783 I i一*i
-27- 574783 (22) —買 SCK1-SCK2 接針類型:數位輸入/輸出 接針功能說明:SPI模組時脈輸入/輸出 SPI模組方塊圖:
SCK接針是有Schmitt觸發器輸入的雙向標準CMOS I/O。當 裝置是在從屬模式中的時候,接針是一輸入。當裝置是在 主控模式中的時候,接針是一輸出。當spi_en信號是「1」 的時候,SCK接針將支配所有從屬的I/O功能。當 SPIEN位 元是「1」的時候,spi_en信號是「1」。如果SPIEN位元是 「0」,SCK接針將在從屬I/O功能的控制之下。 這些接針全都是標準CMOS I/O。這.些接針不需要特別的 輸入層級或輸出驅動力。 在作用中的時候,所有SPI接針上的輸入/輸出方向控制, 都由SPI模組控制。 -28- 574783 (23) PORT功能,特別是與這些接針有關的資料方向暫存器, 將被覆窝,並基於模组的操作,週邊將控制每個接針是輸 入或輸出。 dsPIC變數上有兩個SPI模組,且在接針名稱上有字尾1和 2,代表接針所屬的兩個模組。 SDI1-SDI2 接針類型:數位輸入/輸出 接針功能說明:SPI模組資料輸入 (SPI模組方塊圖:請參考 SCK1-SCK2接針的部份) SDI接針是有Schmitt觸發器輸入的標準CMOS輸入。當 spi_en信號是「1」的時候,SDI接針將支配所有從屬I/O功能 (避免其他模組驅動該接針。當SPIEN位元是「1」的時候, spi_en信號是「1」。如果SPIEN位元是「0」,SDI接針將在 從屬I/O功能的控制之下。 這些接針全都是標準CMOS I/O。這些接針不需要特別的 輸入層級或輸出驅動力。 在作用中的時候,所有SPI接針上的輸入/輸出方向控制, 都由SPI模組控制。 PORT函數,特別是與這些接針有關的資料方向暫存器, 將被覆寫,並基於模組的操作,週邊是否將控制每個接針 是輸入或輸出。 SD(M-SD02 -29- 574783 隱績買 (24) 接針類型:數位輸入/輸出 接針功能說明:SPI模組資料輸出 (SPI模組方塊圖:請參考SCK1-SCK2接針的部份) SDO接針是標準CMOS僅輸出的驅動器。當spi_sdo_en信號 是「1」的時候,SDO接針將支配所有從屬的I/O功能。當 SPIEN位元是「1」且DISSDO位元是「0」的時候,spi_sdo_en 信號是「1」。如果SPIEN位元是「0」或DISSDO位元是「1」, SDO接針將在從屬I/O功能的控制之下。 這些接針全都是標準CMOS I/O。這些接針不需要特別的 輸入層級或輸出驅動力。 在作用中的時候,所有SPI接針上的輸入/輸出方向控制, 都由SPI模組控制。 PORT函數,特另|J是與這些接針有關的資料方向暫存器, 將被覆寫,並基於模組的操作,週邊是否將控制每個接針 是輸入或輸出。 dsPIC變數上有兩個SPI模組,且在接針名稱上有字尾1和 2,代表接針所屬的兩個模組。 SS2 接針類型:數位輸入/輸出 接針功能說明:SPI模組附屬選擇 (SPI模組方塊圖:請參考SCK1-SCK2接針的部份) SS2接針是有Schmitt觸發器輸入的雙向標準CMOS I/O。這 -30- 574783 (25) ||?課賴買 個接針不存在於3個接針配置中SPI模組的裝置上。 兩個輸入來自模組的接針邏輯。nss_in輸入係用於SS(附屬 選擇)功能。fsync_in輸入係用於FSYNC(框架同步)功能。當 FRMEN位元是「1」和FRMS YNC位元是「0」的時候,接針 也可能是一輸出。當spi_nss_en信號是「1」的時候,SS2接 針將支配所有從屬I/O功能。當SPIEN位元是「1」且FRMEN 位元或SSEN位元是「1」的時候,spi_nss_en信號是「1」。如 果SPIEN位元是「0」或FRMEN和SSEN位元都是「0」,SS2接 針將在從屬I/O功能的控制之下。 這些接針全都是標準CMOS I/O。這些接針不需要特別的 輸入層級或輸出驅動力。 在作用中的時候,所有SPI接針上的輸入/輸出方向控制, 都由SPI模組控制。 PORT函數,特另ij是與這些接針有關的資料方向暫存器, 將被覆寫,並基於模組的操作,週邊是否將控制每個接針 是輸入或輸出。 dsPIC變數上有兩個SPI模組,且在接針名稱上有字尾1和 2,代表接針所屬的兩個模組。 574783 (26) 奁蠛愈癍續買
MCLR 接針類型:數位輸入/輸出 接針功能說明:系統重設輸入/輸出 重設模組方塊圖:
每當MCLR接針驅動為低時,若MCLR上的輸入脈衝較某個 最小寬度要寬,該裝置將非同步地宣告SYSRST。在内部, 若正確的裝置重設,將發出寬度夠寬的脈衝。在使MCLR無 效時,將會使Q1時脈下一個前導邊緣上的SYSRST無效,且 RESET向量擷取將會開始。處理器將維持現有的時脈來源。 -32- 574783 (27) * OSC1/CLKIN 接針類型:振盪器輸入 接針功能說明♦•石英振盪器輸入/外部時脈輸入 系統整合方塊圖: PLVD 控制 可程式的 LVD產生器 監控定時器 方塊
► PU/DJNT -CLRWDT OP PWRT 完成 POR 產生器 PLL^(定一 振盪器穗定>- PBOR 控制
重設 方塊 (zicgs) 者十«occn —RESFTLOP —RSTPIN > SYSRS丁 器 盪制塊 振控方·
-SLEEP, IDLE -PWRREO —WAKEUP >-CLKTRAP 振盪器 啟動方块ναα 調整熔線
PIL «4, x3, X16 時脈切換/啟動 控制 $‘ Q時脈 產生. CPU/ 遇邊 時脈‘ OSCVQAgl· 0SC2/QSEr· POR完成 SOSC1S— SOSC2IS- POR完成 主要 振重器 32KHZLP '振i器 次要振至10位元 計數器(備註2) · 主要振盪 穩定偵測器 主要振盪10隹元 計數器(備註2)
時脈切換方塊
迸35含 ¥«確 時酿轉換 技制 可程式的 後調整器
LK CL p 失敗·安全 時肢 監控器 ιϋί-一脈動 Is時啟
^恕 sn70rtvlo」A0:l>iaOJ 次要振盪 穩定偵測器
低功準RC時腺(S12kHZ)本 FRC 内部 内部 快速RC LPRC 振燙器 振欲器 _FRC碉整 熔線 __至定時器Ή 1. 傳統DST锚份的金屬選項 2. 振4器始動方塊可共用 在0SC1/0SC2接針上的石英/陶瓷諳振振盪器選項: XTL :在OSC1/OSC2接針上的石英振盪器(200 KHz-4 MHz) XT :在OSC1/OSC2接針上的石英振盪器(4 MHz-10 MHz) HS :在OSC1/OSC2接針上的石英振盪器(10 mHz-25 MHz) EC :在OSC接針上的外部時脈&入 -33 - 574783
0SC2/CLK0 接針類型:有數位輸入/輸出的振盪器輸出 接針功能說明:石英振盪器輸入/外部時脈輸入 (系統整合方塊圖:請參考0SC1/CLKIN接針的部份)。 振盪器石英輸出,在石英振盪器模式中,連接到石英或諧 振器。在RC和EC模式中,選擇性地如CLKOUT—般運作。 S0SC1 接針類型:振盪器輸入 接針功能說明:32 KHz低功率振盪器的石英輸入 (系統整合方塊圖:請參閱0SC1/CLKIN接針的部份) 在S0SC1/S0SC2接針上的石英/陶瓷諧振振盪器選項: LP ·· 32千赫在S0SC1/ S0SC2接針上的石英振盪器。 LP振盪器位在S0SC1/S0SC2接針上,該接針是Timerl的輸 入。LP振盪器可以很方便地當做共用的系統時脈和Timerl 的即時時脈。
2 C
針針了 接接UIN 份❹部 I AV 出 針 輸U接 器 ΓΙΝ 器K 盪:3 mic 率S /ο 輸工閱 /¾低 I 入z參 輸KH請 位32: 數: 有明 ••說
型能彳Τ 整IN 類功 統0- 圖 塊 方 合 數Λ斷位; :說模中,暫或赛斷 型能所些路Ν2緣信中 類功據這電ON邊部且 針針根、。測TC升外I 隆蔭 针湞;NJL為級 位 入部1斷5緣Μ需 的要在V衝制 來泛應Μ以要以 出 數 希’需 輸斷變感控輯可 #中 * 當 相 要 接緣化的因層 求邊式號是個 要個程信,某 斷這可斷因是 中)°還中原許 部測者部的也 外偵用外輯—。 個緣使到邏間衝 Μ邊。測測期脈 針達i中偵偵的間 接多變組知Μ 的有態模1邊未t 源狀ίΐϊ是f A E ο 入 \輸 ΛΑ 輸段 比階 類的 的器 出碼 入交 輸正 位自 數來 有: 具明 :說 型能 類功 針針 接接 -34- 574783
(29) 正交編碼器介面方塊圖 睡眠輸人
TQCKPSVTQCKPSO 同步化
Del
了 QSp T£L 了 QCSpL 一 Ο 4 預調整器 l.S»64.256 QEIW<2:D> 0
TQGATEF
A 0 Q QEIF 事件 旗標 QEA/TQCK1 閘
QSB^JPDN 可程式_ 數位過濾器 正交編碼器 16位元上/下計數器 (POSCNT) UFON^CNT L QBCON<11> 模式選擇 比較器 相等 最大計數暫存器 (MAXCi^T) 可程式 數位過濾器
INDEX X 可程式 數位過濾器 典型逐漸增加的(又稱為光學的)編碼器有三個輸出:階段 A、階段Β和一索引脈衝。這些信號相當有用,且通常在控 制ACIM和SR馬達的位置和速度時需要用到。微控制器這一 端所需要的信號包括三個輸入擷取,和處理這些信號的能 力。 兩個通道,階段A (QEA)和階段B (QEB),具有獨特的關
PCOOUT UP/DOWN 0 X 1 現有針脚遂輯 -hJf" 锚註1 :出現·χ·的地方表示要參考正交編碼器通道1至3 » 這些控制位元位於數位過濾器控制暫存器,DFLTCON < -35 - (30)574783
將視為正的或 係。如果階段A引導階段B, 前向。如果階段A落後階段B 或反向。 則(馬達的)方向 則(馬達的)方向將視為負的 一丨-% 返,w 1 ,丁、w 肌 w UJNDX),每视 生一次,係用來做為參考,以建立絕對位置 趣 接針類型:具有數位輸入/輸出的類比輸入 接針功能說明··來自正父編碼器的階段B輸入 傷 (如需進一步的說明,請參閱QEA接針說明和方塊圖)
INDX 接針類型:具有數位輸入/輸出的類比輸入 接針功能說明:來自正交編碼器的索引脈衝輸入 (如需進一步的說明,請參閱QEA接針說明和方塊圖) UPDN · 接針類型:具有數位輸入/輸出的類比輸入 接針功能說明:來自正交編碼器的索引脈衝輸入 16位元向上/向下計數器,向上或向下計數,由階段八和 階段B輸入信號的差所產生的_計數脈衝。計數器當做一整合 器使用,其計數值與位置成比例。計數的方向由UP/DOWN信 號決定’該仏號必須由正义編碼器介面邏輯產生(如需進一 步的說明,請參閱QEA接針說明和方塊圖)。 -36· 574783 (31) 發績買 ΑΝ0-ΑΝ15 接針類型:具有數位輸入/輸出的類比輸入 接針功能說明:類比對數位轉換器的類比輸入 12位元的類比對數位轉換器(低速) 觸区· AN1 AN2还 AN3恐 AN4恐 AN5恐 ΑΝβ (2- ΑΝ7咬 ΑΝ8恐 ΑΗ9恐 ΑΝ10 区^ ΑΝ11 恐 ΑΝ12 恐 ΑΝ13 还 ΑΝ14 gj- 祕区[>
轉換遲輯 12位元f 取樣/序列 控制 輸入多工 控制
這些接針是通道〇至15的類比輸入。這些通道可加以程式 化,以便在單一末端模式中當做獨立通道使用,或在一通 道是IN+且一通道是IN-時,當做微分輸入對組使用。 正類比輸入可從VSS變更為VDD。如果在微分輸入模式 中,負類比輸入可從VSS變更為VDD,但是2個輸入的差额(例 如(ΙΝ+)-(ΙΝ-)),不能是負的。 以下還顯示,出現在某些dsPIC變數上的10位元高速A/D 轉換器。 -37- 574783 (32) 10位元的類比對數位轉換器(南速) 圍擁說萌績買 猫:%·:......................... & & &- 湖jg-AN4 g]— ANS AN6 区一 AN? ΑΝβ AN9 AN10 AN11 AN12 [g— AN13 g]— AN14 AN15 ^w-
ADC | ίο位元結果h CHO , —o^b~ 轉換邏輯 16位元、10位元 雙埠 实 輪入 切換 取樣/序列 控制‘ 輸入多工 控制 - -vg -38- 574783
(33)
VreF +和 Vref- 接針類型:具有數位輸入/輸出的類比輸入 接針功能說明:類比對數位轉換器的參考電壓電平(正數和 負數) (至於圖表,請參考AN0-AN15接針的部份) 這些輸入接針提供參考電壓給裝置,將判斷最大範圍的 類比輸入信號和LSB大小。信號範圍,也就是(ΙΝ+)-(ΙΝ-), 不能低於Vrefl也不能高於VREFH, 否則將傳回數位代碼飽和 度。 LSB大小將根據以下顯示的方程式來決定。當參考輸入減 少時,LSB大小也將隨之縮小。 CN0-CN23 接針類型:數位輸入/輸出 接針功能說明:輸入變更通知 輸入變更通知(ICN)模組,可為dsPIC30Fxxxx裝置,提供回 應所選擇輸入接針的狀態變更,產生中斷處理器要求的能 力。當關閉時脈時,ICN必須能夠偵測狀態的輸入變更,即 使是在睡眠模式中。這需要模組的邏輯設計是非同步的。 有多達到24種外部信號’可加以選擇(啟動),以產生狀態 變更的中斷要求。特定裝置現有的輸入數,由VARIANT配 置熔線的解碼來決定。 「CNx」接針數,也符合輸入變更啟動暫存器(ICEN1和 ICEN2)暫存器和輸入變更拉高啟用 (ICPU1和ICPU2)暫存器 的位元數。 -39- 574783
(34)
U1TX-U2TX 接針類型:數位輸入/輸出 接針功能說明:UART模組1或模組2的資料傳送接針(也視為 TX接針) UART傳送器方塊圖
-40- 574783 (35) UART接收器方塊圖: abaucJjp^en rxjdata
PBACK 麵 内部資料匯流排 i 讀取 寫入/Vi*取料Ά\/寫入 uxMooe
Ux£f^. η RCxFIag低位元组 接收緩衝區控制 •產生旗標 •產生中斯 也移资料字元 Λ h 來自 rxjn 3_bdK__out 測測生 偵!- 元查元脈輯 位換位時邏 始位止移醒 !5同-#也^ 存器 載入RSR Τ5*ε" -珀除法器· BCLK精出 e啟動BCLK精出 (UEN1,UEN〇«n) 控制 信號 -e· «啟動ITTS輸出 (USNl,UEN〇=i〇1.1〇)
TXx
O
CMOS 傳送資料輸出 RXx
ST 接收資料輸入 ATXx
CMOS 交替傳送資料輪出 ARXx
ST 交替接收資料輪入 CTSx
ST RTSx/BCLKx
O
CMOS 清除以傳送輸入(作用低) Μ傳送輸出 模組將放置信號在2、4或6 I/O接針上 如果模組係針對沒有交替I/O的2接針操作所組能 且 ualtio=0),則使用 2個接針(UnTX、UnRX)。 Pln^° -41 - 574783 (36) , 績買 如果模組係針對沒有交替I/O的4接針操作所組態 (u4pin=l且 ualtic^O),則使用 4個接針(UnTX、UnRX、UnCTS、 UnRTS)。應注意,根據UEN位元,模組將不使用CTS,且 UnRTS接針在UnRTS和BCLK之間變更功能。 如果模組係針對有交替1/0的2接針操作所組態(u4Pin=0且 ualtic^l),貝ll 使用 4個接針(UnTX、UnRX、UnATX、UnARX)。 應注意,根據ALTIO控制位元,UnTX或UnATX接針可能在作 用中,且該模組將選擇UnRX和UnARX接針其中之一。 如果模組係針對有交替1/0的4接針操作所組態(u4Pin=1且 ualtio=l),則使用 6個接針(UnTX、UnRX、UnATX、UnARX、 UnCTS、UnRTS)。 「uart_en」信號衍生自SPEN控制位元,且將啟動埠多工 法功能。 由於根據dsPIC變數,有超過一個以上的UART模組’因此 UnTX的「η」(或UnRx及其他),表示UART模組數。
U1RX-U2RX 接針類型:數位輸入/輸出 接針功能說明:UART模組1或模組2的資料接收接針(也稱為 RX接針)
(如需進一步的說明,請參閱u 1TX-U2TX接針的部份) U2RTS-U2CTS 接針類型:數位輸入/輸出 接針功能說明:UART模組2「準備好傳送」(RTS)和「清除 以傳送」(CTS)資料接針(也視為RTS_CTS接針) (如需進一步的說明,請參閱U1TX-U2TX接針的部份) •42- 574783
(37) IC1-IC8 接針類型:數位輸入/輸出 接針功能說明:輸入擷取接針1至8 輸入擷取模組方塊圖
輸入擷取模組電路可擷取在ICx接針發生的下列事件 •擷取每個下降邊緣 •擷取每個上升邊緣 •擷取第4個的上升邊緣 •擷取第16個的上升邊緣的上升邊緣 · •擷取輸入信號的每個上升和下降邊緣 藉由設定控制暫存器ICxCON<2:0>中適當的位元 ICxM<2:0>,即可組態這些簡單的輸入擷取模式。 擴取接針(ICx),係在選擇的定時器計數時脈來源的上升 邊緣處所取樣的。該定時器計數時脈來源,可以是内部指 令週期或是外部時脈來源。 擷取脈衝寬度必須具有比定時器時脈週期更長的期間。 當決定擷取脈衝寬度的最小脈衝寬度的時候,必須包括定 時器的預先調整設定。 -43 - 574783
(38) 兔—W 0C1-0C8 接針類型:數位輸入/輸出 接針功能說明:輸出比較接針1至8 輸出比較模組方塊圖
輸出比較模組包括具有下列運作特性的輸出比較通道 • Timer2和Timer3選擇模式 •簡單的輸出比較匹配模式 •雙重輸出比較匹配模式 •簡單的無過失PWM模式 •在CPU睡眠和閒置模式期間的輸出比較 •在輸出比較/PWM事件上的中斷 •在PWM故障偵測狀況的中斷 這些操作模式均藉由設定OCxM位元來決定。該模組主要 -44- 574783 (39) 發辍諕镇績買 用於PWM,且功率因數校正和OCx接針為該模組的輸出接 針。
OCFA-OCFB 接針類型:具有數位輸入/輸出的類比輸入 接針功能說明:PWM的輸入接針故障保護 (方塊圖:請參考0C1-0C8接針的部份) 當控制位元 〇CxM<2:0>,(OCxCON<2:0>)=111 時,所選取 的輸出比較通道,再度針對操作的PWM模式來加以組態。 先前部份中所叫用的所有資訊,適用附加的輸入故障保 護。在這個模式時,如果在〇CFx接針上彳貞測到邏輯0,個別 的PWM輸出接針置入高阻抗的輸入狀態内。要到PWM輸出 置入高阻抗狀態内之後,故障事件的偵測才是非同步事 件。PWM輸出的關閉,必須是立即且不一定配合Q時脈。比 較模組由一輸入故障保護接針所定義。每四個輸出通道 中,有1個輸入故障保護接針是合理的。在這個情況下,由 5-8個比較通道所定義的dsPIC變數,應具有2個輸入故障接 針。 -45- 574783 (40) 發續買 ICKU也是SCL接針) 接針類型:I2c迴轉率有限的輸入/輸出 接針功能說明:I2c時脈接針 I2C接收器方塊圖 讀取 Λ. 一·◊内部資料匯流排 -
I2C接收器方塊圖
此接針為I/O。在輸入時,i2c_en信號將關閉其他的驅動功 能,該接針將輸入至scl_in信號。在輸出時,該埠將模擬開 啟的漏極操作。在本實作中,模組將在scl_out信號上輸出 -46 - (41) (41)574783 固疋的0」°不論scl-0Pin—en信號是否將啟動低驅動。實 質上,scl—opm—en將為I2e時脈輸出的反轉。 另 LDT1 (也是SDA接針) 接針類型:l2c迴轉率有限的輸入/輸出 接針功能說明:I2c資料接針 (如需更詳細的資訊和方抽 万塊圖,请參閱Ι(:κΐ接針說明) 此接針是I/O,並且有如η τ 々如问ICK1接針一般的功能。sda_m sda〜out和sda—〇pm_en信號與^信號類似。 一
-47- 574783 (42) I 戀, CTX1-CTX2 接針類型:數位輸入/輸出 接針功能說明:CAN模組傳送接針 CAN模組方塊圖
每個can匯流排模組都在2個I/O接針上傳送。 每個模組都有1個傳送接針和1個接收接針。這些接針都 與裝置的一般數位I/O功能進行多工處理。 當模組是在配置模式中的時候,I/O接針將還原為PORT I/O功能。「can_en」信號為低。 當模組在任^可其他模式中的時候,can_en信號將是高的。 TX接針一定專屬於CAN輸出功能。與TX&關的I/O埠TRIS位 元,不會影響TX接針,每當是CAN模組是作用中時,TX會 進行驅動。RX接針一定專屬於CAN輸入功能。與RX相關的 I/O埠TRIS位元,不會影響RX接針,因它只會輸入,且會避 免驅動埠I/O的功能。 CRX1-CRX2 接針類型:數位輸入/輸出 接針功能說明:CAN模組接收接針 (CAN模組方塊圖和CRX接針詳細資料:請參考CTX1-CTX2 接針的部份) -48- 574783 翻績亥 (43)
附錄B
-49- (44) 574783
dsPIC30F 微晶片 dsPIC30F加強閃光ι6位元數位訊號控制器 ^應器及一般用途類產品簡介 3邊特性(續): • I2c™模組支援多主/從模式及7位元/ 10位元定址 •改良Harvard結構 • C編譯器最佳化指令設定結構 • 89基本指令 • 24位元寬指令,I6位元寬資料路徑 •線型程式記憶體定址達4M指令‘ •夸型資料記憶體定址達64 K位元組 •高達144 K位元組片上閃光程式空間 -達48 K指令字
•夸達8 K位元組的片上資料ram •高達4K位元組的非揮發資料EEPROM • 16x16位元工作暫存器陣列 •三位址產生單元,能啟動 -雙資料擷取 -DSP運算回寫累積器 •彈性定址模式支援: -間接,模數及反向位元模式 •兩個40位元寬具有選擇性飽合邏輯的累積器 • 16位元X 16位元單循環硬體分數/整數乘‘器 •單循環乘法累計(MAC)運算 •40級筒移動器 •高達30 MIPs運算: -DC至40 MHz外部時鐘輸入 -4 MHz-10 MHz振盪器輸入具有 PLL有效(4x,8x,16xj •高達45中斷源 •8使用者選擇優先權級 •8處理器例外及軟體陷阱 -向量表具有高達62向量 週邊特性: •高電流吸收/源I/O接針:25 mA/25 mA •高達5外部中斷源 •定時器模組及可程式預標器: •高達5個16位元定時器/計數器; 選擇性對南達16位元定時器成為32位元 定時器模組 • 16位元截獲輸入功能 •可定址UART模組支援: -位址位元上中斷 -啟動位元上激發 -4字符深TX及RX FIFO缓衝器 • CAN匯流排模組 類比特性: • 12位元A/D轉換器,±1 LS位元準確度: -lOOKsps 1換率 -南達16輸入通道 -睡眠及休息期間仍有轉換 •可程式低電壓偵測(PLVD) •可程式用電管制偵測及產生恢復 特別微控制器特性: •加強閃光程式記憶體 -100,000擦拭/寫入循環(標準) -操作溫度:工業溫度範圍 •資料EEPROM記憶體 •1,000,000擦拭/寫入循環(標準) •操作溫度:工業溫度範圍 •資料EEPROM保存期>20年 •在軟體控制下自行再可程式化 •通電恢復(POR),停電定時器(PWRT)及 振盪器起動定時器(OST) •彈性監視定時器(WDT)及片上低功率RC 振盪器(512 KHz) •安全時鐘監視器操作 -偵測時鐘故障並切換至片上快速RC 8 MHz振盪器 •可程式碼保護 •經3接針及電源/接地電路内串聯程式 處理 •可選擇功率管理模式、睡眠、休息及減速模式 CMOS技術: •低功率,高速閃光技術 •寬廣的操作電壓範圍(2.5 V至5 5 V) •工業及擴大的溫度範圍 •50- 1 16位元比較/FWM輸出功能 -具有雙比較模式 •資料轉換器介面(DCI)支援共有音頻 CODEC協定,包括I2S及AC.97 • 3線SPI™模組(支援所有4 SPI框模組) 574783
(45) dsPIC30F感應器處理器類產品變數表 轅出 Cdmp^SU PWM A/D 12名元 1(30 Ksps ε 3 φ 裝置 接針 程式琴憶兹 SRAll 位元组 EEPROM 位元组 定時器 位元组 指令 dsPlC30F201t id 12K 4K 1024 0 3 2 2 3 ch 1 i 1 ctePtC3〇P3012 18 2dK δκ 204S 1024 3 2 2 δςΛ 1 1 1 dsPiC30F2Q12 2d 12K dK 1054 0 3 2 2 10Ct) 1 1 ctePiC30P3013 2& 24K βκ 2048 1024 3 2 2 10 Ch 2 1 1 dsPIC30F —般用途控制器類產品變數表 裝置 接針 程式記憶髏 SRAM EEPApM 定時器^入蓋 輸出 OflMrrtV CODEC A/D 12-ίέ 元 c 2 2 〇 z < 位元组 指令 位元組 兔元组 W»M>· wPViru 介面 10Q Ksp& < CL tn o cfeP!C3QF3014' 40/44 24Κ 3Κ 204β t024 3 2 2 - I3crt 2 1 1 響 dsP*C3CF4013’ 厶 0/44 4SK 16Κ 2〇4$ 1024 5 4 4 AC97, \2S 13 ch 2 1 1 1 AsPICSDFdOl^ 64 36Κ 12Κ 20站 1024 5 3 6 AC97J5S 16 eh 2 2 1 1 ctePfCOOfSOll 64 66Κ 22Κ 40S6 102« 5 8 6 - I6cti 2 2 1 2 <fePtC3〇F5〇12 64 96Κ 32Κ 4096 2048 5 8 8 AC97, 16 cn 2 2 1 2 dsPI〇3〇F6〇1l $Λ 132Κ 44Κ 6144 2048 5 δ 8 - 16 cn 2 2 1 2 <SiPIC30F60l2 β4 144Κ 46Κ 8192 4〇9β 5 $ Θ AC97. PS I6ch 2 2 t 2 C5P1C30F4015 d〇 36Κ 12Κ 204¾ 1024 5 e β lech 2 2 1 1 dsP!C3〇F5〇13 80 66Κ 22Κ Λ036 1024 5 & 8 - 1Scii 2 2 1 2 cf5PiC3〇P5〇1-l 80 96Κ 32Κ 4096 2043 5 8 8 AC97· 1¾ 16 Ch 2 2 1 2 〇SPtC30i=e〇13 Β0 132Κ 44< 6144 2048 5 β 8 - 15 eft 2 2 1 2 dsPiC30FB014 Θ0 144Κ S192 Α〇9β 5 8 β ACS7.I% i^ch 2 2 1 2 •計劃產品(其他為訂製) 件號結構 ~ ---^
DS70035A-pag€ 2
Advance Iniormation Ο 2001 Microchip T6<snn〇i〇$y,ίΚ* -51 - 574783 (46) 接針®
18-接針 SOIC 及 PDIP 件號:30P2011/30F3012
A.N4AJ AN6^CK1/1NTQ^XFA〔 ANSU1 FW^Di1/lDT1/Oi7 Q jrDCSDOMCKI/CNS「
AN1/VBEPW〇i3/PGC [ AV〇〇C AV$$C 87654 3210 1 1 4t i§ 1 f9 Ί 1 1〕Q.lplcspxxxx
JAN7nC2J〇C2 〕CV0C1 □ OSCVCuON 3〇SC20J<0 ]vt)0]SOSC2/T2CXAJ1TOCN1□ SOSCl/n CKAJ1 HKfCNO ]AN3/CNS ]AN2/CM 說明:接針頭須更改
28接針SDIP 件號:30F2012/MF3〇i3 WOVn^^JCiia/PGD 匸 ANt/V^CFWCHaPGC r /N2/CN4[ AN3CN5CANSCN?W VWt csci/ciictN [oscacixor CKAJTTXCNrr sosci/TiocuisayCMO [ 29272fi2524f32221201$t2T716t5 w d*posFXXXX 1234ss7e9 1011121314
□ AVDO □ AVS5 ]AN&OCFA
說明:接針頭須更改 ©2001 Microcfiip Technology lr»c.
Advance Information OS70C35A-page 3 •52- 574783 (47) 發擇說钥績買 z /............
接針圈(磧)I
40·接針 PDIP 件號:30F3014/30F4013
ifiWOCFA
s〇sc2/T2c</tm>ycNi [ sosa/n cx^ rxojo c INTO C jcawi2[ GC4 C Vss C ,101112u:!1st617191920
5P030FXXXX 40^3a37363s33332313Q»2827»«242322?1 □ Ato ]州IttCSOl 3 4W11/CSOO P ANiaOOfS D OCl □ OC2 □ Vt» 3 V5S □ CRXl □ CTXl D U2RX 3 urrx 3 giR»soii/j〇ri D uvncsooi/ioci 3 sckt □ icf«wn 說明;接針頭須更改 0S70035A-pa9e a
Advance Information © 2001 Microchip Tecbn〇f〇5iy Inc. -53 - 574783 (48) 發萌説镇績買 接針圖(續):
44-#^*TQFP 件號:3〇5=3014/3〇Ρ4〇13 si -SOT—s>< 00¾ 0¾sio>ssi< i SNHNy ijf
I Αί^ΐ2/0〇Ρ5 CC1 U2TX U1R30SDI1/IDT1 ft c-iao-i-SKI ί 5Ξ3- J, f OC3 —vs HD-20sil<s HDft ^ HMUft HD ft 53tf Wowo5-oi3x.i 說明:接針頭須更改 © 2001 Microcfii>Tecftnoiagy Inc. Advance Information DSr〇035A-page 5 -54- 574783 (49) 發績買 接針圖(續)二
64* 接針 TQFP 件號:30F4O14 / 3〇Ρ5〇Ή / 3〇F$gi 30F6011/30F6012 §0 §s so nil oosnMn-- Π
son «80 δοπ i碧Π ^5υδ058ππ 2Ν0/50Π 520son s>nn ssnn Bo moE
12 34 i67<D9101;12^141516\x wmroWmwinrsii …ii 5 i〇9 s s s s s 卜9 s § s 1<P CVI9 s 》9 s CJ β u oz 2 2 ΰ 5U su ^ u ci είΜν i 5> 1 iy 養 ai s>< ss 義 ioi
•V uu y gssa/BSCWSIMV Vi 二=yiirilir $rm§ N.lrmi O? 說明:接針頭須更改
DS70〇3^A-page 6
Advance lnfermation 〇 ^〇〇1 Mk^ocfWp Technology Inc. -55 - 574783 (50) 接針圖(續):
80-接針 TQFP 件號: 30f401S/3CP5〇13 3〇f$〇l3/30=6014 3/3Ci=5014 son son son sin 莫040I ΠCSD/ebo Πi§D0 Π95¾卜8 Π Is Π 01 In -In sonPB Πion SJNO選 Πlyinδ3π oson oin uuuuuuuuuuuuuuuuuuuurjljsf 三 1== jf 3 4 5 6 7 3 9 10 11 12 13 14 l£ 16 t? 18 怕 20
dsP!C3〇FXXXX \ 60 59 58 57 56 S5 S4 S3 5Z 51 50 49 期 as dS 6A «3 42 —nlsiiirnflirisrirl
Ko
X/ 0»门 s fsc ec 9C s 2CTJ 06 0 s s 筘 vz s I u SNO/xisu ^is Mu ^i8-HU oso/δι gwil-2N<u «I Mu W5< goo> 0 urNV uoi Bi f BIVI u i— u .i g — vu.30/95
1 OS 說明;接針頭須更改 Φ 2001 Microchip Tecivioio^y In匕 Advance Information 0S7003SA-pae« \ -56- 574783 ⑻ 註釋: 發纖_績買
-57- (52)574783 注意下列PICmicro ®MCU上面碼保護特性的詳細說明 • PIQnicro產品符合Microchip資料表上的規格, • 健制器以,在i常條件下絲定核制,域今市場上同類 H不正當^可^達法的方法被用來破解碼保護特性。根據 表所列的規格以外的條件來操作PICm·微控制器。從事這種行為^一 • Microchip願意與關心自有碼的完整性戶合作。 丁㈣人犯曰U產‘ • 其錄何半導體製造商都不能保證侧的碼的安全。雜護並不表示保證 •碼保護不斷被破解^ Microchip承諾不斷改進本公產品的碼保護特性。 如有其他問題請就近洽詢當地營業處。 本手冊所包含的有關裝置應用及其他的資料只 作為建議用且需更新替換。確保應用符合規格 是使用者的貴任。有關本資料的正確度及其使 用或因使用而引起的侵犯專利權或其他智慧財 >1權Microchip公司不負責任及不予保證或表 示。除非Microchip公司書面准許,Microchip^ 空不可作為生命£援系統的金要組件使用。沒 有任何許可公開或暗示涉及任何智慧&產權β 商標
MicrocWp名稱及標記,Microchip標記、PIC、 PICmicro、PICMASTER、PICSTART、PRO MATE、KEELOO、SEEVAL、MPLAB 及 Embedded Control Solution Company 為 Microchip公司於美國及其他各國註冊的商 標。
Total Endurance ^ ICSP ' In-Circuit Serial Programming ' FilterLab ' MEXDEV ' microID、FlexROM、fiizzyLAB、MPASM、 MPLINK、MPLIB、PICC、PICDEM、 PICDEMnet、ICEPIC、Migrarable Memory、 FanSense > ECONOMONITOR > Select Mode > dsPIC、MPIC、及microPort為 Microchip公司 於美國註冊的商標。
Serialized Quick Term Programming(SQTP)為 Microchip公司在美國的服務標記。 上述所有商標均為各該公司的財產。 ^ 2001. M«rocftjp Technology incorporated, Pnnled in the 妨人 Afl Ri^ts
r^cdvcc OS.SOOO for its w^ferfstwicstCn fscSiti6S 於 7ewpe.A/ii〇na h Jijfy' 賴· Th dus^iy tysstinfinxsfses
DS70035A - 9 〇 2001 Microchip Technology /ης. Advance Information -58· (53) 574783
Microchip 全世界營業及服務處 CAS 他 Office AMEPIC Corporal 2355 west Ο^ντφβτ 0lvtl Cnareflef· Α2 85224^199 Tec Λ6〇-792^72〇〇 Fax: 430-7 TechracU Supooct 4S〇-792-78?7 Wetj Address: httpJ\ww^,rnicTT?cr>ip.cRocky Mountain :,7277 T«i: $ We?r Chandler BM1 infler. AZ 8S224-S199 4β0-792·796δ Fax: Λ0Ο7
Atlanta SCO Sc^ar Μ» R〇3d. Suite 5008 AA^rn, GA 303SO Tei: 770640-0034 Fax;77O^M307 Austin · AnaJ〇9 13740 Nc?m rtiQftway 1$3 BuifcSnoJ. Sut«4
AwilM. TX 78750 Tei: S^2*257-3J7〇
Pax; 512-257-0526 BOStort2 Lart Suite 120 Wesrforti.MA 01 d«Tdl 978-^92-3848 Fax: 978-^92*3821 Boston · Analog Unit A-8-1 WilttvOalc Tany Condociiniam 97L〇^Rca<J Concord, «a 01743t«<: 9ts^n-e4〇o ^ sre-an-ocso Cnficago 333 Pietce Suite 1W t&sca. IL S0143 Tet 630-28S-0071 Fax: €30-205-00754570 We^igrove 〇nve, Suiie 160 Ad<S«〇n.TX7S001T«: 972-81&-7423 Fax:972-818-2924 Osyton 丁·〇 Prestige Ptaoe· Suite 130Tet 937-23T-16S4 Far 337-ίβ1-9175 T^A!naOlfceeuiUin〇 322S5 N〇<^e5ie^ Higiwy, Su^e Farmington HifcJ. Mi 4^334 T^: i46-$3&-2250 Fax: 24^538*2260 Los Aci9«le$ 1Θ201 V〇n Karman. Suae* T090 iiv^e.CA 9261 a Td: 949.265-18S8 Fax; ^263^333 New York 15C Motor Partway, T«i: 631-273-i ^arlcway, Sufte 2 .NY 11788 3-5305 FOX ¢3 11*273-5335
Mic/ocftip Technoto^y J〇c 210? Morth First S&id, Suite SfiO San Jose, CA 95131 Tet 4O0-436-7SSO Pax* 4ΰ&^36-7955Toronto 6265 Noitnam 〇rrv«. Surf» 108 OnarO L^V 1X5, Canada Td: 90«73-069$ P3K $05-673-6509 ASIA^AC^FiCAusiraiia Microchip TectviQio^y Pry Ltd Sgite 22.41 Rswsod $&«t €pging2^rKSW Au$73lia Tct €1-2-^668-6733 Fax βί-2-9< China - 8o*|irtg Mlcrocllip Tecftootegy CC5iSultit*>g Ca. Lkt, Bering Liaison Ur* 915 B«r HaJ wan Τ^ί βίι59. · Να 6 Cnaoyangmeti Be»〇a^e a^ing, 100027. N〇. China Tet 66-10-852821QQ Fax: 96-i〇^S2B2T〇d China«Chengdu Micnscftp Tecftndc^y Cottyittrig (Sfert^ha·) Co., Ltd. cr«^〇du Uatson Off>c« Rm. 2401.24th Ffco*. Ming XJog financial N〇.^Tl〇US*r^l C^ngdu S10QT6. Tei; aS-2fr67S62D0 Far 86-28^7665»China - Fuihou MkMtHQ Tf〇M6lcgy CoreuRing Co.. Lid.. Fo4fcu Liarson Offce Rm. 531. Notm Buikfing Fujian fotQ'^x Trade Cenw Hotel TiVStsi Road F«jmu 3S0001»CKrt« TfiC 86-$91-7$5Τ$63 Fax; 8«9t-7$S:S7^Chi抑-$⑽ng虹i Microct^p technology C^nsu(tin9 (Sh9ngfi3i) Co’Ut R〇〇nj 701,01^. 8 Far £d«: lnternsLtonaf Pla2S No.3l7XianXiaR〇dd Sran$fttw200C5i Tet«-?1-o275n57〇〇 Fax: 05-21-62T^-S060 fienzhen Teci>〇〇i〇gy P! … Rm. 1^5.1 Remnna/t! SheraiwS 7et8e-755-Z35036T I Hoog Kong MasOChipTecftn〇t6〇y HonQtong LM Una 901·©. 2. Mfi*rc〇ia» 223 King Fo〇g Poed Kwal f ςης. KXt Hong iwj Ter· 852•抑,1200 P»c 852·她,3431 India MiaocfapT india Uai&d Orvyas^e C 1Ftoor.Wit^A{A3fA4) No. n, asiaugnessey R〇i< BdrtgaiorC» 560 025, Inba T«t 91^0*^390051 Fax 91-a0-5»0062
^9^€TS5 丨㈣(S^ng^aO
Micros TJ3cf«)to5y ^ρβίΐ K.K. BenexS>l 6F 3-18-20, Sftinyotorama Koftttoj-Ku. Yotohama-C^ Kanagaw^. 222-0033. J^p^n T«t 81-45-471-6166 Fv: 31-45-471*5*122Korea Micrtcnip Technoto^y Κότύί 1»1. ΎΟυΛς&ο Β»5· 3 H〇Cf Sanwyr>g-D〇rt3. Kangwvxu Secuc. 35-582 Tet«-2.SS4-7200 Fax a3.2*5SS*S«W 細炉pore t Se>«pcre Pte Lid. 2〇DMicWVtr
TecftnoiOgy 5 t A〇ad tmeCenCe .188S60 !-8S7〇 Fsx; $5^1-6650
China ♦ She Microchip 'Co, Lid, Shenzften Liaison t 13/Ff Shenzftwi K^cy Cdrttrd. Uju iS18001,Chi«l Fix: »-75&2366086 (Shanghai)
TafwArt 11M. No, 207 Tung Hua North Ftaaii Taipei, 1〇S, Taiwan Tel:886-2-27t7-7l7S Far B86-2-2S45^139 EUROPE Oenmaric MicrocNpl Hog^BisL UiJtrvp^i e«〇enip OK-27SO O^rKttQfk, Tet 4S 4420 969S Pax 45 4420 9910
Franc· A/izonaM i Miciocrto Tecfmotogy sari, d>ctiyiae <i〇 Moulin de Massy 43 Rue du Sauit Trapu QatimenlA-i«f 91300 Massy,户ran» Trt 3^-1-€^S3*€3-iO Faac33-1-S9-30-90-79
Germanr
LocfthacnerSfaasse 13
Tec^xiotoQY GnOH nRinglZS Germany 7-Ή4 0 ^9-89-^7-144^ Analog 0.^2152 Martinsoed G^rm^ny Tci: 49-89^956600 Pax: 49-89-59365022 ttilyArizona «x^ro^ip Tec «tQ Ι*«ΠΛ I M? 41 Agnte BfUnzB n,iaiy 39-03»^5791-1 F; 20OM / Milan, f Tat 39-0^65791-1 Fiv 39^39-6399853 United Kingdom "ώ〇Λ3 Microchip ΤςςίΛΟίοςϊ 此 SOSgslccttle Hoad ,engfand STU 8521 586d Fax 44.1189^5820
•59· 574783
(54)
Microchip dsP!C30F dsPIC30F加強閃光16位元數位訊號控制器 功率轉換及運動控制類產品簡介_ 高性能改良RISC CPU : •改良Harvard結構 •C編譯器最佳化指令設定結構 • 89基本指令 • 24位元寬指令,I6位元寬資料路徑 •線型程式記憶體定址達4M指令字 •線型資料記憶體定址達64 K位元組 •高達144 K位元組片上閃光程式空間 -高達48 K指令字
•高達8 K位元組的片上資料RAM •高達4K位元組的非揮發資料EEPROM • 16x16位元工作暫存器陣列 •三位址產生單元,能啟動: •雙資料擷取 -DSP運算回寫累積器 •彈性定址模式支援: -間接,模數及反向位元模式 •兩個40位元寬具有選擇性飽合邏輯的累積器 • 16位元X 16位元單循環硬體分數/整數乘法器 •單循環乘法累計(MAC)運算 •40級筒移動器 •高達30 MIPs運算: -DC至40 MHz外部時鐘輸入 •4 MHz-10 MHz振盪器輸入具有PLL有效(4x,8x,16x) •高達45中斷源 -8使用者選擇優先權級 •8處理器例外及軟體陷阱 -向量表具有高達62向量 馬達控制PWM模組特性: •高達8PWM輸出通道 -補助式獨立輸出模式 •邊緣及中心對準模式 •4工作循環產生器 •具有4模式的專用時間基準 •可程式輸出極性 •補助模式的停滯時間控制 •手動輸出控制 • A/D轉換觸發器 正交編碼器介面模式特性: •相位A、相位B及指數相位脈衝 • 16位元上/下位置計數器 •計量方向狀態 •位置測量模式(x2及x4) •輸入的可程式數位雜訊濾波器 •另外16位定時器/計數器模式 • 16位元上/下位置計數器 •中斷位置計量器上翻轉/低流 φ 輸入揭取模組特性: •擷取16位元定時器值 -擴取各第1、第4或第16上升邊緣 -揭取各下降邊緣 -擁取各上升及下降邊緣 •解析度為33 ns於30 MIPS •定時器2或定時器3時間基準選擇 •睡眠或休息期間輸入擷取 •中斷輸入擷取事件 類比特性: • 10位元A/D轉換器,士1 LS位元準確度: -500 本/Sec (Ksps)轉換率 -高達16輸入通道 -睡眠及休息期間仍有轉換 4同步樣本/維持 φ •可程式低電壓偵測(PLVD) •可程式用電管制偵測及產生恢復 其他週邊特性: • CAN匯流排模組 • 3線SPI模組 -支援所有4 SPI框模組 •比較/FWM輸出功能 -具有雙比較模式 •可定址UART模组支援: -位址位元上中斷,啟動位元上激發 •四字符深TX5JIX FIFO緩衝器 • I2C™模組支援7位元/10位元定址 -支援多主/從模式 •高達5個16位元定時器 •4個16位元定時器選擇性構造成為32位元定時器 -60- 574783 (55)
特別微控制器特性: •加強閃光程式記憶體 -100,000擦拭/寫入循環(標準) -操作溫度:工業溫度範圍 •資料EEPROM記憶體 -1,000,000擦拭/寫入循環(標準) -操作溫度:工業溫度範圍 -資料EEPROM保存期>20年 •在軟體控制下自行再可程式化 •通電恢復(POR),停電定時器(PWRT)及振盪器 起動定時器(OST) •彈性監視定時器(WDT)及片上低功率 RC振盪器(512 KHz) 特別微控制器特性(續广 •安全時鐘監視器操作 -ί貞測時鐘故障並切換至内部快速RC δ MHziS蓋器 •可程式碼保護 •經3接針及電源/接地電路内串聯程式(ICSP™)處理 •可選擇功率管理模式、睡眠、休息及減速模式 CMOS技術: •低功率、高速閃光技術 •寬廣的操作電壓範圍(2.5 V至5.5V) •工業及擴大的溫度範圍 dsPIC30F功率轉換及運動控制類產品變數表 裝置 接針 程式記憶鳢 位元组 指令 SHAM 位元組 eephom 位元组 定時器 检入蓋 輪出 Cgn^Std PWM 馬達 控制 PWM A/D10*brt 500Ksps Quad enc < p z < CksP!C30F201〇 2β 12K/4K 512 1024 3 d 2 6ch 6ch 1 1 - dsPICX»P3010 28 2WSK ^024 1024 5 & 2 6ch 6ch Yes 1 1 1 - dsPIC3〇F40l2 28 4βΧ/16Κ 204ft 1024 5 Λ 2 6ch 6ch Yes 1 τ 1 1 dsP1C30F3011 ^0/U 24K/SK 1024 5 4 Δ. 6ch 9你 Yes 2 t 1 - dsPlCSOf^l 40/44 48Κ/Τ5Κ 20A6 1024 5 Λ 4 6ch 9cii Yes 2 1 1 1 dsPiC30F4010 64 36ΚΠ2Κ 20^3 1024 5 8 β 8ch 7sch Υθβ 2 a 1 1 d$PiC30R501〇 6d 96ΚΠ2Κ Λ396 2048 5 8 5 ech 1$ch Yes 2 2 1 z OSPIC30F6010 80 144K/4SK 8192 4096 S 8 3 ech I6ch Yes 2 2 1 2 件號結構
0570(J36A-pa9® 2
Advance Information & 2001 Microchip Technoiogy Inc. -61 - 574783 (56) ,績買 接針圖:
28-接針 SDIP 并號· 3flF2〇!〇/3〇F3C10/3〇F4iM2
MCLR C AN<yVtt^/CNaPGD 匚 AN17VW-/CN3/PGC
Α^3ΛΝ〇ΧΛ>Ι5 C AN4/〇£A/lC7/CN5 A#J5«EaiC8i〇i7 v$s c 一 C 匸 匸 C 5 0〇2Λ〇2ΛΝΤΖ C QSCI/OJCiM OSC2/CLXO S〇SC2n*iCKiUtTXA>ll SCSCimCX/UlFWCNO Vdo 3 s 6 8 9 10 11 12 13 14
WS-PI803XXX nnnnrtnnnnnJGDn β271?2554ίί22α{?1315171β15
Voo VS5 U1TX^001/ICK1/CTX1 FLTA/lNTtVSCKiiOCFAocvici/ir^n 說明:接針頭須更改
40-接針 PDIP 件號:30F3Cm /30^4011 MCLRC ANO/VREFWCl^/PGO ζ ANl/VH5F,/CN3rPGC C AN2/CN4 C AK3/INDX/CNS C ΑΝΛ/ΟΕΛΛ07/〇Ν€ C ANS/QEa/JCe/CN7 C AN€/OCFA [ AN7匸 AN8C V〇〇C V3SC OSC^/CLKIN £ 〇3C2^:LK〇 C SOSC2/T2CKWTX/CM C SCSCimCK/UlWC/CNO c FLTAT1NT0 E OC2/IC2/INT2 C OC4Cvssc 0987 e^43210SB7e54AJ2t 43333533333222^22222Θ d«l2§pxxxx 13233X5 g 7 <〇 snon U313U uneM7Mag 四 □ AVoo 3 AV$S 3 PWM〇 〕尹WM1 3 PWM2 3 PWM3 3 PWM4 3 PWM5 3 Vo〇 ]V« 3 Cf«1 3 CTUT 〕U2RX3 urrx D U^RX/SOIVjOTi 3 OlTX/SDOt/ICKl 3 SCK1 3 〇C1/iC1/lNTl D OC3 3 Voo 說明;接針頭須更改 © 2001 Wicrocftip Teduwiogy Inc.
Advance Information OS7〇〇36A-page 3 -62- 574783 (57) 圍觸說鵠績買 接針圖(續
4Φ接針TQFP §/-H3y§z< :Ν:>Ν3&:ΛηΝν ttn IZS5 1« i nfl ft cwl £ ffnMH οϊ^ ttrtuH w«>< ItnuM <!0><_r 02: §2 iMo.
Tnfi
f 4ιπβ7ιοο>1011 說明•·接針頭須更改 二三三二一
HD HD1
vs 0C4 002Λ§Ν5 FLTA/Ii SOSCVT1CK/匚一 nWCNU ΤΓΓ7 Hot· 02 W04-<00 HD-20 7 crwsDO 一/ICK1 SCK32 OC 一 ΛΟΙΛΝΤΠ DSTCC^eA-page 4 AdvanC6 Information ^ 2001 MicrochipT^cftnology inc. -63 - 574783 (58) 瞧麵 接針圖(續):
6Φ接針TQFP 件號:30F401tJ/3Clf5010 ^In-
1d3A56 7coo>101112131"1519 ^nnmnrwtolnnmnrE3I_P I: I
os OS 200Πcoon^υοπ «-§3010 πisuywons—οοπιli^ioon^ «50 s>n Jxs ιχε mf£ i ews2d ns nn-w 0¾ $s IS ¾ δ 2 SS $ β os 筘 s s s s幻 s ISsΞ 91 i 一 u -u y u . y ' I θζυΛΧΙΟ/xizn _y 9δϋ i Mi I T 0 T 1 6I<sv 00>< I <&0a5
1—.iF dllyr-l 5U1 說明:接針頭鏔更改 © 2C01 Microchip T^Chnoiogy Inc.
Advance Information DS7〇〇36A-t>afle 5 -64- 574783 (59) 接針圖(續)i
80-接針 TQFP 件號:39F601l? son son δοπ SI Πc>i Π «5^8 Π i§o Π smsoo Πi§s Πwin In xsn In SGn ssnξιπ -In —έπ 5ΕΠ •«•In PWM6CZ PWM7 CZ tsckI T4CKI SCLJ<2^N8 Cl SDI2fQNi$ m SOQ2/CN1〇[ M^Rf- SWCN11 m Vssr~ VooL_ FLTA/IMT1 Π.ΤΒΛΝΤ2 ! AN&〇ea〇47[ AN4QEA/CN6CZ ΑΝ3ΛΝΟΧΛ2Ν5[ :d:[ [c= 巨 AN20WCH AN1A>l3/PGCCZZ A/«iCN2/PGDCZ 1° « 2 59 3 • SA 57 5 56 6 55 7 54 β S3 9 5Z 10 u dsPI〇3CFXXXX 51 50 12 49 13 铂 14 *7 15 16 AS 17 18 43 19 20 41 ZD SOSCl/TiOOCNO [Z3$C>SC2<;N1
§ s 异 9C w)c>ccc ¾ s Qcs s_ IS 9C 9ct ^ s s \ e5§§ /scvxsn §§。| 02§δι 2i©^0§5< iv rtINytfslllw Isiv 0Ϊfv i i 8¾ iju> ivducmv 說明:接針頭須更改 DS70036A-page 6
Advance Information © 2001 Microchip Technoiogy Irte. -65- 574783 (60) 圓 注意下列PICmicro® MCU上面碼保護特性的詳細說明 ' • PICmicro產品符合Microchip資料表上的規格。 • Microchip相信其PICmicro微控制器產品,在正常條件下依規定方式使用,為現 今市場上同類產品中最安全的產品之一。 •已有不正當及可能達法的方法被用來破解碼保護特性。根據了解所有這些方法 均需使用資料表所列的規格以外的條件來操作PICmicro微控制器。從事這種行 為的人顯然侵犯智慧財產權。 • Microchip願意與關心自有碼的完整性的客戶合作。 不論是Microchip或其他任何半導體製造商都不能保證他們的碼的安全。碼保 護並不表示保證產品為”不可破解··。 • 碼保護不斷被破解。Microchip承諾不斷改進本公產品的碼保護特性。 如有其他問題請就近洽詢當地營業處。 的保本起權表,的暗 他確關引產或許統或 其。有而才證隹系開 及換。用f保&援公 用替任使慧予S支可 應新責因智不書命許 置更的或他及司生何 裝需者用其任公為任權 關且用使U責1P作有產 有用使其或負ch可沒財 的議是及權不cro不。慧 含建格度利司Mi品用智 包為規確專必g使何 所作合正巳hiwhi件任 冊只符的ioc脖OC組及 手料用料侵icr3icr要涉 本資應資的Mi示Mi重示 商標 Microchip名稱及標記,Microchip 標 記、PIC、PICmicro、PICMASTER、 PICSTART、PRO MATE、KeeLoo、 SEEVAL、MPLAB及Embedded Control Solution Company為 Microchip公司於 美國及其他各國註冊的商標。
Total Endurance、ICSP Serial Programming 、 MEXDEV 、microID 、
MPASM PICC 、 、ICEPIC fuzzyLAB ’ MPLIB 、 PICDEMnet Memory 、 ECONOMONITOR dsPIC 、 MPIC ,
In-Circuit FilterLab 、 FlexROM、 MPLINK、 PICDEM 、 、Migrarable FanSense 、 Select Mode、 及 microPort 為
Microchip公司於美國註冊的商標。 Serialized Quick Term Programming (SQTP)為Microchip公司在美國的月良 務標記。 上述所有商標均為各該公司的財產。 C 2SX)1t Microchip T«cfino2o$y Uico^rated, Printed in All R^Ws Reserved. ◎ Crimed recyded
fsyicstion fxi&ies in renp〇, ^zrma injuty 1S9§. The uicnxJvQ t^csiyesi OS^SCOO o^ty sysmm hy its vrcfftAmitiQ cSasign snd wafer fsyicstk Ciianditf QndTeni^O, Λήζζ Comp9ny0$puaif(rsystsrn pnaceOU«$« c
PtCmhr^d^MCUS,Ka deyic〇s.SmyEEPR〇Ms proobcs. ft7«icf〇bn. quaSty system ήχ me dssi^^dmanuf^ciurscf f3c^f〇0m0nHsy9ttiTtstst$QSO〇i 4:9<^β〇α. D 2001 Microchip Tectm〇t〇〇y Ιπα
Advance Infonnation D570036A-page7 -66- 574783 (61)
Microchip 全世界營業及服務處 AMERICAS Corponrtt Office 235S Wesi Chardter BivdL CTQtietef.AZ 85224-6199 480-792-7200 400-791-7277 Ted^cal Support. 480-792-7S2T We6 AiSdress; httptAwww.mfcnjcrtp.oom RocKy Moijntain 23S5W«si Chancier Θ«να. ChertJCf.AZ 85224-6139 Tei: 480-792-7966 Paa: <«>7$2-745β Atlanta 500 Sugar MUI Road. Surtd 2 Atlcmt3. CA 30350 Tet 7T〇^lCHX〇4 Fix:: Austin - An«|{〇9 13740 ΝΟίΛ Highway 1B3 6pikSn9J. Sctt〇4 Αΐβών JX 737S0 m 512-257-3370 Fax: 512^7^529 6ost〇n 2 Urn OrWe, Suite 120 WestfOCd.MA 〇1 W5 Tet 978-β92-3849 Ρ*λ: ^7^^92-3821 ^2〇〇e 706400307
Boston - Analog UnitA^-tMltXOOk 97 Lo%^e« R〇a〇
Ta^ry CondofiunhiA
Q17A2 USOO 979*371-CD05Q C〇r*aer^, I T«tg7M: Chicago 333 f^ier» Rddd. Suite 1Θ0 Itasca. fL 6^143 Td: β30*29Μ〇71 F»c 63〇2SS<S〇75DvISns AS70 W«igrewe Drive. 1S0 Adcisoo. TX 7SCX51 Tei; 9/2-81^-7423 Fax ¢72-818-2924Dayton Two Prestige Place, Suite 130 OH ^5342 Tct937-291-l6S4 Fax «37-291-9175Detroit TrHAtria 〇t£ce &uikiin〇 322SS HignwSy, SyAi ^90 Farmingtgn ΗΛ5» 幼 48334 Tet 24β-$5β-2250 Fax 24^538*2260 Los An$ei«$ tS2〇t von Karman IiWm. CA 92812 Tefc «9-253^888 Fgac iKew York ISO Motor p^ricway.i Hauppauge. NY 117S3 Tet 631-273-5305 Fax: 631-273-5335 San Microchip Tecftnotogy irC. 2107 North First Suite 590 S^nJcse.CA TeL* 406*436-7950 f ax: 4〇6-d36-T95S Toronto 62SS MCfxnatn 〇me, Soita i〇8 Or^rio L4V 1XS# Canada Te4r90S-673-0C99 Fax:' ASIA^AaFIC Austraiia Microcfwp Tecfrotogy A^stafia Piy Ud Suite ZL 41 flawson Street ¾5ίϊί(¾21^l.^iSW Austrafia Tet 61-2-9668-6733 r^X. 61-2*$86δ-β755 Chins - Beiiin^ Microchip Te^noiogy Consufting (Sfan^TUi) Co.f UdU Bering Uataon Onice Una 915 BeiHaiWanTaiBkjg. · Να 6 Cnaoyangmea Se«iai»e 8cT«lQ. 10CX3Z7. Να. China Tei a^10-e$2S21〇0 Fax: 96-10-65282104 China « Chengdu MovctiiQ Tet^okj^f Conut^ng (Sr^ngftti) Cou, Ltd.. Oiengdu Liaison Otfioe Rip.抑、2你 Boor· χΐπς FIwKiai T〇¥ter fK,68 Ti〇u Scrtti C^e<\griu610Cl€% China Tet 0&^S-S7Sea〇〇 Fac 56^8-6766599 China - Fuzhou Mlcfoc?^ T^WOfogy Corwjaing (Shanghap) Ca· Ud- PtfinoM L^son 〇«*«» Rm, 531, ΝώΛΛ Fu^an foreign CetW Hofei 73Wu»i Ao^d Fuift〇u3SC〇01.0u«a Tet 96-Sei-7S7SS3 Fax 66-591-7S57S72 雇 _ Shanghai Microchip Tcchrwtogy ConsiKing (SftinghaO 〇0..〇eL Room 701. B ·: far East ktferotianM N〇.317Xi3nXian〇«j Shanghai, 200〇St TtC W-21-8Z75-S70Q Fax: 86-21 *€27S-5060 China - Shwi2i>cn MKtocoi^ Tecaeiogy Conswit^ (SDar^fa〇 Co., lid^ ^f'enznen Liaiwn Office Rm. 1^15. Sherzhen KeiTy Cenlfe. RerwntnrunLu Shenzhen 519001, China Tet Θ6-75«3$0361 Fax 0β-7»2366〇86
Japan Meycn»p T«ftn〇iogy KJC Seiiex Sr1 S-1B-20. Shinrokohama X^kv-Ku、 Kanagawa, 222-0033. Jap»n Tet81-45-471-6ie6 Fan $1-45-t7^T22 Korta Tecftnoiogr Kored 163-1. YoirgboBi^. 3 S^msung-Dong, Kangn&roKu Seoi. Korea 135^SS Tet 52-2*55^7200 Faac 52^-553-5334 Singapore MiCrtCftip T纪--^ 200ΜίάΛΒακί t〇7"P2 Prime Centre Sing^Cf^. 168960 Td: 6^-334^5713 F^JC eS-534-88S0 Taiwan Mlcroo^ Tecftnoi^ Taiwan 11M, No. 207 Tung Hu4 iloed Taipei, 10S. Tertian Td:e86-2«2T17.717S Par ¢86-2-2545-01¾ EUROPE Denmark Micros Tecnndogy 〇snmy>t ApS Re^ue Suibne» CertreUtitn^nciva Gaftemp OK^ZT^Q OonnUrt m*4S 9895 F:as:45 4420 9910France AreCctii MiOrochp TeCftn〇<〇gy SAftL PafC CACSiffite ΰυ MCuOn tje Ma PWCtfACtivi 43 flue duS Saule Tr3iu
Fax: 33.1-6^-30.90^79
Fgx; 9^9^263-1: ^ Suiters
HongKong Mkrscnip Yecni ^ Kongto^gUd. tT^chn〇i〇^< wRrg125 Germany T6t49-89^27-144〇 Ρ*χ:49-δ r-An9l〇9 r5trass«i3
Uni 501-6. Tower; 223 Hin〇 Ροής f Kwai F〇〇〇. N.T^ H〇r^ K〇n〇 Tec β52·24〇Λ-ΐ2〇α fax: 852-2401^3431 India ΜίπτχΛΐρ Technoiogy Inc. kKfa Litton Office Oivyasfw Cheniber^ 1R〇Cf.WiogA{AyMJ No. 11, CrSiaujnestey ?laad 560 025.((^ Ten ^«*22500^ SH2900C2
Qerxmitf-, Locnrumrs O-e^szMat;
Tet Italy Ansooa Miaoc^iD Tednoiogy $PL Ccf^TO 〇ΓΒΖ)〇η^9 Coifeoni P44CO TSums 1 V. t9 Cofleoni 1 20041 Agate Brtdiiza M迪n·邮 T« 39^35-65791-1 Fax: 3«» *6806883 limited Κΐη9<ίοπι Ahzona MiCTOcNp l&t 50SE£kdateR〇ad Winners^ Tnan(>Q ϋέ御dBG^STU 44 ns 921 5W9 Fax:从 1
1ie92i-«€CQ -67-
Claims (1)
- 574783 第091122321號專利申請案 中文申請專利範圍替換本(92年5月) 拾、申請專利範圍 1. 一種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有AN6、SCK1、INTO或OCFA功能; 一第二接針,其具有 AN5、U1RX、SDI1、IDT1、CN7或 PGD功能; 一第三接針,其具有AN4、U1TX、SD01、CK1、CN6或 PGC功能; 一第四接針,其具有MCLR功能; 一第五接針,其具有Vss功能; 一第六接針,其具有ΑΝ0、VREf+或CN2功能; 一第七接針,其具有AN1、VREf-或CN3功能; 一第八接針,其具有AVdd功能; 一第九接針,其具有AVss功能; 一第十接針,其具有AN2或CN4功能; 一第十一接針,其具有AN3或CN5功能; 一第十二接針,其具有SOSC1、TICK、U1RX或CN0功 能; 一第十三接針,其具有SOSC2、T2CK、U1TX或CN1功能; 一第十四接針,其具有Vdd功能; 一第十五接針,其具有OSC2或CLK0功能; 一第十六接針,其具有OSC1或CLKIN功能; 一第十七接針,其具有1C 1或OC1功能;以及574783 一第十八接針,其具有AN7、IC2或0C2功能。 2. —種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 A I Tv . 立丁巴柯· 一第一接針,其具有MCLR功能; 一第二接針,其具有ANO、VREF+或CN2功能; 一第三接針,其具有AN1、VREF-或CN3功能; 一第四接針,其具有AN2或CN4功能; 一第五接針,其具有AN3或CN5功能; 一第六接針,其具有AN4或CN6功能; 一第七接針,其具有AN5或CN7功能; 一第八接針,其具有Vss功能; 一第九接針,.其具有0SC1或CLKIN功能; 一第十接針,其具有0SC2或CLKO功能; 一第十一接針,其具有S0SC2、T2CK、U1TX或CN1功能; 一第十二接針,其具有S0SC1、TICK、U1RX或CNO功 能; 一第十三接針,其具有Vdd功能; 一第十四接針,其具有IC2或INT2功能; 一第十五接針,其具有IC1或INT1功能; 一第十六接針,其具有SCK1或INTO功能; 一第十七接針,其具有U1TX、SD01、ICK1或PGC功能; 一第十八接針,其具有U1RX、SDI1、IDT1或PGD功能; 一第十九接針,其具有Vss功能; 一第二十接針,其具有Vdd功能; -2- 574783 一第二十一接針,其具有U2TX功能; 一第二十二接針,其具有U2RX功能; 一第二十三接針,其具有AN9或0C2功能; 一第二十四接針,其具有AN8或0C1功能; 一第二十五接針,其具有AN7功能;一第二十六接針,其具有AN6或OCFA功能; 一第二十七接針,其具有AVss功能;以及 一第二十八接針,其具有AVdd功能。 3. —種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有MCLR功能; 一第二接針,其具有ANO、VREF+或CN2功能; 一第三接針,其具有AN1、VREF-或CN3功能; 一第四接針,其具有AN2或CN4功能; 一第五接針,其具有AN3或CN5功能; 一第六接針,其具有AN4、IC7或CN6功能; 一第七接針,其具有AN5、IC8或CN7功能; 一第八接針,其具有AN6或OCFA功能; 一第九接針,其具有AN7功能; 一第十接針,其具有AN8功能; 一第十一接針,其具有Vdd功能; 一第十二接針,其具有Vss功能; 一第十三接針,其具有0SC1或CLKIN功能;574783 一第十四接針,其具有0SC2或CLKO功能; 一第十五接針,其具有S0SC2、T2CK、U1TX或CN1功能; 一第十六接針,其具有S0SC1、TICK、U1RX或CN0功 能; 一第十七接針,其具有INTO功能; 一第十八接針,其具有IC2或INT2功能; 一第十九接針,其具有0C4功能; 一第二十接針,其具有Vss功能; 一第二十一接針,其具有Vdd功能; 一第二十二接針,其具有0C3功能; 一第二十三接針,其具有1C 1或INT1功能; 一第二十四接針,其具有SCK1功能; 一第二十五接針,其具有U1TX、SD01、ICK1或PGC功 能; 一第二十六接針,其具有U1RX、SDI1、IDT1或PGD功 能; 一第二十七接針,其具有U2TX功能; 一第二十八接針,其具有U2RX功能; 一第二十九接針,其具有CTX1功能; 一第三十接針,具有CRX1功能; 一第三十一接針,其具有Vss功能; 一第三十二接針,其具有Vdd功能; 一第三十三接針,其具有0C2功能; 一第三十四接針,其具有0C1功能; 574783一第三十五接針,其具有AN12或COFS功能; 一第三十六接針,其具有AN11或CSDO功能; 一第三十七接針,其具有AN10或CSDI功能; 一第三十八接針,其具有AN9或CSCK功能; 一第三十九接針,其具有AVss功能;以及 一第四十接針,其具有AVdd功能。 4. 一種積體電路(1C)功能性路徑配置,其包括:功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有AN4、IC7或CN6功能; 一第二接針,其具有AN5、IC8或CN7功能; 一第三接針,其具有AN6或OCFA功能; 一第四接針,其具有AN7功能; 一第五接針,其具有AN8功能; 一第七接針,其具有Vdd功能;一第八接針,其具有Vss功能; 一第九接針,其具有0SC1或CLKIN功能; 一第十接針,其具有0SC2或CLKO功能; 一第十一接針,其具有S0SC2、T2CK、U1TX或CN1功能; 一第十二接針,其具有S0SC1、TICK、U1RX或CN0功 能; 一第十三接針,其具有INTO功能; 一第十四接針,其具有IC2或INT2功能; 一第十五接針,其具有0C4功能; -5-574783 一第十六接針,其具有Vss功能; 一第十八接針,其具有Vdd功能; 一第十九接針,其具有0C3功能; 一第二十接針,其具有1C 1或INT1功能; 一第二十一接針,其具有SCK1功能; 一第二十二接針,其具有U1TX、SD01、ICK1或PGC功 能; 一第二十三接針,其具有U1RX、SDI1、IDT1或PGD功 能; 一第二十四接針,其具有U2TX功能; 一第二十五接針,其具有U2RX功能; 一第二十六接針,其具有CTX1功能; 一第二十七接針,其具有CRX1功能; 一第二十九接針,其具有Vss功能; 一第三十接針,其具有Vdd功能; 一第 <三十一接針,其具有0C2功能; 一第三十二接針,其具有0C1功能; 一第三十三接針,其具有AN12或COFS功能; 一第三十四接針,其具有AN11或CSDO功能; 一第三十五接針,其具有AN10或CSDI功能; 一第三十六接針,其具有AN9或CSCK功能; 一第三十七接針,其具有AVss功能; 一第三十八接針,其具有AVdd功能; 一第四十接針,其具有MCLR功能;一第四十一接針,其具有ANO、VREF+或CN2功能; 一第四十二接針,其具有AN1、VREF-或CN3功能; 一第四十三接針,其具有AN2或CN4功能;以及 一第四十四接針,其具有AN3或CN5功能。 一種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有COFS功能; 一第二接針,其具有T2CK功能; 一第三接針,其具有T3CK功能; 一第四接針,其具有SCK2或CN8功能; 一第五接針,其具有SDI2或CN9功能; 一第六接針,其具有SD02或CN10功能; 一第七接針,其具有MCLR功能; 一第八接針,其具有SS2或CN11功能; 一第九接針,其具有Vss功能; 一第十接針,其具有Vdd功能; 一第十一接針,其具有AN5、IC8或CN7功能; 一第十二接針,其具有AN4、IC7或CN6功能; 一第十三接針,其具有AN3或CN5功能; 一第十四接針,其具有AN2或CN4功能; 一第十五接針,其具有AN1、VREF-或CN3功能; 一第十六接針,其具有ANO、VREF+或CN2功能; 一第十七接針,其具有AN6或OCFA功能;一第十八接針,其具有AN7功能; 一第十九接針,其具有AVdd功能; 一第二十接針,其具有AVss功能; 一第二十一接針,其具有AN8功能; 一第二十二接針,其具有AN9功能; 一第二十三接針,其具有AN10功能; 一第二十四接針,其具有AN11功能; 一第二十五接針,其具有Vss功能; 一第二十六接針,其具有Vdd功能; 一第二十七接針,其具有AN12功能; 一第二十八接針,其具有AN13功能; 一第二十九接針,其具有AN14功能; 一第三十接針,其具有AN15、OCFB或CN12功能; 一第三十一接針,其具有U2RX或CN17功能; 一第三十二接針,其具有U2 丁X或CN18功能; 一第三十三接針,其具有U1TX、SD01或PGC功能; 一第三十四接針,其具有U1RX、SDI1或PGD功能; 一第三十五接針,其具有SCK1或INTO功能; 一第三十六接針,其具有IDT1功能; 一第三十七接針,其具有ICK1功能; 一第三十八接針,其具有Vdd功能; 一第三十九接針,其具有0SC1或CLKIN功能; 一第四十接·針,其具有0SC2或CLKO功能; 一第四Η--接針,其具有Vss功能;574783 一第四十二接針,其具有IC1或INTI功能; 一第四十三接針,其具有IC2或INT2功能; 一第四十四接針,其具有IC3或INT3功能; 一第四十五接針,其具有IC4或INT4功能; 一第四十六接針,其具有0C 1功能; 一第四十七接針,其具有S0SC2、丁 4CK或CN1功能; 一第四十八接針,其具有S0SC1、TICK或CNO功能; 一第四十九接針,其具有0C2功能; 一第五十接針,其具有0C3功能; 一第五十一接針,其具有0C4功能; 一第五十二接針,其具有0C5、IC5或CN13功能; 一第五十三接針,其具有0C6、IC6或CN14功能; 一第五十四接針,其具有0C7或CN15功能; 一第五十五接針,其具有0C8或CN16功能; 一第五十六接針,其具有Vss功能; 一第五十七接針,其具有Vdd功能; 一第五十八接針,其具有CRX1功能; 一第五十九接針,其具有CTX1功能; 一第六十接針,其具有CTX2功能; 一第六十一接針,其具有CRX2功能; 一第六十二接針,其具有CSCK功能; 一第六十三接針,其具有CSDI功能;以及 一第六十四接針,其具有CSDO功能。 6. —種積體電路(1C)功能性路徑配置,其包括: -9 -574783 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有COFS功能; 一第二接針,其具有T2CK功能; 一第三接針,其具有T3CK功能; 一第四接針,其具有T4CK功能; 一第五接針,其具有T5CK功能; 一第六接針,其具有SCLK2或CN8功能; 一第七接針,其具有SDI2或CN9功能; 一第八接針,其具有SD02或CN10功能; 一第九接針,其具有MCLR功能; 一第十接針,其具有SS2或CN11功能; 一第十一接針,其具有Vss功能; 一第十二接針,其具有Vdd功能; 一第十三接針,其具有INT1功能; 一第十四接針,其具有INT2功能; 一第十五接針,其具有AN5或CN7功能; 一第十六接針,其具有AN4或CN6功能; 一第十七接針,其具有AN3或CN5功能; 一第十八接針,其具有AN2或CN4功能; 一第十九接針,其具有AN1或CN3功能; 一第二十接針,其具有ANO或CN2功能; 一第二十一接針,其具有AN6或OCFA功能; 一第二十二接針,其具有AN7功能; -10-574783 一第二十三接針,其具有VREF-功能; 一第二十四接針,其具有VREF+功能; 一第二十五接針,其具有AVdd功能; 一第二十六接針,其具有AVss功能; 一第二十七接針,其具有AN8功能; 一第二十八接針,其具有AN9功能; 一第二十九接針,其具有AN10功能; 一第三十接針,其具有AN11功能; 一第三十一接針,其具有Vss功能; 一第三十二接針,其具有VDD功能; 一第三十三接針,其具有AN12功能; 一第三十四接針,其具有AN13功能; 一第三十五接針,其具有AN14功能; 一第三十六接針,其具有AN15、OCFB或CN12功能; 一第三十七接針,其具有IC7或CN20功能; 一第三十八接針,其具有IC8或CN21功能; 一第三十九接針,其具有U2RX或CN17功能; 一第四十接針,其具有U2TX或CN18功能; 一第四十一接針,其具有U1TX或PGC功能; 一第四十二接針,其具有U1RX或PGD功能; 一第四十三接針,其具有SD01功能; 一第四十四接針,其具有SDI1功能; 一第四十五接針,其具有SCK1或INTO功能; 一第四十六接針,其具有IDT1功能; -11 -574783 一第四十七接針,其具有ICK1功能; 一第四十八接針,其具有VDD功能; 一第四十九接針,其具有0SC1或CLKIN功能; 一第五十接針,其具有0SC2或CLKO功能; 一第五十一接針,其具有Vss功能; 一第五十二接針,其具有INT3功能; 一第五十三接針,其具有INT4功能; 一第五十四接針,其具有IC1功能; 一第五十五接針,其具有IC2功能; 一第五十六接針,其具有IC3功能; 一第五十七接針,其具有IC4功能; 一第五十八接針,其具有0C1功能; 一第五十九接針,其具有S0SC2或CN1功能; 一第六十接針,其具有S0SC1、TICK或CNO功能; 一第六十一接針,其具有0C2功能; 一第六十二接針,其具有0C3功能; 一第六十三接針,其具有0C4功能; 一第六十四接針,其具有IC5功能; 一第六十五接針,其具有0C6或CN19功能; 一第六十六接針,其具有0C5或CN13功能; 一第六十七接針,其具有0C6或CN14功能; 一第六十八接針,其具有0C7或CN15功能; 一第六十九接針,其具有0C8或CN16功能; 一第七十接針,其具有Vss功能; -12- 574783一第七十一接針,其具有vDD功能; 一第七十二接針,其具有CRX1功能; 一第七十三接針,其具有CTX1功能; 一第七十四接針,其具有CTX2功能; 一第七十五接針,其具有CRX2功能; 一第七十六接針,其具有PA6或CN22功能; 一第七十七接針,其具有PA7或CN23功能;一第七十八接針,其具有CSCK功能; 一第七十九接針,其具有CSDI功能;以及 一第八十接針,其具有CSDO功能。 7. —種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有MCLR功能; 一第二接針,其具有ANO、VREF+或CN2功能;一第三接針,其具有AN1、VREF-或CN3功能; 一第四接針,其具有AN2或CN4功能; 一第五接針,其具有AN3、INDX或CN5功能; 一第六接針,其具有AN4、QEA、IC7或CN6功能; 一第七接針,其具有AN5、QEB、IC8或CN7功能; 一第八接針,其具有Vss功能; 一第九接針,其具有0SC1或CLKIN功能; 一第十接針,其具有0SC2或CLKO功能; 一第十一接針,其具有S0SC2、T2CK、U1TX或CN1功能; -13-574783 一第十二接針,其具有SOSCl、TICK、U1RX或CNO功 能; 一第十三接針,其具有Vdd功能; 一第十四接針,其具有0C2、IC2或INT2功能; 一第十五接針,其具有0C1、IC1或INT1功能; 一第十六接針,其具有FLTA、INTO、SCK1或OCFA功能; 一第十七接針,其具有U1TX、SD01、ICK卜CTX1或PGC 功能; 一第十八接針,其具有U1RX、SDI卜ID1H、CRX1或PGD 功能; 一第十九接針,其具有Vss功能; 一第二十接針,其具有Vdd功能; 一第二十一接針,其具有PWM5功能; 一第二十二接針,其具有PWM4功能; 一第二十三接針,其具有PWM3功能; 一第二十四接針,其具有PWM2功能; 一第二十五接針,其具有PWM1功能; 一第二十六接針,其具有PWM0功能; 一第二十七接針,其具有AVss功能;以及 一第二十八接針,其具有AVdd功能。 8. —種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有MCLR功能; 574783一第二接針,其具有ANO、VREF+或CN2功能; 一第三接針,其具有AN1、VREF-或CN3功能; 一第四接針,其具有AN2或CN4功能; 一第五接針,其具有AN3、INDX或CN5功能; 一第六接針,其具有AN4、QEA、IC7或CN6功能; 一第七接針,其具有AN5、QEB、IC8或CN7功能; 一第八接針,其具有AN6或OCFA功能;一第九接針,其具有AN7功能; 一第十接針,其具有AN8功能; 一第十一接針,其具有Vdd功能; 一第十二接針,其具有Vss功能; 一第十三接針,其具有OSC1或CLKIN功能; 一第十四接針,其具有OSC2或CLKO功能;一第十五接針,其具有SOSC2、T2CK、U1TX或CN1功能; 一第十六接針,其具有SOSC1、TICK、U1RX或CN0功 能; 一第十七接針,其具有FLTA或INTO功能; 一第十八接針,其具有0C2、IC2或INT2功能; 一第十九接針,其具有0C4功能; 一第二十接針,其具有Vss功能; 一第二十一接針,其具有Vdd功能; 一第二十二接針,其具有0C3功能; 一第二十三接針,其具有0C1、IC1或INT1功能; 一第二十四接針,其具有SCK1功能; -15-574783 一第二十五接針,其具有U1TX、SD〇1、ICK1或PGC功 能; 一第二十六接針,其具有U1RX、SDI1、1DT1或PGD功 ^ ; 一第二十七接針,其具有U2TX功能; 一第二十八接針,其具有U2RX功能; 一第二十九接針,其具有CTX1功能; 一第三十接針,其具有CRX1功能; 一第三十一接針,其具有Vss功能; 一第三十二接針,其具有Vdd功能; 一第三十三接針,其具有PWM5功能; 一第三十四接針,其具有PWM4功能; 一第三十五接針,其具有PWM3功能; 一第三十六接針,其具有PWM2功能; 一第三十七接針,其具有PWM1功能; 一第三十八接針,其具有PWMO功能; 一第三十九接針,其具有AVss功能;以及 一第四十接針,其具有AVdd功能。 9. 一種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有AN4、QEA、IC7或CN6功能; 一第二接針,其具有AN5、QEB、IC8或CN7功能; 一第三接針,其具有AN6或OCFA功能;574783 一第四接針,其具有AN7功能; 一第五接針,其具有AN8功能; 一第七接針,其具有Vdd功能; 一第八接針,其具有Vss功能; 一第九接針,其具有0SC1或CLKIN功能; 一第十接針,其具有0SC2或CLKO功能; 一第十一接針,其具有S0SC2、T2CK、U1TX或CN1功能; 一第十二接針,其具有S0SC1、TICK、U1RX或CNO功 能; 一第十三接針,其具有FLTA或INTO功能; 一第十四接針,其具有OC2、IC2或INT2功能; 一第十五接針,其具有OC4功能; 一第十六接針,其具有Vss功能; 一第十八接針,其具有Vdd功能; 一第十九接針,其具有OC3功能; 一第二十接針,其具有OC1、IC1或INT1功能; 一第二十一接針,其具有SCK1或TC1功能; 一第二十二接針,其具有U1TX、SDOl、ICK1或PGC功 能; 一第二十三接針,其具有U1RX、SDI1、IDT1或PGD功 能; 一第二十四接針,其具有U2TX功能; 一第二十五接針,其具有U2RX功能; 一第二十六接針,其具有CTX1功能;574783 一第二十七接針,其具有CRX1功能; 一第二十九接針,其具有Vss功能; 一第三十接針,其具有Vdd功能; 一第三十一接針,其具有PWM5功能; 一第三十二接針,其具有PWM4功能; 一第三十三接針,其具有PWM3功能; 一第三十四接針,其具有PWM2功能; 一第三十五接針,其具有PWM1功能; 一第三十六接針,其具有PWMO功能; 一第三十七接針,其具有AVss功能; 一第三十八接針,其具有AVdd功能; 一第四十接針,其具有MCLR功能; 一第四十一接針,其具有ANO、VREF+或CN2功能; 一第四十二接針,其具有AN1、VREF-或CN3功能; 一第四十三接針,其具有AN2或CN4功能;以及 一第四十四接針,其具有AN3、INDX或CN5功能。 10. —種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有PWM5功能; 一第二接針,其具有PWM6功能; 一第三接針,其具有PWM7功能; 一第四接針,其具有SCK2或CN8功能; 一第五接針,其具有SD12或CN9功能; -18-574783 一第六接針,其具有SD02或CN10功能; 一第七接針,其具有MCLR功能; 一第八接針,其具有SS2或CN11功能; 一第九接針,其具有Vss功能; 一第十接針,其具有VDD功能; 一第十一接針,其具有AN5、QEB、IC8或CN7功能; 一第十二接針,其具有AN4、QEA、IC7或CN6功能; 一第十三接針,其具有AN3、INDX或CN5功能; 一第十四接針,其具有AN2或CN4功能; 一第十五接針,其具有AN1、VREF-或CN3功能; 一第十六接針,其具有AN0、VREF+或CN2功能; 一第十七接針,其具有AN6或OCFA功能; 一第十八接針,其具有AN7功能; 一第十九接針,其具有AVdd功能; 一第二十接針,其具有AVss功能; 一第二十一接針,其具有AN8功能; 一第二十二接針,其具有AN9功能; 一第二十三接針,其具有AN10功能; 一第二十四接針,其具有AN11功能; 一第二十五接針,其具有Vss功能; 一第二十六接針,其具有VDD功能; 一第二十七接針,其具有AN12功能; 一第二十八接針,其具有AN13功能; 一第二十九接針,其具有AN14功能; 574783一第三十接針,其具有AN15、CN12或OCFB功能; 一第三十一接針,其具有U2RX、CRX2或CN17功能; 一第三十二接針,其具有U2TX、CTX2或CN18功能; 一第三十三接針,其具有U1TX、SD01或PGC功能; 一第三十四接針,其具有U1RX、SDI1或PGD功能; 一第三十五接針,其具有SCK1或INTO功能; 一第三十六接針,其具有IDT1功能;一第三十七接針,其具有ICK1功能; 一第三十八接針,其具有VDD功能; 一第三十九接針,其具有0SC1或CLKIN功能; 一第四十接針,其具有0SC2或CLKO功能; 一第四十一接針,其具有Vss功能; 一第四十二接針,其具有IC1、FLTA或INT1功能; 一第四十三接針,其具有IC2、FLTB或INT2功能; 一第四十四接針,其具有IC3或INT3功能; 一第四十五接針,其具有IC4或INT4功能; 一第四十六接針,其具有0C1功能; 一第四十七接針,其具有S0SC2、T4CK或CN1功能; 一第四十八接針,其具有S0SC1、TICK或CN0功能; 一第四十九接針,其具有0C2功能; 一第五十接針,其具有0C3功能; 一第五十一接針,其具有0C4功能; 一第五十二接針,其具有0C5、IC5或CN13功能; 一第五十三接針,其具有0C6、IC6或CN14功能; -20- 574783一第五十四接針,其具有0C7或CN15功能; 一第五十五接針,其具有0C8、CN16或UPDN功能; 一第五十六接針,其具有Vss功能; 一第五十七接針,其具有VDD功能; 一第五十八接針,其具有CRX1功能; 一第五十九接針,其具有CTX1功能; 一第六十接針,其具有PWMO功能; 一第六十一接針,其具有PWM1功能; 一第六十二接針,其具有PWM2功能; 一第六十三接針,其具有PWM3功能;以及 一第六十四接針,其具有PWM4功能。 11. 一種積體電路(1C)功能性路徑配置,其包括: 功能性路徑配置邏輯,用以連接複數個接針,該等接 針包括: 一第一接針,其具有PWM5功能; 一第二接針,其具有PWM6功能; 一第三接針,其具有PWM7功能; 一第四接針,其具有T2CK功能; 一第五接針,其具有T4CK功能; 一第六接針,其具有SCLK2或CN8功能; 一第七接針,其具有SD12或CN9功能; 一第八接針,其具有SD02或CN10功能; 一第九接針,其具有MCLR功能; 一第十接針,其具有SS2或CN11功能; 574783一第十一接針,其具有Vss功能; 一第十二接針,其具有VDD功能; 一第十三接針,其具有FLTA或INT1功能; 一第十四接針,其具有FLTB或INT2功能; 一第十五接針,其具有AN5、QEB或CN7功能; 一第十六接針,其具有AN4、QEB或CN6功能; 一第十七接針,其具有AN3、INDX或CN5功能; 一第十八接針,其具有AN2或CN4功能; 一第十九接針,其具有AN1或CN3功能; 一第二十接針,其具有ANO或CN2功能; 一第二十一接針,其具有AN6或OCFA功能; 一第二十二接針,其具有AN7功能; 一第二十三接針,其具有VREF-功能; 一第二十四接針,其具有VREF+功能; 一第二十五接針,其具有AVdd功能; 一第二十六接針,其具有AVss功能; 一第二十七接針,其具有AN8功能; 一第二十八接針,其具有AN9功能; 一第二十九接針,其具有AN10功能; 一第三十接針,其具有AN11功能; 一第三十一接針,其具有Vss功能; 一第三十二接針,其具有VDD功能; 一第三十三接針,其具有AN12功能; 一第三十四接針,其具有AN13功能; -22-574783 一第三十五接針,其具有AN14功能; 一第三十六接針,其具有AN15、OCFB或CN12功能; 一第三十七接針,其具有IC7或CN20功能; 一第三十八接針,其具有IC8或CN21功能; 一第三十九接針,其具有U2RX或CN17功能; 一第四十接針,其具有U2TX或CN18功能; 一第四十一接針,其具有U1TX或PGC功能; 一第四十二接針,其具有U1RX或PGD功能; 一第四十三接針,其具有SD01功能; 一第四十四接針,其具有SDI1功能; 一第四十五接針,其具有SCK1或INTO功能; 一第四十六接針,其具有IDT1功能; 一第四十七接針,其具有ICK1功能; 一第四十八接針,其具有VDD功能; 一第四十九接針,其具有0SC1或CLKIN功能; 一第五十接針,其具有0SC2或CLKO功能; 一第五十一接針,其具有Vss功能; 一第五十二接針,其具有INT3功能; 一第五十三接針,其具有INT4功能; 一第五十四接針,其具有1C 1功能; 一第五十五接針,其具有IC2功能; 一第五十六接針,其具有IC3功能; 一第五十七接針,其具有IC4功能; 一第五十八接針,其具有0C1功能; 一第五十九接針,其具有S0SC2或CN1功能; -23-574783 一第六十接針,其具有SOSCl、TICK或CNO功能; 一第六十一接針,其具有0C2功能; 一第六十二接針,其具有0C3功能; 一第六十三接針,其具有〇C4功能; 一第六十四接針,其具有IC5功能; 一第六十五接針,其具有0C6或CN19功能; 一第六十六接針,其具有0C5或CN13功能; 一第六十七接針,其具有〇C6或CN14功能; 一第六十八接針,其具有0C7或CN15功能; 一第六十九接針,其具有0C8、CN16或UPDN功能; 一第七十接針,其具有VSS功能; 一第七十一接針,其具有VDD功能; 一第七十二接針,其具有CRX1功能; 一第七十三接針,其具有CTX1功能; 一第七十四接針,其具有CTX2功能; 一第七十五接針,其具有CRX2功能; 一第七十六接針,其具有PWM0功能; 一第七十七接針,其具有PWM1功能; 一第七十八接針,其具有PWM2功能; 一第七十九接針,其具有PWM3功能;以及 一第八十接針,其具有PWM4功能。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/964,664 US6552567B1 (en) | 2001-09-28 | 2001-09-28 | Functional pathway configuration at a system/IC interface |
Publications (1)
Publication Number | Publication Date |
---|---|
TW574783B true TW574783B (en) | 2004-02-01 |
Family
ID=25508824
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW91122321A TW574783B (en) | 2001-09-28 | 2002-09-27 | Functional pathway configuration at a system/IC interface |
Country Status (4)
Country | Link |
---|---|
US (1) | US6552567B1 (zh) |
EP (1) | EP1433092A1 (zh) |
TW (1) | TW574783B (zh) |
WO (1) | WO2003030036A2 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6051020A (en) * | 1994-02-09 | 2000-04-18 | Boston Scientific Technology, Inc. | Bifurcated endoluminal prosthesis |
DE10134584B4 (de) * | 2001-07-17 | 2005-12-08 | Siemens Ag | Bussystem und Verfahren zum Austausch von Daten |
US7627343B2 (en) * | 2003-04-25 | 2009-12-01 | Apple Inc. | Media player system |
US7441062B2 (en) * | 2004-04-27 | 2008-10-21 | Apple Inc. | Connector interface system for enabling data communication with a multi-communication device |
US7823214B2 (en) | 2005-01-07 | 2010-10-26 | Apple Inc. | Accessory authentication for electronic devices |
US7632114B2 (en) * | 2006-03-30 | 2009-12-15 | Apple Inc. | Interface connecter between media player and other electronic devices |
US8149224B1 (en) | 2009-04-28 | 2012-04-03 | Integrated Device Technology, Inc. | Computing system with detachable touch screen device |
Family Cites Families (100)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3781810A (en) | 1972-04-26 | 1973-12-25 | Bell Telephone Labor Inc | Scheme for saving and restoring register contents in a data processor |
US4398244A (en) | 1980-05-07 | 1983-08-09 | Fairchild Camera & Instrument Corporation | Interruptible microprogram sequencing unit and microprogrammed apparatus utilizing same |
JPS5750049A (en) | 1980-09-09 | 1982-03-24 | Toshiba Corp | Shifting circuit |
JPS5776634A (en) | 1980-10-31 | 1982-05-13 | Hitachi Ltd | Digital signal processor |
GB2095441A (en) | 1981-03-25 | 1982-09-29 | Philips Electronic Associated | A method of storing data and a store therefor |
US4488252A (en) | 1982-02-22 | 1984-12-11 | Raytheon Company | Floating point addition architecture |
US4556938A (en) | 1982-02-22 | 1985-12-03 | International Business Machines Corp. | Microcode control mechanism utilizing programmable microcode repeat counter |
DE3300699C2 (de) | 1983-01-11 | 1985-12-19 | Nixdorf Computer Ag, 4790 Paderborn | Schaltungsanordnung zum Adressieren der jeweils ein Adreßvolumen aufweisenden Speicher mehrerer datenverarbeitender Einrichtungen in einem Mehrprozessorsystem mit Systembus |
US4626988A (en) | 1983-03-07 | 1986-12-02 | International Business Machines Corporation | Instruction fetch look-aside buffer with loop mode control |
JPS6054049A (ja) | 1983-09-02 | 1985-03-28 | Hitachi Ltd | デ−タ処理装置におけるサブル−チンリンク制御方式 |
US4943940A (en) | 1984-09-27 | 1990-07-24 | Advanced Micro Devices, Inc. | Floating point add/subtract and multiplying assemblies sharing common normalization, rounding and exponential apparatus |
JPS61213927A (ja) | 1985-03-18 | 1986-09-22 | Hitachi Ltd | 浮動小数点演算処理装置 |
JPS6341932A (ja) | 1985-08-22 | 1988-02-23 | Nec Corp | 分岐命令処理装置 |
JPS62180427A (ja) | 1986-02-03 | 1987-08-07 | Nec Corp | プログラム制御回路 |
JPH0650462B2 (ja) | 1986-02-18 | 1994-06-29 | 日本電気株式会社 | シフト数制御回路 |
US4782457A (en) | 1986-08-18 | 1988-11-01 | Texas Instruments Incorporated | Barrel shifter using bit reversers and having automatic normalization |
JPS6398729A (ja) | 1986-10-15 | 1988-04-30 | Fujitsu Ltd | バレルシフタ |
US5012441A (en) | 1986-11-24 | 1991-04-30 | Zoran Corporation | Apparatus for addressing memory with data word and data block reversal capability |
US5007020A (en) | 1987-03-18 | 1991-04-09 | Hayes Microcomputer Products, Inc. | Method for memory addressing and control with reversal of higher and lower address |
US5206940A (en) | 1987-06-05 | 1993-04-27 | Mitsubishi Denki Kabushiki Kaisha | Address control and generating system for digital signal-processor |
CA1309665C (en) | 1987-06-27 | 1992-11-03 | Kenzo Akagiri | Amplitude compressing/expanding circuit |
JPS648438A (en) | 1987-06-30 | 1989-01-12 | Mitsubishi Electric Corp | Data processor |
US5032986A (en) | 1987-07-28 | 1991-07-16 | Texas Instruments Incorporated | Data processing device with parallel circular addressing hardware |
JP2613223B2 (ja) | 1987-09-10 | 1997-05-21 | 株式会社日立製作所 | 演算装置 |
US4959776A (en) | 1987-12-21 | 1990-09-25 | Raytheon Company | Method and apparatus for addressing a memory by array transformations |
JPH0776911B2 (ja) | 1988-03-23 | 1995-08-16 | 松下電器産業株式会社 | 浮動小数点演算装置 |
JPH01265347A (ja) | 1988-04-18 | 1989-10-23 | Matsushita Electric Ind Co Ltd | アドレス生成装置 |
US5117498A (en) | 1988-08-19 | 1992-05-26 | Motorola, Inc. | Processer with flexible return from subroutine |
JPH0795320B2 (ja) | 1988-10-11 | 1995-10-11 | 日本電子株式会社 | 大容量高速フーリエ変換装置 |
US5212662A (en) | 1989-01-13 | 1993-05-18 | International Business Machines Corporation | Floating point arithmetic two cycle data flow |
US5101484A (en) | 1989-02-14 | 1992-03-31 | Intel Corporation | Method and apparatus for implementing an iterative program loop by comparing the loop decrement with the loop value |
US4984213A (en) | 1989-02-21 | 1991-01-08 | Compaq Computer Corporation | Memory block address determination circuit |
US4941120A (en) | 1989-04-17 | 1990-07-10 | International Business Machines Corporation | Floating point normalization and rounding prediction circuit |
JPH03100827A (ja) | 1989-09-14 | 1991-04-25 | Mitsubishi Electric Corp | オーバフロー検出回路 |
US5197140A (en) | 1989-11-17 | 1993-03-23 | Texas Instruments Incorporated | Sliced addressing multi-processor and method of operation |
US5099445A (en) | 1989-12-26 | 1992-03-24 | Motorola, Inc. | Variable length shifter for performing multiple shift and select functions |
US5645109A (en) | 1990-06-29 | 1997-07-08 | Coflexip | Flexible tubular pipe comprising an interlocked armoring web and process for producing it |
EP0973089B1 (en) | 1990-08-24 | 2002-07-17 | Matsushita Electric Industrial Co., Ltd. | Method and apparatus for computing floating point data |
JP2508912B2 (ja) | 1990-10-31 | 1996-06-19 | 日本電気株式会社 | 浮動小数点加算装置 |
JP2692384B2 (ja) | 1990-12-29 | 1997-12-17 | 日本電気株式会社 | アドレス生成回路 |
US5706460A (en) | 1991-03-19 | 1998-01-06 | The United States Of America As Represented By The Secretary Of The Navy | Variable architecture computer with vector parallel processor and using instructions with variable length fields |
US5327566A (en) | 1991-07-12 | 1994-07-05 | Hewlett Packard Company | Stage saving and restoring hardware mechanism |
DE4127579A1 (de) | 1991-08-21 | 1993-02-25 | Standard Elektrik Lorenz Ag | Speichereinheit mit einem adressgenerator |
ATE180907T1 (de) | 1991-10-29 | 1999-06-15 | Advanced Micro Devices Inc | Arithmetik-logik-einheit |
JP2943464B2 (ja) | 1991-12-09 | 1999-08-30 | 松下電器産業株式会社 | プログラム制御方法及びプログラム制御装置 |
JPH05284362A (ja) | 1992-04-03 | 1993-10-29 | Mitsubishi Electric Corp | ジグザグアドレスの発生方法及びその発生回路 |
US5448706A (en) | 1992-05-13 | 1995-09-05 | Sharp Microelectronics Technology, Inc. | Address generator for multi-channel circular-buffer style processing |
US5469377A (en) | 1992-08-18 | 1995-11-21 | Nec Corporation | Floating point computing device for simplifying procedures accompanying addition or subtraction by detecting whether all of the bits of the digits of the mantissa are 0 or 1 |
AU652896B2 (en) | 1992-09-29 | 1994-09-08 | Matsushita Electric Industrial Co., Ltd. | Arithmetic apparatus |
US5463749A (en) | 1993-01-13 | 1995-10-31 | Dsp Semiconductors Ltd | Simplified cyclical buffer |
US5379240A (en) | 1993-03-08 | 1995-01-03 | Cyrix Corporation | Shifter/rotator with preconditioned data |
JPH06332792A (ja) | 1993-05-21 | 1994-12-02 | Mitsubishi Electric Corp | データ処理装置及びそのデータ読み出し制御回路,データ書き込み制御回路 |
US5448703A (en) | 1993-05-28 | 1995-09-05 | International Business Machines Corporation | Method and apparatus for providing back-to-back data transfers in an information handling system having a multiplexed bus |
US5481743A (en) | 1993-09-30 | 1996-01-02 | Apple Computer, Inc. | Minimal instruction set computer architecture and multiple instruction issue method |
US5778416A (en) | 1993-12-20 | 1998-07-07 | Motorola, Inc. | Parallel process address generator and method |
US5689693A (en) | 1994-04-26 | 1997-11-18 | Advanced Micro Devices, Inc. | Range finding circuit for selecting a consecutive sequence of reorder buffer entries using circular carry lookahead |
JP3208990B2 (ja) | 1994-04-27 | 2001-09-17 | ヤマハ株式会社 | 信号処理装置 |
KR0139733B1 (ko) | 1994-04-29 | 1998-07-01 | 구자홍 | 부동 소수점 덧셈/뺄셈 연산기의 반올림 방법 및 장치 |
US5790443A (en) | 1994-06-01 | 1998-08-04 | S3 Incorporated | Mixed-modulo address generation using shadow segment registers |
US5619711A (en) | 1994-06-29 | 1997-04-08 | Motorola, Inc. | Method and data processing system for arbitrary precision on numbers |
US6009454A (en) | 1994-09-30 | 1999-12-28 | Allen-Bradley Company, Llc | Multi-tasking operation system for industrial controller |
US5642516A (en) | 1994-10-14 | 1997-06-24 | Cirrus Logic, Inc. | Selective shadowing of registers for interrupt processing |
US5548544A (en) | 1994-10-14 | 1996-08-20 | Ibm Corporation | Method and apparatus for rounding the result of an arithmetic operation |
JP3688381B2 (ja) | 1995-03-10 | 2005-08-24 | 株式会社東芝 | 光ディスク原盤露光装置 |
US5808926A (en) | 1995-06-01 | 1998-09-15 | Sun Microsystems, Inc. | Floating point addition methods and apparatus |
US5694350A (en) | 1995-06-30 | 1997-12-02 | Digital Equipment Corporation | Rounding adder for floating point processor |
US5748516A (en) | 1995-09-26 | 1998-05-05 | Advanced Micro Devices, Inc. | Floating point processing unit with forced arithmetic results |
US6025840A (en) | 1995-09-27 | 2000-02-15 | Cirrus Logic, Inc. | Circuits, systems and methods for memory mapping and display control systems using the same |
US5892697A (en) | 1995-12-19 | 1999-04-06 | Brakefield; James Charles | Method and apparatus for handling overflow and underflow in processing floating-point numbers |
US5696711A (en) | 1995-12-22 | 1997-12-09 | Intel Corporation | Apparatus and method for performing variable precision floating point rounding operations |
US5930503A (en) | 1995-12-29 | 1999-07-27 | Hewlett-Packard Co | System and method for on demand registration of tasks |
JP2000501217A (ja) | 1996-01-24 | 2000-02-02 | サン・マイクロシステムズ・インコーポレイテッド | 配列アクセス境界チェックを加速したプロセッサ |
US5764555A (en) | 1996-03-13 | 1998-06-09 | International Business Machines Corporation | Method and system of rounding for division or square root: eliminating remainder calculation |
US5774711A (en) | 1996-03-29 | 1998-06-30 | Integrated Device Technology, Inc. | Apparatus and method for processing exceptions during execution of string instructions |
JPH09269891A (ja) | 1996-04-01 | 1997-10-14 | Hitachi Ltd | 部分積加算方法および装置、浮動小数点乗算方法および装置、浮動小数点積和演算方法および装置 |
US5951627A (en) | 1996-06-03 | 1999-09-14 | Lucent Technologies Inc. | Photonic FFT processor |
US5740419A (en) | 1996-07-22 | 1998-04-14 | International Business Machines Corporation | Processor and method for speculatively executing an instruction loop |
JP3821316B2 (ja) | 1996-08-06 | 2006-09-13 | ソニー株式会社 | 演算装置および方法 |
US5917741A (en) | 1996-08-29 | 1999-06-29 | Intel Corporation | Method and apparatus for performing floating-point rounding operations for multiple precisions using incrementers |
US5930159A (en) | 1996-10-17 | 1999-07-27 | Samsung Electronics Co., Ltd | Right-shifting an integer operand and rounding a fractional intermediate result to obtain a rounded integer result |
JPH10177482A (ja) | 1996-10-31 | 1998-06-30 | Texas Instr Inc <Ti> | マイクロプロセッサおよび動作方法 |
US6058410A (en) | 1996-12-02 | 2000-05-02 | Intel Corporation | Method and apparatus for selecting a rounding mode for a numeric operation |
US5880984A (en) | 1997-01-13 | 1999-03-09 | International Business Machines Corporation | Method and apparatus for performing high-precision multiply-add calculations using independent multiply and add instruments |
US6061780A (en) | 1997-01-24 | 2000-05-09 | Texas Instruments Incorporated | Execution unit chaining for single cycle extract instruction having one serial shift left and one serial shift right execution units |
US5862065A (en) | 1997-02-13 | 1999-01-19 | Advanced Micro Devices, Inc. | Method and circuit for fast generation of zero flag condition code in a microprocessor-based computer |
JPH10233652A (ja) | 1997-02-20 | 1998-09-02 | Mitsubishi Electric Corp | 巡回形ディジタルフィルタ |
US5943249A (en) | 1997-04-25 | 1999-08-24 | International Business Machines Corporation | Method and apparatus to perform pipelined denormalization of floating-point results |
US5828875A (en) | 1997-05-29 | 1998-10-27 | Telefonaktiebolaget Lm Ericsson | Unroll of instructions in a micro-controller |
US5941940A (en) | 1997-06-30 | 1999-08-24 | Lucent Technologies Inc. | Digital signal processor architecture optimized for performing fast Fourier Transforms |
US6128728A (en) | 1997-08-01 | 2000-10-03 | Micron Technology, Inc. | Virtual shadow registers and virtual register windows |
US6044392A (en) | 1997-08-04 | 2000-03-28 | Motorola, Inc. | Method and apparatus for performing rounding in a data processor |
JP3781519B2 (ja) | 1997-08-20 | 2006-05-31 | 富士通株式会社 | プロセッサの命令制御機構 |
US5892699A (en) | 1997-09-16 | 1999-04-06 | Integrated Device Technology, Inc. | Method and apparatus for optimizing dependent operand flow within a multiplier using recoding logic |
US6044434A (en) | 1997-09-24 | 2000-03-28 | Sony Corporation | Circular buffer for processing audio samples |
US6115732A (en) | 1998-05-08 | 2000-09-05 | Advanced Micro Devices, Inc. | Method and apparatus for compressing intermediate products |
US6134574A (en) | 1998-05-08 | 2000-10-17 | Advanced Micro Devices, Inc. | Method and apparatus for achieving higher frequencies of exactly rounded results |
US6145049A (en) | 1997-12-29 | 2000-11-07 | Stmicroelectronics, Inc. | Method and apparatus for providing fast switching between floating point and multimedia instructions using any combination of a first register file set and a second register file set |
US5991787A (en) | 1997-12-31 | 1999-11-23 | Intel Corporation | Reducing peak spectral error in inverse Fast Fourier Transform using MMX™ technology |
US6076154A (en) | 1998-01-16 | 2000-06-13 | U.S. Philips Corporation | VLIW processor has different functional units operating on commands of different widths |
US6101521A (en) | 1998-03-25 | 2000-08-08 | Motorola, Inc. | Data processing method and apparatus operable on an irrational mathematical value |
-
2001
- 2001-09-28 US US09/964,664 patent/US6552567B1/en not_active Expired - Fee Related
-
2002
- 2002-09-27 EP EP02776018A patent/EP1433092A1/en not_active Withdrawn
- 2002-09-27 WO PCT/US2002/030743 patent/WO2003030036A2/en not_active Application Discontinuation
- 2002-09-27 TW TW91122321A patent/TW574783B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP1433092A1 (en) | 2004-06-30 |
WO2003030036A2 (en) | 2003-04-10 |
US6552567B1 (en) | 2003-04-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8560871B2 (en) | Method, apparatus, and system for optimizing frequency and performance in a multidie microprocessor | |
CN105183134B (zh) | 多内核微处理器的共享电源的分布式管理 | |
TW574783B (en) | Functional pathway configuration at a system/IC interface | |
US10445285B2 (en) | Integrated data concentrator for multi-sensor MEMS systems | |
TWI518681B (zh) | 動態的記憶體效能節流技術 | |
WO2009061913A3 (en) | A variability-aware asynchronous scheme based on two-phase protocols | |
TW201122832A (en) | A cascade device of serial bus with clock and cascade method | |
TW200907729A (en) | Method and apparatus for small die low power system-on-chip design with intelligent power supply chip | |
CN106131395A (zh) | 防抖系统及防抖方法 | |
JP2014056374A (ja) | 情報処理装置 | |
EP2810138B1 (en) | Programmable timebase | |
TWI287727B (en) | Programmable logic block applied to non-synchronous circuit design | |
TW200830161A (en) | Multi-media KVM switch | |
KR101883522B1 (ko) | 듀얼 mcu에서 마스터 mcu 및 슬레이브 mcu 전환 방법 및 장치 | |
TW201340585A (zh) | 具有信號擷取功能之模組化風扇馬達控制電路及其控制方法 | |
TW400480B (en) | System and method for selecting a signal source to trigger a microprocessor counter/timer macro cell | |
TW200743976A (en) | Multi-project System-on-Chip platform and the design method thereof | |
JP3601423B2 (ja) | 半導体集積回路装置 | |
US20090282174A1 (en) | Status signal displaying system | |
CN106354683B (zh) | 微控制装置及应用于微控制装置的输入/输出系统 | |
WO2005029347A3 (en) | Integrated circuit with a plurality of communicating digital signal processors | |
EP1197869A3 (en) | Integrated circuit with multiprocessor architecture | |
WO2004095364A2 (en) | Functional pathway configuration at a system/ic interface | |
Wobschall et al. | A multi-port serial NCAP using the IEEE 1451 smart transducer standard | |
CN203084614U (zh) | 一种带红外线感应装置的显示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |