TW558704B - Power supply circuit arranged to generate intermediate voltage and liquid crystal display device including power supply circuit - Google Patents
Power supply circuit arranged to generate intermediate voltage and liquid crystal display device including power supply circuit Download PDFInfo
- Publication number
- TW558704B TW558704B TW089106093A TW89106093A TW558704B TW 558704 B TW558704 B TW 558704B TW 089106093 A TW089106093 A TW 089106093A TW 89106093 A TW89106093 A TW 89106093A TW 558704 B TW558704 B TW 558704B
- Authority
- TW
- Taiwan
- Prior art keywords
- output
- voltage
- circuit
- power supply
- transistor
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/24—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
- G05F3/242—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Description
558704 A7 B7 五、發明說明(1 ) 螢明背景 發明範疇 本發明關係電源供應電路及液晶顯示裝置。更詳細地 説,根據電源供應電路的輸出配置以產生中間之電源供應 電路以包含電源供應電路之液晶顯示裝置。 背景技藝的説明 傳統液晶顯示裝置的配置’參考圖11的説明。圖11顯 示的液晶顯示裝置4000包括液晶顯示板4500含像素矩 陣,Y驅動器4100在水平軸方向驅動液晶顯示板4500的像 素’ X驅動器4200在垂直轴方向驅動液晶顯示板4500的像 素,控制電路4300控制Y驅動器4100及X驅動器4200,及 電源供應電路4400供應Y驅動器4100及X驅動器4200驅動 用參考電壓。 電源供應電路的範例,參考圖1 2的説明。圖1 2顯示的 電源供應電路900經過電阻區輸出基準電源供應電壓。電 源供應電路90 0包括電阻器尺1,尺2,...,尺1!在供應電源 供應電壓VEE的節點與供應接地電壓GND的節點之間串 連。電源供應電路900的形成係用來將電源供應電壓VEE 與接地電壓GND之差除以泄·漏電阻器,並因而獲得基準 電源供應電壓(中間電壓),例如,V 0 - V 4。 電源供應電路另外的範例如圖1 3所示。圖中顯示的電 源供應電路910包括泄漏電阻器ri至Rll在供應電源供應 電壓電壓VEE的節點與供應接地電壓GNd之間H,及 運算放大器OAO,OA1,···,〇A4。運算放大器OA0, 本紐尺度_ f翻家標準(CNS)A4規格(210 X 297公爱) (請先閱讀背面之注意事項再填寫本頁) 裝 ----訂-------- 經濟部智慧財產局員工消費合作社印製 558704 經濟部智慧財產局員工消費合作社印製 A7 _B7____ 五、發明說明(2 ) OA1,…,OA4。一般稱為運算放大器〇A。 電源供應電路9 1 0使用電阻器除相當於電源供應電壓 V E E與接地電壓G N D之差的電壓,進行阻抗轉換經運算 放大器Ο A穩定各中間電壓,然後輸出中間電壓。 運算放大器OA包括電晶體Q91,Q92,Q93,Q94, 及Q95如圖14所示。電晶體Q91,Q92及Q95為PMOS電 晶體,而Q 9 3及Q 9 4為NMOS電晶體。 電晶體Q 9 1的閘連接轉換輸入端子n (相當於圖1 3中記 號”而電晶體Q 9 2的閘連接非轉換輸入端子p (相當 於圖1 3中記號” +,,)。 電晶體Q 9 3及Q 9 4具有電源接受接地電壓g N D。電晶 體Q 9 5具有閘連接偏壓輸入端子BIAS並供應偏電壓。電 晶體Q 9 5具有電源接受電源供應電壓v E E及其琴極共同 連接電晶體Q 9 1及Q 9 2的電源。電晶體Q 9 5作為常數電流 源供應電晶體Q 9 1及Q 9 2適當的偏壓電流。 电曰曰aaQ91及Q92另包括電晶體Q96及Q97及電容元件 C 0。電晶體Q 9 7為NMOS電晶體,而電晶體Q 9 6為PMOS 電晶體。電晶體Q 9 7具有閘連接電晶體q 9 4的汲極,其電 源接受接地電壓,而其汲極連接輸出端子〇 U T。 電晶體Q96連接電源供應電壓Vee與輸出端子out之 間的節點’並具有閘接受由偏壓輸入端子bias供應的偏 電壓。電晶體Q 9 6作為常數電流源負戴操作。 電容元件C 0連接電晶體q 9 7的汲極與閘。 在液晶顯示裝置中,較多數的像素增加電容,及較高電
本紙張尺度適用中國國家標準(CNS)A4規格(210 X ------------ I---I--訂----—---I (請先閱讀背面之注意事項再填寫本頁) -5- 558704 A7
五、發明說明(3 ) 谷的電源驅動液晶顯示時,在液晶顯示輸出波型上會產生 嗓音。如果使用電源供應電路Q910 ,藉由運算放大9器〇 A 降壓獲得較低阻抗可以防止顯示品質劣化。 在任何這種傳統電源供應電路中,泄漏電阻器的電阻値 最好小一點,以穩定基準電源供應電壓。不過較小的泄漏 電阻器的電阻値會造成電源供應電路的電力消耗增加。 電源供應電路Q910中,如果藉由使用運算放大器獲得 充分的電力供應液晶顯示,則在運算放大器中的常數電流 笔路中流動的電流提南到相當程度。如此實質上防止較低 的電力消耗。 爲了解決這種問題,日本專利公告號碼55-146487 (以下 稱作文件1 )揭露既使泄漏電阻器的電阻値較高,電源供 應電路可以穩定輸出電壓。 文件1顯示的電源供應電路配置,參考圖1 5的説明。圖 中顯示的電源供應電路9 2 0使用較高的電阻獲得中間電壓 並偵測電壓波動,如果電壓波動超過可接受範圍,便使用 MOS電阻器抑制波動。 電源供應電路920包含電阻R1至R8,運算放大器0A1 至PA4,電晶體Q1至Q4,及電源E。電阻器R1至R3在 節點Z0至Z3之間串連。電阻器R1至R3產生的中間電壓 (-V1),(-V2)係由電源供應電壓除以3 (-E = -V3)供應。 電阻器R4至R8在節點Z0至Z3之間串連。電阻器R4至 ' 广 ' R8產生參考電壓(-VH1,-VL1 )及(-VH2,-VL2 ),以中 間電壓(-VI ),(-V2)爲基準中心設定可接受的波動値。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 裝 n ϋ I ·1 ‘δ、i n I Βϋ ·1 I ·1 1 I #_ 經濟部智慧財產局員工消費合作社印製 558704 A7 B7 五、發明說明(4 ) 電壓在參考電壓及中間電壓之間能滿足下列公式(i )至 (4)。 -VH1=-V1 + AV …⑴ -VL1=.V1-AV …(2) -VH2=-V2+AV …(3) -VL2=.V2-AV …⑷ 在公式(1)至(4)中AV表示可接受的波動値。 電源供應電路920另外包括運算放大器0Α1接受在其轉 換輸入端子的參考電壓(-VH1)及接受在其非轉換輸 入端子(” + ")的電壓(_V1),及電晶體Q2在輸出電'壓(-V1) 的節點Z 1及輸出電壓(-V3 )的節點Z 3之間連接並在閘接 受運算放大器的輸出。電晶體Q2爲NMOS電晶體。如果 電壓(-V1)波動並變爲比參考電壓(-VH2 )高,電晶體Q 2 打開。如此,輸出發生波動導致輸出高於可接受値受到抑 制。 電源供應電路920另外包括運算放大器〇A2接受在其轉 換輸入端子()的參考電壓(-VL1 )及接受在其非轉換輸 入端子(”+”)的電壓(·νΐ),及電晶體Q1在輸出電壓Vo的 節點Ζ 1及節點Ζ 0之間連接並在閘接受運算放大器的〇 Α2 輸出。電晶體Q 1爲PMOS電晶體。如果電壓(_V1 )波動並 變爲比參考電壓(-VL1 )低,電晶體Q 1打開。如此,輸出 發生波動導致輸出低於可接受値受到抑制。 電源供應電路920另外包括運算放大器〇A3接受在其轉 換輸入端子()的參考電壓(-VH2 )及接受在其非轉換輸 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -裝 訂--------- 經濟部智慧財產局員工消費合作社印製 558704 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(5 ) 入端子("+”)的電壓(-V2),及電晶體Q4在輸出電壓(-V2) 的節點Z 2及節點Z 3之間連接並在閘接受運算放大器的 0A3輸出。電晶體Q4爲NMOS電晶體。如果電壓(-V2)波 動並變爲比參考電壓(-VH2 )高,電晶體Q 4打開。如此, 輸出發生波動導致輸出高於可接受値受到抑制。 電源供應電路920另外包括運算放大器0A4接受在其轉 換輸入端子的參考電壓(-VL2)及接受在其非轉換輸 入端子(” +,,)的電壓(-V2),及電晶體Q3在輸出電壓(_ V 2 )節點Z 2及節點Z 0之間連接並在閘接受運算放大器的 OA4輸出。電晶體Q3爲PMOS電晶體。如果電壓(-V2)波 動並變爲比參考電壓(-VL2 )低,電晶體Q 3打開。如此, 輸出發生波動導致輸出低於可接受値受到抑制。 總之,各產生電壓(-V1)或(-V2)的波動被限制在可接 受値2 X AV的範圍内。 所以,參考電壓產生電路(電阻器^^至玟叼的輸出阻抗 不會產生任何問題,既使是高阻抗。這是因爲運算放大器 輸出爲低阻抗。所以,串連電阻器r4至R8可具高電阻而 串連電阻器R4至R 8中的電流消耗可以壓制到非常小。另 外’運算放大器只有在輸出發生波動並大於或小於可接受 値時’動態驅動。理由如上述,電流消耗非常小。 不過,傳統電源供應電路9 2 0因組件特性變化,會有下 列問題。傳統的問題的説明參考圖i 5及1 6。 圖1 6顯示電源供應電路的部份,其配置與上述電源供 應電路920相似。圖16顯示的電路適合產生電壓,例如 — 1! — — — — — — — I ·1111111 11!11111 . (請先閱讀背面之注意事項再填寫本頁)
558704 A7 B7 五、發明說明(6 ) 經濟部智慧財產局員工消費合作社印製 V4。圖16顯示電源供應電路包括參考電壓產生電路94, 運算放大器0A1,0A2,及輸出緩衝器5。 參考電壓產生電路94包括偏壓電阻器R0產生參考電壓 Va,Vb以定義窗寬電壓。輸出緩衝器5包括電晶體 Q100,Q200。電晶體Ql〇〇爲PMOS電晶體,而電晶體Q2〇〇 爲NMOS電晶體。電晶體Qi〇〇的電源接受電源供應電壓 VEE,而電晶體Q200的電源接受接地電壓GND。電晶體 Q100的閘接受運算放大器0A2輸出,及電晶體Q200的閘 接受運算放大器0A1輸出。電晶體Qi〇〇及Q2〇〇連接輸出 電壓V4的節點。 運算放大器0A1,0A2的各非轉換輸入端子(記號" +,,) 接受電壓V4。運算放大器0A1接受在轉換輸入端子(記號 的參考電壓Va,而運算放大器0A2接受在轉換輸入 端子的參考電壓Vb。 運算放大器0A1,0A2的配置分別在圖14顯示。運算 放大器0A如上述含有配置如圖14所示,具有偏差電壓係 由非轉換輸入端子侧差壓輸入電晶體的低限電壓與轉換輸 入端子側的差壓輸入電晶體的低限電壓之差AYth。例 如,偏差電壓係由移植產生,如果在製造過程中電晶體閘 的矽底層離子植入雜質。 圖16中運算放大器0A1,0A2同方向的偏差電壓變化 不會產生任何特別問題。不過,在參考電壓產生電路94 中的偏壓電阻器產生窗寬電壓(Va,Vb)減少會使偏差電 壓的和發生變化,因而造成問題。 -9- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) _ 裝 訂--------- 558704 A7 _ B7 五、發明說明(
表1顯示的情況爲窗寬電壓原來設定爲100 mV,但是因 爲偏差電壓在不同方向發生變化而減少至60 mV。 表1 設定電壓窗 輸出電壓 偏差電壓 窗寬 運算放大器OA1 Va=l.lV 1.085V -15mV 60mV 運算放大器OA2 Vb=1.0V 1.025V +25mV 閱 背 面 之 注 經濟部智慧財產局員工消費合作社印製 電壓會變小。如果窗寬電壓變小,電晶體Q100及Q200包 括輸出緩衝器5在同時容易成爲導電及經過電流很可能超 過平常。如果窗寬電壓變非常小,電晶體Q100及Q200同 時打開。 如果產生經過電流,輸出電壓會不穩定及實際輸出電壓 V 4變成小於期望値。如果這種電源供應電路供應液晶顯 示螢幕設備,會發生的問題,例如電源打開,而液晶顯示 螢幕不起動。 發明之總結 所以,本發明的目標爲提供一電源供應電路能以低電力 消耗供應穩定電壓。 根據本發明的一特徵,一電源供應電路在電源供應電壓 供應至電源供應節點與接地電壓供應至接地節點的之間產 生中間電壓,包括一參考電壓產生電路以產生參考電壓用 來定義中間電壓的波動範圍,一電壓比較電路用來比較中 間電壓與參考電壓並輸出比較結果,一對開關連接電源供 應節點與電壓輸出節點,及在接地節點與電壓輸出節點之 10 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 意1« 填 寫 本 頁 558704 A7
間根據電壓比較電路的輸出控制開關的開/關,及一經過 ^防止電路防止電壓輸出節點與接地節點之間經過開關 對產生經過電流。 在電源供應電路中,較理想,電壓比較電路包括差動放 大電路在輸出接受參考電壓及經過電流,及輸出電路輸出 訊號相當轉據差動放大電路輸出的比較結果,開關對包 括第-及第二電晶體接受輸出電路閘的輸出.,及經過電流 防止電路根據差動放大電路輸出關閉第_及第二電晶體之 一,如果另一開關打開。 較理想’電源供應電路另外包括_控制開關,根據控制 訊號電動連接/分開開關對的電流路徑。 在電源供應電路中,較理想,差動放大電路包括第三電 晶體接受輸出閘的參考電壓,第四電晶體接受輸出閘的中 間%壓,電源供應電流至第三及第四電晶體,及控制開 關,根據控制訊號電動連接/分開第三及第四電晶體 源之間的電流路徑。 在電源供應電路中,較理想,輸出電路包括輸出節點以 ^出訊號相當於比較結果,第三電晶體連接輸出節點與規 疋電壓並接受差動放大電路閘輸出,電源供應電流至輸出 節點,控制開關,根據控制訊號電動連接/分開電源與第 三電晶體之間的電流路徑。 ' 根據上述,電源供應電路,因中間電壓波動產生的經過 電流可以防止,以減少電力消耗。另外,電路中的電流路 徑可以根據控制訊號電動分開,以減少電流消耗,如果、 I -襄 f請先閱讀背面之注意事項再填寫本頁) ^1 ϋ «ϋ an^OJi n 1« n ·ϋ ϋ mm— ϋ 經濟部智慧財產局員工消費合作社印製 -11 - 經濟部智慧財產局員工消費合作社印製 558704 A7 ___________ B7 五、發明說明(9 ) 需要操作。 本發明的另一目標爲提供一液晶顯示裝置含電源供應電 路能以低電力消耗供應穩定電壓。 根據本發明的另一特徵液晶顯示裝置包括一液晶顯示板 含多數像素,一驅動電路以驅動液晶顯示板,及一電源供 應電路在電源供應電l供應至電源供應節點與接地電壓供 應至接地節點之間產生中間電壓,並供應中間電壓至驅動 電路,電源供應電路包括參考電壓產生參考電壓以產生中 間電壓用來定義中間電壓的波動範園,一電壓比較電路用 來比較中間電壓與參考電壓並輸出比較結果,一對開關連 接電源供應節點與電壓輸出節點,及在接地節點與電壓輸 出節點之間根據電壓比較電路的輸出控制開關的開/關, 及一經過電流防止電路防止電壓輸出節點與接地節點之間 經過開關對產生經過電流。 在液晶顯示裝置中,較理想,電壓比較電路包括差動放 大電路在輸出接受參考電壓及中間電壓,及輸出電路輸出 訊號相當於根據差動放大電路輸出的比較結果,開關對包 括第一及第二電晶體接受輸出電路閘的輸出,及經過電流
防止電路根據差動放大電路輸出關閉第一及第二電晶體、 一,如果另一開關打開。 胃 I 較理想,液晶顯示裝置另外包括一控制開關,根據栌制 訊號電動連接/分開開關對的電流路徑。 工 在液晶顯示裝置中,較理想,差動放大電路包括μ一 晶體接受輸出閘的參考電壓,第四電晶體接受於出電 -12 - I紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) ---^____ 丨丨··丨i丨丨i —丨· — I I丨丨丨丨·丨丨丨I丨—丨- (請先閱讀背面之注意事項再填寫本頁) 558704 A7 -—________B7 五、發明說明(10 ) 間電壓’電源供應電流至第三及第四電晶體,及控制開 關,根據控制訊號電動連接/分開第三及第四電晶二及電 源之間的電流路徑。 在液晶顯示裝置中,較理想,輪出電路包括輸出節點以 輸出訊號相當於比較結果,第三電晶體連接輸出節點與規 定電壓並接受差動放大電路閘輸出,電源供應電流至輸出 節點,及控制開關,根據控制訊號電動連接/分開電源與 第三電晶體之間的電流路徑。 根據上述,液晶顯示裝置,藉由電源供應電路能防止經 過電流及減少不需要的電力消耗,可以提供低電力消耗及 高品質螢幕。 本發明的前述及其他目標,性能,特徵及優點,參考下 列本發明的詳細説明及附圖會更清楚。 圖式簡單説明 圖1爲電路圖顯示根據第一具體實施例的電源供應電路 100的主要部份的配置。 圖2爲電路配置圖顯示在電晶體層的電源供應電路 100 〇 經濟部智慧財產局員工消費合作社印製 圖3顯示電源供應電路150的主要部份的配置,包括電 源供應電路1 0 〇作爲基本組件。 圖4爲方塊圖顯示根據第一具體實施例的液晶顯示裝置 1 0 0 0的系統配置圖 圖5爲電路圖顯示根據第二具體實施例的電源供應電路 200的主要部份的配置。 -13 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 558704 A7 五、發明說明(11 ) 圖6爲電路配置圖顯示在電晶體層的電源供應電路 2 0 〇 〇 圖7顯示根據第三具體實施例的電源供應電路3 0 0的主 要部份的配置。 圖8爲電路配置圖顯示在電晶體層的電源供應電路 3 00 〇 圖9爲方塊圖顯示在行動電話中的電源供應電路。 圖10A及10B爲電壓/訊號波型圖表以顯示本發明的效 果。 圖1 1爲方塊圖顯示傳統的液晶顯示裝置4000的系統配 置。 圖12爲電路圖顯示傳統電源供應電路900的配置之一 例 圖13爲電路圖顯示傳統電源供應電路910的配置之一 例0 圖14爲電路顯示運算放大器配置。 圖1 5顯示電源供應電路9 2 0的配置如交件1所揭露。 圖16顯示相當於圖15電源供應電路的一部份的配置。 較佳具體實施例之説明 下列根據本發明的配置,參考附圖的詳細説明。圖中相 同或相當的部份用相同參考字元,其意義不重覆説明。 第一具體實施例 根據第一具體實施例的電源供應電路1〇〇的主要部份的 配置,參考圖1及圖2的説明。圖1爲電路圖顯示電源供應 14- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) f請先閲讀背面之注意事項再填寫本頁) * · «I ϋ n ϋ ·1 n 0 I ϋ IB1 ί ϋ Mmmf · -言
經濟部智慧財產局員工消費合作社印製 558704 經濟部智慧財產局員工消費合作社印製 A7 -—-------gZ_____ 五、發明說明(12 ) 電路100的主要部份的配置,及圖2爲電路配置圖顯示圖i 的電路在電晶體層。電源供應電路1〇〇根據第一具體實施 例包括參考電壓產生電路4,運算放大器1>2用於參考電 壓產生電路4,經過電流防止電路3,及輸出緩衝器5。 參考電壓產生電路4包括偏壓電阻器產生窗寬電壓。數 字顯示偏壓電阻器R產生參考電壓Vna,Vnb以定義規定 的窗寬電壓。 輸出緩衝器5包括電晶體Q1〇〇,Q200。電晶體Q1〇〇爲 PMOS電晶體,而電晶體Q200爲NMOS電晶體。 電晶體Q100的電源接受電源供應電壓VEE,而電晶體 Q200的電源接受接地電壓(jnd。電晶體Ql〇〇的閘接受運 算放大器2輸出’及電晶體Q2〇〇的閘接受運算放大器1輸 出。電晶體Q100的汲極及()200的汲極連接輸出中間電壓 V η的節點Z。 運算放大器1,2各具非轉換輸入端子(記號" + ")連接節 點Ζ並供應電壓Vn。運算放大器1接受在轉換輸入端子 (記號的中間電壓Vna,而運算放大器2接受在轉換 輸入端子的參考電壓Vnb。 經過電流防止電路3包括電晶體Q300。電晶體Q300爲 NMOS電晶體。電晶體Q300的電源供應接地電壓GND。 而其汲極連接運算放大器1的輸出端子。電晶體Q3 〇〇根據 下述運算放大器2所包括的差動放大電路的輸出成爲導 如圖2所示,運算放大器1包括差動放大電路20A,輸出 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) « -裝 訂--------- 558704 Α7 _________ Β7 五、發明說明(13 ) 緩衝器30A及電容元件C,及運算放大器2包括差動放大 電路20B,輸出緩衝器30B及電容元件C。差動放大電路 20A,20B具有相同的配置,及輸出緩衝器3〇A,30B具 有相同的配置。下列差動放大電路2〇A,20B—般稱作差 動放大電路20,及輸出緩衝器30,30B —般稱作輸出緩 衝器30。 在圖2中N表示轉換輸入端子(圖1的記號”_,,),p表示非 轉換輸入端子(圖1的記號" + "),BIAS表示供應規定偏電 壓的偏壓輸入端子,及OUT表示輸出端子。 差動放大電路20包括電晶體Tpl,Tp2,Tp3,Tnl及 Tn2。電晶體Tpl,Tp2及Tp3爲PMOS電晶體,而電晶 體Tnl及Tn2爲NMOS電晶體。電晶體Tpl,Tp2構成差 壓對。 電晶體Tpl具有閘連接轉換輸入端子ν並供應參考電壓 Vna或Vnb 〇電晶體Tp2具有閘連接非轉換輸入端子p並 供應節點Ζ電壓Vn。 電晶體Tnl及Tn2爲電晶體Tpl,Tp2的有效負載及具 有電源供應接地電壓GND。 電晶體Τρ3具有閘連接偏壓輸入端子BIAS並供應預定 量偏電壓。電晶體Tp3具有電源供應電源電壓VEE及其 汲極一般連接電晶體Tpl,Τρ2的電源。電晶體Τρ3作爲 常數電流電源以供應穩定偏壓電流至電晶醴Τ ρ 1,Τ ρ 2。 輸出緩衝器30包括電晶體Τη3,Τρ4。電晶體Τη3爲 NMOS電晶體而電晶體Τ ρ 4爲PMOS電晶體。電晶體Τ η 3 -16· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ---------------,φά (請先閱讀背面之注意事項再填寫本頁) ----訂---------Λ 經濟部智慧財產局員工消費合作社印製 558704 A7 •-------— B7 _ 五、發明說明(14 ) 具有閘連接電晶體Tp2的汲極包括差動放大電路2〇,其 電源供應接地電壓,及其汲極連接輸出端子〇UT。 電晶體Τη3根據電晶體Τρ2的泄漏電壓成爲導電並因而 供應電流。供應電流經過輸出端子〇υτ至電晶體Q2〇〇或 電晶體Q100,兩者形成輸出緩衝器5。 電晶體Tp4連接電源供應電壓VEE的節點與輸出端子 out,並具有閘接受由偏壓輸入端子BIAS供應的偏電 壓。電晶體TP4作爲常數電流源負載操作。電容元件〇連 接電晶體Τ η 3的汲極與閘用於相補償。 電晶體ΤΡ2中的電流量係根據輸入非轉換輸入端子?的 電壓Vn量控制。另外,流入電晶體τη3輸出的電流量藉 由電晶體Tpl根據轉換輸入端子ν接受的Vna電流量,控 制經過電流微小電路(由電晶體Tni及Τη2構成)供應的電 流量而改變。 如果在非轉換輸入端子Ρ接受的電壓Vll高於轉換輸入端 子N接受的電壓Vna(Vn> Vna),流入電晶體Tn3輸出的 電流會減少。如果在非轉換輸入端子Ρ接受的電壓Vbl低於 轉換輸入端子N接受的電壓Vna(Vn< Vna),流入電晶體 Τ η 3輸出的電流會增加。 經濟部智慧財產局員工消費合作社印製 流入電晶體Τ η 3輸出的電流與由偏壓輸入端子BIAS偏壓 供應電晶體Tp4的負載電流比較。根據比較結果,改變輪 出端子OUT的輸出電壓。 如果電壓Vn不變,緩衝器5中的電晶體Q200,Q100不會 打開,因而沒有電流供應。 -17- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 558704
如果電壓Vn波動並變成高於參考電壓Vna,緩衝器5中 的電晶體Q200會打開。如此,輸出的波動導致輸出高於 可接受値受到抑制。 如果%壓乂11波動並變成低於參考電壓Vna,缓衝器5中 的電晶體侧會打開。如此,輸出的波動導致輸出低於 可接受値受到抑制。 如果運算放大器J,2的偏電壓總和產生變化並造成由 參考電壓產生電路4中泄漏電阻器R產生的窗寬電壓減 /,經過電流防阻電路3會防止電晶體Q2〇〇,中流動 的經過電流。 經過電流防阻電路3的配置及操作的詳細如下説明。經 過電流防阻電路3中所包含的電晶體卩3〇〇具有供應接地電 壓GND的電源,其閘連接包括在運算放大器2中的電晶體 Tp2的汲極,其汲極由運算放大si中輸出端子〇υτ供應 電壓。電晶體Q300的閘供應的電壓與包括在輸出緩衝器 30Β中電晶體Τη3的閘供應的電壓相同(包括在運算放大 電路20Β中電晶體Τρ2的泄漏電壓)。 經濟部智慧財產局員工消費合作社印製 如果電晶體Q100連接運算放大器2輸出端子out的閘 打開(即是,運算放大電路2的電晶體Tn3打開及電晶體 ΤΡ4,Τη3供應電流),電晶體Q3〇〇係由相同的LSI晶 片構成,因此與電晶體Τ η 3 —樣具有的相似性能打開。 如果電晶體Q300打開,電晶體Q200閘的電勢及運算放大 器1輸出端子OUT的電勢假設爲接地電壓量。如此,電晶 體Q200被迫關閉。換句話説,經過電流防阻電路3操作使 -18- 本紙5^度適用中國國家標準(CNS)A4規格(210 X 297公" 558704 A7 __B7 五、發明說明(16 ) (請先閱讀背面之注意事項再填寫本頁) 構成緩衝器5的電晶體Q200,Q100不能同時打開。雖然如 上所述,電晶體Q100打開而電晶體Q200關閉,電晶體的 狀態並不限於上述的情狀。 如上所述,根據第一具體實施例,既使如果運算放大器 1,2的偏電壓總和產生變化並造成由參考電壓產生電路4 中泄漏電阻器R產生的窗寬電壓(Vna-Vnb )減少,經過電 流防阻電路3會防阻輸出緩衝器5的電晶體Q200,Q100中 產生經過電流。所以,低電流消耗並能輸出穩定電壓的電 源供應電路可以實行。 如圖3所示電源供應電路150包括多數該種電源供應電 路及產生多數的中間電壓。圖3所示電源供應電路包括參 考電壓產生電路4包括多數泄漏電阻器,r#2,..., R# η,多數運算放大器1,2用於相當的泄漏電阻器,輸 出緩衝器5 # 1,5 # 2,…,5 # η,及經過電流防阻電路 3#1,3#2,…,3#η,用於相當輸出緩衝器。 輸出缓衝器5# 1,5#2,…,5#η各含電晶體Q100, Q200。中間電壓VI,V2,…,Vn係從輸出緩衝器中電 晶體Q100,Q200的節點輸出。 經濟部智慧財產局員工消費合作社印製 經過電流防阻電路3 # 1至3 #3各含一電晶體Q300並防止 相當的輸出緩衝器產生經過電流。 液晶顯示裝置含供應驅動電壓的電源供應電路1〇〇的説 明,參考圖4。液晶顯示裝置1〇〇〇如圖4所示包括液晶顯 示板1500含配置成矩陣的像素,γ驅動器11()〇在水平軸 方向驅動液晶顯示板1500的像素,X驅動器1200在垂直 -19- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 558704 A7 B7 五、發明說明(17 ) (請先閱讀背面之注意事項再填寫本頁) 軸方向驅動液晶顯示板1500的像素,控制電路1300控制 Y驅動器1100及X驅動器12〇〇,及電源供應電路1400。電 源供應電路1400包括電源供應電路ioo及供應γ驅動器 1100及X驅動器1200驅動用操作電源供應電壓。 藉由提供電源供應電路1 400容許低電流消耗及穩定輸 出電壓,提供低電流消耗高顯示品質的液晶顯示裝置係屬 可行。 第二具體實施例 根據第二具體實施例電源供應電路2 〇 〇的主要部份的配 置説明,參考圖5及圖6。圖5爲電路圖顯示電源供應電路 200的主要部份的配置,及圖6爲電路配置圖顯示在電晶 體層的圖5電路。根據第二具體實施例電源供應電路200 包括參考電壓產生電路4,運算放大器21,22用於參考電 壓產生電路4,變頻器IV1,經過電流防阻電路3及輸出 緩衝器2 5。 變頻器IV 1變換控制訊號CONT並輸出控制訊號 CONTB 。 經濟部智慧財產局員工消費合作社印製 輸出緩衝器25包括輸出緩衝器5的另外電晶體Tpl02, TnlOl。電晶體Τρ102爲PMOS電晶體而電晶體TnlOl爲 NMOS電晶體。 電晶體Tpl02連接電晶禮Q100的没極及節點z用來輸出 中間電壓Vn並供應其閘控制訊號CONTB。電晶體TnlOl 連接節點Z及電晶體Q200的汲極用來表供應其閘控制訊號 CONT。 -20- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 558704 A7 ____ B7 五、發明說明(18 ) 運算放大器21,22各具有非轉換輸入端子(記號,,+,,) 連接節點並供應電壓Vn。運算放大器21接受在其轉換輸 入端子(記號的參考電壓Vna且運算放大器22接受在 其轉換輸入端子的參考電|Vnb。運算放大器21,22係 以運控制訊號CONTB供應。 如圖6所示,運算放大器21包括差動放大電路i2〇a,輸 出缓衝器130A,電容元件c,及電晶體Tnl〇〇。運算放大 器22包括差動放大電路120Β,輸出緩衝器130Β,電容元 件C及電晶體TnlOO。差動放大電路ι2〇Α,120Β具有相同 的配置’及輸出緩衝器130Α,13〇Β具有相同的配置。以 下,差動放大電路120Α,120Β —般稱作差動放大電路 120 ’及輸出缓衝器13 0Α,13 0Β —般稱作輸出緩衝器 13 0° 在圖6中,Ν表示轉換輸入端子(圖5的記號,,_"),ρ表示 非轉換輸入端子(圖5的記號” + ”),BIAS表示供應規定偏 電壓的偏壓輸入端子,及OUT表示輸出端子。 差動放大電路120包括差動放大電路2〇的配置的另外電 晶體TnlOO。電晶體TnlOO為PMOS電晶體。電晶體Τρί, Tp2,Tnl及Tn2構成差動放大電路2〇,其連接如第一具 體實施例所述。電晶體Τ η 10 0在電晶體τ ρ 3的沒極與電晶 體Τ ρ 1,Τ ρ 2的電源之間配置電晶體Τη100的閘供應控制 訊號CONTB。 輸出緩衝器1 3 0為電源從動器電路包括緩衝器3 〇的配置 的另外。電晶體TnlOl,電晶體TnlOl為PMOS電晶體。 -21 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) K裝--------訂---------線· 經濟部智慧財產局員工消費合作社印製 558704 Α7 Β7 五、發明說明(19 ) 電晶體TnlOl在電晶體Tp4的汲極與輸出端子OUT之間 配置。電晶體TplOl的閘供應控制訊號CONTB。 如上述,第二具體實施例包括,第一具體實施例的配置 以外,開關裝置(電晶體TpiOO,TplOl,Tpl02)分別插在 電晶體T p 3,T p 4,Q100的汲極侧,以隔離常數電流電 源。構成開關裝置的開關裝置閘供應控制訊號CONTB。 當控制訊號CONTB在Η級(控制訊號CONT在L級)時,電 晶體Τρ 100,TplOl,Τρ 102均關閉,因此電路的電流能夠 隨時中止。 雖然,在不需要操作時,電流可藉由電晶體Τρ 100, TplOl,Τρ102有效中止,但將電晶體TnlOO配置在電晶體 Tn3的閘侧或電晶體TnlOl配置在電晶體Q200的汲極侧 時,電路中的電流路徑便可較為理想地電動分開。 在這種狀沉,電晶體TnlOO連接Z及電晶體Tn3的閘及 供應接地電壓的節點並供應其閘控制訊號CONTB。 總之,如果控制訊號CONTB在Η級(控制訊號CONT在L 級),電晶體TnlOl關閉及輸出缓衝器25的電流路徑電動 打開。其間,電晶體TnlOO打開及電晶體Tn3的閘接地電 壓量,及電晶體Τ η 3關閉。如此,輸出緩衝器1 3 0的電流 路徑電動分開。 如上述,藉由提供開關裝置並由控制訊號CONT打開/關 閉(及轉換控制訊號CONTB ),輸出緩衝器130及輸出缓衝 器2 5的各電路中電流路徑電連接/分開可以控制。藉由外 部控制控制訊號的H / L,無用電流消耗隨時可以防止,例 -22- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝 訂---------線j 558704 A7 ___ B7 五、發明說明(20 ) 如,不需要操作時。 如果產生多數中間電壓,包括多數電源供應電路2〇〇, (請先閲讀背面之注意事項再填寫本頁) 及由各電源供應電共同供應路控制訊號CONT,CONTB。 注意,如圖4所示的液晶顯示裝置中的電源供應電路 1400係由電源供應電路2 0 0構成。如此,電力消耗可以更 減少。 第三具體實施例 根據第三具體實施例的電源供應電路3〇〇的主要部份配 置的説明’參考圖7及8。圖7爲電路圖顯示電源供應電路 300的主要部份配置,而圖8爲電路配置圖顯示在電晶體 層的圖7的電路。根據第三具體實施例電源供應電路3〇〇 包括參考電壓產生電路34,運算放大器31,32用於參考 電壓產生電路34,經過電流防阻電路33,及輸出緩衝器 35 〇 參考電壓產生電路3 4包括泄漏電阻器R以產生基準電 Vna,Vnb用來定義規定的窗寬電壓。 輸出緩衝器3 5包括電晶體Q400,Q500。電晶體Q400爲 PMOS電晶醴,而電晶體Q500爲NMOS電晶體。 經濟部智慧財產局員工消費合作社印製 電晶體Q400的電源接受電源供應電壓VEE,而電晶體 Q500的電源接受接地電壓GND。電晶體Q400的閘接受運 算放大器3 1輸出,及電晶體Q500的閘接受運算放大器32 , 輸出。電晶體Q400及Q500的閘連接節點Z輸出中間電壓 Vn 〇 運算放大器3 1,3 2的各非轉換輸入端子(記號"+ ”)連接 -23 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 558704 A7
經濟部智慧財產局員工消費合作社印製 五、發明說明(21 ) 節點Z並接受電壓Vn。運算放大器31接受在轉換輸入端 子(記號的參考電壓Vnb,而運算放大器32接受在轉 換輸入端子的參考電壓Vn a。 經過電流防止電路3 3包括電晶體Q600。電晶體9600爲 PMOS電晶體。電晶體Q600的電源供應電源供應電壓 VEE,而其汲極連接運算放大器31的輸出端子,及其閘 接受包括在運算放大器32内差動放大電路的輸出。 如圖8所示,運算放大器31包括差動放大電路220A,輸 出緩衝器230A,及運算放大器32包括差動放大電路 220B,輸出緩衝器230B。差動放大電路220A,220B具有 相同的配置,及輸出緩衝器230A,230B具有相同的配 置。下列差動放大電路220A,220B —般稱作差動放大電 路220,及輸出緩衝器230A,230B —般稱作輸出緩衝器 23 0 〇 在圖8中N表示轉換輸入端子(圖7的記號,P表示非 轉換輸入端子(圖7的記號" + "),BIAS表示供應規定偏電 壓的偏壓輸入端子,及OUT表示輸出端子。 差動放大電路220包括電晶體Tpll,Tpl2,Tnll, Tnl2及Tnl3。電晶體Tpll,Tpl2爲PMOS電晶體,而電 晶體Tnll,Tnl2及Tnl3爲NMOS電晶體。 電晶體Tnll連接轉換輸入端子N並供應參考電壓Vna或 Vnb。電晶體Tnl2具有閘連接非轉換輸入端子P並供應節 點Ζ電壓Vn。 電晶體Tpll,Tpl2具有電源供應電源供應電壓VEE。 -24- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
558704 A7 B7 五、發明說明(22 ) (請先閱讀背面之注意事項再填寫本頁) 電晶體Tnl3具有閘連接偏壓輸入端子BIAS並供應預定 量偏電壓。電晶體Tnl3具有電源供應接地電壓GND及其 汲極共同連接電晶體Tnll,Τη12的電源。電晶體Τη13作 爲常數電流電源以供應穩定偏壓電流至電晶體Tnl 1, Tnl2。 輸出緩衝器230包括電晶體Τρ13,Τη14。電晶體Τη14 爲NMOS電晶體而電晶體Τρ13爲PMOS電晶體。電晶體 Τρ13具有電源供應電源供應電壓VEE,其汲極連接輸出 端子OUT,及其閘連接包括在差動放大電路220内的電 晶體Tnl2的汲極。 電晶體Τρ13根據電晶體Τη12的泄漏電壓成爲導電並因 而供應電流。供應電流經過輸出端子OUT至電晶體Q400 或電晶體Q500,兩者形成輸出緩衝器35。 電晶體Tnl4連接供應接地電壓的節點與輸出端子 OUT,並具有閘接受由偏壓輸入端子BIAS供應的偏電 壓。 經濟部智慧財產局員工消費合作社印製 構成經過電流防阻電路3 3的電晶體Q600的閘所供應的 電壓與包括在輸出緩衝器230B内的電晶體Tpl3的閘電壓 的電勢相等(包括在差動放大電路220Β的電晶體Τη12的汲 極電壓)。 第三具體實施例的配置與第一具體實施例配置不同,第 一具體實施例中的NMOS電晶體以PMOS電晶體置換,而 第一具體實施例中的PMOS電晶體則以NMOS電晶體置換 (Tni —Tpli,Tpi —Tnli : i=l,2,…。因爲基本操作與 -25- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 558704 經濟部智慧財產局員工消費合作社印製 A7 B7 _ 五、發明說明(23 ) 圖1及2顯示第一具體實施例的電路相同,詳細的説明不 再重覆。 如果電晶體Q500連接運算放大器32輸出端子ouT的閘 打開(即是,運算放大電路3 2的電晶體ΤΡ13打開及電晶體 Τρ13,Τη14供應電流),電晶體q6〇〇係由相同的LSI晶片 構成’因此與電晶體Tpl3 —樣具有的相似性能打開。 如果電晶體Q600打開,電晶體Q400閘的電勢及運算放大 器31輸出端子OUT的電勢假設爲電源供應電壓量。如 此,電晶體Q400被迫關閉。 換句話説’在第三具體實施例,經過電流防阻電路33 操作使構成緩衝器3 5的電晶體Q4〇〇,Q500不能同時打 開。如此不需要中間電壓的產生便可防止。 如果產生多數中間電壓,便須包括多數的該種電源供應 電路。 如此,圖4顯示的液晶顯示裝置1 400係由電源供應電路 3 0 0構成。與第一具體實施例相似,液晶顯示裝置容許低 電流消耗,高顯示品質係屬可行。 上述第,二,三具體實施例中用於電源供應電路的輸出 Vn(n=:〇,1,2,3 ..)的泄漏電阻器(圖15中,1〇至尺3) 在電源供應電路920的輸出段配置。另外,在輸出電壓 V η節點與接受接地電壓節點之間配置使電壓平順。 雖然作爲液晶顯示裝置的電源供應電路的應用例已如上 述,本發明並不受上例限制,並且可以將電源供應電路應 用到另外的顯示裝置及一般的電源供應電路。 -26- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ϋ ϋ ϋ I 一OJ钃 i-i in n ϋ n n ϋ I · 558704 A7
五、發明說明(24 ) 特別因爲可以減少不需要的電流消耗,配置電源供應電 路供手提裝置的顯示驅動使用非常有效。 例如,行動電話的顯示功能年年擴大,所使用的液晶顯 示板也因而變大。相對地,電路如控制電路及驅動電路, 即驅動器電路,已經增加。增加内部電路造成電力消耗增 加及大輻增加行動電話驅動電池的負擔。所以,基本須儘 量減少無用的電力消耗。 基本上’行動電話的電源打開/關閉頻繁。如圖9所示, 行動電話包括電池部份4〇〇,電路部份41〇,及開關部份 420連接電路部份41〇,及電池部份4〇〇。如果電源開閉, 在電池部份400與電路部份410之間的開關部份42〇關閉以 防止電流流入電路部份41 〇。 如果電源係從關的狀態切換成開的狀態,電池部份400 與電路部份410係亙相連接,電路部份41〇含有的起動電路 430首先起動電池電壓。起動電路43〇輸出的起動電壓作爲 上述參考電壓產生電路的電源供應電壓VEE。根據起動 電壓’電源供應電路440產生需要的驅動電中間電 壓)。電路部份410含有驅動器輸出部份450接受電源供應 電路440輸出電壓輸出相當於聲音,字元,及影像資訊。 不過,如圖1 0 A所示,起動電路的輸出小於電源從關閉 狀態轉到打開狀態的過渡期T 0 (從0伏至VEE)開始的 VEE期待値。所以,當時的窗寬(Vna-Vnb )自然小。如果 使用不包括經過電流防阻電路3,3 3的傳統電源供應電 路,則構成輸出缓衝器的PMOS電晶體及NMOS電晶體會 -27- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 裝 ί I 丨訂·丨 1!! 經濟部智慧財產局員工消費合作社印製 558704 經 濟 部 智 慧 財 產 局 A7 B7 五、發明說明(25 同時短暫打。。換句話説,有經過電流。因爲行動電話 的電源打開/M閉頻繁’在過渡射,經過電流對電池的 消耗無法忽視。 對此問題,包源供應電路44〇由電源供應電路〇 〇至3 〇 〇 構成以防止經過電流發生並減少電力消耗。如此,便可以 供應可使用較長期間的行動電話,既使是用電池驅動。 另外,在過渡期T0使用電源供應電路2〇〇驅動控制訊號 CONT至L量級,其間如圖i 〇 B所示電源升起從關閉狀態 到打開狀慼,例如,因而中止電源供應電路的經過電流, 並在供應至電源供應電路電壓穩定後驅動控制訊號C〇nt 至Η量級。如此,在最初電源升起期的無用電流消耗便可 以避免。 防止大經過電流,雖然是暫時,使用根據本發明的電源 供應電路,起動電壓可以快速升起並可在高速獲得希望的 穩定起動電流。所以,在電源打開後,電路可以立即開始 操作。 因本發明而增加電路的數目很小,而LSI晶片尺寸增加 及因而增加的成本並不明顯。所以,電源供應電路結合驅 動電路I C,控制電路I C或在液晶顯示裝置中類似電路, 如此,供應的結合電源供應電路係爲單一晶片。 雖然本發明已經詳細説明,並且了解只有以範例及圖示 的方式才能明白,但是並不因而受限制,本發明的精神及 範圍只受所附申請專利範圍項目限制。 (請先閱讀背面之注意事項再填寫本頁)
消 費 合 作 社 印 製 28 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱)
Claims (1)
- 558704 第089106093號專利申請案 中文申清專利範圍修正本(91年9月) 、申請專利範園 th 1. 一種電源供應電路,在電源供麻雷 赴盘姑“賊 “供應电壓施加至電源供應節 • 设吧即點 < 間產生中間電壓,包 括: ^參考電壓產生電路以產生參考電壓用來定義該中間 廷壓可接受的波動範圍; -電壓比較電路用來比較該中間電壓與該參考電壓並 輸出比較結果; -對開.關連接該電源供應節點與電壓輸出節點,並自 其輸出孩中間電壓及在該接地節點與該電壓輸出節點之 間根據該電壓比較電路的輸出控制開關的開/關; :經過電流防止電路防止該電壓供應節點與該接地節 點之間經過該開關對產生經過電流。 如申請專利範圍第1項之電源供應電路,其中該電壓比 較電路包括 一差動放大電路在輸入接受該參考電壓及該經過電壓,及 一輸出電路輸出訊號相當於根據該差動放大電路輸出 的比較結果, 該對開關包括第一及第二電晶體接受該輸出電路在其 閘的輸出,及 該經過電流防止電路根據該差動放大電路輸出關閉第 裝 訂 龜 一及第二電晶體之 另一打開 如果該第一及第二電晶體之中的 3. 如申請專利範圍第2項之電源供應電路,其中該中間電 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公董) 558704 A8 B8 C8壓產生電路產生上限參考電壓用夹 圈,來我料接受波動範 圍的上限,及下限參考電壓用來定義 的下限, 該差動放大電路包括 P艮參考電壓及該中間 P艮參考電壓及該中間 第一差動放大電路在輸入接受上 電壓,及 第一差動放大電路在輸入接受下 電壓, 該輸出電路包括 罘一輸出電路輸出訊號相當於根據該第—差動放大電 路輸出比較上限參考電壓及該中間電壓之結果, 第二輸出電路輸出訊號相當於根據該第二差動放大電 路輸出比較下限參考電壓及該中間電壓之結果,及 該第厂及第二電晶體之一連接該第一輸:電路的輸出 及該罘-及第二電晶體之另一連接該第二輸出電路的輸 出0 4·如中請專利範圍第i項之電源供應電路,另外包括: 一控制開關,根據控制訊號電動連接/分開至該開關對 的電流路徑。 5·如申請專利範圍第2項之電源供應電路,其中該差動放 大電路包括 第二電晶體接受在其閘的該參考電壓, 第四電晶體接受在其閘的該中間電壓, 4成源供應電流至該第三及第四電晶體,及 -2 - ABCD 558704 六、申請專利範圍 一控制開關,根據控制訊號電動連接/分開該第三及第 四電晶體及該電流源之間的電流路徑。 6.如申請專利範圍第2項之電源供應電路,其中該輸出電 路包括 一輸出節點輸出訊號相當於該比較結果, 第三電晶體連接該輸出節點及規定電壓並接受該差動 放大電路在其閘的輸出, 一電流源供應電流至該輸出節點,及 一控制開關,根據控制訊號電流連接/分開該電流源與 該第三電晶體之間的電流路徑。 7· —種液晶顯示裝置,包括 一液晶顯示板含多數像素; 一驅動電路以驅動該液晶顯示板;及 一電源供應電路以產生在電源供應電壓施加至電源供 應節點與接地電壓施加至接地節點之間的中間電壓並供 應中間電壓至該驅動電路, 該電源供應電路包括 一參考電壓產生電路以產生參考電壓用來定義該中間 電壓的可接受波動範圍, -電壓比較電路用來比較該中間電壓與該參考 輸出比較結果, 一對開關連接該電源供應節點與輸出該中間電壓 壓輸出節點’及在該接地節點與該電壓輸出節點之 據該電壓比較電路的輸出控制開關的開/ -3- A BCD 558704 七、申請專利範圍 一經過電流防止電路防止該電源供應節點與該接地節 點之間經過該對開關產生經過電流。 8. 如申請專利範圍第7項之液晶顯示裝置,其中該電壓比 較電路包括 一差動放大電路在其輸入接受該參考電壓及該中間電 壓, 一輸出電路輸出訊號相當於根據該差動放大電路輸出 的比較結果, 該對開關包括第一及第二電晶體接受該輸出電路在其 閘的輸出’及 該經過電流防止電路根據該差動放大電路輸出關閉該 第一及第二電晶體之一,當該第一及第二電晶體之另一 開關打開。 9. 如申請專利範圍第8項之液晶顯示裝置,其中該參考電 壓產生電路產生上限參考電壓用來定義該可接受波動範 圍的上限,及下限參考電壓用來定義該可接受波動範圍 的下限, 該差動放大電路包括 第一差動放大電路在輸入接受上限參考電壓及該中間 電壓,及 第二差動放大電路在輸入接受下限參考電壓及該中間 電壓, 該輸出電路包括 第一輸出電路輸出訊號相當於根據該第一差動放大電 -4- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 558704 A8 B8 - g8s -、申請專利範圍 ---* 路輸出比較上限參考電壓及該中間電壓之結果, 罘二輸出電路輸出訊號相當於根據該第二差動放大電 路輸^比較下限參考電壓及該中間電壓之結果,及 这^ 一及第二電晶體之一連接該第一輸出電路的輸出 及忑第一及第二電晶體之另一連接該第二輸出電路的輸 出。 10·如申清專利範圍第7項之液晶顯示裝置,另外包括: 一控制開關根據控制訊號電動連接/分開至該對開關的 電流路徑。 11·如申請專利範圍第8項之液晶顯示裝置,其中該差動放 大電路包括 第三電晶體在其閘接受該參考電壓, 第四電晶體在其閘接受的該中間電壓, 一電流源供應電流至該第三及第四電晶體,及 一控制開關,根據控制訊號電氣連接/分開該第三及第 四電晶體及該電流源之間的電流路徑。 12.如申請專利範圍第8項之液晶顯示裝置,其中該輸出電 路包括 一輸出節點輸出訊號相當於根據該比較結果, 第三電晶體連接該輸出節點及規定電壓並接受該差動 放大電路在其閘的輸出, 一電流源供應電流至該輸出節點,及 一控制開關,根據控制訊號電動連接/分開該電流源與 該第三電晶體之間的電流路徑。 、 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公董)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21325499A JP3482159B2 (ja) | 1999-07-28 | 1999-07-28 | 電源装置、及びこれを用いた液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW558704B true TW558704B (en) | 2003-10-21 |
Family
ID=16636064
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089106093A TW558704B (en) | 1999-07-28 | 2000-03-31 | Power supply circuit arranged to generate intermediate voltage and liquid crystal display device including power supply circuit |
Country Status (4)
Country | Link |
---|---|
US (1) | US6297596B1 (zh) |
JP (1) | JP3482159B2 (zh) |
KR (1) | KR100346096B1 (zh) |
TW (1) | TW558704B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100295679B1 (ko) * | 1999-03-30 | 2001-07-12 | 김영환 | 티에프티 엘씨디 칼럼 구동 장치 및 그 구동 방법 |
JP2002353792A (ja) | 2001-05-24 | 2002-12-06 | Sanyo Electric Co Ltd | 駆動回路および表示装置 |
KR100616338B1 (ko) * | 2002-10-09 | 2006-08-29 | 미쓰비시덴키 가부시키가이샤 | 구동회로 및 화상표시장치 |
JP2004165649A (ja) * | 2002-10-21 | 2004-06-10 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置 |
JP2007101576A (ja) | 2005-09-30 | 2007-04-19 | Fujitsu Hitachi Plasma Display Ltd | プラズマディスプレイ装置 |
KR101413650B1 (ko) * | 2008-01-16 | 2014-07-01 | 삼성전자주식회사 | 오프셋 특성이 저하되지 않으며 적은 동적 전력을 소비하는버퍼 증폭기 및 그 버퍼 증폭기를 구비하는 디스플레이드라이버 |
KR101482768B1 (ko) * | 2008-07-28 | 2015-01-16 | 삼성디스플레이 주식회사 | 액정 표시 장치의 전원 회로 |
JP5355756B2 (ja) * | 2011-09-30 | 2013-11-27 | シャープ株式会社 | スイッチング電源装置と、それを用いたインバータ、コンバータ、エアーコンディショナー、ソーラーパワーコントローラ、および自動車 |
KR102087873B1 (ko) | 2013-05-09 | 2020-05-27 | 에스케이하이닉스 주식회사 | 전압 생성 회로, 반도체 장치, 시스템 및 전압 생성 방법 |
CN111696462B (zh) * | 2019-03-14 | 2023-07-21 | 奇景光电股份有限公司 | 输出缓冲器及其操作方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55146487A (en) | 1979-05-02 | 1980-11-14 | Hitachi Ltd | Power circuit for liquid crystal |
JP3395866B2 (ja) * | 1995-04-12 | 2003-04-14 | シャープ株式会社 | 液晶駆動装置 |
JPH08314414A (ja) * | 1995-05-12 | 1996-11-29 | Sony Corp | プラズマアドレス表示装置 |
US6046577A (en) * | 1997-01-02 | 2000-04-04 | Texas Instruments Incorporated | Low-dropout voltage regulator incorporating a current efficient transient response boost circuit |
US5959439A (en) * | 1997-05-23 | 1999-09-28 | The Board Of Trustees Of The University Of Illinois | Monolithic DC to DC converter |
-
1999
- 1999-07-28 JP JP21325499A patent/JP3482159B2/ja not_active Expired - Fee Related
-
2000
- 2000-03-31 TW TW089106093A patent/TW558704B/zh not_active IP Right Cessation
- 2000-04-04 US US09/542,885 patent/US6297596B1/en not_active Expired - Lifetime
- 2000-07-28 KR KR1020000043652A patent/KR100346096B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JP2001042830A (ja) | 2001-02-16 |
KR100346096B1 (ko) | 2002-07-24 |
KR20010015460A (ko) | 2001-02-26 |
JP3482159B2 (ja) | 2003-12-22 |
US6297596B1 (en) | 2001-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4629279B2 (ja) | オフセットキャンセル機能を有するオペアンプ | |
US10650770B2 (en) | Output circuit and data driver of liquid crystal display device | |
KR100717278B1 (ko) | 슬루 레이트 조절이 가능한 소스 드라이버 | |
TW561687B (en) | Operational amplifier and its offset cancel circuit | |
TWI352966B (en) | Output buffer | |
JP5075051B2 (ja) | Ab級増幅回路、及び表示装置 | |
JP3998465B2 (ja) | ボルテージホロワ及びそのオフセットキャンセル回路並びに液晶表示装置及びそのデータドライバ | |
JP3791355B2 (ja) | 駆動回路、及び駆動方法 | |
JP3791354B2 (ja) | 演算増幅回路、駆動回路、及び駆動方法 | |
US8368673B2 (en) | Output buffer and source driver using the same | |
KR100866968B1 (ko) | 액정 표시 장치의 소스 드라이버, 소스 드라이버에 포함된출력 버퍼, 및 출력 버퍼의 동작 방법 | |
KR100982349B1 (ko) | 증폭 회로의 작동 속도를 빠르게 하기 위한 회로들 | |
TW558704B (en) | Power supply circuit arranged to generate intermediate voltage and liquid crystal display device including power supply circuit | |
JP2009168841A (ja) | 演算増幅器及び駆動回路、液晶表示装置の駆動方法 | |
JP3820918B2 (ja) | 演算増幅回路、駆動回路、及び駆動方法 | |
JP4826383B2 (ja) | 電源回路、表示ドライバ、電気光学装置及び電子機器 | |
JP2004096702A (ja) | 駆動回路 | |
JPH11305735A (ja) | 差動増幅回路及びそれを用いた演算増幅器回路並びにその演算増幅器回路を用いた液晶駆動回路 | |
JP2005192260A (ja) | 高スルーレート差動増幅回路 | |
JP2000305504A (ja) | 電源発生回路およびその発生方法、ならびに液晶表示装置 | |
KR20170014557A (ko) | 출력 버퍼를 포함하는 소스 드라이버, 디스플레이 구동 회로 및 소스 드라이버의 동작방법 | |
KR20080028811A (ko) | 구동 회로, 전기 광학 장치 및 전자 기기 | |
JP4179194B2 (ja) | データドライバ、表示装置及びデータドライバの制御方法 | |
JP3614104B2 (ja) | 液晶駆動用電源装置並びにそれを用いた液晶装置及び電子機器 | |
JP3770377B2 (ja) | ボルテージフォロア回路および表示装置用駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |