TW517220B - Circuit for transferring high voltage video signal without signal loss - Google Patents
Circuit for transferring high voltage video signal without signal loss Download PDFInfo
- Publication number
- TW517220B TW517220B TW088110075A TW88110075A TW517220B TW 517220 B TW517220 B TW 517220B TW 088110075 A TW088110075 A TW 088110075A TW 88110075 A TW88110075 A TW 88110075A TW 517220 B TW517220 B TW 517220B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- terminal
- coupled
- node
- video signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0876—Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Electronic Switches (AREA)
- Amplifiers (AREA)
Description
五、發明說明(1) 技術領域 廣義言之,本發明係關於視訊 發明係關於具有電容元件之顯示哭M。更明確地說,本 壓視訊信號而無信號漏失之電路°。°,以及傳送及儲存高電 背景技術 矩ί S,’ tvvy1/厂的像素是由薄膜電晶體WO的 素的液晶電容器。典型上,使用液菁曰成^不:之母一個像 將每一個像素分成複數個子單位。;ς = 2灰2成像是 位以得到所欲的灰階如 ^化適*數量的子單 像素包括St電;=成複數個子像素。每-個子 容器板之間包含有液晶材料。=:1 ::電? = capacitor)與有效電容器串制==^ = = 被控制,藉以活化子#去 耦。#制電谷益的電容可 之電壓的函數。藉活化;、丄活化的數量是施加於串連電容 得所欲的灰階成^ 1美^個像素適當數量的子像素以獲 構的子像素。這些方法j利5二576: 858教導一種類似結 增加了製造液晶板的困^ 了 一個複雜的像素結構,因此 的材料對光的透光度正比於施加於材料 露於較低的電壓則合^液晶材料變為透明’但將材料暴 習二 =以:=儲存適量的電荷,則可以使心 的、、、°構得到灰階成像。不過,為能忠實 7 五、發明說明(2) 地重現影像,在每一個像辛所锉六仏 液曰品4 、斤储存的電荷必須非堂科石宏。 液曰曰面板一般是用於電腦顯示系统 =㊉精確 =於膝上型電腦的獨立電源受到‘里電腦盛行, 電的要求。 $致顯示器必須省 因此’吾人的需要是電路能 素,但信號的品質不能衰減傳送給複數個像 板上顯示的視訊信號時,它又=;乍丄但遇到要在液晶面 的希望是它儘可能地保持在位”作、:進 峡日日面板上產生影像期動古^ ,僅只有當在 保持液晶顯示器所要求的最小功電壓操作’因此可以 复見复農 干 :二:备明的一種視訊信號傳送電路 、擇k旎,而將類比視訊信 用於反應接收— 輸出節點’其特徵為,一通電"5,入節點傳送到視訊 接於視訊輸入節點^ :,其具有源極-汲極連 耦合以在直第# : Ϊ輸出即點之間;一個第二電晶俨 攸弟一電晶體接收第一邏輯位 弟一電日日體,反應 f號之最大電壓電位準的電壓電位认::提供一高於視訊 :第四電晶體,反應從第二電晶體晶體的間極;-口以關閉第三電晶體;以及一個^ ^ 一邏輯位準’耦 電晶體接收第二邏輯位準,耦:晶冑’反應從第二 體的閘極。 σ 提供接地電位給通電晶 禋視Λ顯不電路,用於接收與顯
88110075.ptd 第6頁 此外根據本發明的一種視$ _ _ + . 517220 五、發明說明(3) 示類比視訊信號,其包括至少一個視訊信號 ϊ:電:ί二i以接收視鑛,並將信號傳::儲; 早兀。一第一驅動電路,反應接收第一選擇 。啫存 一電晶體,使視訊信號通過且不會衰減。_第二,壓第 合到視訊源,反應接收第二選擇信號,將接收相^體耦 不衰減地傳送給第一電晶體。 9視訊信號 圖式簡單說明 圖1A及1 B顯示本發明的視訊顯示晶片。 圖2說明由於本發明的電路產生的信號流。 圖3 A及3 B顯示本發明的驅動電路。 本發明的噩祛 根據本發明的一視訊顯示晶片100,包 元20的陣列102,如圖u 。 :汛儲存早 陆以a μ m nr不 液日日層成形於儲存單开 車列的上方,局部反應儲存於儲存單元20中出現的 ,晶—層妻翁存务_元_ 1晶層在每-個儲存單元上方的區域與它電容性耦 ^液晶層中的這些區域在圖中以電容器元件22表示。血 =,液晶層耦合到接地電位。在圖中以導線106代表接、 盘1 =痛其中XBIAS是接地。儲存在儲存單元20中的電荷 7、::應之電容元件22所產生的電場,影響液晶層 J明儲存的電荷愈多,戶斤產生的電場愈大,液晶就變得: ^ $下來,打選擇器11 〇經由複數條行選擇線118輸出邏輯 #唬,以提供陣列的行位址。行選擇線118饋入行驅動電 五、發明說明(4) 一 路116,每一個都有一 車耳信號,以提供陣列的列位址^數f列選擇線128輸出邏 列驅動電路1 26,每一個都右一 1、擇線1 28饋入複數個 體1 24的閘極。@ &卜有一個輪出,它控制列通電晶 行選擇線及列選=_1=訊Λ存單元20經由正確的 具體例中,行遵遲哭〗〗η /、,自的位址。在本發明的較佳 5 ^ U 7:1 ^ A〇 ,'〜丨八日V电W、軌。β 。仃及列邏輯信號在兩種電壓位準間變化,即〇伏及5 ⑽s元件,典型上;電!4/s選擇/120都是由ncc]供電的 此m, 2 ΐ!: _ 70件的是5伏的電源軌。因 伏 一視訊信號源1 〇提供欲被儲存 訊信號。满印eS由& 1兩仔在視吼儲存早兀20中的視 到16伏之ί 連'-的類比信號’信號範圍在0伏 信號叙人5 #u線12經由通電晶體114將視訊 咖’以便將視訊信號傳送給每一個= 值現^參閱圖2 ’ 一個被選擇的行及列分別定義視訊信號 傳运電路202及204,它們合作將類比視訊信號傳送給一個 目私視汛儲存單元2 0。每一個視訊信號傳送電路包括一個 選擇輸入SEL、一個視訊信號輸入VI、以及一個視訊作%虎 輸出vo。視訊信號傳送電路202包括行驅動電路116°及^亍〜選 擇電晶體114。行選擇線118耦合到選擇輸ASEL,它饋^入2" 行驅動電路11 6的輸入21 61。行驅動電路11 6的一輪出216〇 饋入電晶體11 4的閘極G。視訊信號線1 2耦合到視訊輪入
I 88110075.ptd 第8頁 517220 五、發明說明(5) VI,它饒入發 π n山 電晶體11 4的没極端D,並將視訊信號傳到它的 你極端S ,私达、 視^上1文為視訊輸出V0,並放到行線11 2上。 體说傳送電路2〇4包括列驅動電路126及列選擇電晶 ^ 。列選擇線1 28被耦合到選擇輸入SEL,它饋入列驅 曰路1 26的一輸入226 1。列驅動電路126的輸出2260饋入 二阳,124的閘極G。行線112被耦合到視訊輸入VI,它饋 =電^體1 24的汲極端]),視訊信號通過它的源極端s,做 :視Λ輸出V0,並進入儲存單元2〇,它在佳具體例中是 電容元件。 一現再回頭參閱圖U&1B,圖u之具體例的視訊源1〇配置 一條視訊信號線1 2,它饋入陣列1 0 2的每一行。因此,視 訊影像以順序的次序被載入儲存單元2〇,每一個單元被定 址,且視訊信號線1 2以適當的電荷對其充電。另者,視訊 源被設計成提供2條或多條視訊信號線,如圖1β中的 視汛指號線12Α及12Β。在此具體例中,陣列1〇2被分成1側 ^2側。視讯#號線1 2Α饋入屬於1側的行線丨丨2,以及視訊 仏诡線1 2B饋入屬於2側的行線丨丨2。此具體例的優點是藉 將影像分成兩半,並將各半同時輸入,如此可以較快速地 載入視訊影像,所做的犧牲是需要附加電路做分割影像的 正確同步。 現請參閱圖3A及3B,圖中分別顯示視訊信號傳送電路 202舆204的行與列驅動電路116及126。行驅動電路116包 括輸入端2161,它耦合到N-通道MOS電晶體3〇2的第一端 302A。第二端302B耦合到節點392。開極端3〇2G耦合到
88110075.ptd
517220 五、發明說明a) 型/是5伏的電力軌,如前所述。P-通道MOS電曰靜 ,的:極端耦合到節點撕,源、極端耦 :: 鈿耦合到節點394。按照本發明, __ 及極 電壓位準,即U伏。在本發明的較佳具:見:=的之大 二電VV第二卜通道M0S電晶體3°6的閘極端耦5節點 -通道,電晶體3。4的間極㈣合到節點3 92,源極二-地,以及汲極端耦合到節點394。最後, 妾 訊信號傳送電路116的輸出端216〇。 5到視 現請參閱圖3B ’列驅動電路126包括輸人端2161, 合到N-通道MOS電晶體3〇2,的第—端魏,。第二端匕搞 =合到節點392’。間極端3G2G,_合到Vee。卜通綱Sf曰 體308的閘極端耗合到節點392,,源極端叙合到v 曰曰 到節點394’。第二p_通道M〇s電晶體3。;,的二 極:耦δ到即點394’,源極端耦合到\,以及汲極端耦合 到即點392 。第:N-通道MOS電晶體304,的閘極端耦人到1 節點392’ ’源極端接地,以及沒極端耗合到節點3以,口。 點394’麵合到第三P-通道電晶體31Q以及第三^通 曰 體312的閘極端。第三電晶體31〇及312的汲極連接在=曰曰 起,並耦合到視訊信號傳送電路126的輸出端22 6〇。 PMOS電晶體310的源極端叙合到',而第三_§電 「 的源極端接地。 以下將參閱圖2及3A討論視訊信號傳送電路的操作。首 先考慮圖2中顯示的視訊傳送電路2〇2及圖3A所示之相關的 88110075.ptd 第10頁 517220 五、發明說明(7) 驅動電路116。行選擇信號不是〇伏就是5伏(¥ ), 現於輸入端21 61的電壓不是〇伏就是5伏。考^第一匕主出 況’行選擇器11 0冑出第-種邏輯位準的行選擇,^ 伏饋入輸入端2m。由於電晶體3〇2的間極被搞將0 因此它總是在⑽,節點392也是〇伏。其效果是將電曰曰;, 304置於非導通狀態。不過,電晶體3〇8是卜通道元:丑 變成導通’將節點394帶至等於、的電位。此外 :, 點394處是高電位(Vh),因此電晶體3〇6被置於非 壯即 態。繼續看圖2 ’電晶體U4的閘極端轉合到394 壓,因此電晶體變為0N。 只要閘極至源極的電壓高於電晶體的臨限電壓v 體就導通。由於電晶體114的閘極被(偏壓,導/ 曰曰 體114的源極端可以上升到等於位準。由^ 是18: ’ :型的Vth是0.7伏,因此通電晶體ιΐ4的源極端 等於17.3伏的電位。由於視訊信號的最大電 £位準疋16伏,汲極端將可見到16伏的 可以傳送到源極端,大約有1.3伏的邊界留給誤差。V、 視訊^電路202有能力將一個視訊信號選擇性地從 線VI傳送到它的視訊輸出線V0,且視訊信號 不會有任何^化。 二的情況是行選擇器110輸出第二種邏輯位準 你4丁 =許:2,即5伏的電位饋八輸入端2 1 6 1,切換到5 "°/又。6又1/1晶體3〇2的^是〇.7伏,節點392將上升到大約 • 、 /、有打開電晶體3 04的效果,它將使節點3 94到
I 第11頁 88110075.ptd 517220 五、發明說明(8) 接地電位。此將必然關閉通電晶體丨i 4,因 號從視訊輸入線π傳送到視訊輸出線vo。 止視°扎< 口 +不過要注意,儘管電晶體308的閘極端上有4伏的偏壓, =仍保持在導通狀態,且由於接地路徑通過電晶體3 〇 4, 因此在消耗電力。電晶體308仍保持0Ν的原因是它的、仍 二於、,電晶體308是Ρ-通道,且'是4伏,' 是在S8 ^。為關閉電晶體3〇δ,它的閘極電位必須上升到大於 的電位。電晶體306提供所需的電位。由於節點394 ^接地電位,電晶體3〇6變成導通,且它的汲極端開始 =到vh的電位。此將使得電晶體3〇8的閘極端到達足夠 使其關閉的電位。 ::電晶體306的汲極耦合到節點392 ’因此節點392的 故,μ ί升到'。如果此種高電位回到行選擇器11 0的電 ,將θ對其造成損壞。不過,電晶體302的作用是阻隔 電。曰立是5伏’在3°2Β端的電位是、,且由於 IK二元件,觀端充當源極,以及3〇2B充 ;二L 於電晶體的、h,當Vh出現於節點392 :_二1 Μ變成不,通。效果是節點392的高電位被電 曰曰體2阻隔,不會回到構成行選擇器110的電路。 閱圖2及3B ’可看出視訊信號 操作與前所討論之傳送電路2〇2的操作幾乎、广 ::據本Γ的較佳具體例,列選化, 圖2所不。因此電晶體31〇及312被架構成反相器,用來 88110075.ptd 第12頁
Claims (1)
- 517220 修正本案號88l〗0fl7R 六、申請專利範圍 1 · 種視成化號傳送電路, 號,將類比視訊信號從视訊衿用=反應所接收的選擇信 點,視訊信號具有一最大電j入節點傳送到視訊輸出節 邏輯位準及一第二邏輯位準θ'$準,遥擇化號具有一第一 號的最大電壓位準,該電路每一邏輯位準都小於視訊信 一第一電晶體,其具有一二二有、· > 端,藉以接收視訊信號,該#二,視訊輸入節點的第一 及一 I禺合到視訊輸出節點‘ ^ 晶體又具有一間極端以 一第二電晶體,其具有— 該第二電晶體又具有一個第_ :妾收選擇信號的第一端, 一第三電晶體,其具有二及閘極纟而, 該電源供應線具有-個比視1 =電源供應線的第一端, 壓電位,該第三電晶體又且虎之最t電壓位準高的電 極端電性連通,以及一閘極:::二端與第-電晶體的閘 山· . $而_合到第二電晶體的第二 令而, 一第四電晶體,其具有一I人 士人w^ f馬合到電源供應線的第一端, 一耦合到第二電晶體閘極端的楚 不曰祕k山兩 ^ "而的弟二端,及一閘極端與第一 電晶體的閘極端電性連通;以及 〃乐 一第五電晶體,其具有一紅入 ’ 耦合到接地電位的第一诚,_ 第二端與第一電晶體的閘極端 一 到第二電晶體的第二端。 m耗合 2 ·如申請專利範圍第1 j盲夕4日^ 修正本有無變更實質内容是否准予修正 乐1貝之視訊信號傳送電路,i又白 β括一反向器電路,耦合刭篦二; ,、又包 Η 第—電晶體的第二端及第一雷曰 f體的閘極端之間。 # €曰曰 餐 »>17220 修正 曰 一案號 8811007R 车9〇· U.15 六、申請專利範f --— 反3向ΐΐ 範圍第2項之視訊信號傳送電路’其中該 體,兩者的==鱼個PM〇S_型電晶體以及一個NM0S_型電^ :到電源供應線,一電晶體的= 至;數壓:準之-類比視訊信號傳送 按列與行的方式:目中之白勺電路,該視訊儲存單元 號及—行選擇^訊信號傳送電路接收—列選擇信 訊信號的最大i “ 2選擇信號的電壓位準都小於視 —第—大電壓位準,該電路包含有: =视訊輪送電路’其具有-接收視訊信號的第 —行選擇端用以接::ϊ讯仏號的第一視訊輸出端,以及 〜第二用以接收打選擇信號;以及 出端白信號傳送電路,其具有一•合到第一視訊輸 巩輪出端,?、讯輪入端,一耦合到視訊儲存單元的第二視 垓第〜、以及一列選擇端用以接收列選擇作辦. 〜第」,信號傳送電路包含有: 〜第-:點’與行選擇端電性連通; 〜第〜郎點; 端二、執ί =體、:具J 一耗合到第一視訊輸入端的第- …輸出端的第二#,以及-轉合到第 節點提供至少等於視訊信號之最大電^位υ準 丨輛合以在:晶在第-節點接收第-行選擇信號 第18頁 多. 517220 mAtto 案號88110075_年月曰 修正_ 六、申請專利範圍 的電壓位準; 一第二電晶體,反應在第一節點接收第二行選擇信號, 耦合以關閉第一電晶體;以及 一第三電晶體,反應在第一節點接收第二行選擇信號, 耦合以在第二節點提供接地電位; 該第二視訊信號傳送電路包含有: 一第三節點,與列選擇端電性連通; 一第四節點; 一第二通電晶體,具有一耦合到第一視訊輸入端的第一 端,一耦合到第二視訊輸出端的第二端,以及一閘極端, 與第四節點電性連通; 一第四電晶體,反應在第三節點接收第一列選擇信號, 耦合以在第四節點提供一個至少等於視訊信號之最大電壓 位準的電壓位準; 一第五電晶體,反應在第三節點接收第二列選擇信號, 耦合以關閉第四電晶體;以及 一第六電晶體,反應在第三節點接收第二列選擇信號, 耦合以在第四節點提供接地電位。 5.如申請專利範圍第4項之電路,其中·· 第一、第二、第四及第五電晶體每一個都具有一個耦合 到大於或等於視訊信號最大電壓位準之電壓電位的一第一 端 煩請委員明1本 極 閘 - 及 以 點 節二 第 到 合 0&V 耜 端二 第 一 ·, 有點 具从即 體一 晶第 電到 一合 第耦 端 11· 15(所 88110075.ptc 第 19 頁 ί提 •之 517220 案號 88110075 曰 修正 六、申請專利範圍 第二電晶體具有一第二端耦合到第一電晶體的閘極,以 及一閘極端耦合到第二節點; 第四電晶體具有一第二端耦合到第四節點,以及一閘極 端耦合到第三節點;以及 第五電晶體具有一第二端耦合到第四電晶體的閘極,以 及一閘極搞合到第四節點。 6. 如申請專利範圍第5項之電路,其中該第一、第二、 第四及第五電晶體都是PMOS-型電晶體。 7. 如申請專利範圍第5項之電路,其中該第三及第六電 晶體每一個都具有一第一端耦合到接地電位,第三電晶體 具有一第二端耦合到第二節點以及一閘極端耦合到第一節 點,而第六電晶體具有一第二端耦合到第四節點以及一閘 極端搞合到第三節點。 8. 如申請專利範圍第7項之電路,其中該第三及第六電 晶體是NMOS-型電晶體。 9. 如申請專利範圍第4項之電路,其中該第二視訊信號 傳送電路又包括一第七電晶體及一第八電晶體,第七及第 八電晶體每一個都具有一閘極端耦合到第四節點,第七及 第八電晶體具有連接在一起的汲極,耦合到第二通電晶體 的閘極端。 1 0.如申請專利範圍第9項之電路,其中該第七電晶體是 PMOS-型電晶體,第八電晶體是NMOS-型電晶體。 11. 一種用於接收一視訊信號的視訊顯示電路,該視訊 ΐ·信號具有一最大電壓位準,視訊顯示電路包含有 t517220 案號 88110075 修正 六、申請專利範圍 至少有一個具有第一及第二端的視訊信號儲存單元; 一第一電晶體,具有第 耦 第 耦 號 一、第二端及一閘極端,第一端 合到視訊信號儲存單元的第一端,第一電晶體又具有一 壓 電 二 壓 電 擇 及 端 一臨限電壓; 一第二電晶體,具有第 合到第一電晶體的第二 ,第二電晶體又具有一 一第一驅動電路,具有 電晶體的閘極端,第一 的第一輸出電壓位準, 壓位準的第二輸出電壓 一第二驅動電路,具有 電晶體的閘極端,第二 的第一輸出電壓位準, 壓位準的第二輸出電壓 1 2.如申請專利範圍第1 電路,具有一耦合到第 行選擇電路,具有一搞 一、第二端及一閘極端,第一端 端,第二端耦合以接收視訊信 第二臨限電壓; 輸入及輸出端,輸出端耦合到第 驅動電路具有一小於第一臨限電 以及一至少等於視訊信號之最大 位準;以及 輸入及輸出端’輸出端搞合到第 驅動電路具有一小於第二臨限電 以及一至少等於視訊信號之最大 位準。 1項之電路,其又包括一個列選 一驅動電路輸入端的輸出端,以 合到第二驅動電路輸入端的輸出 1 3.如申請專利範圍第1 2項之電路,其中該列選擇電路 修電 具有一小於第一臨限電壓的第一輸出電壓位準,以及一大 於 隋出 第一臨限電壓且小於視訊信號之最大電壓位準的第二輸 電壓位準,以及其中該行選擇電路具有一小於第二臨限 壓的第一輸出電壓位準,以及一大於第二臨限電壓且小 ^ - ^ r r. 提之 ί更實質内容是否准予修正。517220 案號 88110075 90ΛΙΛ5 曰 修正 六、申請專利範圍 於視訊信號之最大電壓位準的第二輸出電壓位準。 1 4.如申請專利範圍第11項之電路,其中每一第一及第 二驅動電路包含有: 一第一節點,與驅動電路的輸入端電性連通; 一第二節點,與驅動電路的輸入端電性連通; 一第一PMOS-型電晶體,具有一耦合到第一節點的閘極 端,以及一耦合到第二節點的汲極端; 一第二PMOS-型電晶體,具有一耦合到第二節點的閘極 端,以及一個耦合到第一PMOS-型電晶體之閘極端的汲極 端;以及 一 Ν Μ 0 S -型電晶體,具有一麵合到第一節點的閘極端, 一耦合到第二節點的汲極端,以及一耦合到接地電位的源 極端; 第一及第二PMOS-型電晶體,每一個又具有一源極端, 耦合到一至少等於視訊信號之最大電壓位準的電壓電位。 1 5.如申請專利範圍第1 4項之電路,其中該第一驅動電 路又包括一第三PMOS-型電晶體及一第二NMOS-型電晶體, 第三PMOS-型電晶體及第二NMOS-型電晶體每一個都具有一 耦合到第二節點的閘極端,以及一耦合到驅動電路輸出端 的閘極端。 1 6.如申請專利範圍第1 4項之電路,其中的第一及第二 驅動電路每一個又包括一第二NMOS -型電晶體,具有一耦 ϋ合到驅動電路輸入端的第一端,及一耦合到第一節點的第 &二端。 ;ιψ..第22頁 合 f、 f :^88110075.ptc :ΊΡΤ 517220 M3t 88110(17^ 曰 六、申請專利範圍 】7•如申請專利範圍第n項之 > 存單元是一電容器,以及視 ,其中的視訊^號儲 到接地電位。 π彳5號儲存單元的第二端耦合 1 8·如申請專利範圍第J J項 存單元是-電容n,以及視”,其中的視訊信號儲 到大於接地電位的電壓位準彳§號儲存單元的第二端耦合 1 9 · 一種視訊顯示電路,包含有· 一視訊信號線供接收視訊作 最小電壓位準及-最= ρ,/視訊信號係存介於一 -^ Μ ^ Β . ^ . 立準間的連續電壓位準; 订4擇益’具有複數個行選擇嗜. 擇:=行驅動電路’ # —個具有-耗合到其中之-行選 母一行驅動電路又具有-輸出,•-行驅動 其㉟出提供一 f質上等於或大於視訊信5虎之最大電 昼位準的第二電壓位準; 複數個 第一端, 端,每一 一列選 複數個 擇線的輸 電路在其 壓位準的 複數個 電晶體第 行通電晶體,每一個具有一耦合到視訊信號線的 以及一耦!合到其中之一行驅動電路之輸出的閘極 個行通電晶體又具有一第二端; 擇器具有複數個列選擇線; 列驅動電路,每一侗具有一耦合到其中之一列選 入,每一列驅動電路又具有一輸出,每一列驅動 輸出提供一實質上等於或大於視訊信號之最大電 第二電壓位準; 列通電晶體,每一侗具有一耦合到其中之一行通 二端的第一端,以及一搞合到其中之一列驅動電 t ^88110075.ptc 第23頁 517220 案號 88110075 年 90· % 1S 曰 修正 六、申請專利範圍 路之輸出的閘極端,每一列通電晶體又具有一第二端; 一視訊儲存單元陣列,排列成複數個行與列,每一個具 有一耦合到其中一列通電晶體第二端的第一端,每一儲存 單元又具有一第二端。 2 0.如申請專利範圍第1 9項之視訊顯示電路,其中每一 行及列驅動電路包含有: 一第一節點,與驅動電路的輸入電性連通; 一第二節點,與驅動電路的輸出電性連通; 一第一PMOS-型電晶體,具有一耦合到第一節點的閘極 端,以及一耦合到第二節點的汲極端; 一第二PMOS-型電晶體,具有一耦合到第二節點的閘極 端,以及一耦合到第一PMOS-型電晶體之閘極端的汲極 端;以及 一 NMOS-型電晶體,具有一耦合到第一節點的閘極端, 一耦合到第二節點的汲極端,以及一耦合到接地電位的源 極端; 第一及第二PMOS-型電晶體,每一個又具有一源極端, 耦合到一至少等於視訊信號之最大電壓位準的電壓電位。 修IL本冇 2 1.如申請專利範圍第2 0項之視訊顯示電路,其中每一 列驅動電路又包括一第三PMOS-型電晶體以及一第二NM0S-型電晶體,第三PMOS-型電晶體以及一第二NM0S-型電晶 體,每一個又具有一耦合到第二節點的閘極端,以及一耦 合到驅動電路輸出的汲極端。 2 2.如申請專利範圍第2 0項之視訊顯示電路,其中每一517220 _案號88110075_年…日 修正_ 六、申請專利範圍 行及列驅動電路又包括一第二NMOS -型電晶體,具有一耦 合到驅動電路輸入的第一端,以及一耦合到第一節點的第 二端。 2 3.如申請專利範圍第1 9項之視訊顯示電路,其中的視 訊信號儲存單元是一電容器,且視訊信號儲存單元的第二 端搞合到接地電位。 2 4.如申請專利範圍第1 9項之視訊顯示電路,其中的視 訊信號儲存單元是一電容器,且視訊信號儲存單元的第二 端耦合到一比接地電位高的電壓位準。 r^i£444®:^變er;lr4rMtas&隹贤參%E; 煩請委員明I 75 00 11 1:1 88 98所提之 頁 5 2 第
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/097,866 US6140993A (en) | 1998-06-16 | 1998-06-16 | Circuit for transferring high voltage video signal without signal loss |
Publications (1)
Publication Number | Publication Date |
---|---|
TW517220B true TW517220B (en) | 2003-01-11 |
Family
ID=22265506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW088110075A TW517220B (en) | 1998-06-16 | 1999-06-16 | Circuit for transferring high voltage video signal without signal loss |
Country Status (11)
Country | Link |
---|---|
US (1) | US6140993A (zh) |
EP (1) | EP1086449A4 (zh) |
JP (1) | JP2002518709A (zh) |
KR (1) | KR20010052692A (zh) |
CN (1) | CN1178193C (zh) |
CA (1) | CA2330999A1 (zh) |
HK (1) | HK1035952A1 (zh) |
MY (1) | MY114646A (zh) |
NO (1) | NO20006461L (zh) |
TW (1) | TW517220B (zh) |
WO (1) | WO1999066488A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2348502B1 (en) | 2002-01-24 | 2013-04-03 | Semiconductor Energy Laboratory Co. Ltd. | Semiconductor device and method of driving the semiconductor device |
US7170478B2 (en) | 2002-03-26 | 2007-01-30 | Semiconductor Energy Laboratory Co., Ltd. | Method of driving light-emitting device |
CA2499944A1 (en) * | 2002-09-30 | 2004-04-15 | Nanosys, Inc. | Integrated displays using nanowire transistors |
US9070328B2 (en) | 2009-11-16 | 2015-06-30 | Unipixel Displays, Inc. | Address-selectable charging of capacitive devices |
CN103744241B (zh) * | 2013-12-27 | 2016-03-02 | 深圳市华星光电技术有限公司 | 画素结构及液晶显示装置 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2081018B (en) * | 1980-07-31 | 1985-06-26 | Suwa Seikosha Kk | Active matrix assembly for display device |
JPS59116790A (ja) * | 1982-12-24 | 1984-07-05 | シチズン時計株式会社 | マトリクス型表示装置の駆動回路 |
FR2608300B1 (fr) * | 1986-12-16 | 1989-03-31 | Thomson Csf | Systeme de visualisation sur ecran plat matriciel avec affichage protege des donnees primordiales pour l'exploitation |
US4840460A (en) * | 1987-11-13 | 1989-06-20 | Honeywell Inc. | Apparatus and method for providing a gray scale capability in a liquid crystal display unit |
US5248963A (en) * | 1987-12-25 | 1993-09-28 | Hosiden Electronics Co., Ltd. | Method and circuit for erasing a liquid crystal display |
JP2568659B2 (ja) * | 1988-12-12 | 1997-01-08 | 松下電器産業株式会社 | 表示装置の駆動方法 |
US5105288A (en) * | 1989-10-18 | 1992-04-14 | Matsushita Electronics Corporation | Liquid crystal display apparatus with the application of black level signal for suppressing light leakage |
EP0439149B1 (en) * | 1990-01-23 | 1996-03-27 | Nec Corporation | Semiconductor digital circuits |
US5576858A (en) * | 1991-10-14 | 1996-11-19 | Hosiden Corporation | Gray scale LCD control capacitors formed between a control capacitor electrode on one side of an insulating layer and two subpixel electrodes on the other side |
JP2775040B2 (ja) * | 1991-10-29 | 1998-07-09 | 株式会社 半導体エネルギー研究所 | 電気光学表示装置およびその駆動方法 |
EP0559321B1 (en) * | 1992-01-31 | 1997-07-09 | Canon Kabushiki Kaisha | Active matrix liquid crystal light valve with driver circuit |
JP2758103B2 (ja) * | 1992-04-08 | 1998-05-28 | シャープ株式会社 | アクティブマトリクス基板及びその製造方法 |
JP2739800B2 (ja) * | 1992-08-04 | 1998-04-15 | 日本電気株式会社 | 半導体集積回路 |
US5461501A (en) * | 1992-10-08 | 1995-10-24 | Hitachi, Ltd. | Liquid crystal substrate having 3 metal layers with slits offset to block light from reaching the substrate |
US5457420A (en) * | 1993-03-26 | 1995-10-10 | Nec Corporation | Inverter circuit and level shifter circuit for providing a high voltage output |
JP3312423B2 (ja) * | 1993-06-21 | 2002-08-05 | ソニー株式会社 | 平面表示装置、アクティブマトリクス基板および検査方法 |
US5465054A (en) * | 1994-04-08 | 1995-11-07 | Vivid Semiconductor, Inc. | High voltage CMOS logic using low voltage CMOS process |
US5717418A (en) * | 1994-08-30 | 1998-02-10 | Proxima Corporation | Ferroelectric liquid crystal display apparatus and method of making it |
US5510731A (en) * | 1994-12-16 | 1996-04-23 | Thomson Consumer Electronics, S.A. | Level translator with a voltage shifting element |
JPH08330939A (ja) * | 1995-06-05 | 1996-12-13 | Toshiba Microelectron Corp | レベルシフタ回路 |
JP3372142B2 (ja) * | 1995-07-10 | 2003-01-27 | 株式会社東芝 | 液晶表示装置及びその駆動回路 |
JPH09130708A (ja) * | 1995-10-31 | 1997-05-16 | Victor Co Of Japan Ltd | 液晶画像表示装置 |
US5903248A (en) * | 1997-04-11 | 1999-05-11 | Spatialight, Inc. | Active matrix display having pixel driving circuits with integrated charge pumps |
-
1998
- 1998-06-16 US US09/097,866 patent/US6140993A/en not_active Expired - Lifetime
-
1999
- 1999-05-25 CA CA002330999A patent/CA2330999A1/en not_active Abandoned
- 1999-05-25 KR KR1020007013947A patent/KR20010052692A/ko not_active Application Discontinuation
- 1999-05-25 WO PCT/US1999/011471 patent/WO1999066488A1/en not_active Application Discontinuation
- 1999-05-25 EP EP99925798A patent/EP1086449A4/en not_active Withdrawn
- 1999-05-25 JP JP2000555236A patent/JP2002518709A/ja not_active Withdrawn
- 1999-05-25 CN CNB998072435A patent/CN1178193C/zh not_active Expired - Fee Related
- 1999-06-15 MY MYPI99002452A patent/MY114646A/en unknown
- 1999-06-16 TW TW088110075A patent/TW517220B/zh not_active IP Right Cessation
-
2000
- 2000-12-18 NO NO20006461A patent/NO20006461L/no not_active Application Discontinuation
-
2001
- 2001-09-17 HK HK01106545A patent/HK1035952A1/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
HK1035952A1 (en) | 2001-12-14 |
CN1178193C (zh) | 2004-12-01 |
JP2002518709A (ja) | 2002-06-25 |
MY114646A (en) | 2002-11-30 |
CA2330999A1 (en) | 1999-12-23 |
WO1999066488A1 (en) | 1999-12-23 |
EP1086449A4 (en) | 2003-08-27 |
US6140993A (en) | 2000-10-31 |
CN1305626A (zh) | 2001-07-25 |
EP1086449A1 (en) | 2001-03-28 |
KR20010052692A (ko) | 2001-06-25 |
NO20006461D0 (no) | 2000-12-18 |
NO20006461L (no) | 2000-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9934761B2 (en) | Liquid crystal display device | |
CN102684672B (zh) | 自举电路 | |
US6664943B1 (en) | Digital/analog converter circuit, level shift circuit, shift register utilizing level shift circuit, sampling latch circuit, latch circuit and liquid crystal display device incorporating the same | |
TWI422156B (zh) | 具低功率損耗之移位暫存器 | |
US7518407B2 (en) | Bootstrap circuit and driving method thereof | |
CN101483068B (zh) | 双向移位寄存器、采用它的显示装置 | |
US8102357B2 (en) | Display device | |
JP3851302B2 (ja) | バッファー回路及びこれを利用したアクティブマトリックス表示装置 | |
JP5765205B2 (ja) | 液晶表示装置及びその画素検査方法 | |
JP2000356978A (ja) | データライン駆動方法及びそれを利用した液晶表示装置 | |
US6731151B1 (en) | Method and apparatus for level shifting | |
JP6870596B2 (ja) | 液晶表示装置及びその駆動方法 | |
US20080043540A1 (en) | Multilevel driver | |
CN101355353A (zh) | 半导体集成电路、反相电路、缓冲电路及位准移位器电路 | |
US20020047826A1 (en) | Image display apparatus and driving method thereof | |
TW517220B (en) | Circuit for transferring high voltage video signal without signal loss | |
US8558775B2 (en) | Liquid crystal display | |
JP2010145738A (ja) | ドライバic、電気光学装置及び電子機器 | |
US20070018931A1 (en) | Level shifter with single input and liquid crystal display device using the same | |
TWI313445B (en) | Electro-optical device and electronic apparatus | |
JP2015161836A (ja) | 液晶表示装置 | |
US8400388B2 (en) | Liquid crystal display | |
JPH09230829A (ja) | ソースドライバの出力回路 | |
US7830352B2 (en) | Driving circuit for flat panel display which provides a horizontal start signal to first and second shift register cells | |
JP6115056B2 (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |