TW490565B - Semiconductor integrated circuit device - Google Patents

Semiconductor integrated circuit device Download PDF

Info

Publication number
TW490565B
TW490565B TW089105508A TW89105508A TW490565B TW 490565 B TW490565 B TW 490565B TW 089105508 A TW089105508 A TW 089105508A TW 89105508 A TW89105508 A TW 89105508A TW 490565 B TW490565 B TW 490565B
Authority
TW
Taiwan
Prior art keywords
circuit
signal
clock signal
clock
data signal
Prior art date
Application number
TW089105508A
Other languages
English (en)
Inventor
Kota Hara
Hiroyoshi Tomita
Naoharu Shinozaki
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW490565B publication Critical patent/TW490565B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1084Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/106Data output latches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1069I/O lines read out arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/109Control signal input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • G11C7/225Clock input buffers

Description

490565 Α7 Β7 5 經濟部智慧財產局員工消費合作社印製 五、發明說明(f ) 本發明係大致有關於半導體積體電路裝置,更特別地, 係有關於一種與施加至其那裡之外部時鐘訊號同步運 半導體積體電路裝置。 的 近期,半導體積體電路裝置業已被要求以較高的頻率 作。例如,記憶體係隨著CPU運作更快而被要求以較高速 度運作。例如,SDRAM(同步動態隨機存取記憶體)和 SDRAM(雙倍資料速率SDRAM)能夠在一個與自其那裡施加 出來之外部時鐘訊號同步的高頻率下運作。該等記情體必 須裝設有一高速度、高精準度的輸入電路,該輪入電路係 被^應有來自該等記憶體之外部的時鐘訊號和資料訊號。“ 〔本發明之一目的是為提供一種半導體積體電路裝置,兮 半導體積體電路裝置係裝設有一個被供應有一時鐘訊號^ 一資料訊號之高速度、高精準度的輸入電路。 本發明之一更特定目的是為提供一種半導體積體電路穿 置,該半導體積體電路裝置能夠調整該時鐘訊號與資料: 號之時序的偏差。: ^ ^ δΤΙ 本發明之以上目的係由一半導體積體電路裝置達成,爷 半導體積體電路裝置包含:一時鐘緩衝器電路,該時鐘^ 衝器電路接收一時鐘訊號;一資料緩衝器電路,該資料緩 衝器電路接收一資料訊號;一輸出電路,該輸出電路根據 來自該時鐘緩衝器電路的時鐘訊號來將該資料訊號從該資 料緩衝器電路輸出;及一調整電路,該調整電路調整該時 鐘訊號和資料訊號的時序。由於該時鐘訊號和資料訊號的 時序能夠被調整’一高速度、高精準度的輸入電路係有可 第4頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----------I --------訂------- (請先閱讀背面之沒意事項再填寫本頁} 490565 A7 _B7 -五、發明說明(7 ) 烏 能被實現。 本發明的其他目的、特徵和優點將會由於下面之配合附 圖的詳細描述而變得更明白,其中: — 第1圖是為建構於本發明半導體積體電路裝置之輸入 ' 5 電路的方塊圖; 第2圖是為本發明另一輸入電路的方塊圖; ^ 第3圖是為本發明半導體積體電路裝置之整體結構的 方塊圖; 第4圖是為設於本發明半導體裝置之輸入電路之第一 10 實施例的方塊圖; 第5圖是為顯示供應有測試訊號之路徑的方塊圖; 第6圖是為顯示供應有測試訊號之另一路徑的方塊圖 ’ 第7圖是為一輸入緩衝器電路之第一實施例的電路圖 15 ; 第8圖是為在第7圖中所顯示之輸入緩衝器電路之前 級之變化的電路圖; 第9圖是為在第7圖中所顯示之輸入緩衝器電路之前 級之另一變化的電路圖; 經濟部智慧財產局員工消費合作社印製 -------------裝--------訂· (請先閱讀背面之注意事項再填寫本頁) 第10A、10B和10C圖是為描繪在第7圖中所顯示之 輸入緩衝器電路之後級之原理的圖示; 第11A、11B、11C、11D和11E圖是為在第7圖中所 顯示之輸入緩衝器電路之後級之變化的圖示; 第12A、12B和12C圖是為在第7圖中所顯示之輸入 第5頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 B7 五、發明說明()) 緩衝器電路之後級之其他變化的圖示; 第13圖是為在第4圖中所顯示之閂鎖電路的電路圖; 第14A、14B、14C、14D和14E圖是為在第13圖中 所顯不之閂鎖電路之前級的電路圖; 5 10 第15圖是為在第13圖中所顯示之閂鎖電路之後級之 運作的時序圖; 第16八和16B圖顯示進入測試模式的命令; 第17圖是為描述一測試模式的電路圖; 圖 第18圖是為在第17圖中所顯示之測試產生器的電路 圖 圖 第19圖疋為在第17圖中所顯示之測試解碼器的電路 第20圖是為在第17圖巾所顯示之賴解碼器的電路 訂 15 20 第21圖是為設於本發明半導體裝置之輸入電路之第二 實施例的方塊圖; 第22圖是為設於本發明半導體裝置之輸人電路之第三 實施例的電路圖; 一 第23A、23B和23C圖是為在第22圖中所顯示之輸入 電路之變化的方塊圖; 第24A和24B圖是為在第22圖中所顯示之輸入電路 之其他變化的方塊圖; 第25圖是為被包括在本發明半導體裝置中之輸入電路 之第四實施例的電路圖; 第6頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 經濟部智慧財產局員工消費合作社印製 490565 A7 B7 五、發明說明(γ) 第2 6A、2 6B和2 6C圖是為在第25圖中所顯示之輸入 電路之變化的方塊圖; 第27圖是為被包括於本發明半導體裝置中之輸入電路 之第五實施例的方塊圖;及 5 第28圖是為具有反相邏輯關係之閂鎖電路的電路圖。 本發明半導體積體電路之輸入電路的描述將會被提供, 俾可方便了解本發明。經由例證,下面的描述係直接指向 能夠與時鐘訊號之升緣與降緣同步輸入和輸出資料之DDR-SDRA1V[的輸入電路。 1〇 第1圖顯示該一種輸入電路。在第1圖中所顯示的輸 入電路包括晶片銲墊12和14、輸入緩衝器電路16和18 、及一作用如輸出電路的閂鎖電路20。該輸入緩衝器電路 16經由該晶片銲墊12接收給定周期的時鐘訊號。該輸入 緩衝器電路18與該時鐘訊號同步經由該晶片銲墊14接收 15 一資料訊號。該輸入緩衝器電路16將該輸入時鐘訊號放大 ,並且將放大的時鐘訊號供應至該閂鎖電路20。該輸入緩 衝電路18將該輸入資料訊號放大’並且將放大的資料訊 號供應至該閂鎖電路20。該閂鎖電路20與該時鐘訊號的 各緣同步地閃鎖該接收資料訊號。 20 在第1圖中所顯示之輸入電路的運作將會配合第2圖 作描述,第2圖顯示該輸入電路的結構。在第2圖中所顯 示的輸入電路包括晶片銲墊22和24、輸入緩衝器電路26 和28、及分別作用如第一和第二輸出電路的閂鎖電路30 和32。該輸入緩衝器電路28經由該晶片銲墊24接收給定 第7頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 490565 A7 B7 五、發明說明(f ) 5 經濟部智慧財產局員工消費合作社印製 周期的時鐘訊號。該輸入緩衝器電路26與該時鐘訊號同步 經由該晶片銲塾2 2接收該資料訊號。 施加至該輸入緩衝器電路28的輸入時鐘訊號係由兩個 串聯的反相器延遲’而時鐘訊號DSO和DSl8〇係因此產生 。該時鐘訊號DSO係藉著僅將該輸入時鐘訊號通過其中— 個反相器來被產生。該時鐘訊號DS0被供應至該閂鎖電路 30,而該時鐘訊號DS180係被供應至該閂鎖電路32。該 輸入緩衝器電路26把經由晶片銲墊22接收的資料訊號放 大,並且把放大的資料訊號輸出至閂鎖電路3〇和32。 該閂鎖電路3 0與該時鐘訊號DS0的升緣同步將該資料 訊號閂鎖。該閂鎖電路32與該時鐘訊號Dsi8〇的升緣同 步將該資料訊號閂鎖。 在第1和2圖中所顯示的輸入電路當在較高頻率下運 作時係被要求具有較嚴格的容許時序範圍。例如,在時鐘 訊號DS0與時鐘訊號DSl8〇之間的時序差影響在閂鎖電路 3〇和32後面之電路的運作,像由邏輯電路製成的解馬器 般。再者,用於製作半導體裝置之條件的參差不齊性係影 響該容許時序範圍。 本發明係指向於消除相關習知技術之以上的缺點。 本發明之實施例之SDRAMs和DDR-SDRAMs的描述現 在將被提供。應要注意的是,本發明係不受限於SDRAMs 和DDR-SDRAMs,其係包括其他類型的半導體積體電路記 憶體和裝置。 首先’本發明半導體積體電路記憶體之整體結構的描述 第8頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) C請先閱讀背面之注音?事項再填寫本頁} 一裳--------訂---- 華. 490565 經濟部智慧財產局員工消費合作社印製 A7 __B7__ 五、發明說明(fc ) 將會配合第3圖提供。在第3圖中所顯示的記憶體包括一 時鐘緩衝器4〇、一命令解碼器42、一位址緩衝器44、一 資料輸入緩衝器電路46、一控制訊號閂鎖電路48、一模式 暫存器50、一 DLL (鎖延遲迴路)電路54、及一核心電路 5 5 6 ° 該時鐘緩衝器4〇接收一時鐘訊號CLK和一是為該時鐘 訊號CLK之反相訊號的時鐘訊號/clk。而且,該時鐘緩衝 器4〇接收一時鐘致能訊號CKE。該時鐘緩衝器40供應該 等緩衝時鐘訊號至該記憶體的内部方塊。 10 該命令解碼器42接收一晶片選擇訊號/CS、一列位址 選通訊號/RAS、一行位址選通訊號/CAS、及一寫入致能訊 號/WE,並且把一個由這些訊號界定的命令解碼。該解碼訊 號然後係供應至該控制訊號閂鎖電路48和該資料輸入緩衝 器電路46。 15 該位址緩衝器44從該記憶體的外部接收位址訊號A0- A12,並且將它們輸出至該控制訊號閂鎖電路48、該模式 暫存器5〇、該行位址計數器52和該核心電路56。該資料 輸入緩衝器電路46從該記憶體的外部接收資料訊號DQ0-DQI5,並且將該等資料訊號輸出至該核心電路56。而且, 20 該資料輸入緩衝器電路46從該核心電路56接收資料訊號 ,並且將它們輸出至該記憶體的外部作為資料訊號DQ0-DQI5。該資料輸入緩衝器電路46與從該DLL電路54供 應出來的時鐘訊號同步地運作。 該核心電路56包括數個貯存庫(bank-Ο至bank-3) 第9頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 490565 經濟部智慧財產局員工消費合作社印製 A7 B7___ 五、發明說明(7 ) ,各貯存庫包括一細胞矩陣和其之週邊電路。各個貯存庫 從該控制訊號閂鎖電路48之對應的方塊接收一内部列位址 選通訊號RAS、一内部行位址選通訊號CAS、及一寫入致 能訊號WE,及接收從該位址緩衝器44供應出來的列位址 5 ,和接收從該行位址計數器52之一對應之方塊供應出來的 行位址。根據施加至該核心電路56之以上的訊號,該核心 電路執行資料讀取/寫入運作。該模式暫存器5〇儲存叢發 長度資訊,其係供應至該行位址計數器52。 本發明具有一個設於資料輸入緩衝器電路46中之進步 10 的輸入電路,其現在將會詳細作描述。 在該資料輸入緩衝器内的輸入電路具有由一個與製 作半導體裝置之過程相關之因素引起之調整訊號之時序的 第一功能,及/或由於電路結構之差異引起之調整訊號之時 序的第二功能。首先,該第一功能將會被描述。 15 第4圖是為被包括於資料輸入緩衝器46内之輸入電路 之第一實施例的方塊圖。在第4圖中所顯示的輸入電路包 括一測試電路60,其係未被使用於在第1圖中所顯示的結 構。該測試電路60供應一測試訊號至該等輸入缓衝器電路 16和18、及該閂鎖電路20,而且資料訊號與時鐘訊號之 20 時序根據一序列的偏差將會稍後作描述。 在第4圖中所顯示的結構僅包括一個接收該資料訊號 的輸入緩衝器電路,即,該輸入緩衝器電路18。然而’如 在第5圖中所顯示般,係有另一個結構,在其中’接收對 應之資料訊號的數個輸入緩衝器電路is-ι和I8 — 2係被使 第10頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公II ) ------------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) A7
五、發明說明(s ) 5 經濟部智慧財產局員工消費合作社印製 用。在該一種結構中,每一輸入緩衝器電路工8^^和18_2 可以被供應有對應之不同的測試訊號,如在第5圖中所顯 示般。或者’該等輸入缓衝器電路18-1和〜2係被供應 有共同的測試訊號,如在第6圖中所顯示般。 " 該輸入緩衝器電路16的描述現在將會配合第7圖提供 。第7圖顯示該輸入緩衝器電路16的結構。該輸入緩衝器 電路18具有與輸入緩衝器電路16相同的結構。 請參閱第7圖所示,該輸入緩衝器電路包括一前級 62和一後級64。該前級62包括一電流鏡電路、及開關 mpscl-mpsc3,和mnscl-mnsc3。流過一個包括被供應 有參考電壓Vref之NMOS電晶體之路徑之電流鏡電路之來 考電流的量能夠藉由打開和關閉該等開關tnpapmpses 和mnscl-mnsc3來控制,以致於該電流鏡電路之輸出電 流的量能夠被調整。 當該等開關mpscl_mpsc3和mnscl-Tnnsc3係依序地 打開時,該電流鏡電路之輸出電流的量係增加,以致於在 第7圖中所顯示之一節點N01的電位上升得較快。相對地 ’當該等開關mpscl-mpsc3和mnscl-mnsc3係依序地 關閉時,該電流鏡電路之輸出電流的量係減少,以致於該 節點Ν〇ι的電位上升得較慢。 該後級64包括兩個並聯地連接的反相器64A和64B。 一校正電路係設置給其中一個反相器64A和64B,即,反 相器64A。該校正電路係由兩個PMOS電晶體mpsl和 mps2和兩個nm〇S電晶體mnsl和mns2形成。測試訊號 第11頁 本紙張尺度適用中關家標準(CNS)A4規格⑽χ 297公爱) ----------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 490565 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(7 ) psl彳口 ps2 4系分另》J施力口至該等PM〇S電晶體mpsl矛口 mps2 的閘極。同樣,測試訊號ns 1和ns2係分別施加至該等 NM〇S電晶體mnsl和mns2的閘極。 該等PMOS電晶體mpsl和mps2和該等NMOS電晶體 5 mnsl和mns2係依序地打開,該輸出訊號Dsout會改變 得較快。相對地,該等PMOS電晶體mpsl和mps2和該等 NMOS電晶體mnsl和mns2係依序地關閉,該輸出訊號 Dsout會改變得車交慢。該等PMOS電晶體mpsl和mps2作 用來調整輸出訊號Dsout上升的速度。該等NMOS電晶體 10 mnsl和mns2作用來調整該輸出訊號Dsout下降的速度 。如此構築的校正電路作用來獨立地調整在第7圖中所顯 示之輸入電路之輸出訊號Dsout上升的速度和輸出訊號 Dsout下降的速度。因此,要注意的是,該輸出訊號 Dsout之升與降緣的時序能夠獨立地調整。 15 這代表該輸出訊號Dsout之升緣和降緣的傾斜度能夠 獨立地調整。例如,使該輸出訊號Dsout以相同的角度( 以相同的時間)上升和下降是有可能的。因此,設定升緣之 建立和維持時間成為與降緣之建立和維持時間相等是有可 能的。 2〇 第8和9圖分別顯示該輸入緩衝器電路16之前級62 的變化。在第8和9圖中所顯示的變化中,pjy[〇s電晶體和 NMOS電晶體係替代在第7圖中所顯示的開關rnpscl -mpsc3和mnscl_mnSc3。該等替代的pm〇S和NMOS電曰曰曰 體作用來調整該參考電流的量以及藉此調整其之輸出電流 第12頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公餐) ------------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 490565 A7 B7 5 經濟部智慧財產局員工消費合作社印製 五、發明說明(V 0 ) 如在第8和9圖中所顯示般,測試訊號test 1, test2 和test3係施加至該等PMOS電晶體的閘極,而測試訊號 test4,test5和test6係施加至該等nm〇S電晶體的閘 極。 接著,該輸入緩衝器電路16之後級64的變化將會被 描述。首先,該後級64之變化之原理的描述將會被提供。 第10A圖顯示一個包括一 PMOS電晶體和一 NMOS電晶 體的CR延遲電路。該CR延遲電路之輸出訊號的作用比能 夠藉由改變該PMOS電晶體的電容值及/或該NMOS電晶體 的電容值來作改變。 如在第10B圖中所顯示般,當該輸出節點的電位超過 該NMOS電晶體的臨界電壓Vthn時,該NMOS電晶體被打 開而因此具有一電容值。當該輸出節點的電位變成比該 PMOS電晶體的臨界電壓Vthp低時,該PMOS電晶體被打 開而因此具有一電容值。要注意的是,當該PMOS和NMOS 電晶體具有相同的電容值時,在第10B圖中所顯示的運作 係被觀察。在第10B圖中,該PMOS電晶體在週期P1和 P3期間係導通,而該NMOS電晶體係在週期P2期間導通 〇 當該NMOS電晶體的電容值係從第10B圖中所顯示的 狀態增加及該PMOS電晶體的電容值係從在第10B圖中所 顯示的狀態減少時,在第10C圖中所顯示的一粗實線係被 觀察。當該NMOS電晶體的電容值係從在第10B圖中所顯 第13頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------II----裝--------訂-------!線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 490565 A7 B7 —------- 五、發明說明((丨) 示的狀態減少及該PMOS電晶體的電容值係從第10B圖中 所顯示的狀態增加時,在第10C圖中所顯示的一虛線係被 觀察。 在該粗實線的狀況中,因為該PMOS電晶體具有小的電 5 容值和該NMOS電晶體係不導通,該輸出節點的電位快速增 加至該臨界電壓Vthn。相對地,因為該NMOS電晶體具有 大的電容值,該輸出節點的電位慢慢地減少至VCC-Vthp 〇 在該虛線的狀況中,因為該NMOS電晶體係不導通但該 10 PMOS電晶體具有大的電容值,該輸出節點的電位慢慢地增 加至該臨界電壓Vthn。相對地,因為該NMOS電晶體具有 小的電容值’該輸出節點的電位快速地減少至VCC-Vthp 因此,在該粗實線的情況中,該輸出節點快速地到達高 準位並且慢慢地到達低準位。在該虛線的情況中,該輸出 節點慢慢地到達高準位並且快速地到達低準位。
因此,要改變該NMOS和PMOS電晶體的電容值並因此 改變高準位至低準位的作用比係有可能的。第11A至11E 圖及第12A至UC圖是為使用以上所述之原理之變化的電 路圖。 請參閱帛13圖所示’係描緣在第4圖中所顯示的閃鎖 電路20。在第13圖中所顯示之閃鎖電路包括—前級^和 一後級72。該前級7〇包括一個由PM〇s與_s電晶體製 成的CR延遲電路。該⑶延遲電路的原理業已配合第灌 第14頁 ------------^--------訂--------- (請先閱讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製 490565 A7 --- B7 五、發明說明(〔>) 至10C圖作描述。第14A至14E圖是為該閂鎖電路2〇之 前級70之變化的電路圖。在第和:圖中所顯示的 電路係被設計來調整電阻值。該輸出訊號的時序可以藉由 改變該前級70之NMOS與PMOS電晶體的電容值來作調整 5 ° 〇 該後級72係被供應有時鐘訊號DS與資料訊號dq。該 後級72的運作將會配合第15圖作描述。第15圖的(A)部 份顯示時鐘訊號CLK,而其之(B)部份顯示資料訊號dq。 第15圖的(C)部份顯示該資料訊號DQ的相反版本。 1〇 當在第15圖之(A)部份中所顯示的時鐘訊號DS係處 於低準位時,該後級72的輸出訊號OUT保持在低準位。 ¥ 5亥時鐘訊號DS從低準位改變至高準位時,因為該資料訊 號DQ係如在(Β)部份中所顯示般為高,在第13圖中所顯 示之節點η〇2,η〇3,η〇4和η〇5的電位係分別為低、高、 15 高和低。因此,該輸出訊號OUT係切換至高準位。 當在第15圖之(A)部份中所顯示的時鐘訊號DS下一 次從低準位切換成高準位時,該資料訊號DQ係如在(B)部 份中所顯示般為低,而電位n〇2,n03,n04和n〇5係分別 為高、低、低和高。因此,該輸出訊號OUT係切換至低準 2 0 位。 該測試電路60的描述將會被提供。該測試電路60係 響應於一對應的命令來被切換至一特別的測試模式。在該 該測試模式的進入被致能之後,該測試電路60能夠輸出先 前所述的測試訊號。 第15頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) ^U565 A7
五、發明說明(丨》) 5 經濟部智慧財產局員工消費合作社印製 第ISA和ISB圖顯示進入該測試模式的命令。不同碼 的三個模式暫存器設定(MRS)命令係被輸入,而然後進入 該測試模式的MRS命令係被輸入。這樣係傾向於避免出現 該測試模式之進入被錯誤地致能的狀況。 該測試模式將會配合第17圖作描述。在第17圖中所 顯示的測試電路60包括一測試解碼器81、一測試解碼器 82和一測試產生器83。該測試產生器83接收在第1仏和 16B圖中所顯示的模式暫存器設定命令MRS,而然後輸出 高準位訊號至該測試解碼器82。 該測試解碼器82係由數個解碼器組成,其中一個解碼 器係根據位址訊號A來被選擇。如此被選擇的解碼器閂鎖 一位址訊號B,而然後將它輸出至該測試解碼器。該測 試解碼器82把從所選擇之解碼器供應的訊號解碼並因此產 生該等測試訊號,該等測試訊號係被供應至該等輸入緩衝 器電路I6與和該閂鎖電路2〇。 該等測試訊號的設定可以藉由熔絲元件76來實現。該 等炫絲元件的熔絲係選擇地被切斷或剪掉。如此界定的^ 訊係從該等熔絲元件76供應至該測試解碼器81。要注咅、 、疋該專測试訊號能夠根據由該等溶絲元件76界定的資 Λ或者外部地供應的位址來產生。該測試解碼器81從該等 溶絲元件76和外部位址決定哪一個資訊要被使用。 +該等測試解碼器81與82和該測試產生器83的進一步 描述將會配合第1S、χ9和2〇圖來被提供。第18圖是^ 該測試產生器83的電路圖,而第19圖是為該測試解碼器 ------------·裝--------訂---------^_vi (請先閱讀背面之注意事項再填寫本頁) 第16頁
490565 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(、+) 82之每一解碼器的電路圖。第2〇圖是為該測試解碼器81 的電路圖。 在第18圖中所顯示的測試產生器83串聯地接收在第 16A和16B圖中所顯示之進入測試模式的命令。然後,節 5 點90,91,92和93的電位係依序地切換至高準位,以致 於高準位測試訊號係被供應至該測試解碼器82。在第18 圖中所顯示的一符號mrs是為一訊號,其響應於該MRS的 1 接收來切換至高準位。一符號slt是為一訊號,其在電源 開啟時切換至咼準位。一符號pre是為一訊號,其響應於 10 一預先充電命令的接收來切換至高準位。一符號ref是為 一訊號,其響應於一恢復命令的接收來切換至高準位。加 至每一位址訊號之字尾z,像coz般,表示該訊號係與該 輸入位址訊號同相位。加至每一位址訊號的字尾χ,像c〇x 般,表示該訊號具有與該輸入位址訊號相反的相位。 15 在第19圖中所顯示之形成該測試解碼器82的其中一 個解碼器係根據位址訊號ΑΙζ-ΑΞζ和一個從測試產生器 83供應的訊號工N來被選擇。該所選擇的測試解碼器閂鎖 位址訊號Biz和Bh,而然後將它們輸出。一符號 preall表示一重置訊號。 2 0 在第2 〇圖中所顯示的測試解碼器81係被供應有從該 等熔絲元件76供應出來的訊號F1-F11,及從測試解碼器 82供應出來的訊號T0-T11,並且根據該訊號T0來選擇 訊號F1-F11或訊號T1-T11。因此,從測試解碼器81輸 出的測試訊號P1-P7和N1-N7可以由訊號F1-F11或訊 第17頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 490565 A7 B7 5 經濟部智慧財產局員工消費合作社印製 五、發明說明(〖久) 號:ΤΙ-ΊΙΙ 。 設於本發明半導體裝置中之輸入電路之第二實施例的插 述將會配合第2:L圖來被提供。該輪入電路的第二實施例具 有一緩衝器電路係設於該輸入緩衝器電路16與該閂鎖電路 2〇之間及另一個缓衝器電路係設於該輸入緩衝器18與該 閂鎖電路2〇之間之輸入電路的配置。 在第21圖中所顯示的配置與在第4圖中所顯示之輪入 電路不同的是在於,在第21圖中所顯示的輸入緩衝器包括 緩衝器95和96。測試訊號testl和test2係分別被供 應至該等緩衝器電路95和96。該時鐘訊號與該資料訊號 的時序可以如先前所述般被調整。 由於電路結構之間之差異所引致之時序偏差之調整的描 述現在將會被提供。 第22圖是為包括於本發明半導體裝置内之輸入電路之 第三實施例的電路圖。在第22圖中所顯示的輸入電路包括 輸入緩衝器電路26,及閂鎖電路30和32。 該輸入緩衝器電路26包括設於前級的電流鏡電路26A ’並且經由該電流鏡電路26A接收資料訊號CMD1。從該 電流鏡電路26A輸出的資料訊號CMD1通過一反相器26B 。來自該反相器26B的資料訊號CMD1通過三個串聯地連 接的反相器26C,並且通過兩個串聯地連接的反相器26D 。來自該等反相器26C的資料訊號CMD1係導引至該閂鎖 電路30,而且來自反相器2 6D的資料訊號CMD1係導引至 該閂鎖電路32。 第18頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) " --------^--------- (請先閱讀背面之注意事項再填寫本頁) 490565 A7 B7 5 經濟部智慧財產局員工消費合作社印製 五、發明說明(\ >〇 在反相器26C之數目與反相器26D之數目之間的差異 係根據設於閂鎖電路32内之形成解碼器ι〇4的邏輯電路 而定。在第2 2圖中’該解碼器1 〇 4接收命令訊號 CMDO , CIVID2 和 CMD4 0 一指向於使該輸入緩衝器電路26與該閂鎖電路30之 間之線變長的圖型1〇1係被提供。該圖型101,其是為一 延長的導線圖型並且作用如一第一延遲電路,使得位於一 節點102之訊號的時序與位於一節點103之訊號的時序一 致係有可能的。因此,該等閂鎖電路30和32能夠閂鎖位 於從時鐘訊號導出之閂鎖訊號clkmz之升緣的訊號,以致 於在閂鎖電路30和32之間的時序差能夠被調整。 第2 3A至23C圖、第24A和24B圖顯示在第22圖中 所顯示之輸入電路的變化。在第23A至23C圖、第24A和 24B圖中,三角形的符號表示一驅動器。 在第23A圖中,延遲電路105和1〇6,其係作用如相 對於第一延遲電路101的第二延遲電路,係在從時鐘訊號 CLK導出的閃鎖訊號clkmz被供應至該等閂鎖電路3〇和 32之前被設置。該等延遲閂鎖訊號clkmz使得在解,之 後將閂鎖輸入1和2確定地閂鎖於閂鎖電路30和内是 有可能的。 在第23B圖中,一延遲電路1〇7係在閂鎖訊號clkm2 被供應至閂鎖電路32之前被設置。該延遲閂鎖訊號 clkmz使得在解碼之後閂鎖電路32確定地將輸入訊號閃 鎖是有可能的。 (請先閱讀背面之注意事項再填寫本頁) i裝--------訂--------- 第19頁
490565 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(J) 在第23C圖中,具有長導線圖型的延遲電路1〇8係在 閂鎖訊號clkmz被供應至閂鎖電路32之前被設置。兩條 線係從接收該時鐘訊號CLK的驅動器延伸出來。其中一條 線係連接至閃鎖電路30,而另一條線係連接至延遲電路 5 108。該延遲閃鎖訊號clkmz使得閂鎖電路32在解碼之 後確定地閂鎖該輸入訊號是有可能的。 在第24A圖中所顯示的電路與在第2 3C圖中所顯示的 電路不同的是在於前面的電路並不具有兩條從接收時鐘 CLK之驅動器延伸出來的線,僅具有一條線。該延遲閃鎖 10 訊號clkmz使得閂鎖電路32在解碼之後確定地閂鎖輸入 訊號是有可能的。 在第24B圖中所顯示的電路具有一虛設解碼器109設 於閂鎖電路3〇的前級。該虛設解碼器109考量由該解碼 器1〇4導致的延遲來將該輸入訊號延遲。因此,該等輸入 15 訊號可以同時地被閂鎖於閂鎖電路30和32。 第25圖是為設於本發明半導體裝置中之輸入電路之第 四實施例的電路圖。該時鐘訊號DS0落後該時鐘訊號 dsiso —個相等於一個反相器之延遲的時間。因此,一反 相器110係被設置俾可把從該輸入緩衝器電路26輸出至 20 該閂鎖電路3〇的資料訊號閂鎖。 因此,供應至閂鎖電路3〇的資料訊號係被拉至與時鐘 訊號DS0同相位,以致於時序調整可以被達成。 里 第2 6A、26B和26C圖分別顯示在第25圖中所顯示之 輸入電路的變化。供應在第26A、26b和26c圖中所顯示 第20頁 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297 ^7 -------------------^---------^_^w— (請先閱讀背面之注意事項再填寫本頁) 5 10 15 490565 A7 B7 五、發明說明(1¾ ) 之時鐘訊號DSO(CLK)和DS180(/CLK)的方式係與先前所 述的方式不同。然而,在第26A、2 6B和2 6C圖中所顯示 之電路的效果係與先前所述之輸入電路的效果相同。 第27圖顯示包括於本發明半導體裝置内之輸入電路的 第五實施例。與從輸入緩衝器電路28輸出之時鐘訊號同相 位的時鐘訊號係被供應至該閂鎖電路30和一閂鎖電路120 。該閂鎖電路120具有閂鎖電路30的反相邏輯。因此, 係沒有必要藉由反相器產生時鐘訊號DS0和DS180,以致 於由於使用反相器引起的問題可以避免。 第28圖是為閂鎖電路120的電路圖。該閂鎖電路120 具有閂鎖電路30的反相邏輯。接收時鐘訊號的閂鎖電路 30和120係在時鐘訊號DS0和DS180被供應至其那裡時 同相運作。 本發明並不受限於特別地揭露的實施例,且在沒有離開 本發明的範圍下,變化和改變係可以達成。 元件標號對照表 -------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 20 12 晶片銲墊 14 晶片銲墊 16 輸入緩衝器電路 18 輸入緩衝器電路 20 閂鎖電路 22 晶片銲墊 24 晶片銲墊 26 輸入緩衝器電路 28 輸入緩衝器電路 30 閂鎖電路 32 閂鎖電路 DS0 時鐘訊號 DS180 時鐘訊號 40 時鐘緩衝器 42 命令解碼器 44 位址缓衝器 第21頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 48 控制訊號閂鎖電路 54 DLL電路 CLK時鐘訊號 CKE時鐘致能訊號 /RAS 列位址選通訊號 /WE寫入致能訊號 DQ0-DQ15 資料訊號 RAS内部列位址選通訊號 WE 寫入致能訊號 18-2 輸入緩衝器電路 64 後級 mnscl-mnsc3 開關 64A反相器 mpsl PM〇S電晶體 mnsl NM〇S電晶體 psl測試訊號 ns 1測試訊號 test 1 測試訊號 t e s 13 測試訊號 10 s 15 測試訊號 P1 週期 P3 週期 Vthn 臨界電壓 72 後級 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 第22頁 490565 A7 B7 五、發明說明u ?) 46 資料輸入緩衝器電路 50 模式暫存器 56 核心電路 /CLK 時鐘訊號 5 /CS晶片選擇訊號 /CAS 行位址選通訊號 52 行位址計數器 bank-0至bank-3貯存庫 CAS内部行位址選通訊號 10 18-1 輸入緩衝器電路 62 前級 mp s c 1 — mp s c 3 严幵 1 關 N01節點 64B反相器 15 mps2 PM〇S電晶體 mns2 NM〇S電晶體 ps2測試訊號 ns2測試訊號 test 2 測試訊號 20 test4 測試訊號 test6 測試訊號 P2 週期
Vthp 臨界電壓 70 前級 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 490565 A7 B7 五、發明說明(w) 經濟部智慧財產局員工消費合作社印製 5 10 15 20 DS 時鐘訊號 DQ 資料訊號 OUT 輸出訊號 n02 節點 n03 節點 n04 節點 n05 節點 81 測試解碼器 82 測試解碼器 83 測試產生器 A 位址訊號 B 位址訊號 76 熔絲元件 90 節點 91 節點 92 節點 93 節點 mrs 訊號 sit 訊號 pre 訊號 ref 訊號 A1 z -A5z位址訊號 IN 訊號 Biz 位址訊號 B2z 位址訊號 preall 重置訊號 F1-: F11 訊號 TO-, Γ11 訊號 Pl- P7 測試訊號 N1-] W7 測試訊號 95 緩衝器 96 缓衝器 26A 電流鏡電路 26B 反相器 26C 反相器 26D 反相器 CMD1 資料訊號 104 解碼器 CMDO 命令訊號 CMD2 命令訊號 CMD4 命令訊號 101 圖型 102 節點 103 節點 clkmz 閂鎖訊號 105 閂鎖電路 106 閂鎖電路 107 延遲電路 第23頁 ----1--------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 490565 A7 B7 五、發明說明(>] 108延遲電路 110反相器 109虛設解碼器 120閂鎖電路 經濟部智慧財產局員工消費合作社印製 第24頁 -----------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 490565 A8 B8 C8 D8 六、申請專利範圍 ]_ .一種半導體積體電路裝置,包含: (請先閱讀背面之注意事項再填寫本頁) 一時鐘緩衝器電路,該時鐘緩衝器電路接收一時鐘 訊號; 一資料緩衝器電路,該資料緩衝器電路接收一資料 5 訊號; 一輸出電路,該輸出電路根據來自該時鐘緩衝器電 路的時鐘訊號將資料訊號從該資料緩衝器電路輸出;及 一調整電路,該調整電路調整該時鐘訊號與該等資 料訊號的時序。 10 2·如申請專利範圍第1項所述之半導體積體電路裝置,其 中,該調整電路調整分別於包括在時鐘緩衝器電路與資 料緩衝器電路内之電流鏡電路内流動之參考電流的量。 3. 如申請專利範圍第1項所述之半導體積體電路裝置,其 中,該調整電路調整分別包括於時鐘緩衝器電路與資料 15 緩衝器電路内之驅動電路的電位。 4. 如申請專利範圍第1項所述之半導體積體電路裝置,其 中,該調整電路包括一個由PMOS電晶體與NMOS電晶 體實現的CR延遲電路。 經濟部智慧財,4局員工消費合作社印製 5. 如申請專利範圍第1項所述之半導體積體電路裝置,更 20 包含一設於該時鐘緩衝器電路與該輸出電路之間的第一 緩衝器電路,及一設於該資料緩衝器電路與該輸出電路 之間的第二緩衝器電路, 其中,該第一和第二緩衝器電路調整該時鐘訊號與 該資料訊號的時序。 第25頁 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部智慧財1局員工消費合作社印製 490565 A8 B8 C8 D8 六、申請專利範圍 6·—楂半導體積體電路裝置,包含: 一第一輸出電路,該第一輸出電路輸出一與一時鐘 訊號同步的第一資料訊號; 一解碼器,該解碼器把一與該第一資料訊號相關的 5 第二資料訊號解碼並且輸出一解碼資料訊號; 一第二輸出電路,該第二輸出電路根據該時鐘訊號 輸出該解碼資料訊號;及 一第一延遲電路,該第一延遲電路在該第一資料訊 號施加至該第一輸出電路之前延遲該第一資料訊號。 !_0 7·如申請專利範圍第6項所述之半導體積體電路裝置,更 包含一第二延遲電路,該第二延遲電路把要被供應至該 第一與第二輸出電路的時鐘訊號延遲。 8. 如申請專利範圍第6項所述之半導體積體電路裝置,更 包含一第三延遲電路,該第三延遲電路把要被供應至該 15 第二輸出電路的時鐘訊號延遲,而該第一輸出電路在沒 有將該時鐘訊號通過該第三延遲電路之下係被供應有該 時鐘訊號。 9. 如申請專利範圍第6項所述之半導體積體電路裝置,更 包含一虛設解碼器,該虛設解碼器把要被施加至該第一 20 輸出電路的第一資料訊號延遲,該虛設解碼器根據該解 碼器的延遲時間具有一延遲時間。 10. —種半導體積體電路裝置,包含: 一第一緩衝器電路,該第一緩衝器電路接收一資 料訊號而然後輸出該資料訊號; 第26頁 衣紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) — 訂 —.線 (請先閱讀背面之注意事項再填寫本頁) 490565 A8 B8 C8 D8 六、申請專利範圍 (請先閱讀背面之注意事項再填寫本頁) 一第二緩衝器電路,該第二緩衝器電路從一輸入 時鐘訊號產生第一和第二時鐘訊號,該第一時鐘訊號與 第二時鐘訊號具有反相相位關係,並且落後於該第二時 鐘訊號; 5 一反相器,該反相器把來自該第一緩衝器電路的 資料訊號反相,及 一輸出電路,該輸出電路與該第一時鐘訊號同步 地把資料訊號從該反相器輸出。 11.如申請專利範圍第10項所述之半導體積體電路裝置, L0 更包含另一個輸出電路,該輸出電路從該第一緩衝器 電路接收該資料訊號並且與該第二時鐘訊號同步地將 它輸出。 12 .—種半導體積體電路裝置,包含: 一時鐘緩衝器電路,該時鐘緩衝器電路接收一 a寺 15 鐘訊號並且輸出該時鐘訊號; 一第一輸出電路,該第一輸出電路接收一資料訊 號並且把資料訊號與該時鐘訊號同步地從該時鐘緩衝 器電路輸出;及 經濟部智慧財4局員工消費合作社印製 一第二輸出電路,該第二輸出電路接收該資料訊 20 號並且把該資料訊號與該時鐘訊號同步地輸出, 該第一輸出電路具有該第二輸出電路的反相邏輯 〇 第27頁 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)
TW089105508A 1999-06-25 2000-03-24 Semiconductor integrated circuit device TW490565B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18023099A JP4323009B2 (ja) 1999-06-25 1999-06-25 半導体装置

Publications (1)

Publication Number Publication Date
TW490565B true TW490565B (en) 2002-06-11

Family

ID=16079662

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089105508A TW490565B (en) 1999-06-25 2000-03-24 Semiconductor integrated circuit device

Country Status (3)

Country Link
US (1) US6318707B1 (zh)
JP (1) JP4323009B2 (zh)
TW (1) TW490565B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI770964B (zh) * 2021-04-27 2022-07-11 華邦電子股份有限公司 測試電路及其測試方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030151424A1 (en) * 2002-02-08 2003-08-14 Joseph Macri Self-termination scheme in a double data rate synchronous dynamic random access memory device
US6671212B2 (en) * 2002-02-08 2003-12-30 Ati Technologies Inc. Method and apparatus for data inversion in memory device
JP3792602B2 (ja) * 2002-05-29 2006-07-05 エルピーダメモリ株式会社 半導体記憶装置
US6891774B1 (en) 2003-09-03 2005-05-10 T-Ram, Inc. Delay line and output clock generator using same
US6947349B1 (en) 2003-09-03 2005-09-20 T-Ram, Inc. Apparatus and method for producing an output clock pulse and output clock generator using same
US7089439B1 (en) 2003-09-03 2006-08-08 T-Ram, Inc. Architecture and method for output clock generation on a high speed memory device
US7464282B1 (en) 2003-09-03 2008-12-09 T-Ram Semiconductor, Inc. Apparatus and method for producing dummy data and output clock generator using same
JP4662536B2 (ja) 2004-12-28 2011-03-30 パナソニック株式会社 タイミング調整方法及び装置
KR100673899B1 (ko) * 2005-03-02 2007-01-25 주식회사 하이닉스반도체 반도체 소자의 데이터 입력 버퍼
JP4425243B2 (ja) * 2005-10-17 2010-03-03 Okiセミコンダクタ株式会社 半導体記憶装置
GB0800940D0 (en) 2008-01-18 2008-02-27 Milled Carbon Ltd Recycling carbon fibre
JP5380948B2 (ja) * 2008-08-12 2014-01-08 凸版印刷株式会社 半導体記憶装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0167683B1 (ko) * 1995-09-11 1999-02-01 김광호 동기메모리의 고주파 동작용 데이타 출력버퍼 제어방법
JP2874619B2 (ja) 1995-11-29 1999-03-24 日本電気株式会社 半導体記憶装置
JPH09304484A (ja) * 1996-05-13 1997-11-28 Nec Corp 半導体記憶装置
JPH1021684A (ja) 1996-07-05 1998-01-23 Mitsubishi Electric Corp 同期型半導体記憶装置
JP4212159B2 (ja) * 1998-09-28 2009-01-21 株式会社ルネサステクノロジ 同期型半導体記憶装置
KR100351889B1 (ko) * 1998-11-13 2002-11-18 주식회사 하이닉스반도체 카스(cas)레이턴시(latency) 제어 회로
US6111812A (en) * 1999-07-23 2000-08-29 Micron Technology, Inc. Method and apparatus for adjusting control signal timing in a memory device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI770964B (zh) * 2021-04-27 2022-07-11 華邦電子股份有限公司 測試電路及其測試方法

Also Published As

Publication number Publication date
JP2001014844A (ja) 2001-01-19
US6318707B1 (en) 2001-11-20
JP4323009B2 (ja) 2009-09-02

Similar Documents

Publication Publication Date Title
TW526607B (en) Semiconductor device
KR100240539B1 (ko) 입력 버퍼 회로의 소모 전류가 저감된 동기형 반도체 기억 장치
US7196966B2 (en) On die termination mode transfer circuit in semiconductor memory device and its method
JP4190662B2 (ja) 半導体装置及びタイミング制御回路
US6928007B2 (en) ODT mode conversion circuit and method
KR100543906B1 (ko) 어드레스 핀의 수를 줄인 동기식 반도체 메모리 소자
KR101040242B1 (ko) 데이터 스트로브 신호 생성장치 및 이를 이용하는 반도체 메모리 장치
US6538956B2 (en) Semiconductor memory device for providing address access time and data access time at a high speed
TW490565B (en) Semiconductor integrated circuit device
KR20030002131A (ko) 레지스터 제어 지연고정루프 및 그를 구비한 반도체 소자
US20080130396A1 (en) Fast response time, low power phase detector circuits, devices and systems incorporating the same, and associated methods
JPH11353878A (ja) 半導体装置
US7230864B2 (en) Circuit for generating data strobe signal of semiconductor memory device
KR20080026664A (ko) 리셋 기능을 갖는 반도체 메모리
US7688129B2 (en) System and method for open-loop synthesis of output clock signals having a selected phase relative to an input clock signal
TW413926B (en) Semiconductor device
US7408394B2 (en) Measure control delay and method having latching circuit integral with delay circuit
US6333875B1 (en) Semiconductor circuit with adjustment of double data rate data latch timings
US8819354B2 (en) Feedback programmable data strobe enable architecture for DDR memory applications
US7848178B2 (en) Semiconductor memory device and method for operating the same
KR100427028B1 (ko) 반도체 메모리 소자
KR100499405B1 (ko) 데이터 출력버퍼 제어회로
US7263025B2 (en) Semiconductor memory device for stably controlling power mode at high frequency and method of controlling power mode thereof
KR100672135B1 (ko) 외부 클럭 신호의 주파수 변화에 무관하게 안정적인 오토프리차지 신호를 발생하는 반도체 메모리 장치의 오토프리차지 제어 회로

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees