TW437164B - Impedance conversion circuit, video apparatus, audio apparatus, and communication apparatus - Google Patents

Impedance conversion circuit, video apparatus, audio apparatus, and communication apparatus Download PDF

Info

Publication number
TW437164B
TW437164B TW087121992A TW87121992A TW437164B TW 437164 B TW437164 B TW 437164B TW 087121992 A TW087121992 A TW 087121992A TW 87121992 A TW87121992 A TW 87121992A TW 437164 B TW437164 B TW 437164B
Authority
TW
Taiwan
Prior art keywords
impedance
circuit
voltage
pair
terminals
Prior art date
Application number
TW087121992A
Other languages
English (en)
Inventor
Atsushi Hirabayashi
Kosuke Fujita
Kenji Komori
Norihiro Murayama
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Application granted granted Critical
Publication of TW437164B publication Critical patent/TW437164B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/40Impedance converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/28Impedance matching networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/32Networks for transforming balanced signals into unbalanced signals and vice versa, e.g. baluns
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/148Video amplifiers

Landscapes

  • Networks Using Active Elements (AREA)
  • Amplifiers (AREA)

Description

4371 6 4 五、發明說明(i) 發明背景 1. 發明範疇 本發明大致有關於一種阻抗韓換電路,視頻裝置,聲音 裝置,及通訊裝置,且可適用於例如無線接收器,電視接 收器,衛星廣播接收器,錄影機,行動通訊裝置及類似裒 置等。本發明提議一阻抗轉換電路可闬在比習用者高之頻 率中,而且適於形成在積體電路中,其法是根攄第一及第 二輸入端之電壓而提供驅動電流至阻抗電路之第一及第二 端,並根據這些第一及第二端電壓而使電流從第二及第一 輸入端流出,亦提議使用此阻抗轉換電路之視頻裝置,及 類似裝置等。 2. 相關技發說明 至今,在一裝置如聲音電路中,為了處理較低頻率的信 號而由如圖5所示的阻柷轉換電路1產生根據期望特徵的叵 坑,並且由此產生的阻抗來處理聲音信號等。 尤其是,在阻坑轉換電路1中,將5個阻说電路2至6互相 串聯,而運算放大電路7及8則在連接在這些阻抗電络2至6 之中=在此,分別根據一所需阻说而將5個阻抗電路2至6 設定在預設阻坑ZA至ZE』第一運算放大電路了在其轉換输 入端接到第二陧坑電路3及第三陧抗電路4的連接中韵,並 且在其非轉換翰入端接到第四阻抗電路5及第五陧坑電路6 的連接中點,以及在其翰ά瑞接到第一阻抗電路2及第二 阻杭電路3的達接中點。第二運算放大電路8在其非轉換翰 入端接到此阻抗轉換電路的輸入-端V i η,显旦在其轉接翰
43T1 64 五、發明說明(2) 入端接到第二卩旦抗電路3及第三阻抗電路4的連接中點,以 及在其輸έ端接到第三阻抗電路4及第四阻抗電路5的連接 中點。 這使得阻抗轉換電路1能呈現一依以下公式而從輸入端 V 1 η觀看時之輸入阻抗Ζ 1 η,因而能將阻抗電路2至6依各種 方式設定以便將輸入阻抗Ζ 1 η設定在一期望值。
ZB X ZD 而且此阻抗轉換電路1有一個問題,即其操作頻率係為 運算放大電路7及8所限制而為1 MHz或更小。結杲,阻抗 轉換電路丨很難適用於諸如視頻帶之頻帶中的信號處理電 路。 當阻抗轉換電路1形成在積體電路中以便與另一信號處 理電路整合時,運算放大電路7及8即形成在積體電路中, 而且對應地增加元件數目,而導致在積體電路中形成時的 不適用問題= 發明總結 由上述各點觀之,本發明在提供一種陧坑轉換電路可周 在比習闬高之頻荜中 '而旦適於形成在積體電路中 '及使 周此阻抗韓換電珞之視頻裝置,聲音裝置:及通訊裝置: 為了解決這些問題在本發明的一種狀態(其阻抗電路係 甴高阻抗所直流俱壓)中,分別拫據第一及第二翰入瑞之 電壓而提供驅動電流至阻抗電路-之第——及第二端,显分別
第6頁 4371 6 4 五 '發明說明(3) 根據這些第一及第二端電壓而使電流從第二及第一翰入蛘 流出。 在一狀態其中阻抗電路是高阻抗所直流偏壓時,若分別 根據苐一及第二輸入端之電壓而提供驅動電流至阻抗電路 之第一及第二端,並分別根據這些第一及第二端電壓而使 電流從第二及第一輸入端流出,從第一及第二翰入坞看去 之阻坑成為一阻坑,即由阻抗電路將一預設電阻值與阻抆 之倒數相乘。藉由將阻抗電路之阻抗轉換即可得到產生之 輸入阻抗。此時,由差分對之合併可產生一阻抗轉換電 路,能在不受如運算放大電路限制之頻率下將操作頻率加 寬,而且能以簡單結構容易地完成積體電路中之形成3 本發明的上述及其他目的,概念及新穎特點可配合附图 及以下詳細說明而更加明白。 圖示簡單說明 圖1的連接圖顯示根據本發明第一實施例的阻坑轉換電 圖2的連接圖顯示圖1阻抗轉換電路的等效電路。 圖3的連接圖顯示根據本發明第二實施例的阻抗轉換電 路。 圖4的連接圖顯示圖3阻抗轉換電路的等效電路。 圖5的方这圖顯示一習3的阻技轉換電路= 較佳實施例之說明 以下參考任何適當附i來詳纟3說明本發明的實铯男: (1 )第一實施例 —
第了頁 4371 6 4 五、發明說明(4) 圖1的連接圖顯示根據本發明第一實施例的阻抗轉換電 路。此阻抗轉換電路1 0形成一積體電路,依此以便與位於 前級的預設信號處理電路整合與一起,並且例如送入聲頻 信號的信號處理。 在該阻抗轉換電路1 0中,電晶體Q 1及Q2形成一差分對。 亦即,電晶體Q1及Q 2在其集極接到電源V C C,而偏壓電源 Ve則接到基極。此外在電晶體Q1及Q2中 > 分別將射極接到 電阻R 11及R 1 2,而一預設阻抗電路1 1則接在這些電阻R 1 1 及R1 2的其他端之間。此外,在電晶體Q1及Q2中,這些電 阻R丨1及R 1 2的其他端分別經由電晶體Q 3及Q 4而接地。 這些電晶體Q3及Q4在其射極分別接到電流源1 2及13,射 極間的部分則由電阻R丨3連接,而基極電壓則設定在電晶 體Q b及Q 6中3 在Q 5及Q 6中分別由電流源1 4及1 5將射柽接地1而且蔣集 極接到電潙V C C。此外1電晶體Q 5及Q 6分別從阻抗電路1 1 接收電晶體Q 2的端電壓及電晶體Q1的瑀電壓,與此基極运 接成對比的是1射極分別接到對應於電晶體Q丨及Q2的Q 3及 Q4的基極; 在此結構中,電晶體Q 1及Q2 ,以及電源Ve,電流源丨2至 15,電晶體Q3至Q6 ,及電沍R11至R13,棂據偽壓電源Ve法 定的電壓而形成闬以直流谆壓阻坑電路1 1的高阻坑偽壓電 路= 在此1電阻R丨1及R 1 2設定在相等的電卩旦值R 0,而電阻 R13則設定在電卩且值2R0,其比電阻Rl 1及R12的電阻值!?0大
4371 6 4 五'發明說玥(5) 二倍, 電晶體Q 7及Q 8分別在其射極接到電流源1 6及1 7,而射極 間的部分則由電阻R丨4連接。此外,第一及第二輸入端, 其分別從前級中的信號處理電路接收輸入信號V 1及-VI的 輸入,則各接到基極,而集極則接到阻抗電路1 1的各端3 在此,電阻R 1 4設定在電阻值2 R 1。 在此結構中,電晶體Q 7及Q8形成第一差分對,其棂據第 一及第二輸入端的電壓V 1及-V 1而分別提供驅動電流到阻 抗電路II的第一及第二端。 反之1電晶體Q 9及Q 1 0分別在其射極接到電流源1 8及 1 9,而射極間的部分則由電阻R 1 5連接。此外集極分別接 到第二及第一輸入端,而基極則分.別接到電晶體Q5及Q 6的 射極。在此結構中,電晶體Q9及Q1 0 ,以及電晶體Q5及 Q 6,電流源丨4,15 ,1 8及丨9,及電阻R丨5根據偏壓阻抗電 路1 1的第一及苐二端的電壓而分別形成第二差分對,其使 電流從第二及苐一輸入端流出。在此,電阻R 1 5設定在電 阻值2 R '2 3 在上遂、结'稱說明中1將别級的ίέ说處理電路的输入信泛 \· 1及-)i翰入Q 7及Q 8,而這些電晶體Q 7及Q 8的電流薛動結 果是將驅動電流送入阻坑電路1 1。 在此若將阻抗電路1 1的端電壓分別以V 2及-V 2表示,而 且若將克希荷夫定律應用在丨‘旦抗電路1 1的%晶趙Q丨的终 端,則在此阻抗轉換電路丨0中可得到以下的相關公式。在 此1 1表示電阻R丨1的電流,i 2表示阻抗電路Π的電流7此
第9頁 4371 6 4 五'發明說明(6) 外,1 3表示電晶體Q3的集極電流,而i 4表示電晶體Q8的集 極電流。此外,Z的值是阻抗電路1 1的阻抗2 Z的一半。 12 + 13 = il + 14 (2)
Zin = -V2 R0 (3) i2 =
V2 Z (4} (5)
VI 14 =— R1 在此因為阻抗電路1 1的二端接到電晶體Q5及Q6的基極, 而這些電晶體Q5及Q6的射極則接到電晶體Q4及Q3的基極, 而Q4及Q3又接到其他電晶體Q2及Q1 ,而且可以苈以下公式 表示公式(2 )的電流1 3 : R0 將這些公式(3 )至(6 )代入公式(2 )時,即可得到以下的 關係式3
〆 4371 6 4 五、發明說明(7) V2 V2 VI V2 - — - ~ - — - Z R〇 R1 R0 R1 在此因為電晶體Q9及Q1 0的基極分別接到電晶體Q 5及Q6 的射極,所以阻抗轉換電路1 0使得這些電晶體Q 9及Q1 0可 根據阻抗電路1 1的端電壓,而允許由以下公式表示的電流 i X從第一及第二輸入端流出a
iX V2 - (-V2) 2R2 V2 R2 (8) 在此當公式(7 )代入公式(8 )時,即可得到以下關係式:
R1 X R2 這顯示當阻抗轉換電路10從翰入端看去時,阻坑Z1可以 用以下公式表示,而阻抗Z 1則跨接在翰入端的二端,如圖 2所示。亦即,從阻抗轉換電路1 0的輸入瑞看去,阻抗Z 1 成為一值,即電阻值R 1及R 2是位於差分對中電阻R丨4及R 1 5 的電阻值2 R 1及2 R 2的一半,並且與阻抗電路Η的阻坑2 Z的 一半的倒數相栗。此外1在此阻说2 1的中點接地3 (10) VI _ R1 X R2 ^ · iX z
第1丨頁 4371 6 4 五、發明說明(8) 在此結構的此阻抗轉換電路1 0中可看岀能將陧抗電路Η 的阻抗倒轉,而且各元件可位於阻抗電路1 1中以達成整個 積體電路所需的特徵= 尤其是,若含電容C的電容器接到阻抗電路1 1 ,則阻抗 電路11的阻抗Ζ可以表示為1/SC。因此,藉由在公式(10) 中以此來取代,此阻抗轉換電路1 0的輸入Ζ 1可以用以下公 式表示3在此字母S表示拉普拉斯運算子。 zi = SC.R1.R2 (11) 此顯示電容器可置於阻抗電路1 1中以便在積體電路中形 成含值C · R 1 ‘ R 2的電感,而且可選擇電阻值R丨及R 2以便 由小電容器形成期望的電感3 與此對比1若值L的電感可接到阻坑電路1 1 1而阻坑電 路1 1的阻抗Ζ而表示為S L。因此,藉由在公式(丨0 )中以此 來取代,此「且坑轉換電路1 0的輸入阻抗Ζ丨即可罔以下公式 —- —- 衣不 -
SL 這顯示電感可置於陧坑電路1 1中以便由電容L / R 1 R 2形成 一電容器,而且可選擇電祖值R 1及R 2以便由小容量電感形 成含期望電容的電容器3 此外,若含電感及電容器的並聯電路置於阻抗電路Η , 貝1丨在此阻抗電路丨1 Τ可以诗阻说-Ζ衣示马1 / ( S C + 1 / S L」3因
• 4371 6 4 五、發明說明(9) 此藉由在公式(1 0 )中以此來取代,阻抗轉換電路1 〇的輸入 阻抗Z 1即可用以下公式表示: zi = R1 · R2 1
SC +—— SL =SC-R1-R2
R1 · R2 SL • (13) 這顯示在此例中能藉由將含電容L / R 1 R 2的電容器與含值 C R 1 R 2的電感$聯而形成阻抗2 1。 此外若含電感及電容器的串聯電路置於阻抗電路1 1 ,則 在此阻抗電路丨1中可以將阻抗Z表示為1 / S C + S L =因此藉由 在公式(1 0 )中以此來取代,此阻抗轉換電珞丨0的翰入阻抗 Z 1即可用以下公式表示: 1
SL -Γ —— SC -+ - R1 R2 ' SC · R1 · R2 這顯示在此釗中能籍由將含電容L/R1R2的電容器舆含值 CR1R2的電感串聯即可形成阻抗Z1 。 根據結模的上返說明,极碟弟一及弟二输入与的電壓1 及- V 1藉甴提供篛動電流到阻抗電路Η的第一及第二坞, 以及根據這些第一及第二端電壓-而使電流從第二及苐一翰
第丨3頁 A37164 五、發明說明(i〇) 入端流出,即可由許多差分對形成一阻抗轉換電路。這能 得到一阻抗轉換電路,其可在比習用高的頻率下使闬,且 適於形成在積體電路中。 此外因為阻抗轉換電路是由N P iN'型電晶體的差分對形 成,所以可簡化整個結構,而且可操作的電源電壓VCC .可 減到比習用的小。 (2 )第二實施例 圖3的連接圖顯示根據本發明第二實施例的阻抗轉換電 路。在此實施例中,阻抗轉換電路2 0與預設信號處理電路 一起形成在積體電路中3在圖3所示的結構中,與參考圖1 所示元件相同的都具有相同的對應參考數字,因此省略重 覆說明。 在此阻抗轉換電路2 0中,用以提供輸出信號V 3及-V 3到 後級信號處理電路的輸出端則依此設置以對應於苐一及第 二輸入端,其從前級的信號處理電路接收輸入信號V 1及 - 。此外由電晶體Q 1 7至Q 1 8形成的差分對對應於電晶體 Q 7至Q 8的差分對,而電流源2 6及2 7則將這些電晶體Q 1 7至 1 8的各射極接迠,而一電阻R24,其達接電晶體Q1 7至Q 1 8 的射極間的部分,則依此設置以相對於這些翰入端而對應 於輸出端的置入。這些電晶體Q1 7至丨8則接到阻抗電路1 1 I 等的翰出端,依此而對應電晶體Q _7至Q 8 ,而電阻R 2 4的電 阻值則設定在等於電阻R 1 4的電陧值5 此外在阻抗轉換電路2 0中,由電晶體Q 1 9至Q2 0形成的差 分對對應於電晶體Q9至Q10的差吩對,而電流源28及29則
4371 64 五、發明說钥(11) 將這些電晶體Q 1 9至2 0的各射極接地,而一電陧R 2 5 1其遠 接電晶體Q1 9至Q20的射極間的部分,則依此設置以相^於 :!~|•些輸入端而对應於輸出端的置入。這些電晶MQI9至 則接到阻抗電路1 1等的輸出端,依此而對應電晶體Q 9至 Q 1 0,而電阻R 2 5的電阻值則設定在等於電阻R 1 5的電阻 值。 . 在圖3所示的結構中,若依照與第一實施例相同的方式 將克希荷夫定律應用在阻抗電路1 1的終端,則可得到以下 的 相 關 公式 ,其 中 i 5表示電 晶體Q1 8 的集極電流。 i 2 + 1 5 + ι3 = ι 1 + ι4 (1 5) 5 : V3 :-— (16) R1 J.4* 右 此 公式(1 6 ) 結 合公式(3 )至 (6) ,並代入公式(1 5)即可 得 到 以 下關 係式 V2 V3 V2 Vi V2 R0 R1 R0 M2 (VI -V3) X Ζ (17) R1 在 此 例中 ,電 晶 體Q9至Qn 3使 得用 α下公式表示的電流 iXl ( 而 不是 參考 公 式(8 )的J L述 電流 值ιΧ)從第一及第二翰 類似的’尾晶體Q 1 9至Q 2 0使得電说 從 出端流出,而 輸出端流忠3
第15頁 1·
V 五、發明說玥(12) iXl = V2 R2 Z(V1 - V3) R1R2 (15) iX2 V2 R2 -2 (VI - V3) RIR2 -iXl (19) 及2 1 值¾ 端1,-\之 流斤形 人K/SU ο Ή 輸IX電tBi的圖之 一值入出如端 第等輸動輸果出 麻 的相有}流及結翰 VI’具1向入"與 壓中在;-方輸出端 電之’勺同間輸入 入端的38·不之及輸" 翰出似-V以端入在網 有輸類壓是入輸,路 具應。電流輸的中電 在對動出電二間20對 示一 流輸的第之路端 顯第向有2)與端電终 中的方具IX一出換.雙 例V3同及1(第輸轉的 施壓不端IX於二抗Z2 實電以入值等第阻说 此出是翰等示與此阻 在翰流二相表一在設 這有電第,這第,預 具的的中 是示含 在此結構中,關於翰入電壓\:1與輸岀電1V3之間的電· 差(V卜V 3 ),可以用以下關係式計算出雙终端對電路網的 阻抗Z 2 3 ” (VI - V3) R1 · R2
第16頁 v 4371 6 4 五、發明說明(13) 尤其是在此陧抗轉換電路2 0中,預設阻抗Z 2連接在輸入 端與輸出端之間,而此阻抗Z 2成為一值,即電阻值R 1及 R2(其係位於差分對的電阻R14及R152的電阻值2R1及2R的 一半)乘上阻抗電路1 1的阻抗Z 2的一半的倒數。 此外因為此公式(2 0 )的阻抗Z 2等於陧抗Z 1 (參考公式 (1 0 )),而且在此實施例中可維持公式(1 0 )至G1 4 )的關 係。當電容及電感加入阻抗電路1 1時,即可得到一阻抗 Z 2 (其類似於電感及電容互相相對設置的情況)。在電容及 電感的並聯及串聯情況下,可看出這些公式可以從串聯轉 成益聯I反之亦然。 根據圖3所示的結構,除了第一實施例的結構外1又設 置苐三差分對以提供驅動電流到阻抗電路1丨的第一及苐二 端(根據第一及第二輸出端的電壓其分別是第三及第四輸 入端),而且也設置第四差分對以根據阻抗電路1 1的第一 及第二端的電壓而使電流分別從第二及第一輸入端流出= 因此能形成含期望阻抗的雙终端對電路網,以得到類似於 上述第一實絶例的優點。 此外能在1C中建構含電感及電容的階級式傳翰網路(其 至今仍很難),以便能用锊圓函數來完成T型電路,同時使 用少數元件即能由雙終瑞對電路網完成具高Q值的瀘;友 σ·^ 态 0 此外因為形成了雙終端對,即能使卩旦抗轉換電路以完全 不同的模式操作3這使它能建構出在不同模式下操作的主 動遠波器,其以習知主動丨.1.波器一是很難達成的3此外這種 * 4371 6 4 五、發明說明(14) 差分操作類型能在電路中形成一信號電流迴珞以改善阻抗 轉換電路的穩定性,以減少功率消耗,及減少晶月靣積, (3 )另一實施例 雖然在上述實施例中已說明一範例,其中本發明應用在 聲頻信號的信號處理電路中,但是本發明並不限於此例, 而是可廣泛應用在各種聲頻裝置,視頻裝置如錄影機,無 線通訊電路如行動電話,及有線通訊裝置如有線電視。 如上所述根據本發明可根據第一及第二輸入端的電壓而 將驅動電流送入阻抗電路的第一及第二端,以及根據這些 第一及第二踹電壓而將電流從第二及第一輸入端流出s因 此能得到阻抗轉換電路,其可以在比習用高的頻率下使 用,且適用於形成在積體電路中,使用此阻抗轉換電路的 視頻裝置等= 在不遑反本發明的精神及範圍下可建構出本發明的許多 不同實施例。該了解的是本發明不限於此說明書所述的特 定實矻例。反之,本發明意欲涵蓋各種修正及同等纪置 (其包含在如以下申請專利範圍所述的精神及範圍中).3要 使以下申請專利範圍與最廣泛的解釋一致以便包含所有的 這些修正,同等结構及功能。
第18頁

Claims (1)

  1. 4371 6 4 六、申請專利範囡 1 . 一種阻抗轉換電路,包含: 一含預設阻抗之阻抗電路,具有第一及第二端; 一高阻抗偽壓電路,藉由高阻抗而用以直流偽壓該阻 抗電路, 一第一運算對,分別根據第一及苐二輸入端之電壓而 用以供給驅動電流至該阻抗電路之第一及第二端;以及 一第二運算對,分別根據該阻抗電路之第一及第二端 電壓而用以使電流從第二及第一端流出。 2. 如申請專利範圍第1項之阻抗轉換電路,其中該高阻 抗偏壓電路包含一對差分對電晶體,其基極電壓維持在一 預設電壓,而且其射極間之部分由該Γ旦抗電路達接: 3. 如申請專利範圍第丨項之阻抗轉換電路,更包含: 一第三差分對,分別根據第三及第23輸入端之電壓而 用以供給驅動電流至該阻坑電路之第一及第二端:以及 一第四運算對,分別棂據該阻抗電路之第一及第二埃 電壓而用以使電流從第四及第三端流出。 4. 如申請專利範圍第3項之阻抗轉換電路,其中該高阻 抗偏壓電路包含一對差分對電晶體,其基極電壓維持在一 預設電壓1而且其射極間之部分由該叵抗電路達接: 5. —種包含陧坑轉換電路之視頻裝置,其中該阻抗轉換 電路包含: 一含預設陧抗之阻抗電路,具有第一及第二瑞: 一高阻抗偽1電路,籍由高阻抗而用以直流偽壓該陧 抗電路' —
    第丨9頁 4371 6 4 六、申請專利範圍 一第一運算對,分別根據第一及第二輸入瑞之電壓而 用以供給驺動電流至該阻抗電路之苐一及第二端;以及 一苐二運算對,分別根據該阻抗電路之第一及第二端 電壓而用以使電流從第二及第一端流出。 6. 如申請專利範圍苐5項之視頻裝置,其中該高阻坑倡 壓電路包含一對差分對電晶體,其基極電壓維持在一預設 電壓,而且其射極間之部分由該阻抗電路連接。 7. 如申請專利範圍第5項之視頻裝置,更包含: 一第三差分對,分別根據第三及第四輸入端之電壓而 用以供給驅動電流至該阻抗電路之第一及第二端;以及 一第四運算對,根據該阻坑電路之第一及第二端電壓 而同以使電流從第四及第三端流出3 8. 如申請專利範圍第7項之視頻裝置,其中該高阻抗偏 壓電路包含一對差分對電晶體,其基極電壓維持在一預a 電壓,而且其射極間之部分由該阻说電路連接= 9. 一種包含阻抗轉換電路之錾頻裝置’其中該阻抗轉換 電路包含’ 一含預設阻坑之阻抗電路,具有第一及第二端: 一南阻说借沒:電路'籍由南丨且4几ΠΌ用以直〉,Tl丨南·5玄卜三 ^jfr 口々 · 仇 3岭 , 一第一運算對,分別棂據第一及第二翰入瑞之電壓而 闱以供給鹗動電流至該阻抗電路之第一及第二端:以及 一第二運算對,分別根據該沮坑電路之第一及第二坞 電壓而闬以使電流從第二及第·一-瑞流出3
    第20頁 4371 6 4 六、申請專利範園 1 〇.如申請專利範圍第9項之聲頻裝置,其中該高陧抗偵 壓電路包含一對差分對電晶體,其基極電壓維持在一預設 電壓 > 而且其射極間之部分由該阻抗電路連接。 11.如申請專利範圍第9項之聲頻裝置,更包含: 一第三差分對,分別根據第三及第四輸入端之電壓 而用以供給驅動電流至該阻抗電路之第一及第二端:以及 一第四運算對,根據該阻抗電路之第一及第二端電 壓而用以使電流從第四及第三端流出= 1 2.如申請專利範圍第1 1項之聲頻裝置,其中該高阻抗 偏壓電路包含一對差分對電晶體,其基極電壓維持在一預 設電壓,而且其射極間之部分由該阻抗電路連接。 1 3. —種包含一阻抗轉換電路之通訊裝置,其中該阻抗 轉換電路包含: —含預設阻抗之阻抗電路,具有第一及第二瑞; 一高阻抗偵壓電路,藉由高阻抗而用以直流偽壓該 阻抗電路; 一第一運算對,分別棍據第一及第二輸入端之電壓 而用以供給驅動電流至該阻柷電路之第一及第二端:以及 一第二運算對,分別棂據該阻抗電路之第一及第二 瑞電壓而罔以使電流從第二及苐一端流出3 1 4.如申請專利範圍第1 3項之通訊裝置,其中該高徂抗 偏壓電路包含一對差分對電晶體,其基極電壓維持在一預 設電壓,而且其射極間之部分由該阻抗電路連接= 1 5.如申請專利範圍第丨3項之运訊裝置τ更包含: κϋ—ϋ iinn I ϋ— 4371 6 4 六 '申請專利^圍 一苐三差分對,分別根據苐三及第四輸入端之電壓 而用以供給驅動電流至該阻抗電路之第一及第二端:以及 一第四運算对’分別根據該阻坑電路之第一及弟二 端電壓而用以使電流從第四及第三端流出3 1 6.如申請專利範圍第1 5項之通訊裝置,其中該高阻抗 偏壓電路包含一對差分對電晶體,其基極電壓維持在一預 設電壓,而且其射極間之部分由該阻抗電路連接。
    第22頁
TW087121992A 1998-01-14 1998-12-31 Impedance conversion circuit, video apparatus, audio apparatus, and communication apparatus TW437164B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00571698A JP4210873B2 (ja) 1998-01-14 1998-01-14 インピーダンス変換回路、映像機器、オーディオ機器及び通信装置

Publications (1)

Publication Number Publication Date
TW437164B true TW437164B (en) 2001-05-28

Family

ID=11618852

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087121992A TW437164B (en) 1998-01-14 1998-12-31 Impedance conversion circuit, video apparatus, audio apparatus, and communication apparatus

Country Status (5)

Country Link
US (1) US6107842A (zh)
JP (1) JP4210873B2 (zh)
KR (1) KR100539625B1 (zh)
DE (1) DE19901158A1 (zh)
TW (1) TW437164B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030165233A1 (en) * 2002-03-04 2003-09-04 Ken Veitch Universal tie line adapter
JP4720308B2 (ja) 2005-06-15 2011-07-13 ソニー株式会社 インピーダンス変換回路
JP4867352B2 (ja) * 2006-01-10 2012-02-01 ソニー株式会社 フィルタ回路及び受信回路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS592410A (ja) * 1982-06-28 1984-01-09 Sony Corp 電流増幅器
JP2944398B2 (ja) * 1993-07-05 1999-09-06 日本電気株式会社 Mos差動電圧電流変換回路
JP2644191B2 (ja) * 1994-08-04 1997-08-25 日本電気エンジニアリング株式会社 バッファアンプ
EP0726652B1 (en) * 1995-02-10 2001-10-17 Alcatel Linear tunable Gm-C integrator
US5914630A (en) * 1996-05-10 1999-06-22 Vtc Inc. MR head preamplifier with output signal amplitude which is independent of head resistance

Also Published As

Publication number Publication date
US6107842A (en) 2000-08-22
KR19990067879A (ko) 1999-08-25
JPH11205087A (ja) 1999-07-30
DE19901158A1 (de) 1999-07-15
KR100539625B1 (ko) 2005-12-28
JP4210873B2 (ja) 2009-01-21

Similar Documents

Publication Publication Date Title
Awad et al. On the voltage mirrors and the current mirrors
TW437164B (en) Impedance conversion circuit, video apparatus, audio apparatus, and communication apparatus
JPH0846483A (ja) キャパシタンス増大用回路配置
GB2095936A (en) Signal rectifier
EP1160717A1 (en) Analog multiplying circuit and variable gain amplifying circuit
US6433626B1 (en) Current-mode filter with complex zeros
Mongkolwai et al. Generalized impedance function simulator using voltage differencing buffered amplifiers (VDBAs)
US11528011B2 (en) Method for tunably multiplying an impedance
Yuce et al. Electronically tunable simulated transformer and its application to stagger-tuned filter
US6570427B2 (en) Variable transconductance amplifier
US3134027A (en) Precision integrator
Choubey et al. CCII based multifunction inverse filter
JPH0158893B2 (zh)
JPS63104506A (ja) 直流レベルシフト回路
JP4393926B2 (ja) ミキサ回路
US3443237A (en) Balanced to unbalanced transistor amplifier
JPH0527282B2 (zh)
Jaikla et al. Current controlled CDTA (CCCDTA) based-novel floating and grounded inductance simulators
JP2877564B2 (ja) 半導体キャパシタンス素子
JPH0478044B2 (zh)
JP2755219B2 (ja) 発振回路
Kumar et al. Design of tunable versatile filter using operational trans-conductance amplifier
Keonjian Dc amplifier employing junction-type transistors
JPS58154911A (ja) 利得制御増幅器
JPS6089117A (ja) フロ−テイング高インピ−ダンス回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees