TW407255B - Interface circuit and liquid crystal driving circuit - Google Patents
Interface circuit and liquid crystal driving circuit Download PDFInfo
- Publication number
- TW407255B TW407255B TW087117404A TW87117404A TW407255B TW 407255 B TW407255 B TW 407255B TW 087117404 A TW087117404 A TW 087117404A TW 87117404 A TW87117404 A TW 87117404A TW 407255 B TW407255 B TW 407255B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- input
- signal
- liquid crystal
- low
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/003—Changing the DC level
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
- H03K5/082—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Transforming Electric Information Into Light Information (AREA)
Description
A7 407255 B7 五、發明説明(1 ) 發明範疇 本發明係關於將複數之低振幅數位輸入信號以比較器作 (請先閲讀背面之注意事項再填寫本頁) 界面連接,而以該比較器令所輸入之數位信號作位準移位 ------' 而放大輸出之界面電路,尤其關於以EMI (電磁擾亂, 广-^---^、
Elector。Magenetic Interference ;對外部的電磁性妨礙、干 I---- 擾等放射現象之總稱)雜訊(noise)之減低化爲目的之界面 •---, --------- 電路及液晶驅動電路。 發明背景 以下,參照圖4〇説明關於以往之TFT (薄膜電晶體)一 LCD (液晶顯示器)模組。在此所謂模組(module)係指具有 能夠滿足只要組合這些即能製成如電視機或個人電腦等大 的裝置的所需條件之獨立單位。 上述TFT-LCD模组510 ,如圖40所示,具備控制器 510、液晶驅動電源電路5 2 0、問極驅動器群(問極驅動電 路)5 j 0 、源極驅動為群(源極驅動電路)5 4 0 、以及液晶 面板550。 控制器510 ,係用以以來自外部(電腦主機系統;host 經濟部中央標準局員工消費合作社印製 system)之同步信號作爲基準,產生閘極驅動器群所需之掃 描脈衝與源極驅動器群540所需之Nbit顯示資料信號及執 行驅動控制信號之時序控制。液晶驅動電源電路520 ^係 接受來自外部電源之電力,對閘極驅動器群530及源極驅 動器群540與共同電極(公用電極)供應電源。 閘極驅動器群530 ,係由m個閘極驅動器G1至Gm構 成。閘極驅動器G1至Gm係用以驅動液晶面板550之閘 -4 - 本纸張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) 407255 A7 B7 五、發明説明(2 經濟部中央標準局負工消費合作社印^ 極匯流排(gate bus line ;圖41由技” ,τ 上 _ 41中係以水平方向設有複數排) 的多路輸出數之驅動器,通常稱之爲問極驅動器。而五, 此問極驅動器,爲了連接LSI晶片之各輸入出端子與其他 構成零組件之電極,係由以微小間隔佈置在絕緣薄膜上且 由銅搭配線所成,稱爲帶形载體㈣“町㈣之薄膜,及以 LSI晶片的固定與防潮苠H ^ 瑚馬目的又封裝樹脂所構成(未圖 示)。 同樣地’源極驅動器群54G也由n個源極驅動器群W 至Sn構成。源極驅動器群S1至^係用以驅動液晶面板 別之源極匯流排(圖41中係以垂直方向設有複數排)的多 路輸出數之驅動器,通常稱之爲源極驅動器,而且,此源 極驅動器,爲了連接LSI晶片之各輸人出端子與其他構成 =組件之電極,係由以微小間隔佈置在絕緣薄膜上且由銅 箱配線所成,稱爲帶形載體之薄膜,及以LSi晶片的固定 與防潮爲目的之封裝樹脂所構成(.未圖示)。 液晶面板550,如圖41所示,可以TFT液晶面板之等 效電路表示之。該液晶面板55〇中,複數之tft係形成爲 矩陣狀,對應於各像素所形成之顯示電極係連接於各 TFT。而且’在對向於該顯示電極之位置則形成有共同電 極(公用電極)。該共同電極係對所有像素通用之電極。 當對TF丁之閘極施加正電極(通常係自閘極驅動器供應 :號)時,TFT即成爲0N (導通)。且因所施加於源椏^ 况排之電壓,形成在顯示電極與共同電極之間之液晶負載 電容器即受到充電。 ^紙張尺^?^縣(-叫A4規格(21Qx 297公楚 (請先閲讀背面之注意事項再填寫本頁) • II I —I i- i 1^1. 訂 線 經濟部中央標準局員工消費合作社印製 407255 at B7 五、發明説明(3 ) 當對TFT之閘極施加負電壓時,TFT則成爲OFF (斷 開),該時刻所施加電壓係被保持於顯示電極與共同電極 之間之液晶負載電容。 於欲施加之電壓供應於源極的狀態(通常係自源極驅動 器供應信號)下,若加以控制閘極,即可令像素保持任意 電壓。故因應此保持電壓,使液晶透過率改變而顯示影 像。亦即,如圖42所示,自改變透過率之液晶背面-照 射背照光,透過該液晶之光即照射濾色片而顯示影像。 以下,參照圖43説明關於構成上述閘極驅動器群530 之閘極驅動器G1至Gm。惟,因閘極驅動器G1至Gm中 任何構成皆爲相同,故圖4 .3僅繪示構成於一個閘極驅動 器LSI晶片之電路方塊圖。 該閘極驅動器LSI晶片具備移位寄存器(shift register)電 路561 、位準移位(level shift)電路562 、以及輸出電路 563。以下,説明各方塊之功能。 移位寄存器電路561 ,係根據垂直同步信號以水平同步 信號SPD進行移位動作,輸出用以選擇液晶面板550上欲 由源極驅動器群540輸出的電壓驅動之像素的選擇脈衝。 位準移位電路562 ,係將上述選擇脈衝之位準變換成 TFT的0N/0FF所必要之電壓位準,並將所變換之信號送 達輸出電路563 。然後,輸出電路563則以内藏之輸出緩 衝(buffer)電路放大所輸入信號,而由輸出端子輸出。來自 該輸出電路563之輸出0P1至ΟΡη爲脈衝狀信號,稱之爲 閘極脈衝。 -6 - 本紙張尺度適用中國國家標準(CMS ) Α4規格(210;<297公釐) ----------&------1Τ------^ *W (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局员工消費合作社印裝 407255 ^ 五、發明説明(4 ) 將上述垂直同步信號CLD 、水平同步信號SPD 、輸出 OP1至ΟΡη之信號時序繪示於本發明之説明圖圖44。 其次,參照圖45説明關於構成上述源極驅動器群540 之源極驅動器S1至Sn如下。圖45係表示源極驅動器S1 至Sn中構成於其中之一源極驅動器LSI晶片的電路方塊 圖。在此係表示用以顯示64灰度(gradation)之方塊圖。 該源極驅動器LSI晶片具備移位寄存器571 、輸入鎖住 (latch)電路572 、取樣記憶電路573 、保持記憶電路 574、基準電壓產生電路575、DA變換器576、以及輸出 電路577。以下,説明各方塊之功能。 移位寄存器電路571 ,係根據源極驅動器之啓動脈衝信 號SPI以輸入時鐘信號CK進行移位動作,選擇用以抽出 資料之位元(bit)。此時,自該移位寄存器電路571之最末 段,對次段LSI晶片輸出啓動脈衝信號SPO (串級(cascade) 輸出信號)。 因此,啓動脈衝信號SPI ,係自外部僅輸入於裝設於液 晶面板550之源極驅動器S1至Sn中最初之源極驅動器 1 。至於其他源極驅動器,則將由前一段移位寄存器電路 571之最末段取出之串級輸出信號SPO ,依序作爲啓動脈 衝信號而輸入。圖46係表示將四源極驅動器裝設於液晶 面板550之一例子。
輸入鎖住電路572 ,能暫時鎖住輸入顯示資料DATA (P 、G 、B各6位元),之後,送達至取樣記憶電路 573 。 本纸張尺度適甩中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
•1T 柬 經濟部中央標準局員工消費合作社印製 407255 A7 _____B7 五、發明説明(5 ) 取樣記憶電路573 ,係用以抽出以分時(time_share)輸入 的資料樣品並記憶之。 保持记憶電路574 ’係用以依所輸入之信號ls ,匯集 取樣4憶體之資料(顯示資料信號)並加.以鎖住。 基準電壓產生電路575,係用以根據來自信號Vref之基 準電壓,藉電阻分壓產生64位準之電壓。 DA變換器576 ,係用以產生因應於顯示資料信號之類 比信號,並將該類比信號送達輸出電路577 。最後,輸出 電路577 ,係用以藉輸出緩衝電路放大64灰階之頰比信 號,並由輸出端子輸出。 以上是關於實行64灰度顯示之源極驅動器之説明。 如圖46所示,在液晶面板550裝設四個源極驅動器之 一例子中’用以顯示64灰度之各源極驅動器之各信號時 序圖表,表示於圖47。 然而,近年來,隨著液晶面板之高清晰(high definition) 化(增大縱橫方向之點數,多級灰度化,對於液晶驅動器 (在此場合係指源極驅動器)方面,也要求更高速的資料傳 送速度。 上述液晶驅動器之資料轉送速度(fxck)可由下式求得。 fxck = Y X X X N X fPR/D/n (Hz) Y :橫方向點數[橫方向像素數x 3(RGB)] X :縱方向點數[縱方向像素數] N :灰度用位元數[2n濃淡度] fFR :框頻率[一般在7〇Hz左右] 本紙乐尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) ----------V人------II------^ .* f請先閲讀背面之注意事項再填寫本頁} A7 407255 B7 五、發明説明(6 ) D :資料輸入數[N X 3(RGB)] η :上下驅動參數[上下驅動η二2,單侧驅動n=l] 舉一個例子,假想XGA用之1024 X 768大小之液晶彩 色面板之情形,設64灰度(N二6)、框頻率70Hz、18位 元資料輸入、單側驅動時,對源極驅動器要求之資料轉送 頻率爲(1024 X 3 X 768 X 6 X 70)+ 18 = 55MHz。 表1表示各像素大小與源極驅動器之資料轉送速度間之 關係(依上述舉例説明之條件算出)。 表1 規格 點數目 源極驅器之資料轉送速度 SVGA 800 x 600 〜35MHz〜 XGA 1024 x 768 〜5 5 MHz〜 SXGA 1280 x 1024 〜9 5 MHz〜 然而,如上述之高解像度規範所要求之高速資料轉送速 度,如果是同業的人,大家都知道TFT-LCD模組内的EMI 雜訊之問題即將成爲大的課題,爲了克服此課題,各公司 均在檢討各種對策。 於是,爲降低EMI雜訊,向來在液晶顯示裝置之驅動電 路方面,即採用例如低振幅差動信號傳送方式。 該低振幅差動信號傳送方式,如圖48所示,係一種於 TFT-LCD模組502中,以低振幅對源極驅動器群540側發 送來自控制器510之信號,將該發送到源極驅動器群之信 -9 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) I--------/------#------味 -. (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 經濟部中央標準局員工消费合作社印製 407255 A7 __________B7_ 五、發明説明(7 ) 號暫且以差動放大器型之比較(comparator)電路接收,而將 該信號傳送至次段電路等之方式。亦即,EMI雜訊之放射 電平,一般認爲與信號線電壓的平方値與信號線數目成比 例,是以’由於該低振幅差動信號傳送方式係使用極其小 的低振幅差動信號,所以被視爲對於降低EMI具有效果的 方式之一。 在此,關於低振幅差動信號傳送方式説明如下。
圖48表示低振幅差動信號傳送方式之TFT_LCD模组 502之方塊圖之一例子。此TFT_LCD模組5〇2,與上述圖 40所示之TFT-LCD模組501相較,只是自控制器51〇對於 源極驅動器群540之顯示資料信號DATA (R、G、B X
Nbite)及輸入時鐘信號CK之輸入線路數增加爲兩倍之點 不相同。 這種自控制器510對源極驅動器群540的輸入線路數多 達兩倍之原因’即將於下面詳細説明,惟,其係因構成爲 對内藏於各源極驅動器之界面電路6〇〇 (參照圖49 )供廣 低振幅之扭轉(twist)信號’經由具有非反轉輸入(+)、反轉 輸入(-)之兩路輸入端子之差動放大器型比較電路加以比較 後’將位準(level)變換成高振幅的信號,而將此信號供麻 於次段内部電路等之緣故。此外,上述低振幅差動信號傳 送方式,即使以輸入信號之振幅位準極其小的信號也能夠 由差動放大器作位準變換,但由於每—輸出電路至少須増 加兩線路之輸入端子,且爲使該差動放大器能以高速信號 作應答’則必須令較多電流流通於差動放大器之恆流源, -10- 本錄尺'度適用中A4胁οχ297·;^ —---- (請先聞讀背面之注意事項再填寫本頁) 、-'w % 407255 A7 B7 五、發明説明(8 ) ^ 以提高應答速度’致造成耗電量增加之缺點。具體而士 若採用低振幅差動信號傳送方式,差動放大器怪流源所兩 電流,即將高達數十μΑ ,此與一般比較電路相較,則係 屬高一階之數値。 圖49係表示構成上述TFT_LCD模組502之源極驅動器 群540之源極驅動器之方塊圖。在此,係表示源極驅動器 S1至Sn中構成於一個源極驅動器LSI晶片之電路方塊 圖。 此源極驅動器LSI晶片之構成,與圖45所示之源、極驅 動器LSI晶片之構成相較,大不相同之點乃在於輸入時鐘 信號以及輸入顯示資料信號,係一旦先經由界面電路6〇〇 而輸入之點。此外,如上所述,顯示資料信號與輸入時鐘 信號之輸入線路數’與圖45所示之源極驅動器LSI晶片 之構成相較,則各爲兩倍。 於圖50(b)表示上述界面電路6〇〇之構成例子。界面電 路600係由具有由非反轉輸入(+)及反轉輸入㈠所成兩支 輸入端子與—支輸出端子之差動放大型之複數個比較器 601…所構成。亦即,界面電路600係如圖50(a)所示,對 時鐘^ 5虎及顯示資料信號之非反轉輸入(+)及反轉輸入㈠ &輸入端子CK 、DATA以扭轉狀態輸入具有電壓1.0伏 •伏特的低振幅位準之脈衝信號。並且,經由比較 °° 比較知作位準移位(level shift)。之後,如圖50(c)所 717彳列如’將比較器601之電源電壓VCC設定爲與源極驅 動器LSI曰μ·, 曰9片相同之3伏特,便能輸出0伏特至3伏特之 本纸張尺度適用 ——___- — ____ <(〇^)从規格(210/ 297公釐) (請先閲讀背面之注意事項再填寫本頁} 乂 -:1 經濟部中央標準局員工消費合作社印製 407255 A7 B7 五、發明説明(9 ) 脈衝信號以作爲輸出。 (請先聞讀背面之注意事項再填寫本頁) 該比較器601 ,例如,如圖51所示,具備比較電路 601a與源極跟隨(source follower)電路601b。另外,如將上 述構成之比較器601所使用之P通道型電晶體與N通道型 電晶體對換時,即將成爲如圖52所示之具備有比較電路 602a與源極跟隨電路602b之比較器602。 然而,近年來,爲使液晶模組作成狹窄的畫框,則從將 液晶驅動器(用以驅動源極匯流排側之驅動器)裝設於液晶 面板之上下,而自上下兩側驅動液晶面板之方式,演變成 改用僅在液晶面板之早側裝設液晶驅動器而驅動之方式’ 且對於液晶驅動器之轉送速度也要求兩倍性能。 而且,像素數也自VGA快速朝SVGA方面演變,更進 一步也開始朝XGA 、SXGA方面轉變。隨之,所需要的 驅動頻率也迅速增高。 然而,如上所述,運作高速的脈衝信號時,EMI雜訊即 將成爲問題。降低這種EMI雜訊之方式,以上述低振幅差 動信號傳送方式爲具代表性的一方式而已爲眾人所周知。 經濟部中央標準局員工消f合作社印製 惟,以往所採用之低振幅差動信號傳送方式,每一位元 卻需兩路的差動輸入端子。譬如,對64灰度源極驅動器 而言,以往係需要18支(6bit X 3 (RGB))之顯示資料輸入線 路數,但該方式卻需兩位之36線路(6bit X 3 (RGB) X 2)的 顯示資料輸入線路數,而於256灰度時卻竞需48線路(8bit X 3 (RBG) X 2)的顯示資料輸入線路數。 如此,顯示資料之輸入線路數一增加,對製造廠商及機 -12- 本纸張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 407255 A7 B7 五、發明説明(10 經濟部中央標準局員工消費合作社印製 組製造廠商而言’將招致於下面所述之眾多問題。 主要問題乃在於例如:LSI晶片面積增加與其所造成之 成本增加,LSI晶片之良率(yield)降低,輸入端子增加所 造成信賴性降低’ TCP組配製程之良率降低,TFT-LCD 模组之輸入配線基板之大型化與其所造成之畫框大型化等。 發明總結' 本發明之目的乃在於提供一種不必增加顯示資料輸入線 路數下採用低振幅差動信號傳送方式,即可達成EMI雜訊 之減低化,且不致造成隨著增加顯示資料輸入線路數所引 起各種問題之界面電路及液晶驅動電路。 爲達成上述目的,本發明之界面電路,其特徵爲具備複 數之比較器與低通濾波器(low-pass filter),而對於該各比 較器之非反轉輸入,各別輸入低振幅之數位信號,對於該 各比較器之反轉輸入,則一律輸入令該輸入於非反轉輸入 之數位信號中之預定數位信號,通過低通遽波器所得基準 電壓信號,而各比較器即對所輸入之低振幅數位信號進行 位準變換,輸出比所輸入數位信號高振幅之數位信號者。 依上述構成,由於對於各比較器之反轉輸入一律供應由 低通濾波器產生之信號,而僅對於各比較器之非反轉輸入 供應來自外部之數位信號即可,因此可減少界面電路之輸 入端子數。 藉此,便可解決增多輸入端子數所造成之各種問題。亦 即,例如,在液晶驅動電路使用此界面電路時,即可消除 % II. 之 I 再 尝
A 訂 % -13- 本饫張尺度適用中國國家標準(CNS ) Μ規格(210X297公釐) 五 、發明説明(u
J 構成液晶驅動電路的LSI θ # i % I 所造成之法太檢k LSI卵片I面積增大,與隨之 增加所造成,A,LSIgw之良率降低,隨著輸入端子 造成、Λ 賴性降低,TCP外形尺寸大型化與隨之所 、成之成本增力, η
模 Ρ錢製程之良率降低,TFT.LCD 題:冑入配線基板大型與其所造成之畫框大型化等問 在液晶驅動電路使用上述構成之界面電路時,於 ⑽輪入端子數之條件下,將液晶驅動電路外部之時、 =示資料系之數位信號加以低振幅化,即可抑制:該 、及顯示資料系之數位系信號驅動的邏輯電路部之 无放電,電流所產生電源系高頻成分,因此,可壓 驅動電路外部之周邊電路(機器)所放射之高頻成分。’-再者’有關本發明之液晶驅動電路’其特徵爲包括有: 次::,:喪晶驅動元件’其具有用以輸入時鐘信號及顯示 貝號f數位信號之輸入端子,與根據由該輸入端子輸 足數位彳5號,產生用以驅動液晶顯示裝置 驅動信號產生部; 奴 經濟部中央標準局員工消費合作社印製 複數之界面電路’其具有複數之比較器與低通濾波器, ,對於各比較器之非反轉輸入,各別輸入低振幅之數位信 號’相反地’對於各比較器之反轉輸入,則一律輸入令上 述輸入於非反轉輸入之數位信號中預定之數位信號通㈣ 通濾波器所得基準電壓信號,而各比較器即對所輸入之低 振幅數位信號進行位準變換,輸出比所輸入數位信號高振 幅之數位信號;而 -14- 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公釐〉 407255 五、發明説明(π) Α7 Β7 經濟部中央標準局負工消費合作社印製 該界面電路係各別設在液晶驅動電路元件之輸入端子與 驅動信號產生部之間。 依照上述構成,由於在液晶驅動電路元件之輸入端子與 驅動信號產生部之間’設有界面電路,因此,可以低振幅 數位信號(時鐘信號、顯示資料信號)之形態作信號傳送, 並於液晶驅動電路之輸人部,藉該界面電路,使用比較 器’將之變換成高振幅之數位信號(時鐘信號、顯示資料 信號)而供應次段電路。 因此,可實現以高速驅動液晶顯示裝置時所成爲問題之 顧雜訊,亦即,液晶驅動電路外部6勺_㈣之減低 化° 本發明之再-其他目的、特徵、以及優越之處,當可由 以下之説明得以更加明瞭3而且,本發明之優點也可由如 下參照附圖之説明更爲明瞭。 圖面之簡單說明 圖1爲表示有關本發明之一實施例之界面電路之概略構 成方塊圖。 圖2爲表示具有搭配圖!所示界面電路的液晶驅動電路 之TFT-LCD模组之概略構成方塊圖。 圖3爲設在圖2所示TFT-LCD模組的液晶面板之等效電 路圖。 圖4爲表示設在圓2所示TFT-LCD模組的液晶面板之影 像顯示動作之説明圖。 圖5爲表示設在圖2所示TFT-LCD模組的閘極驅動器 -15- 本纸張尺度適用中國國家標準(CNS ) Λ4規格(210X297公釐) ---------袭-- *( (請先閲讀背面之注意事項再填寫本頁}
、1T ^---------- •^n· I^n m · A7 B7 407255 五、發明説明(13) LSI晶片之電路概略方塊圖。 圖6爲圖5所示間椏驅動器LSI晶片之時序圖表。 圖7爲表示設在圖2所 斤不TFT-LCD模組的源極驅動器 LSI晶片之電路概略方塊圖。 圖8爲表示在設在圖2户斤 斤π TFT-LCD模組的液晶面板上 連接四源極驅動器之狀態說明圖。 圖9爲連接於圖8所示诘θ 「丁及日9面板ι 04灰度之源極驅動 器之時序圖表。 圖10爲設在圖1所示界面+ 1囬%路t低通濾波器電路圖。 圖11爲設在圖1所示界而+抑、 丨丁介面電路< 比較器之電路圖。〆 圖12爲表示圖1所示界而 介面電路中t輸入CK與輸出CK' 的關係之波形圖。 圖13(a)至(c)係表示有關本發 ^ ^ 男、她例之其他界面 電路’其中,(a)爲輸入信鲈·.古 琨/皮形圖,(b)爲概略方塊圖, (c)爲輸出信號波形圖。 圖Μ爲設在圖13(b)所示界面電路之比較器之電路圖。 圖15爲設在圖13⑻所示界面電路之其他比較器之 圖。 % 經濟部中央標準局員工消費合作社印製 圖16爲表示圖13(b)所示界面電路之其他構成之概略方 塊圖。 圖17爲表示有關本發明之並仙杂社办丨. J疋共他w施例又源極驅動器[幻 晶片之電路之概略構成方塊圖3 圖18爲表示設在目17所示源極驅動$⑶ 電路之概略構成方塊圖。 1 -16- 本紙張尺度適用中國國家標準(CNS > A4規格ΤΤ^297公〆· 經濟部中央標準局—工消費合作社印製 407255 發明説明(14) 圖19爲設在圖17所 - 汀7JT源極驅動器[Μ晶片之有省 功能之比較器電路圖。, 的圖Μ爲表示有關本發明之其他實施例之其他源極驅動 鉻LSI晶片之電路之概略構成方塊圖。 圖21(a)至(b)係表示嗖扁 又在圖20所示源極驅動器LSI晶片 之界面電路,其中,⑺金 、 w馬輸入信號之波形圖,(b)爲概略 万塊圖,⑷爲輸出信號之波形圖6。 圖22爲,又在圖21(b)所示界面電路之比較器之電路圖。 圖23爲圖22所示屮私突、./ 巧口 吓不比較夺(杈制信號波形圖。 圖 24 爲设在圖 21 fb、Pfr ψ r- π)所不界面電路足其他比較器之電路 圖。 圖25爲圖24所示比較器之控制信號波形圖。 圖26爲設在圖21(b)所示界面電路之其他比較器之電路 圖。 圖27爲圖26所示比較器之控制信號波形圖。 圖28爲設在圖21(b)所示界面電路之其他比較器之電路 圖。 圖29爲圖28所示比較器之控制信號波形圖。 圖30爲表示在圖2所示tft_Lcd模組的液晶面板上連 接四源極驅動器的狀態之説明圖。 圖爲連接在圖:>〇所示液晶面板之64灰度源極驅動 器之時序圖表。 圖32爲表示有關本發明之其他源極驅動器LSI晶片之 電路之概略方塊圖。 -17- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) A------IT------Ni -~ (請先聞讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 A7 B7 五、發明説明(b) 圖33爲表示有關本發明之另一其他源極驅動器LSI晶 片之電極之概略方塊圖。 圖34爲有關本發明之其他界面電路之電路圖。 圖35爲有關本發明之另一其他界面電路之電路圖。 圖36爲有關本發明之其他比較器之電路圖。 圖37爲圖36所示比較器之控制信號波形圖。 圖38爲有關本發明之另·一其他比較器之電路圖。 圖39爲圖38所示比較器之控制信號波形圖。 圖40爲表示以往之TFT-LCD模组之概略構成方塊圖。 圖41爲設在圖40所示TFT-LCD模組的液晶面板之等效 電路圖。 圖42爲表示設在圖40所示TFT-LCD模組的液晶面板之 影像顯示動作説明圖。 圖43爲表示設在圖40所示TFT-LCD模組之閘極驅動器 LSI晶片之電路之概略方塊圖。, 圖44爲圖43所示閘極驅動器LSI晶片之時序圖表。 圖45爲表示設在圖40所示TFT-LCD模组之源極驅動器 LSI晶片之電路之概略方塊圖。 圖46爲表示在設在圖40所示TFT-LCD模組的液晶面板 上連接四源極驅動器之狀態之説明圖。 圖47爲連接在圖46所示液晶面板的64灰度源極驅動 器之時序圖表 圖48爲表示以往之其他TFT-LCD模组之概略構成方塊 圖3 -18- 本纸伕尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) I--------j------1T------" * (請先閲讀背面之注意事項再填寫本頁) 經濟部中夬榡準局員工消費合作衽印製 101 102 l〇2a 200 201 202 202a 202b 202c 300 301 302 3〇2a 400 A7 B7 五、發明説明(1ό) 圖49爲表示設在圖48所示TFT-LCD模組之源極驅動器 LSI晶片之電路之概略方塊圖。 圖5〇(a)至(c)係表示設在圖49所示源極驅動器LSI晶片 <界面電路,其中,(a)爲輸入信號波形圖,(b)爲概略方 塊圖’⑷爲輸出信號波形圖。 圖5丨爲設在圖50(b)所示界面電路之比較器電路圖。 圖52爲設在圖50(b)所示界面雷玖士甘从 %路之其他比較器之電路 歷)〇 / [符號之説明] 1()()界面電路 濾波電路 比較電路 比較器 界面電路 濾波電路 比較電路 比較器 比較電路(比較電路部) 源極跟隨器 界面電路 濾波電路 比較電路 比較器 界面電在筌 (CNS) ----------^.------訂------朿 • I (請先聞讀背面之注意事項再填寫本頁) -19- 407255 五、發明説明(17
401 402 402a 402b 402c 403 403a 404 SW SW1 VB 濾波電路 第—比較器 比較器 較見路(比較電路部) 源極跟随電路 第二比較器 比較器 省電控制裝置(控制信 開關元件 開關元件 基準電壓信號 號產生電路) (請先閲讀背面之注意事項再填寫本頁) 實施例 [實施例1 ] 朵根據圖1至圖16就本發明之-實施例説明如下。在本 只她例,則就將本發明之界面電路適用於液晶驅動電路之 場合加以說明。 有關本貫施例之具有液晶驅動電路之TFT_LCD模組J, 如圖2所不’包括有控制器10、液晶驅動電源電路20、 閘極驅動器群(閘極驅動電路)30 、源極驅動器群(源極驅 動電路)40、以及液晶面板5〇。 其中從制器1 〇 ,係以來自外部(電腦主機系統)之同 步^號作爲基準,執行產生閘極驅動器群30所需掃描脈 衝與源極驅動器群40所需Nbit顯示資料信號及驅動控制 L號之時序(timing)控制。 -20- 準(〇阳)六4現格(210/297公釐) -訂 淥' 經濟部中央標準局員工消费合作社印製 本纸張尺 407255 A7 B7 五、發明説明(18) " ' 液晶驅動電源電路20 ,係自外部接受電力,而對閘極 驅動器群30 、源極驅動器群4〇 ,以及共同電極(公 極)供應電力。 閘極驅動器群30具備m個之閘極驅動器G1至Gm。閘 極驅動β G1至Gm乃是用以驅動液晶面板5〇之閘極匯流 排(gate bus line ;圖3中係以水平方向設成複數條)之多ς 輸出驅動器,通常稱此爲閘極驅動器。此外,此閘極驅動 益,爲了連接LSI晶片(各輸入出端子與其他構成零组件 心電極,係由以微小間隔佈£在絕緣薄膜上之銅配線所 成,被稱爲帶形載體之薄膜,以及以LSI晶片之固定與防 潮爲目的之封裝樹脂所構成(未圖示)。 再者,同樣地,源極驅動器群4〇也具備n個之源極驅 動器S1至Sn。源極驅動器S1至%乃是用以驅動液晶面 板50之源極匯流排(圖3中係以垂直方向設成複數條)之 多路輸出之驅動器,通常稱之謂游極驅動器。此外,此源 極驅動器,爲了連接LSI晶片之各輸入出端子與其他構成 零组件之電極,係由以微小間隔佈置在絕緣薄膜上之銅猪 配線所成’被稱爲帶形載體之薄膜,以及以LSI晶片之固 定與防潮爲目的之封裝樹脂所構成(未圖示)。 液晶面板50 ’如圖3所示,複數之tft係形成矩陣 狀,各TFT則連接以對應於各像素所形成之顯示電極。另 外’共同電極(公用電極)係形成在對向於該顯示電極之位 置。該共同電極係對所用像素通用之電杯。 亦即’當對TFT閘極施加正電壓(通常係自閘極驅動器 -21- 本纸張尺度適用中國國家標準(CNS ) A4規格(21〇χ 297公瘦〉 I---------Λ------IT------1 ΐ-* (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 407255 A7 B7 五、發明説明(19) 供應信號)時’ TFT即成爲ON ,於是因施加在源極匯流 排之電壓,形成在顯示電極與共通電極間之液晶負載電容 即受到充電。然後,對閘極施加負壓時,TFT即成爲 OFF ,此時,所施加之電壓即可保持於顯示電極—共同電 極間。於應施加之電壓賦予源極之狀態(通常係自源極驅 動器供應信號)下’控制閘極電壓,便可將任意電壓保持 於像素。因應此保持電壓使液晶透過率改變,而顯示影 像。 就是説’如圖4所示,自透過率變化的液晶背面侧照射 背照光,透過該液晶之光即照射於遽色片,以進行影像顯 7JT 。 以下’參照圖5及圖6 ’説明關於構成上述閘接驅動器 群30之閘極驅動器G1至如。圖5表示構成一個問極驅 動器之LSI晶片(以下,稱爲閘極驅動㉟W晶片)的電路 方塊圖。另外’閘極驅動器G1 i Gm,每一個都是相同 構成。 上述閘極驅動器LSI晶片具備移位寄存器電足各61、位 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 準移位器(levelshlf㈣電路62、及輸出電路Μ。以下,説 明各方塊之功能。 移位寄存器電路61 ,仿援Λ Λ 屯吩 你構成馬可根據垂直同步信號 CLD,以水平同步信號SpD進行移位動作,藉自源極驅動 ㈣4〇所輸出之電壓,輸出用以選擇液晶面板50上欲加 以驅動的像素所需之選擇脈衝。 位準移位器電路62 ,作媒士 ^ 係、構成A可將來自上述移位寄存 _-22- 本紙張尺度朝巾 407255 五、 發明説明(20) 器電路6丨之選擇脈衝之位準變換成m 電壓位準’而送往輸出電路63。 娜所需之 輸出電路63 ,係構成爲 62之構成馬了將來自上述位準移位器電路 又“唬疋輪出緩衝電路 出。此輸出電路63之幹出" $自輸出端子輪 之爲問極脈衝。輸出1至n係呈脈衝狀之信號,稱 直同步信號CLD、水平.同步信號⑽、及輪出 ⑽〈信號的時序圖表表示^圖6。由圖6之時序 圖表可知以輪出⑽至咖代表之問極脈衝,係以時間序 列(time series)方式自輸出電路μ輸出。 訂 著參’、,' 圖7至圖9 ,就構成源極驅動器群4〇之源 :驅動器S1至Sn説明如下。圖7表示構成一個源極驅動 益足LSI晶片(以下,稱爲源極驅動器lsi晶片)之電路方 j圖。另外,源極驅動器S1至Sn係64灰度源極驅動 器’任何構成均爲相同構成。 涑 蛵濟部中夬榡率局員工消費合作社印1 亦即,上述源極驅動器LSI晶片具備:構成驅動信號產 生部之移位寄存器電路71 、輸入鎖住電路72、取樣記憶 電路73、保持記憶電路74、基準電壓產生電路75、da 變換器電路76、以及輸出電路77。 而且’在上述輸入鎖住電路72之輸入側,設有界面電 路1〇〇 。亦即,在源極驅動器LSI晶片之信號輸入端子與 驅動器信號產生部之間,設有界面電路1 〇〇。 以下,說明各方塊之功能。 移位寄存器電路71 ,係構成爲可根據供作源極驅動器 23- 本紙張尺度適用中囷国家標準(CNS) A4规格(210x297公釐 407255 A7 B7 五、 發明説明(21 ) 之啓動脈衝信號之啓動脈衝信號spi ,以經由界面電路 100輸入之時鐘传號進行移位動作。且該移位寄存器電路 ,並選擇用以抽出資料樣品之位元,自該移位寄存器 電路71之末段產生次段源極驅動$ lsi日曰日片之啓動脈 衝信號(串級輸出信號SPO )。 因此,啓動脈衝信號SPI係僅對裝設於液晶面板5〇之 源極驅動器S1至Sn中之最初的源椏驅動器〗,自外部輸 入。至於,其他源極驅動器則將由前段移位寄存器電路 71之最末段取出之本級輸出信號sp〇依序充作啓動脈衝 信號而輸入。 輸入鎖住電路72 ,係構成爲可將所輸入之顯示資料信 號DATA (R、G、B各6位元)暫時予以鎖住,其後, 則轉送至取樣記憶電路73。亦即,在取樣記憶電路73, 輸入顯示資料信號DATA係以分時方式輸入。此外,輸入 於輸入鎖住電路72之顯示資料信號DATA,係經由界面 電路100施予位準變換之信號。關於該界面電路1〇〇 ,容 後詳細敘述。 取樣記憶電路73 ,係構成爲能抽出以分時方式輸入之 資料作爲樣品而記憶。 保持圮憶電路74,係構成爲能依所輪入之俨號ls,夕 輸入於取樣記憶電路73之資料(顯示資料信幻總括起^ 而予以鎖住。 基準電壓產生電路75,係構成爲可根據來自信號W 之基準電壓,而以電阻分割方式產生64位準之電壓。 -24- 本纸ft尺度適用中國國家標準(CNS ) A4規格(2丨0X297公釐) I------訂------泉 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央橾準局員工消费合作.社印製 407255 A7 ----~~~-__ B7 五、發明説明(22) ~~~" — DA文換咨電路76,係構成爲能產生因應顯示資料信號 之類比信號而轉送至輸出電路77。 則i路77 ,係構成爲可以輸出緩衝電路放大自 變換器76輪入之64位準之類比信號。 是關於64灰度源極驅動器之説明。此場合之各信 號時序圖表表示於圖9。 在此,關於包含在上述源極驅動器LSI晶片之界面電路 100説明如下。 忑界面它路100 ’如圖"斤示,係由以低通濾波器所成 之濾波弘路1(Π ,及以複數之比較器H所成之比較電 路102構成。 圖:中’ CK、A、B、C ' ...、N,係表示低振幅數 號之輸入崎子。具體而言,CK代表時鐘信號輸入端 、 …、N代表數位信號輸入端子。對於各比較器 l〇2a〈非反轉輸入㈩,係供應肖上述各輸入端予a、 ·’.、、N所輸人低振幅之時鐘信號,資料信號。另—方面, 經濟部中央樣準局員工消費合作社印製 /各比較器丨02a之反轉輸入(_),則一律供應令時鐘信 號’工由/慮’皮弘路1〇1所得之基準電壓信號Μ。 因此界面電路100 ’係針對複數之低振幅資料信號之 輸入於比較杏102a實行比較及位準變換,而自該複數 、啟器102a輸出向振幅之數位信號(時鐘信號、資料信 號)° CK1、A’、只,、 、 L、.·_、Μ,代表高振幅數位信號 輸出%子,具體τ之,CK,係代表時鐘信號輸出端子, A、,..、Ν’係代表資料信號輸出端子。 _____ - ?5 - 本錄尺度適^—— 407255 A7 _____ __B7 五、發明説明(23) - " ~~~ 上述濾波電路101 ,如圖10所示,係由電阻元件R與 電容元件c構成,且係構成爲與一般使用之濾波電路相同 之構成。更詳説明之,電阻元件R之一端係連接時鐘信號 輸入端子CK,電阻元件R之另一端則連接於電容元件c 之一方電極,與輸出(基準電壓信號VB)。另外,電容元 件C之另一方電極係接地, 因此,由輸入端子CK輸入之時鐘信號頻率,只要預先 設定成足夠高於由電阻元件R與電容元件C構成的低通 濾波器之截止(cut-off)頻率,則輸出側即可輸出時鐘信號 的振幅電壓I 1/2位準之基準電壓信號VB 。惟,在這種 %合,時鐘k號之佔空率(duty fact〇r)則須設定於、:丨。例 如,對輸入端子CK輸入"低"位準爲丨伏特,"高,,位準爲 2伏特的振幅電壓之時鐘信號時,輸出電壓(基準電壓信 號)即爲1.5伏特之信號。 再者,比較電路102之一構成例,在本實施例則使用運 算放大型之比較電路。於圖n表示本實施例中比較器 1〇2a之電路構成。惟,圖11雖係表示比較器102a之電路 經濟部中央榡準局員工消费合作社印製 ----------士衣-- ♦- (請先閱讀背面之注意事項再填寫本頁) 構成,但其他比較器1〇2a之電路構成也與此相同之構 成’故省略這些之説明。 圖11所示之運算放大型比較器102a,係使用向前即爲 眾人所皆知之N通道型差動放大器之構成。於此比較器 l〇2a,對於反轉輸入側係自低通濾波器丨⑻輸入基準電壓 L氳VB ,對於非反轉輸入側則自輸入端ck輸入低振幅 之時鐘信號。 -26- 本紙乐尺度適用中國 A7 B7 經濟部中央標準局員工消費合作社印製 五、發明説明(24) 其動作,係響應自輸入端子ck所輸入時乒户社 f 询八呻鐘信號之電壓 位準是高於基準電壓信號VB之位準還异供 个逆疋低,使輸出CKf 成爲"南或低而運作。此外,如將電源咖廠、 、_ 屯你兒壓Vd設定成 高於輸入之振幅電壓,即可輸出經予位準敕, 干子夕位(放大)之電 壓。 圖12表示上述輸入CK及輸出CK,之相關關係之波形 圖。由此波形圖得知,輸出CK,之振幅高於輸入CK之振 幅。 以上,主要係説明自濾波電路101起直至比較電路⑺2 中之一個比較器102a的輸出CK,之情形,但是,其他比較 器102a…也會進行相同運作。亦即,於各比較器i〇2a , 對於反轉輸入側係一律輸入來自濾波器1〇1之輪入,對於 非反轉輸入側則各別輸入以與由輸入端子CK所輸入時鐘 信號相同振幅之資料信號,而進行相同運作。 因此,如圖1所示,由輸入端牛A、
I 、…、N 輸入之資料信號,也與時鐘信號同樣地可使用低振幅電 壓。就是説’所輪入之資料信號,可藉由比較電路⑻之 各比較益 10 2 a施予位准教γ上,而4 y , 犯丁位-V私位,而放大成例如,液晶驅動 電路之致動電壓而輸出。 如上述,界面電路100係構成爲可將低振幅之時鐘信號 及顯示資料信號予以位準移位,變換成高振幅之時鐘信號 及顯不資料信號’而分別供應於移位寄存器電$ Μ及輪 入鎖住電路72。 藉此’若將上述構成之界面電路1〇〇應用於如圖2所示 -27- 本纸狀錢财 I---------Λ------钉------東 • 售 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消费合作社印製 407255 A7 __________B7 五、發明説明(25 ) 之TFT-LCD模组1之源極驅動器群4〇,即可以低振幅輸入 以咼頻變化之輸入信號。因此,可減低EMI雜訊。 換言之,將上記構成之界面電路1〇〇使用於液晶驅動電 路之TFT-LCD模組i,採用低振幅差動信號傳送方式便可 望達成EMI雜訊之低減化,同時由於不必增加顯示信號輸 入線路數,所以能消除顯示資料的輸入線路數增加所造成 之各種問題。 然而,該界面電路100係具有:對於比較電路1〇2之各 比較器102a的各反轉輸入㈠,一律輸入令輸入時鐘通過 濾波電路101所得之信號,對於各非反轉輸入(+)則輸入以 輸入時鐘信號CK或顯示資料信號等之構成,但並非限定 於此種構成。例如,將令輸入時鐘信號CK通過濾波電路 101所得之信號,輸入各比較器102a之各非反轉輸入 (+)’而知輸入時鐘信號或顯示資料信號輸入各比較器 102a的各反轉輸入㈠之構成也可行。 像此種構成,可爲例如,如圖13(a)所示構成之界面電 路。该界面電路2〇〇係低振幅之數位信號,具備ck 、 DATA (R、g、b各6位元),俾供作可輸入時鐘信號及 顯不資料信號的輸入端子,另外,也具備由低通濾波器所 成遽波電路201及由複數之比較器202a所成比較電路 202 〇 該滤波電路201 ,係與圖10所示濾波電路1〇丨相同構 成。亦即’濾波器201係由電阻元件R與電容元件c構 成’且係構成爲與一般使用之濾波電路相同之構成。更詳 -28- 本紙張尺度適财2丨GX別公疫Γ----- ----------Α------tr------·'!. - 1 (請先聞讀背面之注意事項真填寫本頁) 經濟部中央標準局員工消费合作社印11 407255 五、發明説明(26) 而言,電阻元件 CK ^ 崎係連接時鐘輸入信號之輸入端子 ,電阻元件RU物丨八杨丁 瑞 ^ 另—端係連接電容元件C之一方電 極,與輸出(基準電壓 -方電極係接地。* B)。另外’電容元件C之另 其動作,只要將由輸入 、 CK輸入(時鐘信號頻率設 疋成足夠间於由電阻元咖— •t ^ . R與电谷元件C所構成低通濾 及為 < 锒止頻率,目丨丨#山 。, ' ,則可輸出時鐘信號的振幅電壓 t 1/2位準乏基準電壓 # ^ ^ ^ ^ . 。J B_。惟,這種場合,則須將 時鐘#唬I佔空率設定於1:1。 例如,如圖13(a)所示,木机& ^汀丁 δ對輸入電壓CK輸入"低"位準 爲1.0伏特,··高"位進& 丰馬1·4伏特的振幅電壓之時鐘信號 時,則輸出電壓(基準兩厭产% χ 弘硬仏唬VB)將成爲L2伏特位準 之信號。 上述比.較電路202 ,斟认甘s & 對於其反轉輸入㈠,係供應自各輸 入端子 CK 、DATA (R 、、〇.办 . I B各6位元)所輸入低振幅 資料㈣’相對地,對於非反轉輸入 ⑴’則一律輸入以令時鐘信^Kit過遽U 2〇1所得基 準電壓信EVB。此外’爲了説明方便,所輸入之信號, 則僅就時鐘信號,與RGB顯示資料信號之四種信號加以 説明。因此,比較電路2〇2之比較器2〇2a則設爲四個。以 下之説明也相同。 該比較器202a之具體構成,例如,如圖M所示,係由 利用差動放大器之比較電路202b ,與輸出阻抗極其小的 源極跟隨電路202c構成。 -29· 張尺^適用中is家標準(CNS〉A4i^_ ( 21^297:釐j 士衣------訂------東 (請先閱讀背面之注意事項再填寫本頁) .¾ 中 央 榡 準 局 貝 X 消 t 合 社 印 製 407255 A7 B7 五、發明説明(27 ) 亦即,該比較器202a ,係構成爲對時鐘信號、顯示資 料信號實行比較及位準變換,作爲高振幅之數位信號(時 鐘信號、顯示資料信號)而輪出。圖14 ,信號CK 、 DATA (R’、G.、B'各6位兀)代表該高振幅數位信號之輸 出端子,具體而言,CK,係代表時鐘信號輸出端子, DATA (R,、G·、以各6位元)係代表顯示資料信號輸出端 子。 此外上述構成之比較器202a ,係由利用使用非反轉 輸入及反轉輪入的p通道型電晶體之p通道型差動放大器 f比較電路202b,與源極跟隨電路2〇2c構成,但並非限 定,此種構成。例如,如圖15所示,也可以由利用n通 道型差動放大器之比較電路·,與源極跟隨電路胤,構 成比較器202a。以下,參照圖13(a)至(c)説明關於該界面電路2〇〇之動 作〇 於圖哪)所示界面電路之動作,首先,加以判斷 3各輸入端子輸入之時鐘信號及顯示資料信號之電壓位準 2、、基準兒壓彳&號VB之位準還是低。然後,根據此 =果’將比較器202a之電源電s vcc設定成高於輸入之 Da^ %壓,便可令輸出於比較器202a之輸出端子CK,、 ,,合” (R、G ' B’各6位元)之信號,位準移位(放大)成 阿位準或•,你,,a , —' 乂丰。之:後,藉由源極跟隨電路(未圖示) 輪出變成低阻抗之信號。 具體士、° <,例如,如圖13(a)所示,由輸入端子所輸入 AIT^------ I -II !| · (請先閲讀背面之注意事項再填寫本頁) • -- I — I I* • m 407255 五、 發明説明(28 時鐘信號及顯示資料信號之 伏特,"古,w'准, 右〜有低位準爲1-0 即將由低:、* .4伏特之振幅’則基準電壓信號 後由低通遽波器2〇1變換成伏特之輸出電壓 '然 M ^ 1旱壓“虎VB) 1.2伏特作爲基 •比車人务2〇2&加以比較由輸入端子所輸入時鐘偉號 及顯示資料信號之電壓位準是否高於基準還是低。炊後: 將比較器2〇2a之電源電壓vcc設定成與源極驅料 相同之3伏特’如圖13(c)所示’便能對比較器之輸出端 子 CK,、DATA (R* n G1、d. * ^ - . β G B各“乂兀)輸出經予放大輸出 ^低"位準爲零伏特’,,高,,位準爲3伏特的振幅電壓之信 號。 訂 如上述,界面電路,係構成爲可將所輸入低振幅之 時鐘信號及顯示資料信號,變換成高振幅之時鐘㈣ 示資料信號,而將各別信號供應移位寄存器電路Η及輸 入鎖住電路72 。依此種構成,與使用上述界面電路ι〇Ι .泉 之情形同樣’於TFT-LCD模组!,即可以低振幅輸入以高 頻變化的輸入信號。 ° 經濟部中央標举局員工消费合作社印家 再者’务·比較器202a之段數多’則在傳送對各別比較 器202a之非反轉輸入(+)共同地供應信號的路徑之負載, 就靠近低通濾波器201之比較器與遠離的比較器而古,奋 口 日 有所差異。因此’爲消除此負載’例如,如圖16所,-、 可採取在爐波電路201與比較電路202之間設置電壓跟^ 電路。 另外,本實施例之構成,與以往之低振幅差動信號傳送 -31 - 度適用中國國家標準(CNS ) A4規格(210X 297公釐) " 經濟部中央搮準局員工消費合作社印製 A7 ________B7 玉、發明説明(29) 方式之構成相較,雖能減少一半的時鐘信號CK及顯示資 料k號DATA之輸入端子數,但卻需.要令較多電流流通差 動放大器之恆電流源,提高響應速度,俾即使對比較電路 輸入極其高速的信號時,差動放大器也能跟隨。其結果, 耗電即將增加,因此,於以下之實施例2説明有關降低耗 電量之構成。 [實施例2 ] 關於本發明之其他實施形態,配合圖17至圖39説明如 下。此外’爲了説明方便,對於具有於上述實施例丨所使 用相同功能之構件則附以相同符號,並省略其説明。 有關本實施例之源極驅動器,基本上係具有於上述實施 例1中與參照圖7下説明的構成,大致相同之構成,惟, 如圖17所示,係以使用與圖7所示界面電路1〇〇稍微不 同構成之界面電路300之點互異。 该界面電路300 ,係由以低適遽波器所成之滤波電路 301 ’與比較電路302構成,而對此比較電路302則輸入 來自外部之控制信號PS。 亦即’在圖17所示之界面電路300,則對比較電路302 輸入控制信號PS,俾比較電路302作選擇性的〇N/〇FF, 以防止不需要操作時之電力浪費。 就是説’該比較電路302係構成爲具有省電(power save) 功能之電路。關於該附有省電功能之比較電路302之具體 説明,則於容後敘述。 圖18表示使用附有省電功能之比較電路3〇2所構成界 -32- 本紙法尺度適用中國國家標準(CNS ) A4規格(210X297公釐) --- ----------Λ------訂------浪 ρ (請先閲讀背面之注意事項再填寫本頁) 407255 A7 B7 、N係代表低振幅數 五、發明説明(30 ) 面電路300之構成的方塊圖。 圖 18 中,CK 、A、b、c、... ▲,....一,-. 位k號之輸入端子,具體而言,則ck爲時鐘信號輸入端 子’ A、…、N爲數位信號輸入端子。 再者,比較電路302具有附有省電功能之比較器 3〇2a.._。而且,對於各比較器3〇2a之非反轉輸入(+)係供 應由各輸入端子CK、...、n所輸入低振幅之時鐘信號、 資料信號,而對於反轉輸入㈠則一律輸入以將時鐘信號通 過遽波電路301所得之基準電壓信號。此外,對於各比較 咨302a…則供應來自省電控制信號輸入端子之省電控 制信號。 孩比較電路302a ,係用以對所輸入之低振幅資料信號 實行比較及位準變換,以輸出高振幅數位信號(時鐘信 號、資料信號)。 ° 圖 18 中 ’ CK丨、A,、B,、c.、…、 机厂户咕, 货' 表不场向振幅 數位ίέ號之輸出端子,具體而言,CK'係矣千& π 山.山工 係表7F時鐘信號輸 出响子,A1、…、N,係表示資料信號輸出端子。 在此,就該比較電路302具體説明如下。 为外,用以Μ 成比較電路302的複數之比較器3〇2a 偁 任何構成均良 同,因此,在此則僅就用以輸入CK而 馬相 302a加以説明。 又比較器 該比較器薦,如圖19所示,係構成爲在電 由MOS電晶體所成開關元件sw,而可+ . 播入 J J田外邵輸入、 信號PS ,控制該開關元件sw的導 爻控制 久畊開。籍此,便 本紙張尺度適用中標準(CNS ) A4規格(―210Χ2ϋ^7~ ----------4------訂------東 '- (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 -33- 407255 A7 B7 五、發明説明(31) 可防止不需要動作時之電力浪費。 換言之’當對上述構点 ▲構成(比較益302a之控制信號輸入 1^1 J , - —^1 .^ϋ 1, . In I - 士衣 -n • r (請先聞讀背面之注意事項再填寫本頁) 子P S ’輸入丨•馬"啦址、 … 。電阳疋控制信號時,開關元件sw即 成為導通狀態’使比較器302a實行預定之比較、位準變 換動作。反之,對控制信號輸人端子PS,輸人"低"電階 之控制信號時,開關开杜c„, B丄… ]關几件SW即成舄斷開狀態,使比較器 302a成爲停止動作狀錢。 因此’『需要動作時,只要對該控制信號輸入端子 輸入低%階之控制信號,即可防止比較器3〇2a於 不需要動力時之電力浪費。 對於液晶驅動啻w μ _ 助屯路,在其信號輸入部(時鐘信號及顯示 資料信號之輪人部\Η 、 (5 )附加具有如上述之附有省電功能之比 較器的界面電路 格300時,則能顯現如下述之效果。另外, 在此係就進行64灰度顯示之液晶驅動電路加以説明。 經濟部中央標準局員工消費合作社印製 具備4附有名電功能之比較器的界面電路300之液晶顯 不%路’係構成爲該界面電路300可將低振幅之時鐘信號 及貝料信號變換成高振幅之時鐘信號及顯示資料信 號’而各別供應移位寄存器電路71及輸入鎖住電路。 藉此構成’在液晶驅動電路,即可以低振幅輸入,以高頻 欠化的輸入信號,結果,便可滅少EMI雜訊。 而且’在界面電路300中,則使用附有省電功能之比較 。。j〇2a 。因此,構成爲僅對串級連接而成的複數之液晶 驅動%路中貫行資料輸入動作之液晶驅動電路之界面電路 J〇〇 ,供應"高"電階之省電控制信號,對除此以外的液晶 34- 本纸張尺度適用中國國 經濟部中央榡準局員工消費合作,社印製 407255 A7 五、發明説明(32)~~ ~~~ -- 驅動電路之界面電路300,則供應"低”電階之省電控制信 號之構成,便可僅令施予資料輸入動作之液晶驅動電路之 比較器雇成爲動作狀態,令其他液晶驅動電路之界面 電路300之比較器302a成爲停止動作狀態。因此,可防止 電力浪費。 此外,本實施例,係僅就省電控制信號係在界面電路 300艾外部產生之場合加以説明,.但並非限定於此,在界 面電路内部設置用以產生省電控制信號之手段也可行。 圖20係表示如上述構成之液晶驅動電路作爲實行64灰 度顯示之源極驅動器而構成之方塊圖。此源極驅動器,係 構成爲除具備移位寄存器電路71 、輸入鎖住電路72、取 樣記憶電路73 、保持記憶電路74 、基準電壓產生電路 75 ' DA變換器電路76、以及輸出電路77之外,也在時 鐘信號CK及顯示資料信號CK、DATA (R、G、B各6 位元)之輸入部設有界面電路400。 該界面電路400 ,例如,如圖21(b)所示,具有低振幅 數位信號的輸入端子之CK、DATA (R、G、B各6位 元),並具備由低通濾波器所成濾波電路401 、由通常之 比較器402a所成第一比較電路402、附有省電功能之複數 之比較器403a…所成第二比較電路403 、以及省電控制電 路 404。 對於構成該第一比較電路402之比較器402a之反轉輸入 (~),係自输入谋孑供應如圖21 (a)所示之低振幅時鐘信 號。 -35 - ______ _______________ 本'4^•沒尺度適用中國國家標準(CNS >八4現格(2丨0'〆297公釐) I ^------ΐτ------'Vi -· (請先閲讀背面之注意事項再填寫本頁) 407255 A7 Β7 濟 部 t 央 標 準 Λ 員 工 消 费 合 作 社 印 製 五、發明説明(33) 對於構成該第二比較電路403之比較器403a之反轉輸入 ㈠,係供應自輸入端子DATA (R、G、B各6位元)輸 入之顯示資料信號。 另外’對於該比較器402a、403a之非反轉輸入(+),則 —律供應令來自輸入端子CK之時鐘信號通過濾波電路 4〇1所得之信號。 另外,對於附有省電功能之比較器4〇3a ,係供應由省 電電路404之輸出端子pS輸出之省電控制信號。 對於該省電fe制信號404之輸入端子SPI、SPO,則分 別供應啓動脈衝信號、申級輸出信號3 該時鐘仏號、顯示資料信號、係於比較器4〇2a、 實行比較及位準變換後,成爲高振幅之數位信號(時鐘信 號、顯示資料信號)而輸出。 圖 21(b)中,CK·、DATA (R1、G'、B1各 6 位元)表示 茲高振幅數位信號之輸出端子,具體而言,CKI係表示時 鐘信號輸出端子,DATA(R,、G,、以各6位元)係表示 顯示資料信號輸出端子。 例如,如圖21⑷所示,自輸入端子輸入之時鐘信號及 顯示資料信號之電壓中,其"低,,電階爲1〇伏特,”高"電 1¾爲1.4伏特時,基準電壓信號VB ,則由濾波電路々ο】 (低通遽波器變換成h2伏特之輸出電壓。並且,由輪入 挪=CK、DATA輸入之時鐘信號及顯示資料信號之電壓 位準,則以該輸出電壓(基準電壓信號νβ)12伏特爲基 準而由比較器402a 、 403a比較其高低。然後,如圖 ___ - 36- 本紙張尺度制 I---------------ίτ (請先閲讀背面之注意事項再填寫本頁) 407255 A7 B7 五、發明説明(34) 21(c)所示,將該第一及第二比較器電路402 、403之電源 電壓VCC設定爲與源極驅動器LSI晶片相同之3伏特,便 可將自第一比較電路402之輸出端子CK',自第二比較電 路403之輸出端子DATA ( 、G、B'各6位元)所輸出之 信號放大成"低”電階爲零伏特,'’高"電階爲3伏特之振幅 電壓。 以下,參照圖22説明關於該第一比較電路2〇2及第二 比較電路403之具體構成。 第一比較電路402具有比較器202a,此比較器402a, 與圖14所示之比較器202a同樣,係由藉差動放大器之比 較電路402b與輸出阻抗極其小的源極跟隨電路402c構 成。 至於構成第二比較電路403之各比較器403a ,與圖14 所示之比較器202a同樣,係由藉差動放大器之比較電路 403b與輸出阻抗極其小的源極跟隨器402c構成。 在比較電路403b ,由MOS電晶體所成開關元件SW係 經濟部中央標準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 插入於其電流路徑。對此開關元件SW輸入由”反或”閘 RS正反器(鎖住電路)構成之省電控制電路404之輸出端 子PS所輸出省電控制信號,該比較電路403b便能實行流 通於電路内的電流之導通、斷開。 而且,該開關元件SW在斷開之狀態,爲防止源極跟隨 電路403c之輸入閘極成爲浮動狀態,由MOS電晶體所成 之開關元件SW1係插入在連接比較電路403b之輸出與源 極跟隨電路403c之輸入的部分。藉此,即可防止不需要 -37 - 本纸張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 407255 五、發明説明(μ) 動作時之電力浪費。 關於省電控制電路404之動作,如圖2”斤 動脈衝信號之輸入端子SPI,盥 '應啓 二山早ςρο,太比A '、應串級輪出信號之輪入 “ s自自"低”電階狀態對輸入端子SPi供應"言” 4仏號時’輸出端子Ps便輸出"低"電階之控制信號。 而供應輸入料SPI與輸入端子sp〇之信號皆在"低, 之狀態下,對輸入端子SP0供應."高"電階信號時,:出 知子PS便輸出南"電階之控制信號。 因此,在省電控制電路404,供應於輸人端子spi與輪 入端子SPO之信號皆爲”低”電階之狀態下,自對輸入端 子spi供應"高"電階信號之時刻起直至對輸入端sp〇供應 ••高"電階信號爲止,就是DATA動作期間d 就是説’藉由上述構成之省電控制電路404之輸出端子 PS所輸出之控制信號,各比較電路403b之開關元件sw 即成爲導通狀態’另一方面,各源極跟隨電路403c之開 關元件SW1成爲斷開狀態時,比較電路403b及源極跟隨 電路403c即進行預定之比較、位準變換後,實行輸出低 阻抗信號之動作。另外,供應於輸入端子SPI之信號,即 使由上述”高”電階變成"低"電階,也能保持此狀態。 其次,於此狀態下對輸入端子SPO輸入”高”電階信號 時,則輸出端子pS便輸出"高"電階之控制信號。此時, 比較電路430b之開關元件SW即成爲斷開狀態’相對地’ 源極跟隨電路403c之開關元件SW1即成爲導通狀態’使 比較電路403b及源極跟隨電路4〇3c成爲動作停止狀態。 -38 - ) Μ規格(210X297公疫) 頁 訂 經 濟 部 t 央 標 隼 局 員 工 消 費 合 作 社 印 製 A7 B7 407255 五、發明説明(36) 再者,該省電控制電路404 ,如上述,係由"反或,,問 RS正反器所成’但並非限定於此,例如,如圖24所示, 也可使用由反及閘RS正反器構成之省電控制電路 404'。 此種場合’如圖24所示,係構成爲對輸入端子輸 入啓動脈動信號反轉信號,並且對輸入端子SPO輪入串級 輸出信號之反轉信號。 因此,該省電控制電路404,,如圖25所示,被供應啓 動脈動電成之反轉"is號之輸入端子SPI,與被供應串級輪 出之反轉信號之輸入端子SPO,均爲"高"電階狀態下, 對輸入端子SPI供應"低"電階信號時,輸出端子Ps便輸 出"低"電階之控制信號。並且,供應於輸入端子"gpj與輸 入端子SPO之信號均爲"高,,電階下,對輸入端子供 應11低”信號時,輸出端子ps便輸出"高"電階之控制信 號。 是以,在省電控制電路404,,供應於輸入端子與輸 入端子SPO之信號均爲"高”電階之狀態下,自對輸入端 子SPI供應’’低"電階信號之時刻起直至對輸入端子SPO供 應'•高"電階信號爲止,就是DATA動作期間。 於圖24所示之第一比較電路402之比較器402a,係由 利用將P通道型電晶體使用於非反轉輸入及反轉輸入之P 通通差動放大器之比較電路4〇2b ’與源極跟随電路 4〇—C所構成。另外,第二比較電路403之比較器403a , 係由利用將P通道型電晶體使用於非反轉輸入及反轉輸入 I纸張尺度 ----------Λ------訂------東 -- (請先閎讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 -39- 經濟部中央標準局員工消費合作社印製 407255 五、發明説明(37) 之p通道型差動放大器 玫4frv 衩屯路403b ,與源極跟隨電 二然而,該差動放大器之形式,並非限定 通道型,例如,如圖26所示,由利用N通道型差動 放大器之比較電路402b,、403h, i& 人源極跟隨電路402c' ' 403c構成也不妨。 這種場合,於由圖27所示 合輸出场子輸出之信號時序 圖表,則與圖23之時序圖矣ρη祥^ 吁斤圖表同樣地,須對於第二比較電 路403之各比較器供應來自 啼私匕制%路403的控制信號 之反轉信號。因此,如圖26所示,在省電控制電路彻 I輸出仏號2之後段配設緩衝器4〇5,俾自該緩衝器彻 心輸出端子PS輸出控制信號之反轉信號即可。 此外’使用能各別對省電控制電4 404《輸入端子 SPO輸入反轉仏號之界面電路4〇〇也可(圖28 )。此 種場合,省電控制電路4〇4係構成爲能以目29所示時序 輸出控制信號。 所t 本施例之源極驅動器,由於具有附有省電 功能之界面電路,可在_級連接的複數之源極驅動器中, 僅令構成進行資料輸入動作的界面電路之比較器成爲動作 狀態,其他構成源極驅動器之界面電路之比較器,則使之 成爲動作停止狀態β藉此,即可防止電力浪費。 在液晶驅動電路應用有關本實施例之源極驅動器時之構 成,表示於圖30。另外,在液晶面板5〇裝設四個源極驅 動器1至4時,其各信號之時序圖表表示於圖3丨。 亦即’使用本實施例之源極驅動器時,如圖3 1所示, -40- 尽.雄尺度適用中國國家標準(CNS ) Μ規格(2Ι〇χ297公疫) I. I--表-- >· (讀先閱讀背面之注意事項再填寫本頁) I n n n I——象——! · 407255 五、發明説明(38) 四個源極驅動器中,口者 . ,、有—個源極驅動器之界面電路廬认 動作狀態’其餘三個源極驅。 思於 y蚀《動态之界面電路(顯 data : RGB )則能使之#、人去 丁貪科 J π使I處於動作停止狀態。因此, 止電力浪費》 防 ^者上ι只施例1及2中任何滤波電路,均爲在源 ,動器LSI晶片内部連接於輸人端子CK之構成,但爲考 量構成遽波電路的低通遽波器之電阻元件R與電容元件C 間之製造上之偏差因素,如圖32及圖33所示,將遽波電 路HM,或40Γ設在外部,俾能在外部加以調整之構成也可 行0 圖32所示源極驅動器,係對應於上述實施例!中圖7 所示,之源極驅動E LSI晶片,而並未附有省電功能者,而 圖33所示之源極驅動器,係對應於上述實施例2中圖2〇 所不之源極驅動器LSI晶片。 如上述,將濾波電路1〇丨’及4〇1,設在LSI晶片外部,即 可&得谷易作微調整之效果。而且,例如,如將一個低通 濾波器設在外部,而構成爲由該低通濾波器作成之基準電 經濟部中央標準局員工消費合作社印製 壓k號VB —律供應於各源極驅動器,則只有一個低通滤 波器即夠用,因此,可實現縮小源極驅動器晶片面積之效 果。 另外,上述實施例1及2,均以增強型電晶體構成用來 h成比較器之比較電路’即,差動放大器之差動輸入,但 並非限定於此’例如,以缺乏型電晶體構成該差動輸入也 可。此例子,表示於圖34至39。 本張尺度適用中國國家標準(^規格⑺π7公楚 -41 A7 B7 407255 五、發明説明(39 ) (請先閱讀背面之注意事項再填寫本頁) 圖34係表示對應於上述實施例1中圖14所示界面電路 200之界面電路,其中,除差動輸入之電晶體外之構成係 相同,故省略詳細説明。此外,差動輸入之電晶體係P通 道型。
圖35係表示對應於上述實施例1中圖15所示界面電路 200之界面電路,其中,除差動輸入之電晶體以外之構成 係相同,故省略詳細説明。此外,差動輸入之電晶體係N 通道型。 圖36及37係表示對應於上述實施例2中圖22及23所 示界面電路400之界面電路,其中,除差動輸入之電晶體 以外之構成係相同,故省略詳細説明。 圖38及39係表示實施例2中圖26及27所示界面電路 400之界面電路,其中,除差動輸入之電晶體以外之構成 係相同,故省略詳細説明。 如上述,使用於差動放大器的比較電路差動輸入之電晶 體,若以缺乏型構成時,則可擴大輸入電壓範圍,防止工 作界限(operating margin)降低。 經濟部中央標準局員工消費合作社印製 換言之,差動輸入,若使用增強型電晶體,則會因該電 晶體所具有Vth而斷開,所以輸入電壓範圍即受到控制, 以致工件界限降低。 然而,差動輸入,若使用屬增強型且P通道型之電晶體 時’供應至一方的差動輸入電晶體之時鐘脈衝信號"向" 側,即使因受到差動輸入所具有Vth而斷開,只要能將另 一方的基準電壓VB調整成低於該値之電壓,即能工作。 -42- 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 經濟部中央標準局員工消費合作社印製 A7 ----·~~----Β7_五、發明説明(40 ) —~ — 因此,如圖32及33所示,將由低通遽波器所成滤波電 路裝汉在外部時’由於從外部容易調整該基準電壓, 因此上述差動輪入帝 J東日日姐可使用增強型,藉以防止工作界 限之降低。 然而,若知濾波電路内藏於源極驅動器LSI晶片,則因 基準電壓VB之調整困難,將招致工作界限降低。 於疋藉缺乏型屯晶體來構成差動輸入,便不致再受到 Vth及基準電壓VB之影響,所以能擴大輸入電壓範圍, 結果,能擴大差動放大器的比較電路之工作界限。 如上所述,有關本發明之界面電路,係具有複數之比較 益,籍這些各比較器,能對所輸入之低振幅數位信號實行 位準變換,而輸出比該輸入數位信號高振幅之數位信號, 其特徵爲對於該各比較器之非反轉輸入則各別輸入低振幅 之數位信號,另一方面,對於各反轉輸入則一律輸入令該 輸入於非反轉輸入之數位信號中之預定數位信號通過低通 濾波器所得基準電壓信號。 依上述構成’由於對各比較器之反轉輸入,係一律供應 經由低通濾波器所產生之信號,使得僅對各別比較器之非 反轉輸入供應來自外部之數位信號即可,所以,能減少界 面電路之輸入端子數。 藉此,可解決輸入端子數増多所引起各種問題。就是 説,例如,將之界面電路使用於液晶驅動電路時,即可解 決者如:構成液晶驅動電路之LSI晶片面積擴大與其所、生 成之成本增加、LSI晶片之良率降低、輸入端子增加所引 -43- 本纸張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) (请先閱讀背面之注意事項再填寫本頁) ^
*1T .1 1 經濟部中央標準局負工消費合作社印製 407255 A7 _ _____B7 "X、發明説明(41) 起信賴性降低、TCP外形尺寸之大型化與其所造成成本増 加、TCP组配製程所造成良率降低、以及TFT_LCD模組 之輸入配線基板之大型化與其所造成之框緣大型化等問 題。 而且’將上述構成之界面電路使用於液晶驅動電路時, 邊抑制輸入端子數邊將液晶驅動電路外部之時鐘系以及顯 7F資料系4數位信號予以低振幅化,便能抑制由該時鐘系 以及顯示資料系之數位系信號所驅動邏輯電路部之充放電 Ab所產生源系尚頻成份,所以能壓抑液晶驅動電路外 部之周邊電路(機器)所放射出之高頻成份。 此外,该界面電路,除上述構成外,亦可構成爲在比較 器内部^電流路徑,設置一可由外部供應之控制信號而控 制其導通、斷開之開關元件之構成。 依此構成,由於在比較器内部之電流路徑設有可由外部 供應之控制彳5號担制其導通、斷開之開關元件,因此可藉 該控制信號令開關元件作選擇性的導通、斷開。亦即,可 令不需要作業之開關元件斷開,所以可節省界面電路之功 2^. 〇 另外,該界面電路,也可構成爲在界面電路設置一藉由 外部供應之啓動脈衝信號與•級輸出信號而產生用以控制 開關元件之導通、斷開之控制信號的控制信號產生電路之 構成。 依此構成,在由複數之液晶驅動電路元件所成液晶驅動 電路中,藉使用如上述之附有省電功能之界面電路,即, -44- ( CNS )74¾ ( 2l"〇 X 297公釐) ' ~ -- I---------装------訂------京 ·** (請先閔讀背面之注意事項再填寫本頁)
407255 五、發明説明(42 精在液时驅動元件之源極驅動器輸入部設置一利用省電功 %之界面電路’便能在串級連接而成的複數之源極驅動器 中’僅令需要動作之源極驅動器之比較電路成爲動作狀 β ’令其他設在源極驅動器之界面電路之多位元顯示資料 用比較電路則成爲動作停止狀態。因此可防止電力浪費。 另外’琢控制信號產生電路之具體例,可使用正反 器。 另外,孩比較器之具體例,可構成爲該比較器,係由比 ^電路部與源極跟隨電路構成,在該比較電路部之電流路 2設置一由MOS電晶體所成開關元件,且在該源極跟隨 兒路„又置一由用以防止該源極跟随電路之輸入閘極成爲漂 子狀恐之MOS電晶體所成之開關元件,而該各開關元件 則可以自外郅供應之控制信號控制其導通、斷開之構成。 另外,琢界面電路,除上述構成外,也可構成爲在低通 4波器之輸出端子與比較器之反轉輸入端子之間,設置一 電壓跟隨電路之構成。 依此構成,由於在低通濾波器之輸出端子與比較器之反 π輸入^子之間叹有電壓跟隨電路,因此,於比較器段數 %加t場合,可消除比較器間之負載差距。 另外,有關本發明之液晶驅動電路,其特徵爲:具有複 數t液曰日驅動電路元件,其至少具備用以輸入時鐘信號及 顯不資料信號之數位信號之輸入端子,與根據由該輸入端 >輸入之數垃仏號,產生用以驅動液晶顯示裝置的驅動信 貌之液晶驅動電路元件:而在該液晶驅動電路元件之輸入 太___________ - 45 - T 紙張^2l0x2;i)--- ----------β------灯------泉 *- (請先閲讀背面之注意事項再填寫本萸) 經濟部中央標準局員工消費合作杜印製 407255 A7 一--〜_ B7_____ 五、發明説明(43 ) ' 端子與驅動信號產生部之間,設有界面電路。 依上述構成,由於在液晶驅動元件之輸入端子與驅動信 號產生部之間,設有界面電路,因此,可以低振幅數位信 號(時鐘信號、顯示資料信號)之形態作信號傳送,而於液 晶驅動電路輸入部,藉由該界面電路,使用比較器將之變 換成高振幅之數位信號(時鐘信號' 顯示資料信號),以供 應至次段電路。 藉此,即可望達成以高速驅動液晶顯示裝置時成爲問題 (EMI雜訊,即,液晶驅動電路外部所產生emi雜訊之 減小化。 而且’該液晶驅動電路,除上述構成外,也可構成爲將 設在界面電路之低通濾波器設在液晶驅動電路元件外部之 構成。 依此構成’由於將低通濾波器設在液晶驅動電路元件, 可對由低通濾波器所產生基準電壓信號施予微調整。 藉此,即可參酌構成低通濾波器的電阻元件或電容元 件,因製造上造成之偏差而進行設計。 而且,由於容易作低通濾波器之微調整,因此可容易地 令基準電壓信號響應於構成比較器之電晶體的Vth値而g 應。 另外,該液晶驅動電路,除上述構成外,也可構成爲— 個低通濾波器係設在該液晶驅動電路元件之外部,並對各 液晶驅動電路元件一律供應由該低通濾波器作成之基準電 壓信號之構成。 -46- 本纸乐尺度適用中國國家標準(CNS ) A4現格(210X297公釐) ----------d------訂 *' C請先聞讀背面之注意事項再填寫本頁〕 A7 B7 407255 五、發明説明(44. 依此構成,由於構成爲—個低通濾波器係設在該液晶驅 動電路元件之外部’並對各液晶驅動電路元件一律供應由 該低通濾波器作成之基準電壓信號,因此,一個低通遽波 器即夠用,可望縮小液晶驅動電路元件之電路基板面積, 例如,可縮小源極驅動器之晶片面積。 於發明説明之篇段所敘述I姊 發明之技…,而不宜:f1’只是用來説明本 例,在本發明解釋成僅限定於該等具體 作各種變形而=與記載於後之中請專利範圍内,尚可 ----------^------訂------1 •* (請先閎讀背面之注意事項再填寫本頁) 經濟部中央榡準局貝工消費合作社印製 本紙張尺度適财類家料(CNS ) -47-
Claims (1)
- 申請專利範圍 經濟部中央標隼局員工消費合作社印茉 1·-種界面電路,其特徵爲:具備 遽波器,而 数〈比較器與低通 對於該各比較器之非反轉輸入, 奴r P咕 合別輸入低振幅之 數位仏唬,對於該各比較器之反轉輸入,I 令該輸入於非反轉輸入之數位 \ 則—律輸入 0 A u k就中預定之數位俨 號,通過該低通遽波器所得之基準電壓信號,而Μ 比較器即對所輸入之低振幅數位信號實行位準變換, 輸出比所輸入數位信號較高振幅之數位作號。 2. 如申請專利範圍第丨项之界命電路,在該比較器 内郅之電流路徑,設有藉自外部供應之控制信號控制 該電流路徑的導通及斷開之開關元件。 3. 如申請專利範圍帛2項之界面電路,其中設有藉自外 部供應之啓動脈衝信號與_級輸出信號,產生以該開 關元件控制電流路徑的導通及斷開之控制信號的控制 信號產生電路。^ 4. 如申請專利範圍第3項之界面電路 產生電路係由RS正反器構成。 5. 如申請專利範圍第!項之界面電路,其中該比較器具 備比較電路部與源極跟隨電路,而 在該比較電路部之電流路徑設有開關元件,且在源 極跟随電路之電流路徑設有用以防止源極跟隨電路之 輸入閘極成爲漂浮狀態之開關元件, 该各開關元件係藉自外部供應之控制信號,控制各 電流路徑之導通及斷開。 請 聞 讀$· 之 注 意, 事 項 再 f 訂 其中該控制信號 % • 48- 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公嫠) 407255 A8 B8 C8 D8 申請專利範圍 經濟部中央標隼局—工消費合作社印製 6. 如申請專利範圍第 貝足界面電路,其中該各開 件由MOS電晶體構成。 〗關凡 7. 如申請專利範圍第5項—w 員<界面電路,其中該比較略w 邵由使用P通道型雷3|S#、全 兒路 、 土電0日吐<差動放大器構成。/ 8. 如申凊專利範圍第5 、 負<界面電路,其中該比較電 邵由使用N通道型雷曰域、^ 电路 艰土%叩體疋差動放大器構成。 9. 如申请專利範圍第5項> κ + , 負疋界面電路,其中將該比較+ 路之差動輸入,以辦雜刑+ θ 包 以增強型電晶體構成。 10_如申請專利範圍第狀_ 、. ^ W I界面電路,其中將該比較電 路之差動輸人,& # < #1 + 以缺 < 型電晶體構成。 11.如申請專利範图m i .0, , ^ f疋界面電路,其中在該低通濾 ^ U茨比軚姦炙反轉輸入端子之間,設 有電壓跟隨電路。 I2·如申清專利範圍第5項夕R+ 冰π、& 員疋界面電路,其中在該低通濾 /斋&輸出端子與該比較器之 ._ ^ 权裔&反轉輸入端子之間,設 有€壓跟随電路。 13. —種液晶驅動電路,包括有: 複數之液晶驅動電路 铋乃开具具有用以輸入時鐘信 號及顯不資料信號等 彳° 5虎芡輸入端子,與根據由 点輸入端子輸入之數位 ^ ^ 。虎產生用以驅動液晶顯示 表且的驅動信號之驅動信號產生部; 複數之界面電路,其1有 $,/#、,, ’、有奴數又比較器與低通濾波 〇 17 ' 士於孩各比較器之非反轉|Α· λ ^ . ^ ^ 〇 P汉4輸入,各別輸入低振 仏化5虎,對於該各比較岑 洛疋反轉輸入,則一律 本纸張尺度適财關 1¾ 注 3 頁 訂 % -49- ______ifi7255_ El 六、申請專利範圍 輸入令孩輸入於非反轉輸入之數位信號中預定之數位 知號’通過低通濾波器所得基準電壓信號,而該各比 較器即對所輸入之低振幅數位信號實行位準變換,輸 出比所輸入數位信號較高振幅之數位信號;而 該界面電路係各別設在液晶驅動電路元件之輸入端 子與驅動信號產生部之間。 14.如申請專利範圍第13項之液晶驅動電路,其中該比較 器具有比較電路部與源極跟随電路,而 該比較電路部之電流路徑i史有開關元件,且該源極 跟隨電路之電流路徑設有用以防止該源極跟隨電路之 輸入問極成爲漂浮狀態之開關元件, 孩各開關元件係藉自外部供應之控制信號,控制各 電流路徑之導通及斷開。 15_如申請專利範圍第13項之液晶驅動電路,其中將設在 該界面電路之低通濾波器設在液晶驅動電路元件之外 部。,. 經濟部中央標準局員工消費合作社印繁 16.如申猜專利範圍第15項之液晶驅動電路,其中設在該 液晶驅動電路元件外部之低通濾波器,係僅設置— 個’由該低通濾波器作成之基準電壓信號係一律供應 於各液晶驅動電路元件。/ -50- 本纸琅尺度適用中國國家榇準(CNS ) A4規格(210X297公釐)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP29987297 | 1997-10-31 | ||
JP15028398A JP3576382B2 (ja) | 1997-10-31 | 1998-05-29 | インターフェース回路及び液晶駆動回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW407255B true TW407255B (en) | 2000-10-01 |
Family
ID=26479928
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW087117404A TW407255B (en) | 1997-10-31 | 1998-10-21 | Interface circuit and liquid crystal driving circuit |
Country Status (4)
Country | Link |
---|---|
US (1) | US6236393B1 (zh) |
JP (1) | JP3576382B2 (zh) |
KR (1) | KR100306197B1 (zh) |
TW (1) | TW407255B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI391909B (zh) * | 2006-09-13 | 2013-04-01 | Sony Corp | A consumer power reduction device, a discrimination device, a self-luminous display device, an image processing device, an electronic device, a power consumption reduction method, an identification method, and a computer program product |
TWI391900B (zh) * | 2008-04-28 | 2013-04-01 | Novatek Microelectronics Corp | 用於低色偏液晶顯示器之資料驅動電路 |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3258283B2 (ja) * | 1998-11-05 | 2002-02-18 | インターナショナル・ビジネス・マシーンズ・コーポレーション | データ変化量を削減するデータ転送方法および装置 |
JP3266119B2 (ja) * | 1998-11-19 | 2002-03-18 | 日本電気株式会社 | 液晶表示装置及び映像データ転送方法 |
JP3469116B2 (ja) * | 1999-01-28 | 2003-11-25 | シャープ株式会社 | 表示用駆動装置およびそれを用いた液晶モジュール |
JP4264607B2 (ja) * | 1999-05-19 | 2009-05-20 | ソニー株式会社 | コンパレータおよびこれを駆動系に用いた表示装置、並びにコンパレータの駆動方法 |
KR100359433B1 (ko) * | 2000-07-27 | 2002-11-23 | 삼성전자 주식회사 | 평판 디스플레이 장치 |
KR100698239B1 (ko) * | 2000-08-30 | 2007-03-21 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 회로 |
US7405732B2 (en) * | 2000-12-07 | 2008-07-29 | Renesas Technology Corp. | Semiconductor integrated circuit, liquid crystal drive device, and liquid crystal display system |
KR100864921B1 (ko) * | 2002-01-14 | 2008-10-22 | 엘지디스플레이 주식회사 | 데이터 전송 장치 및 방법 |
KR100917009B1 (ko) * | 2003-02-10 | 2009-09-10 | 삼성전자주식회사 | 트랜지스터의 구동 방법과 쉬프트 레지스터의 구동 방법및 이를 수행하기 위한 쉬프트 레지스터 |
KR100940564B1 (ko) * | 2003-03-13 | 2010-02-03 | 삼성전자주식회사 | 액정 표시 장치와 그 구동 방법 |
JP4425556B2 (ja) * | 2003-03-28 | 2010-03-03 | シャープ株式会社 | 駆動装置およびそれを備えた表示モジュール |
TW591580B (en) * | 2003-05-15 | 2004-06-11 | Au Optronics Corp | Liquid crystal display |
TWI273542B (en) * | 2003-10-21 | 2007-02-11 | Au Optronics Corp | Cascade driver circuit for liquid crystal display |
US7586474B2 (en) | 2003-12-11 | 2009-09-08 | Lg Display Co., Ltd. | Liquid crystal display and method of driving the same |
KR100995626B1 (ko) * | 2003-12-30 | 2010-11-19 | 엘지디스플레이 주식회사 | 액정표시장치의 구동회로 |
KR100599386B1 (ko) * | 2004-02-11 | 2006-07-12 | 엘지전자 주식회사 | 서로 상이한 인터페이스간 호환성을 가지는 tft-lcd구동시스템 |
JP2005274642A (ja) * | 2004-03-23 | 2005-10-06 | Sony Corp | 表示装置および表示装置の駆動方法 |
JP4627672B2 (ja) * | 2005-03-23 | 2011-02-09 | シャープ株式会社 | 表示装置の駆動方法 |
JP4920204B2 (ja) * | 2005-06-24 | 2012-04-18 | 富士電機株式会社 | 半導体装置 |
JP4878795B2 (ja) * | 2005-08-16 | 2012-02-15 | ルネサスエレクトロニクス株式会社 | 表示制御回路および表示制御方法 |
KR101222949B1 (ko) | 2005-09-06 | 2013-01-17 | 엘지디스플레이 주식회사 | 액정표시장치의 구동회로 및 이의 구동방법 |
KR100583631B1 (ko) * | 2005-09-23 | 2006-05-26 | 주식회사 아나패스 | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 |
KR101192781B1 (ko) * | 2005-09-30 | 2012-10-18 | 엘지디스플레이 주식회사 | 액정표시장치의 구동회로 및 이의 구동방법 |
JP2007109337A (ja) * | 2005-10-14 | 2007-04-26 | Elpida Memory Inc | 半導体メモリ装置及びメモリモジュール |
US8997255B2 (en) * | 2006-07-31 | 2015-03-31 | Inside Secure | Verifying data integrity in a data storage device |
US8352752B2 (en) * | 2006-09-01 | 2013-01-08 | Inside Secure | Detecting radiation-based attacks |
US20080061843A1 (en) * | 2006-09-11 | 2008-03-13 | Asier Goikoetxea Yanci | Detecting voltage glitches |
KR101287677B1 (ko) * | 2006-11-01 | 2013-07-24 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN101359440B (zh) * | 2007-07-31 | 2013-02-06 | 奇美电子股份有限公司 | 改善阈值电压偏移的补偿电路及其方法 |
US20100007648A1 (en) * | 2008-07-11 | 2010-01-14 | Ssmsung Electronics Co., Ltd. | Driving apparatus and display device including the same |
KR100989736B1 (ko) * | 2008-11-05 | 2010-10-26 | 주식회사 동부하이텍 | 소스 구동부 및 이를 구비하는 액정 표시 장치 |
US8384472B2 (en) * | 2009-01-28 | 2013-02-26 | Xilinx, Inc. | Circuit for and method of reducing power consumption in input ports of an integrated circuit |
US9026401B2 (en) * | 2009-12-11 | 2015-05-05 | Cosair Memory, Inc. | Monitoring memory module parameters in high performance computers |
KR101146983B1 (ko) * | 2010-02-12 | 2012-05-23 | 삼성모바일디스플레이주식회사 | 표시 장치, 표시 구동 장치, 및 표시 장치 구동 방법 |
US10553174B2 (en) | 2015-08-27 | 2020-02-04 | Sharp Kabushiki Kaisha | Display device and power supply control method therefor |
US20180240392A1 (en) * | 2017-02-21 | 2018-08-23 | Solomon Systech Limited | Thin film transistor (tft) liquid crystal display (lcd) panel |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02310827A (ja) | 1989-05-25 | 1990-12-26 | Canon Inc | 焦点制御装置 |
KR910004021A (ko) * | 1989-07-13 | 1991-02-28 | 강진구 | 화면의 osd 자동 색상 변환회로 |
US5224169A (en) | 1991-05-13 | 1993-06-29 | Thomson Consumer Electronics, Inc. | Protection arrangement for an audio output channel |
JPH05122029A (ja) | 1991-10-30 | 1993-05-18 | Nec Corp | デイジタルクロツク発生装置 |
US5986641A (en) * | 1995-04-07 | 1999-11-16 | Kabushiki Kaisha Toshiba | Display signal interface system between display controller and display apparatus |
KR0161918B1 (ko) * | 1995-07-04 | 1999-03-20 | 구자홍 | 액정표시장치의 데이타 드라이버 |
-
1998
- 1998-05-29 JP JP15028398A patent/JP3576382B2/ja not_active Expired - Lifetime
- 1998-10-21 US US09/176,102 patent/US6236393B1/en not_active Expired - Lifetime
- 1998-10-21 TW TW087117404A patent/TW407255B/zh not_active IP Right Cessation
- 1998-10-30 KR KR1019980046077A patent/KR100306197B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI391909B (zh) * | 2006-09-13 | 2013-04-01 | Sony Corp | A consumer power reduction device, a discrimination device, a self-luminous display device, an image processing device, an electronic device, a power consumption reduction method, an identification method, and a computer program product |
TWI391900B (zh) * | 2008-04-28 | 2013-04-01 | Novatek Microelectronics Corp | 用於低色偏液晶顯示器之資料驅動電路 |
Also Published As
Publication number | Publication date |
---|---|
KR100306197B1 (ko) | 2001-12-17 |
US6236393B1 (en) | 2001-05-22 |
JPH11194737A (ja) | 1999-07-21 |
KR19990037514A (ko) | 1999-05-25 |
JP3576382B2 (ja) | 2004-10-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW407255B (en) | Interface circuit and liquid crystal driving circuit | |
TW484118B (en) | Liquid crystal driver and liquid crystal display using the same | |
TWI223224B (en) | Display driving device and display using the same | |
TW504598B (en) | Flat display apparatus | |
JP5026744B2 (ja) | 液晶表示装置 | |
US20040125068A1 (en) | Connector and apparatus of driving liquid crystal display using the same | |
TWI570680B (zh) | 源極驅動器及更新伽瑪曲線的方法 | |
JP2002108303A (ja) | 液晶表示装置の駆動装置および駆動方法 | |
CN1316742C (zh) | 电平移动电路、显示装置及便携式终端 | |
US20050146493A1 (en) | Semiconductor integrated circuit, liquid crystal drive device, and liquid crystal display system | |
JP2002062852A (ja) | 液晶表示装置の駆動装置および駆動方法 | |
JP2000020031A (ja) | 画像データ処理装置 | |
JP4378125B2 (ja) | 液晶表示装置 | |
TW502246B (en) | Signal transfer system, signal transfer apparatus, display panel drive apparatus, and display apparatus | |
KR20140017287A (ko) | 디스플레이 구동 회로 및 그것을 포함하는 표시 장치 | |
WO2019000516A1 (zh) | 液晶面板驱动电路及液晶显示器 | |
JP2007288787A (ja) | デジタル・アナログ変換器及び表示装置の駆動方法 | |
TW484026B (en) | Liquid crystal display device | |
CN109949733A (zh) | 数据驱动设备及包括其的显示设备 | |
CN1312652C (zh) | 数据传输的装置和方法、及液晶显示器的数据驱动装置 | |
JP2002350808A (ja) | 駆動回路および表示装置 | |
KR101112063B1 (ko) | 게이트드라이버 및 이를 구비한 액정표시장치 | |
TW200923891A (en) | Driving circuit and related method of a display apparatus | |
JP3748904B2 (ja) | 液晶表示装置 | |
JP2001272655A (ja) | 液晶表示装置の駆動方法および駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |