TW202345305A - 封裝基板及其製法 - Google Patents
封裝基板及其製法 Download PDFInfo
- Publication number
- TW202345305A TW202345305A TW111117680A TW111117680A TW202345305A TW 202345305 A TW202345305 A TW 202345305A TW 111117680 A TW111117680 A TW 111117680A TW 111117680 A TW111117680 A TW 111117680A TW 202345305 A TW202345305 A TW 202345305A
- Authority
- TW
- Taiwan
- Prior art keywords
- pillar
- packaging substrate
- core
- layer
- manufacturing
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 45
- 238000004519 manufacturing process Methods 0.000 title claims description 23
- 239000007787 solid Substances 0.000 claims abstract description 11
- 239000003365 glass fiber Substances 0.000 claims abstract description 10
- 238000004806 packaging method and process Methods 0.000 claims description 47
- 239000010410 layer Substances 0.000 claims description 44
- 239000012792 core layer Substances 0.000 claims description 27
- 238000000034 method Methods 0.000 claims description 10
- 239000000463 material Substances 0.000 abstract description 13
- 239000000470 constituent Substances 0.000 abstract description 6
- 230000009286 beneficial effect Effects 0.000 abstract description 3
- 239000004065 semiconductor Substances 0.000 description 15
- 229910000679 solder Inorganic materials 0.000 description 11
- JHJNPOSPVGRIAN-SFHVURJKSA-N n-[3-[(1s)-1-[[6-(3,4-dimethoxyphenyl)pyrazin-2-yl]amino]ethyl]phenyl]-5-methylpyridine-3-carboxamide Chemical compound C1=C(OC)C(OC)=CC=C1C1=CN=CC(N[C@@H](C)C=2C=C(NC(=O)C=3C=C(C)C=NC=3)C=CC=2)=N1 JHJNPOSPVGRIAN-SFHVURJKSA-N 0.000 description 10
- 238000005516 engineering process Methods 0.000 description 9
- 239000011810 insulating material Substances 0.000 description 7
- 238000009713 electroplating Methods 0.000 description 5
- 239000004642 Polyimide Substances 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 238000009413 insulation Methods 0.000 description 4
- 229920002577 polybenzoxazole Polymers 0.000 description 4
- 229920001721 polyimide Polymers 0.000 description 4
- 239000011241 protective layer Substances 0.000 description 4
- 238000005336 cracking Methods 0.000 description 3
- 239000003989 dielectric material Substances 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000012858 packaging process Methods 0.000 description 3
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 229910002804 graphite Inorganic materials 0.000 description 2
- 239000010439 graphite Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000003973 paint Substances 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000011152 fibreglass Substances 0.000 description 1
- 239000012774 insulation material Substances 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 230000001568 sexual effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4857—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/15—Ceramic or glass substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Geometry (AREA)
- Glass Compositions (AREA)
- Laminated Bodies (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
一種封裝基板,係包括:於具有玻纖之核心結構中嵌埋實心結構之導電柱,且於該核心結構上形成電性連接該導電柱之線路結構,以藉由該導電柱為實心結構,因而有利於控制該核心結構之各組成材料間之熱膨脹係數差異符合需求。
Description
本發明係有關一種半導體封裝製程,尤指一種具核心結構之封裝基板及其製法。
現今高速運算應用的終端產品(如自動駕駛、超級電腦或行動裝置等)正蓬勃發展,其內部皆設有經封裝完成之半導體封裝元件(晶片結合於封裝基板上),藉此使相關終端產品發揮作用,並應用於前述相關領域。
目前應用於晶片封裝領域之技術,包含有例如晶片尺寸構裝(Chip Scale Package,簡稱CSP)、晶片直接貼附封裝(Direct Chip Attached,簡稱DCA)或多晶片模組封裝(Multi-Chip Module,簡稱MCM)等覆晶型態的封裝模組。
習知覆晶型態的封裝模組所採用之封裝基板1,如圖1A所示,其包括一核心層10、設於該核心層10上、下兩表面上之增層(Build up)結構11、及設於該增層結構11上之防焊層12,其中,該核心層10具有導電柱100以電性連接該增層結構11之線路層110,且該增層結構11復包含至少一包覆該些線路層110之介電層111,並令該防焊層12外露出
該增層結構11最外側之線路層110,俾供作為電性連接墊112,以藉由焊錫材料13結合如電路板及該半導體晶片等之外部裝置。
習知核心層10之製作過程中,係先採用機械或雷射方式進行鑽孔,以於孔壁上電鍍導電層,再填入如絕緣材100b之塞孔材料,以形成導電柱100。
然而,習知封裝基板1之核心層10於製作導電柱100時,需配置絕緣材100b,致使該核心層10之各組成材料間之熱膨脹係數(Coefficient of thermal expansion,簡稱CTE)差異過大,因而於封裝時,該封裝基板1容易產生過度翹曲之現象,導致其與外部裝置之間連接不良,更嚴重的是可能因為應力關係,會造成該半導體晶片本身的破裂、或該半導體晶片的電性失效。
因此,如何克服上述習知技術之種種問題,實已成為目前業界亟待克服之難題。
鑑於上述習知技術之種種缺失,本發明係提供一種封裝基板,係包括:具有玻纖之核心結構;嵌埋於該核心結構中之實心結構之導電柱,包含第一柱體及堆疊於該第一柱體上之第二柱體;以及形成於該核心結構上以電性連接該導電柱之線路結構。
本發明亦提供一種封裝基板之製法,係包括:提供一具有玻纖之核心結構,且於該核心結構中嵌埋有實心結構之導電柱,其中,該導
電柱係包含第一柱體及堆疊於該第一柱體上之第二柱體;以及形成線路結構於該核心結構上,以令該線路結構電性連接該導電柱。
前述之封裝基板及其製法中,該核心結構係包含一具有該玻纖之核心層、及形成於該核心層相對兩表面上之第一絕緣層與第二絕緣層。
前述之封裝基板及其製法中,該第一柱體係為寬度一致的直立柱。
前述之封裝基板及其製法中,該第一柱體係為雙錐狀柱。
前述之封裝基板及其製法中,該第二柱體係為錐狀。
由上可知,本發明之封裝基板及其製法中,主要藉由該導電柱為實心結構,因而無需於其內配置絕緣材,以利於控制該核心結構之各組成材料間之熱膨脹係數差異符合需求,故相較於習知技術,於封裝時,本發明之封裝基板不會過度翹曲,因而有利於提升其與外部裝置之間的連接良率,以避免因應力關係而造成半導體晶片本身的破裂、或該半導體晶片的電性失效等衍生問題。
1,2,3:封裝基板
10,20:核心層
100,23,33:導電柱
100b:絕緣材
11:增層結構
110,261:線路層
111,260:介電層
112,262,263:電性連接墊
12:防焊層
13:焊錫材料
2a:核心結構
20a:第一表面
20b:第二表面
200:穿孔
21,31:第一柱體
21a,21b,22a,31a,31b:端面
21c,31c:周身
22:第二柱體
24a:第一絕緣層
24b:第二絕緣層
240:開孔
25,26:線路結構
27:絕緣保護層
28:導電元件
280:焊錫材料
281:金屬凸塊
300:穿孔
301,302:通孔
圖1係為習知封裝基板之剖面示意圖。
圖2A至圖2E係為本發明之封裝基板之製法之第一實施例之剖視示意圖。
圖2D-1係為圖2D之局部立體示意圖。
圖3A至圖3E係為本發明之封裝基板之製法之第二實施例之剖視示意圖。
圖3D-1係為圖3D之局部立體示意圖。
以下藉由特定的具體實施例說明本發明之實施方式,熟悉此技藝之人士可由本說明書所揭示之內容輕易地瞭解本發明之其他優點及功效。
須知,本說明書所附圖式所繪示之結構、比例、大小等,均僅用以配合說明書所揭示之內容,以供熟悉此技藝之人士之瞭解與閱讀,並非用以限定本發明可實施之限定條件,故不具技術上之實質意義,任何結構之修飾、比例關係之改變或大小之調整,在不影響本發明所能產生之功效及所能達成之目的下,均應仍落在本發明所揭示之技術內容得能涵蓋之範圍內。同時,本說明書中所引用之如「上」、「第一」、「第二」、「一」等之用語,亦僅為便於敘述之明瞭,而非用以限定本發明可實施之範圍,其相對關係之改變或調整,在無實質變更技術內容下,當亦視為本發明可實施之範疇。
圖2A至圖2E係為本發明之封裝基板2之製法之第一實施例的剖面示意圖。
如圖2A所示,提供一具有相對之第一表面20a與第二表面20b的核心層20,且於該核心層20上形成至少一連通該第一表面20a與第二表面20b之穿孔200。
於本實施例中,形成該核心層20之材質係為如介電材之絕緣材,其包含玻纖。
如圖2B所示,以鍍覆技術於該穿孔200中形成第一柱體21,以令該第一柱體21的相對兩端面21a,21b呈平直狀,並分別連通及外露於該第一表面20a與第二表面20b。
於本實施例中,該第一柱體21係為寬度一致的直立柱,且該第一柱體21之周身21c未延伸有線路。
再者,該第一柱體21可由電鍍、沉積或填充導電材等方式形成,以於該穿孔200鍍滿如銅材之金屬材,使該第一柱體21為實心結構。
如圖2C所示,於該核心層20之第一表面20a與第二表面20b上分別形成第一絕緣層24a與第二絕緣層24b,以令該核心層20及第一與第二絕緣層24a,24b作為核心結構2a,且藉由圖案化製程,於該第一與第二絕緣層24a,24b上以雷射方式形成複數對應各該第一柱體21之開孔240,使各該開孔240對應外露出各該第一柱體21之相對兩端面21a,21b。
於本實施例中,該第一與第二絕緣層24a,24b係以塗佈方式或壓合方式形成於該核心層20上,且形成該第一與第二絕緣層24a,24b之材質係為如聚對二唑苯(Polybenzoxazole,簡稱PBO)、聚醯亞胺(Polyimide,簡稱PI)、預浸材(Prepreg,簡稱PP)等之介電材或如綠漆、石墨之防銲材。
如圖2D所示,於該些開孔240中形成複數第二柱體22,以令各該第二柱體22堆疊接觸及電性連接各該第一柱體21,且於該第一與第二絕緣層24a,24b上形成一單層線路型式之線路結構25,以令該線路結構25電性連接該些第二柱體22。
於本實施例中,該第二柱體22係呈錐狀,且該第二柱體22以其窄端結合該第一柱體21。例如,該第一柱體21之端面21a,21b之面積不同於(或大於)該些第二柱體22之最大端面22a之面積。
再者,藉由電鍍、沉積或填充等方式將導電材形成該開孔240中,以形成該第二柱體22,並將單一該第一柱體21與堆疊於該第一柱體
21相對兩端面21a,21b上之兩個該第二柱體22視作單一導電柱23,使該導電柱23之周身外觀輪廓係呈階梯狀,如圖2D-1所示。
又,可依需求設計佈設線路之層數,如圖2E所示,使該線路結構26為增層型式。例如,於該第一與第二絕緣層24a,24b上分別形成一線路結構26,其包括至少一介電層260及結合該介電層260之線路層261,且該線路結構26上可形成一絕緣保護層27,以令該絕緣保護層27外露出最外側線路層261,俾供作為結合導電元件28或焊球(圖略)之電性接觸墊262,263。
另外,該介電層260可為如聚對二唑苯(Polybenzoxazole,簡稱PBO)、聚醯亞胺(Polyimide,簡稱PI)、預浸材(Prepreg,簡稱PP)等之介電材,且該絕緣保護層27可為如綠漆、石墨之防銲材,而該導電元件28係可包含焊錫材料280及/或金屬凸塊281(如銅凸塊)。
於後續之應用中,可於該封裝基板2之其中一側之線路結構25或其中一側之電性接觸墊262上藉由導電元件28接置至少一電子元件(圖略),且於該封裝基板2之另一側之線路結構25或另一側之電性接觸墊263上接置如焊球之導電元件(圖略),俾供外接一電路板(圖略)。
因此,本發明之製法係藉由電鍍方式於該穿孔200與開孔240中填滿導電材,使該導電柱23成為實心結構,因而無需於該穿孔200與開孔240中配置絕緣材,以利於控制該核心結構2a之各組成材料間之熱膨脹係數(Coefficient of thermal expansion,簡稱CTE)差異符合需求,故相較於習知技術,於封裝時,該封裝基板2不會過度翹曲,因而有利於提升其與外部裝置之間的連接良率,以避免因應力關係而造成半導體晶片本身的破裂、或該半導體晶片的電性失效等衍生問題。
將該第一與第二絕緣層24a,24b分別設於該核心層20之第一表面20a與第二表面21b而形成該核心結構2a,以增加該封裝基板2之剛性強度,故相較於習知技術,本發明之封裝基板2具良好的剛性特質,因而能確保於封裝高溫製程時不會發生板翹,進而能避免其與半導體晶片或電路板之間發生連接不良之問題。
圖3A至圖3E係為本發明之封裝基板3之製法之第二實施例的剖視示意圖。本實施例與第一實施例之差異主要在於導電柱33之設計,其它製程大致相同,故以下不再贅述相同處。
如圖3A所示,於該核心層20上形成至少一連通該第一表面20a與第二表面20b之雙錐狀穿孔300。
於本實施例中,藉由雷射方式分別於該第一表面20a與第二表面20b上形成漏斗狀通孔301,302,使兩通孔301,302之窄口相連通。
如圖3B所示,於該穿孔300中形成第一柱體31,使該第一柱體31成為雙錐狀柱,其周身31c為雙錐曲面,且令該第一柱體31的相對兩端面31a,31b(寬端面)呈平直狀,並分別連通及外露於該第一表面20a與第二表面20b。
於本實施例中,該第一柱體31之周身31c未延伸有線路,且該第一柱體31之雙錐係以窄端相接成一體。
如圖3C所示,於該核心層20之第一表面20a與第二表面20b上分別形成第一絕緣層24a與第二絕緣層24b,以令該核心層20與第一與第二絕緣層24a,24b作為核心結構2a,且藉由圖案化製程,於該第一與第二絕緣層24a,24b上以雷射方式形成複數對應各該第一柱體31之開孔240,使各該開孔240對應外露出各該第一柱體31之相對兩端面31a,31b。
如圖3D所示,於該些開孔240中形成複數第二柱體22,以令各該第二柱體22堆疊接觸及電性連接各該第一柱體31,且於該第一與第二絕緣層24a,24b上形成一單層線路型式之線路結構25,以令該線路結構25電性連接該些第二柱體22。
於本實施例中,該第二柱體22係呈錐狀,且該第二柱體22以其窄端結合該第一柱體31。例如,該第一柱體31之端面31a,31b之面積不同於(或大於)該些第二柱體22之最大端面22a之面積。
再者,將單一該第一柱體31與堆疊於該第一柱體31相對兩端面31a,31b上之兩個該第二柱體22視作單一導電柱33,使該導電柱33之周身外觀輪廓係呈凹凸狀,如圖3D-1所示。
又,可依需求設計佈設線路之層數,如圖3E所示,使該線路結構26為增層型式。
因此,本發明之製法係藉由電鍍方式於該穿孔300與開孔240中填滿導電材,使該導電柱33成為實心結構,因而無需於該穿孔300與開孔240中配置絕緣材,以利於控制該核心結構2a之各組成材料間之熱膨脹係數(Coefficient of thermal expansion,簡稱CTE)差異符合需求,故相較於習知技術,於封裝時,該封裝基板3不會過度翹曲,因而有利於提升其與外部裝置之間的連接良率,以避免因應力關係而造成半導體晶片本身的破裂、或該半導體晶片的電性失效等衍生問題。
將該第一與第二絕緣層24a,24b分別設於該核心層20之第一表面20a與第二表面21b而形成該核心結構2a,以增加該封裝基板3之剛性強度,故相較於習知技術,本發明之封裝基板3具良好的剛性特質,因而能確保於封裝高溫製程時不會發生板翹,進而能避免其與半導體晶片或電路板之間發生連接不良之問題。
本發明復提供一種電子封裝件2,3,係包括:一具有玻纖之核心結構2a、複數嵌埋於該核心結構2a中之導電柱23,33、以及至少一形成於該核心結構2a上以電性連接該導電柱23,33之線路結構25,26。
所述之導電柱23,33係包含第一柱體21,31及堆疊於該第一柱體21,31上之第二柱體22。
於一實施例中,該核心結構2a係包含一具有該玻纖核心層20、及形成於該核心層20相對兩表面上之第一絕緣層24a與第二絕緣層24b。
於一實施例中,該第一柱體21係為寬度一致的直立柱。
於一實施例中,該第一柱體31係為雙錐狀柱。
於一實施例中,該第二柱體22係為錐狀。
綜上所述,本發明之封裝基板及其製法,係藉由該導電柱為實心結構,因而無需於其內配置絕緣材,以利於控制該核心結構之各組成材料間之熱膨脹係數差異符合需求,故於封裝時,本發明之封裝基板不會過度翹曲,因而有利於提升其與外部裝置之間的連接良率,以避免因應力關係而造成半導體晶片本身的破裂、或該半導體晶片的電性失效等衍生問題。
上述實施例係用以例示性說明本發明之原理及其功效,而非用於限制本發明。任何熟習此項技藝之人士均可在不違背本發明之精神及範疇下,對上述實施例進行修改。因此本發明之權利保護範圍,應如後述之申請專利範圍所列。
2:封裝基板
20:核心層
20a:第一表面
20b:第二表面
21:第一柱體
22:第二柱體
23:導電柱
24a:第一絕緣層
24b:第二絕緣層
240:開孔
25:線路結構
Claims (10)
- 一種封裝基板,係包括:核心結構,係具有玻纖;實心結構之導電柱,係嵌埋於該核心結構中,且包含第一柱體及堆疊於該第一柱體上之第二柱體;以及線路結構,係形成於該核心結構上以電性連接該導電柱。
- 如請求項1所述之封裝基板,其中,該核心結構係包含一具有該玻纖之核心層、及形成於該核心層相對兩表面上之第一絕緣層與第二絕緣層。
- 如請求項1所述之封裝基板,其中,該第一柱體係為寬度一致的直立柱。
- 如請求項1所述之封裝基板,其中,該第一柱體係為雙錐狀柱。
- 如請求項1所述之封裝基板,其中,該第二柱體係為錐狀。
- 一種封裝基板之製法,係包括:提供一具有玻纖之核心結構,且於該核心結構中嵌埋有實心結構之導電柱,其中,該導電柱係包含第一柱體及堆疊於該第一柱體上之第二柱體;以及形成線路結構於該核心結構上,以令該線路結構電性連接該導電柱。
- 如請求項6所述之封裝基板之製法,其中,該核心結構係包含一具有該玻纖之核心層、及形成於該核心層相對兩表面上之第一絕緣層與第二絕緣層。
- 如請求項6所述之封裝基板之製法,其中,該第一柱體係為寬度一致的直立柱。
- 如請求項6所述之封裝基板之製法,其中,該第一柱體係為雙錐狀柱。
- 如請求項6所述之封裝基板之製法,其中,該第二柱體係為錐狀。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111117680A TW202345305A (zh) | 2022-05-11 | 2022-05-11 | 封裝基板及其製法 |
CN202210587249.1A CN117096126A (zh) | 2022-05-11 | 2022-05-26 | 封装基板及其制法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111117680A TW202345305A (zh) | 2022-05-11 | 2022-05-11 | 封裝基板及其製法 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202345305A true TW202345305A (zh) | 2023-11-16 |
Family
ID=88775823
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111117680A TW202345305A (zh) | 2022-05-11 | 2022-05-11 | 封裝基板及其製法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117096126A (zh) |
TW (1) | TW202345305A (zh) |
-
2022
- 2022-05-11 TW TW111117680A patent/TW202345305A/zh unknown
- 2022-05-26 CN CN202210587249.1A patent/CN117096126A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
CN117096126A (zh) | 2023-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI544599B (zh) | 封裝結構之製法 | |
TWI698966B (zh) | 電子封裝件及其製法 | |
TW201911508A (zh) | 電子封裝件 | |
JP2013098526A (ja) | ビアホール中間層が埋め込まれたパッケージ基板及びその製造方法 | |
US20110031606A1 (en) | Packaging substrate having embedded semiconductor chip | |
TWI649839B (zh) | 電子封裝件及其基板構造 | |
WO2021018014A1 (zh) | 一种基于tsv的多芯片的封装结构及其制备方法 | |
TWI733569B (zh) | 電子封裝件及其製法 | |
US7038309B2 (en) | Chip package structure with glass substrate | |
TWI734651B (zh) | 電子封裝件及其製法 | |
TW201947722A (zh) | 覆晶封裝基板 | |
TWI738069B (zh) | 覆晶封裝基板及其製法 | |
TW202345305A (zh) | 封裝基板及其製法 | |
CN116053251A (zh) | 封装结构、芯片、电子设备及芯片封装方法 | |
TWI785371B (zh) | 電子封裝件及其製法 | |
TW201413903A (zh) | 半導體封裝件及其製法 | |
TWI819440B (zh) | 電子封裝件及其製法 | |
TWI824817B (zh) | 電子封裝件及其製法 | |
TWI817728B (zh) | 內埋元件之封裝結構 | |
TWI814524B (zh) | 電子封裝件及其製法與電子結構及其製法 | |
TWI843426B (zh) | 承載基板 | |
TWI788230B (zh) | 電子封裝件及其製法 | |
TWI825552B (zh) | 電子封裝件及其製法 | |
TWI570856B (zh) | 封裝結構及其製法 | |
TWI827335B (zh) | 電子封裝件及其製法 |