TW202215646A - Nand型快閃記憶體及其製造方法 - Google Patents

Nand型快閃記憶體及其製造方法 Download PDF

Info

Publication number
TW202215646A
TW202215646A TW110129379A TW110129379A TW202215646A TW 202215646 A TW202215646 A TW 202215646A TW 110129379 A TW110129379 A TW 110129379A TW 110129379 A TW110129379 A TW 110129379A TW 202215646 A TW202215646 A TW 202215646A
Authority
TW
Taiwan
Prior art keywords
channel
stack
forming
layer
flash memory
Prior art date
Application number
TW110129379A
Other languages
English (en)
Other versions
TWI767818B (zh
Inventor
白田理一郎
Original Assignee
華邦電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華邦電子股份有限公司 filed Critical 華邦電子股份有限公司
Publication of TW202215646A publication Critical patent/TW202215646A/zh
Application granted granted Critical
Publication of TWI767818B publication Critical patent/TWI767818B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/4234Gate electrodes for transistors with charge trapping gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Thin Film Transistor (AREA)

Abstract

本發明提供一種可防止沿垂直方向延伸的閘極間的短路的NAND型快閃記憶體及其製造方法。本發明的NAND型快閃記憶體包括:基板;多個通道堆疊,形成在基板上,沿X方向延伸;絕緣層,形成在通道堆疊之間;多個溝,以沿Y方向排列的方式,在絕緣層內分離來形成;包含電荷蓄積層的絕緣體堆疊,以覆蓋各溝的側壁的方式形成;以及多個導電性的垂直閘極,在各溝內的由絕緣體堆疊所形成的空間內沿垂直方向延長、且沿Y方向延伸。

Description

NAND型快閃記憶體及其製造方法
本發明是有關於一種反及(NAND)型快閃記憶體,且特別是有關於一種三維結構的NAND型快閃記憶體。
近年來,為了實現記憶單元的積集度的提升,將記憶單元陣列在相對於基板表面垂直的方向上層疊的三維結構的NAND型快閃記憶體已實用化。使用垂直閘極結構的三維NAND快閃記憶體已由非專利文獻1提出。圖1的(a)是表示記憶單元陣列的三維結構的立體圖,圖1的(b)是其俯視圖。圖2是圖1的(a)的記憶單元陣列的等效電路。
在記憶單元陣列的底部,形成沿列方向水平地延伸的多個位元線BL,在與其正交的行方向上,形成沿水平方向延伸的多個字元線WL、多個選擇閘極線SSL、GSL、共用源極線CSL。在這些位元線BL、字元線WL、選擇閘極線SSL、選擇閘極線GSL上形成多個長條狀的多層主動區(multi active layers)。一個多層主動區是多個多晶矽層的主動區(active)與形成在多個主動區的各者之間的絕緣層(interlayer dielectric,ILD)的層疊結構,各個多層主動區沿列方向延伸。在多層主動區與多層主動區之間的空間,形成沿列方向分離的多個垂直閘極。多個垂直閘極的各者從字元線WL、選擇閘極線SSL、選擇閘極線GSL分配。另外,從位元線BL垂直地分配的位元線與多層主動區的其中一側的端部連接,從共用源極線CSL垂直地分配的源極線與多層主動區的另一側的端部連接。多層主動區的水平方向的一個主動區提供一個NAND字串的通道。
圖3表示用於形成圖1的(a)的記憶單元陣列的製程步驟。在(1)的最初的步驟中,在基板上形成沿列方向延伸的位元線BL,及沿行方向延伸的字元線WL、選擇閘極線SSL、選擇閘極線GSL、共用源極線CSL。但是,這些製程可變更成其後的步驟。在(2)的步驟中,將多晶矽層與絕緣層的層疊體沉積在基板上,對多晶矽層與絕緣層的層疊體進行蝕刻,而形成沿列方向延伸的長條狀的多層主動區。在(3)的步驟中,將絕緣體的層疊體沉積在多層主動區與多層主動區之間的空間。絕緣體的層疊體至少包含三層,其中央是蓄積電荷的層。在(4)的步驟中,將低電阻的閘極材料沉積在層疊有絕緣體的多層主動區間的空間。由此,多層主動區間的空間由絕緣體的層疊體與閘極材料填充。而且,對閘極材料進行圖案化,形成沿列方向分離的多個垂直閘極。在(5)的步驟中,形成與位元線BL及源極線CSL分別連接的垂直插塞。 [現有技術文獻] [非專利文獻]
[非專利文獻1]用於百萬兆位元密度儲存的克服堆疊限制的多層垂直閘極NAND快閃記憶體(Multi-Layered Vertical Gate NAND Flash Overcoming Stacking Limit for Terabit Density Storage), Wonjoo Kim等人, 2009 VLSI技術研討會的技術論文摘要(Symposium on VLSI Technology Digest of Technical Papers), P188-189
如圖1的(a)~圖3所示的垂直閘極結構的三維NAND快閃記憶體存在如下的問題。圖4的(A)是表示垂直閘極與多層主動區的概略結構的立體圖,圖4的(B)是圖4的(A)的A-A線方向的剖面圖。包含多晶矽層12及絕緣層14的多層主動區10的長條狀的圖案化例如通過各向異性乾式蝕刻來進行,所述多晶矽層12提供通道,所述絕緣層14進行經層疊的多晶矽層12之間的絕緣。經圖案化的多層主動區10的垂直方向的蝕刻面未必是直線。例如,若多層主動區10的絕緣層14的橫方向的蝕刻速度比多晶矽層12更快,則絕緣層14的蝕刻面比多晶矽層12的蝕刻面略微凹陷。在多層主動區10的圖案化後,全面地沉積包含電荷蓄積層的絕緣體22,繼而全面地沉積閘極材料,其後對閘極材料進行圖案化來形成垂直閘極20。閘極材料的圖案化通過各向異性乾式蝕刻來進行,但如圖4的(B)所示,若在多層主動區10的蝕刻面存在凹陷,則閘極材料的膜厚未必均勻,難以高精度地對垂直閘極進行蝕刻。另外,若以與閘極材料的膜厚厚的部分對應的時間進行蝕刻,則多層主動區10的絕緣層14被進一步朝橫方向過度蝕刻,而存在於在多層主動區10的兩側相對的垂直閘極20間引起絕緣不良或短路的擔憂。進而,存在垂直閘極20的蝕刻精度的劣化引起在多層主動區10的延伸方向(與A-A線正交的方向)上鄰接的垂直閘極20間的短路的擔憂。
本發明的目的在於解決此種以往的問題,提供一種可防止沿垂直方向延伸的閘極間的短路的NAND型快閃記憶體及其製造方法。
本發明的NAND型快閃記憶體的製造方法包括:在基板上形成交替地層疊有第一絕緣層與通道層的多個通道堆疊的步驟,所述通道堆疊具有第一側面及與所述第一側面相對的第二側面,第一側面及第二側面沿第一方向延伸;在所述多個通道堆疊各自的第一側面與第二側面之間形成第二絕緣層的步驟;在所述第二絕緣層的第一方向上以固定的間距形成多個溝的步驟;以至少覆蓋各溝的內壁的方式,形成包含電荷蓄積層的絕緣體的步驟;以及以填充與所述第一方向正交的第二方向的各溝內的空間的方式,形成沿所述第二方向延伸的多個閘極的步驟。
本發明的NAND型快閃記憶體包括:基板;多個通道堆疊,形成在所述基板上,所述通道堆疊具有第一側面及與所述第一側面相對的第二側面,第一側面及第二側面沿第一方向延伸;絕緣層,形成在鄰接的通道堆疊各自的第一側面與第二側面之間;多個溝,在所述絕緣層的所述第一方向上以固定的間距形成;包含電荷蓄積層的絕緣體,以至少覆蓋各溝的側壁的方式形成;以及多個閘極,以填充與所述第一方向正交的第二方向的各溝內的空間的方式,沿所述第二方向延伸。
根據本發明,在形成在通道堆疊之間的溝內的空間形成閘極,因此可在第一方向及第二方向上防止鄰接的閘極的短路。
本發明的三維結構的NAND型快閃記憶體作為儲存媒體而用於各種半導體裝置(例如,埋入此種快閃記憶體的微控制器、微處理器、邏輯裝置等)。
繼而,參照圖式對本發明的實施例進行說明。圖式的尺寸是為了容易理解發明而誇張地記載,應留意未必表示實際的製品的尺寸。
請參照圖5、圖6A、圖6B與圖7,本實施例的NAND型快閃記憶體包括:基板100;下部絕緣層110,形成在基板100上;多個通道堆疊120,形成在下部絕緣層110上、且沿X方向延伸;多個垂直閘極130,以覆蓋多個通道堆疊120的側面的方式沿垂直方向延長、且在多個通道堆疊120上沿Y方向延伸;多個位元線150,與各通道堆疊120的其中一側的端部電連接、且沿X方向延伸;以及共用源極線160,與各通道堆疊120的另一側的端部以共用的方式電連接、且沿Y方向延伸。
基板100並無特別限定,例如為矽基板。下部絕緣層110並無特別限定,例如為氧化矽或矽氮化物。
一個通道堆疊120具有從基板100朝垂直方向延長的第一側面S1、及與所述第一側面S1相對的第二側面S2,第一側面S1及第二側面S2沿X方向延伸。一個通道堆疊120為鰭狀或薄板狀,從Y方向觀察的平面形狀為矩形形狀或長條狀。通道堆疊120是交替地層疊有提供通道區而做為通道層的多晶矽層122與絕緣層124的結構體,多個此種通道堆疊120沿Y方向以固定的間距配置。
在多個通道堆疊120之間形成絕緣層170,在絕緣層170形成通往下部絕緣層110為止的多個溝180。即,溝180以使鄰接的通道堆疊120的第一側面S1與第二側面S2露出的方式,沿絕緣層170的X方向以固定間距形成多個。因此,各溝180也沿Y方向排列。在圖6A的例子中,一個溝180的平面形狀為矩形形狀。
在各溝180內,以覆蓋溝180的底面及側面的方式形成絕緣體堆疊190。絕緣體堆疊190覆蓋已在溝180內露出的通道堆疊120的第一側面S1及第二側面S2。絕緣體堆疊190是層疊有包含電荷蓄積層的三層或其以上的絕緣層的結構體。絕緣體堆疊190例如包含氧化物層/氮化物層/氧化物層(ONO),氮化物層在與氧化物層的界面蓄積電荷。或者,絕緣體堆疊190在中央包含導電性的多晶矽層來代替氮化物層,在多晶矽層蓄積電荷。電荷蓄積層可蓄積由程式化動作或抹除動作所產生的負或正的電荷。絕緣體堆疊190的膜厚比溝180的X方向及Y方向的尺寸更小,在形成絕緣體堆疊190後,在溝180形成被絕緣體堆疊190包圍的空間。
以覆蓋與多個通道堆疊120交叉的方向,即Y方向的溝180的方式形成多個垂直閘極130。垂直閘極130填充溝180內的由絕緣體堆疊190殘留的空間。因此,垂直閘極130在溝180內從基板朝垂直方向延伸,且介隔絕緣體堆疊190而在通道堆疊120的第一側面S1及第二側面S2,沿垂直方向延長。多個垂直閘極130的各者構成NAND字串的多個位元線側選擇電晶體、記憶單元及源極線側選擇電晶體的選擇閘極線、字元線。
在多個通道堆疊120上形成層間絕緣膜140。在層間絕緣膜140上,形成沿Y方向延伸的共用源極線160。共用源極線160例如包含金屬等導電性材料。在共用源極線160與各通道堆疊120交叉的位置,如圖5、圖7所示,形成層間絕緣膜140、絕緣體堆疊190、從通道堆疊120的最上層的絕緣層124A貫穿至最下層的絕緣層124B為止的接觸孔162,在接觸孔162內填充導電性插塞164。由此,共用源極線160經由導電性插塞164,而與通道堆疊120的從最上層的多晶矽層122A至最下層的多晶矽層122B為止的另一側的端部以共用的方式電連接。
以覆蓋共用源極線160的方式進一步形成層間絕緣膜140,在所述層間絕緣膜140上,形成沿X方向延伸的多個位元線150。位元線150例如包含金屬等導電性材料,各位元線150以與多個通道堆疊120平行地在通道堆疊120的正上方延伸的方式進行圖案化。在各位元線150的端部的位置,如圖5、圖7所示,形成層間絕緣膜140、絕緣體堆疊190、從通道堆疊120的最上層的絕緣層124A貫穿至最下層的絕緣層124B為止的接觸孔152,在各接觸孔152內填充導電性插塞154。由此,各位元線150經由各導電性插塞154,而與通道堆疊120的從最上層的多晶矽層122A至最下層的多晶矽層122B為止的其中一側的端部分別電連接。
與位元線側的接觸孔152鄰接的一個或多個垂直閘極130構成NAND字串的一個或多個位元線側選擇電晶體的選擇閘極線,與共用源極線160鄰接的一個或多個垂直閘極130構成NAND字串的一個或多個源極線側選擇電晶體的選擇閘極線,所述以外的多個垂直閘極130構成多個記憶單元的字元線。
在NAND型快閃記憶體中,以頁面為單位來進行讀出動作或程式化動作,以區塊為單位來進行抹除。一個通道堆疊120的一個X方向的多晶矽層122對應於一個NAND字串,因此,在一個通道堆疊120形成與多晶矽層122的層疊數對應的數量的NAND字串。另外,一個NAND字串的選擇通過多個位元線側選擇電晶體的選擇性的驅動來進行。頁面的選擇或區塊的選擇等眾所周知,因此省略此處的詳細說明。
繼而,對本實施例的三維結構的NAND型快閃記憶體的製造方法進行說明。圖8A~圖8C表示對應於圖5的A1-A1線剖面的製造步驟。如圖8A所示,在矽基板100上形成下部絕緣層110,在下部絕緣層110上形成交替地層疊有多晶矽層122與絕緣層124的通道堆疊的前驅物。繼而,通過各向異性蝕刻來對所述前驅物進行圖案化,形成薄板狀或鰭狀的多個通道堆疊120。各通道堆疊120的第一側面S1及第二側面S2沿X方向延伸。
繼而,如圖8B所示,以將通道堆疊120之間填埋的方式全面地沉積絕緣層170。絕緣層170的材料或沉積方法並無特別限定,選擇如可覆蓋通道堆疊120的階差那樣的階梯覆蓋(step coverage)優異的材料或方法。
繼而,如圖8C所示,對絕緣層170進行蝕刻,直至通道堆疊120的最上層的絕緣層124A露出為止。所述蝕刻步驟也可以包含絕緣層124A與絕緣層170的平坦化。
參照圖9的(A)~圖9C對接下來的步驟進行說明。圖9的(A)是用於在絕緣層170形成溝的蝕刻罩幕的平面圖。蝕刻罩幕200具有沿X方向以固定的間距形成的多個開口210,各開口210沿Y方向延伸。圖9的(B)是在圖8C的步驟後,形成了蝕刻罩幕200時的平面圖。
當在通道堆疊120及絕緣層170的上表面形成了罩幕圖案200時,沿Y方向延伸的一個開口210如圖示那樣,使各通道堆疊120的絕緣層124A及絕緣層124A之間的絕緣層170露出。開口210對形成在絕緣層170的溝180進行定位。
繼而,經由蝕刻罩幕200來進行各向異性蝕刻。此處,為了使通道堆疊120的絕緣層124A也作為蝕刻罩幕發揮功能,而使用絕緣層170與絕緣層124A的蝕刻的選擇比大的蝕刻劑。蝕刻進行至下部絕緣層110露出為止。通過此種蝕刻,將通過開口210而露出的絕緣層170的一部分去除,並在此處形成溝180。另外,蝕刻罩幕200未必限定於圖9的(A)、圖9的(B)中所示的結構,例如也可以是二維地形成如不使通道堆疊120的絕緣層124A露出那樣的矩形形狀的開口的蝕刻罩幕。在此情況下,絕緣層170與絕緣層124A的蝕刻的選擇比也可以不一定大。
圖9A的(A)是去除蝕刻罩幕200後的平面圖,圖9A的(B)是其C-C線剖面圖。如圖示那樣,在鄰接的通道堆疊120的Y方向上,形成使第一側面S1與第二側面S2露出的溝180。在溝180的內部空間,如後述那樣填充絕緣體堆疊190或垂直閘極130。溝180的X方向及Y方向的尺寸對應於通道堆疊120的Y方向的間距來適宜選擇。
繼而,在包含溝180的基板整個面,沉積包含電荷蓄積層的至少三層或其以上的層數的絕緣體堆疊190。圖9B的(A)是圖9B的(B)的D-D線剖面的平面圖,圖9B的(B)是對應於圖9A的(A)的C-C線的剖面圖。絕緣體堆疊190以覆蓋溝180的底部及側部的方式形成在基板整個面。絕緣體堆疊190的膜厚適宜選擇,在形成絕緣體堆疊190後殘留的空間形成垂直閘極130。另外,絕緣體堆疊190只要至少形成在溝180內即可,若不需要,則也可以去除絕緣層170上的絕緣體堆疊。
繼而,在包含溝180的基板整個面,形成低電阻的閘極材料(例如,導電性的多晶矽),其後,閘極材料以在Y方向的溝180上延伸的方式進行圖案化,由此形成垂直閘極130。圖9C的(A)是圖9C的(B)的D-D線剖面的平面圖,圖9C的(B)是對應於圖9A的(A)的C-C線的剖面圖。垂直閘極130在溝180內沿垂直方向延長、且由絕緣體堆疊190包圍。垂直閘極130的其中一側的面介隔絕緣體堆疊190而與通道堆疊120的第一側面S1相對,另一側的面與鄰接的通道堆疊120的第二側面S2相對。
在形成垂直閘極130後,形成層間絕緣膜140,繼而,形成接觸孔162後,在接觸孔162內形成導電性插塞164,其後,形成與導電性插塞164連接的共用源極線160。繼而,以覆蓋共用源極線160的方式形成層間絕緣膜140,繼而,形成接觸孔152後,在接觸孔152內形成導電性插塞154,其後,形成與導電性插塞154連接的位元線150。如此,完成記憶單元陣列的製程。
如此,根據本實施例,事先形成用於形成垂直閘極的溝,在溝內形成垂直閘極,因此不需要用於對與通道堆疊的側面相對的垂直閘極進行圖案化的蝕刻,可提升垂直閘極的加工精度。進而,在溝內形成絕緣體堆疊,由此垂直閘極在溝內由絕緣體堆疊包圍,因此可在X方向及Y方向上防止鄰接的垂直閘極的短路。
另外,在所述實施例中,在形成通道堆疊120後形成位元線150及共用源極線160,但並不限定於此,也可以在形成通道堆疊120前,在下部絕緣層110內埋入位元線150及共用源極線160。在此情況下,用於將各位元線150與通道堆疊120的多晶矽層的其中一側的端部電連接的導電性插塞154、用於將共用源極線160與通道堆疊120的多晶矽層的另一側的端部電連接的導電性插塞164被填充至層間絕緣膜140的接觸孔152、接觸孔162內。
另外,記憶單元可以是儲存一位元(二元資料)的單層單元(Single Layer Cell,SLC)型,也可以是儲存多位元的類型。
對本發明的較佳的實施方式進行了詳述,但本發明並不限定於特定的實施方式,可在發明申請專利範圍中記載的發明的主旨的範圍內進行各種變形、變更。
10:多層主動區 12、122、122A、122B:多晶矽層 14、124、124A、124B、170、ILD:絕緣層 20、130:垂直閘極 22:絕緣體 100:基板 110:下部絕緣層 120:通道堆疊 140:層間絕緣膜 150:位元線 152、162:接觸孔 154、164:導電性插塞 160、CSL:共用源極線 180:溝 190:絕緣體堆疊 200:蝕刻罩幕(罩幕圖案) 210:開口 BL:位元線 GSL、SSL:選擇閘極線 S1:第一側面 S2:第二側面 WL:字元線
圖1的(a)是表示以往的三維結構的記憶單元陣列的結構的立體圖,圖1的(b)是其俯視圖。 圖2是圖1的(a)中所示的記憶單元陣列的等效電路。 圖3是說明圖1的(a)中所示的記憶單元陣列的製造製程的概略剖面圖。 圖4的(A)及圖4的(B)是說明以往的三維結構的快閃記憶體的問題的圖,圖4的(A)是表示垂直閘極與多層主動區的連接關係的立體圖,圖4的(B)是利用圖4的(A)的A-A線切斷時的剖面圖。 圖5是本發明的實施例的三維結構的NAND型快閃記憶體的平面圖。 圖6A是圖5的A1-A1線剖面圖。 圖6B是圖5的A2-A2線剖面圖。 圖7是圖5的B-B線剖面圖。 圖8A~圖8C是說明本發明的實施例的三維結構的NAND型快閃記憶體的製造步驟的圖。 圖9的(A)是用於形成溝槽的罩幕的平面圖,圖9的(B)是在通道堆疊上形成有罩幕時的平面圖。 圖9A的(A)是已形成溝槽時的平面圖,圖9A的(B)是其C-C線剖面圖。 圖9B的(A)是已形成包含電荷蓄積層的絕緣體堆疊時的D-D線剖面的平面圖,圖9B的(B)是對應於C-C線的剖面圖。 圖9C的(A)是已沉積閘極材料時的D-D線剖面的平面圖,圖9C的(B)是對應於C-C線的剖面圖。
100:基板
110:下部絕緣層
120:通道堆疊
122:多晶矽層
124:絕緣層
130:垂直閘極
140:層間絕緣膜
150:位元線
180:溝
190:絕緣體堆疊

Claims (14)

  1. 一種反及型快閃記憶體的製造方法,包括: 在基板上形成交替地層疊有第一絕緣層與通道層的多個通道堆疊的步驟,所述步驟中,所述通道堆疊具有第一側面及與所述第一側面相對的第二側面,第一側面及第二側面沿第一方向延伸; 在所述多個通道堆疊各自的第一側面與第二側面之間形成第二絕緣層的步驟; 在所述第二絕緣層的第一方向上以固定的間距形成多個溝的步驟; 以至少覆蓋各溝的內壁的方式,形成包含電荷蓄積層的絕緣體的步驟;以及 以填充與所述第一方向正交的第二方向的各溝內的空間的方式,形成沿所述第二方向延伸的多個閘極的步驟。
  2. 根據請求項1所述的製造方法,其中所述閘極在所述溝內從基板朝垂直方向延伸、且由所述絕緣體包圍。
  3. 根據請求項1或2所述的製造方法,其中所述閘極在所述溝內,介隔所述絕緣體而覆蓋鄰接的通道堆疊的第一側面及第二側面。
  4. 根據請求項1所述的製造方法,其中形成所述溝的步驟使所述通道堆疊的第一側面及第二側面的至少從最上層的通道層至最下層的通道層為止露出。
  5. 根據請求項1所述的製造方法,其中形成所述溝的步驟經由蝕刻罩幕來將形成在所述多個通道堆疊之間的所述第二絕緣層的一部分去除。
  6. 根據請求項1所述的製造方法,其中製造方法還包括:形成與所述通道堆疊的各通道層的其中一側的端部電連接的位元線的步驟、以及形成與所述通道堆疊的各通道層的另一側的端部電連接的源極線的步驟。
  7. 根據請求項6所述的製造方法,其中形成所述位元線的步驟包含在從形成在所述通道堆疊的其中一側的端部的最上層的通道層至最下層的通道層的接觸孔內形成第一導電性插塞,形成所述源極線的步驟包含在從形成在所述通道堆疊的另一側的端部的最上層的通道層至最下層的通道層的接觸孔內形成第二導電性插塞。
  8. 根據請求項1所述的製造方法,其中製造方法還包括:在所述基板上形成經交替地層疊的通道層與第一絕緣層的步驟;以及 通過蝕刻來對所述經層疊的通道層與第一絕緣層進行圖案化,形成多個鰭狀的通道堆疊的步驟。
  9. 一種反及型快閃記憶體,包括: 基板; 多個通道堆疊,形成在所述基板上,所述通道堆疊具有第一側面及與所述第一側面相對的第二側面,第一側面及第二側面沿第一方向延伸; 絕緣層,形成在鄰接的通道堆疊各自的第一側面與第二側面之間; 多個溝,在所述絕緣層的所述第一方向上以固定的間距形成; 包含電荷蓄積層的絕緣體,以至少覆蓋各溝的側壁的方式形成;以及 多個閘極,以填充與所述第一方向正交的第二方向的各溝內的空間的方式,沿所述第二方向延伸。
  10. 根據請求項9所述的反及型快閃記憶體,其中所述閘極在所述溝內從所述基板朝垂直方向延伸、且由所述絕緣體包圍。
  11. 根據請求項9或10所述的反及型快閃記憶體,其中所述閘極在所述溝內,介隔所述絕緣體而覆蓋鄰接的通道堆疊的第一側面及第二側面。
  12. 根據請求項9所述的反及型快閃記憶體,其中所述溝使所述通道堆疊的第一側面及第二側面的至少從最上層的通道層至最下層的通道層為止露出。
  13. 根據請求項9所述的反及型快閃記憶體,其中反及型快閃記憶體還包括:與所述通道堆疊的各通道層的其中一側的端部電連接的位元線、以及與所述通道堆疊的各通道層的另一側的端部電連接的源極線。
  14. 根據請求項13所述的反及型快閃記憶體,其中所述位元線與從形成在所述通道堆疊的其中一側的端部的最上層的通道層至最下層的通道層的接觸孔內的第一導電性插塞連接,所述源極線與從形成在所述通道堆疊的另一側的端部的最上層的通道層至最下層的通道層的接觸孔內的第二導電性插塞連接。
TW110129379A 2020-10-09 2021-08-10 Nand型快閃記憶體及其製造方法 TWI767818B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020170882A JP7282728B2 (ja) 2020-10-09 2020-10-09 Nand型フラッシュメモリおよびその製造方法
JP2020-170882 2020-10-09

Publications (2)

Publication Number Publication Date
TW202215646A true TW202215646A (zh) 2022-04-16
TWI767818B TWI767818B (zh) 2022-06-11

Family

ID=81045424

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110129379A TWI767818B (zh) 2020-10-09 2021-08-10 Nand型快閃記憶體及其製造方法

Country Status (5)

Country Link
US (1) US20220115400A1 (zh)
JP (2) JP7282728B2 (zh)
KR (1) KR102627048B1 (zh)
CN (1) CN114334997A (zh)
TW (1) TWI767818B (zh)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996005385A1 (en) * 1994-08-12 1996-02-22 Techtruss Holdings Pty. Ltd. Structural beam and web
JP2008078404A (ja) 2006-09-21 2008-04-03 Toshiba Corp 半導体メモリ及びその製造方法
JP2009238874A (ja) * 2008-03-26 2009-10-15 Toshiba Corp 半導体メモリ及びその製造方法
US8569829B2 (en) * 2009-12-28 2013-10-29 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
US20120327714A1 (en) 2011-06-23 2012-12-27 Macronix International Co., Ltd. Memory Architecture of 3D Array With Diode in Memory String
US20180350685A1 (en) * 2011-06-28 2018-12-06 Monolithic 3D Inc. 3d semiconductor device and system
US9123778B2 (en) * 2013-03-13 2015-09-01 Macronix International Co., Ltd. Damascene conductor for 3D array
US9236127B2 (en) * 2013-10-11 2016-01-12 Conversant Intellectual Property Management Inc. Nonvolatile semiconductor memory device
US9147468B1 (en) * 2014-05-21 2015-09-29 Macronix International Co., Ltd. Multiple-bit-per-cell, independent double gate, vertical channel memory
US20160118404A1 (en) * 2014-10-09 2016-04-28 Haibing Peng Three-dimensional non-volatile ferroelectric random access memory

Also Published As

Publication number Publication date
JP2023062202A (ja) 2023-05-02
KR102627048B1 (ko) 2024-01-19
CN114334997A (zh) 2022-04-12
JP2022062762A (ja) 2022-04-21
TWI767818B (zh) 2022-06-11
KR20220047506A (ko) 2022-04-18
US20220115400A1 (en) 2022-04-14
JP7282728B2 (ja) 2023-05-29

Similar Documents

Publication Publication Date Title
US10797077B2 (en) Three-dimensional semiconductor memory device including slit with lateral surfaces having periodicity
KR101941803B1 (ko) 허니콤 셀 구조 3차원 비휘발성 메모리 디바이스
JP3917063B2 (ja) 半導体装置及びその製造方法
US11557603B2 (en) Semiconductor devices
TW201547005A (zh) 半導體裝置及其製造方法
CN110277403B (zh) 制造三维半导体存储器件的方法
KR20130070922A (ko) 3차원 비휘발성 메모리 소자 및 그 제조 방법
KR102634709B1 (ko) 반도체장치 및 그 제조 방법
US11665902B2 (en) Semiconductor storage device and manufacturing method thereof
KR20180090932A (ko) 3차원 반도체 메모리 소자
TWI776337B (zh) 半導體記憶裝置及其製造方法
KR20200076393A (ko) 3차원 반도체 메모리 소자
CN113972213A (zh) 存储元件及其制造方法
CN113257833A (zh) 三维非易失性存储器装置及其制造方法
TWI728877B (zh) 記憶元件及其製造方法
TWI727761B (zh) 記憶元件及其製造方法
TWI767818B (zh) Nand型快閃記憶體及其製造方法
US20220005827A1 (en) Techniques for manufacturing split-cell 3d-nand memory devices
JP6972223B2 (ja) Nand型フラッシュメモリおよびその製造方法
TW202315086A (zh) 三維and快閃記憶體元件及其製造方法
KR20220114917A (ko) 반도체 장치 및 이의 제조 방법
TWI744954B (zh) 與非型快閃記憶體及其製造方法
TWI832643B (zh) 記憶裝置及其製造方法
TWI796557B (zh) 記憶元件及其製造方法
KR102450596B1 (ko) Nand형 플래쉬 메모리 및 그 제조 방법