TW202129740A - 半導體晶圓切割製程 - Google Patents

半導體晶圓切割製程 Download PDF

Info

Publication number
TW202129740A
TW202129740A TW109138159A TW109138159A TW202129740A TW 202129740 A TW202129740 A TW 202129740A TW 109138159 A TW109138159 A TW 109138159A TW 109138159 A TW109138159 A TW 109138159A TW 202129740 A TW202129740 A TW 202129740A
Authority
TW
Taiwan
Prior art keywords
wafer
plasma
semiconductor wafer
workpiece
coating
Prior art date
Application number
TW109138159A
Other languages
English (en)
Inventor
馬汀 哈尼西尼克
珍娜 霍普金斯
奧利薇 安塞爾
Original Assignee
英商Spts科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英商Spts科技公司 filed Critical 英商Spts科技公司
Publication of TW202129740A publication Critical patent/TW202129740A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/36Removing material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • H01J37/32174Circuits specially adapted for controlling the RF discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/2633Bombardment with radiation with high-energy radiation for etching, e.g. sputteretching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • H01L21/3043Making grooves, e.g. cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Optics & Photonics (AREA)
  • Mechanical Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Dicing (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

本發明揭示一種用於將一晶圓切割成個別晶粒之半導體晶圓切割製程,每一晶粒包括一個積體電路。該製程包括: -  將一塗層安置於該晶圓上; -  移除該塗層之至少一部分以暴露該晶圓之將沿著其切割該晶圓之區域以形成一工件; -  將該工件安置於一處理室內之一壓板上; -  以一組電漿處理條件對該工件進行電漿處理以蝕刻該晶圓之該等經暴露區域之一部分從而形成在該塗層下面橫向延伸以形成一底切之一晶圓凹槽; -  以不同於該等電漿處理條件之一組電漿蝕刻條件對該工件進行電漿蝕刻,以蝕刻穿過該晶圓且沿著該晶圓凹槽切割該晶圓。

Description

半導體晶圓切割製程
本發明係關於一種半導體晶圓切割製程。
繼在一半導體晶圓上製造半導體或微機電系統(MEMS)裝置之後,需要一晶圓切割或劃割步驟來將晶圓分割成個別晶片或晶粒。在晶圓切割步驟之前將晶圓附接至一支撐膜,以便在切割步驟之後支撐離散晶粒,該支撐膜又附接至一環狀支撐框架。一旦已完成切割操作,便可自該支撐膜移除個別晶粒且測試個別晶粒並將個別晶粒併入至封裝式裝置中。
可藉由機械劃割、鋸切、雷射劃割、電漿蝕刻或此等技術之一組合達成半導體晶圓之切割。
然而,據發現,晶圓之劃割或鋸切兩者皆可致使晶片及圓鑿沿著單獨晶粒之邊緣形成。另外,裂紋可形成且自晶粒之邊緣傳播至基板中並使安置於其上之積體電路系統不起作用。剝落及裂紋擴展之問題需要晶圓上之晶粒之間的存在額外間隔以阻止對積體電路之損壞。經增加間隔要求有效地減少電路系統之晶圓面積(real estate)。
切割半導體晶圓之一最新方法利用一電漿來沿著跡道蝕刻晶圓。發現電漿切割提供對晶粒之邊緣之一經減小損壞且可達成一較窄切口,因此在晶圓上提供晶粒之一更密集配置。此外,電漿切割使得能夠製作藉助機械劃割無法達成之不同形狀及佈局之晶粒。
使用一電漿切割晶圓需要晶圓最初塗佈有一光阻劑或類似遮罩以便界定切割圖案。此可藉由習用光微影步驟或藉由在晶圓上施加一連續聚合物塗層且然後使用一雷射射束以藉助適當劃割線將該聚合物塗層圖案化從而暴露晶圓之待蝕刻之區域來達成。雷射凹槽製程具有如下益處:藉由射束來燒蝕晶圓之跡道區域中之任何碎屑或金屬結構,該等碎屑或金屬結構對於電漿蝕刻製程將係有問題的。然而,據發現,塗層之雷射射束燒蝕亦移除基板之一部分,從而在其中形成一通道,此降低晶粒之機械完整性。
此外,據發現,當用一雷射將塗層圖案化時,晶圓之跡道區域形成一粗糙邊緣表面。此表面粗糙度在電漿蝕刻製程期間促進沿著側壁之不一致性,此再次降低晶粒之機械完整性。
現在吾等已設計出一種減輕上述問題中之至少某些問題之一經改良半導體晶圓切割製程。
根據本發明之一態樣,提供一種用於將一晶圓切割成個別晶粒之一半導體晶圓切割製程,每一晶粒包括一個積體電路,該製程包括: -  將一塗層安置於該晶圓上; -  移除該塗層之至少一部分以暴露該晶圓之將沿著其切割該晶圓之區域以形成一工件; -  將該工件安置於一處理室內之一壓板上; -  以一組電漿處理條件對該工件進行電漿處理以蝕刻該晶圓之該等經暴露區域之一部分從而形成在該塗層下面橫向延伸以形成一底切之一晶圓凹槽; -  以一組電漿蝕刻條件對該工件進行電漿蝕刻以蝕刻穿過該晶圓且沿著該晶圓凹槽切割該晶圓。
在一實施例中,使用光微影技術移除該塗層之該至少一部分以形成一經圖案化塗層。另一選擇係,使用跨越該晶圓之一表面進行掃描之一雷射射束移除該塗層之該至少一部分以形成一經圖案化塗層。
在一實施例中,該以該等電漿處理條件對該晶圓進行蝕刻包括該晶圓之一實質上等向性蝕刻。
在一實施例中,將該工件安置於一黏膠帶上且該製程進一步包括在該電漿處理步驟之前將安置於該膠帶上之該工件安裝於一晶圓框架上。
在一實施例中,該等電漿處理條件包括使一蝕刻氣體以在範圍50至300 sccm中之一流率穿過該處理室。
在一實施例中,該等電漿處理條件包括或進一步包括將該處理室內之一壓力維持在10至80 mT之範圍中。
在一實施例中,該等電漿處理條件包括或進一步包括以在範圍100至1000 W中之一電功率對該壓板進行電偏壓。
在一實施例中,該等電漿處理條件包括或進一步包括將一電漿維持在該室內達10至60秒之一持續時間。
在一實施例中,該等電漿處理條件包括或進一步包括將在範圍1000至3000 W中之電功率提供至與一電漿產生配置相關聯之一線圈。
在一實施例中,該底切在該塗層下面延伸大致3至7 µm。
在一實施例中,在同一處理室內執行該工件之該電漿處理及該工件之該電漿蝕刻。
在一實施例中,在該工件之該電漿處理之後直接執行該工件之該電漿蝕刻。
根據本發明之一第二態樣,提供一種經組態以執行第一態樣之半導體切割製程之系統。
雖然已在上文闡述本發明,但其擴展至在上文或在以下說明中所陳述之特徵之任何創造性組合。儘管本文中參考隨附圖式詳細闡述本發明之說明性實施例,但應理解,本發明並不限於此等精確實施例。
此外,預期個別地或作為一實施例之一部分經闡述之一特定特徵可與其他個別地經闡述特徵或其他實施例之部分組合,即使其他特徵及實施例未提及該特定特徵。因此,本發明擴展至未闡述之此類特定組合。
參考圖式中之圖1,根據本發明之一實施例圖解說明經組態以實施與用於對一半導體晶圓進行電漿切割之一製程相關聯之步驟之一系統100。
系統100包括一處理室10,在處理室10內安置有一基板或晶圓11以用於處理。晶圓11包括由跡道區域12分開之多個積體電路13。晶圓11安置於自身緊固至一框架16 (諸如一環狀框架)之一黏膠帶(亦即,切割膠帶14)上。膠帶14及框架16共同形成安置於一壓板或靜電吸盤15上之一框架組合件17。
切割膠帶14通常由聚烯烴、聚(氯乙烯)或聚(對苯二甲酸乙二酯)構成。環狀框架16通常由不銹鋼或塑膠構成且框架組合件17及靜電吸盤15之表面區經選擇使得靜電吸盤15延伸超過環狀框架16之直徑且含有一冷卻劑氣體在其中通過之內部冷卻通道18。一高電壓可經由一RF供應器(未展示)施加至靜電吸盤15。靜電夾緊機構達成一良好熱接觸以存在於框架組合件17與靜電吸盤15之間。框架組合件17與靜電吸盤15之間的一良好熱接觸幫助在電漿處理期間使框架組合件17冷卻且阻止切割膠帶14之熱降解。
藉由使用一框架蓋21,屏蔽環狀框架16及經暴露膠帶14以免直接暴露於電漿19。框架蓋21可被定位成與框架16進行接觸(如圖1中在22處所展示)或透過使用一致動器23及相關聯提升連接器24來升高。使通常以13.56 MHz操作之一RF供應器20通往壓板/靜電吸盤15以將一偏壓電壓提供至晶圓11。採用用於將製程氣體引入至室10中且自室10引入製程氣體之標準技術。
製程電漿在19處示意性地經展示,且應瞭解,可使用不同技術(包含但不限於一感應耦合技術)產生此電漿,藉此電磁能經由安置在室10周圍之一線圈(未展示)感應地耦合在室10內。
參考圖式中之圖2,根據本發明之一實施例圖解說明對與一半導體晶圓切割製程200相關聯之步驟進行定序之一流程圖。在步驟201處,首先用一塗層110 (諸如一水溶性聚合物塗層)塗佈半導體晶圓11。此可藉由如下方式來達成:在晶圓11上旋塗或噴塗聚合物以達成一均勻塗層厚度。在步驟202處,晶圓11然後經受一劃割操作,藉此移除塗層110之鄰近晶圓跡道12安置之區域,亦即,積體電路13之間的區域。在一實施例中,使用一雷射(未展示)達成此移除。在步驟202a處,使用一透鏡及射束轉向配置(未展示)將一雷射射束聚焦在塗層上且使該雷射射束跨越經塗佈晶圓11進行掃描以在塗層內劃割所要圖案且因此暴露晶圓11之一上表面,以形成一工件11a以用於處理。另一選擇係,在步驟201處,可用一光阻劑塗佈晶圓11,在步驟202a處,使用光微影技術將該光阻劑圖案化以暴露晶圓11之跡道區域12且因此形成工件11a。
在步驟203處,隨後將工件11a安置於自身安置於一框架16 (諸如一環狀框架)上之一黏膠帶14上,以提供對工件11a之機械支撐。另一選擇係,繼將半導體基板11安裝於膠帶14上之後可發生雷射劃割步驟。黏膠帶14或背襯膠帶用於相對於框架16將工件11a固持於適當位置中,使得工件11a可以適合方式對準,且亦繼切割製程之後緊固晶粒,使得可容易地操縱該等晶粒。
在步驟204處,隨後將帶框工件11a裝載至處理室10中且安置於靜電吸盤15上。在步驟205處,工件11a然後經受一電漿處理步驟,包括一組電漿處理條件。在步驟205a處,將一含氟蝕刻氣體(諸如SF6 )可能與包含O2 及Ar之其他氣體一起引入至室中(以輔助材料移除)。一控制器(未展示)調節在50至300 sccm之範圍中且通常為200 sccm之穿過室之流率,且將室內之一壓力維持在範圍10至80 mT中,通常為35 mT。在步驟205b處,然後以在範圍1000至3000 W中(通常為2500 W)之一電功率供應與電漿產生配置相關聯之線圈(未展示)以產生一電漿19,且在步驟205c處經由靜電吸盤15經由一電產生器20將一電偏壓施加至工件11a。以在範圍100至1000 W中之電功率(通常為500 W)供應吸盤15,且電偏壓促進電漿物種與經暴露晶圓區域之間的相互作用以對晶圓11之經暴露區域進行電漿蝕刻。氟之蝕刻之等向性性質在塗層110下面在晶圓11之跡道區域12內形成一底切,清理跡道區域12中之任何碎屑且改良側壁之品質以用於晶圓11之電漿切割之後續步驟。發現電漿處理步驟205藉由提供一經改良側壁品質給所得晶粒而且藉由減少晶粒內之應力點來改良晶圓11之後續切割,而不管晶圓11包括已藉由一雷射來圖案化之一塗層110還是已使用光微影技術來圖案化之一遮罩。
傳統上施加之蝕刻方法在一高偏壓施加至吸盤15之情況下將Ar及SF6 氣體引入至處理室10中,此致使一經延伸蝕刻在晶圓11內達到一大深度。電漿處理步驟205之目的係藉由在一短製程時間內施加一經減小偏壓來橫向地而非垂直地蝕刻晶圓11,以便控制塗層110下面之底切量。
在一實施例中,使與電漿處理步驟205相關聯之電漿維持10至60秒且通常30秒之一持續時間以便在塗層110下面在晶圓11之跡道區域12內形成一底切。圖3圖解說明形成於包括一雷射開槽之塗層之晶圓11之表面中之凹槽G,且圖4圖解說明繼電漿處理步驟之後具有相關聯底切之凹槽G之經改良側壁品質。圖8圖解說明繼一60秒持續時間電漿處理步驟之後大致5至7 µm之一底切。圖5及圖6演示形成於包括一光阻劑遮罩之一晶圓11內之類似底切,該光阻劑遮罩已經受一電漿處理步驟205分別達大致30秒及60秒。
繼電漿處理步驟205之後,使用通常不同於電漿處理條件之一組電漿蝕刻條件執行電漿切割操作206。通常在執行電漿處理步驟之同一處理室10中且較佳地在電漿處理步驟之後直接執行工件11a之電漿蝕刻。在步驟207處,一旦已切割晶圓11,便然後移除安置於晶粒上之塗層110。
參考圖式中之圖7,圖解說明穿過已使用一雷射劃割製程準備且然後使用一電漿蝕刻製程切割之一晶圓11之一剖面之一放大SEM影像。圖8係穿過已使用一雷射劃割製程準備但然後在使用一電漿蝕刻製程206進行切割之前經受以上電漿處理步驟205之一類似晶圓11之一剖面之一放大SEM影像。與圖11中之晶圓11之側壁相比較,圖8中所圖解說明之晶圓11之側壁品質之改良係明顯的。與圖7中所展示相比較,圖8清楚地圖解說明側壁之一平滑輪廓。參考圖式中之圖9,提供穿過已使用一電漿蝕刻切割但尚未經受一先前電漿處理步驟205之一晶圓11之一剖面之一SEM影像,然而圖10係繼一電漿處理步驟205之後已經電漿切割之一類似晶圓11之一SEM影像。晶圓11中之條紋及與經受電漿處理步驟205 (圖10)之晶圓11相關聯之經改良側壁品質係明顯的。
參考圖式中之圖11,提供已塗佈有一光阻劑遮罩且已經受變化持續時間之電漿處理步驟之一晶圓11形成之晶粒之晶粒撓曲強度(x軸)之一威布爾(Weibull)累積概率分佈。曲線(a)表示在電漿切割之前未經歷任何電漿處理之一晶粒之撓曲強度,然而曲線(b)、(c)及(d)分別表示已經歷一電漿處理達10秒、20秒及30秒之一持續時間之晶粒之撓曲強度。自圖11清楚,一經增加電漿處理持續時間提供與晶粒相關聯之一經增加強度。亦針對包括一雷射開槽之塗層之晶圓觀察到類似益處。
雖然在與習用劃割技術相比較時已知電漿切割可改良晶粒之機械性質,但由於此等方法所導致之損壞,讓人驚訝的是,電漿切割亦可改良具有一光微影遮罩之晶圓之機械完整性。與劃割或鋸切方法不一樣,光微影遮罩應對下面之矽不具有任何影響。在不受任何理論或推測約束之情況下,提議底切區域減小晶粒之頂部邊緣處之應力。此又降低裂紋擴展之可能性。
10:處理室 11:基板/晶圓/半導體晶圓/半導體基板 11a:工件/帶框工件 12:晶圓跡道/跡道區域 13:積體電路 14:切割膠帶/膠帶/黏膠帶 15:壓板/靜電吸盤/吸盤 16:框架/環狀框架 17:框架組合件 18:內部冷卻通道 19:電漿 20:RF供應器 21:框架蓋 23:致動器 24:提升連接器 100:系統 110:塗層 200:半導體晶圓切割製程 201:步驟 202:步驟 202a:步驟 203:步驟 204:步驟 205:步驟/電漿處理步驟 205a:步驟 205b:步驟 205c:步驟 206:電漿切割操/電漿蝕刻製程 207:步驟 G:凹槽
可以各種方式執行本發明,且僅藉由實例方式,現在將參考隨附圖式闡述本發明之實施例,其中: 圖1係根據本發明之一實施例之用於切割半導體晶圓之一系統之一示意性表示。 圖2係根據本發明之一第一實施例之對與一半導體晶圓切割製程相關聯之步驟進行定序之一流程圖; 圖3係圖解說明繼塗層之一雷射移除之後在晶圓之表面中形成之凹槽之一SEM影像; 圖4係圖解說明繼一塗層之一雷射移除及一後續電漿處理步驟之後形成於一晶圓之表面中之凹槽之一SEM影像; 圖5係穿過包括一光阻劑遮罩之一晶圓之一剖面之一SEM影像,該光阻劑遮罩已經受一電漿處理步驟達大致30秒; 圖6係穿過包括一光阻劑遮罩之一晶圓之一剖面之一SEM影像,該光阻劑遮罩已經受一電漿處理步驟達大致60秒; 圖7係穿過包括一雷射開槽之遮罩之一晶圓之一剖面圖之一SEM影像,在不具有一電漿處理步驟之情況下已使用一電漿蝕刻來切割該晶圓; 圖8係穿過包括一雷射開槽之遮罩之一晶圓之一剖面圖之一SEM影像,繼一電漿處理步驟之後已使用一電漿蝕刻來切割該晶圓; 圖9係穿過已使用一電漿蝕刻來切割但尚未經受一先前電漿處理步驟之一晶圓之一剖面之一SEM影像; 圖10係穿過繼一電漿處理步驟之後已使用一電漿蝕刻來切割之一晶圓之一剖面之一SEM影像;且 圖11係光微影產生之經遮蔽晶圓之晶粒強度之一圖形表示,該光微影產生之經遮蔽晶圓在晶圓切割之前經受一電漿處理步驟達(a) 0秒、(b) 10秒、(c) 20秒及(d) 30秒之一持續時間。
200:半導體晶圓切割製程
201:步驟
202:步驟
202a:步驟
203:步驟
204:步驟
205:步驟/電漿處理步驟
205a:步驟
205b:步驟
205c:步驟
206:電漿切割操/電漿蝕刻製程
207:步驟

Claims (16)

  1. 一種用於將一晶圓切割成個別晶粒之半導體晶圓切割製程,每一晶粒包括一個積體電路,該製程包括: 將一塗層安置於該晶圓上; 移除該塗層之至少一部分以暴露該晶圓之將沿著其切割該晶圓之區域以形成一工件; 將該工件安置於一處理室內之一壓板上; 以一組電漿處理條件對該工件進行電漿處理以蝕刻該晶圓之該等經暴露區域之一部分從而形成在該塗層下面橫向延伸以形成一底切之一晶圓凹槽; 以一組電漿蝕刻條件對該工件進行電漿蝕刻,以蝕刻穿過該晶圓且沿著該晶圓凹槽切割該晶圓。
  2. 如請求項1之半導體晶圓切割製程,其中使用光微影技術移除該塗層之該至少一部分以形成一經圖案化塗層。
  3. 如請求項1之半導體晶圓切割製程,其中使用跨越該晶圓之一表面進行掃描之一雷射射束移除該塗層之該至少一部分以形成一經圖案化塗層。
  4. 如請求項1至3中任一項之半導體晶圓切割製程,其中該以該等電漿處理條件對該晶圓進行蝕刻包括對該晶圓之一實質上等向性蝕刻。
  5. 如請求項1至3中任一項之半導體晶圓切割製程,其中該以該等電漿處理條件對該晶圓進行蝕刻包括使用一含氟蝕刻氣體對該晶圓之一實質上等向性蝕刻。
  6. 如請求項1至3中任一項之半導體晶圓切割製程,其進一步包括將該工件安置於一黏膠帶上且在該電漿處理步驟之前將安置於該膠帶上之該工件安裝於一晶圓框架上。
  7. 如請求項1至3中任一項之半導體晶圓切割製程,其中該等電漿處理條件包括使一蝕刻氣體以在範圍50至300 sccm中之一流率穿過該處理室。
  8. 如請求項1至3中任一項之半導體晶圓切割製程,其中該等電漿處理條件包括或進一步包括將該處理室內之一壓力維持在10至80 mT之範圍中。
  9. 如請求項1至3中任一項之半導體晶圓切割製程,其中該等電漿處理條件包括或進一步包括以在範圍100至1000 W中之一電功率對該壓板進行電偏壓。
  10. 如請求項1至3中任一項之半導體晶圓切割製程,其中該等電漿處理條件包括或進一步包括將一電漿維持在該室內達10至60秒之一持續時間。
  11. 如請求項1至3中任一項之半導體晶圓切割製程,其中該等電漿處理條件包括或進一步包括將在範圍1000至3000 W中之電功率提供至與一電漿產生配置相關聯之一線圈。
  12. 如請求項1至3中任一項之半導體晶圓切割製程,其中該底切在該塗層下面延伸大致3至7 µm。
  13. 如請求項1至3中任一項之半導體晶圓切割製程,其中在該同一處理室內執行該工件之該電漿處理及該工件之該電漿蝕刻。
  14. 如請求項1至3中任一項之半導體晶圓切割製程,其中在該工件之該電漿處理之後直接執行該工件之該電漿蝕刻。
  15. 如請求項1至3中任一項之半導體晶圓切割製程,其進一步包括自該經電漿切割之晶圓移除該塗層。
  16. 一種經組態以執行如請求項1至15中任一項之半導體晶圓切割製程之系統。
TW109138159A 2019-12-09 2020-11-03 半導體晶圓切割製程 TW202129740A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GBGB1917988.6A GB201917988D0 (en) 2019-12-09 2019-12-09 A semiconductor wafer dicing process
GB1917988.6 2019-12-09

Publications (1)

Publication Number Publication Date
TW202129740A true TW202129740A (zh) 2021-08-01

Family

ID=69171883

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109138159A TW202129740A (zh) 2019-12-09 2020-11-03 半導體晶圓切割製程

Country Status (6)

Country Link
US (1) US20210175122A1 (zh)
EP (1) EP3848959A1 (zh)
KR (1) KR20210072690A (zh)
CN (1) CN113035780A (zh)
GB (1) GB201917988D0 (zh)
TW (1) TW202129740A (zh)

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003273082A (ja) * 2002-03-14 2003-09-26 Tokyo Electron Ltd プラズマ処理装置及びプラズマ処理方法
JP4579489B2 (ja) * 2002-09-02 2010-11-10 新光電気工業株式会社 半導体チップ製造方法及び半導体チップ
US6916746B1 (en) * 2003-04-09 2005-07-12 Lam Research Corporation Method for plasma etching using periodic modulation of gas chemistry
WO2006012297A1 (en) * 2004-06-29 2006-02-02 Unaxis Usa Inc. Method and apparatus for reducing aspect ratio dependent etching in time division multiplexed etch processes
JP4018088B2 (ja) * 2004-08-02 2007-12-05 松下電器産業株式会社 半導体ウェハの分割方法及び半導体素子の製造方法
JP4275095B2 (ja) * 2005-04-14 2009-06-10 パナソニック株式会社 半導体チップの製造方法
JP4677331B2 (ja) * 2005-11-30 2011-04-27 エルピーダメモリ株式会社 島状の分散構造を備えた半導体チップおよびその製造方法
US9236305B2 (en) * 2013-01-25 2016-01-12 Applied Materials, Inc. Wafer dicing with etch chamber shield ring for film frame wafer applications
JP6476419B2 (ja) * 2016-02-04 2019-03-06 パナソニックIpマネジメント株式会社 素子チップの製造方法および素子チップ
JP6467592B2 (ja) * 2016-02-04 2019-02-13 パナソニックIpマネジメント株式会社 素子チップの製造方法および電子部品実装構造体の製造方法ならびに電子部品実装構造体
JP6604476B2 (ja) * 2016-03-11 2019-11-13 パナソニックIpマネジメント株式会社 素子チップの製造方法
JP6524535B2 (ja) * 2016-03-11 2019-06-05 パナソニックIpマネジメント株式会社 素子チップおよびその製造方法
JP2017163070A (ja) * 2016-03-11 2017-09-14 パナソニックIpマネジメント株式会社 素子チップおよびその製造方法
JP6524562B2 (ja) * 2017-02-23 2019-06-05 パナソニックIpマネジメント株式会社 素子チップおよびその製造方法
JP2018137483A (ja) * 2018-05-23 2018-08-30 Sppテクノロジーズ株式会社 プラズマ加工方法及びこの方法を用いて製造された基板

Also Published As

Publication number Publication date
GB201917988D0 (en) 2020-01-22
EP3848959A1 (en) 2021-07-14
CN113035780A (zh) 2021-06-25
US20210175122A1 (en) 2021-06-10
KR20210072690A (ko) 2021-06-17

Similar Documents

Publication Publication Date Title
JP4285455B2 (ja) 半導体チップの製造方法
US6214703B1 (en) Method to increase wafer utility by implementing deep trench in scribe line
JP4447325B2 (ja) 半導体ウェーハの分割方法
CN102792438B (zh) 精加工绝缘体上半导体型衬底的方法
JP5023614B2 (ja) 半導体チップの製造方法及び半導体ウエハの処理方法
JP4018096B2 (ja) 半導体ウェハの分割方法、及び半導体素子の製造方法
JP7142236B2 (ja) 素子チップの製造方法
US8987140B2 (en) Methods for etching through-silicon vias with tunable profile angles
US20180096892A1 (en) Device wafer processing method
JP2006049404A (ja) 半導体ウェハの分割方法、半導体素子の製造方法、及び半導体ウェハ分割用マスク形成装置
KR20090018614A (ko) 접합 웨이퍼의 제조방법
JP6377449B2 (ja) ウエーハの分割方法
US10410924B2 (en) Manufacturing process of element chip
US11373907B2 (en) Method of manufacturing device chip
JP2003273082A (ja) プラズマ処理装置及びプラズマ処理方法
US11189480B2 (en) Element chip manufacturing method
JP2019212765A (ja) 素子チップの製造方法
JP2019079884A (ja) ウェーハの加工方法
JP2019114712A (ja) 素子チップの製造方法
JP2003197569A (ja) 半導体チップの製造方法
JP2018182179A (ja) デバイスチップの製造方法
TW202129740A (zh) 半導體晶圓切割製程
CN109719374B (zh) 被加工物的加工方法
TW201608634A (zh) 抑制刻蝕過程中孔底部出現缺口的方法、孔的形成方法
KR20210074999A (ko) 반도체 웨이퍼 다이싱 공정