TW202042371A - 堆疊式封裝以及包括其的封裝連接系統 - Google Patents

堆疊式封裝以及包括其的封裝連接系統 Download PDF

Info

Publication number
TW202042371A
TW202042371A TW108126756A TW108126756A TW202042371A TW 202042371 A TW202042371 A TW 202042371A TW 108126756 A TW108126756 A TW 108126756A TW 108126756 A TW108126756 A TW 108126756A TW 202042371 A TW202042371 A TW 202042371A
Authority
TW
Taiwan
Prior art keywords
package
layer
insulating layer
wiring layer
semiconductor
Prior art date
Application number
TW108126756A
Other languages
English (en)
Inventor
李榮官
許榮植
蘇源煜
Original Assignee
南韓商三星電機股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電機股份有限公司 filed Critical 南韓商三星電機股份有限公司
Publication of TW202042371A publication Critical patent/TW202042371A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02373Layout of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02381Side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1041Special adaptations for top connections of the lowermost container, e.g. redistribution layer, integral interposer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1433Application-specific integrated circuit [ASIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1436Dynamic random-access memory [DRAM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1438Flash memory
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Electromagnetism (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

提供一種堆疊式封裝及包括堆疊式封裝的封裝連接系統。所述堆疊式封裝包括第一半導體封裝及第二半導體封裝,所述第一半導體封裝包括第一半導體晶片,所述第二半導體封裝設置於所述第一半導體封裝上且包括電性連接至所述第一半導體晶片的第二半導體晶片。所述第一半導體晶片包括應用處理器(AP),所述應用處理器(AP)包括第一影像訊號處理器(ISP),且所述第二半導體晶片包括第二影像訊號處理器(ISP)。

Description

堆疊式封裝以及包括其的封裝連接系統
本發明概念是有關於一種堆疊式封裝(package-on-package,POP)及一種包括堆疊式封裝的封裝連接系統。 [相關申請案的交叉參考]
本申請案主張2019年5月9日在韓國智慧財產局中提出申請的韓國專利申請案第10-2019-0054427號的優先權的權益,所述韓國專利申請案的揭露內容出於全部目的而全文併入本案供參考。
在近來的行動裝置中,成像已成為主要特徵。由照相機模組成像的原始資料經歷由影像訊號處理器(image signal processor,ISP)執行的處理過程。在此種情形中,行動裝置使用嵌入於應用處理器(application processor,AP)中的影像訊號處理器(ISP)。
本發明概念的態樣旨在提供一種堆疊式封裝及一種包括堆疊式封裝的封裝連接系統,其中藉由除嵌入於應用處理器(AP)中的影像訊號處理器(ISP)以外進一步配置附加影像訊號處理器(ISP),可使照相機功能多樣化。
根據本發明概念的態樣,除包括嵌入有影像訊號處理器(ISP)的應用處理器(AP)的半導體封裝以外,亦單獨配置包括附加影像訊號處理器(ISP)的半導體封裝,且多個半導體晶片以堆疊式封裝形式進行設置。
根據本發明概念的態樣,一種堆疊式封裝包括第一半導體封裝及第二半導體封裝,所述第一半導體封裝包括第一半導體晶片,所述第二半導體封裝設置於所述第一半導體封裝上且包括電性連接至所述第一半導體晶片的第二半導體晶片。所述第一半導體晶片包括應用處理器(AP),所述應用處理器(AP)包括第一影像訊號處理器(ISP),且所述第二半導體晶片包括第二影像訊號處理器(ISP)。
根據本發明概念的態樣,一種封裝連接系統包括:印刷電路板(printed circuit board,PCB);堆疊式封裝,設置於所述印刷電路板上;以及影像感測器封裝,電性連接至所述印刷電路板。所述堆疊式封裝包括第一半導體封裝及第二半導體封裝,所述第一半導體封裝包括第一半導體晶片,所述第二半導體封裝設置於所述第一半導體封裝上且包括電性連接至所述第一半導體晶片的第二半導體晶片。所述第一半導體晶片包括應用處理器(AP),所述應用處理器(AP)包括第一影像訊號處理器(ISP),且所述第二半導體晶片包括第二影像訊號處理器(ISP)。
在下文中,將參照所附圖式闡述本發明概念的實例。為清晰起見,可誇大或減小圖式中的構成元件的形狀及尺寸。電子裝置
圖1為示出電子裝置系統的實例的方塊示意圖。
參照圖1,電子裝置1000中可容置主板1010。主板1010可包括物理連接至或電性連接至主板1010的晶片相關組件1020、網路相關組件1030、其他組件1040等。該些組件可連接至以下欲闡述的其他組件以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如中央處理單元(central processing unit,CPU))、圖形處理器(例如圖形處理單元(graphics processing unit,GPU))、數位訊號處理器(digital signal processor,DSP)、密碼處理器(cryptographic processor)、微處理器、微控制器等;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)等。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。另外,晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下等協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與以上所述的晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,而是亦可包括用於各種其他目的的被動組件等。另外,其他組件1040可與以上所述的晶片相關組件1020或網路相關組件1030一起彼此組合。
視電子裝置1000的類型而定,電子裝置1000可包括可物理連接至或電性連接至主板1010的其他組件,或可不物理連接至或不電性連接至主板1010的其他組件。該些其他組件可包括例如照相機模組1050、天線1060、顯示器裝置1070、電池1080、音訊編解碼器(未繪示)、視訊編解碼器(未繪示)、功率放大器(未繪示)、羅盤(未繪示)、加速度計(未繪示)、陀螺儀(未繪示)、揚聲器(未繪示)、大容量儲存單元(例如硬碟驅動機)(未繪示)、光碟(compact disk,CD)驅動機(未繪示)、數位多功能光碟(digital versatile disk,DVD)驅動機(未繪示)等。然而,該些其他組件並非僅限於此,而是視電子裝置1000的類型等而亦可包括用於各種目的的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、膝上型PC、隨身型易網機PC(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶、汽車組件等。然而,電子裝置1000並非僅限於此,而是可為處理資料的任何其他電子裝置。
圖2為示出電子裝置的實例的立體示意圖。
參照圖2,半導體封裝可於如上所述的各種電子裝置1000中用於各種目的。舉例而言,印刷電路板1110(例如母板等)可容置於智慧型電話1100的本體1101中,且各種電子組件1120可物理連接至或電性連接至印刷電路板1110。另外,可物理連接至或電性連接至印刷電路板1110或可不物理連接至或不電性連接至印刷電路板1110的其他組件(例如照相機模組1130)可容置於本體1101中。電子組件1120中的一些電子組件可為晶片相關組件,例如半導體封裝1121,但並非僅限於此。所述電子裝置未必限於智慧型電話1100,而是可為如上所述的其他電子裝置。半導體封裝
一般而言,在半導體晶片中整合有諸多精密的電路。然而,半導體晶片自身可能無法充當已完成的半導體產品,且可能因外部物理性或化學性影響而受損。因此,半導體晶片可能無法單獨使用,但可被封裝且在電子裝置等中以封裝狀態使用。
在此種情形中,由於半導體晶片與電子裝置的主板之間存在電性連接方面的電路寬度差異,因而需要半導體封裝。詳言之,半導體晶片的連接墊的尺寸及半導體晶片的連接墊之間的間隔極為精細,但電子裝置中所使用的主板的組件安裝墊的尺寸及主板的組件安裝墊之間的間隔顯著大於半導體晶片的連接墊的尺寸及間隔。因此,可能難以將半導體晶片直接安裝於主板上,而需要用於緩衝半導體晶片與主板之間的電路寬度差異的封裝技術。
視半導體封裝的結構及目的而定,封裝技術所製造的半導體封裝可分類為扇入型半導體封裝或扇出型半導體封裝。
在下文中將參照圖式更詳細地闡述扇入型半導體封裝及扇出型半導體封裝。扇入型半導體封裝
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。
圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。
參照圖3A至圖4,半導體晶片2220可例如是處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:本體2221,包含矽(Si)、鍺(Ge)、砷化鎵(GaAs)等;連接墊2222,形成於本體2221的一個表面上且包含例如鋁(Al)等導電材料;以及鈍化層2223,其例如是氧化物層、氮化物層等,且形成於本體2221的一個表面上且覆蓋連接墊2222的至少部分。在此種情形中,由於連接墊2222可為顯著小的,因此可能難以將積體電路(IC)安裝於中級印刷電路板(PCB)上以及電子裝置的主板等上。
因此,可視半導體晶片2220的尺寸在半導體晶片2220上形成連接構件2240以對連接墊2222進行重佈線。連接構件2240可藉由以下方式來形成:利用例如感光成像介電(photoimageable dielectric,PID)樹脂等絕緣材料在半導體晶片2220上形成絕緣層2241,形成敞露連接墊2222的通孔孔洞2243h,並接著形成配線圖案2242及通孔2243。接著,可形成保護連接構件2240的鈍化層2250、可形成開口2251且可形成凸塊下金屬層2260等。亦即,可藉由一系列製程來製造包括例如半導體晶片2220、連接構件2240、鈍化層2250及凸塊下金屬層2260的扇入型半導體封裝2200。
如上所述,扇入型半導體封裝可具有半導體晶片的連接墊(例如輸入/輸出(input/output,I/O)端子)中的所有者均設置於半導體晶片內部的封裝形式,且可具有極佳的電性特性並可以低成本進行生產。因此,已以扇入型半導體封裝的形式製造安裝於智慧型電話中的諸多元件。詳言之,已開發出諸多安裝於智慧型電話中的元件以實施快速的訊號傳送並同時具有小型尺寸。
然而,由於在扇入型半導體封裝中所有I/O端子均需要設置於半導體晶片內部,因此扇入型半導體封裝具有顯著的空間限制。因此,難以將此結構應用於具有大量I/O端子的半導體晶片或具有小型尺寸的半導體晶片。另外,由於以上所述缺點,扇入型半導體封裝可能無法在電子裝置的主板上直接安裝並使用。原因在於,即使藉由重佈線製程增大半導體晶片的I/O端子的尺寸及半導體晶片的I/O端子之間的間隔,半導體晶片的I/O端子的尺寸及半導體晶片的I/O端子之間的間隔仍不足以使扇入型半導體封裝直接安裝於電子裝置的主板上。
圖5為示出扇入型半導體封裝安裝於印刷電路板(PCB)上且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖6為示出扇入型半導體封裝嵌入於印刷電路板(PCB)中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖5及圖6,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(即,I/O端子)可藉由印刷電路板2301進行重新分佈,且扇入型半導體封裝2200可在其安裝於印刷電路板2301上的狀態下最終安裝於電子裝置的主板2500上。在此種情形中,可藉由底部填充樹脂2280等來固定焊球2270等,且半導體晶片2220的外側可以模製材料2290等覆蓋。作為另一選擇,扇入型半導體封裝2200可嵌入於單獨的印刷電路板2302中,半導體晶片2220的連接墊2222(即,I/O端子)可在扇入型半導體封裝2200嵌入於印刷電路板2302中的狀態下,由印刷電路板2302進行重新分佈,且扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以直接在電子裝置的主板上安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的PCB上,並接著藉由封裝製程安裝於電子裝置的主板上,或者扇入型半導體封裝可在其嵌入於PCB中的狀態下在電子裝置的主板上安裝並使用。扇出型半導體封裝
圖7為示出扇出型半導體封裝的剖面示意圖。
參照圖7,在扇出型半導體封裝2100中,舉例而言,半導體晶片2120的外側可由包封體2130保護,且半導體晶片2120的連接墊2122可藉由連接構件2140而朝半導體晶片2120之外進行重新分佈。在此種情形中,在連接構件2140上可進一步形成鈍化層2150,且在鈍化層2150的開口中可進一步形成凸塊下金屬層2160。在凸塊下金屬層2160上可進一步形成焊球2170。半導體晶片2120可為包括本體2121、連接墊2122、鈍化層(未繪示)等的積體電路(IC)。連接構件2140可包括絕緣層2141、形成於絕緣層2141上的重佈線層2142以及將連接墊2122與重佈線層2142電性連接至彼此的通孔2143。
如上所述,扇出型半導體封裝可具有半導體晶片的I/O端子藉由形成於半導體晶片上的連接構件朝半導體晶片之外進行重新分佈並朝半導體晶片之外進行設置的形式。如上所述,在扇入型半導體封裝中,半導體晶片的所有I/O端子均需要設置於半導體晶片內部。因此,當半導體晶片的尺寸減小時,需減小球的尺寸及節距,進而使得標準化球佈局(standardized ball layout)可能無法在扇入型半導體封裝中使用。另一方面,扇出型半導體封裝具有半導體晶片的I/O端子藉由形成於半導體晶片上的連接構件朝半導體晶片之外進行重新分佈並朝半導體晶片之外進行設置的形式,如上所述。因此,即使在半導體晶片的尺寸減小的情形中,標準化球佈局可照樣用於扇出型半導體封裝中,進而使得扇出型半導體封裝無需使用單獨的PCB即可安裝於電子裝置的主板上,如下所述。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖8,扇出型半導體封裝2100可藉由焊球2170等安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括連接構件2140,連接構件2140形成於半導體晶片2120上且能夠將連接墊2122重佈線至半導體晶片2120的尺寸之外的扇出區域,進而使得標準化球佈局可照樣用於扇出型半導體封裝2100中。因此,扇出型半導體封裝2100無須使用單獨的PCB等即可安裝於電子裝置的主板2500上。
如上所述,由於扇出型半導體封裝無需使用單獨的印刷電路板即可安裝於電子裝置的主板上,因此扇出型半導體封裝可以較使用印刷電路板的扇入型半導體封裝的厚度小的厚度實施。因此,扇出型半導體封裝可小型化及薄化。另外,扇出型電子組件封裝具有極佳的熱特性及電性特性,進而使得扇出型電子組件封裝尤其適宜用於行動產品。因此,扇出型電子組件封裝可以較使用印刷電路板(PCB)的一般堆疊式封裝(POP)類型的形式更小型的形式實施,且可解決因翹曲(warpage)現象出現而產生的問題。
同時,扇出型半導體封裝指代封裝技術,如上所述用於將半導體晶片安裝於電子裝置的主板等上且保護半導體晶片免受外部影響,且其在概念上不同於例如PCB等印刷電路板(PCB),印刷電路板(PCB)具有與扇出型半導體封裝的規格、目的等不同的規格、目的等,且有扇入型半導體封裝嵌入於其中。堆疊式封裝
圖9為示意性地示出堆疊式封裝的實例的剖面圖。
圖10為示意性地示出應用於圖9所示堆疊式封裝的第一半導體晶片及第二半導體晶片的單元的佈置的平面圖。
參照圖9及圖10,根據實例的堆疊式封裝300包括第一半導體封裝100及第二半導體封裝200,第一半導體封裝100包括第一半導體晶片120,第二半導體封裝200設置於第一半導體封裝100上且包括電性連接至第一半導體晶片120的第二半導體晶片220。具有如上所述結構的堆疊式封裝300可利用第一電性連接金屬170安裝於例如主板等印刷電路板(PCB)上。第一半導體封裝100與第二半導體封裝200可藉由第二電性連接金屬270物理連接至/電性連接至彼此。稍後將參照其他所附圖式詳細闡述第一半導體封裝100及第二半導體封裝200的詳細結構。
第一半導體晶片120包括應用處理器(AP)600,應用處理器(AP)600包括第一影像訊號處理器(ISP)610。
第二半導體晶片220包括與第一影像訊號處理器(ISP)610不同的一或多個第二影像訊號處理器(ISP)620。
應用處理器(AP)600可除第一影像訊號處理器(ISP)610以外更包括一或多個配置(configuration)。舉例而言,應用處理器(AP)600可更包括中央處理單元(central processing unit,CPU)640、圖形處理單元(graphics processing unit,GPU)650、數位訊號處理器(digital signal processor,DSP)660、神經處理單元(neural processing unit,NPU)670、記憶體單元680及用於一般用途的通用輸入/輸出單元690中的一或多者。在此種情形中,可形成其中每一配置構成單一系統的晶片上系統(system-on-chip,SoC)。應用處理器(AP)600的組件中的所有者或部分可連接至其他配置。
第一影像訊號處理器(ISP)610及第二影像訊號處理器(ISP)620中的每一者可包括影像接收單元、影像處理單元及影像傳輸單元。因此,第一影像訊號處理器(ISP)610及第二影像訊號處理器(ISP)620可接收並處理自例如影像感測器、照相機模組等配置輸出的影像資料,且可將經處理的影像資料輸出至應用處理器(AP)600中的配置,或者輸出至應用處理器(AP)600之外的配置,例如影像處理單元310等。影像處理單元310可修正例如所接收影像資料的抖動(shake)且可調節白平衡(white balance)。
應用處理器(AP)600亦可藉由匯流排結構800連接至其他配置。在此種情形中,應用處理器(AP)可包括用於高效地與匯流排結構800介接的介面。另外,第一影像訊號處理器(ISP)610與第二影像訊號處理器(ISP)620可共享應用處理器(AP)的介面。舉例而言,應用處理器(AP)600可更包括記憶體介面630,且記憶體介面630可藉由匯流排結構800連接至記憶體封裝310。在此種情形中,第一影像訊號處理器(ISP)610及第二影像訊號處理器(ISP)620中的每一者均電性連接至應用處理器(AP)600的記憶體介面630,且記憶體介面630可藉由匯流排結構連接至記憶體封裝310。記憶體封裝310可為(但不限於)嵌入式多晶片封裝(embeded multi-chip package,eMCP),其包括動態隨機存取記憶體(DRAM)、快閃記憶體及控制器(controller,CTR),但並非僅限於此。
同時,近來的行動裝置已使用嵌入於應用處理器(AP)中的影像訊號處理器(ISP)。在此種情形中,照相機模組的效能受到嵌入於應用處理器(AP)中的影像訊號處理器(ISP)的限制。此外,就良率(yield)及成本而言,難以在應用處理器(AP)600中嵌入高端影像訊號處理器(ISP)。然而,近來,隨著近來的包括兩個或更多個照相機模組(例如四攝後置照相機(quad rear camera)、雙攝前置照相機(dual front camera)等)的行動裝置的發布,需要增加影像訊號處理器(ISP)的數目。然而,在應用處理器(AP)中進一步配置影像訊號處理器(ISP)的情形中,隨著應用處理器(AP)的尺寸增加,可能無法實施半導體封裝的小型化及薄化。此外,隨著附加影像訊號處理器(ISP)的引入,應用處理器(AP)設計負擔、成本增加及良率降低可能成問題。
如在根據實例的疊層封裝300中,在與包括於現有第一半導體封裝100的應用處理器(AP)600中的第一影像訊號處理器(ISP)610分離的情況下,當第二影像訊號處理器(ISP)620被附加地配置於第二半導體封裝200中以連接至第二半導體封裝200時,照相機功能可因影像訊號處理器(ISP)的數目增加而增強。
另外,第二影像訊號處理器(ISP)620(附加地引入)不嵌入於第一半導體封裝100的應用處理器(AP)600中,而是嵌入於單獨的第二半導體封裝200中。因此,第一半導體封裝100的尺寸可獲得維持。另外,可防止當在應用處理器(AP)中設置附加影像訊號處理器(ISP)時可能發生的例如設計負擔、成本增加及良率降低等問題。
當應用處理器AP的介面由第一影像訊號處理器(ISP)與第二影像訊號處理器ISP共享時,潛時(latency)可顯著減少。
圖11為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的實例的剖面圖。
參照圖11,根據實例的第一半導體封裝100A可包括:框架110,具有穿透部分110H且包括一或多個配線層112a、配線層112b及配線層112c;第一半導體晶片120,配置於穿透部分110H中且具有第一連接墊122;第一包封體130,覆蓋框架110及第一半導體晶片120中的每一者的至少部分;背側配線層132,配置於第一包封體130的上側上;背側通孔133,穿過第一包封體130且將背側配線層132與一或多個配線層112a、配線層112b及配線層112c電性連接;第一連接結構140,設置於框架110及第一半導體晶片120下面,且包括電性連接至所述一或多個配線層112a、配線層112b及配線層112c以及第一連接墊122的至少一個第一重佈線層142;第一鈍化層150,設置於第一連接結構140下面且具有暴露出所述至少一個第一重佈線層142的至少部分的開口;第一凸塊下金屬160,設置於第一鈍化層150的開口上以電性連接至暴露出的第一重佈線層142;第一電性連接金屬170,設置於第一鈍化層150下面且電性連接至經由第一凸塊下金屬160暴露出的第一重佈線層142;以及覆蓋層180,設置於第一包封體130上方且具有暴露出背側配線層132的至少部分的開口。
根據絕緣層111a及絕緣層111b的詳細材料,框架110可改善第一半導體封裝100A的剛性,且可用於確保第一包封體130等的厚度均勻性。框架110可具有穿透絕緣層111a及絕緣層111b的穿透部分110H。第一半導體晶片120設置於穿透部分110H中,且被動組件(未繪示)亦可視需要與第一半導體晶片120一起進行設置。穿透部分110H可具有其壁表面環繞第一半導體晶片120的形式,但其例示性實施例並非僅限於此。除絕緣層111a及絕緣層111b以外,框架110包括配線層112a、配線層112b及配線層112c以及配線通孔113a及配線通孔113b,且可因此作為提供垂直電性連接通路的電性連接構件發揮作用。作為框架110,可引入能夠提供另一種類型的垂直電性連接通路的電性連接構件,例如金屬支柱。
在實例中,框架110可包括:第一絕緣層111a;第一配線層112a,與第一連接結構140接觸且嵌入於第一絕緣層111a中;第二配線層112b,設置於第一絕緣層111a的一側上,第一絕緣層111a的所述一側與第一絕緣層111a的嵌入有第一配線層112a的一側相對;第二絕緣層111b,設置於第一絕緣層111a的一側上,第一絕緣層111a的所述一側與第一絕緣層111a的嵌入有第一配線層112a的一側相對,第二絕緣層111b覆蓋第二配線層112b的至少部分;以及第三配線層112c,設置於第二絕緣層111b的一側上,第二絕緣層111b的所述一側與第二絕緣層111b的嵌入有第二配線層112b的一側相對。分別而言,第一配線層112a與第二配線層112b藉由穿透第一絕緣層111a的第一配線通孔113a而電性連接至彼此,而第二配線層112b與第三配線層112c藉由穿透第二絕緣層111b的第二配線通孔113b而電性連接至彼此。第一配線層112a、第二配線層112b及第三配線層112c可視其功能而藉由第一連接結構140的第一重佈線層142及第一連接通孔143電性連接至第一連接墊122。
絕緣層111a及絕緣層111b的材料並無特別限制。舉例而言,可使用絕緣材料。作為絕緣材料,可使用熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺;或者其中將該些樹脂與無機填料混合的樹脂,例如味之素構成膜(Ajinomoto Build-up Film,ABF)。作為另一選擇,可使用其中以核心材料(例如玻璃纖維、玻璃布、玻璃織物布等)以及無機填料浸漬以上所述樹脂的材料,例如預浸體樹脂(prepreg resin)等。
配線層112a、配線層112b及配線層112c以及配線通孔113a及配線通孔113b可在封裝的上部部分與封裝的下部部分之間提供電性連接通路,且可用於對第一連接墊122進行重新分佈。配線層112a、配線層112b及配線層112c可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。配線層112a、配線層112b及配線層112c可根據相關層的設計而執行各種功能。舉例而言,配線層可包括接地(GrouND:GND)圖案、電源(PoWeR:PWR)圖案、訊號(Signal:S)圖案等。在此種情形中,訊號S圖案包括除接地(GND)圖案、電源(PWR)圖案等以外的各種訊號,例如包括資料訊號。接地(GND)圖案與電源(PWR)圖案可為相同的圖案。配線層112a、配線層112b及配線層112c可包括各種類型的通孔接墊等。配線層112a、配線層112b及配線層112c可藉由已知鍍覆製程形成,且可各自包括晶種層及鍍覆層。
配線層112a、配線層112b及配線層112c中的每一者的厚度可大於第一重佈線層142的厚度。詳言之,框架110所具有的厚度可等於或大於第一半導體晶片120的厚度。為維持剛性,由於選擇預浸體等作為絕緣層111a及絕緣層111b的材料,因此配線層112a、配線層112b及配線層112c的厚度亦可相對較厚。另一方面,第一連接結構140需要微電路及高密度設計。因此,選擇感光成像介電(PID)材料等作為第一絕緣層141的材料,且因此,第一重佈線層142亦可具有相對減小的厚度。
第一配線層112a可凹陷至第一絕緣層111a中。如上所述,在第一配線層112a以使得與第一連接結構140接觸的第一絕緣層111a的表面和與第一連接結構140接觸的第一配線層112a的表面之間具有台階(step)的方式凹陷至第一絕緣層111a中的情形中,當第一半導體晶片120及框架110被以第一包封體130包封時,可防止形成材料(formation material)滲出而污染第一配線層112a。
配線通孔113a及配線通孔113b將形成於不同層中的配線層112a、配線層112b及配線層112c電性連接,藉此在框架110中形成電性通路。配線通孔113a及配線通孔113b可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。配線通孔113a及配線通孔113b可包括訊號通孔、電源通孔、接地通孔等,且電源通孔與接地通孔可為相同的通孔。配線通孔113a及配線通孔113b可各自為以金屬材料填充的填充型通孔(filled-type via),或者可為在沿通孔孔洞的壁表面形成金屬材料時形成的共形型通孔(conformal type via)。此外,配線通孔113a及配線通孔113b可分別具有錐形形狀。配線通孔113a及配線通孔113b可藉由鍍覆製程形成,且可包括晶種層及導體層。
當形成第一配線通孔113a的孔洞時,第一配線層112a的接墊的部分可充當終止元件(stopper)。第一配線通孔113a的上表面寬度大於其下表面寬度的錐形形狀在製程方面可為有利的。在此種情形中,第一配線通孔113a可與第二配線層112b的接墊圖案進行整合。當形成第二配線通孔113b的孔洞時,第二配線層112b的接墊的部分可充當終止元件。第二配線通孔113b的上表面寬度大於其下表面寬度的錐形形狀在製程方面可為有利的。在此種情形中,第二配線通孔113b可與第三配線層112c的接墊圖案進行整合。
儘管在圖式中未示出,然而金屬層(未繪示)可視需要設置於框架110的穿透部分110H的壁表面上以屏蔽電磁波或進行散熱,且可環繞第一半導體晶片120。
第一半導體晶片120可為將數百至數百萬個裝置整合於單一晶片中的積體電路(IC)。在此種情形中,構成第一半導體晶片120的集成電路可包括應用處理器(AP),應用處理器(AP)包括如上所述的影像訊號處理器(ISP)。第一半導體晶片120可為處於未形成單獨的凸塊或配線層的裸露狀態下的積體電路,但其實施例並非僅限於此。舉例而言,必要時,第一半導體晶片120可為封裝型積體電路。積體電路可以主動晶圓為基礎而形成。在此種情形中,矽(Si)、鍺(Ge)、砷化鎵(GaAs)等可被用作第一半導體晶片120的本體121的基礎材料。本體121可具有各種電路。第一連接墊122被提供用於將第一半導體晶片120電性連接至其他組件。作為第一連接墊122的材料,可使用例如銅(Cu)、鋁(Al)等金屬材料,而無任何特別限制。在本體121上可形成鈍化膜123,以暴露出第一連接墊122。鈍化膜123可為氧化物膜或氮化物膜,或者可為由氧化物膜及氮化物膜構成的雙層。另外,在此種情形中,在所需位置上可進一步配置絕緣膜(未繪示)等。另一方面,上面設置有第一連接墊122的第一半導體晶片120的表面為主動面,且與所述表面相對的表面,即第一半導體晶片120的背面成為非主動面。在一些情形中,連接墊可設置於背面上,進而使得兩側均可為主動面。在實例中,在鈍化膜123形成於第一半導體晶片120的主動面上的情形中,第一半導體晶片120的主動面的位置關係是基於鈍化膜123的最下表面來確定。
第一包封體130覆蓋第一半導體晶片120的至少部分及框架110的至少部分,且填充穿透部分110H的至少部分。第一包封體130包含絕緣材料。作為其絕緣材料,可使用非感光成像介電材料(詳言之,包含無機填料及絕緣樹脂的非感光成像介電材料)。舉例而言,可使用熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺;或者其中將例如無機填料等加強材料包括於該些樹脂中的樹脂(詳言之,ABF或環氧模製化合物(epoxy molding compound,EMC))。視需要,亦可使用其中以例如無機填料及/或玻璃纖維等核心材料浸漬例如熱固性樹脂或熱塑性樹脂等絕緣樹脂的材料。因此,可減少例如空隙(void)及波狀起伏(undulation)等問題,且亦可便於翹曲控制。視需要,亦可使用感光成像包封體(photoimageable encapsulant,PIE)。
背側配線層132設置於第一包封體130上,以與背側通孔133一起向第一半導體封裝100A提供背側電路。背側配線層132可包含例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料。背側配線層132可視設計而執行各種功能。舉例而言,背側配線層132可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。在此種情形中,訊號(S)圖案包括除接地(GND)圖案、電源(PWR)圖案等以外的各種訊號,例如資料訊號。接地(GND)圖案與電源(PWR)圖案可為相同的圖案。背側配線層132可藉由已知鍍覆製程形成,且可包括晶種層及導體層。
背側通孔133穿透第一包封體130並將背側配線層132電性連接至作為最上配線層112c的第三配線層112c。背側通孔133亦可包含例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或該些金屬的合金等金屬材料。背側通孔133亦可為以金屬材料填充的填充型通孔,或者亦可為在沿通孔孔洞的壁表面形成金屬材料時形成的共形型通孔。此外,背側通孔133可在與配線通孔113a及配線通孔113b錐化的方向相同的方向上具有錐形形狀。背側通孔133亦可包括訊號通孔、接地通孔、電源通孔等。電源通孔與接地通孔可為相同的通孔。背側通孔133可藉由已知鍍覆製程形成,且可包括晶種層及導體層。
第一連接結構140可對第一半導體晶片120的第一連接墊122進行重新分佈。具有各種功能的第一連接墊(例如第一半導體晶片120的數十至數百個第一連接墊122)可藉由第一連接結構140進行重新分佈,且可視其功能而藉由第一電性金屬170物理連接至及/或電性連接至外部。第一連接結構140包括第一絕緣層141、設置於第一絕緣層141的下表面上的第一重佈線層142以及在穿透第一絕緣層141的同時連接至第一重佈線層142的第一連接通孔143。第一絕緣層141、第一重佈線層142及第一連接通孔143的數目可多於或少於圖式中所示的數目。舉例而言,層的數目可視設計而改變。
作為第一絕緣層141的材料,可使用絕緣材料。在此種情形中,可使用感光成像介電材料(PID)作為絕緣材料。在此種情形中,可經由光通孔(photovia)引入精細節距(此在精細電路及高密度設計方面是有利的),進而使得第一半導體晶片120的數十至數百萬個第一連接墊122可顯著高效地進行重新分佈。第一絕緣層141的邊界可不同,或者其之間的邊界可不清楚。
第一重佈線層142可對第一半導體晶片120的第一連接墊122進行重新分佈,以將經重新分佈的第一連接墊電性連接至第一電性連接金屬170。第一重佈線層142亦可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一重佈線層142亦可根據設計執行各種功能,且例如可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。接地(GND)圖案與電源(PWR)圖案可為相同的圖案。另外,第一重佈線層142可包括各種類型的通孔接墊、電性連接金屬接墊等。第一重佈線層142可藉由鍍覆製程形成,且可包括晶種層及導體層。
第一連接通孔143將形成於不同層中的第一重佈線層142電性連接,且將第一半導體晶片120的第一連接墊122及框架110的第一配線層112a電性連接至第一重佈線層142。當第一半導體晶片120為裸晶(bare die)時,第一連接通孔143可與第一連接墊122物理接觸。第一連接通孔143可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一連接通孔143可包括訊號通孔、電源通孔、接地通孔等。電源通孔與接地通孔可為相同的通孔。第一連接通孔143亦可為以金屬材料填充的填充型通孔,或者可為在沿通孔孔洞的壁表面形成金屬材料時形成的共形型通孔。此外,第一連接通孔143可具有在與配線通孔113a及配線通孔113b錐化的方向相反的方向上錐化的錐形形狀。第一連接通孔143可藉由鍍覆製程形成,且可包括晶種層及導體層。
第一鈍化層150是用於保護第一連接結構140免受外部物理化學損傷等的附加結構。第一鈍化層150可包含熱固性樹脂。舉例而言,第一鈍化層150可為ABF,但並非僅限於此。第一鈍化層150具有暴露出第一重佈線層142中的最下第一重佈線層142的至少部分的開口。所述開口可為數十至數萬個開口,且亦可為更多或更少。每一開口可由多個孔洞構成。例如電容器等表面安裝組件可設置於第一鈍化層150的下表面上,以電性連接至第一重佈線層142,且因此電性連接至第一半導體晶片120。
第一凸塊下金屬160亦為附加配置,以改善第一電性連接金屬170的連接可靠性,且因此可改善第一半導體封裝100A的板級可靠性(board level reliability)。第一凸塊下金屬160可作為數十至數百萬個凸塊下金屬提供,且可作為更多或更少個凸塊下金屬提供。每一第一凸塊下金屬160可形成於第一鈍化層150的開口中,以電性連接至暴露出的最下第一重佈線層142。第一凸塊下金屬160可藉由已知金屬化方法使用金屬形成,但其形成方法並非僅限於此。
第一電性連接金屬170亦為附加地配置用於在外部物理連接及/或電性連接第一半導體封裝100A的結構。舉例而言,第一半導體封裝100A可藉由第一電性連接金屬170安裝於電子裝置的主板上。第一電性連接金屬170可設置於第一鈍化層150的下側上,且可分別電性連接至第一凸塊下金屬160。第一電性連接金屬170可分別由例如錫(Sn)或含錫(Sn)合金等低熔點金屬構成。詳言之,第一電性連接金屬170可由焊料等形成,但其材料僅為實例,且因此並無特別限制。
第一電性連接金屬170可為接腳(land)、球、引腳(pin)等。作為實例,第一電性連接金屬170可由多層或單層形成,且當由多層形成時可包括銅柱及焊料,且當由單層形成時可包括錫銀焊料或銅,但其例示性實施例並非僅限於此。第一電性連接金屬170的數目、間隔、佈置類型等並無特別限制,且可由熟習此項技術者根據設計規格來充分地修改。舉例而言,視第一連接墊122的數目而定,第一電性連接金屬170的數目可為幾十至幾百萬,且可為更多或更少。
第一電性連接金屬170中的至少一者設置於扇出區中。扇出區指代第一半導體晶片120所設置的區之外的區。扇出型封裝較扇入型封裝更可靠,使得能夠使用大量I/O端子,且便於3D內連線(3D interconnection)。與球柵陣列(ball grid array,BGA)封裝及接腳柵陣列(land grid array,LGA)封裝相比,扇出型封裝可具有相對減小的封裝厚度及極佳的價格競爭力。
覆蓋層180是用於保護背側配線層132免受外部物理化學損傷等的附加結構。覆蓋層180可包含熱固性樹脂。舉例而言,覆蓋層180可為ABF,但並非僅限於此。覆蓋層180具有暴露出背側配線層132的至少部分的開口。所述開口可為數十至數萬個開口,且可為更多或更少。每一開口可由多個孔洞構成。
圖12為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的另一實例的剖面圖。
參照圖式,在根據另一實施例的第一半導體封裝100B的情形中,框架110具有與根據上述實施例的第一半導體封裝100A中的框架的形狀不同的形狀。詳言之,第一半導體封裝100B的框架110包括:第一絕緣層111a;第一配線層112a及第二配線層112b,分別設置於第一絕緣層111a的兩個表面上;第二絕緣層111b及第三絕緣層111c,分別設置於第一絕緣層111a的兩個表面上,且分別覆蓋第一配線層112a及第二配線層112b;第三配線層112c,設置於第二絕緣層111b的一側上,第二絕緣層111b的所述一側與第二絕緣層111b的嵌入有第一配線層112a的一側相對;第四配線層112d,設置於第三絕緣層111c的一側上,第三絕緣層111c的所述一側與第三絕緣層111c的嵌入有第二配線層112b的一側相對;第一配線通孔113a,穿透第一絕緣層111a且將第一配線層112a與第二配線層112b電性連接;第二配線通孔113b,穿透第二絕緣層111b且將第一配線層112a與第三配線層113c電性連接;以及第三配線通孔113c,穿透第三絕緣層111c且將第二配線層112b與第四配線層112d電性連接。由於框架110包括相對較大數目的配線層112a、配線層112b、配線層112c及配線層112d,因此第一連接結構140可被進一步簡化。
第一絕緣層111a所具有的厚度可大於第二絕緣層111b的厚度及第三絕緣層111c的厚度。第一絕緣層111a可為相對較厚以維持剛性,且第二絕緣層111b及第三絕緣層111c可形成為具有相對較大數目的配線層112c及配線層112d。在相似的態樣中,穿過第一絕緣層111a的第一配線通孔113a所具有的高度及平均直徑可大於穿過第二絕緣層111b及第三絕緣層111c的第二配線通孔113b及第三配線通孔113c的高度及平均直徑。此外,第一配線通孔113a可具有沙漏形狀(hourglass shape)或圓柱形狀(cylindrical shape),而第二配線通孔113b與第三配線通孔113c可具有彼此相反的錐形形狀。配線層112a、配線層112b、配線層112c及配線層112d中的每一者的厚度可大於第一重佈線層142的厚度。
其他細節與在根據實施例的第一半導體封裝100A中所闡述的細節實質上相同,且將不再對其予以贅述。
圖13為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的另一實例的剖面圖。
參照圖13,在根據另一實例的第一半導體封裝100C的情形中,第一半導體晶片120以面朝上的方式進行設置,而非如在根據上述實例的第一半導體封裝100A中一樣以面朝下的方式進行設置。因此,第一連接結構140及第一鈍化層150亦設置於第一半導體封裝100C的上側中,而非設置於其下側中。背側配線層132、背側通孔133及覆蓋層180設置於第一半導體封裝100C的下側中,而非設置於其上側中。在形成於覆蓋層180中的開口中形成有連接至暴露出的背側配線層132的第一凸塊下金屬160。在覆蓋層180的下側上形成有第一電性連接金屬170,以電性連接至經由第一凸塊下金屬160暴露出的背側配線層132。利用此種結構,以上所述的第一半導體晶片120與第二半導體晶片220之間的電性連接通路顯著減少,從而促進效能改善。
其他細節與參照根據實例的第一半導體封裝100A所闡述的細節實質上相同,且將不再對其予以贅述。
圖14為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的另一實例的剖面圖。
參照圖14,在根據另一實例的第一半導體封裝100D的情形中,第一半導體晶片120以面朝上的方式進行設置,而非如在根據上述實例的第一半導體封裝100B中一樣以面朝下的方式進行設置。因此,第一連接結構140及第一鈍化層150亦設置於第一半導體封裝100D的上側中,而非設置於其下側中。背側配線層132、背側通孔133及覆蓋層180設置於第一半導體封裝100D的下側中,而非設置於其上側中。在形成於覆蓋層180中的開口中形成有連接至暴露出的背側配線層132的第一凸塊下金屬160。在覆蓋層180的下側上形成有第一電性連接金屬170,以電性連接至經由第一凸塊下金屬160暴露出的背側配線層132。利用此種結構,以上所述的第一半導體晶片120與第二半導體晶片220之間的電性連接通路顯著減少,從而促進效能改善。
其他細節與參照根據實例的第一半導體封裝100A及根據另一實例的第一半導體封裝100B所闡述的細節實質上相同,且因此將不再予以贅述。
圖15為示意性地示出應用於圖9所示堆疊式封裝的第二半導體封裝的實例的剖面圖。
參照圖15,根據實例的第二半導體封裝200A包括:第二半導體晶片220,具有第二連接墊222;第二包封體220,覆蓋第二半導體晶片220的至少部分;第二連接結構240,設置於第二半導體晶片220下面,且包括電性連接至第二連接墊222的一或多個第二重佈線層242;第二鈍化層250,設置於第二連接結構240下面,且具有暴露出所述一或多個第二重佈線層242的至少部分;第二凸塊下金屬260,設置於第二鈍化層250的開口上且電性連接至暴露出的第二重佈線層242;以及第二電性連接金屬270,設置於第二鈍化層250的下側上且電性連接至經由第二凸塊下金屬260暴露出的第二重佈線層242。
第二半導體晶片220可為將數百至數百萬個裝置整合於單一晶片中的積體電路(IC)。在此種情形中,構成第二半導體晶片120的集成電路可包括如上所述的影像訊號處理器。第二半導體晶片220可為處於未形成單獨的凸塊或配線層的裸露狀態下的積體電路,但其實施例並非僅限於此。舉例而言,必要時,第二半導體晶片220可為封裝型積體電路。積體電路可以主動晶圓為基礎而形成。在此種情形中,矽(Si)、鍺(Ge)、砷化鎵(GaAs)等可被用作第二半導體晶片220的本體221的基礎材料。本體221可具有各種電路。第二連接墊222被提供用於將第二半導體晶片220電性連接至其他組件。作為第二連接墊222的材料,可使用例如銅(Cu)、鋁(Al)等金屬材料,而無任何特別限制。在本體221上可形成鈍化膜223,以暴露出第二連接墊222。鈍化膜223可為氧化物膜或氮化物膜,或者可為由氧化物膜及氮化物膜構成的雙層。另外,在此種情形中,在所需位置上可進一步設置絕緣膜(未繪示)等。另一方面,上面設置有第二連接墊222的第二半導體晶片220的表面為主動面,且與所述表面相對的表面,即第二半導體晶片220的背面成為非主動面。在一些情形中,連接墊可設置於背面上,進而使得兩側均可為主動面。在實例中,在鈍化膜223形成於第二半導體晶片220的主動面上的情形中,第二半導體晶片220的主動面的位置關係是基於鈍化膜223的最下表面來確定。
第二包封體230覆蓋第二半導體晶片220的至少部分。第二包封體230包含絕緣材料。作為其絕緣材料,可使用非感光成像介電材料(詳言之,包含無機填料及絕緣樹脂的非感光成像介電材料)。舉例而言,可使用熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺;或者其中將例如無機填料等加強材料包括於該些樹脂中的樹脂(詳言之,ABF或EMC)。視需要,亦可使用其中以例如無機填料及/或玻璃纖維等核心材料浸漬例如熱固性樹脂或熱塑性樹脂等絕緣樹脂的材料。因此,可減少例如空隙及波狀起伏等問題,且亦可便於翹曲控制。視需要,亦可使用PIE。
第二連接結構240可對第二半導體晶片220的第二連接墊222進行重新分佈。具有各種功能的第二連接墊(例如第二半導體晶片220的數十至數百個第二連接墊222)可藉由第二連接結構240進行重新分佈,且可視其功能而藉由第二電性金屬270物理連接至及/或電性連接至外部。第二連接結構240包括第二絕緣層241、設置於第二絕緣層241的下表面上的第二重佈線層242以及在穿透第二絕緣層241的同時連接至第二重佈線層242的第二連接通孔243。第二絕緣層241、第二重佈線層242及第二連接通孔243的數目可多於或少於圖式中所示的數目。舉例而言,層的數目可視設計而改變。
作為第二絕緣層241的材料,可使用絕緣材料。在此種情形中,可使用感光成像介電材料(PID)作為絕緣材料。在此種情形中,可經由光通孔引入精細節距(此在精細電路及高密度設計方面是有利的),進而使得第二半導體晶片220的數十至數百萬個第二連接墊222可顯著高效地進行重新分佈。第二絕緣層241的邊界可不同,或者其之間的邊界可不清楚。
第二重佈線層242可對第二半導體晶片220的第二連接墊222進行重新分佈,以將經重新分佈的第二連接墊電性連接至第二電性連接金屬270。第二重佈線層242亦可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第二重佈線層242亦可根據設計執行各種功能,且例如可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。接地(GND)圖案與電源(PWR)圖案可為相同的圖案。另外,第二重佈線層242可包括各種類型的通孔接墊、電性連接金屬接墊等。第二重佈線層242可藉由鍍覆製程形成,且可包括晶種層及導體層。
第二連接通孔243將形成於不同層中的第二重佈線層242電性連接,且將第二半導體晶片220的第二連接墊222電性連接至第二重佈線層242。當第二半導體晶片220為裸晶時,第二連接通孔243可與第二連接墊222物理接觸。第二連接通孔243可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第二連接通孔243可包括訊號通孔、電源通孔、接地通孔等。電源通孔與接地通孔可為相同的通孔。第二連接通孔243亦可為以金屬材料填充的填充型通孔,或者可為在沿通孔孔洞的壁表面形成金屬材料時形成的共形型通孔。此外,第二連接通孔243可具有錐形形狀。第二連接通孔243亦可藉由鍍覆製程形成,且可包括晶種層及導體層。
第二鈍化層250是用於保護第二連接結構240免受外部物理化學損傷等的附加結構。第二鈍化層250可包含熱固性樹脂。舉例而言,第二鈍化層250可為ABF,但並非僅限於此。第二鈍化層250具有暴露出第二重佈線層242中的最下第二重佈線層242的至少部分的開口。所述開口可為數十至數萬個開口,且亦可為更多或更少。每一開口可由多個孔洞構成。例如電容器等表面安裝組件可設置於第二鈍化層250的下表面上,以電性連接至第二重佈線層242,且因此電性連接至第二半導體晶片220。
第二凸塊下金屬260亦為附加配置,以改善第二電性連接金屬270的連接可靠性,且因此可改善第二半導體封裝200A的板級可靠性。第二凸塊下金屬260可作為數十至數百萬個凸塊下金屬提供,且可作為更多或更少個凸塊下金屬提供。每一第二凸塊下金屬260可形成於第二鈍化層250的開口中,以電性連接至暴露出的最下第二重佈線層242。第二凸塊下金屬260可藉由已知金屬化方法使用金屬形成,但其形成方法並非僅限於此。
第二電性連接金屬270亦為附加地配置用於將第二半導體封裝200A物理連接至及/或電性連接至上述第一半導體封裝100、100A、100B、100C或100D的結構。第二電性連接金屬270可設置於第二鈍化層250的下側上,且可分別電性連接至第二凸塊下金屬260。第二電性連接金屬270可分別由例如錫(Sn)或含錫(Sn)合金等低熔點金屬構成。詳言之,第二電性連接金屬270可由焊料等形成,但其材料僅為實例,且因此並無特別限制。
第二電性連接結構270可為接腳、球、引腳等。作為實例,第二電性連接金屬270可由多層或單層形成,且當由多層形成時可包括銅柱及焊料,且當由單層形成時可包括錫銀焊料或銅,但其例示性實施例並非僅限於此。第二電性連接金屬270的數目、間隔、佈置類型等並無特別限制,且可由熟習此項技術者根據設計規格來充分地修改。舉例而言,視第二連接墊222的數目而定,第二電性連接金屬270的數目可為幾十至幾百萬,且可為更多或更少。
第二電性連接金屬270中的至少一者設置於扇出區中。扇出區指代第二半導體晶片220所設置的區之外的區。扇出型封裝較扇入型封裝更可靠,使得能夠使用大量I/O端子,且便於3D內連線。與球柵陣列(BGA)封裝及接腳柵陣列(LGA)封裝相比,扇出型封裝可具有相對減小的封裝厚度及極佳的價格競爭力。
圖16為示意性地示出應用於圖9所示堆疊式封裝的第二半導體封裝的另一實例的剖面圖。
參照圖16,在根據另一實例的第二半導體封裝200B中,第二連接結構240呈有機中介層(organic interposer)的形式。在此種情形中,第二半導體晶片220可利用表面安裝技術(Surface Mount Technology,SMT)設置於第二連接結構240上。舉例而言,在第二半導體晶片220的第二連接墊222上可設置有藉由鍍覆例如銅(Cu)等金屬形成的金屬凸塊220P,且金屬凸塊220P可藉由例如焊料膏(solder paste)等第三電性連接金屬220B連接至在第二連接結構240的第二重佈線層242的表面上突出的接墊圖案。舉例而言,第二半導體晶片220可與第二連接結構240物理分離。第二半導體晶片220與第二連接結構240之間的間隙以使得第三電性連接金屬220B等可嵌入與其中的方式填充有底部填充樹脂220S,藉此更牢固地固定第二半導體晶片220。
其他細節與參照根據實例的第二半導體封裝200A所闡述的細節實質上相同,且將不再對其予以贅述。
圖17為示意性地示出封裝連接系統的實例的剖面圖。
參照圖17,根據實例的封裝連接系統500包括印刷電路板400、設置於印刷電路板400上的堆疊式封裝300A、設置於印刷電路板400上且具有記憶體功能的記憶體封裝310以及電性連接至印刷電路板的影像感測器封裝320。
堆疊式封裝300A具有由根據上述實例的第一半導體封裝100A及根據上述實例的第二半導體封裝200A構成的堆疊結構。舉例而言,堆疊式封裝包括第一半導體封裝及第二半導體封裝,第一半導體封裝包括第一半導體晶片,第二半導體封裝設置於第一半導體封裝上且包括電性連接至第一半導體晶片的第二半導體晶片。第一半導體晶片包括應用處理器(AP),所述應用處理器(AP)包括第一影像訊號處理器(ISP)。第二半導體晶片包括與第一影像訊號處理器(ISP)不同的一或多個第二影像訊號處理器(ISP)。
封裝連接系統500的實例並非僅限於此。舉例而言,根據以上所述另一實例的第一半導體封裝100B、100C或100D以及根據以上所述另一實例的第二半導體封裝200B亦可以各種組合進行堆疊,所述組合可應用於根據實例的封裝連接系統500。
應用處理器(AP)可除第一影像訊號處理器(ISP)以外更包括一或多個配置。舉例而言,應用處理器(AP)可更包括中央處理單元(CPU)、圖形處理單元(GPU)、數位訊號處理器(DSP)、神經處理單元(NPU)、記憶體單元及通用輸入/輸出單元中的一或多者。在此種情形中,可形成其中每一配置構成單一系統的晶片上系統(SoC)。應用處理器(AP)的配置中的所有者或部分可連接至其他配置。
第一影像訊號處理器(ISP)及第二影像訊號處理器(ISP)中的每一者可包括影像接收單元、影像處理單元及影像傳輸單元,且可接收並處理自影像感測器、照相機模組等配置輸出的影像資料,且可將經處理的影像資料輸出至應用處理器(AP)中的配置,或者輸出至應用處理器(AP)之外的配置,例如記憶體封裝310等。影像處理單元可修正例如所接收影像資料的抖動且可調節白平衡。
應用處理器(AP)亦可藉由匯流排結構連接至其他配置。另外,應用處理器(AP)可具有用於高效地與匯流排結構介接的介面。另外,第一影像訊號處理器(ISP)與第二影像訊號處理器(ISP)可共享應用處理器(AP)的介面。舉例而言,應用處理器(AP)可更包括記憶體介面,且記憶體介面可藉由匯流排結構連接至記憶體封裝310。在此種情形中,第一影像訊號處理器(ISP)及第二影像訊號處理器(ISP)中的每一者均電性連接至應用處理器(AP)的記憶體介面,且記憶體介面可藉由匯流排結構連接至記憶體封裝310。
記憶體封裝310可為(但不限於)嵌入式多晶片封裝(eMCP),其包括動態隨機存取記憶體(DRAM)、快閃記憶體及控制器(CTR)。記憶體封裝310可儲存藉由應用處理器(AP)自第一影像訊號處理器(ISP)及第二影像訊號處理器(ISP)輸出的影像。
印刷電路板400可電性連接至包括影像感測器的影像感測器封裝320。在此種情形中,第一半導體封裝100A的第一影像訊號處理器(ISP)及第二半導體封裝100B的第二影像訊號處理器(ISP)可分別藉由印刷電路板400電性連接至影像感測器封裝320。因此,藉由照相機模組成像的影像的原始資料經由影像感測器及印刷電路板400傳輸至第一影像訊號處理器(ISP)及第二影像訊號處理器(ISP)。印刷電路板400可為撓性印刷電路板(flexible printed circuit board,FPCB),且在此種情形中,影像感測器封裝320可藉由FPCB連接器電性連接至印刷電路板400。影像感測器可為互補金屬氧化物半導體(complementary metal oxide semiconductor,CMOS)影像感測器,但並非僅限於此。
同時,近來的行動裝置已使用嵌入於應用處理器(AP)中的影像訊號處理器(ISP)。在此種情形中,照相機模組的效能受到嵌入於應用處理器(AP)中的影像訊號處理器(ISP)的限制。此外,就良率及成本而言,難以在應用處理器(AP)中嵌入高端影像訊號處理器(ISP)。然而,近來,隨著近來的包括兩個或更多個照相機模組(例如四攝後置照相機、雙攝前置照相機等)的行動裝置的發布,需要增加影像訊號處理器(ISP)的數目。然而,在應用處理器(AP)中進一步配置影像訊號處理器(ISP)的情形中,隨著應用處理器(AP)的尺寸增加,可能無法實施半導體封裝的小型化及薄化。此外,隨著附加影像訊號處理器(ISP)的引入,應用處理器(AP)設計負擔、成本增加及良率降低可能成問題。
如在根據實例的堆疊式封裝300中,在與包括於現有第一半導體封裝100的應用處理器(AP)中的第一影像訊號處理器(ISP)分離的情況下,當第二影像訊號處理器(ISP)被附加地配置於第二半導體封裝200中以連接至第二半導體封裝200時,照相機功能可因影像訊號處理器(ISP)的數目增加而增強。在包括兩個或更多個照相機模組或兩個或更多個影像感測器封裝320(例如四攝後置照相機、雙攝前置照相機等)的情形中,藉由一個照相機模組/一個影像感測器封裝320成像的影像的原始資料經由印刷電路板400傳輸至第一影像訊號處理器(ISP)及第二影像訊號處理器(ISP),且經由另一照相機模組/另一影像感測器封裝320成像的影像的原始資料經由印刷電路板400傳輸至第一影像訊號處理器(ISP)及第二影像訊號處理器(ISP)。第一半導體封裝100A中的應用處理器(AP)中所包括的第一影像訊號處理器(ISP)與第二半導體封裝200中的第二影像訊號處理器(ISP)可同時處理原始資料。
另外,由於附加地引入的第一影像訊號處理器(ISP)不嵌入於第一半導體封裝100的應用處理器AP中,而是應用於附加地引入的第二半導體封裝200,因此第一半導體封裝100的尺寸可獲得維持。另外,可防止在應用處理器(AP)中設置附加影像訊號處理器(ISP)的情形中可能發生的例如設計負擔、成本增加、良率降低等問題。
另外,當應用處理器(AP)的介面由第一影像訊號處理器(ISP)與第二影像訊號處理器(ISP)共享時,潛時可顯著減少。
在本發明概念中,為方便起見,下側、下部部分、下表面等指代相對於圖式的剖面而言朝下的方向,且在相反的方向上使用上側、上部部分及上表面。然而,應注意,此是為方便闡釋而定義的方向,且申請專利範圍的權利範圍不受對此種方向的說明所特別限制。
在本發明概念中,進行連接的含義不僅囊括直接連接,而且亦包括間接連接。另外,用語「電性連接」意指包括物理連接及非連接(non-connection)二者的概念。此外,使用第一種表達及第二種表達是為區分各個組件,而非限制組件的次序及/或重要性等。在一些情形中,在不背離權利範圍的條件下,第一組件可被稱為第二組件,且相似地,第二組件亦可被稱為第一組件。
本發明概念中所使用的表達「實例」並不意指同一實施例,而是為強調並闡釋不同的獨特特徵而提供。然而,上述實例並不排除與其他實例的特徵相組合而實施。舉例而言,儘管在具體實例中的說明在另一實例中並未闡述,然而除非所述另一實例另外闡述或相矛盾,否則所述說明可被理解為與另一實例相關的闡釋。
如上所述,根據實例,藉由引入附加影像訊號處理器(ISP)以及嵌入於應用處理器(AP)中的影像訊號處理器(ISP),可使照相機模組的功能多樣化。另外,可防止在應用處理器(AP)中設置附加影像訊號處理器(ISP)的情形中可能發生的例如半導體封裝尺寸增加、設計負擔、成本增加、良率降低等問題。
本發明概念中所使用的用語僅用於對實例進行例示,而非旨在限制本發明概念。除非上下文另外清楚地指明,否則單數表達包括複數表達。
100、100A、100B、100C、100D:第一半導體封裝 110:框架 110H:穿透部分 111a:絕緣層 111b:絕緣層 111c:絕緣層 112a:配線層 112b:配線層 112c:配線層 112d:配線層 113a:配線通孔 113b:配線通孔 113c:配線通孔 120:第一半導體晶片 121、221、1101、2121、2221:本體 122:連接墊 123、223:鈍化膜 130:包封體 132:背側配線層 133:背側通孔 140:連接結構 141:絕緣層 142:重佈線層 143:連接通孔 150:鈍化層 160:凸塊下金屬 170:電性連接金屬 180:覆蓋層 200、200A、200B:第二半導體封裝 220:第二半導體晶片 220B:電性連接金屬 220P:金屬凸塊 220S、2280:底部填充樹脂 222:連接墊 230:包封體 240:連接結構 241:絕緣層 242:重佈線層 243:連接通孔 250:鈍化層 260:凸塊下金屬 270:電性連接金屬 300、300A:堆疊式封裝 310:影像處理單元/記憶體封裝 320:影像感測器封裝 400、1110、2301、2302:印刷電路板 500:封裝連接系統 600:應用處理器 610:第一影像訊號處理器 620:第二影像訊號處理器 630:記憶體介面 640:中央處理單元 650:圖形處理單元 660:數位訊號處理器 670:神經處理單元 680:記憶體單元 690:通用輸入/輸出單元 800:匯流排結構 1000:電子裝置 1010、2500:主板 1020:晶片相關組件 1030:網路相關組件 1040:其他組件 1050、1130:照相機模組 1060:天線 1070:顯示器裝置 1080:電池 1090:訊號線 1100:智慧型電話 1120:電子組件 1121:半導體封裝 2100:扇出型半導體封裝 2120、2220:半導體晶片 2122、2222:連接墊 2130:包封體 2140、2240:連接構件 2141、2241:絕緣層 2142:重佈線層 2143、2243:通孔 2150、2223、2250:鈍化層 2160、2260:凸塊下金屬層 2170、2270:焊球 2200:扇入型半導體封裝 2242:配線圖案 2243h:通孔孔洞 2251:開口 2290:模製材料
藉由結合所附圖式閱讀以下詳細說明,將更清楚地理解本發明概念的以上及其他態樣、特徵以及優點,在所附圖式中:
圖1為示出電子裝置系統的實例的方塊示意圖。
圖2為示出電子裝置的實例的立體示意圖。
圖3A及圖3B為示出扇入型半導體封裝(fan-in semiconductor package)在封裝前及封裝後狀態的剖面示意圖。
圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。
圖5為示出扇入型半導體封裝安裝於印刷電路板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖6為示出扇入型半導體封裝嵌入於印刷電路板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖7為示出扇出型半導體封裝(fan-out semiconductor package)的剖面示意圖。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
圖9為示意性地示出堆疊式封裝的實例的剖面圖。
圖10為示意性地示出應用於圖9所示堆疊式封裝的第一半導體晶片及第二半導體晶片的單元的佈置的平面圖。
圖11為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的實例的剖面圖。
圖12為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的另一實例的剖面圖。
圖13為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的另一實例的剖面圖。
圖14為示意性地示出應用於圖9所示堆疊式封裝的第一半導體封裝的另一實例的剖面圖。
圖15為示意性地示出應用於圖9所示堆疊式封裝的第二半導體封裝的實例的剖面圖。
圖16為示意性地示出應用於圖9所示堆疊式封裝的第二半導體封裝的另一實例的剖面圖。
圖17為示意性地示出封裝連接系統的實例的剖面圖。
310:影像處理單元/記憶體封裝
600:應用處理器
610:第一影像訊號處理器
620:第二影像訊號處理器
630:記憶體介面
640:中央處理單元
650:圖形處理單元
660:數位訊號處理器
670:神經處理單元
680:記憶體單元
690:通用輸入/輸出單元
800:匯流排結構

Claims (18)

  1. 一種堆疊式封裝,包括: 第一半導體封裝,包括第一半導體晶片;以及 第二半導體封裝,設置於所述第一半導體封裝上且包括電性連接至所述第一半導體晶片的第二半導體晶片, 其中所述第一半導體晶片包括應用處理器,所述應用處理器包括第一影像訊號處理器,且 所述第二半導體晶片包括第二影像訊號處理器。
  2. 如申請專利範圍第1項所述的堆疊式封裝,其中所述應用處理器更包括中央處理單元、圖形處理單元、數位訊號處理器、神經處理單元、記憶體單元及輸入/輸出單元中的至少一者。
  3. 如申請專利範圍第1項所述的堆疊式封裝,其中所述應用處理器更包括記憶體介面, 其中所述記憶體介面分別電性連接至所述第一影像訊號處理器及所述第二影像訊號處理器。
  4. 如申請專利範圍第3項所述的堆疊式封裝,其中所述應用處理器的所述記憶體介面由所述第一影像訊號處理器與所述第二影像訊號處理器共享。
  5. 如申請專利範圍第1項所述的堆疊式封裝,其中所述第一半導體封裝包括:框架,具有穿透部分且包括包含一或多個層的配線層;所述第一半導體晶片,設置於所述穿透部分中且具有第一連接墊;第一包封體,覆蓋所述框架及所述第一半導體晶片中的每一者的至少部分;以及第一連接結構,設置於所述框架及所述第一半導體晶片上,且包括包含一或多個層的第一重佈線層, 其中所述框架的所述配線層藉由所述第一連接結構的所述第一重佈線層電性連接至所述第一連接墊。
  6. 如申請專利範圍第5項所述的堆疊式封裝,其中所述第一半導體封裝更包括背側配線層及背側通孔,所述背側配線層設置於所述第一包封體的一側上,所述第一包封體的所述一側與所述第一包封體的上面設置有所述第一連接結構的一側相對,所述背側通孔穿過所述第一包封體且將所述背側配線層與所述框架的所述配線層電性連接, 所述第二半導體封裝設置於所述背側配線層上且藉由電性連接金屬電性連接至所述背側配線層,且 所述第一半導體晶片以面朝下的方式進行設置,其中所述第一半導體晶片的上面設置有所述第一連接墊的表面面對所述第一連接結構。
  7. 如申請專利範圍第5項所述的堆疊式封裝,其中所述第一半導體封裝更包括背側配線層及背側通孔,所述背側配線層設置於所述第一包封體的一側上,所述第一包封體的所述一側與所述第一包封體的上面設置有所述第一連接結構的一側相對,所述背側通孔穿過所述第一包封體且將所述背側配線層與所述框架的所述配線層電性連接, 所述第二半導體封裝設置於所述第一連接結構上且藉由電性連接金屬電性連接至所述第一連接結構的所述第一重佈線層,且 所述第一半導體晶片以面朝上的方式進行設置,其中所述第一半導體晶片的上面設置有所述第一連接墊的表面面對所述第一連接結構。
  8. 如申請專利範圍第5項所述的堆疊式封裝,其中所述框架包括:第一絕緣層;第一配線層,與所述第一連接結構接觸且嵌入於所述第一絕緣層中;第二配線層,設置於所述第一絕緣層的一側上,所述第一絕緣層的所述一側與所述第一絕緣層的嵌入有所述第一配線層的一側相對;第二絕緣層,設置於所述第一絕緣層的一側上且覆蓋所述第二配線層的至少部分,所述第一絕緣層的所述一側與所述第一絕緣層的嵌入有所述第一配線層的一側相對;以及第三配線層,設置於所述第二絕緣層的一側上,所述第二絕緣層的所述一側與所述第二絕緣層的嵌入有所述第二配線層的一側相對, 其中所述第一絕緣層的與所述第一連接結構接觸的表面相對於所述第一配線層的與所述第一連接結構接觸的表面具有台階差。
  9. 如申請專利範圍第5項所述的堆疊式封裝,其中所述框架包括:第一絕緣層;第一配線層及第二配線層,分別設置於所述第一絕緣層的兩個表面上;以及第二絕緣層及第三絕緣層,分別設置於所述第一絕緣層的兩個表面上,且分別覆蓋所述第一配線層的至少部分及所述第二配線層的至少部分;第三配線層,設置於所述第二絕緣層的一側上,所述第二絕緣層的所述一側與所述第二絕緣層的嵌入有所述第一配線層的一側相對;以及第四配線層,設置於所述第三絕緣層的一側上,所述第三絕緣層的所述一側與所述第三絕緣層的嵌入有所述第二配線層的一側相對, 其中所述第一絕緣層所具有的厚度大於所述第二絕緣層及所述第三絕緣層中的每一者的厚度。
  10. 如申請專利範圍第1項所述的堆疊式封裝,其中所述第二半導體封裝包括第二連接結構、所述第二半導體晶片及第二包封體,所述第二連接結構包括包含一或多個層的第二重佈線層,所述第二半導體晶片設置於所述第二連接結構上且包括電性連接至所述第二重佈線層的第二連接墊,所述第二包封體設置於所述第二連接結構上且覆蓋所述第二半導體晶片的至少部分。
  11. 一種封裝連接系統,包括: 印刷電路板; 堆疊式封裝,設置於所述印刷電路板上;以及 影像感測器封裝,藉由所述印刷電路板電性連接至所述堆疊式封裝, 其中所述堆疊式封裝包括第一半導體封裝及第二半導體封裝,所述第一半導體封裝包括第一半導體晶片,所述第二半導體封裝設置於所述第一半導體封裝上且包括電性連接至所述第一半導體晶片的第二半導體晶片, 其中所述第一半導體晶片包括應用處理器,所述應用處理器包括第一影像訊號處理器,且所述第二半導體晶片包括第二影像訊號處理器。
  12. 如申請專利範圍第11項所述的封裝連接系統,其中所述應用處理器更包括中央處理單元、圖形處理單元、數位訊號處理器、神經處理單元、記憶體單元及輸入/輸出單元中的至少一者。
  13. 如申請專利範圍第11項所述的封裝連接系統,更包括設置於所述印刷電路板上的記憶體封裝。
  14. 如申請專利範圍第13項所述的封裝連接系統,其中所述應用處理器更包括電性連接至所述記憶體封裝的記憶體介面, 其中所述記憶體介面分別電性連接至所述第一影像訊號處理器及所述第二影像訊號處理器。
  15. 如申請專利範圍第14項所述的封裝連接系統,其中所述第一影像訊號處理器與所述記憶體封裝藉由所述應用處理器的所述記憶體介面連接至彼此,且 所述第二影像訊號處理器與所述記憶體封裝藉由所述應用處理器的所述記憶體介面連接至彼此。
  16. 如申請專利範圍第13項所述的封裝連接系統,其中所述記憶體封裝包括動態隨機存取記憶體、快閃記憶體及控制器。
  17. 如申請專利範圍第11項所述的封裝連接系統,其中所述印刷電路板包括撓性印刷電路板,且 所述影像感測器封裝藉由撓性印刷電路板連接器電性連接至所述印刷電路板。
  18. 如申請專利範圍第11項所述的封裝連接系統,更包括藉由所述印刷電路板電性連接至所述堆疊式封裝的另一影像感測器封裝, 其中所述第一影像訊號處理器被配置為處理來自所述影像感測器封裝和來自所述另一影像感測器封裝的影像資料,且 所述第二影像訊號處理器被配置為處理來自所述影像感測器封裝和來自所述另一影像感測器封裝的影像資料。
TW108126756A 2019-05-09 2019-07-29 堆疊式封裝以及包括其的封裝連接系統 TW202042371A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020190054427A KR20200129671A (ko) 2019-05-09 2019-05-09 패키지 온 패키지 및 이를 포함하는 패키지 연결 시스템
KR10-2019-0054427 2019-05-09

Publications (1)

Publication Number Publication Date
TW202042371A true TW202042371A (zh) 2020-11-16

Family

ID=73046502

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108126756A TW202042371A (zh) 2019-05-09 2019-07-29 堆疊式封裝以及包括其的封裝連接系統

Country Status (4)

Country Link
US (1) US10840225B1 (zh)
KR (1) KR20200129671A (zh)
CN (1) CN111916429A (zh)
TW (1) TW202042371A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11841531B2 (en) 2017-04-27 2023-12-12 The Research Foundation For The State University Of New York Wafer scale bonded active photonics interposer

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113139277A (zh) * 2021-03-30 2021-07-20 深圳佰维存储科技股份有限公司 封装结构散热优化方法、装置、可读存储介质及电子设备
US11626359B2 (en) * 2021-04-27 2023-04-11 Qualcomm Incorporated Three-dimensional integrated circuit (3D IC) power distribution network (PDN) capacitor integration

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110006482A (ko) * 2009-07-14 2011-01-20 삼성전자주식회사 메모리 링크 아키텍쳐를 갖는 멀티 프로세서 시스템에 적합한 멀티 칩 패키지 구조
US20110147908A1 (en) * 2009-12-17 2011-06-23 Peng Sun Module for Use in a Multi Package Assembly and a Method of Making the Module and the Multi Package Assembly
KR102128468B1 (ko) 2014-02-19 2020-06-30 삼성전자주식회사 복수의 이미지 신호 프로세서들을 포함하는 이미지 처리 장치 및 이미지 처리 방법
US10199337B2 (en) 2015-05-11 2019-02-05 Samsung Electro-Mechanics Co., Ltd. Electronic component package and method of manufacturing the same
KR20160132751A (ko) 2015-05-11 2016-11-21 삼성전기주식회사 전자부품 패키지 및 그 제조방법
US10672744B2 (en) * 2016-10-07 2020-06-02 Xcelsis Corporation 3D compute circuit with high density Z-axis interconnects
US20190006339A1 (en) * 2017-06-28 2019-01-03 Asm Technology Singapore Pte Ltd Three-dimensional integrated fan-out wafer level package

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11841531B2 (en) 2017-04-27 2023-12-12 The Research Foundation For The State University Of New York Wafer scale bonded active photonics interposer

Also Published As

Publication number Publication date
US20200357777A1 (en) 2020-11-12
CN111916429A (zh) 2020-11-10
KR20200129671A (ko) 2020-11-18
US10840225B1 (en) 2020-11-17

Similar Documents

Publication Publication Date Title
TWI684255B (zh) 扇出型半導體封裝
TWI645526B (zh) 扇出型半導體裝置
TWI651818B (zh) 扇出型半導體封裝
US10347613B1 (en) Fan-out semiconductor package
TWI673849B (zh) 扇出型半導體封裝
TWI660480B (zh) 扇出型半導體封裝
TWI772617B (zh) 扇出型半導體封裝
TWI669803B (zh) 扇出型半導體封裝
TWI818088B (zh) 半導體封裝
TWI712132B (zh) 半導體封裝
TW201926587A (zh) 扇出型半導體封裝
TW201917831A (zh) 扇出型半導體封裝
TWI669790B (zh) 扇出型半導體封裝
TWI683406B (zh) 扇出型半導體封裝
US20190139920A1 (en) Fan-out semiconductor package
TW201929160A (zh) 扇出型半導體封裝
TW201939691A (zh) 扇出型組件封裝
CN110729547A (zh) 天线模块
TW202034460A (zh) 堆疊式封裝以及包含其的封裝連接系統
TW202010025A (zh) 扇出型半導體封裝
US20200126924A1 (en) Fan-out semiconductor package
TW202005044A (zh) 電磁干擾屏蔽結構以及具有該結構的半導體封裝
TW202023005A (zh) 半導體封裝
US10840225B1 (en) Package-on-package and package connection system comprising the same
TW202042357A (zh) 半導體封裝