TW202042357A - 半導體封裝 - Google Patents

半導體封裝 Download PDF

Info

Publication number
TW202042357A
TW202042357A TW108126519A TW108126519A TW202042357A TW 202042357 A TW202042357 A TW 202042357A TW 108126519 A TW108126519 A TW 108126519A TW 108126519 A TW108126519 A TW 108126519A TW 202042357 A TW202042357 A TW 202042357A
Authority
TW
Taiwan
Prior art keywords
semiconductor package
semiconductor
layer
connection pad
semiconductor chip
Prior art date
Application number
TW108126519A
Other languages
English (en)
Other versions
TWI814873B (zh
Inventor
李潤泰
金亨俊
金漢
Original Assignee
南韓商三星電機股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電機股份有限公司 filed Critical 南韓商三星電機股份有限公司
Publication of TW202042357A publication Critical patent/TW202042357A/zh
Application granted granted Critical
Publication of TWI814873B publication Critical patent/TWI814873B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/055Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads having a passage through the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • H01L2224/02331Multilayer structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02381Side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/031Manufacture and pre-treatment of the bonding area preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08151Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/08221Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/08225Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/111Manufacture and pre-treatment of the bump connector preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13008Bump connector integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • H01L2224/251Disposition
    • H01L2224/2518Disposition being disposed on at least two different sides of the body, e.g. dual array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06506Wire or wire-like electrical connections between devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1094Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Abstract

一種半導體封裝包括第一半導體封裝及第二半導體封裝,第一半導體封裝包括:第一框架,具有第一貫通部分;第一半導體晶片,位於第一貫通部分中,且具有上面設置有第一連接墊的第一表面及上面設置有第二連接墊的第二表面及連接至第二連接墊的貫通孔;第一連接結構,位於第一表面上,且包括第一重佈線層;以及背側重佈線層,位於第二表面上,第二半導體封裝位於第一半導體封裝上且包括:第二連接結構,包括第二重佈線層;第二框架,位於第二連接結構上且具有第二貫通部分;以及第二半導體晶片,位於第二貫通部分中,且具有上面設置有第三連接墊的第三表面。

Description

半導體封裝
本揭露是有關於一種半導體封裝,例如有關於一種扇出型半導體封裝(fan-out semiconductor package)。
隨著近年來智慧型電子裝置的發展,在裝置中使用的組件的規格亦已提高。舉例而言,應用處理器(application processor,AP)(智慧型電子裝置的關鍵組件)的規格已迅速提高。已使用各種方法來達成AP的先進效能,且對AP進行功能劃分是近來的一種方法。舉例而言,當針對每一功能劃分AP的半導體晶片晶粒且接著將每一半導體晶片設計並封裝成在其製程及特徵方面最佳化時,AP可實施較傳統單一AP更先進的效能。然而,在此種情形中,需要高階封裝方法。因此,需要一種可在其中封裝多個經劃分半導體晶片以具有最佳訊號特性及功率特性的半導體封裝結構。
本揭露的態樣可提供一種具有可在其中封裝多個半導體晶片以具有最佳訊號特性及功率特性的結構的新型半導體封裝。
根據本揭露的態樣,可提供一種具有以下結構的半導體封裝:在所述結構中,在多個半導體晶片被基於其規格而劃分成上部封裝及下部封裝之後設置所述多個半導體晶片,且接著,下部封裝的半導體晶片經由穿透下部封裝的半導體晶片的貫通孔將功率傳輸至上部封裝的半導體晶片。
根據本揭露的態樣,一種半導體封裝可包括第一半導體封裝及第二半導體封裝,第一半導體封裝包括:第一框架,具有第一貫通部分;第一半導體晶片,設置於第一框架的第一貫通部分中,且具有上面設置有第一連接墊的第一表面及與第一表面相對且上面設置有第二連接墊的第二表面以及連接至第二連接墊的貫通孔;第一連接結構,設置於第一半導體晶片的第一表面上,且包括電性連接至第一半導體晶片的第一連接墊的第一重佈線層;以及背側重佈線層,設置於第一半導體晶片的第二表面上且電性連接至第一半導體晶片的第二連接墊,第二半導體封裝設置於第一半導體封裝上且包括:第二連接結構,包括電性連接至第一重佈線層的第二重佈線層;第二框架,設置於第二連接結構上且具有第二貫通部分;以及第二半導體晶片,設置於第二框架的第二貫通部分中,且具有上面設置有第三連接墊的第三表面,第三連接墊電性連接至第二重佈線層。
在下文中,參照所附圖式詳細地闡述本揭露的實施例。在所附圖式中,為清晰起見,可誇大或縮小組件的形狀、大小等。
在本文中,下側、下部部分、下表面等是用來指相對於圖式的剖面的朝向扇出型半導體封裝之安裝表面的方向,而上側、上部部分、上表面等是用來指相反的方向。然而,定義該些方向是為了方便闡釋,且本申請專利範圍並不受如上所述所定義的方向特別限制。
在說明中,組件與另一組件的「連接」的含義在概念上包括經由黏合層的間接連接以及在兩個組件之間的直接連接。另外,「電性連接」在概念上包括物理連接及物理斷接(disconnection)。要理解,當以例如「第一(first)」及「第二(second)」等用語來指稱元件時,所述元件並不因此受到限制。使用「第一」及「第二」可能僅用於將所述元件與其他元件區分開的目的,且可不限制所述元件的順序或重要性。在一些情形中,在不背離本文中所提出的申請專利範圍的範圍的條件下,第一元件可被稱作第二元件。相似地,第二元件亦可被稱作第一元件。
本文中所使用的用語「實施例」並不指同一實施例,而是提供來強調與另一實施例的特定特徵或特性不同的特定特徵或特性。然而,本文中所提供的實施例被認為能夠藉由彼此整體地或部分地組合來實施。舉例而言,即使並未在另一實施例中闡述在特定實施例中闡述的一個元件,然而除非在另一實施例中提供了相反或矛盾的說明,否則所述元件可被理解為與另一實施例相關的說明。
本文中所使用的用語僅為闡述實施例使用,而非限制本揭露。在此種情形中,除非在上下文中另有解釋,否則單數形式包括複數形式。電子裝置
圖1為示出電子裝置系統的實例的方塊示意圖。
參照圖1,電子裝置1000中可容置主板1010。在主板1010中,晶片相關組件1020、網路相關組件1030、其他組件1040等物理連接至及/或電性連接至彼此。該些組件可連接至以下欲闡述的其他組件,以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如,動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如,唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如,中央處理單元(central processing unit,CPU))、圖形處理器(例如,圖形處理單元(graphics processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器等;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)等。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。另外,晶片相關組件1020可與彼此組合。
網路相關組件1030可包括例如以下協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical and Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與以上所述的晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,且亦可包括用於各種其他目的的被動組件等。另外,其他組件1040可與以上所述的晶片相關組件1020及/或網路相關組件1030一起彼此組合。
視電子裝置1000的類型而定,電子裝置1000可包括可物理連接至及/或電性連接至主板1010的其他組件,或可不物理連接至及/或不電性連接至主板1010的其他組件。該些其他組件可包括例如照相機1050、天線1060、顯示器1070、電池1080、音訊編解碼器(未繪示)、視訊編解碼器(未繪示)、功率放大器(未繪示)、羅盤(未繪示)、加速度計(未繪示)、陀螺儀(未繪示)、揚聲器(未繪示)、大容量儲存單元(例如硬碟驅動機)(未繪示)、光碟(compact disk,CD)驅動機(未繪示)、數位多功能光碟(digital versatile disk,DVD)驅動機(未繪示)等。然而,該些其他組件並非僅限於此,而是視電子裝置1000的類型等亦可包括用於各種目的的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(personal computer,PC)、膝上型PC、隨身型易網機PC(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶、汽車組件等。然而,電子裝置1000並非僅限於此,且可為處理資料的任何其他電子裝置。
圖2為示出電子裝置的實例的立體示意圖。
參照圖2,半導體封裝可於如上所述的各種電子裝置中用於各種目的。舉例而言,印刷電路板1110可容置於智慧型電話1100的本體1101中,且各種電子組件1120可物理連接至及/或電性連接至印刷電路板1110。另外,可物理連接至及/或電性連接至印刷電路板1110或可不物理連接至及/或不電性連接至印刷電路板1110的其他組件(例如照相機模組1130)可容置於本體1101中。電子組件1120的部分可為晶片相關組件,例如半導體封裝1121,且並非僅限於此。所述電子裝置不必限於智慧型電話1100,且可為如上所述的其他電子裝置中的一者。半導體封裝
一般而言,半導體晶片中整合有諸多精密的電路。然而,半導體晶片自身可能無法充當已完成的半導體產品,且可能因外部物理性或化學性影響而受損。因此,半導體晶片無法單獨使用,而是被封裝且在電子裝置等中以封裝狀態使用。
需要半導體封裝的原因在於:半導體晶片與電子裝置的主板之間會存在電性連接方面的電路寬度差異。詳言之,半導體晶片的連接墊的大小及半導體晶片的連接墊之間的間隔極為精密,但主板的組件安裝墊的大小及電子裝置中所使用的主板的組件安裝墊之間的間隔顯著大於半導體晶片的連接墊的大小及間隔。因此,難以將半導體晶片直接安裝於主板上,且因此需要用於緩衝半導體與主板之間的此種電路寬度差異的封裝技術。
視半導體封裝的結構及目的而定,藉由封裝技術製造的半導體封裝可分類為扇入型半導體封裝或扇出型半導體封裝。
在下文中,參照圖式更詳細地闡述扇入型半導體封裝及扇出型半導體封裝。扇入型半導體封裝
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖,且圖4顯示示出扇入型半導體封裝的封裝製程的剖面示意圖。
參照圖3A至圖4,半導體晶片2220可例如是處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:本體2221,包含矽(Si)、鍺(Ge)、砷化鎵(GaAs)等;連接墊2222,形成於本體2221的一個表面上且由例如鋁(Al)等導電材料形成;以及鈍化層2223,其例如是氧化物膜、氮化物膜等,且形成於本體2221的一個表面上且覆蓋連接墊2222的至少部分。在此種情形中,由於連接墊2222可為顯著小的,因此可能難以將積體電路(IC)安裝於中級印刷電路板(printed circuit board,PCB)上以及電子裝置的主板等上。
因此,可視半導體晶片2220的大小在半導體晶片2220上形成連接結構2240以對連接墊2222進行重新分佈。連接結構2240可藉由以下方式來形成:利用例如感光成像介電(photoimagable dielectric,PID)材料等絕緣材料在半導體晶片2220上形成絕緣層2241,形成敞露連接墊2222的通孔孔洞2243h,並接著形成配線圖案2242及通孔2243。此後,可形成保護連接結構2240的鈍化層2250、開口2251,且接著形成凸塊下金屬層2260等。亦即,可藉由一系列製程來製造包括例如半導體晶片2220、連接結構2240、鈍化層2250及凸塊下金屬層2260的扇入型半導體封裝2200。
如上所述,扇入型半導體封裝可具有半導體晶片的連接墊(例如輸入/輸出(input/output,I/O)端子)中的所有者均配置於半導體晶片內部的封裝形式,且可具有極佳的電性特性並可以低成本進行生產。因此,已以扇入型半導體封裝的形式製造安裝於智慧型電話中的諸多元件。詳言之,已開發出安裝於智慧型電話中的諸多元件以各自實施快速訊號傳輸並同時具有小的大小。
然而,由於在扇入型半導體封裝中所有I/O端子均需要設置於半導體晶片內部,因此扇入型半導體封裝具有顯著的空間限制。因此,難以將此結構應用於具有大量I/O端子的半導體晶片或具有小的大小的半導體晶片。另外,由於以上所述的缺點,扇入型半導體封裝可能無法在電子裝置的主板上直接安裝並使用。原因在於,即使在藉由重佈線製程增大半導體晶片的I/O端子的大小及半導體晶片的I/O端子之間的間隔的情形中,半導體晶片的I/O端子的大小及半導體晶片的I/O端子之間的間隔可能仍不足以使扇入型半導體封裝直接安裝於電子裝置的主板上。
圖5為示出扇入型半導體封裝安裝於中介基板(interposer substrate)上且最終安裝於電子裝置的主板上之情形的剖面示意圖,且圖6為示出扇入型半導體封裝嵌入於中介基板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖5及圖6,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(即,I/O端子)可藉由中介基板2301再次進行重新分佈,且扇入型半導體封裝2200可安裝於中介基板2301上。藉由此種方式,扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。在此種情形中,可藉由底部填充樹脂2280等來固定焊球2270等,且半導體晶片2220的外側可以模製材料2290等覆蓋。作為另一選擇,扇入型半導體封裝2200可嵌入於單獨的中介基板2302中。在扇入型半導體封裝2200嵌入於單獨的中介基板2302中的狀態下,半導體晶片2220的連接墊2222(即,I/O端子)可藉由中介基板2302再一次進行重新分佈。藉由此種方式,扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以直接在電子裝置的主板上安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的中介基板上,並接著藉由封裝製程安裝於電子裝置的主板上,或者扇入型半導體封裝可在扇入型半導體封裝嵌入於中介基板中的狀態下在電子裝置的主板上安裝並使用。扇出型半導體封裝
圖7為示出扇出型半導體封裝的剖面示意圖。
參照圖7,在扇出型半導體封裝2100中,舉例而言,半導體晶片2120的外側可由包封體2130保護,且半導體晶片2120的連接墊2122可藉由連接結構2140朝半導體晶片2120之外進行重新分佈。在此種情形中,在連接結構2140上可進一步形成鈍化層2150,且在鈍化層2150的開口中可進一步形成凸塊下金屬層2160。在凸塊下金屬層2160上可進一步形成焊球2170。半導體晶片2120可為包括本體2121、連接墊2122、鈍化層(未繪示)等的積體電路(IC)。連接結構2140可包括絕緣層2141;重佈線層2142,形成於絕緣層2141上;以及通孔2143,將連接墊2122與重佈線層2142彼此電性連接。
如上所述,扇出型半導體封裝可具有其中半導體晶片的I/O端子藉由形成於半導體晶片上的連接結構朝半導體晶片之外進行重新分佈並朝半導體晶片之外進行設置的形式。如上所述,在扇入型半導體封裝中,半導體晶片的所有I/O端子均需要設置於半導體晶片內部。因此,當半導體晶片的大小減小時,需減小球的大小及節距,進而使得標準化球佈局(standardized ball layout)可能無法在扇入型半導體封裝中使用。然而,扇出型半導體封裝具有如上所述的其中半導體晶片的I/O端子藉由形成於半導體晶片上的連接結構朝半導體晶片之外進行重新分佈並朝半導體晶片之外進行設置的形式。因此,即使在半導體晶片的大小減小的情形中,標準化球佈局可照樣用於扇出型半導體封裝中,進而使得扇出型半導體封裝無需使用單獨的印刷電路板即可安置於電子裝置的主板上,如下所述。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖8,扇出型半導體封裝2100可藉由焊球2170等安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括連接結構2140,連接結構2140形成於半導體晶片2120上且能夠將連接墊2122重新分佈至半導體晶片2120的大小之外的扇出區域,進而使得標準化球佈局可照樣在扇出型半導體封裝2100中使用。因此,扇出型半導體封裝2100無需使用單獨的中介基板等即可安裝於電子裝置的主板2500上。
如上所述,由於扇出型半導體封裝無需使用單獨的中介基板即可安裝於電子裝置的主板上,因此扇出型半導體封裝可以較使用中介基板的扇入型半導體封裝的厚度小的厚度實施。因此,可使扇出型半導體封裝小型化且薄化。另外,扇出型半導體封裝具有極佳的熱特性及電性特性,且因此尤其適宜用於行動產品。另外,扇出型半導體封裝可以較使用印刷電路板(PCB)的一般疊層封裝(package-on-package,POP)類型更小型的形式實施,且可解決因翹曲(warpage)現象出現而產生的問題。
同時,扇出型半導體封裝指一種封裝技術,如上所述用於將半導體晶片安裝於電子裝置的主板等上且保護半導體晶片免受外部影響,且因此是與例如中介基板等印刷電路板(PCB)的概念不同的概念,印刷電路板(PCB)具有與扇出型半導體封裝的尺度、目的等不同的尺度、目的等,且有扇入型半導體封裝嵌入於其中。
在下文中,參照所附圖式闡述一種具有可在其中封裝多個半導體晶片以具有最佳訊號特性及功率特性的結構的半導體封裝。
圖9為示出半導體封裝的實例的剖面示意圖,且圖10A及圖10B為沿圖9所示扇出型半導體封裝的線I-I'及II-II'所截取的平面示意圖。
參照圖9至圖10B,半導體封裝100A具有包括在垂直方向上堆疊的第一半導體封裝P1及第二半導體封裝P2的疊層封裝(POP)結構,其中第二半導體封裝P2堆疊於第一半導體封裝P1上。第一半導體封裝P1可包括:第一框架110,具有第一貫通部分110H;第一半導體晶片120,設置於第一框架110的第一貫通部分110H中,且具有設置於第一表面上的第一連接墊122及設置於與第一表面相對的第二表面上的第二連接墊123;第一包封體130,包封第一框架110及第一半導體晶片120的至少部分;第一連接結構140,設置於第一框架110及第一半導體晶片120的第一表面上,且包括第一重佈線層142;背側重佈線層132,設置於第一包封體130的下表面上;第一鈍化層150及第二鈍化層159,分別設置於第一連接結構140的上表面上及背側重佈線層132的下表面上;以及多個電性連接金屬193,分別設置於第二鈍化層159的多個開口中。第二半導體封裝P2可包括:第二連接結構160,包括第二重佈線層162;第二框架170,設置於第二連接結構160上且具有第二貫通部分170H;第二半導體晶片180,設置於第二框架170的第二貫通部分170H中且具有設置於第二半導體晶片180的主動面上的第三連接墊182;第二包封體191,包封第二框架170及第二半導體晶片180的至少部分;第三鈍化層155,設置於第二連接結構160的下表面上;多個連接端子195,分別設置於第三鈍化層155的多個開口中;以及底部填充層197,填充所述多個連接端子195之間的每一空間。
第一半導體晶片120可包括本體121、第一連接墊122及第二連接墊123以及貫通孔125。第一半導體晶片120的主動面可為上面設置有第一連接墊122的第一表面,且第一半導體晶片120的非主動面可為與第一表面相對且上面設置有第二連接墊123的第二表面。然而,第一半導體晶片並非僅限於此。具體而言,第二連接墊123可以突起形式設置於第一半導體晶片120的第二表面上,且並非僅限於此。貫通孔125可連接至第二連接墊123,且藉由穿透第一半導體晶片120的至少部分而自第二連接墊123延伸至主動面或鄰近第一半導體晶片120的主動面的區域。舉例而言,貫通孔125可延伸而穿透整個第一半導體晶片120,或者自第二連接墊123延伸而穿透主動層的至少部分,所述主動層被設置成與第一半導體晶片120的主動面接觸且有半導體元件設置於其上。貫通孔125可電性連接至第一半導體晶片120內部的半導體元件。
在第一半導體晶片120中,第一連接墊122可電性連接至第一半導體晶片120上的第一重佈線層142。貫通孔125可藉由第二連接墊123電性連接至位於第一半導體晶片120下面的背側重佈線層132。具體而言,第一連接墊122可連接至第一重佈線層142的訊號圖案,且第二連接墊123及貫通孔125可連接至背側重佈線層132的電源圖案及/或接地圖案。亦即,在第一半導體晶片120中,可經由第一連接墊122傳輸及接收例如資料訊號等訊號,且可經由貫通孔125供應電力。在平面上,第二連接墊123及貫通孔125可設置於第一半導體晶片120的中心區域中,且第一連接墊122可設置於環繞第一半導體晶片120的中心區域的邊緣區域中。然而,第一半導體晶片120並非僅限於此。
同時,最近已使用AP的功能劃分方法來達成作為智慧型電子裝置的關鍵組件的應用處理器(AP)的先進效能。舉例而言,當針對每一功能劃分AP的半導體晶片晶粒且接著將每一半導體晶片設計並封裝成在其製程及特徵方面最佳化時,AP可實施較傳統單一AP更先進的效能。
因此,在根據實施例的半導體封裝100A中,可執行不同功能的第一半導體晶片120與第二半導體晶片180可被設置成使得第一連接墊122與第三連接墊182彼此面對,其中第一連接結構140及第二連接結構160介置於第一連接墊122與第三連接墊182之間。第一半導體晶片120可設置於第一連接結構140下面,以使上面設置有第一連接墊122的第一半導體晶片120的主動面面對第一連接結構140的下表面。第二半導體晶片180可設置於第二連接結構160的上表面上,以使上面設置有第三連接墊182的第二半導體晶片180的主動面面對第二連接結構160的上表面。在平面上,第二半導體晶片180可被設置成使得第二半導體晶片180的至少部分在垂直方向上與第一半導體晶片120重疊。第一半導體晶片120及第二半導體晶片180中的每一者可為具有應用處理器AP的所劃分功能的晶片。亦即,第一半導體晶片120及第二半導體晶片180可各自實施應用處理器的部分功能或全部功能,且並非僅限於此。
具體而言,如圖10A及圖10B中所示,第一半導體晶片120及第二半導體晶片180可具有多個第一區域FR1、第一區域FR2、第一區域FR3及第一區域FR4以及多個第二區域SR1、第二區域SR2、第二區域SR3及第二區域SR4;且該兩種區域分別執行不同的功能。第一半導體晶片120的所述多個第一區域FR1、第一區域FR2、第一區域FR3及第一區域FR4之間可進一步設置有在其中佈置貫通孔125的通孔區域。在第二半導體晶片180的所述多個第二區域SR1、第二區域SR2、第二區域SR3及第二區域SR4中,可執行較在第一半導體晶片120的所述多個第一區域FR1、第一區域FR2、第一區域FR3及第一區域FR4中相對更高的功能。舉例而言,第一半導體晶片120的所述多個第一區域FR1、第一區域FR2、第一區域FR3及第一區域FR4可為其中執行應用處理器的算術功能的邏輯區域,且第二半導體晶片180的所述多個第二區域SR1、第二區域SR2、第二區域SR3及第二區域SR4可為其中執行應用處理器的功率相關功能的區域。作為另一選擇,在另一實施例中,第二半導體晶片180可為應用處理器(AP)晶片,第一半導體晶片120可為電源管理積體電路(power management integrated circuit,PMIC)晶片,其中所述多個第一區域FR1、第一區域FR2、第一區域FR3及第一區域FR4以及所述多個第二區域SR1、第二區域SR2、第二區域SR3及第二區域SR4可分別執行對應的功能。
另外,佈置於第二半導體晶片180的所述多個第二區域SR1、第二區域SR2、第二區域SR3及第二區域SR4中的第二半導體元件可具有較佈置於第一半導體晶片120的所述多個第一區域FR1、第一區域FR2、第一區域FR3及第一區域FR4中的第一半導體元件相對更小的尺度。半導體元件的尺度可指特徵大小,具體而言指表達為臨界尺寸(critical dimension)的數值。臨界尺寸可指例如當半導體元件為電晶體時的電晶體通道的最小長度及/或閘電極的最小長度。因此,第一半導體元件可具有第一臨界尺寸,且第二半導體元件可具有較第一臨界尺寸小的第二臨界尺寸。舉例而言,第一臨界尺寸的範圍可介於0.05毫米(mm)至10毫米,且第二臨界尺寸的範圍可介於1奈米(nm)至100奈米。由此,具有不同規格的第一半導體晶片120與第二半導體晶片180可被劃分成不同的半導體封裝P1與半導體封裝P2且接著被垂直堆疊;且因此,有可能使半導體晶片及半導體封裝的每一製造製程最佳化及精簡化,藉此降低製造成本。
在此種情形中,第一半導體晶片120的第一連接墊122的部分可藉由其中第一半導體晶片120與第二半導體晶片180在垂直方向上彼此重疊的區域中的訊號圖案電性連接至第三連接墊182的部分。因此,訊號可在垂直方向上連接於第一半導體晶片120與第二半導體晶片180之間。另外,第一半導體晶片120的第二連接墊123的至少部分可電性連接至設置於第一半導體晶片120下面的背側重佈線層132的電源圖案及/或接地圖案;可藉由貫通孔125電性連接至第一半導體晶片120上的第一連接結構140的第一重佈線層142的電源圖案及/或接地圖案;且可電性連接至第三連接墊182的部分。因此,第一半導體晶片120與第二半導體晶片180可以最短距離連接至彼此,藉此使訊號特徵最佳化;且第一半導體晶片120及第二半導體晶片180可藉由貫通孔125以最短距離連接至電性連接金屬193,藉此亦使功率特性最佳化。
以下在下文中更詳細地闡述根據實施例的半導體封裝100A中所包括的相應組件。
第一框架110可具有擁有貫穿孔(through-hole)形式的第一貫通部分110H,且第一半導體晶片120可設置於第一貫通部分110H中,以使上面設置有第一連接墊122的表面面對第一連接結構140的下表面。第一框架110可充當支撐構件。此處,第一連接墊122可在不使用單獨的凸塊的條件下連接至第一連接結構140的第一連接通孔143。另外,第一框架110可包括:與第一連接結構140的下表面接觸的第一絕緣層111a。
第一配線層112a可凹陷於第一絕緣層111a中。亦即,與第一連接結構140的下表面接觸的第一絕緣層111a的表面可相對於與第一連接結構140的下表面接觸的第一配線層112a的表面具有台階差(step difference)。在此種情形中,當第一半導體晶片120及第一框架110被第一包封體130包封時,可防止包封體材料滲出而污染第一配線層112a。第一配線層112a、第二配線層112b及第三配線層112c中每一者的厚度可大於第一重佈線層142的厚度。
當形成孔洞以形成第一配線通孔層113a時,第一配線層112a的部分接墊可充當終止元件(stopper),且因此,使第一配線通孔層113a的每一連接通孔具有上表面寬度小於下表面寬度的錐形形狀在製程方面可為有利的。在此種情形中,第一配線通孔層113a的配線通孔可與第二配線層112b的圖案進行整合。類似地,當形成孔洞以形成第二配線通孔層113b時,第二配線層112b的部分接墊可充當終止元件,且因此,使第二配線通孔層113b的配線通孔具有上表面寬度小於下表面寬度的錐形形狀在製程方面可為有利的。在此種情形中,第二通孔層113b的配線通孔可與第三配線層112c的接墊圖案進行整合。
第一絕緣層111a及第二絕緣層111b可由絕緣材料形成。此處,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;或者將熱固性樹脂或熱塑性樹脂浸入於無機填料及/或例如玻璃纖維(或玻璃布或玻璃纖維布)等核心材料中的絕緣材料,例如預浸體(prepreg)、味之素構成膜(Ajinomoto Build up Film,ABF)、弗朗克功能調節劑4(Frankel’s function regulator-4,FR-4)、雙馬來醯亞胺三嗪(Bismaleimide Triazine,BT)等。
第一配線層112a、第二配線層112b及第三配線層112c可用於對第一半導體晶片120的第一連接墊122進行重新分佈,且因此向配線通孔層113a及配線通孔層113b提供接墊圖案,以用於將封裝100A的上部部分與下部部分連接至彼此。第一配線層112a、第二配線層112b及第三配線層112c可由例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一配線層112a、第二配線層112b及第三配線層112c可視對應層的設計而執行各種功能。舉例而言,第一配線層112a、第二配線層112b及第三配線層112c可各自包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可為除與電源等相關的接地(GND)圖案及電源(PWR)圖案以外的各種訊號中的一種,例如資料訊號等。
第一配線通孔層113a與第二配線通孔層113b可將形成於不同層上的第一配線層112a、第二配線層112b及第三配線層112c電性連接至彼此,藉此在第一框架110中形成電性連接通路。另外,第一配線通孔層113a與第二配線通孔層113b可在第一連接結構140與電性連接金屬193之間形成電性連接通路。第一配線通孔層113a及第二配線通孔層113b可各自由金屬材料形成。第一配線通孔層113a及第二配線通孔層113b可各自為以金屬材料完全填充的填充型通孔(filled via)或者沿通孔孔洞的壁形成有金屬材料的共形型通孔(conformal via)。另外,第一配線通孔層113a及第二配線通孔層113b可各自具有錐形形狀。同時,第一配線通孔層113a及第二配線通孔層113b可與第一配線層112a、第二配線層112b及第三配線層112c的至少部分進行整合,且並非僅限於此。
第二框架170可具有擁有貫穿孔形式的第二貫通部分170H,且第二半導體晶片180可設置於第二貫通部分170H中,以使上面設置有第三連接墊182的表面面對第二連接結構160的上表面。此處,第三連接墊182可在不使用單獨的凸塊的條件下連接至第二連接結構160的第二連接通孔163。與第一框架110不同,第二框架170可不包括配線層或配線通孔層。然而,第二框架170並非僅限於此。
第一半導體晶片120及第二半導體晶片180可各自為積體電路(IC),其中數百至數百萬個或更多個元件被整合於單一晶片中。作為非限制性實例,第一半導體晶片120及第二半導體晶片180可加以組合以形成單一完整應用處理器(AP)。在此種情形中,第一半導體晶片120及第二半導體晶片180中的每一者可為具有應用處理器AP的所劃分功能的晶片,例如中央處理器(CPU)、圖形處理器(GPU)、場域可程式閘陣列(field programmable gate array,FPGA)、數位訊號處理器、密碼處理器、微處理器及/或微控制器等;或者未示出的具有不同功能的所劃分晶片。然而,第一半導體晶片120及第二半導體晶片180並非僅限於此,且第一半導體晶片120及第二半導體晶片180中的至少一者可為揮發性記憶體(動態隨機存取記憶體(DRAM)、非揮發性記憶體(唯讀記憶體(ROM))、快閃記憶體等。第一半導體晶片120與第二半導體晶片180可具有不同的規格,例如如上所述的功能及尺度,且第二半導體晶片180可為較第一半導體晶片120更先進的晶片。此外,第二半導體晶片180可具有較第一半導體晶片120更大的大小,且並非僅限於此。
第一半導體晶片120及第二半導體晶片180可以主動晶圓為基礎而形成;且在此種情形中,本體121的基礎材料(base material)及本體181的基礎材料可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。本體121及本體181上可形成有各種半導體元件及電路。第一連接墊122、第二連接墊123及第三連接墊182以及貫通孔125可將第一半導體晶片120及第二半導體晶片180電性連接至其它組件。第一連接墊122、第二連接墊123及第三連接墊182以及貫通孔125可由例如鋁(Al)、銅(Cu)等導電材料形成,而無任何特別限制。本體121及本體181上可進一步有形成鈍化膜,以暴露出第一連接墊122、第二連接墊123及第三連接墊182;且在此種情形中,鈍化膜可為氧化物膜、氮化物膜等,或者可為由氧化物膜及氮化物膜形成的雙層。第一半導體晶片120及第二半導體晶片180可為裸晶(bare die);然而,當必要時,可為其中分別在上面設置有第一連接墊122及第三連接墊182的表面(即主動面)上進一步形成單獨的重佈線層的封裝晶粒(packaged die)。
第一包封體130及第二包封體191可分別保護第一框架110及第二框架170以及第一半導體晶片120及第二半導體晶片180等。第一包封體130及第二包封體191的包封方式並無特別限制。舉例而言,第一包封體130可覆蓋第一框架110及上面設置有第二連接墊123的表面,且可填充第一貫通部分110H的至少部分。第二包封體191可覆蓋第二框架170及第二半導體晶片180的上表面且可填充第二貫通部分170H的至少部分,第二半導體晶片180的上表面與第二半導體晶片180的上面設置有第三連接墊182的表面相對。由於第一包封體130及第二包封體191可填充第一貫通部分110H及第二貫通部分170H,因此有可能視具體材料執行黏合功能,且亦有可能減小彎曲(buckling)。
第一包封體130及第二包封體191的材料可無特別限制。舉例而言,第一包封體130及第二包封體191的材料可為絕緣材料;且在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;其中將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布或玻璃纖維布)等核心材料中的樹脂,例如預浸體、味之素構成膜(ABF)、弗朗克功能調節劑4(FR-4)、雙馬來醯亞胺三嗪(BT)等。當必要時,亦可使用感光成像包封體(photoimagable encapsulant,PIE)樹脂。
第一連接結構140可對第一半導體晶片120的第一連接墊122進行重新分佈。另外,第一連接結構140可視功能而將第一連接墊122分別電性連接至第一框架110的配線層112a、配線層112b及配線層112c。第二連接結構160可對第二半導體晶片180的第三連接墊182進行重新分佈。另外,第一連接結構140及第二連接結構160可電性連接至彼此,且可將第一連接墊122電性連接至第三連接墊182。數十至數百萬個具有各種功能的第一連接墊122及第三連接墊182可藉由第一連接結構140及第二連接結構160進行重新分佈,且可視功能而藉由電性連接金屬193與外部進行物理連接及/或電性連接。第一連接結構140及第二連接結構160可包括絕緣層141及絕緣層161、設置於絕緣層141及絕緣層161上的第一重佈線層142及第二重佈線層162以及分別穿透絕緣層141及絕緣層161的第一連接通孔143及第二連接通孔163。第一連接結構140的絕緣層141及第二連接結構160的絕緣層161、第一重佈線層142及第二重佈線層162以及第一連接通孔143及第二連接通孔163可各自形成為具有數目較圖式中所示層更大或更小的層。
絕緣層141及絕緣層161可各自由絕緣材料形成。此處,作為絕緣材料,除如上所述的絕緣材料以外,亦可使用例如感光成像介電(PID)樹脂等感光性絕緣材料。亦即,絕緣層141及絕緣層161中的每一者可為感光性絕緣層。當絕緣層141及絕緣層161具有感光性質時,絕緣層141及絕緣層161可形成為具有較小的厚度,且可更容易地達成第一連接通孔143及第二連接通孔163的精密節距。絕緣層141及絕緣層161可分別為由絕緣樹脂及無機填料形成的感光性絕緣層。當絕緣層141及絕緣層161各自具有多層結構時,絕緣層141及絕緣層161的材料可為彼此相同,或者當必要時,可為彼此不同。當絕緣層141及絕緣層161各自具有多層結構時,絕緣層141可視製程彼此進行整合,進而使得其之間的邊界可為不明顯,且絕緣層161可視製程彼此進行整合,進而使得其之間的邊界可為不明顯。然而,絕緣層141及絕緣層161並非僅限於此。
第一重佈線層142及第二重佈線層162可對第一連接墊122及第三連接墊182實質上進行重新分佈,且可提供如上所述的電性連接通路。重佈線層142及重佈線層162可各自由例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一重佈線層142及第二重佈線層162可視對應層的設計而各自執行各種功能。舉例而言,重佈線層142及重佈線層162中的每一者可包括接地圖案、電源圖案、訊號圖案等。訊號圖案可為除接地圖案、電源圖案等以外的各種訊號中的一種,例如資料訊號等。此處,圖案是包括配線及接墊的概念。第一重佈線層142及第二重佈線層162於其中第一重佈線層142及第二重佈線層162與第一半導體晶片120的貫通孔125重疊的區域中可主要包括電源圖案及/或接地圖案。第一重佈線層142及第二重佈線層162於其中在貫通孔125附近第一半導體晶片120與第二半導體晶片180彼此重疊的區域中可主要包括訊號圖案。
第一連接通孔143可分別連接至第一重佈線層142、第一連接墊122、貫通孔125及最上第一配線層112a,且因此可將分別形成於不同層上的第一重佈線層142、第一連接墊122、貫通孔125、配線層112a、配線層112b及配線層112c等連接至彼此。因此,第一連接通孔143可在第一連接結構140中形成電性連接通路。第二連接通孔163可將形成於不同層上的第二重佈線層162、第三連接墊182等電性連接至彼此。因此,第二通孔163可在第二連接結構160中形成電性連接通路。第一連接通孔143及第二連接通孔163可各自由例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一連接通孔143及第二連接通孔163可各自為以金屬材料填充的填充型通孔或者沿通孔孔洞的壁形成有金屬材料的共形型通孔。第一連接通孔143及第二連接通孔163可各自具有錐形剖面形狀。第一連接通孔143與第二連接通孔163可具有彼此相反的錐化方向(taper direction),且第一連接通孔143可具有與第一框架110的配線通孔層113a及配線通孔層113b的錐化方向相反的錐化方向。
背側重佈線層132及背側連接通孔133可設置於第一包封體130下面。背側連接通孔133可穿透第一包封體130的至少部分,藉此將第三配線層112c與背側重佈線層132電性連接至彼此。
背側重佈線層132亦可用於對第一連接墊122、第二連接墊123及第三連接墊182進行重新分佈,且因此提供上述電性連接通路。背側重佈線層132可由例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。背側重佈線層132可視對應層的設計而執行各種功能。舉例而言,背側重佈線層132可包括接地圖案、電源圖案、訊號圖案等。接地圖案與訊號圖案可為相同的圖案。訊號圖案可為除接地圖案、電源圖案等以外的各種訊號中的一種,例如資料訊號等。此處,圖案是包括配線及接墊的概念。
背側連接通孔133可將第三配線層112c與背側重佈線層132電性連接至彼此。背側連接通孔133亦可由例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。背側連接通孔133可為以金屬材料填充的填充型通孔或者沿通孔孔洞的壁形成有金屬材料的共形型通孔。背側連接通孔133可具有錐形剖面形狀。背側連接通孔133可具有與第一配線通孔層113a及第二配線通孔層113b的每一配線通孔相同的錐化方向。在另一實施例中,背側重佈線層132及背側通孔133的數目可有所變化。
第一鈍化層150及第二鈍化層159可另外用於分別保護第一連接結構140及背側重佈線層132免受外部物理性或化學性損傷等。第三鈍化層155可另外用於保護第二連接結構160免受外部物理性或化學性損傷。第一鈍化層150、第二鈍化層159及第三鈍化層155可包含熱固性樹脂。舉例而言,鈍化層150、鈍化層155及鈍化層159可由ABF形成,但並非僅限於此。第一鈍化層150、第二鈍化層159及第三鈍化層155可具有多個開口,所述多個開口分別暴露出第一重佈線層142的至少部分及第二重佈線層162的至少部分以及背側重佈線層132的至少部分。所述開口可以數十至數萬的量以及更多或更少的量提供。每一開口可包括多個孔洞。
電性連接金屬193可另外用於在外部物理連接及/或電性連接半導體封裝100A。舉例而言,半導體封裝100A可藉由電性連接金屬193安裝於電子裝置的主板上。電性連接金屬193可分別設置於第二鈍化層159的所述多個開口上。因此,電性連接金屬193可電性連接至暴露出的背側重佈線層132。當必要時,可在第二鈍化層159的多個開口中形成凸塊下金屬;且在此種情形中,凸塊下金屬可電性連接至暴露出的背側重佈線層132。電性連接金屬193可由例如錫(Sn)或含錫(Sn)合金等低熔點金屬形成。更詳言之,電性連接金屬193可為焊料等;然而,此種材料僅為實例,且電性連接金屬193的材料並非特別限於此。
電性連接金屬193可具有接腳(land)、球、引腳(pin)等形狀。電性連接金屬193可形成為多層或單層。當形成為多層時,電性連接金屬193可包括銅(Cu)柱及焊料;且當形成為單層時,電性連接金屬193可包括錫-銀焊料或銅(Cu)。然而,此種材料僅為實例,且電性連接金屬193的材料並非僅限於此。電性連接金屬193的數目、間隔、設置形式等並無特別限制,且可由熟習此項技術者視設計特定細節而進行充分地修改。舉例而言,視第一連接墊122、第二連接墊123及第三連接墊182的數目而定,電性連接金屬193可以數十至數萬的量以及更多或更少的量提供。
電性連接金屬193中的至少一者可設置於扇出區域中。所述扇出區域是指除第一半導體晶片120所設置的區域之外的區域。亦即,根據實施例的半導體封裝100A可為扇出型半導體封裝。扇出型封裝較扇入型封裝而言可具有更高的可靠性,可實施多個輸入/輸出(I/O)端子,且可有利於三維(3 dimensional,3D)內連線。另外,與球柵陣列(ball grid array,BGA)封裝、接腳柵陣列(land grid array,LGA)封裝等相較,扇出型封裝可被製造成具有較小的厚度,且可具有價格競爭力。
連接端子195可設置於第一連接結構140與第二連接結構160之間,以將第一重佈線層142與第二重佈線層162電性連接至及物理連接至彼此。連接端子195可由銅(Cu)、錫(Sn)或其合金形成,且例如可由例如焊料等低熔點金屬形成。在另一實施例中,連接端子195的數目及形狀可有所變化。
底部填充層197可設置於第一連接結構140與第二連接結構160之間,以覆蓋連接端子195的至少部分。底部填充層197可用於固定第一半導體封裝P1及第二半導體封裝P2。底部填充層197可由例如環氧樹脂等形成,且並非僅限於此。在另一實施例中,可省略底部填充層197。
圖11為示出半導體封裝的另一實例的剖面示意圖。
參照圖11,根據另一實例的半導體封裝100B可更包括設置於第一連接結構140上的一或多個被動組件200。視功能而定,第一連接墊122、第二連接墊123及第三連接墊182可電性連接至被動組件200。被動組件200可藉由例如焊料等低熔點金屬200s以表面安裝形式進行設置。
被動組件200可為例如多層陶瓷電容器(MLCC)或低電感晶片電容器(low inductance chip capacitor,LICC)等晶片型電容器,或例如功率電感器等晶片型電感器。然而,被動組件200的類型並非僅限於此,且可為其它已知的被動組件。亦即,被動組件200可為已知的晶片型被動組件。此處,晶片型組件是指具有例如本體、形成於本體內部的內部電極及形成於本體上的外部電極的獨立晶片型組件。多個被動組件200可為相同類型的組件或不同類型的組件。被動組件200的數目並無特別限制,且可視設計而多於或少於圖式中所示的數目。
其它結構與如上所述的半導體封裝100A等的結構實質上相同,且因此不再對其予以贅述。
圖12為示出半導體封裝的另一實例的剖面示意圖。
參照圖12,根據另一實例的半導體封裝100C可更包括設置於背側重佈線層132的下表面上的一或多個被動組件205。被動組件205中的每一者可設置於貫通孔125的部分中的至少每一者下面及電性連接金屬193之間。視功能而定,第一連接墊122、第二連接墊123及第三連接墊182可電性連接至被動組件205。被動組件205可藉由例如焊料等低熔點金屬205s以表面安裝形式進行設置。
被動組件205可為例如接腳側電容器(land-side capacitor,LSC)、多層陶瓷電容器(MLCC)或低電感晶片電容器(LICC)等晶片型電容器,或例如功率電感器等晶片型電感器。被動組件205可為相同類型的組件或不同類型的組件。被動組件205的數目並無特別限制,且可視設計而多於或少於圖式中所示的數目。
其它結構與如上所述的半導體封裝100A等的結構實質上相同,且因此不再對其予以贅述。同時,以上所述的半導體封裝100C的特定結構亦可用於根據另一實施例的半導體封裝100B。
圖13為示出半導體封裝的另一實例的剖面示意圖。
參照圖13,與圖9中的半導體封裝100A不同,在根據另一實例的半導體封裝100D中,分別而言,第一半導體封裝P1可包括多個第一半導體晶片120A及第一半導體晶片120B,第二半導體封裝P2可包括多個第二半導體晶片180A及第二半導體晶片180B。為此,分別而言,第一框架110可具有彼此間隔開的多個第一貫通部分110H1與第一貫通部分110H2,第二框架170可具有彼此間隔開的多個第二貫通部分170H1與第二貫通部分170H2。所述多個第一半導體晶片120A及第一半導體晶片120B以及所述多個第二半導體晶片180A及第二半導體晶片180B可分別進行設置,以使每一對第一半導體晶片與第二半導體晶片在垂直方向上彼此至少部分重疊。所述多個第二半導體晶片180A及第二半導體晶片180B可各自執行較所述多個第一半導體晶片120A及第一半導體晶片120B更高的功能,且可包括半導體元件,所述半導體元件各自具有較所述多個第一半導體晶片120A及第一半導體晶片120B的半導體元件小的尺度。
其它結構與如上所述的半導體封裝100A等的結構實質上相同,且因此不再對其予以贅述。同時,以上所述半導體封裝100D的特定結構亦可用於根據另一實施例的半導體封裝100B及半導體封裝100C。
圖14為示出半導體封裝的另一實例的剖面示意圖。
參照圖14,根據另一實例的半導體封裝100E可更包括與包括半導體晶片180的第二半導體封裝P2平行設置且包括第二半導體晶片180'的第三半導體封裝P3。另外,第一半導體封裝P1可包括多個第一半導體晶片120A及第一半導體晶片120B,且因此,第一框架110可具有多個第一貫通部分110H1及第一貫通部分110H2,多個第一貫通部分110H1及第一貫通部分110H2被設置成彼此間隔開。另外,與圖11中的半導體封裝100B相似,半導體封裝100E可更包括設置於第一連接結構140上的一或多個被動組件200。
第三半導體封裝P3可具有與第二半導體封裝P2實質上相同的結構。第三半導體封裝P3可包括第二連接結構160、第二框架170、第二半導體晶片180'、第二包封體191、第三鈍化層155、連接端子195及底部填充層197。第二半導體封裝P2及第三半導體封裝P3可被設置成分別與多個第一半導體晶片120A及第一半導體晶片120B的至少部分垂直重疊。第二半導體晶片180及第二半導體晶片180'可各自執行較所述多個第一半導體晶片120A及第一半導體晶片120B相對更高的功能,且可包括半導體元件,所述半導體元件各自具有較所述多個第一半導體晶片120A及第一半導體晶片120B的半導體元件小的尺度。
被動組件200可設置於第二半導體封裝P2與第三半導體封裝P3之間。在另一實施例中,被動組件200可另外設置於第二半導體封裝P2及第三半導體封裝P3中的每一者之外。
其它結構與如上所述的半導體封裝100A、半導體封裝100B、半導體封裝100D等的結構實質上相同,且因此不再對其予以贅述。
圖15為示出半導體封裝的另一實例的剖面示意圖。
參照圖15,與圖9中的半導體封裝100A不同,根據另一實例的半導體封裝100F可更包括在垂直方向上堆疊於第二半導體封裝P2頂部上的第三半導體封裝P3。另外,與圖9中的半導體封裝100A不同,第二半導體封裝P2可具有與第一半導體封裝P1部分垂直對稱的結構。
在第二半導體封裝P2中,第二框架170可具有多個絕緣層171a及絕緣層171b,且可更包括配線層172a、配線層172b及配線層172c以及配線通孔層173a及173b。另外,第二半導體封裝P2可更包括第二半導體晶片180上的背側配線層132'及背側連接通孔133',且可更包括覆蓋背側配線層132'的鈍化層159'。除本體181及第三連接墊182以外,第二半導體晶片180可更包括設置於第二半導體晶片180的非主動面上的第四連接墊183及連接至第四連接墊183的貫通孔185。
第三半導體封裝P3可包括配線板210、設置於配線板210上的多個第三半導體晶片220A及第三半導體晶片220B、包封第三半導體晶片220A及第三半導體晶片220B的第三包封體230以及設置於配線板210下面的上部連接端子260。
配線板210可為已知的印刷電路板(PCB),例如中介基板。配線板210可包括絕緣層及形成於絕緣層中的導電配線層。配線板210的兩側上可形成有鈍化層等。在另一實施例中,配線板210的結構及形狀可有所變化。另外,在另一實施例中,在配線板210與第二半導體封裝P2之間可進一步設置有中介基板。
第三半導體晶片220A與第三半導體晶片220B可垂直堆疊。第三半導體晶片220A與第三半導體晶片220B可藉由黏合構件225分別貼附至配線板210及第三半導體晶片220A。第三半導體晶片220A及第三半導體晶片220B可藉由連接至連接墊221P及連接墊222P的導線240分別電性連接至配線板210的配線層。然而,在另一實施例中,下部第三半導體晶片220A可以倒裝晶片方式接合於配線板210上。
第三半導體晶片220A及第三半導體晶片220B可各自為積體電路(IC),其中數百至數百萬個或更多個元件被整合於單一晶片中。IC可為記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(DRAM))、非揮發性記憶體(例如唯讀記憶體(ROM)及快閃記憶體)等,且並非僅限於此。在第三半導體晶片220A及第三半導體晶片220B中,每一主動面可為上面設置有連接墊221P及連接墊222P中的每一者的表面,且每一非主動面可為與主動面相對的表面。然而,在另一個實施例中,第三半導體晶片220A及第三半導體晶片220B可以面朝下的類型進行設置。半導體晶片220A及半導體晶片220B中的每一者可以主動晶圓為基礎而形成;且在此種情形中,半導體晶片中的每一者的基礎材料可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。第三半導體晶片220A及第三半導體晶片220B中可形成有各種電路。連接墊221P及連接墊222P可分別用於將第三半導體晶片220A及第三半導體晶片220B電性連接至其他組件;且連接墊221P及連接墊222P可各自由例如鋁(Al)等導電材料形成,而無任何特別限制。
黏合構件225可容易地將第三半導體晶片220A的非主動面及第三半導體晶片220B的非主動面分別貼附至下部配線板210的上表面及第三半導體晶片220A的上表面。舉例而言,黏合構件225可為例如晶粒貼附膜(die attach film,DAF)等膜。黏合構件225的材料並無特別限制。黏合構件225可由例如環氧樹脂成分等形成,且並非僅限於此。第三半導體晶片220A及第三半導體晶片220B可藉由黏合構件225更穩定地進行安裝,且分別具有改善的可靠性。
第三包封體230可保護第三半導體晶片220A及第三半導體晶片220B。第三包封體230的包封形式並無特別限制,且可為包封體230包封第三半導體晶片220A及第三半導體晶片220B的至少部分的形式。舉例而言,第三包封體230可覆蓋第三半導體晶片220A及第三半導體晶片220B的主動面的至少部分,且亦可覆蓋第三半導體晶片220A及第三半導體晶片220B的側表面的至少部分。第三包封體230可由絕緣材料形成。絕緣材料可為感光成像環氧樹脂(PIE)、感光成像介電(PID)材料等。然而,絕緣材料並非僅限於此。亦即,所述絕緣材料可為包含無機填料及絕緣樹脂的材料,舉例而言,熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;或者具有加強材料(例如無機填料)的樹脂,且更具體而言為ABF等。另外,亦可使用例如環氧模製化合物(epoxy molding compound,EMC)等任何已知的模製材料。當必要時,亦可使用將熱固性樹脂或熱塑性樹脂浸入於無機填料及/或例如玻璃纖維(或玻璃布或玻璃纖維布)等核心材料中的材料作為絕緣材料。
上部連接端子260可將配線板210與第二連接結構160電性連接至彼此。上部連接端子260可介置於配線板210的配線層與第二連接結構160的第二重佈線層162之間。上部連接端子260可由例如焊料等導電材料形成。然而,此種材料僅為實例,且上部連接端子260的材料並無特別限制。上部連接端子260可具有接腳、球或引腳等形狀。
其它結構與如上所述的半導體封裝100A、半導體封裝100B、半導體封裝100D等的結構實質上相同,且因此不再對其予以贅述。同時,以上所述的半導體封裝100F的特定結構亦可用於根據另一實施例的半導體封裝100B、半導體封裝100C、半導體封裝100D及半導體封裝100E。
圖16為示出半導體封裝的另一實例的剖面示意圖。
參照圖16,在根據另一實例的半導體封裝100G中,第一框架110可具有不同的形狀。詳言之,第一框架110可包括:第一絕緣層111a;第一配線層112a及第二配線層112b,分別設置於第一絕緣層111a的相對表面上;第二絕緣層111b及第三絕緣層111c,分別設置於第一絕緣層111a的相對表面上且覆蓋第一配線層112a及第二配線層112b;第三配線層112c,設置於第二絕緣層111b的另一表面上,第二絕緣層111b的所述另一表面與第二絕緣層111b的嵌入有第一配線層112a的一個表面相對;第四配線層112d,設置於第三絕緣層111c的另一表面上,第三絕緣層111c的所述另一表面與第三絕緣層111c的嵌入有第二配線層112b的一個表面相對;第一配線通孔層113a,穿透第一絕緣層111a且將第一配線層112a與第二配線層112b電性連接至彼此;第二配線通孔層113b,穿透第二絕緣層111b且將第一配線層112a與第三配線層112c電性連接至彼此;以及第三配線通孔層113c,穿透第三絕緣層111c且將第二配線層112b與第四配線層112d電性連接至彼此。第一框架110可包括較大數目的配線層112a、配線層112b、配線層112c及配線層112d,且因此連接結構140可被進一步簡化。
第一絕緣層111a所具有的厚度可大於第二絕緣層111b的厚度及第三絕緣層111c的厚度。第一絕緣層111a可具有較大的厚度以基本上維持剛性,且第二絕緣層111b及第三絕緣層111c可用於形成較大數目的配線層112c及配線層112d。類似地,穿透第一絕緣層111a的第一配線通孔層113a的配線通孔所具有的高度及/或平均直徑可大於分別穿透第二絕緣層111b及第三絕緣層111c的第二配線通孔層113b及第三配線通孔層113c。另外,第一配線通孔層113a的配線通孔可具有沙漏形狀或圓柱形形狀,而第二配線通孔層113b的配線通孔與第三配線通孔層113c的配線通孔可具有錐化方向彼此相反的錐形形狀。第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d所具有的厚度可大於第一重佈線層142。
當必要時,在第一框架110的第一貫通部分110H的壁表面上可進一步設置金屬層115,且金屬層115可覆蓋整個壁表面。金屬層115可包括金屬材料,例如銅(Cu)等。由於金屬層115,第一半導體晶片120可具有改善的電磁波屏蔽效應及熱輻射效應。
其它結構與如上所述的半導體封裝100A等的結構實質上相同,且因此不再對其予以贅述。同時,以上所述的半導體封裝100G的特定結構亦可用於根據另一實施例的半導體封裝100B、半導體封裝100C、半導體封裝100D、半導體封裝100E及半導體封裝100F。
如上所述,根據本揭露中的實施例,提供可在其中封裝多個半導體晶片以具有最佳訊號特性及功率特性的封裝結構。
儘管以上已示出並闡述了實施例,然而對於熟習此項技術者而言顯而易見的是,在不背離由隨附申請專利範圍所界定的本發明的範圍的條件下,可作出修改及變型。
100A:封裝/半導體封裝 100B、100C、100D、100E、100F、100G、1121:半導體封裝 110:第一框架 110H、110H1、110H2:第一貫通部分 111a:第一絕緣層 111b:第二絕緣層 111c:第三絕緣層 112a:配線層/第一配線層 112b:配線層/第二配線層 112c:配線層/第三配線層 112d:配線層/第四配線層 113a:配線通孔層/第一配線通孔層 113b:配線通孔層/第二配線通孔層 113c:第三配線通孔層 115:金屬層 120、120A、120B:第一半導體晶片 121、181、1101、2121、2221:本體 122:第一連接墊 123:第二連接墊 125、185:貫通孔 130:第一包封體 132:背側重佈線層 132':背側配線層 133、133':背側連接通孔 140:連接結構/第一連接結構 141、161、171a、171b、2141、2241:絕緣層 142:重佈線層/第一重佈線層 143:第一連接通孔 150:鈍化層/第一鈍化層 155:鈍化層/第三鈍化層 159:鈍化層/第二鈍化層 159'、2150、2223、2250:鈍化層 160:第二連接結構 162:重佈線層/第二重佈線層 163:第二連接通孔 170:第二框架 170H、170H1、170H2:第二貫通部分 172a、172b、172c:配線層 173a、173b:配線通孔層 180:半導體晶片/第二半導體晶片 180A、180B、180':第二半導體晶片 182:第三連接墊 183:第四連接墊 191:第二包封體 193:電性連接金屬 195:連接端子 197:底部填充層 200、205:被動組件 200s、205s:低熔點金屬 210:配線板/下部配線板 220A:半導體晶片/第三半導體晶片/下部第三半導體晶片 220B:半導體晶片/第三半導體晶片 221P、222P、2122、2222:連接墊 225:黏合構件 230:包封體/第三包封體 240:導線 260:上部連接端子 1000:電子裝置 1010、2500:主板 1020:晶片相關組件 1030:網路相關組件 1040:其他組件 1050:照相機 1060:天線 1070:顯示器 1080:電池 1090:訊號線 1100:智慧型電話 1110:印刷電路板 1120:電子組件 1130:照相機模組 2100:扇出型半導體封裝 2120、2220:半導體晶片 2130:包封體 2140、2240:連接結構 2142:重佈線層 2143、2243:通孔 2160、2260:凸塊下金屬層 2170、2270:焊球 2200:扇入型半導體封裝 2242:配線圖案 2243h:通孔孔洞 2251:開口 2280:底部填充樹脂 2290:模製材料 2301、2302:中介基板 FR1、FR2、FR3、FR4:第一區域 I-I'、II-II':線 P1:半導體封裝/第一半導體封裝 P2:半導體封裝/第二半導體封裝 P3:第三半導體封裝 SR1、SR2、SR3、SR4:第二區域
藉由結合所附圖式閱讀以下詳細說明,會更清楚地理解本揭露的以上及其他態樣、特徵以及其他優點,在所附圖式中: 圖1為示出電子裝置系統的實例的方塊示意圖。 圖2為示出電子裝置的實例的立體示意圖。 圖3A及圖3B為示出扇入型半導體封裝(fan-in semiconductor package)在封裝前及封裝後狀態的剖面示意圖。 圖4顯示示出扇入型半導體封裝的封裝製程的剖面示意圖。 圖5為示出扇入型半導體封裝安裝於中介基板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖6為示出扇入型半導體封裝嵌入於中介基板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖7為示出扇出型半導體封裝的剖面示意圖。 圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。 圖9為示出半導體封裝的實例的剖面示意圖。 圖10A及圖10B為沿圖9所示扇出型半導體封裝的線I-I'及II-II'所截取的平面示意圖。 圖11為示出半導體封裝的另一實例的剖面示意圖。 圖12為示出半導體封裝的另一實例的剖面示意圖。 圖13為示出半導體封裝的另一實例的剖面示意圖。 圖14為示出半導體封裝的另一實例的剖面示意圖。 圖15為示出半導體封裝的另一實例的剖面示意圖。 圖16為示出半導體封裝的另一實例的剖面示意圖。
100A:封裝/半導體封裝
110:第一框架
110H:第一貫通部分
111a:第一絕緣層
111b:第二絕緣層
112a:配線層/第一配線層
112b:配線層/第二配線層
112c:配線層/第三配線層
113a:配線通孔層/第一配線通孔層
113b:配線通孔層/第二配線通孔層
120:第一半導體晶片
121、181:本體
122:第一連接墊
123:第二連接墊
125:貫通孔
130:第一包封體
132:背側重佈線層
133:背側連接通孔
140:連接結構/第一連接結構
141、161:絕緣層
142:重佈線層/第一重佈線層
143:第一連接通孔
150:鈍化層/第一鈍化層
155:鈍化層/第三鈍化層
159:鈍化層/第二鈍化層
160:第二連接結構
162:重佈線層/第二重佈線層
163:第二連接通孔
170:第二框架
170H:第二貫通部分
180:半導體晶片/第二半導體晶片
182:第三連接墊
191:第二包封體
193:電性連接金屬
195:連接端子
197:底部填充層
I-I'、II-II':線
P1:半導體封裝/第一半導體封裝
P2:半導體封裝/第二半導體封裝

Claims (20)

  1. 一種半導體封裝,包括: 第一半導體封裝,包括: 第一框架,具有第一貫通部分, 第一半導體晶片,設置於所述第一框架的所述第一貫通部分中,且具有上面設置有第一連接墊的第一表面、與所述第一表面相對且上面設置有第二連接墊的第二表面及連接至所述第二連接墊的第一貫通孔, 第一連接結構,設置於所述第一半導體晶片的所述第一表面上,且包括電性連接至所述第一半導體晶片的所述第一連接墊的第一重佈線層,以及 背側重佈線層,設置於所述第一半導體晶片的所述第二表面上且電性連接至所述第一半導體晶片的所述第二連接墊;以及 第二半導體封裝,設置於所述第一半導體封裝上且包括: 第二連接結構,包括電性連接至所述第一重佈線層的第二重佈線層, 第二框架,設置於所述第二連接結構上且具有第二貫通部分,以及 第二半導體晶片,設置於所述第二框架的第二貫通部分中,且具有上面設置有第三連接墊的第三表面,所述第三連接墊電性連接至所述第二重佈線層。
  2. 如申請專利範圍第1項所述的半導體封裝, 其中在所述第一半導體晶片中,所述第一連接墊連接至所述第一重佈線層的訊號圖案,且 所述第二連接墊連接至所述背側重佈線層的電源圖案及接地圖案中的至少一者。
  3. 如申請專利範圍第2項所述的半導體封裝, 其中所述框架包括配線結構,所述配線結構將所述第一重佈線層與所述背側重佈線層電性連接至彼此。
  4. 如申請專利範圍第3項所述的半導體封裝,其中所述第一重佈線層的所述訊號圖案藉由所述配線結構電性連接至所述背側重佈線層。
  5. 如申請專利範圍第1項所述的半導體封裝,更包括多個連接端子,所述多個連接端子將所述第一重佈線層與所述第二重佈線層連接至彼此。
  6. 如申請專利範圍第1項所述的半導體封裝,其中所述第一連接墊與所述第三連接墊彼此面對。
  7. 如申請專利範圍第1項所述的半導體封裝, 其中所述第一連接結構更包括連接至所述第一重佈線層的第一連接通孔,且 所述第一貫通孔藉由位於所述第一貫通孔的一端處的所述第一連接通孔電性連接至所述第一重佈線層,所述第一貫通孔的所述一端與所述第一貫通孔在其上連接至所述第二連接墊的所述第一貫通孔的另一端相對。
  8. 如申請專利範圍第1項所述的半導體封裝,其中所述第一半導體晶片的所述第一貫通孔藉由穿透所述第一半導體而自所述第二連接墊延伸至所述第一表面或鄰近所述第一表面的區域。
  9. 如申請專利範圍第1項所述的半導體封裝,其中所述第一半導體晶片及所述第二半導體晶片各自實施應用處理器(AP)的部分功能或全部功能。
  10. 如申請專利範圍第1項所述的半導體封裝, 其中所述第一半導體晶片包括具有第一臨界尺寸的第一半導體元件,且 所述第二半導體晶片包括具有較所述第一臨界尺寸小的第二臨界尺寸的第二半導體元件。
  11. 如申請專利範圍第1項所述的半導體封裝,更包括被動組件,所述被動組件與所述第二半導體封裝設置於所述第一連接結構上。
  12. 如申請專利範圍第1項所述的半導體封裝,更包括被動組件,所述被動組件設置於所述第一貫通孔下面及所述背側重佈線層的下表面上。
  13. 如申請專利範圍第1項所述的半導體封裝, 其中所述第一框架具有多個所述第一貫通部分,且 多個第一半導體晶片分別設置於所述第一貫通部分中。
  14. 如申請專利範圍第13項所述的半導體封裝, 其中所述第二框架具有多個所述第二貫通部分,且 多個第二半導體晶片分別設置於所述第二貫通部分中。
  15. 如申請專利範圍第1項所述的半導體封裝,更包括第三半導體封裝,所述第三半導體封裝與所述第二半導體封裝設置於所述第一半導體封裝上,且具有與所述第二半導體封裝實質上相同的結構。
  16. 如申請專利範圍第15項所述的半導體封裝,更包括被動組件,所述被動組件設置於所述第二半導體封裝與所述第三半導體封裝之間及所述第一連接結構上。
  17. 如申請專利範圍第1項所述的半導體封裝,其中所述第二半導體晶片更包括第四連接墊及第二貫通孔,所述第四連接墊設置於與上面設置有所述第三連接墊的所述第三表面相對的第四表面上,所述第二貫通孔連接至所述第四連接墊。
  18. 如申請專利範圍第17項所述的半導體封裝,其中所述第二貫通孔設置於所述第二半導體晶片的與所述第一貫通孔重疊的區域中,且 所述第一貫通孔及所述第二貫通孔電性連接至所述背側重佈線層的電源圖案或接地圖案中的一者。
  19. 如申請專利範圍第1項所述的半導體封裝,更包括第三半導體封裝,所述第三半導體封裝設置於所述第二半導體封裝上且包括藉由上部連接端子電性連接至所述第二重佈線層的配線板及設置於所述配線板上的至少一個第三半導體晶片。
  20. 一種半導體封裝,包括: 第一半導體封裝,包括: 第一框架,具有第一貫通部分, 第一半導體晶片,設置於所述第一框架的所述第一貫通部分中,且具有上面設置有第一連接墊的第一表面、與所述第一表面相對且上面設置有第二連接墊的第二表面及連接至所述第二連接墊的貫通孔, 第一連接結構,設置於所述第一半導體晶片的所述第一表面上,且包括電性連接至所述第一半導體晶片的所述第一連接墊的第一重佈線層,以及 背側重佈線層,設置於所述第一半導體晶片的所述第二表面上且電性連接至所述第一半導體晶片的所述第二連接墊;以及 第二半導體封裝,設置於所述第一半導體封裝上且包括第二半導體晶片,所述第二半導體晶片具有上面設置有電性連接至所述第一重佈線層的第三連接墊的第三表面, 其中所述第一半導體晶片包括具有第一臨界尺寸的第一半導體元件,且 所述第二半導體晶片包括具有較所述第一臨界尺寸小的第二臨界尺寸的第二半導體元件。
TW108126519A 2019-05-13 2019-07-26 半導體封裝 TWI814873B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0055468 2019-05-13
KR1020190055468A KR102653213B1 (ko) 2019-05-13 2019-05-13 반도체 패키지

Publications (2)

Publication Number Publication Date
TW202042357A true TW202042357A (zh) 2020-11-16
TWI814873B TWI814873B (zh) 2023-09-11

Family

ID=73230819

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108126519A TWI814873B (zh) 2019-05-13 2019-07-26 半導體封裝

Country Status (4)

Country Link
US (1) US11417631B2 (zh)
KR (1) KR102653213B1 (zh)
CN (1) CN111933637A (zh)
TW (1) TWI814873B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI751054B (zh) * 2021-01-20 2021-12-21 台灣積體電路製造股份有限公司 半導體封裝
TWI828191B (zh) * 2021-08-26 2024-01-01 台灣積體電路製造股份有限公司 中介層、扇出晶圓級封裝體及半導體封裝體的製造方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11244906B2 (en) * 2020-05-22 2022-02-08 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor structure and method of fabricating the same
US11978729B2 (en) * 2021-07-08 2024-05-07 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device package having warpage control and method of forming the same

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080174008A1 (en) 2007-01-18 2008-07-24 Wen-Kun Yang Structure of Memory Card and the Method of the Same
US20100237481A1 (en) 2009-03-20 2010-09-23 Chi Heejo Integrated circuit packaging system with dual sided connection and method of manufacture thereof
US8937381B1 (en) * 2009-12-03 2015-01-20 Amkor Technology, Inc. Thin stackable package and method
KR101301838B1 (ko) 2011-12-28 2013-08-29 앰코 테크놀로지 코리아 주식회사 반도체 디바이스
ITVI20120060A1 (it) * 2012-03-19 2013-09-20 St Microelectronics Srl Sistema elettronico avente un' aumentata connessione tramite l'uso di canali di comunicazione orizzontali e verticali
KR101601388B1 (ko) * 2014-01-13 2016-03-08 하나 마이크론(주) 반도체 패키지 및 그 제조 방법
KR20160012424A (ko) * 2014-07-24 2016-02-03 삼성전기주식회사 전자부품 내장 인쇄회로기판
US9601471B2 (en) 2015-04-23 2017-03-21 Apple Inc. Three layer stack structure
US10199337B2 (en) * 2015-05-11 2019-02-05 Samsung Electro-Mechanics Co., Ltd. Electronic component package and method of manufacturing the same
US9679801B2 (en) * 2015-06-03 2017-06-13 Apple Inc. Dual molded stack TSV package
US9373605B1 (en) 2015-07-16 2016-06-21 Taiwan Semiconductor Manufacturing Company, Ltd. DIE packages and methods of manufacture thereof
US9735131B2 (en) 2015-11-10 2017-08-15 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-stack package-on-package structures
US10483211B2 (en) * 2016-02-22 2019-11-19 Mediatek Inc. Fan-out package structure and method for forming the same
KR101922875B1 (ko) 2016-03-31 2018-11-28 삼성전기 주식회사 전자부품 패키지
KR102019352B1 (ko) * 2016-06-20 2019-09-09 삼성전자주식회사 팬-아웃 반도체 패키지
KR101872644B1 (ko) 2017-06-05 2018-06-28 삼성전기주식회사 팬-아웃 반도체 장치
US11251157B2 (en) 2017-11-01 2022-02-15 Taiwan Semiconductor Manufacturing Company, Ltd. Die stack structure with hybrid bonding structure and method of fabricating the same and package
KR101942745B1 (ko) * 2017-11-07 2019-01-28 삼성전기 주식회사 팬-아웃 반도체 패키지
KR101922885B1 (ko) * 2017-12-22 2018-11-28 삼성전기 주식회사 팬-아웃 반도체 패키지
US10510705B2 (en) * 2017-12-29 2019-12-17 Advanced Semiconductor Engineering, Inc. Semiconductor package structure having a second encapsulant extending in a cavity defined by a first encapsulant
US10991638B2 (en) * 2018-05-14 2021-04-27 Samsung Electronics Co., Ltd. Semiconductor package system
US10700094B2 (en) * 2018-08-08 2020-06-30 Xcelsis Corporation Device disaggregation for improved performance
KR102164795B1 (ko) * 2018-09-06 2020-10-13 삼성전자주식회사 팬-아웃 반도체 패키지

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI751054B (zh) * 2021-01-20 2021-12-21 台灣積體電路製造股份有限公司 半導體封裝
TWI828191B (zh) * 2021-08-26 2024-01-01 台灣積體電路製造股份有限公司 中介層、扇出晶圓級封裝體及半導體封裝體的製造方法

Also Published As

Publication number Publication date
US20200365558A1 (en) 2020-11-19
CN111933637A (zh) 2020-11-13
US11417631B2 (en) 2022-08-16
TWI814873B (zh) 2023-09-11
KR20200130926A (ko) 2020-11-23
KR102653213B1 (ko) 2024-04-01

Similar Documents

Publication Publication Date Title
US10643919B2 (en) Fan-out semiconductor package
TWI684255B (zh) 扇出型半導體封裝
TWI645526B (zh) 扇出型半導體裝置
TWI651818B (zh) 扇出型半導體封裝
US10347613B1 (en) Fan-out semiconductor package
TWI673833B (zh) 扇出型半導體封裝
TWI673849B (zh) 扇出型半導體封裝
TWI818088B (zh) 半導體封裝
TWI814873B (zh) 半導體封裝
TW202023105A (zh) 天線模組
TWI689229B (zh) 半導體封裝的連接系統
TWI711217B (zh) 天線模組
TW201929160A (zh) 扇出型半導體封裝
US20190139920A1 (en) Fan-out semiconductor package
TWI702697B (zh) 半導體封裝
TW201921619A (zh) 扇出型半導體封裝
TWI695465B (zh) 扇出型半導體封裝
TW202036798A (zh) 半導體封裝
TW201839946A (zh) 扇出型半導體封裝
CN111146159A (zh) 半导体封装件
TW201824471A (zh) 扇出型半導體封裝
TW202017122A (zh) 扇出型半導體封裝
TW202023005A (zh) 半導體封裝
TW201909371A (zh) 扇出型半導體封裝
TW202008533A (zh) 半導體封裝