TW202035738A - 使用非對稱物理氣相沉積來圖案化基板的方法和設備 - Google Patents

使用非對稱物理氣相沉積來圖案化基板的方法和設備 Download PDF

Info

Publication number
TW202035738A
TW202035738A TW108139216A TW108139216A TW202035738A TW 202035738 A TW202035738 A TW 202035738A TW 108139216 A TW108139216 A TW 108139216A TW 108139216 A TW108139216 A TW 108139216A TW 202035738 A TW202035738 A TW 202035738A
Authority
TW
Taiwan
Prior art keywords
substrate
side wall
features
protrusion
layer
Prior art date
Application number
TW108139216A
Other languages
English (en)
Inventor
斯瑞蘭嘉薩V 凱薩波拉加達
喬納森R 貝克
李正周
班雀奇 梅保奇
克里斯多夫 倪
里賈納 弗里德
高拉夫 塔瑞加
特金德 辛格
喬治帕布羅 費南德茲
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202035738A publication Critical patent/TW202035738A/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/225Oblique incidence of vaporised material on substrate
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/04Coating on selected surface areas, e.g. using masks
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/04Coating on selected surface areas, e.g. using masks
    • C23C14/046Coating cavities or hollow spaces, e.g. interior of tubes; Infiltration of porous substrates
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3464Sputtering using more than one target
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3492Variation of parameters during sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/50Substrate holders
    • C23C14/505Substrate holders for rotation of the substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0338Process specially adapted to improve the resolution of the mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/54Controlling or regulating the coating process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Physical Vapour Deposition (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

本文提供了用於處理基板的方法和設備。在一些實施例中,一種用於處理基板的方法,包括以下步驟:將來自PVD源的材料的流以相對於基板的表面的平面成非垂直的角度而引導向基板的表面,以選擇性地將材料沉積在基板上的一或多個特徵的頂部上並形成突出物,突出物延伸超過一或多個特徵的第一側壁;及在對所沉積的材料具有選擇性的一或多個特徵下蝕刻基板的第一層。

Description

使用非對稱物理氣相沉積來圖案化基板的方法和設備
本揭示的實施例總體關於基板處理設備,且更特定地,關於用於實行物理氣相沉積(PVD)的方法和設備。
半導體處理工業通常持續努力提高沉積在基板上的層的均勻性。例如,隨著縮小的電路尺寸導致基板的每單位面積的更高電路整合,通常可以期望或在一些應用中要求增加的均勻性,以保持令人滿意的產量並減少製造成本。已經開發了各種技術以成本有效且均勻的方式在基板上沉積層,例如化學氣相沉積(CVD)或物理氣相沉積(PVD)。
然而,發明人已觀察到在生產設備更均勻地沉積的驅動下,在需要有目的沉積,該有目的沉積相對於在基板上製造的給定結構是不對稱或不均勻,這樣的情況下,某些應用可能不能充分地完成。例如,發明人已觀察到,在PVD處理期間靶材材料的非對稱或不均勻沉積可以有利地用於控制在下方基板上形成的特徵的臨界尺寸。
本文提供了用於處理基板的方法和設備。在一些實施例中,一種用於處理基板的方法,包括以下步驟:將來自PVD源的材料的流以相對於基板的表面的平面成非垂直的角度而引導向基板的表面,以選擇性地將材料沉積在基板上的一或多個特徵的頂部上並形成突出物,突出物延伸超過一或多個特徵的第一側壁;及在對所沉積的材料具有選擇性的一或多個特徵下蝕刻基板的第一層。
在一些實施例中,一種用於處理基板的方法,包括以下步驟:將來自PVD源的材料的流以相對於基板的表面的平面成非垂直的角度而引導向基板的表面,以選擇性地將材料沉積在基板上的一或多個特徵的頂部上,並形成突出物,突出物延伸超過一或多個特徵的第一側壁;旋轉基板;將來自PVD源的材料的流以相對於基板的表面的平面成不同的非垂直的角度而引導向基板的表面,以選擇性地將材料沉積在基板上的一或多個特徵的頂部上,並形成突出物,突出物延伸超過一或多個特徵的第二側壁和第三側壁中的至少一者;及在對所沉積的材料具有選擇性的一或多個特徵下蝕刻基板的第一層。
根據本揭示的態樣,提供了一種非暫態電腦可讀取儲存媒體,具有複數個指令儲存於其上,該複數個指令在被執行時,使處理控制器實行用於處理基板的方法。  該方法可以包括本文揭示的任何實施例。在一些實施例中,該方法包括以下步驟:將來自PVD源的材料的流以相對於基板的表面的平面成非垂直的角度而引導向基板的表面,以選擇性地將材料沉積在基板上的一或多個特徵的頂部上,並形成突出物,突出物延伸超過一或多個特徵的第一側壁;及在對所沉積的材料具有選擇性的一或多個特徵下蝕刻基板的第一層。
下文描述本揭示的其他和進一步的實施例。
本文揭示了用於控制下方基板的臨界尺寸的方法和設備。所揭示的方法和設備的實施例有利地使得能夠在基板上均勻地成角度的沉積材料。在這樣的應用中,沉積的材料相對於基板上的給定特徵是非對稱的或成角度的,但是在整個基板上的所有特徵內可以是相對均勻的。此外,所揭示的方法和設備的實施例可有利地用於以下一或多種:選擇性蝕刻硬遮罩(etch hard masks)的形成、蝕刻硬遮罩的線邊緣粗糙度控制、圖案臨界尺寸(CD)控制、尖端到尖端減小、和輪廓調製。
第1圖是根據本揭示的至少一些實施例的系統10的示意性側視圖,該系統10包括可以由處理控制器(或處理器)20控制的物理氣相沉積(PVD)設備100和蝕刻設備30。在一些實施例中,PVD設備100和蝕刻設備30中的每一個都可以由處理控制器20控制。在一些實施例中,蝕刻設備30可以由單獨的控制器控制。
PVD設備100被配置用於以與基板的大致平坦的表面成非垂直的角度在基板106上沉積材料。PVD設備100通常包括第一PVD源102和用於支撐基板106的基板支撐件108。PVD設備100還可以包括一或多個準直器110。
第一PVD源102被配置以提供從源朝向基板支撐件108(以及設置在基板支撐件108上的任何基板106)的材料通量(material flux)的第一定向流(例如,第一流112)。在一些實施例中,PVD設備100可以包括第二PVD源104,第二PVD源104被配置以提供從源朝向基板支撐件108(以及設置在基板支撐件108上的任何基板106)的材料通量(material flux)的第二定向流(例如,第二流114)。基板支撐件具有支撐表面以支撐基板,使得要沉積在其上的基板的工作表面暴露於材料通量的第一流112,且當存在材料通量的第二流114時,暴露於材料通量的第二流114。由第一PVD源102和第二PVD源104提供的材料通量的第一流112和第二流114具有寬度大於基板支撐件108(以及設置在基板支撐件108上的任何基板106)的寬度。材料通量的第一流112和第二流114具有線性的細長軸,該細長軸對應於材料通量的第一流112和第二流114的寬度。基板支撐件108被配置以相對於第一PVD源102和第二PVD源104線性地移動,如箭頭116所示。選擇性地,基板支撐件108可以額外地被配置以圍繞基板支撐件108的z軸(即,垂直於支撐表面的中心軸)旋轉或繞基板支撐件108的y軸傾斜,如由箭頭126所示。相對於基板表面以非垂直角度沉積材料可用於有利地產生突出物,該突出物延伸超過設置在基板106上的特徵的一或多個側壁,如將在下文更詳細地描述。
第一PVD源102和第二PVD源104包括要濺射沉積在基板上的靶材材料。在一些實施例中,第一PVD源102和第二PVD源104的靶材材料是相同的靶材材料。替代地,在一些實施例中,第一PVD源102和第二PVD源104的各自的靶材材料彼此不同。靶材材料可以是,例如,金屬,例如鈦等,其適合在基板上沉積鈦(Ti)或氮化鈦(TiN)。在一些實施例中,靶材材料可以是,例如,矽、或含矽化合物,其適合在基板上沉積矽(Si)、氮化矽(SiN)、氧氮化矽(SiON)等。根據本文提供的教示,也可使用其他合適的材料。第一PVD源102進一步包括或耦接至電源,以提供合適的功率以形成靠近靶材材料的電漿並且用於將原子濺射出靶材材料。電源可以是DC電源或RF電源中的任一者或兩者。
不像離子束或其他離子源,第一PVD源102和第二PVD源104被配置以提供靶材材料的大部分中性物質(neutrals)和少量離子。這樣,可以形成具有足夠低密度的電漿,以避免電離靶材材料的太多濺射原子。例如,對於以直徑為300 mm的晶圓作為基板,可以提供約1至約20 kW的DC或RF功率。所施加的功率或功率密度可以針對其他尺寸的基板進行縮放。此外,可以控制其他參數以幫助在材料通量的第一流112和第二流114中提供大部分中性物質(neutrals)。例如,可以將壓力控制為足夠低,以使得平均自由路徑較長於第一PVD源102和第二PVD源104的開口的總體尺寸,其中材料通量的流通過該開口朝向基板支撐件108穿過(如下文更詳細的論述)。在一些實施例中,可以將壓力控制為約0.5至約5毫托。
可以控制材料通量的第一流和第二流的橫向入射角。例如,第1圖描繪了根據本揭示的PVD設備100,其示出了來自第一PVD源102的第一流112的材料沉積角α 130和來自第二PVD源104的第二流114的材料沉積角β 132。角α 130和β 132可以是固定的或是可透過如箭頭122所示旋轉第一PVD源102,和/或如箭頭124所示旋轉第二PVD源104來調整。在一些實施例中,角α 130和β 132可以被量測為相對於基板106的平面的平均入射角(例如,材料通量的給定的流中粒子的最大和最小入射角的簡單平均)。在一些實施例中,角α 130和β 132可以被量測為相對於基板106的平面的主要入射角(例如,材料通量的給定的流中粒子的各種入射角的體積或質量加權平均)。
除了角α 130和β 132之外,第一流112和第二流114朝向基板106表面的平面內角度也可以用於在設置在基板上的特徵上產生突出物(overhang),如下文更詳細論述的。
如上論述,設備可以選擇性地包括準直器110。準直器110是具有一或多個開口140、142的實體結構,例如罩、盤、複數個擋板等。當存在時,準直器110插入於第一PVD源102和第二PVD源104與基板106之間,以使得材料通量的第一流112和第二流114行進穿過準直器110以到達基板106。以大角度來穿過準直器110的開口140、142的任何材料都將被阻擋,從而限制了到達基板106表面的材料的允許角度範圍。準直器110可包括單個開口。替代地/附加地,PVD設備100可以包括具有多個開口的單個準直器110。準直器可以用作擴展角控制設備,其控制從第一和/或第二PVD源濺射的材料的擴展角。一或多個準直器110可以如箭頭128所示線性移動。
材料的第一流112和第二流114實際接觸基板表面的入射角130'、132'可以不同於第一PVD源102和第二PVD源104提供的材料流的入射角130、132。材料的第一流112和第二流114實際接觸基板表面的入射角130'、132'可以透過以下一或多個來控制/改變:第一PVD源102和第二PVD源104提供的材料的流的入射角130、132;準直器110中的開口的數量和位置;準直器110的線性位置;以及基板支撐件108繞x軸、y軸、和/或z軸的旋轉(例如箭頭126)。
處理控制器20控制PVD腔室11的整體操作。更特別地,處理控制器20控制第一PVD源102、第二PVD源104(當存在時)、基板支撐件108、或準直器110(如果存在)中的至少一個或多個。處理控制器20可以控制基板支撐件108的運動、第一PVD源102的運動和第二PVD源104的運動以在上述參照的角度中之一或多個角度處將材料通量中的第一流112和第二流114引導向基板、以及準直器110(如果使用)的運動。處理控制器20還可以在將材料到基板106上的PVD之前、PVD的期間、和/或之後,控制PVD設備100內部的壓力和提供給靶材材料的功率量。
蝕刻設備30可以被配置以實行一或多個合適的蝕刻處理。例如,蝕刻設備30可以被配置以實行乾式蝕刻處理和/或濕式蝕刻處理。蝕刻設備30,例如,可以被配置以實行適合於選擇性地蝕刻材料的乾式電漿蝕刻處理,如下文更詳細所描述。
在基板106的蝕刻處理完成之後,可能需要移除沉積的材料。因此,一或多個合適的靶材材料移除設備40可以用於從基板106移除(例如,剝離)沉積的材料。例如,靶材材料移除設備40可以是電漿蝕刻腔室,其可以是蝕刻設備30的部件,但是被配置以使用一或多種與蝕刻設備30所使用的氣體不同的氣體來蝕刻沉積在基板106上的材料,或是單獨的獨立設備,其可以,例如,使用乾式O2 灰化或其他合適的技術從基板106移除/剝離沉積的材料。
本文所揭示的方法和實施例有利地使得能夠沉積具有成形輪廓的材料(例如,產生突出物(overhang)),其可以有利地作為蝕刻遮罩層使用以控制要被蝕刻到基板的一或多層中的下方圖案的形狀。
例如,第2圖描繪了根據本揭示的至少一些實施例的用於圖案化基板306的方法的流程圖。可以使用第2圖的方法來,例如,控制在基板的一或多層中或之上形成的特徵的一或多個臨界尺寸。第3A圖至第3G圖示出了根據本揭示的至少一些實施例的基板306的製造階段的示意圖。
第3A圖是示出基板306的頂視平面圖,基板306包括蝕刻停止層(例如,ESL,見第3B圖),其上設置有第一層A(層A)和第二層B(層B),其包括設置在層A上的至少一個特徵308(圖示了複數個特徵308)。  可以用於ESL的材料的範例可以包括,但不限於,氮化鋁(AlN)、氧氮化鋁(AlON)、氮化鈦(TiN)、氧碳化矽(SiOC)、氧氮化矽(SiON)等。可以用於層A的材料的範例可以包括,但不限於,氮化矽(SiN)、氮化鈦(TiN)、氧化矽(SiOx)等。可以用於層B的材料的範例可以包括,但不限於,旋塗碳(spin-on carbon,SOC)、先進圖案化薄膜(advanced patterning film,APF)、非晶碳(α-C)、光阻膜(PR)、矽(Si)等。特徵308可以是鰭(fin)、溝槽、通孔、或雙鑲嵌特徵等,且可以從基板306突出而不是延伸到基板306的層A中。第3B圖和第3C圖分別是沿線段「b-b」和「c-c」截取的截面圖。第3B圖和第3C圖的剖視圖將層B示出為單個或獨立的柱或列。
第3D圖是頂視平面圖,其示出具有經由上述PVD處理而沉積在層B上的材料320的基板306,而第3E圖和第3F圖分別是沿線段「e-e」和「f-f」截取的截面圖,並且還示出了層B為單個或獨立的柱或列,但具有材料320已沉積在其上。可以沉積在基板306上(例如,在層A、層B、和/或ESL的頂部)的材料320的範例可以包括,但不限於,鈦(Ti)、氮化鈦(TiN)、矽(Si)、氮化矽(SiN)、碳(C)、和氧氮化矽(SiON)。
層B包括在其上沉積材料320的頂部312和從層A延伸的底部314(第3B圖和第3E圖)。特徵308(例如,通孔、溝槽等)延伸穿過層B,並且由第一側壁301和第二側壁303(第3C圖和第3F圖)及第三側壁305和第四側壁307(第3B圖和第3E圖)界定。在一些實施例中,第一側壁301和第二側壁303以及第三側壁305和第四側壁307可以彼此平行並且相對,而第一側壁301和第二側壁303以及第三側壁305和第四側壁307可以以彼此成非零角度布置,並且在所示範例中彼此成90度(相鄰)。
用於控制基板306的臨界尺寸的方法,自200開始,其中來自第一PVD源102的材料320的流以相對於基板306表面的平面成非垂直角度(例如,α 130,α 132或其他合適的角度(例如,見第3F圖的方向箭頭F))朝向基板306表面引導。替代地/附加地,第二PVD源104或是第一PVD源102與第二PVD源104兩者分別可用於沉積材料320。
材料320沉積在層B的頂部312上,以形成突出物316,該突出物316延伸超過界定特徵308的第一側壁301和第二側壁303。更特定地,材料320的流從第一PVD源102被引導,並且材料320的流被引導的角度允許材料320圍繞特徵308的非對稱沉積。亦即,突出物316僅延伸超過第一側壁301和第二側壁303,而由於材料220的流的角度而不延伸或基本上不延伸超過第三側壁305和第四側壁307(例如,比較第3C圖和第3F圖)。替代地或組合地,在一些實施例中,可透過控制基板相對於材料的流的相對定向而在第三和第四側壁上形成突出物。少量的材料320可以沉積在與層B的頂部312相鄰的第一側壁301和第二側壁303的相對較小的區域上,並且可以支撐突出物316。材料320的流也可以以一定角度從第一PVD源102引導,該角度提供將材料320沉積在基板306的層A上,這將在下文更詳細地描述。
包括開口的準直器110可用於限制材料320的流的角度範圍。更特別地,準直器110(以及準直器110的實體結構)相對於第一PVD源102的放置可用於控制材料320的流接觸基板306表面的入射角130',且因此可以用來控制突出物316要延伸超出第一側壁301和第二側壁303多遠;然而,如上所述,準直器110的使用是選擇性的。
可以經由基板支撐件108透過材料320的流掃描基板306(例如,線性地沿著箭頭116),以確保材料320形成突出物316,該突出物316僅延伸超過界定特徵308的第一側壁301和第二側壁303,而在第一側壁301和第二側壁303上的覆蓋範圍很小或沒有。
突出物316延伸超過第一側壁301和第二側壁303的量/距離可以取決於,但不限於,用於PVD處理的材料、在其上提供材料320的流的角度、由準直器110控制的入射角130'、基板支撐件108被掃描多少次、基板支撐件108旋轉的角度、第二PVD源104是否與第一PVD源102結合使用等。
在202處,使用蝕刻設備30選擇性地蝕刻基板306,如上所述,蝕刻設備30可以被配置以在基板306上實行乾式蝕刻處理或其他合適的蝕刻處理。更特定地,且參照第3G圖,基於突出物316延伸超出第一側壁301和第二側壁303多遠,蝕刻基板306,使得相對於層B、ESL、和突出物316來蝕刻層A。蝕刻處理可以是在與基板基本正交的方向上的各向異性或定向蝕刻。亦即,在蝕刻處理期間,由突出物316覆蓋的層A的部分325未被蝕刻(或基本未被蝕刻),這導致基板306的層A被蝕刻得少於若層A的部分325沒有被突出物316覆蓋時(例如,見由第3G圖的箭頭H所界定的區域)層A將被蝕刻的量。蝕刻處理因此將由複數個特徵308界定的圖案延伸到層A中,同時透過控制突出物316來控制特徵的臨界尺寸(例如,特徵的寬度),該突出物316用作為用於蝕刻處理的遮罩層。可以在適當的持續時間內實行蝕刻處理,直到,例如,達到ESL。
儘管以上方法在本文中被描述為包括具有突出物316的第一側壁301和第二側壁303,但是本揭示不限於此。
例如,第4A圖至第4C圖示出了根據本揭示的至少一些實施例的對其實行了PVD和蝕刻處理的基板406的示意圖。基板406類似於上述的基板306。例如,如第4A圖所描繪,基板406包括沉積在蝕刻停止層(ESL)頂上的第一材料的層A和設置在層A頂上的不同材料的層B。複數個特徵408形成在層B中以暴露層A的部分。特徵408具有相對的側壁401、403(例如,第一側壁401和第二側壁403)。
接著以上述方式實行非對稱PVD處理,以在材料B的層頂上沉積材料420的層。如第4B圖所示,材料420的突出物416延伸超過第二側壁403,但是突出物416不延伸超過第一側壁401,這可以例如,透過調整前述參數中的一個參數來實現,例如,基板支撐件108可繞x軸、y軸、和/或z軸中的一或多個旋轉、材料420的流被提供的角度、由準直器110控制的入射角130'等。
第4C圖描繪了在已實行蝕刻處理之後的基板406。基板306的被突出物416覆蓋的部分425在蝕刻處理期間沒有被蝕刻(如上所述),這導致第4C圖的層A的暴露部分被蝕刻少於第4C圖的層A在如果基板406不具有突出物416(例如,見第4C圖的箭頭H所界定的區域)遮蔽層A的暴露部分的區域時所將被蝕刻。
在基板306、406已被蝕刻之後,可使用靶材材料移除設備40從基板306、406移除材料320、420,例如,乾式O2 灰化或用於選擇性移除材料320、420的其他合適的處理。
根據本揭示,可以使用本文描述的方法來實現蝕刻到基板306、406的層A中的特徵的臨界尺寸。
本文所述的方法還可用於在基板上產生不同的蝕刻圖案。例如,可以在基板上形成一或多排的通孔。
例如,第5A圖至第5E圖示出了已經對其實行了PVD和蝕刻處理的基板506的示意圖,及第6A圖至第6B圖示出了基板的製造階段的示意圖,各圖是根據本揭示的至少一些實施例。
基板506和在其上實行的PVD處理與先前描述的基板和PVD處理相似,因此僅對第5A圖至第6B圖所特有的特徵進行描述。
與先前描述的基板不同,複數個單獨的特徵508從基板506的層B(例如,見第5A圖)延伸,並且除了延伸超過第一側壁501和第二側壁503以及覆蓋層B(第5B圖和第5C圖)的部分525的突出物516之外,材料520也沉積在特徵508的第三側壁505和第四側壁507之間(第5B圖和第6D圖),以覆蓋第三側壁505和第四側壁507之間的層B的區域。
材料520在第三側壁505和第四側壁507之間的沉積可透過調整,例如,材料520的流朝向基板506沉積的角度和基板支撐件108移動的方向來實現。例如,在特徵508上形成突出物516之後,可以再次線性地掃描基板支撐件108,但是在再次線性地掃描之前,可以調整材料520的流被引導的角度(例如,改變為不同於α 130,α 132的角度),使得材料520也沉積在第三側壁505和第四側壁507之間的層B上。
如上所述,在沉積材料520之後,實行蝕刻處理(第5E圖和第6A圖),並且去除材料520,從而形成穿過層B到達ESL且在各個特徵508之間的一或多個通孔519,如第6B圖所示。
第7A圖至第7D圖示出了根據本揭示的至少一些實施例的基板706的處理階段的示意圖(例如,適合於在其他應用中的DRAM製造)。透過控制沉積方向和角度(見第7B圖),突出物(未明確圖示)延伸超過特徵708的第一側壁701和第二側壁703,且材料720沉積在第三側壁705和第四側壁707之間的層B上(第7A圖-第7C圖)。結果,層C沉積在層A的特徵708的頂上和所有層B的頂上,除了在特徵708之間界定的開口之外。在選擇性蝕刻之後,如上所述,使用層C作為遮罩層將複數個通孔719蝕刻到層B中。如第7D圖所示,在選擇性地移除層C之後,多排的通孔719保留在特徵708之間的層B中。通孔的相對尺寸和位置可以透過調整上述一或多個參數來控制(例如,透過控制相對於基板的材料通量的流的沉積角度和方向)。
根據本揭示的至少一些實施例,第8A圖至第8E圖示出已對其實行PVD和蝕刻處理的基板806的圖,及第9A圖至第9B圖示出第8A圖至第8E圖的基板的處理階段的圖。在第8A圖至第9B圖中描述的PVD和蝕刻處理可用於控制可設置在基板806上的層、特徵等之間的距離,例如,用於尖端至尖端的減小(tip-to-tip reduction)。
基板806包括特徵808(例如,類似於第5A圖至第6B圖的特徵508),其包括第一側壁801和第二側壁803以及第三側壁805和第四側壁807(第8A圖)。突出物816形成在特徵808上以延伸超過第一側壁801(第8B圖和第8C圖)。此外,突出物816形成在特徵808上以延伸超過第四側壁807(第8B圖和第8D圖);在第二側壁803和/或第三側壁805上形成很少或沒有突出物。例如,在基板支撐件108被線性掃描以形成延伸超過特徵808上的第一側壁801的突出物816之後,基板支撐件108相對於並沿著與箭頭116相同的平面旋轉約180°,在該處預先掃描基板支撐件108,且材料820的流以該角度(由方向箭頭F表示)沉積,以形成延伸超過第一側壁801的突出物816被改變/調整(例如,約35°至45°,由方向箭頭G表示),以建立延伸超過第四側壁807的突出物816(第8D圖)。突出物816延伸超過第四側壁807的距離可以等於、小於、或大於突出物816延伸超過第一側壁801的距離。在第8A圖至第9B圖中,突出物816延伸超過第四側壁807的距離小於突出物816延伸超過第一側壁801的距離。
在特徵808上形成突出物816之後,在基板806上實行蝕刻處理,並且移除材料820(第8E圖以及第9A圖和第9B圖),兩者皆如前文所述。然而,不像前述的實施例,延伸超出第一側壁801和第四807的突出物816允許移除層B的大部分,這允許基板806從尖端到尖端的減小,如箭頭821所示(第9B圖),其圖示了蝕刻處理之後基板806相對於特徵808的剩餘部分。
本文所述的方法和設備可有利地,以比配置以在基板製造期間實行類似操作的習知方法和設備更有效率的方式,用於基板的臨界尺寸減小,用於減小可設置在基板上的各種部件中的一或多個部件之間的距離,以及在基板上產生各種圖案。
儘管前述內容涉及本揭示的實施例,但在不脫離本揭示的基本範疇下,可設想本揭示的其他和進一步的實施例。
10:系統 11:PVD腔室 20:處理控制器 30:蝕刻設備 40:靶材材料移除設備 100:PVD設備 102:第一PVD源 104:第二PVD源 106:基板 108:基板支撐件 110:準直器 112:第一流 114:第二流 116:箭頭 122:箭頭 124:箭頭 126:箭頭 128:箭頭 130:材料沉積角 130':入射角 132:材料沉積角 132':入射角 140:開口 142:開口 220:材料 301:側壁 302:材料 303:側壁 305:側壁 306:基板 307:側壁 308:特徵 312:頂部 314:底部 316:突出物 320:材料 325:部分 401:側壁 403:側壁 406:基板 408:特徵 416:突出物 420:材料 425:部分 501:側壁 503:側壁 505:側壁 506:基板 507:側壁 508:特徵 516:突出物 519:通孔 520:材料 525:部分 701:側壁 703:側壁 705:側壁 706:基板 707:側壁 708:特徵 719:通孔 801:側壁 803:側壁 805:側壁 806:基板 807:側壁 808:特徵 816:突出物
透過參照隨附圖式中描繪的本揭示的說明性實施例,可以理解在上文簡要總結並在下文更詳細論述的本揭示的實施例,其中:
第1圖是根據本揭示的至少一些實施例的系統的示意圖,該系統包括用於對基板上的材料的PVD的設備和蝕刻設備;
第2圖是根據本揭示的至少一些實施例的用於圖案化基板的方法的流程圖;
第3A圖至第3G圖示出了根據本揭示的至少一些實施例的經歷方法的基板的製造階段的示意圖;
第4A圖至第4C圖示出了根據本揭示的至少一些實施例的經歷方法的基板的製造階段的示意圖;
第5A圖至第5E圖示出了根據本揭示的至少一些實施例的經歷方法的基板的製造階段的示意圖;
第6A圖至第6B圖示出了根據本揭示的至少一些實施例的經歷方法的基板的製造階段的示意圖;
第7A圖至第7D圖示出了根據本揭示的至少一些實施例的經歷方法的基板的製造階段的示意圖;
第8A圖至第8E圖示出了根據本揭示的至少一些實施例的經歷方法的基板的製造階段的示意圖;及
第9A圖至第9B圖示出了根據本揭示的至少一些實施例與第8A圖至第8E圖一致的基板的製造階段的示意圖。
為了便於理解,在可能的情況下,已使用相同的元件符號來表示圖中共同的相同元件。這些圖不是按比例繪製的,並且為了清楚而可能被簡化。一個實施例的元件和特徵可以有益地併入其他實施例中而無需進一步敘述。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
10:系統
20:處理控制器
30:蝕刻設備
40:靶材材料移除設備
100:PVD設備
102:第一PVD源
104:第二PVD源
106:基板
108:基板支撐件
110:準直器
112:第一流
114:第二流
116:箭頭
122:箭頭
124:箭頭
126:箭頭
128:箭頭
130:材料沉積角
130':入射角
132:材料沉積角
132':入射角
140:開口
142:開口

Claims (20)

  1. 一種用於處理一基板的方法,包括以下步驟: 將來自一PVD源的材料的一流以相對於一基板的一表面的該平面成一非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的一或多個特徵的一頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的一第一側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的一第一層。
  2. 如請求項1所述之方法,進一步包括以下步驟: 在蝕刻該第一層之前,旋轉該基板; 將來自該PVD源的材料的該流以相對於該表面的該平面成該非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相對的一第二側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層。
  3. 如請求項2所述之方法,其中該基板被旋轉180°。
  4. 如請求項1所述之方法,進一步包括以下步驟: 在蝕刻該第一層之前,旋轉該基板; 將來自該PVD源的材料的該流以相對於該表面的該平面成該非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相鄰的一第三側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層。
  5. 如請求項4所述之方法,其中該基板被旋轉90°。
  6. 如請求項1所述之方法,進一步包括以下步驟: 在蝕刻該第一層之前,旋轉該基板; 將來自該PVD源的材料的該流以相對於該表面的該平面成一不同的非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相對的一第二側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層。
  7. 如請求項6所述之方法,其中該突出物延伸超過該第一側壁的一距離是大於該突出物延伸超過該第二側壁的一距離或小於該突出物延伸超過該第二側壁的一距離中的至少一者。
  8. 如請求項1所述之方法,進一步包括以下步驟: 在蝕刻該第一層之前,旋轉該基板; 將來自該PVD源的材料的該流以相對於該表面的該平面成一不同的非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相鄰的一第三側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層。
  9. 如請求項8所述之方法,其中該突出物延伸超過該第一側壁的一距離是大於該突出物延伸超過該第三側壁的一距離或小於該突出物延伸超過該第三側壁的一距離中的至少一者。
  10. 如請求項1至9中任一項所述之方法,進一步包括以下步驟:從該基板移除經由該PVD源沉積的該材料。
  11. 一種用於處理一基板的方法,包括以下步驟: 將來自一PVD源的材料的一流以相對於一基板的一表面的該平面成一非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的一或多個特徵的一頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的一第一側壁; 旋轉該基板; 將來自該PVD源的材料的一流以相對於一基板的一表面的該平面成一不同的非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的一第二側壁和一第三側壁中的至少一者;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的一第一層。
  12. 如請求項11所述之方法,其中該材料是氮化鈦(Ti)(TiN)、矽(Si)、氮化矽(SiN)、和氧氮化矽(SiON)中的至少一種。
  13. 如請求項11至12中任一項所述之方法,其中該突出物延伸超過該第一側壁且超過該第二側壁和該第三側壁中的至少一者的一距離是為了以下至少一者而改變: a)控制該基板上的臨界尺寸減小; b)在該基板上形成至少一個圖案;和 c)控制該基板上的尖端到尖端的減小。
  14. 如請求項13所述之方法,其中在該基板上形成的該至少一個圖案包括複數個通孔。
  15. 一種非暫態電腦可讀取儲存媒體,具有複數個指令儲存於其上,該複數個指令在被執行時,使一處理控制器實行用於處理一基板的一方法,該方法包括以下步驟: 將來自一PVD源的材料的一流以相對於一基板的一表面的該平面成一非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的一或多個特徵的一頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的一第一側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的一第一層。
  16. 如請求項15所述之非暫態電腦可讀取儲存媒體,進一步包括: 在蝕刻該第一層之前,旋轉該基板180°; 將來自該PVD源的材料的該流以相對於該表面的該平面成該非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相對的一第二側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層。
  17. 如請求項15所述之非暫態電腦可讀取儲存媒體,進一步包括: 在蝕刻該第一層之前,旋轉該基板90°; 將來自該PVD源的材料的該流以相對於該表面的該平面成該非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相鄰的一第三側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層。
  18. 如請求項15所述之非暫態電腦可讀取儲存媒體,進一步包括: 在蝕刻該第一層之前,旋轉該基板; 將來自該PVD源的材料的該流以相對於該表面的該平面成一不同的非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相對的一第二側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層, 其中該突出物延伸超過該第一側壁的一距離是大於該突出物延伸超過該第二側壁的一距離或小於該突出物延伸超過該第二側壁的一距離中的至少一者。
  19. 如請求項15所述之非暫態電腦可讀取儲存媒體,進一步包括: 在蝕刻該第一層之前,旋轉該基板; 將來自該PVD源的材料的該流以相對於該表面的該平面成一不同的非垂直的角度而引導向該基板的該表面,以選擇性地將該材料沉積在該基板上的該一或多個特徵的該頂部上,並形成一突出物,該突出物延伸超過該一或多個特徵的與該第一側壁相鄰的一第三側壁;及 在對所沉積的該材料具有選擇性的該一或多個特徵下蝕刻該基板的該第一層, 其中該突出物延伸超過該第一側壁的一距離是大於該突出物延伸超過該第三側壁的一距離或小於該突出物延伸超過該第三側壁的一距離中的至少一者。
  20. 如請求項15至19中任一項所述之非暫態電腦可讀取儲存媒體,進一步包括: 從該基板移除經由該PVD源沉積的該材料。
TW108139216A 2018-10-30 2019-10-30 使用非對稱物理氣相沉積來圖案化基板的方法和設備 TW202035738A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/175,289 US20200135464A1 (en) 2018-10-30 2018-10-30 Methods and apparatus for patterning substrates using asymmetric physical vapor deposition
US16/175,289 2018-10-30

Publications (1)

Publication Number Publication Date
TW202035738A true TW202035738A (zh) 2020-10-01

Family

ID=70327607

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108139216A TW202035738A (zh) 2018-10-30 2019-10-30 使用非對稱物理氣相沉積來圖案化基板的方法和設備

Country Status (3)

Country Link
US (1) US20200135464A1 (zh)
TW (1) TW202035738A (zh)
WO (1) WO2020092204A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10927450B2 (en) * 2018-12-19 2021-02-23 Applied Materials, Inc. Methods and apparatus for patterning substrates using asymmetric physical vapor deposition
US10927451B2 (en) * 2019-02-08 2021-02-23 Applied Materials, Inc. Methods and apparatus for patterning substrates using asymmetric physical vapor deposition
US11296163B2 (en) * 2020-05-27 2022-04-05 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. OLED display panel and OLED display device

Family Cites Families (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900001825B1 (ko) * 1984-11-14 1990-03-24 가부시끼가이샤 히다찌세이사꾸쇼 성막 지향성을 고려한 스퍼터링장치
US4664935A (en) * 1985-09-24 1987-05-12 Machine Technology, Inc. Thin film deposition apparatus and method
JP2768988B2 (ja) * 1989-08-17 1998-06-25 三菱電機株式会社 端面部分コーティング方法
US5409587A (en) * 1993-09-16 1995-04-25 Micron Technology, Inc. Sputtering with collinator cleaning within the sputtering chamber
US5885425A (en) * 1995-06-06 1999-03-23 International Business Machines Corporation Method for selective material deposition on one side of raised or recessed features
US5650052A (en) * 1995-10-04 1997-07-22 Edelstein; Sergio Variable cell size collimator
US5725739A (en) * 1996-07-08 1998-03-10 Micron Technology, Inc. Low angle, low energy physical vapor deposition of alloys
JPH10147864A (ja) * 1996-11-20 1998-06-02 Nec Corp 薄膜形成方法及びスパッタ装置
US6235631B1 (en) * 1997-10-30 2001-05-22 Texas Instruments Incorporated Method for forming titanium aluminum nitride layers
US6362097B1 (en) * 1998-07-14 2002-03-26 Applied Komatsu Technlology, Inc. Collimated sputtering of semiconductor and other films
JP3358587B2 (ja) * 1999-05-26 2002-12-24 日本電気株式会社 半導体装置の製造方法
US6899795B1 (en) * 2000-01-18 2005-05-31 Unaxis Balzers Aktiengesellschaft Sputter chamber as well as vacuum transport chamber and vacuum handling apparatus with such chambers
US7008862B2 (en) * 2000-01-25 2006-03-07 Ever 1391 Limited Regular array of microscopic structures on a substrate and devices incorporating same
US6602782B2 (en) * 2000-05-31 2003-08-05 Samsung Electronics Co., Ltd. Methods for forming metal wiring layers and metal interconnects and metal interconnects formed thereby
US20020144903A1 (en) * 2001-02-09 2002-10-10 Plasmion Corporation Focused magnetron sputtering system
US6716733B2 (en) * 2002-06-11 2004-04-06 Applied Materials, Inc. CVD-PVD deposition process
DE10232179B4 (de) * 2002-07-16 2009-01-08 Qimonda Ag PVD-Verfahren
JP4326895B2 (ja) * 2003-09-25 2009-09-09 キヤノンアネルバ株式会社 スパッタリング装置
US7071102B2 (en) * 2004-01-06 2006-07-04 Macronix International Co., Ltd. Method of forming a metal silicide layer on non-planar-topography polysilicon
US20090321247A1 (en) * 2004-03-05 2009-12-31 Tokyo Electron Limited IONIZED PHYSICAL VAPOR DEPOSITION (iPVD) PROCESS
US7244670B2 (en) * 2004-06-18 2007-07-17 Rensselaer Polytechnic Institute Enhanced step coverage of thin films on patterned substrates by oblique angle PVD
US20060054494A1 (en) * 2004-09-16 2006-03-16 Veeco Instruments Inc. Physical vapor deposition apparatus for depositing thin multilayer films and methods of depositing such films
US20070056850A1 (en) * 2005-09-13 2007-03-15 Applied Materials, Inc. Large-area magnetron sputtering chamber with individually controlled sputtering zones
US8460519B2 (en) * 2005-10-28 2013-06-11 Applied Materials Inc. Protective offset sputtering
US7351648B2 (en) * 2006-01-19 2008-04-01 International Business Machines Corporation Methods for forming uniform lithographic features
KR100769142B1 (ko) * 2006-11-07 2007-10-22 동부일렉트로닉스 주식회사 반도체 소자 형성방법
US8864958B2 (en) * 2007-03-13 2014-10-21 Jds Uniphase Corporation Method and sputter-deposition system for depositing a layer composed of a mixture of materials and having a predetermined refractive index
US8039052B2 (en) * 2007-09-06 2011-10-18 Intermolecular, Inc. Multi-region processing system and heads
US8130468B2 (en) * 2007-12-17 2012-03-06 Hitachi Global Storage Technolgies Netherlands B.V. System and apparatus for patterned media with reduced magnetic trench material
US8975205B2 (en) * 2008-11-10 2015-03-10 University Of Georgia Research Foundation, Inc. Photocatalytic structures, methods of making photocatalytic structures, and methods of photocatalysis
JP5608363B2 (ja) * 2009-12-25 2014-10-15 ピーエスフォー ルクスコ エスエイアールエル マスクの製造方法、及び半導体装置の製造方法
KR101437924B1 (ko) * 2010-01-22 2014-09-11 한국생명공학연구원 경사 증착을 이용한 리소그래피 방법
KR20120102105A (ko) * 2010-01-26 2012-09-17 캐논 아네르바 가부시키가이샤 필름 형성 방법, 필름 형성 장치 및 필름 형성 장치를 위한 제어 유닛
CN105088154B (zh) * 2010-06-25 2018-05-18 佳能安内华股份有限公司 溅射设备、膜沉积方法和控制装置
US8563428B2 (en) * 2010-09-17 2013-10-22 Applied Materials, Inc. Methods for depositing metal in high aspect ratio features
KR20120064903A (ko) * 2010-12-10 2012-06-20 에스케이하이닉스 주식회사 측벽콘택을 구비한 반도체장치 제조 방법
US20120181166A1 (en) * 2011-01-14 2012-07-19 Applied Materials, Inc. Pvd process with synchronized process parameters and magnet position
US8476168B2 (en) * 2011-01-26 2013-07-02 International Business Machines Corporation Non-conformal hardmask deposition for through silicon etch
WO2012132196A1 (ja) * 2011-03-29 2012-10-04 パナソニック株式会社 成膜装置および成膜方法
US8906207B2 (en) * 2011-04-06 2014-12-09 Intermolecular, Inc. Control of film composition in co-sputter deposition by using collimators
KR20140007493A (ko) * 2011-06-08 2014-01-17 가부시키가이샤 아루박 저항 변화 소자의 제조 방법 및 그 제조 장치
JP5809476B2 (ja) * 2011-07-29 2015-11-11 新明和工業株式会社 成膜装置および成膜方法
US9611539B2 (en) * 2012-01-27 2017-04-04 Applied Materials, Inc. Crystalline orientation and overhang control in collision based RF plasmas
JP5882934B2 (ja) * 2012-05-09 2016-03-09 シーゲイト テクノロジー エルエルシー スパッタリング装置
TW201408803A (zh) * 2012-06-18 2014-03-01 Oc Oerlikon Balzers Ag 用於方向性材料沉積的pvd設備、方法及工件
US9347127B2 (en) * 2012-07-16 2016-05-24 Veeco Instruments, Inc. Film deposition assisted by angular selective etch on a surface
US20140087016A1 (en) * 2012-09-26 2014-03-27 HGST Netherlands B.V. Nanoimprinting master template and method for making
DE102013202458A1 (de) * 2013-02-14 2014-08-14 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zum freilegen einer schicht
CN105849870B (zh) * 2013-12-25 2018-09-28 佳能安内华股份有限公司 基板加工方法及半导体装置的制造方法
US11162170B2 (en) * 2014-02-06 2021-11-02 Applied Materials, Inc. Methods for reducing material overhang in a feature of a substrate
US9863036B2 (en) * 2014-04-25 2018-01-09 Plasma-Therm Nes Llc Wafer stage for symmetric wafer processing
DE102014108348A1 (de) * 2014-06-13 2015-12-17 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung einer Beschichtung sowie optoelektronisches Halbleiterbauteil mit einer Beschichtung
KR102462349B1 (ko) * 2014-08-14 2022-11-01 어플라이드 머티어리얼스, 인코포레이티드 등각적 탄소 막들을 사용하여 임계 치수를 감소시키기 위한 방법
US9464348B2 (en) * 2014-08-26 2016-10-11 HGST Netherlands B.V. Method for making a patterned perpendicular magnetic recording disk using glancing angle deposition of hard mask material
JP2016157782A (ja) * 2015-02-24 2016-09-01 株式会社東芝 パターン形成方法および半導体装置の製造方法
HK1215127A2 (zh) * 2015-06-17 2016-08-12 Master Dynamic Ltd 製品塗層的設備、儀器和工藝
US20170178899A1 (en) * 2015-12-18 2017-06-22 Lam Research Corporation Directional deposition on patterned structures
CN105700058A (zh) * 2016-04-05 2016-06-22 武汉华星光电技术有限公司 显示背光用金属线栅增亮膜及其制备方法
US10580650B2 (en) * 2016-04-12 2020-03-03 Tokyo Electron Limited Method for bottom-up formation of a film in a recessed feature
US10002762B2 (en) * 2016-09-09 2018-06-19 International Business Machines Corporation Multi-angled deposition and masking for custom spacer trim and selected spacer removal
US10495970B2 (en) * 2017-11-15 2019-12-03 Taiwan Semiconductor Manufacturing Co., Ltd. Critical dimension uniformity
US20190189465A1 (en) * 2017-12-18 2019-06-20 Applied Materials, Inc. Methods and apparatus for physical vapor deposition
US20190276929A1 (en) * 2018-03-09 2019-09-12 Applied Materials, Inc. Methods and apparatus for physical vapor deposition via linear scanning with ambient control
US20190276931A1 (en) * 2018-03-09 2019-09-12 Applied Materials, Inc. Methods and apparatus for physical vapor deposition using directional linear scanning
WO2019177861A1 (en) * 2018-03-10 2019-09-19 Applied Materials, Inc. Method and apparatus for asymmetric selective physical vapor deposition
US20190287772A1 (en) * 2018-03-14 2019-09-19 Applied Materials, Inc. Method and apparatus of forming structures by symmetric selective physical vapor deposition
US10950448B2 (en) * 2018-04-06 2021-03-16 Applied Materials, Inc. Film quality control in a linear scan physical vapor deposition process
JP2019218621A (ja) * 2018-06-22 2019-12-26 東京エレクトロン株式会社 基板載置台及び成膜装置

Also Published As

Publication number Publication date
WO2020092204A1 (en) 2020-05-07
US20200135464A1 (en) 2020-04-30

Similar Documents

Publication Publication Date Title
US10381232B2 (en) Techniques for manipulating patterned features using ions
TWI489545B (zh) Substrate handling method
TWI453814B (zh) 用於電漿蝕刻性能增強的方法
TW202035738A (zh) 使用非對稱物理氣相沉積來圖案化基板的方法和設備
TW201822275A (zh) 氮化物間隔物之基腳移除
TWI705529B (zh) 空氣間隙形成處理
JP7170860B2 (ja) 角度付き構造を形成するための技術
US10707088B2 (en) Method of processing target object
JP6726830B2 (ja) 基板背面テクスチャリング
TW201938820A (zh) 用於非對稱選擇性物理氣相沉積的方法和設備
US10260150B2 (en) Method and system for sculpting spacer sidewall mask
US10927450B2 (en) Methods and apparatus for patterning substrates using asymmetric physical vapor deposition
US10927451B2 (en) Methods and apparatus for patterning substrates using asymmetric physical vapor deposition
TWI718495B (zh) 藉由對稱選擇性物理氣相沉積形成結構的方法與設備
US10090166B2 (en) Techniques for forming isolation structures in a substrate
KR20190109176A (ko) 콜리메이터, 그를 포함하는 반도체 소자의 제조장치 및 반도체 소자의 제조방법
CN117174583B (zh) 半导体结构及其制备方法
US20240136197A1 (en) Modifying patterned features using a directional etch
WO2023207053A1 (zh) 一种类光栅结构金属电极制造方法和电极
TW202414542A (zh) 離子佈植用於增加與阻劑材料的黏合
TW201802937A (zh) 蝕刻銅層之方法