TW202027260A - 三維記憶裝置及其製造方法 - Google Patents

三維記憶裝置及其製造方法 Download PDF

Info

Publication number
TW202027260A
TW202027260A TW108106968A TW108106968A TW202027260A TW 202027260 A TW202027260 A TW 202027260A TW 108106968 A TW108106968 A TW 108106968A TW 108106968 A TW108106968 A TW 108106968A TW 202027260 A TW202027260 A TW 202027260A
Authority
TW
Taiwan
Prior art keywords
layer
alternating
memory device
dielectric stack
manufacturing
Prior art date
Application number
TW108106968A
Other languages
English (en)
Other versions
TWI691059B (zh
Inventor
姚蘭
磊 薛
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Application granted granted Critical
Publication of TWI691059B publication Critical patent/TWI691059B/zh
Publication of TW202027260A publication Critical patent/TW202027260A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

提供了一種三維(3D)記憶裝置及其製造方法。該方法包括如下步驟。在基底上形成交替介電疊層。形成在垂直方向上穿過交替介電疊層的垂直結構。去除該交替介電疊層的底部介電層。在去除該底部介電層之後,在該基底和該交替介電疊層之間形成磊晶層。在磊晶層上形成絕緣層。絕緣層位於磊晶層和交替介電疊層之間。可以避免形成垂直結構的步驟對磊晶層的影響,並且因此可以避免磊晶層和底部介電層之間介面處的缺陷。

Description

三維記憶裝置及其製造方法
本公開關於一種記憶裝置及其製造方法,更具體而言,關於一種三維(3D)記憶裝置及其製造方法。
通過改善製程技術、電路設計、程式設計演算法和製造製程,平面記憶單元被縮放到更小尺寸。然而,隨著記憶單元的特徵尺寸接近下限,平面製程和製造技術變得具有挑戰性並且成本高昂。結果,平面記憶單元的記憶體密度接近上限。
三維(3D)記憶體架構能夠解決平面記憶單元中的密度限制。3D記憶體架構包括記憶體陣列和用於控制發往和發自記憶體陣列的信號的週邊器件。在常規3D記憶體架構中,在穿過半導體基底上的複數個層疊結構的通道孔中形成記憶體串。在每個通道孔的底部形成磊晶結構,用於電性連接記憶體串的通道層和半導體基底。不過,用於形成通道孔的蝕刻製程可能對半導體基底造成損傷,並影響在通道孔底部形成的磊晶結構的品質。尤其是在通道孔密度增大時,難以控制磊晶結構的品質。此外,必須要通過蝕刻製程去除磊晶結構上形成的ONO結構的一部分,用於暴露磊晶結構,蝕刻製程可能對ONO結構或/及記憶體串的通道層導致損傷。因此,必須要修改3D記憶裝置的結構或/及製造製程,以改善3D記憶裝置的電性表現或/及製造良率。
在本公開中提供了一種三維(3D)記憶裝置及其製造方法。在形成穿過交替介電疊層的垂直結構之後,並且在基底和交替介電疊層之間形成磊晶層之前,去除在基底上形成的交替介電疊層的底部介電層。可以避免形成垂直結構對磊晶層的影響。可以減少磊晶層和交替介電疊層的底部介電層之間介面處的缺陷,因為由磊晶層上形成的絕緣層替換了交替介電疊層的底部介電層。可以相應地提高3D記憶裝置的製造良率和電性表現。
根據本公開的實施例,提供了一種3D記憶裝置的製造方法。該製造方法包括如下步驟。在基底上形成交替介電疊層。形成在垂直於該基底表面的垂直方向上穿過該交替介電疊層的垂直結構。去除該交替介電疊層的底部介電層。在去除該底部介電層之後,在該基底和該交替介電疊層之間形成磊晶層。在磊晶層上形成絕緣層。絕緣層位於磊晶層和交替介電疊層的介電層之間。
在一些實施例中,在形成絕緣層之前,由間隙將磊晶層與交替介電疊層分隔開。
在一些實施例中,通過對磊晶層執行氧化製程形成絕緣層。
在一些實施例中,該磊晶層包括在與該垂直方向正交的水平方向上位於該絕緣層和該垂直結構之間的突出部分。
在一些實施例中,該磊晶層的頂表面在該垂直方向上比該絕緣層的底表面更高。
在一些實施例中,該製造方法還包括:在形成所述交替介電疊層之前在該基底中形成摻雜區,並且通過選擇性磊晶生長(SEG)製程在該摻雜區上形成該磊晶層。
在一些實施例中,垂直結構的一部分位於交替介電疊層下方,該垂直結構包括半導體層和圍繞半導體層的儲存層。該製造方法還包括:在形成所述磊晶層之前,去除所述儲存層的一部分,用於暴露所述半導體層在所述交替介電疊層下方的一部分,並且所述磊晶層與所述半導體層的暴露部分連接。
在一些實施例中,該製造方法還包括:在形成該交替介電疊層之前在該基底上形成虛設層,其中該虛設層在該垂直方向上位於該基底和該交替介電疊層之間;以及在形成該磊晶層之前去除該虛設層。
在一些實施例中,該交替介電疊層包括在該垂直方向上交替疊置的複數個介電層和複數個犧牲層。
在一些實施例中,該製造方法還包括:在去除該虛設層之前並且在形成該垂直結構之後,形成穿過該交替介電疊層並且暴露該虛設層的一部分的縫隙。
在一些實施例中,該製造方法還包括:利用複數個導電層替換該等犧牲層,以便形成交替導電/介電疊層。
在一些實施例中,在形成該絕緣層之前去除該等犧牲層,並且在形成該絕緣層之前形成該等導電層。
在一些實施例中,該底部介電層的厚度小於該交替介電疊層中其他介電層中的每一個的厚度。
根據本公開的實施例,提供了一種3D記憶裝置。該3D記憶裝置包括基底、交替導電/介電疊層、磊晶層和垂直結構。交替導電/介電疊層設置於基底上。該交替導電/介電疊層包括在垂直於該基底表面的垂直方向上交替疊置的複數個介電層和複數個導電層。磊晶層在該垂直方向上設置於該基底和該交替導電/介電疊層之間。垂直結構在垂直方向上穿過交替導電/介電疊層,以部分設置於磊晶層中。磊晶層包括在與該垂直方向正交的水平方向上設置於垂直結構和交替導電/介電疊層中的底部介電層之間的突出部分。
在一些實施例中,交替導電/介電疊層的底部介電層在水平方向上圍繞磊晶層的突出部分。
在一些實施例中,該磊晶層的頂表面在該垂直方向上比該底部介電層的底表面更高。
在一些實施例中,垂直結構包括半導體層和圍繞半導體層的儲存層。
在一些實施例中,磊晶層接觸垂直結構的半導體層。
在一些實施例中,磊晶層的突出部分圍繞並且接觸垂直結構的半導體層。
在一些實施例中,磊晶層包括基底上的摻雜井區。
本公開的其他方面可以由本領域的技術人員考慮到本公開的說明書、權利要求和附圖而理解。
儘管對具體配置和佈置進行了討論,但應當理解,這只是出於示例性目的而進行的。相關領域中的技術人員將認識到,在不脫離本公開的精神和範圍的情況下,可以使用其他的配置和佈置。對相關領域的技術人員顯而易見的是,本公開還可以用於多種其他應用。
要指出的是,在說明書中提到“一個實施例”、“實施例”、“一些實施例”等表示所描述的實施例可以包括特定的特徵、結構或特性,但未必每個實施例都包括該特定特徵、結構或特性。此外,這樣的措辭用語未必是指相同的實施例。另外,在結合實施例描述特定特徵、結構或特性時,結合明確或未明確描述的其他實施例實現此類特徵、結構或特性應在相關領域技術人員的知識範圍之內。
通常,可以至少部分從語境中的使用來理解術語。例如,至少部分根據語境,本文中使用的術語“一個或複數個”可以用於描述單數意義的特徵、結構或特性,或者可以用於描述複數意義的特徵、結構或特性的組合。類似地,同樣至少部分取決於語境,諸如“一”或“該”的術語可以被理解為傳達單數使用或傳達複數使用。此外,術語“基於”可以被理解為未必意在傳達各因素的排他性集合,相反,可以允許存在未必明確描述的額外因素,同樣這至少部分取決於上下文。
應當容易理解,本公開中的“在……上”、“在……上方”和“之上”的含義應當以最寬方式來解讀,使得“在……上”不僅表示“直接在”某物“上”而且包括在某物“上”且之間有中間特徵或層,且“在……上方”或“之上”不僅表示“在”某物“上方”或“之上”的意思,而且還可以包括“在”某物“上方”或“之上”且之間沒有中間特徵或層(即,直接在某物上)的意思。
此外,諸如“在……之下”、“在……下方”、“在……下”、“在……上方”、“在……上”等等的空間相對術語可以在本文中用於描述的方便,以描述一個元件或特徵與另外一個或複數個元件或一個或複數個特徵的關係,如在附圖中示出的。空間相對術語旨在涵蓋除了在附圖所示取向之外的設備使用或操作過程中的不同的取向。設備可以另外的方式取向(旋轉90度或在其他的取向上),並且可以類似相應地解讀本文中使用的空間相對描述詞。
請參考第1圖至第8圖。第1圖是根據本公開的第一實施例的3D記憶裝置的製造方法的流程圖。第2圖至第8圖是示出了本實施例中的3D記憶裝置的製造方法的示意圖。提供了3D記憶裝置的製造方法,該製造方法包括以下步驟。如第1圖和第2圖中所示,在步驟S11中,提供基底10,並在基底10上形成交替介電疊層20。在一些實施例中,交替介電疊層20可以包括在垂直於基底10的表面的垂直方向D1上(但不限於此)交替疊置的複數個介電層22和複數個犧牲層24。交替介電疊層20中的介電層22和犧牲層24可以包括介電材料,包括但不限於氧化矽、氮化矽、氮氧化矽或其任意組合。在一些實施例中,介電層22的材料成分可以與犧牲層24的材料成分不同,用於在至少在交替介電疊層20的一個橫向側面上形成階梯結構(未繪示出)的步驟中提供所需的蝕刻選擇性。例如,每一個介電層22可以是氧化矽層,每一個犧牲層24可以是氮化矽層,但不限於此。在一些實施例中,介電疊層中的介電層22和犧牲層24的總數可以是32或64,但不限於此。
在一些實施例中,垂直方向D1也可以被視為基底10的厚度方向,基底10可以包括矽(例如,單晶矽、多晶矽)、矽鍺(SiGe)、碳化矽(SiC)、氮化鎵(GaN)、磷化銦(InP)、砷化鎵(GaAs)、鍺(Ge)、絕緣體上矽(SOI)、絕緣體上鍺(GOI)或其任意適當組合。此外,在一些實施例中,可以在形成交替介電疊層20的步驟之前形成第一摻雜區12和保護層14,但不限於此。在一些實施例中,第一摻雜區12可以是通過植入製程形成於基底10中的摻雜井,保護層14可以在植入製程之前形成於基底10上。例如,在基底10是P型半導體基底時,第一摻雜區12可以是形成於基底10中的P型摻雜井,但不限於此。在一些實施例中,保護層14可以包括在形成第一摻雜區12之前通過對基底10進行氧化處理形成的氧化層。在一些實施例中,可以在形成交替介電疊層20之前在基底10上形成虛設層16,虛設層16可以在垂直方向D1上位於基底10和交替介電疊層20之間。具體而言,虛設層16可以在垂直方向D1上位於保護層14和交替介電疊層20之間。虛設層16可以包括多晶矽、非晶矽或與介電層22的材料和犧牲層24的材料不同的其他適當的犧牲材料。
如第1圖至第3圖中所示,在步驟S12中,可以形成在垂直方向D1上穿過交替介電疊層20的一個或複數個垂直結構30。在一些實施例中,垂直結構30可以在垂直方向D1上穿過交替介電疊層20、虛設層16和保護層14,以部分設置於第一摻雜區12中,並且垂直結構30較佳不穿過第一摻雜區12,但不限於此。因此,垂直結構30的下部可以在垂直方向D1上位於交替介電疊層20下方,並在與垂直方向D1正交的水平方向D2上被虛設層16圍繞。在一些實施例中,可以在形成垂直結構30的步驟之前在交替介電疊層20上形成第一帽蓋層26,垂直結構30中的每一個還可以在垂直方向D1上穿過第一帽蓋層26。第一帽蓋層26可以包括氧化層,例如氧化矽層,或其他適當的絕緣材料。
垂直結構30可以包括垂直記憶體結構,例如NAND串或其他適當的垂直記憶體結構。例如,垂直結構30可以包括阻障層31、儲存層32、穿隧層33、半導體層34、填充結構53和導電結構36。可以通過如下方式來形成垂直結構30:形成垂直穿過第一帽蓋層26、交替介電疊層20、虛設層16和保護層14並部分位於第一摻雜區12中的通道孔;在通道孔的表面上共形地形成阻障層31;在阻障層32上共形地形成儲存層32;在儲存層32上共形地形成穿隧層33;在穿隧層33上共形地形成半導體層34;在半導體層34上形成填充結構35;以及在填充結構35上形成導電結構36。因此,半導體層34可以在水平方向D2上圍繞填充結構35,穿隧層33、儲存層32和阻障層31可以在水平方向D2上圍繞半導體層34。可以通過一種或多種薄膜沉積製程,例如ALD、CVD、PVD、任何其他適當的製程或其任意組合分別形成阻障層31、儲存層32、穿隧層33、半導體層34、填充結構35和導電結構36,並可以執行一種或多種平坦化製程或/及回蝕刻製程來形成垂直結構30,但不限於此。
在一些實施例中,阻障層31可以用於阻擋電荷的外流,阻障層31可以包括氧化矽層或氧化矽/氮化矽/氧化矽(ONO)層的組合。在一些實施例中,阻障層31可以包括高介電常數(high-k)介電材料(例如,氧化鋁),但不限於此。來自半導體層34的電子或電洞可以通過穿隧層33穿隧進入儲存層32中。儲存層32可以用於儲存電荷(電子或電洞),用於記憶體操作。在一些實施例中,儲存層32中電荷的儲存或消除可能影響半導體通道的開/關狀態或/及導電性,儲存層32可以包括一個或複數個材料膜,材料包括,但不限於氮化矽、氮氧化矽、氧化矽和氮化矽的組合或其任意組合。在一些實施例中,穿隧層33可以用於穿隧電荷(電子或電洞),穿隧層33可以包括介電材料,包括,但不限於氧化矽、氮化矽、氮氧化矽或其任意組合。在一些實施例中,半導體層34可以包括非晶矽、多晶矽或其他適當的半導體材料。在一些實施例中,填充結構35可以包括氧化物或其他適當的絕緣材料,填充結構35可以包括一個或複數個空氣間隙V,但不限於此。在一些實施例中,導電結構36可以形成於填充結構35上方的凹陷上,導電結構36可以包括多晶矽或其他適當的導電材料。值得指出的是,本公開的垂直結構30不限於上述部件和製造方式。在一些實施例中,垂直結構30可以包括其他部件或/及由其他製造方式形成。
如第1圖、第4圖和第5圖中所示,在步驟S13中,去除了交替介電疊層20的底部介電層22A。底部介電層22A是交替介電疊層20中最底部的介電層22,在一些實施例中,底部介電層22A可以直接接觸虛設層16,但不限於此。在一些實施例中,在形成垂直結構30的步驟之後且在去除底部介電層22A的步驟之前,可以形成垂直穿過第一帽蓋層26和交替介電疊層20的一個或複數個縫隙44,以用於暴露虛設層16的一部分。此外,在一些實施例中,可以在形成縫隙44的步驟之前在第一帽蓋層26和垂直結構30上形成第二帽蓋層42,縫隙44可以進一步在垂直方向D1上穿過第二帽蓋層42。第二帽蓋層42可以包括氧化物層,例如氧化矽層,或其他適當的絕緣材料。可以經由縫隙44通過一次或多次蝕刻製程去除底部介電層22A。具體而言,在一些實施例中,可以在去除底部介電層22A的步驟之前並且在形成垂直結構30的步驟之後,通過蝕刻製程(例如,適當的濕式蝕刻製程)去除虛設層16。在去除虛設層16之後,可以暴露垂直結構30的一部分,可以執行一次或多次蝕刻製程以去除阻障層31的一部分、儲存層32的一部分和穿隧層33的一部分,以用於暴露垂直結構30的半導體層34的一部分。在一些實施例中,可以形成橫向穿過(例如,在水平方向D2上)阻障層31、儲存層32和穿隧層33的開口46,以用於暴露交替介電疊層20下方的半導體層34的一部分,開口46可以在垂直方向D1上位於交替介電疊層20和第一摻雜區12之間。
此外,在去除虛設層16的步驟之後也可以暴露保護層14和底部介電層22A的底表面。在一些實施例中,可以通過蝕刻製程,尤其是濕式蝕刻製程,尤其是在保護層14、阻障層31和底部介電層22A的材料彼此類似時,去除保護層14、阻障層31的一部分和底部介電層22A的一部分。在一些實施例中,接下來可以通過蝕刻製程去除剩餘的底部介電層22A,以用於去除穿隧層33。為了完全去除底部介電層22A並減少對交替介電疊層20中其他介電層22的蝕刻損傷,底部介電層22A的厚度較佳可以小於交替介電疊層20中的其他介電層22中的每一個的厚度,但不限於此。此外,底部犧牲層24A的厚度較佳可以大於交替介電疊層20中的其他犧牲層24中的每一個的厚度,用於提供用於接下來形成底部介電層22A替代品的空間,但不限於此。在去除虛設層16、保護層14、底部介電層22A之後,可以在垂直方向D1上在第一摻雜區12和交替介電疊層20之間形成間隙48,例如空氣間隙。
如第1圖以及第4圖至第6圖中所示,在步驟S14中,在去除底部介電層22A之後,在基底10和交替介電疊層20之間形成磊晶層50。在一些實施例中,磊晶層50可以是通過選擇性磊晶生長(SEG)製程形成於第一摻雜區12上的多晶矽層,磊晶層50可以生長於由開口46暴露的第一摻雜區12的表面或/及半導體層34的表面,但不限於此。在一些實施例中,磊晶層50可以包括其他適當的磊晶材料或/及由其他適當的製程形成。磊晶層50可以直接接觸垂直結構30的半導體層34並與其電性連接,例如,直接接觸由開口46暴露的半導體層34的部分並與其電性連接,但不限於此。在一些實施例中,磊晶層50可以變成第一摻雜區12的一部分,因為第一摻雜區12中的摻雜劑(例如硼)可能擴散到磊晶層50中。
如第1圖、第6圖和第7圖中所示,在步驟S15中,在磊晶層50上形成絕緣層52。絕緣層52可以在垂直方向D1上位於磊晶層50和交替介電疊層20的介電層22之間。絕緣層52可以被視為交替介電疊層20中底部介電層的替代品。在一些實施例中,絕緣層52可以包括氧化物層,例如氧化矽層,或其他適當的絕緣材料。在一些實施例中,可以通過對磊晶層50執行氧化製程來形成絕緣層52,氧化製程可以包括化學氧化處理、熱氧化處理或其他適當的氧化方式。在一些實施例中,可以在形成絕緣層52之前,由間隙48將磊晶層50與交替介電疊層20分隔開。在一些實施例中,可以將磊晶層50的至少一部分與交替介電疊層20的底部犧牲層24A連接。在一些實施例中,磊晶層50可以包括在水平方向D2上位於絕緣層52和垂直結構30之間的突出部分50P,磊晶層50的頂表面(例如,突出部分50P的最上表面)可以在垂直方向D1上比絕緣層52的底表面更高,但不限於此。此外,可以去除交替介電疊層20的犧牲層24。在一些實施例中,可以在形成絕緣層52的步驟之前去除犧牲層24,以避免影響對磊晶層50執行的氧化製程。在一些實施例中,可以在形成絕緣層52的步驟之後去除犧牲層24,以控制絕緣層52的厚度。在一些實施例中,可以通過去除絕緣層52的一部分和磊晶層50的一部分以在縫隙44的底部形成凹陷54,但不限於此。
如第1圖以及第6圖至第8圖中所示,在步驟S16中,可以利用導電層62替代交替介電疊層20中的犧牲層24,以便形成包括在垂直方向D1上交替疊置的介電層22和導電層62的交替導電/介電疊層60。可以在形成絕緣層52的步驟之後形成導電層62,可以將絕緣層52視為交替導電/介電疊層60中的底部介電層,但不限於此。在一些實施例中,可以在垂直結構30和導電層62中的每一個之間形成high-k介電層和阻障層(未繪示出)。導電層62可以包括導電材料,包括,但不限於W、Co、Cu、Al、經摻雜的矽、多晶矽、矽化物或其任意組合。可以通過薄膜沉積製程,例如CVD、ALD、任何其他適當的製程來形成導電層62。可以去除導電層62的對應於縫隙44的一部分,並可以在凹陷54下方的磊晶層50中形成第二摻雜區56,但不限於此。在一些實施例中,源極結構(未繪示出)可以形成在縫隙44中並且與第二摻雜區56連接。
在本公開的製造方法中,在形成磊晶層50的步驟之前形成垂直結構30,因此可以避免垂直結構30或/及形成垂直結構30的步驟對磊晶層50的影響。可以改善形成垂直結構30的製程容許度,因為不必考慮垂直結構30對磊晶層50的磊晶生長條件的影響。可以由磊晶層50上形成的絕緣層52替代交替介電疊層的底部介電層,以用於減少磊晶層和交替介電疊層的底部介電層之間的介面處的缺陷。可以相應地提高3D記憶裝置的製造良率和電性表現。
如第8圖中所示,可以通過上述製造方法來形成3D記憶裝置101。3D記憶裝置101可以包括基底10、交替導電/介電疊層60、磊晶層50和垂直結構30。交替導電/介電疊層60可以設置於基底10上。交替導電/介電疊層60可以包括在垂直方向D1上交替疊置的複數個介電層22和複數個導電層62,可以將絕緣層52視為交替導電/介電疊層60中的底部介電層。磊晶層50可以在垂直方向D1上設置於基底10和交替導電/介電疊層60之間。垂直結構30可以在垂直方向D1上穿過交替導電/介電疊層60,以部分設置於磊晶層50中。磊晶層50可以包括在水平方向D2上設置於垂直結構30和交替導電/介電疊層60的底部介電層(即,絕緣層52)之間的突出部分50P。
在一些實施例中,交替導電/介電疊層60的底部介電層(即,絕緣層52)可以在水平方向D2上圍繞磊晶層50的突出部分50P。在一些實施例中,磊晶層50的頂表面(例如突出部分50P的最上表面)可以在垂直方向D1上比底部介電層(即,絕緣層52)的底表面更高。在一些實施例中,垂直結構30可以包括垂直記憶體結構,例如包括阻障層31、儲存層32、穿隧層33、半導體層34、填充結構35和導電結構36的NAND串,但不限於此。半導體層34可以在水平方向D2上圍繞填充結構35,穿隧層33、儲存層32和阻障層31可以在水平方向D2上圍繞半導體層34。在一些實施例中,磊晶層50可以接觸半導體層34設置於交替導電/介電疊層60下方的一部分,以與垂直結構30的半導體層34電性連接。在一些實施例中,磊晶層50的突出部分50P可以圍繞並接觸垂直結構30的半導體層34的一部分。在一些實施例中,磊晶層50可以包括基底10上的摻雜井區。在一些實施例中,可以將磊晶層50視為NAND記憶體結構中的底部選擇閘極(BSG)電晶體的橫向延伸通道結構,垂直結構30的半導體層34可以經由磊晶層50電性連接到摻雜井(例如,第一摻雜區12),以避免3D記憶裝置101的一些操作問題,例如閘極誘發的汲極洩露(GIDL)引起的電洞擦除操作。可以相應地提高3D記憶裝置101的電性表現。
以下描述將詳細介紹本公開的不同實施例。為了簡化描述,利用相同的符號標記以下實施例的每個中的相同部件。為了更容易地理解各實施例之間的差異,以下描述將詳述不同實施例之間的不同之處,將不再重複描述相同的特徵。
請參考第9圖和第10圖。第9圖是示出根據本公開的第二實施例的3D記憶裝置102的示意圖,而第10圖是本實施例中的3D記憶裝置102的製造方法的流程圖。如第9圖所示,該3D記憶裝置102和上述第一實施例中的3D記憶裝置之間的不同在於,該3D記憶裝置102還可以包括設置於交替導電/介電疊層60上的另一交替導電/介電疊層70。例如,交替導電/介電疊層60可以被視為第一交替導電/介電疊層,交替導電/介電疊層70可以被視為第二交替導電/介電疊層,3D記憶裝置102可以被視為雙層3D記憶裝置。交替導電/介電疊層70可以包括在垂直方向D1上交替疊置的複數個導電層72和複數個介電層74。導電層72的材料可以類似於導電層62的材料,介電層74的材料可以類似於介電層22的材料,但不限於此。此外,3D記憶裝置102中的垂直結構30可以垂直地穿過交替導電/介電疊層70和交替導電/介電疊層60。在一些實施例中,垂直結構30的下部可以設置於穿過交替導電/介電疊層60的第一通道孔H1中,垂直結構30的上部可以設置於穿過交替導電/介電疊層70的第二通道孔H2中。第一通道孔H1和第二通道孔H2可以分別形成,第二通道孔H2的形狀或/及尺寸可以與第一通道孔H1的不同,但不限於此。在一些實施例中,第二通道孔H2可以進一步穿過設置於交替導電/介電疊層70上的第三帽蓋層76,第四帽蓋層78可以設置於第三帽蓋層76和垂直結構30上。
如第9圖和第10圖中所示,3D記憶裝置102的製造方法可以包括,但不限於以下步驟。在步驟S21中,可以在基底10上形成第一交替介電疊層,並可以在第一交替介電疊層上形成第二交替介電疊層。第一交替介電疊層和第二交替介電疊層的結構和材料可以類似於上述第一實施例的第2圖中所示的交替介電疊層。在步驟S22中,可以形成穿過第一交替介電疊層和第二交替介電疊層的垂直結構30。在一些實施例中,可以在形成第二交替介電疊層的步驟之前形成穿過第一交替介電疊層的第一通道孔H1,但不限於此。隨後,執行步驟S23至步驟S25。去除第一交替介電疊層的底部介電層,在基底10和第一交替介電疊層之間形成磊晶層50,並在磊晶層50上形成絕緣層52。步驟S23至步驟S25的細節可以類似於上述第一實施例的第1圖以及第4圖至第7圖中的步驟S13至步驟S15,而將不再重複描述。隨後,在步驟S26中,可以利用導電層(例如,導電層62和導電層72)替代第一交替介電疊層和第二交替介電疊層中的犧牲層,以分別形成交替導電/介電疊層60和交替導電/介電疊層70。值得指出的是,可以在形成磊晶層50的步驟之前形成垂直結構30,因此可以避免垂直結構30或/及形成垂直結構30的步驟對磊晶層50的影響。可以改善形成垂直結構30的製程容許度,例如第一通道孔H1和第二通道孔H2之間的重疊條件的容許度,因為不必考慮垂直結構30或/及形成垂直結構30對磊晶層50的磊晶生長條件的影響。可以相應地提高3D記憶裝置101的製造良率。
總結以上描述,在本公開的3D記憶裝置及其製造方法中,可以在形成磊晶層的步驟之前形成垂直結構,以避免垂直結構或/及形成垂直結構的製程對磊晶層的影響。可以改善形成垂直結構的製程容許度,因為不必考慮垂直結構或/及形成垂直結構的製程對磊晶層的磊晶生長條件的影響。可以由磊晶層上形成的絕緣層替代交替介電疊層的底部介電層,以用於減少磊晶層和交替介電疊層的底部介電層之間的介面處的缺陷。可以相應地提高3D記憶裝置的製造良率和電性表現。此外,對於雙層或其他多層3D記憶體結構來說,可以進一步改善製造良率,因為通過本公開的製造方法可以放大通道孔之間的重疊容許度。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10:基底 12:第一摻雜區 14:保護層 16:虛設層 20:交替介電疊層 22:介電層 22A:底部介電層 24:犧牲層 24A:底部犧牲層 26:第一帽蓋層 30:垂直結構 31:阻障層 32:儲存層 33:穿隧層 34:半導體層 35:填充結構 36:導電結構 42:第二帽蓋層 44:縫隙 46:開口 48:間隙 50:磊晶層 50P:突出部分 52:絕緣層 54:凹陷 56:第二摻雜區 60:交替導電/介電疊層 62:導電層 70:交替導電/介電疊層 72:導電層 74:介電層 76:第三帽蓋層 78:第四帽蓋層 101:3D記憶裝置 102:3D記憶裝置 D1:垂直方向 D2:水平方向 H1:第一通道孔 H2:第二通道孔 S11-S16:步驟 S21-S26:步驟 V:空氣間隙
圖式被併入本文並形成說明書的一部分,例示了本公開的實施例並且與說明書一起進一步用以解釋本公開的原理,並使相關領域的技術人員能夠做出和使用本公開。 第1圖是根據本公開的第一實施例的3D記憶裝置的製造方法的流程圖。 第2圖至第8圖是示出根據本公開第一實施例的3D記憶裝置的製造方法的示意圖,其中第3圖是第2圖之後的步驟的示意圖,第4圖是第3圖之後的步驟的示意圖,第5圖是第4圖之後的步驟的示意圖,第6圖是第5圖之後的步驟的示意圖,第7圖是第6圖之後的步驟的示意圖,而第8圖是第7圖之後的步驟的示意圖。 第9圖是示出根據本公開的第二實施例的3D記憶裝置的示意圖。 第10圖是根據本公開的第二實施例的3D記憶裝置的製造方法的流程圖。
10:基底
12:第一摻雜區
22:介電層
26:第一帽蓋層
30:垂直結構
31:阻障層
32:儲存層
33:穿隧層
34:半導體層
35:填充結構
36:導電結構
42:第二帽蓋層
44:縫隙
46:開口
50:磊晶層
50P:突出部分
52:絕緣層
54:凹陷
56:第二摻雜區
60:交替導電/介電疊層
62:導電層
101:3D記憶裝置
D1:垂直方向
D2:水平方向
V:空氣間隙

Claims (20)

  1. 一種三維(3D)記憶裝置的製造方法,包括: 在基底上形成交替介電疊層; 形成在垂直於該基底的表面的垂直方向上穿過該交替介電疊層的垂直結構; 去除該交替介電疊層的底部介電層; 在去除該底部介電層之後,在該基底和該交替介電疊層之間形成磊晶層;以及 在該磊晶層上形成絕緣層,其中該絕緣層位於該磊晶層和該交替介電疊層之間。
  2. 如請求項1所述的3D記憶裝置的製造方法,其中在形成該絕緣層之前由間隙將該磊晶層與該交替介電疊層分隔開。
  3. 如請求項1所述的3D記憶裝置的製造方法,其中通過對該磊晶層執行氧化製程而形成該絕緣層。
  4. 如請求項1所述的3D記憶裝置的製造方法,其中該磊晶層包括在與該垂直方向正交的水平方向上位於該絕緣層和該垂直結構之間的突出部分。
  5. 如請求項1所述3D記憶裝置的製造方法,其中該磊晶層的頂表面在該垂直方向上比該絕緣層的底表面更高。
  6. 如請求項1所述的3D記憶裝置的製造方法,還包括: 在形成該交替介電疊層之前在該基底中形成摻雜區,其中通過選擇性磊晶生長(SEG)製程在該摻雜區上形成該磊晶層。
  7. 如請求項1所述的3D記憶裝置的製造方法,其中該垂直結構的一部分位於該交替介電疊層下方,該垂直結構包括半導體層和圍繞該半導體層的儲存層,並且該製造方法還包括: 在形成該磊晶層之前,去除該儲存層的一部分,以用於暴露該半導體層的在該交替介電疊層下方的一部分,其中該磊晶層與該半導體層的所暴露的部分連接。
  8. 如請求項1所述的3D記憶裝置的製造方法,還包括: 在形成該交替介電疊層之前,在該基底上形成虛設層,其中該虛設層在該垂直方向上位於該基底和該交替介電疊層之間;以及 在形成該磊晶層之前去除該虛設層。
  9. 如請求項8所述的3D記憶裝置的製造方法,還包括: 在去除該虛設層之前並且在形成該垂直結構之後,形成穿過該交替介電疊層並且暴露該虛設層的一部分的縫隙。
  10. 如請求項1所述的3D記憶裝置的製造方法,其中該交替介電疊層包括在該垂直方向上交替疊置的複數個介電層和複數個犧牲層。
  11. 如請求項10所述的3D記憶裝置的製造方法,還包括: 利用複數個導電層替換該等犧牲層,以形成交替導電/介電疊層。
  12. 如請求項11所述的3D記憶裝置的製造方法,其中在形成該絕緣層之前去除該等犧牲層,並且在形成該絕緣層之後形成該等導電層。
  13. 如請求項1所述的3D記憶裝置的製造方法,其中該底部介電層的厚度小於該交替介電疊層中的每一個其他介電層的厚度。
  14. 一種三維(3D)記憶裝置,包括: 基底; 設置於該基底上的交替導電/電介質疊層,該交替導電/介電疊層包括在垂直於該基底的表面的垂直方向上交替疊置的複數個介電層和複數個導電層; 在該垂直方向上設置於該基底和該交替導電/介電疊層之間的磊晶層;以及 在該垂直方向上穿過該交替導電/介電疊層以部分設置於該磊晶層中的垂直結構,其中該磊晶層包括在與該垂直方向正交的水平方向上設置於該垂直結構和該交替導電/介電疊層的底部介電層之間的突出部分。
  15. 如請求項14所述的3D記憶裝置,其中該交替導電/介電疊層的該底部介電層在該水平方向上圍繞該磊晶層的該突出部分。
  16. 如請求項14所述3D記憶裝置,其中該磊晶層的頂表面在該垂直方向上比該底部介電層的底表面更高。
  17. 如請求項14所述的3D記憶裝置,其中該垂直結構包括半導體層和圍繞該半導體層的儲存層。
  18. 如請求項17所述的3D記憶裝置,其中該磊晶層接觸該垂直結構的該半導體層。
  19. 如請求項17所述的3D記憶裝置,其中該磊晶層的該突出部分圍繞並且接觸該垂直結構的該半導體層。
  20. 如請求項14所述的3D記憶裝置,其中該磊晶層包括該基底上的摻雜井區。
TW108106968A 2019-01-08 2019-03-04 三維記憶裝置及其製造方法 TWI691059B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/CN2019/070871 2019-01-08
PCT/CN2019/070871 WO2020142904A1 (en) 2019-01-08 2019-01-08 Three-dimensional memory device and manufacturing method thereof

Publications (2)

Publication Number Publication Date
TWI691059B TWI691059B (zh) 2020-04-11
TW202027260A true TW202027260A (zh) 2020-07-16

Family

ID=66938493

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108106968A TWI691059B (zh) 2019-01-08 2019-03-04 三維記憶裝置及其製造方法

Country Status (7)

Country Link
US (3) US10854628B2 (zh)
EP (1) EP3853902B1 (zh)
JP (1) JP7234369B2 (zh)
KR (1) KR20210087956A (zh)
CN (3) CN111415944B (zh)
TW (1) TWI691059B (zh)
WO (1) WO2020142904A1 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110364536B (zh) * 2019-07-23 2020-06-26 长江存储科技有限责任公司 三维存储器的制造方法以及三维存储器
CN111223872B (zh) * 2020-01-17 2023-04-07 长江存储科技有限责任公司 一种3d nand存储器及其制造方法
KR20210105741A (ko) * 2020-02-19 2021-08-27 에스케이하이닉스 주식회사 반도체 장치 및 반도체 장치의 제조 방법
CN111492482B (zh) * 2020-03-17 2021-06-08 长江存储科技有限责任公司 三维存储器件及其制作方法
KR20240038131A (ko) * 2020-03-20 2024-03-22 양쯔 메모리 테크놀로지스 씨오., 엘티디. 3차원 메모리 디바이스 및 그 제조 방법
WO2021184328A1 (en) 2020-03-20 2021-09-23 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory device and fabrication method
WO2021208193A1 (en) * 2020-04-14 2021-10-21 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory device and method for forming the same
CN111788687B (zh) 2020-04-14 2021-09-14 长江存储科技有限责任公司 用于形成三维存储器件的方法
CN111430364B (zh) * 2020-04-22 2023-08-08 长江存储科技有限责任公司 半导体器件结构及其制备方法
CN111540749B (zh) * 2020-04-23 2021-04-13 长江存储科技有限责任公司 三维存储器及其形成方法
CN111415942B (zh) * 2020-05-14 2023-06-09 长江存储科技有限责任公司 三维存储器的形成方法
CN112585754A (zh) * 2020-05-27 2021-03-30 长江存储科技有限责任公司 用于形成三维存储器件的方法
CN112018121B (zh) * 2020-09-01 2023-10-24 长江存储科技有限责任公司 半导体器件及其制作方法
CN112786606B (zh) * 2021-01-14 2023-04-28 长江存储科技有限责任公司 一种三维存储器件及其制造方法

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4772656B2 (ja) * 2006-12-21 2011-09-14 株式会社東芝 不揮発性半導体メモリ
FR2955203B1 (fr) 2010-01-14 2012-03-23 Soitec Silicon On Insulator Cellule memoire dont le canal traverse une couche dielectrique enterree
TWI442551B (zh) 2010-03-04 2014-06-21 Macronix Int Co Ltd 記憶體元件及其製造方法
US9275909B2 (en) * 2013-08-12 2016-03-01 Micron Technology, Inc. Methods of fabricating semiconductor structures
US10141322B2 (en) 2013-12-17 2018-11-27 Intel Corporation Metal floating gate composite 3D NAND memory devices and associated methods
KR20160020210A (ko) * 2014-08-13 2016-02-23 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
US10074661B2 (en) * 2015-05-08 2018-09-11 Sandisk Technologies Llc Three-dimensional junction memory device and method reading thereof using hole current detection
KR20170014036A (ko) * 2015-07-28 2017-02-08 삼성전자주식회사 반도체 장치
US9401371B1 (en) * 2015-09-24 2016-07-26 Macronix International Co., Ltd. Sacrificial spin-on glass for air gap formation after bl isolation process in single gate vertical channel 3D NAND flash
US9911748B2 (en) * 2015-09-28 2018-03-06 Sandisk Technologies Llc Epitaxial source region for uniform threshold voltage of vertical transistors in 3D memory devices
KR102485088B1 (ko) * 2015-11-10 2023-01-05 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
US9917100B2 (en) * 2015-11-20 2018-03-13 Sandisk Technologies Llc Three-dimensional NAND device containing support pedestal structures for a buried source line and method of making the same
US9831266B2 (en) * 2015-11-20 2017-11-28 Sandisk Technologies Llc Three-dimensional NAND device containing support pedestal structures for a buried source line and method of making the same
CN105470260B (zh) * 2015-12-03 2018-09-18 中国科学院微电子研究所 三维半导体器件及其制造方法
US9659956B1 (en) * 2016-01-06 2017-05-23 Sandisk Technologies Llc Three-dimensional memory device containing source select gate electrodes with enhanced electrical isolation
US9704872B1 (en) 2016-01-07 2017-07-11 Micron Technology, Inc. Memory device and fabricating method thereof
KR102549452B1 (ko) * 2016-03-31 2023-06-30 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
US9853049B2 (en) * 2016-04-21 2017-12-26 Samsung Electronics Co., Ltd. Memory devices having common source lines including layers of different materials
US9824966B1 (en) * 2016-08-12 2017-11-21 Sandisk Technologies Llc Three-dimensional memory device containing a lateral source contact and method of making the same
CN107768381B (zh) * 2016-08-17 2021-11-09 上海新昇半导体科技有限公司 一种纳米管存储器结构及其制备方法
KR20180098757A (ko) * 2017-02-27 2018-09-05 삼성전자주식회사 수직형 메모리 장치
JP2018142654A (ja) 2017-02-28 2018-09-13 東芝メモリ株式会社 半導体装置及びその製造方法
US10361218B2 (en) * 2017-02-28 2019-07-23 Toshiba Memory Corporation Semiconductor device and method for manufacturing same
TWI632645B (zh) * 2017-03-09 2018-08-11 旺宏電子股份有限公司 立體記憶體元件及其製作方法
KR20180137264A (ko) * 2017-06-16 2018-12-27 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
US10438964B2 (en) * 2017-06-26 2019-10-08 Sandisk Technologies Llc Three-dimensional memory device having direct source contact and metal oxide blocking dielectric and method of making thereof
CN107731671B (zh) * 2017-08-24 2019-11-12 长江存储科技有限责任公司 改善硅外延生长中离子注入硼元素扩散的工艺
US10797067B2 (en) 2017-08-31 2020-10-06 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory device and fabricating method thereof
CN107564915B (zh) * 2017-08-31 2018-11-16 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN208208759U (zh) * 2018-06-04 2018-12-07 长江存储科技有限责任公司 三维存储器
CN108565266B (zh) * 2018-06-04 2023-10-27 长江存储科技有限责任公司 形成三维存储器的方法以及三维存储器
WO2020034084A1 (en) * 2018-08-14 2020-02-20 Yangtze Memory Technologies Co., Ltd. Stacked connections in 3d memory and methods of making the same

Also Published As

Publication number Publication date
EP3853902A1 (en) 2021-07-28
CN110676258B (zh) 2023-10-24
US11069712B2 (en) 2021-07-20
CN110676258A (zh) 2020-01-10
KR20210087956A (ko) 2021-07-13
JP2022508289A (ja) 2022-01-19
CN109891588B (zh) 2020-06-26
US20200350335A1 (en) 2020-11-05
CN109891588A (zh) 2019-06-14
US20210242238A1 (en) 2021-08-05
TWI691059B (zh) 2020-04-11
US11515329B2 (en) 2022-11-29
CN111415944B (zh) 2021-04-27
EP3853902A4 (en) 2022-05-11
US10854628B2 (en) 2020-12-01
EP3853902B1 (en) 2024-03-06
US20200219897A1 (en) 2020-07-09
CN111415944A (zh) 2020-07-14
WO2020142904A1 (en) 2020-07-16
JP7234369B2 (ja) 2023-03-07

Similar Documents

Publication Publication Date Title
TWI691059B (zh) 三維記憶裝置及其製造方法
US11469237B2 (en) Semiconductor devices with layers commonly contacting fins and methods of manufacturing the same
US20220352389A1 (en) Semiconductor devices
WO2020042253A1 (zh) 半导体存储设备及其制造方法及包括存储设备的电子设备
US10600806B2 (en) Semiconductor device and method for fabricating the same
US11751389B2 (en) Three-dimensional memory device with reduced memory unit interference and manufacturing method thereof
US10636808B2 (en) Vertical memory device having an epitaxial layer in contact with a channel layer
TW201921648A (zh) 半導體存儲設備及其製造方法及包括存儲設備的電子設備
US11424256B2 (en) Transistors, semiconductor constructions, and methods of forming semiconductor constructions
TWI693702B (zh) 三維儲存裝置及其製造方法
US11665905B2 (en) Three-dimensional memory device and manufacturing method thereof
KR20200078768A (ko) 3차원 반도체 메모리 소자
US11239249B2 (en) Vertical-type memory device
US10790282B2 (en) Semiconductor devices