TW201826345A - 成膜方法 - Google Patents

成膜方法 Download PDF

Info

Publication number
TW201826345A
TW201826345A TW106132749A TW106132749A TW201826345A TW 201826345 A TW201826345 A TW 201826345A TW 106132749 A TW106132749 A TW 106132749A TW 106132749 A TW106132749 A TW 106132749A TW 201826345 A TW201826345 A TW 201826345A
Authority
TW
Taiwan
Prior art keywords
film
gas
plasma
substrate
raw material
Prior art date
Application number
TW106132749A
Other languages
English (en)
Inventor
佐藤耕一
岡部真也
平松永泰
中込素子
小林裕史
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW201826345A publication Critical patent/TW201826345A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • C23C16/0272Deposition of sub-layers, e.g. to promote the adhesion of the main coating
    • C23C16/0281Deposition of sub-layers, e.g. to promote the adhesion of the main coating of metallic sub-layers
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/04Coating on selected surface areas, e.g. using masks
    • C23C16/045Coating cavities or hollow spaces, e.g. interior of tubes; Infiltration of porous substrates
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/06Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45512Premixing before introduction in the reaction chamber
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45536Use of plasma, radiation or electromagnetic fields
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45563Gas nozzles
    • C23C16/45574Nozzles for more than one gas
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • C23C16/509Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
    • C23C16/5096Flat-bed apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • H01L21/02315Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • H01L21/28562Selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/332Coating
    • H01J2237/3321CVD [Chemical Vapor Deposition]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/26Electron or ion microscopes; Electron or ion diffraction tubes

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Physics & Mathematics (AREA)
  • General Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Electromagnetism (AREA)
  • Chemical Vapour Deposition (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

[課題] 提供能夠形成表面粗度小之膜的成膜方法。   [解決手段] 當利用包含金屬元素之原料氣體,和反應氣體,而對基板(51)進行成膜的時候,實施電漿CVD工程和電漿ALD工程,該電漿CVD工程係對基板(51)供給電漿化之原料氣體,藉由化學氣相沉積(電漿CVD)法形成包含上述金屬元素的下層膜(53A);該電漿ALD工程係接著藉由交互實施使原料氣體吸附於形成有下層膜(53A)之基板(51)之表面的吸附階段,和對吸附在基板(51)之表面的原料氣體,供給電漿化之上述反應氣體使產生反應的反應階段之原子層沉積(電漿ALD)法,在下層膜(53A)上疊層包含上述金屬元素的上層膜(53B)。

Description

成膜方法
[0001] 本發明係關於進行對基板之表面成膜的技術。
[0002] 在半導體裝置之製造工程中,作為進行在半導體晶圓(以下,稱為「晶圓」)之表面成膜包含金屬之膜的手法,所知的有對成膜對象之晶圓,交互供給包含上述金屬之原料氣體,和與該原料氣體反應之反應氣體,使金屬沉積在晶圓之表面而形成金屬膜之原子層沉積(Atomic Layer Deposition、ALD)法,或形成包含上述金屬之化合物之膜的分子層沉積(Molecular Layer Deposition、MLD)法。以下,在本案中,將ALD法及MLD法綜合稱為「ALD法」。   在例如專利文獻1中,記載著使用與電漿化之反應氣體(在專利文獻1中,記載為「第2處理材料」,促進原料氣體(同樣記載為「第1處理材料」)之反應的電漿ALD法。   [0003] ALD法係在具有立體構造之晶圓表面,能夠形成更均勻之厚度之膜的階梯覆蓋率之良好的成膜方法。於是,本發明之發明者們研究出在例如被形成於絕緣層之接觸孔內,成膜Ti膜等之金屬膜的手法,適用電漿ALD法。   再者,發明者們注目於膜之表面粗度(以下,也稱為「粗糙度」),以作為判斷利用電漿ALD法所取得之膜的電特性之良否的指標。   [0004] 在此,在專利文獻2中,記載著藉由熱原子層沉積(熱ALD)法形成氮化鉭(TaN)之第1電阻層之後,藉由電漿ALD法,同樣形成氮化鉭之第2電阻層之電阻元件之製造技術。但是,在專利文獻2中,無揭示注目於粗糙度之改善而進行成膜的手法。 [先前技術文獻] [專利文獻]   [0005]   [專利文獻1] 日本特開2008-537979號公報:請求項1、段落0046、圖3   [專利文獻2] 日本特開2010-199449號公報:請求項1、段落0020~0034、圖1、2
[發明所欲解決之課題]   [0006] 本發明係在如此之情形下創作出,其目的在於提供能夠成膜表面粗度小的膜之成膜方法。 [用以解決課題之手段]   [0007] 本發明之成膜方法屬於利用包含金屬元素之原料氣體,和與該原料氣體反應之反應氣體,而對基板進行包含上述金屬元素之膜的成膜,該成膜方法之特徵在於,包含:   電漿CVD工程,其係對配置有成膜對象之基板的處理容器內供給上述原料氣體,同時使該原料氣體電漿化而藉由化學氣相沉積(電漿CVD)法在上述基板之表面形成包含上述金屬元素的下層膜;和   電漿ALD工程,其係接著藉由交互實施對上述處理容器內供給上述原料氣體,在形成有上述下層膜之上述基板之表面吸附該原料氣體的吸附階段,和對上述處理容器內供給上述反應氣體,同時使該反應氣體電漿化,使吸附於上述基板之表面的上述原料氣體,與電漿化之上述反應氣體反應的反應階段之原子層沉積(電漿ALD)法,在上述下層膜上疊層包含上述金屬元素的上層膜。 [發明效果]   [0008] 本發明係於以電漿之化學氣相沉積(電漿CVD)工程在基板之表面形成包含金屬元素之下層膜之後,以使用電漿之原子層沉積(電漿ALD)工程在該下層膜上積層由與上述下層膜共同之材料所構成之上層膜。其結果,於實施電漿ALD工程之時,因基板之表面被下層膜覆蓋,故因電漿ALD工程之實施所引起的基板表面中之凹凸之形成被抑制,可以成膜表面粗度比較小的膜。
[0010] 於說明與本發明之實施型態有關之成膜方法之內容之前,針對發明者們發現藉由電漿ALD法形成的膜中之粗糙度之傾向,一面參照圖1、2一面予以說明。   [0011] 圖1表示一般的半導體裝置之製造途中之裝置構造之一例。圖1所示之裝置係在晶圓W亦即Si基板51之上面側積層絕緣膜亦即氮化矽(SiN)膜52,在該SiN膜52形成接觸孔50之後,形成阻障膜亦即鈦膜53後,並且積層鎢(W)膜54,成為在接觸孔50內埋入鎢的構造。接觸孔50發揮連接被形成在SiN膜52之上層側的配線和Si基板51的作用。   再者,在多層配線構造之半導體裝置中,有被積層在上述配線之更上層側之層間絕緣膜,也形成配線間之連接用的導孔,在該導孔內亦有以阻障膜等之目的也形成Ti膜53之情形(針對多層配線構造無圖示)。   [0012] 在此,近年來,接觸孔50或導孔(無圖示)有深寬比(深度對接觸孔50或導孔之開口徑的比)變大的傾向。另外,以往Ti膜53等之金屬膜之成膜所使用的物理氣相沉積(Physical Vapor Deposition、PVD)法有難以取得階梯覆蓋率之良好的膜,不適合高深寬比之孔內的成膜這樣的問題。   於是,發明者們研究利用取得階梯覆蓋率之良好的膜的電漿ALD法進行Ti膜53的成膜。   [0013] 在Ti膜53之成膜中,使用四氯化鈦(TiCl4 )氣體,作為包含成為成膜之膜的原料之Ti元素的原料氣體,利用包含氫(H2 )氣和氬(Ar)氣的氣體,作為與該原料氣體反應之反應氣體。而且,藉由交互重複實施對配置有成膜對象之晶圓W的處理容器內供給原料氣體而吸附於晶圓W之表面的吸附階段,和對處理容器內供給反應氣體,同時使該反應氣體電漿化,與吸附於晶圓W之表面的原料氣體反應的反應階段的電漿ALD法,取得Ti膜53。   [0014] 藉由電漿ALD法成膜的Ti膜53被形成在高深寬比之接觸孔50內之內部全體,取得良好的階梯覆蓋率。另外,該Ti膜53與在處理容器內將原料氣體和反應氣體之混合氣體予以電漿化而在晶圓W之表面堆積Ti膜53之電漿CVD法做比較,可知粗糙度變大(參照後述比較例1-1)。   發明者們掌握當使用粗糙度大之Ti膜53時,經由接觸孔50之Si基板51-配線間之接觸電阻變大等之電特性惡化的情形。   [0015] 於是,發明者們當在開發邊採用階梯覆蓋率之良好的電漿ALD法,邊改善Ti膜53之粗糙度的手法的時候,針對藉由電漿ALD法成膜之Ti膜53之粗糙度增大的機構進行研究。   [0016] 圖2示意性地表示推定為藉由電漿ALD法成膜之Ti膜53之粗糙度變大之理由的機構。   圖2(a)表示實施吸附階段,在Si基板51(晶圓W)之表面吸附原料氣體之TiCl4 81的狀態。   [0017] 一般而言,ALD法係藉由在成膜對象之晶圓W之表面,吸附原料氣體而形成均勻的分子層之後,使該分子層和反應氣體反應,堆積根據反應所取得的原子或分子之層,取得均勻之膜厚的膜之手法。   但是,在吸附階段後之實際的Si基板51之表面,於吸附的TiCl4 81彼此之間具有間隙,成為Si基板51之表面之一部分露出的狀態。   [0018] 當在該狀態中,實施接著的反應階段時,藉由反應氣體之電漿化生成的H自由基801等之活性種,還原TiCl4 81,取得成為膜材料之金屬鈦(Ti804)。   另外,如圖2(b)所示般,露出之Si基板51之表面曝露於反應氣體之電漿,H自由基801等作用於Si基板51時,Si基板51之表面之一部分被切削而形成凹部。再者,還原TiCl4 81而取得之Ti804的一部分,與構成Si基板51的Si803結合,部分性地生成相對於電漿穩定的TiSi82等之化合物。另外,802係從TiCl4 81被還原除去的Cl或HCl。   [0019] 其結果,成為在Si基板51之表面,混合Si基板51被切削而形成的凹部,和部分性地生成在Si基板51之表面的化合物(圖2(b))所示之例中為TiSi82)所形成之凸部的狀態。   當在形成如此之凹凸之Si基板51之表面,藉由電漿ALD法積層金屬鈦而形成Ti膜53時,如圖2(c)所示般,基底側之Si基板51之凹凸,也以凹凸反映在Ti膜53之表面,推測粗糙度變大。   [0020] 若藉由上述推定的Ti膜53之粗糙度增大之機構時,雖然在開始朝Si基板51之表面積層Ti膜53之初期階段,盡量將Si基板51之表面保持平坦狀態,但是認為成為抑制被積層在其上方之Ti膜53之粗糙度增大的重點。   [0021] 於是,本例之成膜方法係在Ti膜53之成膜的初期階段,藉由電漿CVD法,形成金屬鈦之下層膜53A之後,實施電漿ALD法,在下層膜53A上積層由共同材料所構成之上層膜53B,依此邊抑制粗糙度之增大,邊進行覆蓋率良好的Ti膜53之成膜。   以下,一面參照圖3,一面針對用以實施上述成膜方法之成膜裝置的構成例予以說明。   [0022] 如圖3所示般成膜裝置成為在金屬製之真空容器亦即處理容器1內,設置用以載置晶圓W之載置台2的構成。在處理容器1之側面,設置有晶圓之搬入搬出用之搬入搬出口11,和開關該搬入搬出口11之閘閥12。   [0023] 在處理容器1之本體上,堆疊角型之導管彎曲成圓環狀而構成的金屬製之排氣導管13。在排氣導管13之內周面,形成有從處理空間313流出之氣體被排氣的縫隙狀之開口部131。被形成在排氣導管13之外壁面的排氣口132連接有由真空泵等所構成之排氣部65。排氣口132或排氣部65相當於進行處理空間313內之真空排氣的真空排氣部。   [0024] 載置台2被配置在較上述排氣導管13更內側之位置,藉由陶磁製或金屬製之圓板構成。在載置台2之內部,埋設有用以將晶圓W加熱至例如350℃~550℃之範圍內的成膜溫度的無圖示的加熱器。再者,即使在載置台2設置有用以將晶圓W固定在特定載置區域內之無圖示靜電夾具亦可。另外,在載置台2,設置有涵蓋圓周方向覆蓋上述載置區域之外周側的區域及載置台2之側周面的蓋構件22。   [0025] 載置台2經由貫通處理容器1之底面的支撐構件23,及板狀之支撐台232被連接於升降機構24。升降機構24係在晶圓W之收授位置(在圖3中以一點鏈線記載),和進行朝晶圓W之成膜的處理位置之間,使載置台2升降。   處理容器1包圍支撐構件23之周圍,藉由連接於支撐台232之伸縮體231被保持氣密。再者,在載置台2之下方側,設置有經由被設置在載置台2之貫通口而從載置台2之上面突出,用以抬起晶圓W之升降自如的複數根支撐銷25。   [0026] 在排氣導管13之上面側,設置有由金屬製之圓板構件所構成之支撐板32。在排氣導管13和支撐板32之間,配置環狀之絕緣構件134,藉由被收容在該絕緣構件134之上面的溝內的O型環133,處理容器1內被保持氣密。再者,藉由上述絕緣構件134,相對於排氣導管13,支撐板32被絕緣。在支撐板32之下面側,支撐固定金屬製之頂板構件31。   [0027] 在頂板構件31之下面側形成凹部,該凹部之中央側之區域成為平坦。在頂板構件31之下面側,以覆蓋該下面之全體之方式,設置有金屬製之噴淋頭42。噴淋頭42具備與載置台2相向之平坦的圓板部分,和被形成在該圓板之周緣部,朝下方側突出之環狀突起部43。   [0028] 於使載置台2上升至處理位置之時,環狀突起部43之下端被配置成隔著間隙與設置在載置台2側之蓋構件22之上面相向。藉由噴淋頭42之下面及環狀突起部43和載置台2之上面所包圍之空間,成為對晶圓W進行成膜之處理空間313。   [0029] 再者,頂板構件31側之凹部和噴淋頭42之間,構成用以使氣體擴散的擴散空間420。在噴淋頭42涵蓋其全面貫通設置多數氣體吐出孔421,可以朝向晶圓W供給反應氣體。   [0030] 另外,在上述擴散空間420內,例如同心圓狀配置有複數個氣體分散部41。如圖3、5等所示般,各氣體分散部41成為在上面側開口,下面側封閉的扁平的圓筒形狀之構件的側面,沿著圓周方向設置有複數氣體吐出孔411之構成。各氣體分散部41之上面側之開口,與被形成在頂板構件31內的複數氣體供給路312之下游端側之開口連接。   [0031] 各氣體供給路312被連接於形成在頂板構件31之上面和支撐板32之下面之間的緩衝室亦即擴散部311。   在支撐板32,形成用以對上述擴散部311供給包含氫氣和電漿形成用之氬氣的反應氣體的反應氣體供給路321,及用以同樣對擴散部311供給包含氯化鈦及稀釋用之氬氣的原料氣體的原料氣體供給路322。   [0032] 反應氣體供給路321係經由在途中分歧之配管而被連接於氬氣供給部61、氫氣供給部62。再者,原料氣體供給路322係經由在途中分歧之配管而被連接於氬氣供給部63、氯化鈦供給部64。在各配管設置有進行氣體之供給切斷的開關閥602,和進行氣體供給量之調整的流量調整部601。另外,為了圖示方便,在圖3中,雖然分別表示氬氣供給部61、63,但是即使該些使用共同的氬氣供給部亦可。   [0033] 另外,在支撐板32,經由匹配部662連接有電漿形成用之高頻電源部661。從高頻電源部661供給例如13.56MHz之高頻電力。分別藉由金屬構件被構成,互相締結的支撐板32、頂板構件31、噴淋頭42成為一體而構成電漿形成用之上部電極。   [0034] 另外,在載置台2側,與上述上部電極之間,設置有構成平行平板電極之下部電極21。例如,載置台2為陶瓷製之情況,在載置台2之內部埋設有圓板狀之下部電極21。在本例之成膜裝置中,下部電極21被接地(圖3)。再者,在載置台2為金屬製之情況下,藉由接地載置台2之本體,即使將該載置台2設為下部電極亦可(無圖示)。   [0035] 在上述構成中,藉由對上部電極亦即支撐板32、頂板構件31、噴淋頭42和載置台2側之下部電極21之間,施加高頻電力,可以藉由電容耦合使擴散空間420或處理空間313內之氣體電漿化。另外,高頻電力並不限定於施加至上部電極側之情況,即使施加於下部電極21側亦可。在此情況下,上部電極側被接地。   [0036] 成膜裝置如圖3所示般與控制部7連接。控制部7係由具備例如無圖示之CPU(Central Processing Unit)和記憶部的電腦所構成,在記憶部記錄有藉由成膜裝置實施的成膜方法,即是編組針對對被配置在處理容器1(處理空間313)內的晶圓W,以事先決定的順序或流量供給原料氣體或反應氣體,同時以特定之時序,形成該些氣體之電漿而實行Ti膜之成膜的控制之步驟(命令)群的程式。該程式係被儲存於例如硬碟、CD、光磁性碟、記憶卡等之記憶媒體,自此被安裝於電腦。   [0037] 針對藉由具有以上說明之構成的成膜裝置被實施之成膜方法的內容,一面參照圖4~8,一面予以說明。   首先,在藉由排氣部65事先被真空排氣的處理容器1內,使載置台2下降至收授位置,開啟閘閥12,使被設置在外部之真空搬運室之晶圓搬運機構的搬運臂進入至處理容器1內。搬運臂保持成膜對象之晶圓W,使支撐銷25上升而從搬運臂接取晶圓W。然後,使支撐銷25下降,將晶圓W載置於藉由無圖示之加熱器升溫至事先設定之成膜溫度的載置台2上。   [0038] 接著,使搬運臂退避,同時關閉閘閥12,使載置台2上升至處理位置,於進行處理容器1內之壓力調整之後,開始成膜。   在此,在本例之成膜方法中,如圖4所示般,分成電漿CVD工程和電漿ALD工程之兩階段而進行Ti膜53之成膜。   [0039] 首先,在電漿CVD工程中,如圖4、5所示般,並列進行經由原料氣體供給路322的原料氣體之供給,和經由反應氣體供給路321的反應氣體之供給。以事先設定之流量被供給的原料氣體及反應氣體在擴散部311內合流,成為互相混合的混合氣體。混合氣體係經由氣體供給路312、氣體分散部41而流入擴散空間420。   [0040] 流入擴散空間420,在該擴散空間420內擴散之混合氣體,從被設置在噴淋頭42之氣體吐出孔421,朝配置有晶圓W之處理空間313流入。處理空間313內之混合氣體沿著被載置於載置台2上之晶圓W之上面,朝向晶圓W之徑向外側流動之後,經由環狀突起部43之下端,和蓋構件22之間的間隙朝排氣導管13側流出。流入排氣導管13之混合氣體經由排氣口132朝外部排氣。   另外,即使在後述之電漿ALD工程之吸附階段或反應階段中,朝擴散部311流入之各種氣體顯示與使用圖5說明之例相同的舉動流動。   [0041] 如圖4之時序圖及圖5所示般,若開始供給原料氣體、反應氣體後經過了事先設定的時間,則從高頻電源部661施加例如100~500W之範圍內的300W之高頻電力(在圖4中記載為「施加RF」),使混合氣體電漿化。   [0042] 藉由使原料氣體和反應氣體之混合氣體電漿化,在電漿內產生四氯化鈦或氫之活性種,藉由該些活性種之反應,能取得金屬鈦粒子。金屬鈦粒子堆積在晶圓W亦即Si基板51之表面,形成下層膜53A(電漿CVD工程,圖8(a))。   [0043] 在電漿CVD工程中,電漿所持有的能量主要被利用於該電漿內之CVD反應(從四氯化鈦或氫之活性種取得金屬鈦粒子的反應)。在此,在Si基板51露出之狀態亦即成膜之初期階段,藉由電漿CVD工程實施成膜,抑制Si基板51之表面的切削,或隨著Si基板51和原料氣體之反應部分性生成相對於電漿穩定的化合物,可以抑制在Si基板51表面形成凹凸。   [0044] 再者,在該電漿CVD工程中,比起後段之電漿ALD工程,藉由高頻電源部661被施加的電力小(電漿CVD工程:300W、電漿ALD工程:800W)。在Si基板51之表面露出之階段中,即使藉由將形成電漿之能量抑制成低,亦抑制在Si基板51之表面形成凹凸。   [0045] 藉由上述電漿CVD工程,形成3nm以下之事先設定的膜厚(例如1nm)之下層膜53A。然後,停止原料氣體之供給和RF施加而結束電漿CVD工程。   在本例中,藉由持續供給反應氣體,將該反應氣體也當作沖洗殘存在處理空間313內之原料氣體的沖洗氣體予以利用。但是,即使與反應氣體做切換而供給氮氣等之惰性氣體(選擇以不與下層膜53A反應之惰性氣體為佳)當作沖洗氣體當然亦可。   [0046] 若處理空間313內之原料氣體被排氣了,則再次開始供給原料氣體,使原料氣體(TiCl4 81)吸附於形成有下層膜53A之Si基板51之表面(圖4之吸附階段、圖6、圖8(b))。雖然圖6表示與供給原料氣體並行,持續供給反應氣體之例,但是原料氣體之供給期間中即使停止反應氣體之供給亦可。   如圖8(b)所示般,被供給至處理空間313之原料氣體中之TiCl4 81吸附於被形成在Si基板51上之下層膜53A的表面。   [0047] 若實施了事先被設定的時間、吸附階段,則停止原料氣體之供給,另外,持續反應氣體之供給而沖洗殘存在處理空間313內之原料氣體(圖4之沖洗期間(1))。若經過事先設定之時間,成了排出殘存在處理空間313內之原料氣體的時序,則使從高頻電源部661供給的高頻電力增加至500~1500W之範圍內的800W,而使反應氣體電漿化(圖4之反應階段,圖7、圖8(c))。   [0048] 藉由反應氣體之電漿化,生成H自由基801等之活性種,藉由該活性種,還原吸附於下層膜53A之表面的TiCl4 81,取得金屬鈦。如圖8(c)所示般,在該反應階段中,Si基板51之表面成為藉由以電漿CVD工程所形成的下層膜53A被覆蓋之狀態。因此,與在Si基板51之表面露出之狀態下,開始電漿ALD工程之情況(圖2(b))比較,抑制Si基板51之表面之切削所致的凹部之形成,或隨著在Si基板51之表面形成化合物之部分的形成所導致凸部的形成。   [0049] 若僅在事先設定之時間實行了反應階段,使藉由高頻電源部661施加的高頻電力停止而結束反應階段。而且,持續反應氣體之供給,沖洗殘存在處理空間313內之反應氣體之活性種等(圖4之沖洗期間(2))。   [0050] 如此一來,藉由僅以事先設定之次數重複實行圖4所示之「吸附階段→沖洗期間(1)→反應階段→沖洗期間(2)→…」之循環,形成期待膜厚之上層膜53B(電漿ALD工程)。而且,成為藉由本例之成膜方法形成以電漿CVD工程所形成之下層膜53A,和以電漿ALD工程所形成之上層膜53B的Ti膜53。   [0051] 在此,在電漿ALD工程之反應階段中,藉由施加比電漿CVD工程之高頻電力大的例如800W之電力,使吸附於下層膜53A之表面的TiCl4 81在短時間充分反應,可以以比較短的時間形成緻密的上層膜53B。   [0052] 因藉由電漿CVD工程,抑制朝Si基板51之表面形成凹凸而形成下層膜53A,且在其上方積層上層膜53B,故比較在Si基板51之表面露出的狀態下,開始電漿ALD工程之情況,可以取得粗糙度小的Ti膜53(參照後述實施例1)。   [0053] 以電漿ALD工程,若重複例如數十次~數百次重複上述循環,形成了期待膜厚的Ti膜53,則停止作為沖洗氣體的反應氣體的供給。然後,使載置台2下降至收授位置,同時開啟閘閥12而進入搬運臂。而且,與搬入時相反之程序,將晶圓W從支撐銷25收授至搬運臂,搬出成膜後之晶圓W之後,等待下一個晶圓W的搬入。   [0054] 若藉由與本實施型態有關之成膜方法時,則有以下之效果。藉由電漿CVD工程,在Si基板51(晶圓W)之表面,形成包含金屬元素(在上述之例中為金屬鈦)的下層膜53A之後,藉由電漿ALD工程,在該下層膜53A上積層由與上述下層膜53A共同之材料所構成之上層膜53B。其結果,於實施電漿ALD法之時,因Si基板51之表面被下層膜覆蓋,故因電漿ALD工程之實施所引起的Si基板51之表面中之凹凸之形成被抑制,可以成膜表面粗度比較小的Ti膜53。   [0055] 在此,在上述電漿CVD工程中,針對使用包含四氯化鈦之原料氣體,和包含氫之反應氣體,進行Ti膜53之成膜的例予以說明。但是,無須在電漿CVD工程中,使用生成H自由基801等之活性種的反應氣體而形成下層膜53A。例如,即使僅供給包含四氯化鈦氣體和電漿形成用之氬氣的原料氣體,使該原料氣體電漿化,亦可以藉由TiCl4 81之分解形成下層膜53A。   [0056] 再者,即使針對以本例之成膜方法成膜的膜,也不限定於Ti膜53。例如,即使使用包含五氯化鉭(TaCl5 )之原料氣體,和包含氫的反應氣體而形成金屬鉭之膜(Ta膜)亦可。   [0057] 並且,成膜的膜並不限定於金屬膜,即使進行無機膜之成膜亦可。例如,即使包含例如TEOS (Tetraethyl Orthosilicate)之原料氣體,和包含臭氧氣體之反應氣體的反應所致的SiO2 膜之成膜,或包含四氯化鈦之原料氣體和包含氨(NH3 )之反應氣體的反應所致的TIN膜之成膜亦可。再者,如進行鈦酸鍶(SrTiO3 )等之複合氧化物之成膜之情況般,即使組合2種類之原料氣體(各包含鍶或鈦之原料氣體),和反應氣體(臭氧氣體)這樣的3種類以上之原料氣體/反應氣體而進行成膜當然亦可。   [0058] 其他,於電漿CVD工程或電漿ALD工程之時,即使針對形成電漿之手法,亦不限定於使用圖3所示之平行平板的例。例如,即使在支撐板32側等設置藉由感應耦合使氣體予以電漿化之ICP(Inductively Coupled Plasma)天線或藉由微波使氣體予以電漿化之微波天線而使擴散空間420或處理空間313內之氣體予以電漿化亦可。   [0059] 另外,即使針對成膜裝置之構成,並非限定於圖3等所示之單片式的成膜裝置者。例如,即使使用將在上下方向排列多數片之晶圓而保持的棚架狀之晶圓埠插入至石英製之處理容器內,實施一面藉由被設置在外部的加熱器加熱處理容器內,一面依序供給原料氣體或電漿化的反應氣體等而實施電漿CVD工程或電漿ALD工程的被稱為縱型熱處理裝置之分批式成膜裝置亦可。再者,即使針對藉由在旋轉工作台之旋轉軸的周圍,沿著圓周方向載置複數片之晶圓W,且在形成供給原料氣體或電漿化之反應氣體的互相被區劃的處理室之處理容器內,使旋轉工作台旋轉,使被載置於旋轉工作台上之晶圓W通過該些處理室,進行對晶圓W供給原料氣體或反應氣體的半分批式之成膜裝置,亦可以適用本例之成膜方法。 [實施例]   [0060] (實驗1)   使成膜條件各種變化而在Si基板51之表面形成Ti膜53,確認出各Ti膜53的粗糙度。 A. 實驗條件   使用圖3所示之單片式之成膜裝置,在被真空排氣的處理容器1內,配置晶圓W,同時使用包含四氯化鈦和氬氣的原料氣體,及包含氫和氬氣的反應氣體,使電漿CVD法、電漿ALD法之實施條件變化而進行成膜。根據使用原子間力顯微鏡(AFM:Atomic Force Microscope)而測量Ti膜53之表面的結果,求出針對以各手法形成的Ti膜53的每單位面積之均方根平均粗度(RMS:Root Mean Square)、算術平均粗度(Sa)、最大高度粗度(Sz)。   (實施例1)在電漿CVD工程(從高頻電源部661的施加電力300W),形成厚度1nm之下層膜53A之後,在電漿ALD工程(同樣施加電力800W)形成厚度5nm之上層膜53B而取得Ti膜53。處理容器1內之壓力為1.88torr(250Pa),成膜溫度為420℃。再者,原料氣體之供給流量係四氯化鉭/氬=14.7sccm/300sccm,反應氣體之供給流量係氫/氬=7000sccm/300sccm,在電漿ALD工程之吸附階段的原料氣體之供給時間為0.05秒,在反應階段中之高頻電力之施加時間設為1秒。   (比較例1-1)不實施電漿CVD工程,僅藉由電漿ALD法,形成6nm之Ti膜53。電漿ALD法之實施條件與實施例1相同。   (比較例1-2)取代電漿CVD工程,藉由將來自高頻電源部661之施加電力設為300W之電漿ALD法,形成厚度1nm之下層膜53A之後,之後,以與實施例1相同之條件,形成厚度5nm之上層膜53B,取得Ti膜53。   (參照例1)僅藉由電漿CVD法,成膜厚度6nm之Ti膜53。除了將來自高頻電源部661之施加電力設為1500W之點外,電漿CVD法之實施條件與實施例1相同。以與Si基板51的相互作用(Si基板51之表面被切削所致之凹部的形成,或隨著在Si基板51之表面形成化合物導致的凸部之形成)小的本法為基準,評估在各實施例、比較例所取得的Ti膜53之粗糙度。   [0061] B. 實驗結果   於表1表示在各實施例、比較例、參照例所取得之Ti膜53之粗糙度的算出結果。再者,在分別在圖9(a)、(b)表示藉由TEM(Transmission Electron Microscope)攝像實施例1、在比較例1-1所取得之Ti膜53。[0062] 與在電漿CVD工程形成下層膜53A之後,藉由電漿ALD工程形成上層膜53B而取得的實施例1有關的Ti膜53,即使針對任一的算出方法求出的粗糙度,取得較參照例1更良好之結果。再者,即使在圖9(a)所示之TEM畫像中,可以明確地確認能形成具有凹凸少之平滑表面的Ti膜53。   [0063] 對此,與僅使用電漿ALD法而進行成膜之比較例1-1有關的Ti膜53,即使針對藉由任一的算出方法求出之粗糙度,也成為較參照例1大2倍以上之大的值。再者,即使在圖9(b)所示之TEM畫像中,亦成為凹凸多的粗糙度大的Ti膜53。   [0064] 再者,藉由將高頻之供給電力減少至300W之電漿ALD,進行下層膜53A之成膜的比較例1-2,當與僅有電漿ALD法的比較例1-1比較時,即使針對藉由任一的算出法求出的粗糙度也改善。但是,當與作為粗糙度改善之判斷基準的參照例1比較時,粗糙度惡化,改善程度並不充分。   若藉由上述實施例、比較例之結果時,於藉由電漿CVD工程形成下層膜53A之後,藉由電漿ALD工程形成上層膜53B,進行Ti膜53之成膜的本例之成膜方法可以評估成能取得粗糙度良好的膜,且適合的成膜方法。   [0065] (實驗2)   在形成有接觸孔50之Si基板51之表面,成膜Ti膜53而確認出階梯覆蓋率之狀態。 A. 實驗條件   對形成有開口徑12nm、深寬比17之接觸孔50的Si基板51,以與實施例1、比較例1-1相同的手法,進行Ti膜53之成膜,測量接觸孔50之內部的Ti膜53之膜厚。   (實施例2)藉由與實施例1相同之手法,形成Ti膜53。   (參照例2)藉由與比較例1-1相同之手法,形成Ti膜53。如先前所述般,因電漿ALD法係階梯覆蓋率之良好的成膜方法,故以藉由本法所取得之Ti膜53為基準評估實施例2之階梯覆蓋率。   [0066] B. 實驗結果   分別在圖10、圖11表示實施例2、參照例2之TEM畫像。在該些圖中同時表示Si基板51之表面(場部)、接觸孔50之上部側面(頸部-頂側部)、接觸孔50之中間部側面(中側部)及接觸孔50之下部側面(底側部),及接觸孔50之底面(底部)之放大畫像。再者,在放大畫像中適當地一併記載的數值係以百分比表示在各部中之Ti膜53之膜厚及各部之Ti膜53之膜厚對場部之Ti膜53之膜厚的比。   [0067] 若藉由實施例2之結果時,即使在有Ti膜53之膜厚變薄之傾向的中側部或底側部,亦可以形成場部之52~62%程度之膜厚的Ti膜53。此係與僅藉由電漿ALD法進行成膜之參照例2之結果(場部之61~63%)做比較,可以評估成形成有具有在實用上足夠膜厚的Ti膜53。因此,在採用藉由電漿CVD法形成下層膜53A之後,藉由電漿ALD法形成上層膜53B之本例的成膜方法之情況下,可以確認能夠形成階梯覆蓋率良好的Ti膜53。
[0068]
W‧‧‧晶圓
1‧‧‧處理容器
2‧‧‧載置台
31‧‧‧頂板構件
313‧‧‧處理空間
41‧‧‧氣體分散部
42‧‧‧噴淋頭
50‧‧‧接觸孔
51‧‧‧Si基板
52‧‧‧SiN膜
53‧‧‧Ti膜
53A‧‧‧下層膜
53B‧‧‧上層膜
661‧‧‧高頻電源部
7‧‧‧控制部
[0009]   圖1為表示適用與本實施型態有關之成膜方法的半導體裝置之裝置構造之一例的說明圖。   圖2為僅利用電漿ALD法之Ti膜之成膜時的基板表面之示意圖。   圖3為用以實施本例之成膜方法之成膜裝置之縱斷側面圖。   圖4為以上述成膜裝置被實施之成膜處理的時序圖。   圖5為電漿CVD工程中之上述成膜裝置之作用圖。   圖6為電漿ALD工程中之上述成膜裝置之第1作用圖。   圖7為電漿ALD工程中之上述成膜裝置之第2作用圖。   圖8為使用本例之成膜方法之Ti膜之成膜時的基板表面之示意圖。   圖9為表示與實施例及比較例有關之Ti膜之成膜結果的TEM畫像。   圖10為表示實施例中朝圖案內形成Ti膜的成膜結果之照片。   圖11為表示參照例中朝圖案內形成Ti膜的成膜結果之照片。

Claims (7)

  1. 一種成膜方法,屬於利用包含金屬元素之原料氣體,和與該原料氣體反應之反應氣體,而對基板進行包含上述金屬元素之膜的成膜,該成膜方法之特徵在於,包含:   電漿CVD工程,其係對配置有成膜對象之基板的處理容器內供給上述原料氣體,同時使該原料氣體電漿化而藉由化學氣相沉積(電漿CVD)法在上述基板之表面形成包含上述金屬元素的下層膜;和   電漿ALD工程,其係接著藉由交互實施對上述處理容器內供給上述原料氣體,在形成有上述下層膜之上述基板之表面吸附該原料氣體的吸附階段,和對上述處理容器內供給上述反應氣體,同時使該反應氣體電漿化,使吸附於上述基板之表面的上述原料氣體,與電漿化之上述反應氣體反應的反應階段之原子層沉積(電漿ALD)法,在上述下層膜上疊層包含上述金屬元素的上層膜。
  2. 如請求項1所記載之成膜方法,其中   在上述電漿CVD工程中,除了上述原料氣體外,對上述處理容器內供給上述反應氣體,上述下層膜之形成係使上述原料氣體和上述反應氣體予以電漿化而被進行。
  3. 如請求項1或2所記載之成膜方法,其中   藉由高頻電力之施加進行上述各氣體之電漿化,   在上述電漿CVD工程所施加的高頻電力,小於在上述電漿ALD工程所施加的高頻電力。
  4. 如請求項1或2所記載之成膜方法,其中   上述電漿CVD工程係在上述下層膜成為3nm以下之事先設定的膜厚為止之期間進行之後,實施上述電漿ALD工程。
  5. 如請求項1或2所記載之成膜方法,其中   上述下層膜和上述上層膜為金屬膜。
  6. 如請求項1或2所記載之成膜方法,其中   上述原料氣體包含TiCl4 ,上述反應氣體包含H2
  7. 如請求項6所記載之成膜方法,其中   上述上層膜及上述下層膜包含Ti。
TW106132749A 2016-10-07 2017-09-25 成膜方法 TW201826345A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016199162A JP6935667B2 (ja) 2016-10-07 2016-10-07 成膜方法
JP2016-199162 2016-10-07

Publications (1)

Publication Number Publication Date
TW201826345A true TW201826345A (zh) 2018-07-16

Family

ID=61829058

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106132749A TW201826345A (zh) 2016-10-07 2017-09-25 成膜方法

Country Status (4)

Country Link
US (1) US10319585B2 (zh)
JP (1) JP6935667B2 (zh)
KR (1) KR102018432B1 (zh)
TW (1) TW201826345A (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6696322B2 (ja) * 2016-06-24 2020-05-20 東京エレクトロン株式会社 ガス処理装置、ガス処理方法及び記憶媒体
KR102546317B1 (ko) * 2016-11-15 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기체 공급 유닛 및 이를 포함하는 기판 처리 장치
TWI740046B (zh) * 2018-05-28 2021-09-21 國立清華大學 原子層沉積方法及鈷金屬膜
JP7112793B2 (ja) 2019-11-06 2022-08-04 株式会社クリエイティブコーティングス 成膜方法及び成膜装置
JP2022015848A (ja) 2020-07-10 2022-01-21 東京エレクトロン株式会社 成膜装置及び成膜方法
JP2022039820A (ja) 2020-08-28 2022-03-10 東京エレクトロン株式会社 プラズマ処理装置およびプラズマ処理方法
DE102020123076A1 (de) * 2020-09-03 2022-03-03 Aixtron Se Gaseinlassorgan eines CVD-Reaktors mit zwei Einspeisestellen

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100274603B1 (ko) * 1997-10-01 2001-01-15 윤종용 반도체장치의제조방법및그의제조장치
JP3292240B2 (ja) * 1998-10-21 2002-06-17 日本電気株式会社 薄膜トランジスタ素子及びその製造方法
CN1698171A (zh) * 2003-04-22 2005-11-16 松下电器产业株式会社 等离子体显示面板及其制造方法
KR100642752B1 (ko) * 2004-07-28 2006-11-10 삼성전자주식회사 아날로그 커패시터 및 그 제조방법
US7314835B2 (en) 2005-03-21 2008-01-01 Tokyo Electron Limited Plasma enhanced atomic layer deposition system and method
US20070116872A1 (en) * 2005-11-18 2007-05-24 Tokyo Electron Limited Apparatus for thermal and plasma enhanced vapor deposition and method of operating
JP4803578B2 (ja) * 2005-12-08 2011-10-26 東京エレクトロン株式会社 成膜方法
KR20080007496A (ko) * 2006-04-24 2008-01-21 동경 엘렉트론 주식회사 Ti막의 성막 방법
JP5513767B2 (ja) * 2008-06-25 2014-06-04 株式会社日立国際電気 半導体装置の製造方法、基板処理方法、基板処理装置および半導体装置
US8557702B2 (en) * 2009-02-02 2013-10-15 Asm America, Inc. Plasma-enhanced atomic layers deposition of conductive material over dielectric layers
JP2010199449A (ja) 2009-02-27 2010-09-09 Sony Corp 抵抗素子の製造方法
WO2012137949A1 (ja) * 2011-04-08 2012-10-11 東京エレクトロン株式会社 窒化物半導体の製造方法、窒化物半導体、およびiii-v族窒化物の成膜方法

Also Published As

Publication number Publication date
JP6935667B2 (ja) 2021-09-15
US10319585B2 (en) 2019-06-11
KR20180038977A (ko) 2018-04-17
US20180102244A1 (en) 2018-04-12
KR102018432B1 (ko) 2019-09-04
JP2018059173A (ja) 2018-04-12

Similar Documents

Publication Publication Date Title
TW201826345A (zh) 成膜方法
CN108493152B (zh) 创建气隙的方法
JP5196915B2 (ja) 金属配線構造用のルテニウム膜の形成方法
US11101174B2 (en) Gap fill deposition process
JP5513767B2 (ja) 半導体装置の製造方法、基板処理方法、基板処理装置および半導体装置
TWI436428B (zh) 釕金屬覆蓋層之形成方法
JP6554418B2 (ja) タングステン膜の成膜方法および成膜装置
US9595466B2 (en) Methods for etching via atomic layer deposition (ALD) cycles
US10600685B2 (en) Methods to fill high aspect ratio features on semiconductor substrates with MOCVD cobalt film
TWI710654B (zh) Cu配線之製造方法
US9779950B2 (en) Ruthenium film forming method, film forming apparatus, and semiconductor device manufacturing method
JP5475229B2 (ja) 基板処理方法
TWI796388B (zh) 減少或消除鎢膜中缺陷的方法
US10096548B2 (en) Method of manufacturing Cu wiring
US9620370B2 (en) Method of forming Ti film
TWI621730B (zh) Film formation method and memory medium of TiN film
US10094023B2 (en) Methods and apparatus for chemical vapor deposition of a cobalt layer
KR20180068328A (ko) 구리 배선의 제조 방법
US20230107536A1 (en) Methods for forming low resistivity tungsten features
KR101513541B1 (ko) 금속 질화막 형성 방법 및 이의 제조 장치
CN118140301A (zh) 用于形成低电阻率钨特征的方法