TW201042933A - System and method for transmitting and receiving signals - Google Patents

System and method for transmitting and receiving signals Download PDF

Info

Publication number
TW201042933A
TW201042933A TW098141028A TW98141028A TW201042933A TW 201042933 A TW201042933 A TW 201042933A TW 098141028 A TW098141028 A TW 098141028A TW 98141028 A TW98141028 A TW 98141028A TW 201042933 A TW201042933 A TW 201042933A
Authority
TW
Taiwan
Prior art keywords
reference voltage
voltage
switch
signal
terminal
Prior art date
Application number
TW098141028A
Other languages
English (en)
Inventor
Jung-Pil Lim
Dong-Hoon Baek
Ji-Hoon Kim
Jae-Youl Lee
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW201042933A publication Critical patent/TW201042933A/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • H03K19/018528Interface arrangements of complementary type, e.g. CMOS with at least one differential stage
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit

Description

201042933 六、發明說明: 【發明所屬之技術領域】 本發明性概念係關於用於傳輸及接收電壓信號之系統及 方法,且更特定言之,係關於用於傳輸及接收具有低電塵 差之差動電壓信號的系統及方法。 主張2008年12月1日於韓國智慧財產局φ請之韓國專利 申請案第10-2008-0120685號的優先權,其標的物在此以引 用的方式併入本文。 【先前技術】 玻璃覆晶(CQG)環境中之用作傳輸通道之金i線的電阻 以及金屬線及基板之間的電容為相對高的。當經由 ⑶G狀態中之金屬線所傳輸及接收的信號為電流信號時: 隨著電阻及電容增大,信號之傳輪速度變慢。因此’難以 增大COG環境中的用於傳輸及接收電壓信號之系統的操作 頻率。又,COG環境中之電阻及電容造成經傳輸及接收之 信號的失真。 【發明内容】 根據本發明性概念之—態樣,提供—種用於傳輸及接收 一信號之系統。該系統包括:一傳輸器,其切換一第一參 考電壓及一第二參考電壓,且產生第一電壓信號及第二電 壓信號;及一接收器,其接收該第一電壓信號及該第二電 壓信號。該傳輸器包括:-參考電壓產生器,其產生該第 考电壓及该第二參考電壓;及一開關區塊,其切換該 第參考電壓及該第二參考電壓,且輸出該第一電壓信號 I44812.doc 201042933 子 及該第二電壓信號。該接收器包括一具有兩個端子之電阻 器壓信號及該帛三電壓4言號施加至該兩個端 很踝枣發明性概念 ,,、·,、 但巾寻镟及接 收-信號之系、统,該系統包括一具有—傳輸器之時序控制 器,該傳輸器用於將顯示資料轉換成第一電壓信號及第二 電壓信號,且用於將該第一電壓信號及該第二電壓信號傳 Ο
輸至一包括一接收器之源驅動器。該時序控制器包括:一 參考電壓產生器,其產生一第一參考電壓及一第二參考電 壓;及—開關區塊,其切換該第一參考電壓及該第二參考 電壓,且輸出該第一電壓信號及該第二電屋信號。該源驅 動器包括-電阻器,該第一電壓信號及該第二電屢信號施 加至該電阻器。 一根據本發明性概念之另一態樣’提供一種在一傳輸器與 一接收器之間傳輸及接收—信號的方法。該方法包括:將 一待由該傳輸器傳輸之信號轉換成至少兩個電壓信號;在 3亥接收器處接收該等經轉換之電壓信號;及等化該等所接 ^之電壓信號且比較該等經等化之電壓信號,其中該接收 器安裝於一玻璃基板上。 【實施方式】 將參看所附圖式更詳細地描述本發明性概念之各種實施 例。 現:參看展示說明性實施例之隨附圖式來更充分地描述 各種實施例。然而,本發明性概念可以各種不同形式來體 144812.doc 201042933 現,且不應被解釋為僅限於所說明之實施例。實情為,將 此等實施例提供為實例,以向熟習此項技術者傳達本發明 性概念。因此,未關於該等實施例中之一些實施例描述已 知過程、元件及技術。貫穿該等圖式及書面描述,相同參 考數字將用以指代相同或類似元件。 圖1為根據一說明性實施例之展示用於傳輸及接收信號 之系統100的方塊圖。 參看圖1,用於傳輸及接收信號之系統10()包括一傳輸器 11〇、一接收器iso,及一用於電連接該傳輸器11〇及該接 收器150之傳輸線130。舉例而言,信號可包括具有低電壓 差之差動電壓信號。舉例而言,傳輸器11〇可安裝於印刷 電路板(PCB)上,接收器15〇可安裝於玻璃基板上,且該 PCB及該玻璃基板可連接至可撓性印刷電路(Fpc)。 傳輸器110包括:一參考電壓產生器m,其產生第一參 考電壓VTOP及第二參考電壓VB〇T ;及一開關區塊115, 其切換第一參考電壓VTOP及第二參考電麼VBOT,且輸出 第一電壓信號V3及第二電壓信號V4。兩個開關等效電阻 器Rtx指示構成開關區塊11 5之金屬氧化物半導體(m〇s)電 晶體開關的等效接通電阻器。 電連接傳輸器110及接收器150之傳輸線130包括PCB、 FpC ’及安裝於玻璃基板上之金屬線met_GLA。PCB、 FPC,及金屬線MET_GLA中之每一者具有一恆定阻抗分 量。 接收器1 50包括··一電阻器Rrx ’其連接至傳輸線丨3〇 ; 144812.doc 201042933 -等化态151,其等化電阻器Rrx上之電壓;及一比較器 152,其比較經等化之電壓。電流源153將電流供應至比較 器 152。 將首先參看圖2詳細描述圖1中所說明之參考電壓產生器 111。 ° 圖2為根據本發明性概念之一說明性實施例之展示圖i中 所說明之系統100之參考電壓產生器lu的電路圖。參看圖 〇 2 ’參考電壓產生器111包括一第—參考電壓產生器U2及 一第二參考電壓產生器113。 第一參考電壓產生器112回應於第一偏壓乂?而使用一包 括一第—差㈣算放大器OP1及—第一金屬氧化物半導體 (MOS)電晶體M1之負回饋電路來產生第一參考電壓 VTOP。第—差動運算放大器〇ρι接收施加至該第一差動運 算放大器0?1之第一輸入端子(+)的第一偏壓vp,且經產生 之第參考電壓ντ〇ρ施加至該第一差動運算放大器Op!之 Ο 第二輸入端子(_)。第一 M〇S電晶體Ml之第一端子連接至 供應電壓之第一供應電壓源VDD,且第一差動運算放大器 OP1之輪出端子連接至第一 M〇s電晶體M1之閘極。第一 m〇s電晶體M1回應於來自第—差動運算放大器⑽之輸出 端子的輪出電壓而在該第一 M〇s電晶體M1之第二端子處. 產生第一參考電壓ντ〇ρ。 第二參考電壓產生器1Π回應於第二偏壓VN而使用一包 第一差動運算放大器〇P2及一第二m〇s電晶體m2之負 回饋電路來產生第二參考電壓VBOT。第二差動運算放大 144812.doc 201042933 器OP2接收施加至該第二差動運算放大器〇p2之第一輸入 端子(-)的第二偏壓VN,且經產生之第二參考電壓vbOT施 加至該第二差動運算放大器OP2之第二輸入端子(+)。第二 MOS電晶體M2之第一端子連接至接地電壓源gnd,且第 一差動運算放大器OP2之輸出端子連接至第二M〇s電晶體 M2之閘極。第二MOS電晶體M2回應於來自第二差動運算 放大器OP2之輸出端子的輸出電壓而在該第:M〇s電晶體 M2之第二端子處產生第二參考電壓VBOT。 分別由第一參考電壓產生器u 2及第二參考電壓產生器 113產生之第一參考電壓ντ〇ρ及第二參考電壓vb〇t保持 恆定,而與該第一參考電壓產生器112之負載及該第二參 考電壓產生器113之負載無關。 參看圖1及圖3,開關區塊115包括四個開關陣列sw丨至 SW4。第-開關陣列’回應於第—開關控制信號麗至 DNP4(參看圖3)中之至少—者而切換第—參考電壓, 且將第二電壓信號V4輸出至第四節點N4。第二開關陣列 SW2回應於第二開關控制信號Dppi至中之至少一者 而切|奐第—參考電壓VT〇P,且將第-電壓信號V3輸出至 第三節點N3。第三開關陣列_回應於第三開關控制信號 DPN1至DPN4中之至少—者而切換第二參考電壓, 且將第一電壓化號V4輸出至第四節點N4。第四開關陣列 S W4回應於第四開關控制信號dnni至d丽钟之至少—者 而切換第二參考雷I _ 玉堅VBOT,且將第一電壓信號V3輸出至 第三節點N3。 144812.doc 201042933 圖3為根據本發明性概念之一說明性實施例之展示圖1中 所說明之系統100之開關區塊丨丨5的電路圖。 參看圖3,儘管在圖丨中由單一代表性開關指示,但在所 掐繪之實施例中’開關陣列Swi至SW4中之每一者可包括 . 並聯連接之四個開關。然而,根據各種替代實施例,在每 1關陣列中且並聯連接之開關的數目可大於或小於四。 第一開關陣列SW1包括四個第一開關電晶體Ml 1至 〇 M14。第一開關電晶體Mil至Ml4中之每一者回應於分別 施加至S玄等第一開關電晶體Mil至Ml4之相應閘極的第一 開關控制信號DNP1至DNP4而切換施加至第一開關陣列 swi之第一端子的第—參考電壓ντ〇ρ。第一開關電晶體 Mil至Μ14將第二電壓信號乂4輸出至連接至第一開關陣列 S W1之第二端子的第四節點N4。 第二開關陣列SW2包括四個第二開關電晶體M2i至 M24。第二開關電晶體至M24中之每一者回應於分別 ◎ 她加至該等第二開關電晶體M2 1至M24之相應閘極的第二 開關控制信號DPP i至DPP4而切換施加至第二開關陣列 SW2之第一端子的第一參考電壓ντ〇ρ。第二開關電晶體 M21至Μ24將第一電壓信號乂3輸出至連接至第二開關陣列 S W2之第二端子的第三節點Ν3。 第二開關陣列SW3包括四個第三開關電晶體Μ3丨至 Μ34。第三開關電晶體Μ3丨至Μ34中之每一者回應於分別 施加至該等第三開關電晶體Μ3丨至Μ34之相應閘極的第三 開關控制信號DPN1至DPN4而切換施加至第三開關陣列 144812.doc 201042933 SW3之第-端子的第二參考電壓VBOT。第三開關電晶體 M31至M34將第:電壓信號¥4輸出至連接至第三開關陣列 S W3之第二端子的第四節點N4。 第四開關陣列SW4包括四個第四開關電晶體M41至 M44。第四開關電晶體M4 i至M44中之每一者回應於分別 施加至該等第四開關電晶體M41至M44之相應閘極的第四 開關控制信號DNNUD>iN4而切換施加至第四開關陣列 SW4之第-端子的第二參考電壓νΒ〇τ。第四開關電晶體 M4 1至M44將第-電壓信號V3輸出至連接至第四開關陣列 S W4之第二端子的第三節點N3。 分別包括於第一開關陣列SW1至第四開關陣列sw4中之 第―開關電晶體Mil至M14、第二開關電晶體助至觀、 第三開關電晶體M3 1至M34及第四開關電晶體M4丨至副4 中的每-者彼此並聯連接。因此,當接通所有四個開關電 晶體Μ1βΜ14、M21至M24、顧至M34或_至购時 產生之等效電阻可比當接通少於四個開關電晶體時產生之 等效電阻小。因此,接通之開關電晶體越少,相應開關陣 列之等效電阻越高。 第一開關陣列SW1至第四開關陣列SW4中之每一者的等 效電阻影響傳輸器110與接收器150之間的電壓增益及自該 傳輸器110輸出之差動電壓信號的頻率。此在下文中詳細 地加以描述。 可成對地啟動及撤銷啟動(接通及關斷)圖丨及圖3中所說 明之開關陣列8评1至8贾4。舉例而言,在一實施例中,集 144812.doc -10- 201042933 體地接通及關斷由第一開關陣列SW1及第四開關陣列sw4 、且成之對,且集體地接通及關斷由第二開關陣列SW2及 第三開關陣列SW3組成之一對,如下文所描述。 圖4為根據一說明性實施例之展示當接通圖丨之系統的開 關區塊115之第二開關陣列SW2及第三開關陣列sw3時所 產生之電壓信號的方塊圖。 參看圖4,當接通第二開關陣列SW2及第三開關陣列 SW3時,自第一參考電壓產生器112,經由第二開關陣列 SW2、上部傳輸線Rch、電阻器Rrx、下部傳輸線Rch及第 三開關陣列SW3,至第二參考電壓VB〇T形成直流(DC)路 徑。因此,施加至接收器150之比較器152之正輸入端子 (+)的電壓比施加至該比較器! 52之負輸入端子㈠的電壓 高。此處,藉由模型化包括於傳輸線13〇中之pCB、Fpc及 金屬線MET—GLA(其安裝於玻璃基板上)中的每一者之等效 電阻的總和來構成上部傳輸線Rch及下部傳輸線中的每 一者。 圖5為根據一說明性實施例之展示當接通圖丨之系統的開 關區塊115之第一開關陣列§wi及第四開關陣列SW4時所 產生之電壓信號的方塊圖。 參看圖5,當接通第一開關陣列swi及第四開關陣列 SW4時,自第一參考電壓產生器112,經由第一開關陣列 swi、下部傳輸線Rch、電阻器Rrx、上部傳輸線Rch及第 四開關陣列SW4,至第二參考電壓VB〇T形成DC路徑。因 此’施加至接收器150之比較器152之正輸入端子(+)的電 144812.doc 11 201042933 壓比施加至該比較器152之負輸入端子(·)的電壓低。 判定DC電壓歸因於第一開關控制信號DNp丨至DNp4至第 四開關控制信號DNN1至DNN4而在接收器! 5〇之電阻器Rrx 之兩個端子間下降的相對量。由比較器152轉換在接收器 150之電阻器rrx之兩個端子間的dc電壓降。 使用待由傳輪器11 〇傳輸至接收器! 5〇之資料來判定第一 開關控制信號DNP丨至DNP4至第四開關控制信號dnn丨至 DNN4的邏輯值。當圖i中所說明之用於傳輸及接收信號的 系統100為(例如)在玻璃覆晶(C0G)環境中實施之影像再生 裝置時,傳輸态110可為時序控制器,且接收器15〇可為驅 動顯示面板之源驅動器。 當判定第一開關控制信號DNP1至DNP4至第四開關控制 信號DNN1至DNN4的邏輯值時,可參考顯示資料的值。 藉由執行由圖1中所說明之系統1〇〇實施之傳輸及接收電 壓信號的方法,可最小化經傳輸或接收之電壓信號的量 值。根據一實施例之用於傳輸及接收電壓信號的方法與用 於傳輸及接收差動電流信號之相關方法大體上相同,因為 圖4及圖5中所說明之DC路徑上可能存在漏電流,且信號 之延遲分量存在於圖4及圖5中所說明之該等DC路徑中(歸 因於傳輸線130之電特性)。然而,僅一電阻分量存在於第 一參考電壓VTOP的源與第二參考電壓VB〇T的源之間。在 根據一實施例之用於傳輸及接收電壓信號的方法十,漏電 机之里值及延遲分量不實質上影響接收器1 5〇之電阻器Rrx 之正端子處的DC電壓。 144812.doc •12· 201042933 此外,由於接收器15〇之電阻器Rrx之兩個端子上的〇〇 電壓降實際上被放大’因此進一步減少了漏電流之量值及 信號之延遲分量對DC電壓的效應。因此,儘管考慮到該 效應,但可最小化第一參考電壓ντ〇ρ與第二參考電燁 VBOT之間的電位差。藉由減少電阻器^之兩個端子間之 DC電壓降的量值’可減少整個系統的功率隸,且可增 大該系統之傳輸速度。 此外,系統100可調整用於傳輸及接收信號之系統1〇〇的 電壓增益及所傳輸或接收之信號的頻寬。 在用於傳輸及接收差動電流信號之相關方法的狀況下, 可使用如下方程式i來獲得傳輸器110之輸出電壓ντχ⑴及 接收器150之輸入電壓vRX⑴: ντχ(0 ~ I1N{Rch +RM){l-e τ1),τ1 = (Rch +Rrx)Cs __t一 VRxi^URW-e rCLn + T2,T2 = RRxCL (方程式 ^ 多看方私式1,IIN為待傳輸或接收之電流信號的量值, Rch為傳輸線13〇之等效電阻,Rrx為接收器15〇之電阻器 Rrx的电阻,Cs為該傳輸線13 〇與玻璃基板之間的等效電 令且CL為負載電容。又,待傳輸之電流信號〖Μ之總延遲 分量TTC為兩個延遲分量之總和(τι+τ2)。 圖6為根據一說明性實施例之展示圖丨中所説明之系統 100之等效電路模型的電路圖。 可使用如下方程式2來獲得圖6中所說明之系統的電壓增 144812.doc 13 201042933 益: VRX^) _ Rj^ -i_
ντχ(0 ~R^~+R^(1 ~e ^^*{rch I)CL (方程式2) 之頻率fMAX (方程式3) 可使用如下方程式3顿得電壓信號 fmx = '―--= -CH + Rrx_
4·6·少 HCZ :&式2及3 ’由傳輸線13G之等效電H0LRCH及接收器 之電阻HRrx的電阻^狀圖6中所說明之㈣的電壓 曰益。由傳輸線13Q之等效電阻、及接收器⑽之電阻器
Rrx的電阻Rr ,及备哉Φ六。。 、載電谷益之电容CL判定電壓信號的頻 ΓΜΑΧβ由於傳輪線13G之等效電阻、及負載電容器之電 口疋@ 0此僅接收器150之電阻器Rrx的電阻Rrx 變化以使電壓增益變化。 舉例而έ ’隨著接收器15〇之電阻器Rrx的電阻增 大::圖6中所說明之系統的電壓増益增大,且電壓信號之 頻率fMAX減小。相反地,隨著傳輸線130之等效電阻Rch減 小,圖6中所說明之系統的電壓增益減小,且 頻率fMAX增大。 現將描述圖!中所說明之用於傳輸及接收信號之系統⑽ 的實驗條件及電腦模擬結果。 圖7根據-說明性實施例展示根據兩個電壓信號之量值 的頻寬及電壓增益的電腦模擬結果。 參看圖7,隨著電壓信號之量值(v〇d = |Vi_V2|)(例如)自約 600 mV減少至約 mV,頻寬增大,而電壓增益減小。 1448l2.d〇c •14- 201042933 頻寬為傳輸及接收頻率之可用範圍。 圖8根據一說明性實施例展示根據傳輸端子之電阻分量 的改變之頻寬及電磁干擾(EMI)的電腦模擬結果。 參看圖8,傳輸器11〇之電阻分量指代構成開關區塊ιΐ5 之多個開關的接通電阻。舉例而言,每一開關陣列包括四 _ 個開關電晶體,且該等開關電晶體中之每一者的接通電阻 為約320 Ω。因此,每當順序地接通並聯連接之開關電晶 體時,傳輸器11〇之通道的電阻分量自320 Ω減少至 Ο Ω、120 Ω,及 80 Ω。 隨著傳輸态110之電阻(例如)自約80 Ω增大至約3Ω, 系統之EMI增大,而傳輸頻率之可用範圍(頻寬)減小。 圖9根據一說明性實施例展示根據接收端子之電阻分量 的改變之頻寬及電壓增益的電腦模擬結果。 參看圖9,隨著接收器150之電阻器Rrx的電阻(例如)自 約400 Ω增大至約800 Ω,電壓增益增大,且所接收頻率之 頻寬減小。又,當在接收器丨5〇處不使用電阻器尺時(斷 ◎開),電壓增益進一步增大,且該頻率之頻寬進一步: /J、〇 可透過疋性分析方程式2及3來推斷圖7至圖9之結果。 圖10為出於比較之目的展示各種架構(包括本發明性概 念之一實施例)之電特性的表。 參看圖1G ’與根據本發明性概念之祕傳輸及接收信號 的系統相比,mLVDS&WiseBusTM實施具有更大量的^ 電流流量及更大的峰值電流量值。較大平均電流及+ Μ 144812.doc •15· 201042933 流導致較大功率消耗。當使系統小型仆,n & 主1匕’且使用於該系統 中之電池的大小減小時’系統之較大功率消耗可能不利地 影響併有該系統之產品的競爭性。 圖η出於比較之目的展示以介面方式對電特性之模擬 (包括本發明性概念之一實施例)的結果。 參看圖11,在根據本發明性概念之系統的狀況下,該模 擬確認’經傳輸之資料DATA的格式及時脈信號clk之格 式當與mLVDS及WiseBusTM實施比較時各自具有較少偏 差。 圖12為根據-說日月性實施例的根據經傳輸信號之類型的 輸入/輸出信號的波形圖。 參看圖12,當經傳輸信號為電流信號ντχ—CMi時回 應特性比當經傳輸信號為電壓信號ντχ—VMl時更佳。在 所接收信號之狀況下,電壓信號VRX—VM1以約丨2奈秒 (ns)回應,而電流信號vrx—cm1以約7」ns回應其比電 壓信號VRX—VM1之回應慢五倍。 圖13為根據另一說明性實施例之展示用於傳輪及接收信 號之系統的方塊圖。 參看圖13 ’當以點對點方式使用多片傳輸資料及接收資 料時’可使用根據所描繪之說明性實施例之用於傳輸及接 收信號的系統。 如上文所描述’本發明性概念之實施例可用於顯示系統 中。然而’各種實施例亦可用於顯示驅動器積體電路 (DDI)中’例如’有機發光二極體(〇LED)、電漿顯示面板 144812.doc • 16 - 201042933 (PDP)、液晶顯示器(LCD)、可撓性驅動器積體電路(D_ 1C),或其類似者β 在此方面,可實質上改良併有該等各種實施例之產品的 競爭力。 雖然已參考心性實施聽述了本發日錄概念,但熟習 此項技術者將顯而易見,在不脫離本發明教示之精神及範 鹫的情況下,可做出各種改變及修改。因此,應理解以 上貫施例並非限制性的而是說明性的。 ° 【圖式簡單說明】 圖1為根據-說明性實施例之展示用於傳輸及接收信號 之系統的方塊圖; 圖2為根據一說明性實施例之展示圖i中所說明之系統之 參考電壓產生器的電路圖; 圖3為根據一說明性實施例之展示圖1中所說明之系統之 開關區塊的電路圖; 〇 圖4為根據一說明性實施例之展示當接通圖i之系統的開 關區塊之第二開關陣列及第三開關陣列時所產生之電壓信 號的方塊圖; 圖5為根據一說明性實施例之展示當接通圖丨之系統的開 關區塊之第一開關陣列及第四開關陣列時所產生之電壓信 號的方塊圖; 圖6為根據一說明性實施例之展示圖丨中所說明之系統之 等效電路模型的電路圖; 圖7根據一說明性實施例展示根據兩個電壓信號之量值 144812.doc • 17· 201042933 的頻寬及電壓增益的電腦模擬結果; 圖8根據一說明性實施例展示根據傳輸端子之電阻分量 的改變之頻寬及電磁干擾(EMI)的電腦模擬結果; 圖9根據一說明性實施例展示根據接收端+之電阻分量 的改變之頻寬及電壓增益的電腦模擬結果; 里 圖10為出於比較之目的展示各種實施(包括本發明性概 念之一實施例)之電特性的表; 圖11出於比較之目的展示以介面方式對電特性之模擬 (包括本發明性概念之一實施例)的結果; 圖12為根據一說明性實施例的根據經傳輸信號之類型的 輸入/輸出信號的波形圖;及 圖13為根據另-說明性實施例之展示用於傳輸及接收信 號之系統的方塊圖。 【主要元件符號說明】 100 用於傳輸及接收信號之系 110 傳輸器 111 參考電壓產生器 112 第一參考電壓產生器 113 第一參考電壓產生器 115 開關區塊 130 傳輸線 150 接收器 151 等化器 152 比較器 144812.doc -18- 201042933 Ο Ο 153 電流源 CL 負載電容器之電容 Cs 傳輸線130與玻璃基板之間的等效電容 DNN1 第四開關控制信號 DNN2 第四開關控制信號 DNN3 第四開關控制信號 DNN4 第四開關控制信號 DNP1 第一開關控制信號 DNP2 第一開關控制信號 DNP3 第一開關控制信號 DNP4 第一開關控制信號 DPN1 第三開關控制信號 DPN2 第三開關控制信號 DPN3 第三開關控制信號 DPN4 第三開關控制信號 DPP1 第二開關控制信號 DPP2 苐一開關控制信號 DPP3 第二開關控制信號 DPP4 第一開關控制信號 FPC 可撓性印刷電路 GND 接地電壓源 Ml 第一金屬氧化物半導體(MOS)電晶體 M2 第二MOS電晶體 Mil 第一開關電晶體 144812.doc ·19· 201042933 M12 M13 M14 M21 M22 M23 M24 M31 M32 M33 M34 M41 M42 M43 M44 MET-GLA N3(V3) N4(V4) OP1 OP2 PCB Rch Rrx 第一開關電晶體 第一開關電晶體 第一開關電晶體 第二開關電晶體 第二開關電晶體 第二開關電晶體 第二開關電晶體 第三開關電晶體 第三開關電晶體 第三開關電晶體 第三開關電晶體 第四開關電晶體 第四開關電晶體 第四開關電晶體 第四開關電晶體 金屬線 第三節點(第一電壓信號) 第四節點(第二電壓信號) 第一差動運算放大器 第二差動運算放大器 印刷電路板 上部傳輸線/下部傳輸線/傳輸線1 30之等 效電阻 電阻器 144812.doc •20· 201042933
Rtx 開關等效電阻器 SW1 第一開關陣列 SW2 第二開關陣列 SW3 第三開關陣列 SW4 第四開關陣列 VBOT 第二參考電壓 VDD 第一供應電壓源 VN 第二偏壓 V〇D 電壓信號之量值 VP 第一偏壓 Vrx 輸入電壓 VTOP 第一參考電壓 V TX 輸出電壓 Ο 144812.doc -21 -

Claims (1)

  1. 201042933 七、申請專利範圍·· ι· 一種用於傳輸及接收一信號之系統,該系統包含: 一傳輸器,其切換一第一參考電壓及一第二參考電 壓’且產生第一電壓信號及第二電壓信號;及 電壓信 一接收器,其接收該第一電壓信號及該第 號, 其中該傳輸器包含: Ο Ο 一參考電壓產生器,苴產 ^^ 八產生5亥弟一參考電壓及該第 二參考電壓;及 -開關區塊,其切換該第一參考電壓及該第二參考 電麼,且輸出該第—電壓信號及該第二電壓信號二 其中該接收器包含一且右兩彻細2 _ ,、有兩個鳊子之電阻器,該 一 電Μ信號及該第二電壓作號 ^ 电至1口琥施加至該兩個端子。 2·如請求項1之系統,其中嗜泉去f两-立 八τ系芩考電壓產生器包含—一 參考電壓產生器及一第-來去史网*丄 參考電壓產生器,其中該第- 參考電壓產生器包含: 一第一差動運算放大芎,盆白人 八窃具包含第一輪入端子及第二 輸入端子及—輸“子,其中將—第1Μ施加至該第 一差動運算放大器之該第-輸入端子;及 一第—金屬氧化物半導體(MOS)電晶體,其中該第一 M〇S電晶體之—第— 鳊于連接至一弟一電源供應器,且 該第一 MOS電晶體夕 ο» _ . lJr „ ^ 之—間極連接至該第—差動運算放大 器之s亥輸出端子’該第—曰 ' 矛 電日日體回應於來自該第一 差動運异放大器之該 輸出鳊子的一輸出電壓而在該第一 144812.doc 201042933 MOS電晶體之一第二端子處產生該第一參考電壓,該第 二端子連接至該第一差動運算放大器的該第二輸入端 子;及 其中s玄第一參考電壓產生器包含: 一第二差動運算放大器,其包含第一輸入端子及第二 輸入端子及一輸出端子,其中將—第二偏壓施加至該第 一差動運算放大器之該第一輸入端子;及 一第二MOS電晶體’其中該第二m〇s電晶體之一第一 鈿子連接至一接地電壓源,且該第二M〇s電晶體之一閘 極連接至該第二差動運算放大器之該輸出端子該第二 MOS電晶體回應於來自該第二差動運算放大器之該輸出 端子的一輸出電壓而在該第二M〇s電晶體之一第二端子 處產生該第二參考電壓,該第二端子連接至該第二差動 運算放大器的該第二輸入端子。 3·如請求項1之系統,其中該開關區塊包含: 一第一開關陣列,其回應於複數個第一開關控制信號 中之至少一者而切換該第一參考電壓, 壓信號; 且輪出該第二電 二開關控制信號 且輸出該第一電 一第二開關陣列,其回應於複數個第 中之至)一者而切換該第一參考電壓, 壓信號; 三開關控制信號 且輸出該第二電 一第三開關陣列,其回應於複數個第三 中之至少一者而切換該第二參考電壓,且 壓信號;及 144812.doc 201042933 中之關陣列,其回應於複數個第四開關控制信號 壓信號者而切換該第二參考電壓’且輪出該第一電 4,如請求項3 …、〜、中該第-開關陣列包含至少—第 幵關%晶體,該至少一 個第—7帛%關電曰曰體回應於該複數 ^關控制信號中之—第—開關控制信號而 乐一參者Φ感、 尾壓’且輸出該第二電壓信號; Ο ❹ 至Π:第二開關陣列包含至少-第二開關電晶體,該 號;之::開關電晶體回應於該複數個第二開關控制信 4二開關控制信號而切換該第-參考電壓,且 輸出该苐一電壓信號; 至第三開關陣列包含至少一第三開關電晶體,該 號^之-^關電日日日體回應於該複數個第三開關控制信 Μ” :開關控制信號而切換該第二參考電壓,且 称出該第二電壓信號;及 至!::第四開關陣列包含至少-第四開關電晶體,該 號開關電晶體回應於該複數個第四開關控制信 輸出”四開關控制信號而切換該第二參考電壓,且 W出該第一電壓信號。 如π求項3之系統’其中該第一開 陣列的—對 干幻與e亥第四開關 被隼體地::Γ二開關陣列與該第三開關陣列的-對 攸果體地接通及關斷。 如明求項1之系統,其中該接收 器,缽笙π «松 步包含一等化 4化以化橫跨該電阻器之該兩個端子上的一電 144812.doc 201042933 壓降。 7. 如請求項6之系統,其中該接收器進一步包含一比較 器,該比較器比較自該等化器輸出之一經等化電壓的一 量值。 8. 如請求項1之系統,其中該第一參考電壓或該第二參考 電壓中之一者包含一時脈信號。 9. 如請求項1之系統,其中該第一參考電壓或該第二參考 電壓中之另一者包含資料。 1 〇·如請求項1之系統,其中該接收器安裝於一玻璃基板 上’且傳輸線包含一安裝於該玻璃基板上之金屬線。 Π·如請求項1之系統,其中該系統用於一顯示驅動器積體 電路(DDI)、一有機發光二極體(〇LED)、一電漿顯示面 板(PDP)、一液晶顯示器(lcd),或一可撓性驅動器積體 電路(D-IC)中。 12. —種用於傳輸及接收—信號之系統,該系統包含一包括 一傳輸器之時序控制器,該傳輸器將顯示資料轉換成第 一電壓信號及第二電壓信號且將該第一電壓信號及該第 二電壓信號傳輸至一包括一接收器之源驅動器,其中該 時序控制器包含: —參考電壓產生器,其產生一第一參考電壓及一第二 參考電壓;及 —開關區塊,其切換該第一參考電壓及該第二參考電 壓,且輸出該第一電壓信號及該第二電壓信镜,及 其中該源驅動器包含一電阻器,該第一電壓信號及該 144812.doc 201042933 第一電壓信號施加至該電阻器。 13.如明求項12之系統,其中該參考電壓產生器包含一第一 參考電壓產生器及一第二參考電壓產生器,其中該第一 參考電壓產生器包含: 一第一差動運算放大器,其包含第一輸入端子及第二 輸入端子及一輸出端子,其中將一第一偏壓施加至該第 一差動運算放大器之該第一輸入端子;及 0 第一金屬氧化物半導體(MOS)電晶體,其中該第一 M〇s電晶體之一第一端子連接至一第一電源供應器,且 該第一MOS電晶體之一閘極連接至該第一差動運算放大 器之該輸出端子,該第一 MOS電晶體回應於來自該第一 差動運算放大器之該輸出端子的一輸出電壓而在該第一 MOS電晶體之一第二端子處產生該第一參考電壓,該第 二端子連接至該第一差動運算放大器的該第二輸入端 子;及 Q 其中該第二參考電壓產生器包含: 一第二差動運算放大器,其包含第一輸入端子及第二 輸入端子及一輸出端子,其中將一第二偏壓施加至該第 二差動運算放大器之該第一輸入端子;及 一第二M0S電晶體,其中該第二MOS電晶體之一第一 端子連接至一接地電壓源,且該第二M〇s電晶體之一閘 極連接至该第二差動運算放大器之該輸出端子,該第二 MOS電晶體回應於來自該第二差動運算放大器之該輸出 端子的一輸出電壓而在該第二M〇s電晶體之一第二端子 144812.doc 201042933 處產生該第二參考電壓’該第二端子連接至該第二差動 運算放大器的該第二輸入端子。 14.如請求項12之系統,其中該開關區塊包含: 第開關陣列,其回應於複數個第一開關控制信號 中之至少一者而切換該第-參考電壓,且輸出該第二電 壓信號; 第—開關陣列’其回應於複數個第二開關控制信號 :之至少-者而切換該第—參考電壓,且輸出該第一電 第二開關控制信號 ’且輸出該第二電 —第三開關陣列,其回應於複數個 中之至少一者而切換該第二參考電壓 壓信號;及 四開關控制信號 且輸出該第一電 列包含至少一第 體回應於該複數 制信號而切換該 開關電晶體,該 第二開關控制信 —參考電壓,且 開關電晶體,該 ^ /、q您π ?旻数個第 中之至少一者而切換該第二參考電壓, 壓信號。 15·如請求項14之系統,其 具中6亥第—開關陣 开關電晶體,該至少—第一 徊@ ^ 開關電晶 :開關控制信號中之一第—開關控 2考電壓,且輸出該第二電壓信號 ^該第二開關陣列包含至少一第二 = 體回應於該複數個 輸出該第-電壓信號; 換該弟 其中該第三開關陣列包含至少1三 144812.doc 201042933 至;-第三開關電晶體回應於該複數個第三開關控制信 號中之一第三開關控制信號而切換該第二參考電^^ 輸出該第二電壓信號;及 具中該第四開關陣列包含 十w呷關冤晶體,該 至—第四開關電晶體回應於該複數個第四開關控制信 號中之一第四開關控制信號而切換該第二參考電壓,且 輸出該第一電壓信號。 ^ 16. Ο 17. 18. G 19. 關陣列與該第四開關 弟二開關陣列的一對 如請求項14之系統,其中該第一開 陣列的—對及該第二開關陣列與該 被集體地接通及關斷。 如請求項14之系統’其中該等第一開關控制信號中之該 至少一者、該等第二開關控制信號中之該至少—者、嗜 等第三㈤關控制信號中之該至少一者及該等第目開關控 制=號中之該至少一者中的每一者由該顯示資料判定。二 月求項14之系統,其中該等第一開關控制信號中之該 ^ 者、該等第二開關控制信號中之該至少—者、嗲 等第三開關控制信號中之該至少一者及該等第四開關控 制信號中之該至少一者中的每一者係藉由考慮該 制 ώΑ J Ί工 J亞的—輪出端子與該源驅動器的一輸出端子之間的一 電壓增益及一判定該第一電壓信號及該第二電壓信號之 頻率的一範圍的頻寬而判定。 兩月求項12之系統,其中該第一參考電壓或該第二參考 电壓中之一者包含一時脈信號,且該第一參考電壓或該 第二參考電壓中之另一者包含資料。 —^ 144812.doc 201042933 20. —種在一傳輪器與一接收器之間傳輪及接收一信號的方 法,該方法包含: 將一待由該傳輪器傳輸之信號轉換成至少兩個電壓# 號; 。 在該接收器處接收該等經轉換之電壓信號;及 等化該等所接收之電壓信號且比較該等經等化之電麼 信號, 其中該接收器安裝於一玻璃基板上。 1448l2.doc 8-
TW098141028A 2008-12-01 2009-12-01 System and method for transmitting and receiving signals TW201042933A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080120685A KR20100062216A (ko) 2008-12-01 2008-12-01 송수신 시스템 및 신호 송수신 방법

Publications (1)

Publication Number Publication Date
TW201042933A true TW201042933A (en) 2010-12-01

Family

ID=42222401

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098141028A TW201042933A (en) 2008-12-01 2009-12-01 System and method for transmitting and receiving signals

Country Status (5)

Country Link
US (1) US8773417B2 (zh)
JP (1) JP2010130697A (zh)
KR (1) KR20100062216A (zh)
CN (1) CN101764626B (zh)
TW (1) TW201042933A (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI575874B (zh) 2015-07-24 2017-03-21 晨星半導體股份有限公司 低電壓差分訊號驅動電路
CN106411312A (zh) * 2015-07-31 2017-02-15 晨星半导体股份有限公司 低电压差分信号驱动电路
KR20180134464A (ko) * 2017-06-08 2018-12-19 에스케이하이닉스 주식회사 반도체 장치 및 시스템
CN209015701U (zh) * 2018-10-25 2019-06-21 惠科股份有限公司 显示面板的电源电压控制电路及显示装置
CN110048738B (zh) * 2019-04-18 2020-07-17 西安电子科技大学 饱和检测电路及基于自动增益管理的无线收发机

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3246178B2 (ja) * 1994-05-11 2002-01-15 ソニー株式会社 信号転送回路
US5541535A (en) 1994-12-16 1996-07-30 International Business Machines Corporation CMOS simultaneous transmission bidirectional driver/receiver
US6559723B2 (en) * 2001-09-04 2003-05-06 Motorola, Inc. Single ended input, differential output amplifier
US20030142240A1 (en) 2002-01-29 2003-07-31 Koninklijke Philips Electronics N.V. Device and method for interfacing digital video processing devices
KR100900545B1 (ko) * 2002-02-21 2009-06-02 삼성전자주식회사 디지털 인터페이스 송수신 회로를 갖는 평판 디스플레이장치
KR100878274B1 (ko) * 2002-08-08 2009-01-13 삼성전자주식회사 표시 장치
JP4593915B2 (ja) 2002-12-31 2010-12-08 三星電子株式会社 同時両方向入出力回路及び方法
KR101090248B1 (ko) 2004-05-06 2011-12-06 삼성전자주식회사 칼럼 드라이버 및 이를 갖는 평판 표시 장치
KR100697281B1 (ko) 2005-03-17 2007-03-20 삼성전자주식회사 패키지 저항 변화에 따른 임피던스 부정합과 전압강하를방지할 수 있는 수신 방법 및 장치
JP2006146885A (ja) 2005-10-07 2006-06-08 Seiko Epson Corp 送信回路、受信回路、差動インタフェース装置、表示コントローラ、表示ユニット及び電子機器
EP1997288A1 (en) 2006-03-09 2008-12-03 Nxp B.V. Method and system for adjusting interconnect voltage levels in low power high-speed differential interfaces
KR100850206B1 (ko) * 2006-12-26 2008-08-04 삼성전자주식회사 액정 표시 장치 및 그 화질 개선 방법
JP2008182727A (ja) * 2008-02-18 2008-08-07 Seiko Epson Corp 送信回路、受信回路、差動インタフェース装置、表示コントローラ及び電子機器

Also Published As

Publication number Publication date
US8773417B2 (en) 2014-07-08
US20100134467A1 (en) 2010-06-03
CN101764626B (zh) 2014-03-19
KR20100062216A (ko) 2010-06-10
CN101764626A (zh) 2010-06-30
JP2010130697A (ja) 2010-06-10

Similar Documents

Publication Publication Date Title
KR102083044B1 (ko) N-상 극성 출력 pin 모드 멀티플렉서
JP4960833B2 (ja) シングルエンド伝送及び差動伝送の切替えが可能なインタフェース回路
US20070127518A1 (en) Dual-function drivers
US7495474B2 (en) Integrated circuit device and electronic instrument
TW201042933A (en) System and method for transmitting and receiving signals
TW200410495A (en) Low voltage differential signal transmission device
TW201017630A (en) Common voltage generator, display device including the same, and method thereof
US10516522B2 (en) Receiver, transmitter, and communication system
TW201009791A (en) Display
WO2018010412A1 (zh) I2c传输电路及显示装置
US9362915B1 (en) LVDS with idle state
JP2007116278A (ja) 空き端子処理方法及びインタフェース装置
TWI351815B (en) Termination compensation for differential signals
CN110232040B (zh) 模拟开关和电子设备
TWI235551B (en) Simple signal transmission circuit capable of decreasing power consumption
JP2007171592A (ja) 表示駆動装置、表示信号転送装置、および表示装置
US7573298B2 (en) Signal transmission circuit, data transfer control device and electronic device
WO2010077037A2 (ko) Cog 애플리케이션을 위한 인터페이스 시스템
TW200425052A (en) Driving circuit for double display panel
TW200428761A (en) Large gain-bandwidth amplifier, method, and system
JP2010166472A (ja) 差動信号駆動回路および差動信号伝送システム
WO2017101177A1 (zh) 栅极驱动装置及其阵列基板
CN101345019B (zh) 驱动集成电路芯片及平面显示器的驱动电路
TW200417870A (en) Low cross-talk design and related method for co-layout of different buses in an electric board
CN114564431B (zh) 混合型发射端驱动器及其应用方法