TW200912875A - Video display driver with gamma control - Google Patents

Video display driver with gamma control Download PDF

Info

Publication number
TW200912875A
TW200912875A TW097120188A TW97120188A TW200912875A TW 200912875 A TW200912875 A TW 200912875A TW 097120188 A TW097120188 A TW 097120188A TW 97120188 A TW97120188 A TW 97120188A TW 200912875 A TW200912875 A TW 200912875A
Authority
TW
Taiwan
Prior art keywords
input
voltage
voltages
data
display
Prior art date
Application number
TW097120188A
Other languages
English (en)
Inventor
Christopher Ludden
Imre Knausz
Original Assignee
Nat Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nat Semiconductor Corp filed Critical Nat Semiconductor Corp
Publication of TW200912875A publication Critical patent/TW200912875A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
    • H04N9/69Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits for modifying the colour signals by gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

200912875 九、發明說明: 【發明所屬之技術領域】 本發明大體上係關於視頻顯示驅動器,更明確地說, 係關於具有伽瑪控制的視頻顯示驅動器。 【先前技術】 液晶顯示器(LCD)會被使用在各種產品中,其包含: 蜂巢式電話;數位音樂播放器;個人數位助理;網路瀏覽 器裝置;以及智慧型電話,例如已經發表的Apple i_ph〇ne, 其將前述的一或多種產品組合成單一、手持式裝置。其它 的用途則係在手持式遊戲機、手持式電腦、以及膝上型/筆 圮型電腦。該些顯示器可以是灰階(單色)形式和彩色形式 兩種而且通常會被排列成—由相交的複數列和複數行所 :成的矩陣。每一個列和行的交點均會形成一像素,或是 一光點(dot),其密度及/或顏色可能會根據被施加至該像素 ::壓而改變,以便定義該液晶顯示器的灰度(gray :員1V,些各式各樣的電壓會在該顯示器上產生不同的 2度⑽咖tshadew),而且即使論及-彩 ㈣不$時’其通常亦會被稱為「灰色的濃淡度(偏“ 〇f gray)」。 被·顯示在蒂葚μ μ & 該顯示器中的其中能係藉由每—次個別地選擇 每一行决、# — 1並且施加控制電壓給該選定列中的 動週期订控制。母—列被選擇的週期可被稱為「列驅 」。此過程會針對該螢幕的每-個別列來實行;舉 5 200912875 例來說,倘若在該陣列中有 循環中通常便會有2 ρ麼在—顯示 個列驅動週期。在完成一顧 之後(於該顯示循環期μ ^ & 社7"成顯不循環 长朋間,該陣列中的每一列均已 便會開始一新的顯示尨j 〇饭選擇), 刷新及/或更新該已鞀_μ ^用以 匕員不的影像。該顯示器的每一個傻 會以每秒許多次的方 家素均 來刷新被儲存在該#+ t 有係用
曲隹4像素處的電壓以及用來反映要由此像I 來顯不的浪淡度隨著時間所產生的任何變化。 ’、 使用在電腦營幕中的液晶顯示器需要用到非常大 通道驅㈣輸出。通道驅動器會被連接至製造在該Lc= 璃上的-缚膜電晶體的源極終端。許多較小型的顯示器件 (其包。3照相機、蜂巢式電話、以及個人數位助理)均具有 感測:,用以偵測該顯示器的配向。此等器件可能會相依 於*亥益件的配向而將觀視的方式從縱向格式(P〇rtrait f〇rmat)改變成橫向格式(landscape format)。垂直的行在橫 向配向期間會變成水平。不過,即使其假設具有列的配向, 相同的結構(該行)仍然會係被驅動的結構。為防止造成混 淆,本專利將會提及「通道驅動器」而且其所指的係用於 驅動该薄骐傳導電晶體之源極終端的結構。 彩色顯示器所需要的通道驅動器數量通常會係習知「單 色」LCD顯示器的三倍之多;此等彩色顯示器中每個像素 經4會需要用到三行,要被顯示的三種原色中每一種原色 均會需要用到一行。該通道驅動器電路系統通常會形成在 單石積體電路之上。積體電路會充當主動式矩陣型lCD顯 200912875 不益的通道驅動器並且會產生不同的輸出電壓用以定義 一液晶顯示器上的各種「灰度」。該些不同的類比輸出電 壓會改變被顯示在該顯示器上一特定位置點(或像幻的顏 色的濃淡度。該通道驅動器積體電路必須以正確的時序順 序將δ亥等類比電壓驅動至該顯示器矩陣的該等行之上。 LCD能夠顯不影像係因為液晶材料的光學透射特徵會 根據外加電壓的大小而改變。不㉟,施加給—液晶的穩二 DC電壓最終還是會隨著時間的流逝而改變並且會衰減其 物理性質。基於此項理由’㉟常會使用以一共同中點電壓 數值為基準具有交替極性(alternating P〇larities)的電壓來 充電每一個液晶的驅動技術來驅動LCD。應該注意的係, 在本文中’「具有交替極性的電壓」並未必f要使用大於, 及小於,接地電位的驅動電壓,而僅係使用在一預設中位 顯示偏壓電壓之上和之下的電壓。施加交替極性電壓給該 顯示器的像素一般會被稱作反轉(inversi〇n)。
據此,將一由液晶材料組成的像素驅動至一特定的灰 度會涉及到以該中位顯示偏壓電壓為基準具有相等大小但 卻具有相反極性的兩個電壓脈衝。在—顯示循環的列驅動 週期期間,施加至任何給定像素的驅動電壓之極性通常會 在下一個接續顯示循環的列驅動週期期間被反轉。該像素 會對該電«的RMS數值產生反應,而使得該像素的最終 「亮度」僅會相依於該電壓的大小而與極性無關。該交替 極性則係用來防止該LC材料因雜質的關係而發生「極化 (polarization) j ° 7 200912875 【發明内容】 置 壓 根據本發明,提供一種包含電壓產生器 用以提供使用在一視頻訊號之伽产’、’先的裝 其包括: 。則貝的複數個電 第一輪入電極與第二輸入電極,用以運 壓和第二輸入電壓; 、—輪入電 輸入分壓電路系統,其會被耦合在該 — 與第二輪入電極之間並且會回應於該等:入電極 _ ^ _ 〒步輸入電壓與第 一輸入電壓來提供複數個分割輸入電壓; 輸入電壓選擇電路系統,其會被耗 路;統並且會回應於該等複數個分割輸入電壓 二=號來提供複數個選定輪入„,該等複數= =亥等複數個分割輸入《之中—選定部分之中的 刀割輸入電壓有關; 別 :出刀壓電路系統’其會被耦合至該輸入電壓選擇 回應於該等複數個選定輸入電壓之中的至少 。刀來提供複數個分割輸出電壓;以及 輪出電壓選擇電路系# , 取釭 、、其會被耦合至該輸出分 路系統並且會回應於該等趨 刀璺電 輪出電塵之令的每-者均複數個選定 。亥等複數個分割輸出電壓…選定部分之中的一個; 200912875 分割輸出電壓有關。 【實施方式】 現在將參考圖式來詳細說明本發明的各實施例,其中, 在斤有圖式中’相同的元件符號代表相同的部件與裝配 件。各實施例的參考說明並未限制本發明的範_,本發明 的範脅僅受限於本文隨附巾請專利範圍的範_。除此之 外本-兄明中所提及的任何範例的用意並不具限制意義, 而僅係希望提出本文所主張之發明的眾多可能實施例中的 部分實施例。 在整篇說明書與中請專利範圍中,除非内文清楚規定, 否則下面的用詞至少具有和本文明確相關聯的意義。下文 所確認之意義的用意並非要限制該等用詞而僅係要為該 等用詞提供解釋性範例。「一」、「_個」、以及「該」 的意義包含複數意義;「在...之中」#意義包含「在·.之 中」及「在…之上」的意義。「被連接至」一詞所指的係 被連接項目之間的直接電性連接,而沒有任何中間器件。 「被耦合至」一詞所指的係被連接項目之間的直接電性連 接’或是經由-或多個被動式或主動式中間器件的間接連 接。「電路」一詞所指的係單一組件或是多個組件,其可 能係主動式及/或被動式,它們會被耦合用以提供一所希的 功能。「訊號」一詞所指的係至少—電流、電壓、電量、 溫度、資料、或是其它訊號。 「通道」—詞所指的係電路元件’它們會接收數位資 200912875 料並且將已接收的數位資料轉換成要被施加在-玻璃基板 上觸塾位置的類比電廢。該等觸塾會被連接至薄膜電晶體 的源極終端。「線(line)j —詞所指的係會被連接至一共同 閘極訊號的一組相鄰通道像音 、像素。在某一線之中的相鄰薄膜 %晶體的所有閘極均會被連接至—共同閘極訊號。當其中 一條線的間極訊號啟動該條線中的電晶體時,該條線便會 被選擇用以接收資料。於該顯示器的第一配向中’該等輸 出通迢…于,而該等線則為列。當該顯示器旋轉九十度變 成弟二配向時,該等輸出通道會變成列,而該等線則會變 成打。下面的内文假設該顯示器一直處於第一配向中,而 且行和通道等用詞可以互換使用,如同線和列等用詞可以 互換使用-般。熟習本技術的人士便會瞭解,纟第二配向 中,遠等「線」仍然係輸出通道,而 — 閘極驅動器來選擇。 ° 仃」、糸 3亥 另外,下文的討論會使用到具有τ面定義的數個用詞: ,正常模式:在此顯示模式之中,串流視頻資料會被發 送至顯示器。於此模式之中會 甲會攸經由視頻介面接收到的 PCLK訊號與DE訊號之中來推知時序。於此模式之中 使用到部分顯示記憶體。 部分模式:在此顯Μ式之中,f料會從該内部 :示記憶體處被讀取並且會被發送至顯示器。該 推知。 從内部振盪器處被 阿爾法⑷㈣模式:在此顯*模式之中,被儲存在該 200912875 部分顯示記憶體之中的影像資料會摻配外來的視頻資料(或 是會被疊置在外來的視頻資料之上)。時序係從經由視頻介 面接收到的PCLK訊號與DE訊號之中來推知。 4为顯示§己憶體.其係晶片上記憶體,用來儲存部分 顯示視窗的顯示資料。 部分顯示視窗:該顯示器上的一使用者定義區域,當 該器件運作在部分模式之巾_,該區域會由被儲存在該部 分顯示記憶體之中的影像資料來自行刷新。 彩色模式:彩色模式會決定被發送至該顯示器的資料 的位元深度’而與封裝模式的區別在於可針對—給定的彩 色模式使用數種不同的「封裝技術」。舉例來說,在部分 模式之中,BITS_PER_PIXEL暫存器可被用來選擇下面彩 色模式之中其中一者: 1位元模式·每-個像素均會使用丨位元(2個位準)來 描緣。相同的資料數值會用於紅色子像素、綠色子像素、 以:藍色子像素。該等源極驅動器驅動電壓可被調整成用 以定義datn情況下的前景顏色以及^㈣情況下的背 景顏色。前景顏色和背景顏色並不受限於黑色/白色數值。 ^立元換式.每-個像素均會使帛i位元資料(2個位 來㈣該等紅色子像素、綠色子像素、以及藍色子像素 的:-個子像素。該等源極驅動器驅動電壓可被調整成 乂疋義8色調色板,其並不受限於習知的B、wR、 g、b、c、y'm 等顏色。 ^凡榼式LP .較低的系統功率和較慢的l〇ssi(低速 200912875 串列介面)寫入速度。其餘均和3·位元模式相同。 124 &模式··每—個像素均會使用*位 來描繪該等红由工你主α 寺、、工色子像素、綠色子像素、以及藍色子像 的每一個子像素。 ” r 立7L模式:每—個像素均會使用6位元(64個位 來描㈣等紅色子像素、綠色子像素、以及 的每一個子像素。 冢素中 在正$柄式之中,不論該BITS pER ρϊχ 數值或是該ΡΜ c ^ ' " 暫俘器的 or Set Dp令狀態為何,輸出彩色樓 會係24/18位元。 、式均 封波挺式·當資料透過_列介面被寫入部分 ft ^ Φ n± 匕愿 :,其a根據在顯示該部分顯示記憶體資料時要使 用的位凡深度’S-PER-pIXEL暫存器)被封裝。其提 五種封裝模式(參見圖5): ’、 1位凡封裝:在串列介面上被發送的每一個位元組 有六個像素。 3位疋封農:在串列介面上被發送的每一個位元包 有兩個像素。 3 3位疋有效封裝:在串列介面上被發送的每三個位元 組含有八個像素。 12位元封裝:在串列介面上被發送的每兩個位元組 有一個像素。 18位元封裝:在争列介面上被發送的每三個 有一個像素。 a 12 200912875 /且先、暫存态·該等暫存器會控制影響驅動器行為的運 作模式和設定值。 a 胃存取模$.此模式允許串列介面直接存取該等 組㈣存ϋ設定值。主CPU會在此模式之中直接控制該等 組悲暫存器的該等設定值。或者,該器件亦能夠透過命令 模式而受到控制。藉由發送進入暫存器存取模式(Enter Regis^Aeeess MGde)命令便會進人暫存器存取模式之中。 命令模式:此模式提供一種使用高階運算碼(〇pC〇de) 來控制顯示H運作的方法。每—個運算碼均會從—内部的 EEPROM處載入—相關聯的組態暫存器數值組。因此,該 U並不而要掌握该等組態暫存器。或者,該器件亦能 夠透過暫存器存取模式而受到控制。藉由發送進入命令模 式(Enter C〇mmand M〇de)命令或是藉由將任何資料寫入暫 存器位址5Fh《中便會進入命令模式之中。在重置之後, FPD95120便會處於該命令模式之中。 低速串列介面(LoSSI)協定: SPI協定:傳統的類SPI串列介面協定,其含有一讀 取/寫入位元、7位元位址攔位、以及8位元資料欄位。倘 若使用在命令模式交易之中的話,該R/w位元加上位址欄 位會被-8位元命令取代,而該(等)資料棚位則為非必要 欄位。 TSI協定:串列介面協定,其含有—Cmd/Data位元、 8位元命令(或位址)欄位、以及非必要的8位元資料欄位。 參考圖式’圖!八戶斤示的係根據本發明—實施例,從 13 200912875 一主處理器30至一顯示電路板32的直接視頻資料連接的 方塊圖,該顯示電路板3 2具有一矩障型顯示器3 4 (例如l C D 顯示器)以及一顯示驅動器36,其會將影像資料從該主處 理器30傳送至該顯示驅動器36。該主處理器30會在一匯 流排38的三條線之上提供兩個電源供應電壓和接地電壓 / 給該顯示驅動器36。視頻或RGB(紅色、綠色、以及藍色) 資料會被提供在一匯流排40上的24條線,從而允許平行 傳輸高達24位元的像素資料(每個子像素8位元)。在匯流 排42上還會傳輸兩個訊號,Pcik和de,兩者會藉由該主 電腦30來與視頻資料進行同步。匯流排44之上的三條或 四條線會在該主處理器30和該顯示轉接器36之間提供一 低速牟列介面(LoSSI),於一實施例中,其會根據串列週邊 "面(Serial Peripheral Interface,SPI)或三電線串列介面 (Three Wire Serial lnterface,TSI)被編碼。在圖 1A 中還顯 二一重置線46,用以讓該主處理器30來重置該顯示驅動 器=6;以及一位於線48之上從該顯示驅動器36至該主處 理^ 3〇㈣頻傳輸時序訊冑。當被選定的線要被寫入顯 =益34之中時,該視頻傳輸時序訊號會在高位準和低位 準之間進行轉變’以便讓該主處理器更新部分 而不會在顯㈣34之上同時顯示兩個影像之中的一 部分。 1〜 1β所示的係根據本發明另一實施例,經由一行動 = 咖PixelUnk,飢)介面電路5〇從該主 至《亥顯不驅動器36的一串列編碼視頻資料連接 14 200912875 的方塊圖,該行動像素鏈路介面電路5〇會接收來自該主 處理器的平行視頻資料,將其轉換成高速串列資料,以及 將其放在3線MPL資料匯流排54並且將一 MPL·電源關閉 5孔號放在線56之上。該3線MPL資料匯流排54係由一雙 差動訊號對和一時脈線所組成。在圖1B中還顯示出其它 的電線和匯流排38、44、46、以及48。該MPL介面電路 5〇還會被連接至3或4電線低速串列介面44並且會被連 接至重置線46。 圖2所示的係根據本發明一實施例的顯示驅動器3 6的 方塊圖。顯示驅動器36包含一電源供應器7〇,其會接收 匯"il排3 8之上的兩個電源供應電壓和接地電壓,並且提 供各種供應電壓給該顯示驅動器36之重置以及提供給該 顯示器34。電源供應器7〇所產生的特定電壓會相依於該 ”、、頁示器3 4的特徵以及圖i a和J b中所示之主處理器3 〇所 設定的其它運作條件。該顯示驅動器36還包含一時序與 控制方塊72,其會相依於該等暫存器74中的暫存器設定 v值和該顯示驅動器36的運作模式來產生使用在該顯示驅 動器36之中的時序訊號,並且提供必要的 顯示驅動器36之重置。該等暫存器74會被M = EEPROM 76,其會保留該顯示驅動器%最初啟動及在被 重置之後的特定非揮發性資料,例如各暫存器74的設定 值。該EEPR0M 76還會保留複數個使用者設定的暫存器 設定值組合,俾使利用單一命令便可將該顯示驅動器% 切換至該些已儲存的暫存器設定值組合之中的其中一者, 15 200912875 而不必直接進人該等所希的暫存設定值中的每—者。當該 顯示驅動1 36接收—命令用以切換至該等已儲存的;存 裔设定值組合之中的其中一者時,被儲存在該EEpR〇M % 之中的設定值便會被傳輸至該等合宜的暫存器Μ。 顯不驅動器36具有-低速串列介面(L〇SSI)78,其會 介接匯流# 44之上的資料並且如下面所述般地來處 料。除了線46上的重置命令以外,顯示驅動器36會接收 其所有運算命令,並且經由L〇SSI介面78將資料發送回 到主處理器’ 3〇。如下面的更詳細說明,該顯示驅動器36 具有兩種基礎運作組態:命令模式和暫存㈣式。 在命令模式之t時,在L〇SSI介面78處所收到的命 被傳送至時序與控制方& 72;#運作在暫存器模式之中 時,則會對選定的暫存器74進行暫存器寫入。 SSI ;1面78仙來傳送在顯示驅動器36處於部分 模式之中或處於阿爾法模式之中時要使用的影像資料,兩 種模式會在下文做更詳細說明。pM資料封裝器8〇會接收
來自⑽介面78的部分記憶體資料,從該資料中刪去 未使用的位m將剩餘的資料傳送至副I 詳細說明如下。當要顯示被儲存在ram之中的影像時, -部分記憶體(PM)資料格式化器84便會相依於 該副之中的資料的格式和該顯示驅動…運作模Ϊ 來格式化該資料,其詳細說明如下。 #式 正常的視頻資料可能會以每個像素資料24位元在匯流 排40之上’連同匯流排42上的時脈時序訊號㈣和資料 16 200912875 双处-起被顯示驅動器36㈣。或者,該顯示驅 動益36可能會連同線56的軌鏈路電源關閉訊號來一起 接收三線高速串列資料匯流排54之上根據飢標準被編 碼的正常視頻資料。顯示驅動器36會被設在何種模式用 以接收該正常視頻資料係取決於圖2中的線%所示的顯 示電路板32之上的跳線器(wire jumper)。 頻;I面90會接收該正常視頻資料,偶若該視頻資 料係在MPL鏈路上被發送的話則會解碼該MpL資料,並 且在該外來視頻資料為18或16位元像素資料時根據熟習 本技術的人士已知的演算法來將該像素資料轉換成每個像 素”位元接著,該24位元像素資料便會被傳送至一 DE 4*驾方鬼92 °亥方塊會為該顯示驅動器3ό的其餘部分產 生一替代DE訊號,而依此方式基本上會以數位方式來過 濾肩DE外來訊號,俾使該DE外來訊號中實際上所有的 錯誤轉變均會被修正,其更詳細說明如下。該DE學習方 ( 塊92還會偵測垂直空白時間,其會致能該顯示驅動器36 I 不而要接收來自該視頻來源的水平同步訊號或垂直同步訊 说便可運作,因為該DE學習方塊92僅會依據該等DE訊 號和Pclk訊號來產生該替代DE訊號。 在方塊92中的DE學習過程之後,該視頻資料便會由 視頻多工器方塊94多工處理成複數集合的兩個像素像 素集),其會需要用到一 48位元寬的輸出匯流排。這允許 5亥像素資料以該外來視頻之資料速率一半的資料速率被處 理’其會簡化設計佈局需求並且降低該顯示驅動器36所 17 200912875 消耗的功率,因為從其中一個邏輯狀態轉變至另一個邏輯 狀態基本上可能為兩倍的時間長。 在該外來資料已經被視頻多工器94排列成複數個2像 素=之後,每—個像素的24位元資料便會被轉換成18位 凡資料。倘若該外來視頻資料為每個像素24位元的話, 那麼該24位元資料可能會藉由擴增(upscaie)、混色 (dUhedng)、及/或截捨(truncati〇n)方塊%來混色或截捨每 一條顏色通道或子像素(紅、綠、藍)的兩個最低有效位元 (least Significant bit)而被轉換成丨8位元。 顯示驅動器36能夠在阿爾法摻配方塊98之中組合該 視頻資料和被儲存在RAM 82之中的資料,其細節會詳細 說明如下。除了能夠摻配該視頻資料和RAM 82資料以外, 當該顯示驅動器36處於視頻擴增模式之中時,該阿爾法 摻配方塊98還會被用來藉由將每一個外來像素映射成四 個輸出像素以倍增該外來視頻的尺寸。 來自該阿爾法摻配方塊98的輸出會被耦合至一行驅動 器或是複數條輸出通道100,該等輸出通道會結合一伽瑪 麥考方塊1 02來產生要在一匯流排【〇4之上被傳送至該顯 不盗34巾的該等子像素的類比灰階電壓,其詳細說明如 下。因為非常常見類型的矩陣型顯示器為一 LCD類型的顯 不器,所以,下面的說明將會說明LCD類型的顯示器,以 避免過度複雜化本說明;不應該瞭解的係,顯示驅動 器36亦可配合其它類型的矩陣式顯示器來使用。 女業界所熟知的,LCD顯示器係一由複數個多晶石夕電 18 200912875 晶體(圖中並未顯示)所組成的矩陣,該等多晶矽電晶體會 在它們的源極處(所以稱為「源極驅動器」)接收類比灰階 電壓並且會以逐線的方式為基礎依序被閘控開啟與關閉。 該些訊號會在匯流排106上從時序與控制方塊72被傳送 至顯示器34。如業界所熟知的係,一 Vcom電壓係用來 以逐點、逐線、或是逐個訊框的方式為基礎來調整跨越該 等液晶顯示元件(圖中並未顯示)的電壓位準,並且會在 Vcom驅動器方塊108之中被產生並且在匯流排ιι〇之上 被傳送至顯示器 34 °該Vc〇m電壓的電流極性會被傳送至 伽瑪參考方塊1〇2, 考電壓的極性切換。 用以同步化該Vcom電壓和該伽瑪參 顯示器34需要用到的電源供應電壓 示器34。 _!_〇之中的低速串列介 會在匯流排112之上被傳送給該顯 邏承驅動器36 jg—MPL編廡哭 協定 一般來說,顯示驅動H l 1 一 呢勒益36係受控於暫存器74的内容; 不過,顯示驅動器3 6亦可能奋a + ^
V π J月a受控於在低速串列連接線44 之上所發送的交易訊號, ^ 該專父易訊號會被LoSSI介面78 解碼成直接命令或是解媽成暫 ^ 言存益74的寫入讯唬。端視 该#暫存器74的狀離而中,+心 〜、而疋或者係響應於一直接命令, 該顯示驅動器36可能舍脎邾八此1 "b會將。卩分模式資料儲存在RAM 82之 中、進入數種運作模式的立中— 者之中、或是實施其它的 各式各樣動作(例如在低诘由 能次把 隹低速串列連接線44之上反向提供狀 怎負料回到該主處理器)。 接著參考圖3,在流鞀同1〇λ L程圖12〇之中所示的係資料流入 19 200912875
LoSSI介面方塊78之中的情形。如圖3中所示該l〇ssi 介面方塊78會在步驟122中監視該外來串列資料(正在該 ,速串列^面上被接收的資料的晶片選擇訊號(ehip select) 是否被致能?)。偶若該串列f料匯流排為3電線式的話(沒 有晶片選擇線)’那麼便必定會在步驟124中解碼該串列資 料(、「_列資料解碼器」)。倘若該串列資料連接、線為4電 線式的話(具有晶片選擇線),那麼該LoSSI介面方塊便僅 會在該串列資料被肖L〇SSI介面方塊78帛收時於連接至 該顯示驅動器36的該晶片選擇線致能時才會將該串列資 料傳送至串列解碼器步驟124。 該顯示驅動器36可能會根據下面兩種不同協定中的其 中一種來接收串列資料:串列週邊介面(SPI);以及三電線 _列介面(TSI),其基本上和SPI協定為相同的協定,不過, 在單一讀取或寫入的起始處具有一額外的同步位元,而且 在一多重寫入作業的連續8位元資料區塊之間會有一額外 的「1」位元。 該LoSSI介面可使用在該顯示驅動器36接收可能同 樣係使用具有該晶片選擇訊號的相同串列匯流排44所發 送至另週邊器件之串列資料的一系統之中。於此運作模 式之中,a玄顯示驅動器36具有一 LoSSI鎖定/解除鎖定暫 存益,其會保留用以禁能(鎖定)該LoSSI介面78或是致能 (解除鎖定)該LoSSI介面78的資料。倘若該主處理器30 要發送串列資料給該顯示驅動器36的話,其便會於必要 時藉由發送一預設的暫存器寫入命令至該暫存器方塊74 20 200912875 中的LoSSI鎖定/解除鎖定暫存器來將該L〇SSI介面從鎖定 切換至解除鎖定。相反地,倘若該主處理器希望發送串列 資料給分享該串職流排44的另—週邊器件的話,那麼, 該主處理器便必須在與該另一週邊器件進行通訊之前於必 要時鎖定該LoSSI介面78。 如圖1B中所示,該MpL編碼器5〇會與該顯示驅動 器36 —起分享相同的串列匯流排44。圖4所示的便係該 MPL編碼g 5〇的方塊圖,其包含肌編碼器電路系統X 130’其會在一匯流排132之上接收24條rgb線,在一匯 流排134之上接收Pclk與DE致能訊號,在線136之上接 收Μ P L電源關閉訊號,在一匯流排丨3 8之上接收用於控制 該MPL編碼器50的各種其它控制與時序訊號,以及在一 匯流排140之上接收電源訊號與接地訊號。如圖1Β中所 示,該MPL編碼器50會藉由一三電線匯流排54和該MpL 電源關閉線56被連接至該顯示驅動器36,該三電線匯流 排5/和該MPL電源、關閉、線56會藉由複數個線驅動器和^ 收器I42將訊號耦合至及耦合自該顯示驅動器36。該MPL 編碼器50還包含一編碼器組態串列介面144,其會被連接 至該三或四線低速串列匯流# 44。圖中以虛線表:第四線 146,用以表示其係一非必要線。利用該第四線,便可 以針對雙向資料流使用分離的資料進入線和資料送出線, 而並非使用單一資料線。該編碼器組態串列介面Μ*會被 耦合至暫存器,該MPL編碼器電路系統13〇會使用者 用該等暫存器來選擇該MPL編碼器5〇的運作參數。 21 200912875 因為介於該主處理器30和該顯示驅動器36之間的訊 號必須通過掀盘式話機(flip phone)中的一鉸鏈連接線,所 以,其會希望保持最少數量的分離導體。使用MPL編碼器 資料和一二電線低速串列介面便有助於將分離導體的數量 降至最少。 該編碼器組態串列介面144和LoSSI介面78相同, 其可能係處於鎖定狀態,其意謂著除了用以將一解除鎖定 碼寫入該等暫存器148之中的命令以外,所有其它的串列 貝料均會被忽略;或是處於解除鎖定狀態,於該狀態中, 倘若該晶片選擇線146(若存在的話)被致能的話,所有的 外來串列資料便會被解碼,或者倘若沒有晶片選擇線146 的活,:麼所有的外來串列資料便必定會被解碼且被處 為簡化起見’顯示驅動器36和MpL編碼器的鎖定 及解㈣定_暫存器會具有相同的位址,而鎖定/解除鎖 定碼則係用以讓号· 士 _畑gg @ ^ 處理器寫入一第一鎖定/解除鎖定碼的 暫存器之中的資料,其會解除鎖定該顯示驅動器% MPL編碼器5〇中1 ^ 中,、中一者並且還會鎖定另一串列介面, 二串列合二的—實施例中,亦能夠發送一會同時鎖定兩 ==定/解除鎖定碼。在本發明的一實施例中’ 狀態之中而:二,顯不驅動器36將會處於解除鎖定 當使用該顯示驅勤〜 鎖疋狀悲之中。因此,
人$ 7父 動态而沒有一 MPL連接線時,該LoSSI
"面78將會被解除敎並且準 f L〇SSI 流排44上的串 平備處理該低迷串列資料匯 貧枓,而该主處理器30則不必將解除鎖 22 200912875 定資料寫入該鎖定/解除鎖定暫存器之中。 現在返回圖3,步驟160(「L〇SSI方塊是否被鎖定?」、 會判斷該LoSSl介面78是否被鎖定,而倘若其被鎖定的 話,便會在步驟162(「資料是否為解除鎖定暫存器寫入?」〕 之中檢查該資料,用以查看其是否為一解除鎖定碼。俯若 該資料並非係一解除鎖定碼的話,該LoSSl介面78會忽 略該串列資料並且等待下一個區段的串列資料。倘若該資 料係一解除鎖定碼的話,那麼便會將合宜的資料寫入該鎖 定/解除鎖定暫存器之中,用以在步驟164(「解除鎖定Jssi 方塊」)之中解除鎖定該L〇SSI介面78 ,而該串列介面Μ 則會等待下一個區段的串列資料。 ^倘若該L〇SS〖介面被解除鎖定的話,則會檢查該串列 資料,用以在步驟166(「串列資料是否為ram資料?」) 之中判斷其是否為RAM 82的寫入資料。如果該串列資料 =為針對RAM 82的寫人命令,該資料會被#作_命令或 疋暫存器寫入來處理,端視該顯示驅動器36究竟係處 於命令模式之中或是處於暫存器模式之中。㈣168(「該 顯示驅動器是否處於命令模式之中?」)會判斷該顯示驅動 器36究竟係處於該等兩種模式之中的哪一者,且倘若其 係處於暫存器模式之中的話,該資料便會如方《17〇(「將 該串列資料放人已定址的暫存器之中」)之中所示般地被寫 入已疋址的暫存器。該已定址的暫存器可能係儲存要送往 該顯示驅動器36 <命令模式或暫存器模式組態資料的暫 存…此情況中,假設該串列資料會將該顯示驅動器% 23 200912875 :己置成該命令模式,那麼該顯示驅動器%便會切換至該 印令模式,而該L〇SSI介面78料等待下一個區段的串 列貝科。偏若該顯示驅動器36處於命令模式之中的話, f會在步驟172(「執行命令」)之中執行該命令。和將該 』不驅動器36切換至該命令模式的暫存器寫人雷同要 2方塊m之中被執行的命令亦可能係—用以將該顯示驅 動态36切換至暫存器模式的命令。 复分§己憶體影資料僂輪至R A U之中 倘右达入該LoSSI介面78之中的串列資料要被寫入 遠RAM 82之中的話’該資料便會被傳輸至該刚資料封 裝器之中,該串列資料會在圖3中的步㈣猶該咖 胃#㈣式來㈣該輸入資料並且將已剖析的資料健存在 該RAM之令」)之中相依於該串列資料中的ram資料的 格式被剖析並且被發送至該RAM 82。冑5所示的係在該 串列資料的每一個字組中的謹資料的五種組態的示意 圖。在圖5中,左手邊的位元係抵達該L〇ssi介面π的 第一串列位元。該等五種組態為每個像素i位元組態18〇、 每個像素3位元標準組態182、每個像素3位元有效封裝 組態184、每個像素12位元組態186、以及每個像素η 位元組悲1 88。當要利用如組態1 80中所示的每個像素^ 位元的貝料來填充RAM 82時,前面兩位元會被忽略而 後面的六位元則係六個像素的資料。當要利用每個像素3 位,的資料來載入RAM 82時,該像素資料可以下面兩種 組態中其中一者被發送至該顯示驅動器36 :組態182,其 24 200912875 中,每一個串列資料字組會保有兩個像素的資料;以及有 效封裝組態、184,其中,三個串列資料字組會提供八個像 f的像素資料。因此,相車交於組,態182,在三個串列資料 字組的每一者之中,有效封裝組態會以8比6的倍數將每 個像素3位元的f料傳輸至該RAM 82之中。此較快速的 貝料傳輸可更快速地更新該部分記憶體影像,這可讓該部 刀。己I1 思體影像看來會比使用組態i 82來將3位元像素放入 RAM 82之中時更為生動。該每個像素U位元組態186會 使用兩個串列字組來將該等12位元像素載入該Μ之 中^該母個像f 18位元組態188會使用三個串列字組來 將該等18位元像素载入該RAM 82之中。 的讀敢逮率 圖6所不的係將部分記憶體資料從μ傳輸至輸 道100以及將視頻或正常rgb資料從視頻輸入線、 乂及56傳輸至該等輸出通道100的流程圖200。 圖6的左邊為像素資料從RAM 82流至輸出通道⑽的過 ^ 化始會如步驟202中所示(「顯示驅動器處於部分 2立中或阿爾法模式之中?」)先判斷該顯示驅動器3 6 ^兄係處於部分模式(其意謂著在RAM 82中的影像要被顯 )或者係阿爾法模式(其意謂著S RAM 82中的影像要結 &正常的視頻音初^、 M竹)。倘若該顯示驅動器36係處於部分模 式或阿爾法模式夕山 、、爻中的話,便會如步驟204(「以被儲存在 Ram之中之資粗 t y叶的格式和該顯示驅動器究竟係處於正常功 率或低功率之中# 作決定的速率來從該ram處讀取資料J ) 25 200912875 之中所示以相依於該等部分模式組態的一怪定速率來從該 RAM 82處讀取該部分影像資料。該等部分模式組態包含 該顯示驅動器36究竟係處於阿爾法模式(於此情況中,從 該RAM 82處讀取資料的時序係由Pcik來設定)之中或不 處於阿爾法模式(於此情況中,該顯示驅動器36時序係由 一頻率可能約為13.0MHz的内部振盪器來設定)之中。會 影響該RAM讀取速率的其它部分模式組態則有該部分模 式運作究竟係處於正常功率或低功率處,以及該影像是否 要被擴增為該影像尺寸的2X ^下文將更詳細說明前述其它 部分模式組態。 功率部分模式 在圖6的流程圖中,會在步驟2〇6(「是否處於低功率 模式之中?」)之中判斷該部分模式究竟係處於正常功率模 式或低功率模式之中。偏若係處於正常功率模式之中的 繼208(「倘若必要的話,將資料格式 2集合的兩個18位以素,心形成複數個2像素群」) =於必要時藉由將複數個零放在最低有效位元位置之中 功率模成18位元像素。倘若係處於低 個後去, 了月匕僅有當該RAM 82中的資料為每 二素1位元或每個像素3位元時才會被該主處理器3。 鱼疋),那麼被發送至 地^ 30 位元將會具有用於 盛器時脈(圖中並未顯示)除以四,從而::::分模式振 所*耗的功率縮減為正常功率的四分之一。 26 200912875 當該顯示驅動器36處於低功 的像素會同時被傳輸至該等輸出通=時用:?位元 的貧料會如步驟21 〇(「將& '個像素 使用相線設至第—線鎖存器,以便 =㈣的36位元來同時載入四個2像素群」)之中所干 地同柃被傳輸至該等輸 」)之中所不 「第-列…… 的四個鎖存器,其中, 歹J鎖存器」所指的係在本申 述的鎖存器列110。 月案附件Β令所示和所 之中26 ’偶若該部分模式係處於正常功率模式 之中的話,那麼該部分記憶體ram 212(「擴增PM資料 貧科便了在步驟 中,每-個像素均合被複製在擴增。因為在擴增模式之 所以,將資料載入= 行與-相鄰線之中, 該等二像素資料相Γ 中必須經過修正,俾使 用以填、, 疋36個像素位元,會係由被複製 資料數值」)之;俾使兩個像素具有相同的 的線相同的像素資料备在為提供該顯示器中兩條相鄰 入該第-線鎖存卜Α 驟216(每隔2個線輸出便載 、’ 人)之中隔線寫入該顯示器之後便載入 2 一線鎖存ϋ。獨該部分模式究竟 之中,所生成的部分資料均會被傳送至= 次務配方塊2 1 8Γ「ifer頡、土 4Δ m 又合收 (爾法摻配」)’該方塊可能會或可浐 常功率部分資料與正常視頻資料進行摻配,而 M W會如步驟22G(「將像素f料發送至源極^ 27 200912875 ϋ中所示被傳送至源極驅動1⑽。在該2像素資料 =寫入該等輪出…"之後,顯示驅動器 會相依於圖 6的丰! 圃6的步驟222(「是否為部分模式?」)之中所 決定之該顯示驅動11 %究竟係處於部分模式或 之中來再度開始進行該循環。 、式 在正常視頻模式之中,資料會分別在步驟230(「顯示 驅動器是否處於RGB滿瓶播4 + 士 〇 、. 視頻模式之中?」)之中或在步驟 232(「顯示驅動器是否處於肌模式之巾?」)之中當成 RGB 24位元視頻或MpL視頻被輸入該顯示驅動器刊之 中。倘若所接收的正常視頻資料為RGB 24位元資料的話, 該資料會在步驟234(「將所有非24位元輸入資料轉化成24 位元/像素,延遲且同步化DE」)之中直接被發送至視頻介 面90,其在該處會於必要時被格式化成複數個24位元像 素,DE脈衝會被延遲,而且DE脈衝中的轉變會同步於 Pclk。倘若所接收的正常視頻資料為MpL資料的話,其便 會在步驟23 6(「解碼MPL資料」)之中被解碼成平行資料。 於s亥正常視頻資料被步驟Μ 4中的處理正規化之後,該正 常視頻資料便會被傳送至DE學習92並且會如步驟238(Γ移 除DE輪入之中的錯誤轉變」)之中所示般地以數位方式被 過濾。s亥DE學習方塊的運作方式會在下面的de學習段 落之中作說明。 當該正常視頻資料已經通過DE學習方塊92之後,便 會在圖6中的步驟240(「倍增匯流排寬度,用以形成一 2 28 200912875 :素群」)之中於圖2中的視頻多工方塊94之中將兩個正 :視頻像素排列成36位元的平行資料。所生成的視頻資 :會被傳达至擴增、混色、及/或截捨方 96,於該方塊 中會判斷是否要在步驟242(「擴增視頻資料?」)之中擴
增該視頻資料。倘若該正常視頻不要被擴增的話,便合在 步驟244(「將PCLK週期楯大ο废 B 常模式運算之中」)之中二二以便使用在其餘的正 」;干將Pclk頻率除以2,以便使用在其 餘的正常模式處理之中。倘若該正常視頻資料要被擴增的 話,那麼便會在步驟246(「將位址線設至第一線鎖存号, 以便使用相同的36位元每次載入兩個2像素群」)之中複 製每-個24 &元像素’俾使要被平行處理的兩組像素中 的每-者均相同。接著便會在步驟⑽(「設定顯示器線時 序,俾使每-個i輸入視頻線會寫入兩條輸出線」)之中調 整線時序’俾使針對視頻的每—條線來寫人兩條輸出線。 在步驟25〇(「是否致能混色模式?」)之中會判斷每個 像素24位疋是否要被混色成每個像素18位元或 截捨每一個子像素的最後兩位元。倘若適用的話便會在 步驟252(「將24位元資料混色成18位元資料」)之;對 該24位元資料實施混色,否則便會在步驟μ#(「截捨每 :個子像素的最後2位元」)之令截捨該24位元資料。接 f,便會在步驟218之_將所生成的每個像素18位元的 貧料傳送至圖2中的阿爾法摻配方塊98 ^ 學習 在DE學習方塊92中,會在每—個DE脈衝期間計算 29 200912875 DE成號為低位準的pik柄Μ# 幻clk週期的數量,且倘若兩個連續外 數相同的話,該計數便會被標示為已學習DE⑯位準計數 (Learned DE Low count)。此計數會保持不變,直 現相同的連續兩個DE難準計數且不同於先前的已學^ DE低位準计數為止。相同的厍棟女、电印 θ 门的原理亦適用於DE週期,也就 疋 訊號的連續下降緣之間的Pclk週期的數量, 二=兩個連'續DE週期計數相同的話,該計數便會成為 DB^mt^(Learned DE peri〇d c〇unt)〇||^± 及已學習DE低位準計數和該已學習de週期計數,該 為低位準的時間和言亥DE週期一次的變化便分別不會改變 该已學習DE低位準計數和該已學習M週期計數。該等加 脈衝亚不存在於該顯示器的垂直空白週期期間,而藉由偵 測在該垂直空白週期和總時間的起始處消失的〇Ε脈衝何 時會出現與消失直到它們再度出現為止,便可學習到有效 線(valid line)的數量和全部線(t〇tanine)的數量。 圖7所示的係介於圖7中圓圈A和圓圈B之間的De 學習過程的流程圖24〇,用於以數位方式來過濾de訊號。 圖8中所示,该已學習DE低位準計數和該已學習 週期计數係始於第一 DE脈衝被輸入至圖2中的de學習 方塊而δ亥等已學習有效線和該等已學習全部線的學習時 點則係從该已學習DE低位準計數和該已學習DE週期計 數非零之後開始。在圖7中,於該DE訊號的低位準脈衝 功間的Pclk週期的數量會分別在步驟242(「計算一 DE低 位準脈衝之中開始於DE下降之後的一 pdk週期並且結束 200912875 於DE上升之後的一 pclk週期的pcik週期的數量」)和 244(计算下一個DE低位準脈衝之中開始於DE下降之後 的一 pcik週期並且結束於DE上升之後的_ pcik週期的 Pdk週,的數量」)之中被計算兩次,並且會在步驟2柯「兩 個計數是否相同?」)之中比較該等兩個計數。倘若該等兩 個計數相同的話,該已學f DE低位準計數便會在步驟 248。(「將DE 6學習低位準計數設為最終計數」)之中被設 為最終計數。倘若該等兩個計數不才目同的話,那麼便會在 v驟244 <中產生―額外計數並且和該最終計數作比較。 此過程會持續進行,直到兩個連續計數相同並且該已學習 Μ低位準计數被設定為止。於該計數被設定之後,會在 步驟250(「計算下一個Μ低位準脈衝之中開始於加下 降之後的-Pclk週期並且結束於加上升之後的一灿週 期的pclk週期的數量」)之令計算下一個de脈衝期間在該 Μ脈衝的低位準狀態期間的週期的數量,且倘若最 終兩個計數相同的話,該最終已學習de低位準計數便會 2驟252(「最終兩個計數是否相同?」)之中被設為最 、…十數1㈣等兩個計數不相同的話,便會如方塊250 中所不I又地叶异下—個DE訊號的低位準狀態期間的pdk U的數量’並且接著會在步驟⑸之中和該最終計數進 :比較。因此,除非出現兩個連續計數且不同於目前的已 Π:低:準計數,否則,該已學…位準計數便 r B "過程不僅會以數位方式來過濾該DE低位準 脈衝時間,還介耸兮贴_ ^ €允4该顯示驅動器36調整至一具 31 200912875 位準脈衝時間的新DE訊铗.c , Λ號。相反地’倘若在兩個連續D 低位準脈衝時間期間 ]J此有相同的兩個突波(glitch)的話, 那麼,該已學習# 低位準計數將會錯誤地改變,不過, 虽兩個無突波的DE # a .仕/ 低位準脈衝出現在一列之中時其便會 被修正。因為其中—督 ' 貫施例中的顯示驅動器36會以每秒 六十次的方式來刷新該 4 Λ ·,、'頁不态,所以,一次性的突波實際 上並不會在被顯示的影 π 〜办彳豕甲造成可察覺性的改變。 X已學@ DE週期計數會以和該已學f DE低位準計 數計算的相同方式來計算。因此,步冑254(「計算一加 週期之中開始於郎下降之後的一 pclk週期並且結束於μ :次下降之後的-pclk週期的pclk週期的數量」(「計 异下—個DE週期之中開始於DE下降之後的一 pelk週期 並^結束於Μ再次下降之後的一 _週期的邮週期的 數里」)、258(「兩個計數是否相同?」)、260(「將DE已 學,週期計數設為最終計數」)、以及262(「最終兩個計 數疋否相肖?」)之中的處理分別為步驟242、244、246、 248、以及252之中的處理的DE週期對應處理。在步驟 264(Γ計算下一個DE週期之中開始於DE下降之後的一 週期並且結束KDE再次下降之後的一 pclk週期的…化週 期的數量並且提供—已學„ χ計數值’該數值為該計數 期間的pclk週期的流動計數(running c〇unt)」)之中所提出 的處理會實施步驟250之中的處理的DE週期對應處理, 但是其還會提供該週期計數期間該等Pclk週期的流動計 數。此流動計數係用來決定一 DE脈衝何時消失,用以表 32 200912875 示該垂直空白週期的起點。 圖8所示的係用於決 習DE诮如斗也 疋匕予$ DE低位準計數、已學 計數的相關訊號的時序圖。學習全部線 本實施例中,其為對稱…於 線46的重置訊號,其椤 中的 m ^ μ 42 ^ 八不”,,’、reset-n。重置訊號的下方為 n [經被延遲兩個DE訊號週期的DE m於, 圖中以符號de d2來矣干。泛® °遽 - /、。為更佳地解釋本發明,圖8 M訊號的低位準脈衝和高位準脈衝的相對長度已經變形。 一般來說’低位準脈衝(其會水平空白週期)的寬度會小於 之南位準脈衝的寬度5%。<们的下降緣會產生一下降緣 訊號(fe,其係開始於de_d2的下降緣並且寬為一個㈣ 週期。同樣地’ de—d2的上升緣係用來產生一上升緣訊號 <re’其係開始於de_d2的上升緣並且寬同樣為一個㈣ 週期。de—re脈衝訊號的下方為標示& <咖的計數,其 係開始於該重置訊號變成高位準而被解除之㈣^ “的 下-個下降緣,而且該計數會針對每—個⑽週期而遞 增’直到de_fe的下―個下降緣為止,其會於此時點處被 重置成「1」計數,用以再次開始進行計數。 標示為iast_de_i〇w的線為從de_fe的下降緣至開始於 該顯示驅動器36離開重置狀態之後的de—re的下一個下降 緣所算出的Pdk週期的數量。如圖7中所示,—e—“ 的第一計數為2,其同樣適用於下一個DE低位準脈衝。 因此,learnecLde 一 l〇w會在第二個last_d〇〇w計數之後從 33 200912875 〇變成2。同樣地,last—de—per會在該顯示驅動器%離開 重置狀態之後的de_fe的第一個下降緣處開始進行計數, 並且在de_fe的下一個下降緣處(last—de_per計數會於該時 點處重新開始)停止計數。在相同的兩個連續計數之後, learned_de_per會被設為iast—de_per的最終計數。在該已 予習DE低位準計數為非〇之後,且在該已學習DE週期 °十數為非〇之後,該1earned_x—cnt計數便會在de_fe的下 一個下降緣處開始進行計數,並且在該learned—x—cnt抵達 和該已學習DE週期計數相同的計數之後在de-fe的下一 個下降緣處開始重新計數。 Θ 8中在DE訊號中於元件符號27〇、、以及 處顯不出三個錯誤。虛線所示的係正確的DE㉟號。該些 錯誤:的每—者均會改變如圖8中所示的de_cnt、Μ : 位準。十數H DE週期計數。但是因為該些錯誤之中沒 可者會產生具有相同計數的兩個連續錯誤的 :cnt具有相同計數的兩個連續錯誤的低位準計數、 f是具有相同計數的兩個連續錯誤的DE週期計數,因此, learned—X cnt s Ρ Φ ^ τ\χ: 期計數均不會改變,此一個:準計數、以及已學習郎週 其餘部分所使用的已 生DE矾旎之_被濾除。 續ΛΙΓ示的係整個訊框的時序圖並且圖中顯示出其延 、,只8個DE週期,用以幫助解 = —個DE週期會對應 T際上’因為每 所以,每-個訊框之中的D广器34之中的其中-列, E週期的數量會更高,通常為 34 200912875 DE脈衝2 76係表示每一個訊框 數百個。圖中虛線所示的 中的垂直空白週期。 準财衝和考圖9,步驟「已學習加低位 週期計數兩者>o?j)顯示出用以決定 有效線和已學習全部線的過程係直到已學習μ低 位準5十數和已學習Dp · a 週期计數兩者均非零時才會開始。 虽顯不驅動器36被重置時,已學習m低位準計數和已學 習DE週期計數便會被設為零。在滿足條件之後,在步驟 叫「計算垂直空白線的數量」)和m(「下一個〇Ε週期 中的2個吨是否為DE高位準?」)之中會計算垂直空白 線的數量’該等步驟還會找尋第一有效線。線計數器會在 步驟286(「將線計數器設為1」)之中被設為i,並且會在 步驟288(「下—個郎週期中的2個Pelk是否為DE高位 準.」)和290(「遞增線計數器」)之中進行測試,用以找 尋該垂直空白的第-DE週期。接著,步驟292(「該等有 效線是否已經被計算過兩次?」作判斷目前的線計數是否 為第一有效線計數。倘若為否的話,在步驟294(「將已學 習有效線設為最終的有效線計數」)之中便會將已學習有效 線a十數a又為目如的線計數,並且在步驟296(將已學習全部 線設為已學習有效線計數加上垂直空白線的數量)之中將已 予省全部線at數设為目前的線計數加上在步驟282與284 之中所決定的垂直空白線的數量。接著,便會在步驟 29 8(「遞增計數器」)和3〇〇(「下一個DE週期中的2個pclk 是否為DE高位準?」)之中找尋第一線。步驟3〇2(「該等 35 200912875 全部線是否已經祐 已經被計算過兩^异過兩次?」)會判斷該等全部線是否 驟以“你若兮等人二:若為否的話’該運作便會移到步 μ專全部線已經被計算過兩次 步驟304(「最钦从0 7 J古使會在 ^的2個全部線計數是否相同 較該等兩個計數用以判斷它們是否相同,且二之二 話,該運作便舍A A必, 们右马否的 同的話,便會在牛驟人Γ 286。倘若該等兩個計數相 全部線特)之Γ 學習全部線計數設為最終 」)之令將該已學習全部線計數設為最終線計數 且該運作會返 斷"望“ 。偶若在步驟292之中的測試判 ^、有效線已經被計算過兩次的話,便會在步驟 3〇8(「最終的2個有效線計數是否相同?」)之中比較該等 兩個計數用以判斷它們是否相同,且倘若為否的話,該運 作便會再次移到㈣298。倘若該等兩個計數相同的I 便會在步冑训(「將已學習有效線計數設為最終有效線計 數」)之中將已學習有效線計數設為最終線計數且該運作合 返回步驟286。NO運算(ΝΟ〇ρ)步驟312、314、以及316 為流程圖工具’用以正確地顯示肖DE學習程序的處理流 程。 倘若該已學習DE低位準計數或該已學習De週期叶 數在DE學習過程(除非顯示驅動器36處於重置狀態或睡 眠狀態’否則豸DE ^習過程便會不斷地運作)期間改變的 3舌’那麼,該DE學習過程便會重新開始。 阿碥法摻配 圖ί〇所示的係圖2之中阿爾法摻配方塊98之運作的 36 200912875 處理流程圖320。如圖l〇中斛-,丨从β Τ所不,倘若顯示驅動器36在 步驟322(疋否處於低功率模式?」)之中處於低功率模 式之中的話,圓圈C處的部分m料便會被傳送至阿爾 法換配方塊98的圓圈B處的輸出,因為低功率模式並不 適合掺配副82資料和正常視頻資料。接著便會在步驟 3二(「是否處於阿爾法摻配模式之中?」)之中判斷顯示驅 動盗36是否處於阿爾法摻配模式之中,而倘若為否的节, 該部分模式資料便會被傳送至_ E處的❹。接著便會 在步驟326(「正常視頻2像素集是否位於已定義的部分視 窗外面?」)之中判斷正常2像素集是否位於已定義的部分 視窗外面。倘若為是的話,便會保留該部分模式資料,直 到-位於該已定義部分視窗植面的…像素集正在被處 理為止’ @已定義部分視窗係由被設定在暫存器之中的部 分:憶體起始列與結束列以及部分記憶體起始行與結束行 :二:二主處理器30㉟夠對其加以改變用以將該部分記 ®放置在顯示器34之上所希的位置處。倘若要被 顯:的正常像素資料至少部分位於該已定義部分視窗之中 二那麼’ 5亥-像素集中的每-個像素便會被分開且平 IS理並且稍後在經由阿爾法摻配方& 98的輸出圓圈E 不傳送至輪出通道1〇〇之前會被重新組合。 正常視頻資料(若存在的話)會在圓圈D處進入阿爾法 摻配流程圖3 7 Λ 4 並且會在步驟328(是否處於阿爾法摻配 才美式^ 中 9 、 ·」)之中判斷顯示驅動器30是否處於阿爾法模 式之中。桃、 右為否的話,正常視頻資料便會直接被傳送至 37 200912875 處的輸出。倘若顯示驅動器36是處於阿爾法摻配 :的話,便會在步驟34〇(「正常視頻2像素集是否 位於已疋義的部分視窗外面? ,、 隹曰^ T判斷正常視頻2像素 集疋否位於已定義的部分視窗外面”尚若為是的正 常視頻2像素錢會被傳送^圈Ε處的輸出。 §亥2像素集中的兩個像素中的每-個像素會同時並且 以相同的方式被分開摻配。在 於、捃隹少驟342(顯不驅動器是否處 =透模式之中以及該PM 2像素集中的第一像素之 中曰檢查該部分記憶體像素,用以判斷該顯示驅動哭36 是否處於通透模式㈣卿arent mGde)之中,而倘若為是的 活’則會判斷該部分記憶體像素資料是否全部為零(也就 是,該三子像素資料中的每—者全部為零)。倘若兩個條件 均滿足的話,便會在步驟344(「省略第一 pM像素)之中 =部,記憶體像素。倘若該些條件中其中—者:未滿 足的逢’便會在㈣346(「根據摻配位準以算術方式來分 割該2像素集中第—像素的子像素資料」)之中於必要日夺二 由本技術中熟知的方法將該部分記憶體像素中的個別心 素縮小至它們的數值的75%、5〇%、⑽、或是〇%(設定成 全部為零)。於此處理的正常視頻對應處理中,同樣會在步 驟348(顯示驅動器是否處於通透模式之中以及該pM 2像 素集中的第一像素=0 ?)之中會檢查該部分記憶體像素,用 以判斷該顯示驅動器36是否處於通透模式之中,而倘若 為是的話,則會判斷該部分記憶體像素資料是否全部為= (也就是,該三子像素資料中的每一者全部為零)。倘若兩 38 200912875 個條件均滿足的話,便會在步驟350(「將第一視頻像素放 置在重新建構的2像素群的第一像素位置之中」)之中將該 正常視頻第一像素放置在該經修正的2像素集的第一像素 位置之中。倘若該些條件中其中一者並未滿足的話,便會 在步驟352(「根據摻配位準以算術方式來分割該2像素集 中第一像素的子像素資料」)之中於必要時將該正常視頻像 素中的個別子像素縮小至它們的數值的〇%、25%、5〇%、 或是75%並且在步驟354(「以算術方式將子像素資料相加 在起」)之中將該等已縮小的部分記憶體子像素和該等已 縮小的正常視頻子像素相加在一起。在步驟356(「將該第 一經摻配的像素放置在重新建構的2像素群的第—像素位 置之中」)之中會將該經摻配的像素放置在要形成的該經修 正2像素集的第一像素位置之中。 在步驟362(顯示驅動器是否處於通透模式之中以及該 PM 2像素集t的第二像素=〇?)、364(「省略第二pM像 素」「根據摻配位準以算術方式來分割該2像素集 中第二像素的子像素資料」)、368(顯示驅動器是否處於通 透模式之中以及該PM 2像素集中的第二像素 、 ㈣在重新建構的2像素群的第二 像素位置之中」)、372(「根摅掾邮a .隹 很據摻配位準以算術方式來分割 ^像素集中第二像相子像素f料」)、374(「 式將子像素資料相加在-起」)、以及376(「將該第一經 摻配的像素放置在重新建…像素群的第二像素位置之 中」)之中會以和該2像素集中的第一像素相同的方式來處 39 200912875 理部分S己憶體資料和正當j 和正吊視頻資料之外來2像素集中的第 二像素’該等步驟分別對應於步驟342、344、346、348、 350、352、354、以及 356。 控制顯„示_.器 接著參考圖11,圖中所示的係_顯示器_,其在視 窗604之中攜載著—顯示影像⑽Piay Image,DI)602,該 顯不影像可能係—正常視頻影像或是該顯示驅動器36處 於部分模式之中時所產生的_影像。m6〇2係由該顯示器 之上的一組座標來定義。該些座標為起始行606、結束行 _、起始列610、以及結束列612。該顯示胃_之中包 圍該DI 602的剩餘部分為邊界614。舉例來說,〇ι術可 能包含-背景顏色區616,其會包圍一和該器件本身相關 路或是與該器件所提供的服務相關聯的商標或標識區 618。當該n件進人其運作的部分模式之中時便會自動顯 :該影像602。該器件可能會在沒有任何使用者輪入的一 &預定時間之後進人低功率。轉變成低功率模式和小型顯 不亦可能會受限於電池電量狀態。 上面所述的證82係用來健存用於該顯示器之局部 刷新的影像資料。其可在部分模式之中 ^ '甲被虽作唯一視頻來 者’其内容亦可在阿爾法摻配模式之中和外來視頻 進仃摻配(或是叠置在該外來視頻資料之上)。當運作 ::模式之中時,系統功率會大幅地下降,因為該系統 =頻控制器可能會被關閉。於此模式之中,影像資料 曰足該RAM 82之中被讀取並且用來刷新該顯示器。所有 40 200912875 :顯不刷新時序都係從内部振盪器(圖中並未顯示 知的,俾使並不需要用到任何的外部視頻訊號。 邮於較佳的實施例中,RAM82含有23〇,伽位元的記憶 =此尺寸足以顯示- _32{^3位元資料視窗,或者 足以顯不在該顯示視窗(display window,DW)中 像素乘以每-個像素之顏色深度方面為相等的任何尺寸。… 該系統處理器會感測該器件何時進入電源關閉模式、 :時結束視頻模式、及/或用於顯示視頻模式的時間何^逾 時。被儲存纟一記憶體之中的指♦接著便可操作該顯示 ^ ’用以利用來自RAM 82的資料來裝載該顯示器。用於 實現此運作的步驟顯示在圖1 2中。 山就第一步驟620(「將邊界像素放置在鎖存器的SD頂 端列之中」)來說,顯示驅動器36會將邊界資料讀取至該 •"’頁示器之中。邊界資料可被儲存在本申請案附件B中以元 件符號110來表示之第一列鎖存器中的全部鎖存器之中, 因為這對所有的邊界像素來說都係相同的。 在下一道步驟622(「要被發送至該片玻璃的下一條線 是否小於部分顯示視窗起始線或大於指定的部分顯示視窗 結束線?」)之中’顯示驅動器36會讀取ram 82以及用 於DI 602的暫存器74之中的資料。如本專利案中其它地 方的解釋,RAM 82的輸出會透過一對匯流排被供應至該 等輪出通道1 00。該資料的位址會經過檢查,且倘若該像 素位於DI的座標外面的話’那麼該像素便係一邊界像素 並且會保持不變,其答案為「是」而該鎖存器之中的像素 200912875 會維持相同並且合名牛_ ^ 夕+ > 4(顯示在SD第一線鎖存器 被編碼的像素」)之中將該 考34。πη + 貝仔Β。中的像素發送至顯示 4不過,倘若該像素係位於DW之中的坏 由 示驅動器36便會前進至 、-’那麼該顯 逛主下一道步驟62 「 一條線放置在該鎖存器的SD頂端列之φ," μ V 、 分顯示視t Μ # _ # ,錢應於該部 八㈣存^相始並且結束在對應於該部 刀顯不視窗結束行的鎖存器處」)。 =步驟中每次多行时式料邊界像素载入 J而鎖存器之中,用以形成肖DW的其中一列。如本文其 匕地方的解釋’該顯示驅動器%會提供有效的資料封裝, 以便同時填充多行。該等輸出通冑1〇〇每次會接收刊位 凡’而且由於資料封裝的關係’在一時脈循環之中最多可 以填充八行。而後’該源極驅動器便會如上面所述般地來 裳載該等輸出通道,直到整條像素線均位於本申請案附件 B中以70件符f虎1 1 〇來表示的第一列鎖存器之中為止。在 完成裝載時,便會如同步驟628(「顯示在SD第一線鎖存 器之中被編碼的像素」)之中所提供般地顯示該等像素。 倘若所顯示的最後一線為Dw結束列612的話,該顯 不驅動|§ 36便會重覆進行上面所述步驟,參見步驟63〇广所 顯示的最後一線是否為部分顯示視窗結束線?」)。若為否 的話’該處理器便會查看該顯示器是否已經進入垂直空白 之中(步驟632:「顯示器是否已經進入垂直空白之中?」)。 若為是的話,該處理器便會跳至步驟622並且重覆進行後 面的步驟。 42 200912875 因此,主處理器3〇能夠藉由利用 一 柑W用顯不窗起始線、顯示 窗結束線、顯不窗起始行、以及顯示窗結束行來裝載A宜 的暫存器74用以將該影像定位在該顯示器34之上。:由 此方法’利用兩次暫存器寫入來載 執八新的起始線號碼和結 束線號瑪便可以上下移動該影像,利用兩次暫存器寫入來 載入新的起始線號碼和结走飧骑* 采線唬碼便可以左右移動該影 像,或是利用對該顯示驅動^ 36進行四次暫存器寫入便 可以將該影像移動至-新的垂直和水平位置處。因此,該 影像可被輕易地定位,有如螢幕保護程式_般 運作。 伽瑪補償 接著參考圖13, 一源極驅動器電路(SDC)IOO會提供 數位影像資料給被耗合至該等傳輸電晶體之源極的輸出通 ^ 200。伽瑪產生器電路(GGC)方塊扇會將輸入數位影像 貢料轉換成用以驅動該玻璃上之源極線所需要的類比電 座。該數位影像資料可能係來自一串流視頻介面或者來自 另-來源,例如暫存器、全訊框記憶體、或是部分顯示記 憶體。該SDC具有預設數量的輸出通道·。於較佳的實 中會有320條輪出通道。每一條輸出通道均會接收 象素的RGB ^料並且以同步於玻璃解多工器選擇訊號 (CKH1·3)的時間多工順序來對紅、綠、藍資料實施數位至 類比轉換。每 _ yffi Αά pa ,ν-., — 母個線時間内的RGB資料的轉換順序係取決 於一第一暫存器的設定值。 亥第一暫存器中的—暫存器位元會控制該等輸出通道 43 200912875 的資料載入方向。對該玻璃的像素/線小於320個通道的顯 示應用來說,可能會使用一第二暫存器來指定哪些輸出會 有作用而哪些輸出不會被該應用使用。這可幫助最佳化該 驅動器和該玻璃有作用區之間的源極線扇出區域。倘若該 載入方向被設為S0 + S319方向的話,那麼該第二暫存器便 會被稱為S0輸出。倘若該載入方向被設為+ ^方向 的話,那麼該第二暫存器便會被稱為S3 19輸出。 通道驅動器DAC的電壓轉換特徵係取決於由伽瑪參考 電路(GGC)所產生的64個伽瑪參考電壓。該通道驅動器輸 出的驅動強度還可程式化用以最佳化具有各種尺寸和寄生 電容負載的面板的趨穩和功率效能。 在伽瑪產生方塊300的較佳實施例中有四條不同的固 有(intrinsic)伽瑪曲線可以使用。其會為每一條伽瑪曲線產 生64個參考電壓。該等固有曲線可能會達成模組使用者 的各種目標。其中一種目押可At扁,去艺t 種曰饪了犯係達到匹配不同模組供應 商的光學效能。其甚至可能合異#,, 选主j靶會最佳化一給定供應商的不同 顏色通道的個別曲線形狀。於該些情況中,可以針對每一 家模組供應商的玻璃特徵來最佳化該等四個曲線選項並且 可以選出正確的曲線與設定值。 使用多個固有曲狳今佘# 、-疋值的另一項理由可能係為一給 定的模組提供多個伽 欢值(舉例來說,7 =1.0、1.8、2.2、 2 _ 5),用以最佳化各種觀 裡规有條件和應用的效能。於此情況 中’可月匕會透過一伽瑪兮§令A人 估a u μ 士 馬°又疋命令或是經由伽瑪暫存器設定 值的直接暫存器存取㈣擇㈣各種曲線。 44 200912875 在選出最緊密匹配所希特徵的固有曲線之後,接著便 可能會進-步最佳化該曲線的形狀,㈣將會在本專利中 作解釋。於較佳的實施例中使用到四種形狀;不過熟習本 技術的人士便會瞭解,亦可以利用—種或任何數量的伽瑪 選擇曲線形狀來實行本發明。使用者可以為所有的顏色選 擇:種形狀’或者為每—條顏色通道選擇不同的曲線或 調足6又疋值。相同的固有形狀可用於具有不同最佳化設定 值的、彔色曲線和藍色曲線;或者’可以為每—條顏色通道 選擇不同的固有形狀與最佳化設定值。對一給定的顏色通 道來說’才目同的固有曲線形狀可用於兩種驅動極性 來說1由新增具有4纟1以上之選擇功能的輸出多工器 便可以從本文所揭示的伽瑪產生方塊處產生其它客製的伽 瑪曲線。 邊極驅動置^路:輪出通道方挽 源極驅動器電路(SDC)100具有兩個主要電路方塊。其 中一個係輸出通道方塊200,其會攜載每—個像素的數位 影像資料。每一行均係一條通道。另一個則係伽瑪產生器 電路方塊300。 SDC 100會運作在兩種模式之中:正常模式,於此模 式之中,視頻資料會串流至該LCD之中;以及低功率模式 (三位元或一位元),於此模式之中,來自部分RAM或其它 記憶體的資料會驅動該顯示器。接著參考圖14,SDC i⑼ 在正常模式之中會以每次兩條通道(行)的方式來裝載一列 之中的每一條通道400.n。資料會於偶數和奇數匯流排 45 200912875 2〇2、204之上被攜栽。一八位元位址匯流排2〇5會繞行至 位址解碼盗2〇8.n。每一對偶數和奇數通道均會有一解碼 器208在凡全裝载第一鎖存器列11〇之後,它的資料便 會被傳輸至第二鎖存器歹'"20。每一條通道(行)400·η均具 有解馬器60,其會將一輸入數位資料訊號轉換成一用於 驅動子像素的輸出類比電壓。該類比電壓會被供應至一 /亍觸塾20.ii位於列和行之交點處的玻璃解多工器 和傳輸電晶體40會將該等觸塾2〇 η上的類比電壓切換至 該顯不器中的液晶子像素。 於正常模式之中,視頻資料會從系統處理器處流到該 SDC 1〇〇。影像資料會被载入該等輸出通道4〇〇之中,而 且每個貝料數值均會被轉換成供應自該伽瑪產生方塊 3〇〇的類比電μ,用以驅動一液晶顯示器中的該等彩色像 ,。正常模式會針對每-個像素使料Μ18)位元的資料。 母-個像素均具有三個子像素H者為紅色,第二者 為藍色,而第三者為綠色。每—個子像素均為—6位元字 口此每—個像素會有18位元的資料,其包含三個6 位兀子組,每一個子像素有一個字組。該等輸出通道2⑻ 會將每一個子像素的數位資料數值轉換成—用於驅動該子 «的類比電壓。每次會針對每_種顏色來進行轉換,而 士母上次顏色轉換均可配合每—種顏色的不同伽瑪值來進 灯。β亥驅動類比電壓會被施加至該顯示器中的子像素位置 處的液晶1外加驅動類比電壓的大小會以熟習本技術的 人士所熟知的方式來控制該液晶的透射率。 46 200912875 :第一鎖存器υ二銷存見 如圖Μ中所示,SDC 100每次會輸出36°位元的資料 給該等輸出通道200。資料會在兩條匯流排2〇2、2〇4上被 饋达。於正常模式之中,每—條匯流排會攜载—像素的u h資料,而兩條匯流排202、2()4則會共同攜載兩個相 婀偶數和奇數)行的資料。像素位址方塊208切來自其 中-匯流排的資料導向歹,"10中的偶數鎖存器並且將另二 2資料導㈣11G中的奇數鎖存器。每__個像素會有一 鎖存盗。在每一個鎖存器内會有 會有—個六位π暫存器,它們 會保留母-個像素的18位元的RGB資料。在第一列110 :完全裝載之後’其致能訊,虎10"更會變成高位準且其内 :=Γ列12°。因此,可以利用未來像素的資: 像:列之中的該等行彻。在完成裝載之後,整列 像素的資料便會被載入第二鎖存器120之中。 不論該器件究竟係運作在正常模式、三 是—位元模式之中,SDC 100合一古 、式或 U〇之中。會一直將資料載入該鎖存器 能的狀能·白Z &模式期間,每一個子像素會有八個可 声έ :、 、黑色、紅色、藍色、綠色;以及該等顏 二°所產生的黃色、青綠色(cyan)、以及洋紅色 :伽⑷。在-位元模式之中,該等子像素 母—個像素僅會有白色或黑色。 T N而且 為在三位元模式之中銪 顯示)將會被除以4。此細過:内部振盪器(圖中並未 所有的數位方塊。-除㈣《器將會提供時脈給 一個不必要的電路方塊(舉例來說, 47 200912875 圖中並未顯示的背光)會被閑控關閉,用 將會輸出八個3位元像素, J ’人 於“ 京而且該等位址輸出和位址⑷ 輸出會將兩個最低有效位元(lb ^ 兀(isb)3又為1,用於每次定址八 個、二位兀像素。Pix0輸出和 妯私壯—姑 P 輸出會如圖4中所示般 才哀该專八個、三位元像素。 像素方塊會一直具有18位元的眘 讀位兀*的貝枓。對三位元模式來 數〇和Μ的資料會如所示般地被載入偶 ^奇數(左/右)行之中。該裝載作用會冗餘重覆進行四次。 不過,經過四次裝載之後,每一個 像素的最少四位元。該°會八有每一個子 中的貝抖匯抓排的母一個子像素鎖存器 ^兩位最低有效位元並未被使用。在-位_式之中, 種顏色的全部三位元的資料均會相同。 器電路:解 成類^ 120的資料會以每次一種顏色的方式從數位被轉換 列120’以便驅動該顯示器上該等薄膜電晶體的源極線。 60。於广輸出會經由三態緩衝器5〇被多工送往行解碼器 、壬何時間處’會有—代表紅色、藍色、或綠色的單 換1/六位兀字組’其會致能並且被傳送至解碼器60。 中W姐每一個鎖存器中的暫存器⑴、13.2、以及⑴ 每-Z會依序從數位訊號被轉換成類比電塵。轉換會在 且-重覆中的每一個暫存器13.1(紅色)上同時完成並 後轉換綠色。 冑兴監色,並且最 5亥等解碼器60會將數位訊號轉換成類比電壓。每一個 48 200912875 解碼器均為—64至1類比多工器。該等解碼n 6G會為— 來自暫存器13.卜13.2、或是13·3的數位輸入選擇六十四 们輪^類比電麼中的其中一者。該些電麼會驅動該彩色像 素。母一個解碼H 60肖會被輕合至伽瑪產生器電路 (GGC)300的一 64線輪出匯流排250。從下文便會明白,GGC 300中的每_個顏色均具有自己的伽瑪值。數位至類比轉 ^會以每次—種顏色的方式來依序實施。舉例來說,於設 疋'工色玲擇時’來自暫存器131的六位元紅色字組會被輸 ^至解碼ϋ 60。該解碼器60會接收六十四個紅色參考電 壓Λ號,其會從該等紅色參考電壓訊號甲選出對應於該六 ^紅色字組的電壓位準。該解碼器6〇係― :::式的6…類比多工器。此等解碼器為本技: …、知的。對任何給定的六位元數位字組來說,僅會 二條有效的路徑通過該解碼器樹。每一條電位有效路徑 的輪入端均會被連接至該等M參考電壓中的其中 而來自暫存 兮 ° · 、 3·2、或是13.3的數位訊號則會設定 效路,’用以連接龍於該數位訊號的類比電壓。 在該等三態緩衝器5〇和該等解碼器6 位準移位哭 以浐,、二 該等位準移位器係運轉在數位域之中,用 率。該數位電壓約A h8伏特,而該類比電壓則 =平方5^大特。此特點有助於節省功帛’因為功率係與電 在數位域之中。沈此來說’本發明大部分會儘可能地運作 解1 °° 6〇的類比輸出會被連接至一 3至1類比多工器 49 200912875 61其具有二個類比輪入,直包 資料輸人的第_類 ]、/表^模式之六位元 模式之一位-一 m ,以及代表—位元模式和三位元 . a貧料輪入的第二類比輸入和第:類比榦入 其具有兩個控制訊辨。u y ^一類比輸入。 式,用以解巧兮第二 控制訊號會選擇正常楔 鮮馬5亥第一類比訊號 擇第二或第三類w 力個㈣Wi會選 接收彩色(第-)類:Γ 模式期間,多工器61會 20。不過V 電I並且將其傳送至該顯示器的觸塾 不過,在三位元模式期間’多, 該等第二類比铪人只】會取出來自 們浐,“ 第二類比輸入的零或-資料並且將它 們%加至觸塾2 〇。 匕 =工器Η的輸出會被連接至放大器62,其會在心 70核式期間緩衝來自觸墊20的類比雷厭认 門夕 的頦比電壓。於正常模式期 ^夕工S 61會將已解碼的類比電麼輸出傳送至運算放 大益62。其會緩衝㈣色電壓訊號並且將其施加至該 觸墊2〇。不過,於3位元運作期間,運算放大器62則會 被關閉,而該運算放大$ 62中的一並聯切換器則會將輸 入分流至輸出。就此來說,於3位元模式期間,多工器Η 的輸出會被連接至觸塾2〇。多工器61直接從ggc 3⑼處 接收一參考電壓並且透過運算放大器62的旁通連接來將 s亥參考電壓直接施加至觸墊20。 该LCD玻璃顯示器具有每一個像素的三個薄膜傳導電 晶體40R、40G、或是40B(每一種顏色一個薄膜傳導電晶 體)。該通道驅動器具有不同的選擇訊號RS、Qs、以及, 用於選擇要被顯示的紅色子像素、綠色子像素、或是藍色 50 200912875 子像素的資料。該玻璃面板具有三條時脈線CKH1 (紅色)、 CKH2(綠色)、以及CKH3(藍色),它們會分別控制該等紅 色子像素、綠色子像素、以及藍色子像素的運作。於一實 鉍例中,該等選擇訊號RS、Gs、以及bs與該等時脈訊號 CKH1至3可能會相同或者可能會被切換成相同。於所有 的情況中,當CKH1變成高位準時,該等行中每一行的紅 色電壓便會經由時脈控制被送入該選定列的紅色子像素之 中。顏色選擇和時脈控制會針對藍色、綠色重覆進行,直 到整列都具有其顏色電壓為止。一時序控制器(圖中並未顯 不)會控制该等顏色選擇訊號和時脈線CKm至3的時脈控 制作業。肖時序㈣器可能係—#就分離的彳塊或者亦 可能係位於該SDC内的一整合方塊。時序控制器和通道驅 動器電路的此等組態均係熟習本技術的人士所已知的。該 時序控制器(圖中並未顯示)會逐列地移動,直到填滿該顯 示器為止。 當紅色被選擇時,薄膜電晶體4〇R便會啟動。觸墊2〇 之上的輸出類比電壓會被施加至該顯示器第一行中的紅色 子像素。所有的紅色子像素會同時被致能。該過程會針對 其匕兩種顏色重覆進行’直到該列全部被供給能量為止。 該顯示器為電容性且其特點為可讓該等子像素被迅速地設 為由該六位元顏色字組所決定之它們的顏色位準。該電容 性特點會保留該等子像素上的電壓,直到該顯示器被刷新 為止。就此來說’每-個子像素會被迅速地供給能量,用 以提供三種顏色的混合,幻㈣示器中的該等列會被迅速 51 200912875 地裝載,用以顯示一影像的一訊框。該等紅色子像素、綠 色子像素、以及藍色子像素的照明定序會發生在非常短的 時間之中而讓肉眼無法察覺,而且該顯示器的電容會足以 維持連續顏色的外貌。 本發明的眾多優點中其中一項為每一個彩色像素會乓 同使用該等解碼器60、多工器61、以及運算放大器62。 不針對每一種顏色(3x320=960)使用分離的解碼器和放大 器,取而待之的係,本發明的較佳實施例針對所有三種顏 色僅具有一解碼器和一運算放大器。 熟習本技術的人士便會瞭解’列選擇訊號(圖中並未顯 示)會在該顯示器的每一次寫入期間被用來選擇該等列。該 等列選擇訊號係始於頂端列或底部列並且會逐列地運作f 直到整個顯示ϋ都被寫人為止。接著,該處理便會針對下 一個視頻訊框重新開始。列的數量為任意數。於較佳的實 施例中會彳彻列。不過,熟f本技術的人士便會瞭解,
:顯示器可能具有更多列或較少列,且該SDC會被配置成 用以驅動該選定顯示器中的所有列。 GC方塊300顯示在圖Μ之中。 成的網路:八十個範圍電…9。:係一由下面所組 五個範圍放大n 35G’·—參;J,五個範圍解碼器370; 參考電阻器串33〇,豆且右丄‘ 四個參考電壓輸出31〇 〇〇 一有,、十 類比多…。。為達闈述的I ::及六十四個4至1 出多工器。該“4個多工器32〇J15僅顯示出五個輸 的輪出會被放置在64位 52 200912875 兀輸出匯流排250之上,用以提供選帛64個參考電壓仏 該等輸出通道的㈣^該咖能夠針對每—種顏色的 正電壓和負錢來產生不同的伽瑪值。該GGc會克服查 值表的問題並且可取代作為該LCD顯示器的—即時類比電 壓產生器。該GGC還能夠在行進中(Qn此fiy)從其中一伽 瑪曲線切換至另一伽瑪曲線,用以針對每—種顏色讓該顯 不器具有不同的伽瑪值。該GGC可調整成用以適用於不 同的顯示器的伽瑪值。每一個伽瑪值均可以變更,用以適 應不同的顯示器。 …熟習本技術的人士便會瞭解,被施加至液晶的極性應 忒疋期地反轉。倘若持續地施加單一極性電壓給一液晶的 洁,那麼該晶體可能會變成永久性配向或者喪失其改變的 能力。因此,便會在該顯示器上造成鬼$(gh〇st image)。 為防止發生此問題,該伽瑪參考網路上的電壓3〇ι、3〇2 會定期地反轉,以便提供相反極性電壓給該顯示器的該等 線/列。其中一種典型技術便係線反轉,於該項技術中,每 —條線均會具有一被施加在一訊框之中的第一極性電壓以 及—被施加在下一個訊框之中的相反極性電壓。另一項技 術則係像素反轉,於該項技術中,於一第一訊框中的相鄰 像素會具有相反的極性,而在下一個訊框中,該等像素上 的極性則會被反轉。 藉由反轉圖1 5 A中的極性訊號便可達成反轉的目的。 這實際上係藉由施加一低電壓給上方端並且施加一高電壓 給下方端,反之亦然,用以「翻轉(flip)」該範圍電阻器串。 53 200912875 從參考電阻器串330反向回溯到輸入範圍電阻器串㈣ 可對GGC 300的運作方式作最佳的解釋。該GGC會輸出 六十四個參考電壓’它們的範圍從零(V__)至最大值 (VREFMAX)。不過,該等六十四個輸出並非為線性。 技術的人士便會瞭解’一 LCD的驅動電壓應該以非線性的 方式來改變。人類的彩色感知係、非線性的,因此,利用lcd 來再生彩色影像便必須為非線性,方能呈現出觀賞者可接 受的效果。除此之外’ LCD的透射響應亦為非線性而且 其同樣必須被建立在該伽瑪曲線之中。 於較佳的實施例中,解碼器60具有六十四個參考電 麼。該些參考職會在參考電阻器串33G上的分接點3ι〇 〇〇 至3UL63處被發現。該非線性會以下面數種方式被程式化 至該參考電阻器串33G之中。第—種方式係該等分接點之 間的間隔並不相等。因此,連續分接點之間的電壓降便會 不相同。第二種方式係由五個運算放大器35〇來驅動該串 33 0之上的五個分接點(〇、7、24、56、以及63)處的參考 電壓。該些放大器會被連接至範圍DAC 37〇,用以從該範 圍電阻器串390中選擇參考電壓。這會對伽瑪曲線提供粗 略調整並且讓使用者在行進中讓紅色、綠色、或是藍色具 有不同的伽瑪曲線,正值與負值。實際上,這係六組電壓。 輸入範圍電阻器串390具有彼此等距分隔的8〇個分接 54 200912875 占13亥串390提供一均等電壓分割的線性分壓器。共有五 個範圍DAC 370。每一個範圍DAC會在該範圍電阻器串则 之上可取得的32個可能參考電壓之中選擇其中一個參考 電f。舉例來說,DAC 371可能會連接至0與32之間的 任思分接點;DAC 372可能會連接至範圍在12至44中的 任意分接點;DAC 373可能會連接至分接點24至%; DA(: 374會連接至分接點36至68 ;以及dac π〗會連接至分 接點48至80。範圍DAC 37〇允許使用者藉由修正電阻器 串330的輸入電壓來修正輸出參考電阻器串33〇的伽瑪輸 出電壓。舉例來說’藉由變更範圍DAC 373的分接點輸入 便可調整參考電阻器串33。上位置24處的參考電壓。當 然,其同樣會影響位置7與56之間的電壓。電壓僅會在〇、 7 \24、56、以及63五個位置處被驅動。各位置之間的電 壓係取決於兩個受驅位置之間的選定位置。舉例來說,位 置24與7之間的電壓係具有位置24與7間之不均勻步階 的分壓器的結果。為達此結果,位置7處的4纟i多工器 322、位置μ處的32S、以及位置%處的3乃會被連接: 它們個別範圍放大器352、353、以及354的輸出。 〜乾圍電阻器串33〇上的電壓降會從高參考電壓(通 吊為3至5伏)變化至低參考電壓Vlr(通常為接地或零)。 雖然,有80個電阻,不過,每_ DAC 37()卻會從該範圍 電阻為串39〇處接收三十二個參考電壓。因此,在該等 37〇之中的參考電壓會有相當大的重疊。該等dac 37〇的 輪出為一四區段非線性曲線的中斷點(break p〇int)。該些區 55 200912875 段對應於四個可調替區敁~ — J 乃正 £ 域,63_56、56-24、24-7、以及 7_〇 〇 母-個範圍DAC均可個別選擇,用以在該範圍的其令一 個末端處建立一參考雷题。ηΛ/〇 1 千厂 /芩萆壓DAC 375會設定位準63處的 U:DAC 374會設定位準%處帽,DAC 373會設 ::準24處的電塵,DAC 372會設定位準7處, 而⑽371則會設定位準〇處的電壓。從-區域至下—個 區域的電料並㈣心且_的步階為非線性。 說,圖5所示的係其,一種顏色的典型伽瑪曲 、……、有64個標稱位準。在位準63和位準% 輸出電墨可能會改變-伏。不過,在位準56和位準2:之 間的電麗變化則約為0.4伏。在位準24和位準 壓變化則約為0·7 A。在位準7和位準〇之門的 … 則幾乎為二伏。換言之,分接點63 二=變化 分棬m: a a c 之間的電阻值和 等二:二 間的電阻值並不相同。在不相同且不相 瑪輸出。 甲”更θ產生非線性的伽 =佳=彳的GGC會將伽瑪曲線分成四個可調整的 决定= 56_24、24'7、以及範圍DAC會 卜母-個區域的其中一個末端’而該等輸出分接點則會 ϋΓΓΐ區處域的另—個末端。最大輸出電仏約為4伏) 63、56準24、處/而最小電以零伏)則係在位準〇處。位準 格。 以及〇處的電壓可被配置成適應顯示規 :低功率槿嗥 56 200912875 低功率模式可能會使用一位元或是三位元。在—位元 模式之中,使用者通常比較喜歡使用黑色和白色。不過, 亦可使用能夠藉由圖15A中的DAC 375&371所供應的電 壓範圍來創造的任何顏色。其中一個顏色可能係背景顏 色,而另一個顏色可能係前景顏色。其亦可能會從其中一 個前景顏色切換至另一個前景顏色。舉例來說,當電池功 率很低時,製造商可能會設定該伽瑪產生器電路用以將前 景顏色從白色切換成紅色,並且除了文字訊息或低功率影 像之外因而還可以使用該顏色來發出低功率警告。在三位 疋模式之中,該等子像素會以不同的方式來切換,用以提 供顏色。在一位元模式之中,該等子像素係以相同的方式 來切換(也就是,會具有相同的數值),用以僅提供兩種顏 色’匕們通常為黑色與白色。
在典型的低功率模式之中,該等顏色會處於它們的最 大值並且使用者可以產生紅色、,綠色、藍色、青綠色、洋 紅色、頁色 '黑色、以及白色。三位元模式會使用原色(紅 色、綠色、或是藍色)或是該些顏色的組合。每—者顏色可 能為高位準或低位準。不過’本發明的一特點係、,該等顏 色可被設為小於它們的最大值或最小值。因此,可以選擇 紅,的較淺濃淡度(電壓小於最高可能電壓)。選擇作業係 ,圍夕工„ 320、321來進行。藉由將紅色設定在小於 其取大值處並且將其它顏色設定在它們的最大值處,便會 降低,.工色讀&度。依此方式,藉由改變彼此的貢獻程度, 該伽瑪電路便不僅限於紅色、綠色、以及藍色的基本組合, 57 200912875 =會產生-組八個(在3位元模式之中)或兩個(在i位元 板式之中)客製顏色。 本發明的其中—4± ®L yv 項特點係其會彈性地在正常模式之中 =供最佳:力率並且在低功率模式之中節省功率。於正常模 :中母條通道(行)會由一緩衝器放大$62來個別驅 動。不過,在低功牽措+ 力羊^之中,該等緩衝器62則會被關 :亥顯示器則僅會由該等範圍放大器中的其中兩者來集 動於低功率拉式期間,該等輸出通道令的運算放大 器 62 以及 GGC 300 Φ 沾 f ^ · 中的乾圍放大器353至355均會被關 :而所有的伽瑪多工器32〇均會被中斷連接…偏壓電路 曰充分地提高範圍放大器351與352的功率,用以從一中 央伽瑪參考值處來驅動該顯示器。 在低功率模式之中,該通道驅動器僅需要一高電壓與 氏電壓ϋ為僅使用到該等高電廢與低電麗,所以,不需 =到參考電阻器帛33()且其實際上會被中斷連接,用以 1省力率β等低功率電麗並不會被解碼。取而代之的係, 對應於錢功率模式訊號的類比電壓會直接被連接至該等 道中的該等多卫胃61。因此,該偏壓方塊及該等兩 個:圍放大器351、352便會供電給該顯示器。—彩色模 式多工器340會被耦合至高參考電壓並且被耦合至dac 372的輸出。當選擇彩色模式且該器件進入低功率模式時, α。置63處的尚參考電壓便會直接被連接至第二範圍放大 °° 352。僅有兩個有效參考電壓會出現而且它們係在位置 和7處並且會被施加至匯流排25〇。相較於其它的電路 58 200912875 線路,從零和7位置處將電壓及電流攜載至該等通道多工 器η的電路線路會大於其它的電路線路。較 ^ =電阻,其接著便會使得該顯示器從—中…= 配八= 力率Γ元模式之中’該通道驅動器會實施上面 配合圖16所解釋的資料封裝。現在參考圖14, …接收三位元資料。實際上,每-種顏色二::: 多工並且透過LSB被傳送至多工器61,該等LSB會透過 虛線連接線51來控制該多工ϋ m瑪乡工g 32Q t 被關閉並且這會在三位元模式期間消除發生競奪 (contention)的可能性。 造商調啓 該等64個伽瑪多工器32〇可讓製造商調整該參考電阻 器串330的個別分接點。每-個多工器均具有四或多個輸 入分接點。該多工器上的—選擇訊號可讓使用者選擇所希 的分接點。不需要有64個說用以讓每—個伽瑪參考電 壓均有-個DAC的理由係參考電壓〇與63必定係曲線的 末端點並且必定會被連接至該參考電阻器串的該等末端。 該等64個伽瑪輸出多工器32〇允許作進—步調整。舉 例來說,在較佳的實施例中,每一個伽瑪多工$ 32〇均係 一 4至1類比多工器,用以產生四條不同的伽瑪曲線。不 過,該等多工器可為任何尺寸,大於或小於較佳實施例的 尺寸,舉例來說,其包含,但是並不限於:8至1哎是3 至1。 / 59 200912875 圖15B中所示的係具有一替代低功率調色盤的伽瑪產 生时電路300B。該ggc 300B具有被連接至範圍電阻器串 3 90的兩個64至1 DAC 376、377。方塊394中的顏色暫 存器會設定該等DAC 376、377,用以選擇該參考電阻器 串390上的其中一個位置。每一個DAC 376、377均可能 會從該範圍電阻器串390的完整範圍中選出8〇個電壓中 2其中一個.該等DAC中的其中一者係被設定成用於較 高的電壓而另一者則係被設定成用於較低的電壓。該等顏 色暫存器設定值可讓製造商個別地調整紅色、藍色、綠色 中每一種顏色的開啟與關閉強度,用以為低功率模式提供 更多顏色。於運作中,多工g 34〇、341中的控制訊號會 選擇DAC 376、377的輪出,而其它控制訊號則會關閉dac 371至375以及範圍放大器353、354、355t>範圍放大器35ι、 352的輸入會被連接至選擇多工器34〇、34ι的輪出。該等 放大器輸出會被連接至線252、253,用以直接驅動該:示 益。如上面的解釋’線252、253為伽瑪輸出匯流排250 中較大型的線路線。因&,在低功率模式之中只有兩條輸 出線會被驅動。 -替代方法藉由在參考電阻器串33〇之輸出處增加— 64至i多工器並且在三位元模式期間讓該等範圍放大器 350保持被開啟來提供更多顏色解析度。其會提供μ個輸 出參考電壓’該等輸出參考電壓可直接被施加至觸塾2〇。 舉例來說’熟習本技術的人士便可讓所有的伽瑪多工器被 開啟,使用該等多工器來選擇一給定顏色的高電壓與低電 60 200912875 壓,並且接著從該等伽瑪多工器Γ嚭$古& 笙、s β 夕态將该顏色直接至施加至該 等通道驅動器。使用.帝西庇扣 优用者需要使用兩個額外 和兩個緩衝器從該伽瑪來去含说奋士 主1多工器 ”·、考方塊處直接驅動該等行❶這讓 使用者可以和正當描# 嚶#一#± 、式之中雷同的方式在低功率模式之令 遠擇一種顏色。實際上 便用者可此會具有一種獨立的顏 色以及相依於該猶古銘A & 镯立顏色的七種其它顏色。 伽瑪產生器電路300Γ % _ a a y j00c所不的便係此種方式並且顯示 在圖15C之中〇64年1*73 解碼器378、379會被連接至64位 元輸出匯流排25〇。放大哭 〇 大态358、359的輸入會分別被連接 至解碼器 378、379 的輸出而且該等放大器輸出會被連接 至匯流排250之中女你·^也D , _ 5常尺寸的輸出線’用以驅動該顯 示器。顏色暫存器3Q1、io〇人 392會設定該等解碼器378、379 之中的顏色位準。於運作中,敕加说课+ 逆作〒’整個伽瑪電路3〇〇c會保持 元全開啟。雖然水^音始y丨X.. 只包例B消耗較多的功率;不過,附加 優點係具有較寬廣的顏辛鸯 m ^ ^
巧幻顧色選擇,因為顏色選擇係由GGC 300C的64位元輪出來進行。 在圖15B的實施例中,解碼器376、⑺各具有32個 刀接‘玷用乂應付五位元。不過,該等暫存器394會選擇 該等紅色、綠色、以B St A 1 > 及藍色中的每一種顏色的高設定值和 低設定值。 在GGC 3 00C中,DAC 378、379可以使用完整的顏色 範圍’和GGC 300A巾可用的有限範圍不同。同樣地,在 GGC贏中,其解碼器378、379同樣具有完整的顏色範 圍。 61 200912875 現在參考圖18,根據本文所主張之發明的一實施例, 低速串列介面(L〇Ssi),一部分顯 本案受讓人(National Semic〇nduct〇r公司)的商用產品包 含·一命令和組態級,
MpL 接收器,一 eeprom, 示記憶體,一視頻介面,一 器,一 DC-DC ’以及一 一時序控制器,複數個位準移位器,一振盪 轉換器,一源極驅動器,一伽瑪參考方塊 驅動器,其互連方式實質上如圖所示。 命令和組態方塊含有命令直譯器和組態暫存器,它們 會控制該器件的功能、1¾ ^值、以及運作模式。有兩種方 式可以用來控制該器件並且修正該等組態暫存器。於命令 模式之中,接㈣LoSSI介面料算碼會依據所接收的運 算碼以及儲存在EEPR0M之中的「命令設定槽(c〇_and Profile)」造成模式改變或是組態暫存器的改變。使用命令 模式來進行器件控制的優點在於其可讓該主處理器顯示驅 動器軟體獨立地顯示。在暫存器存取模式之中,該L〇SSI "面會直接存取該專組態暫存器。在硬體重置(reset N 接腳)判定之後時,該器件便會被置於命令模式之中。暫存 器存取模式可藉由送出進入暫存器存取模式命令而從該 LoSSI介面處被選定。命令模式可藉由送出進入命令模式 運算碼而從該LoSSI介面處被選定。 6亥LoSSI介面係用於下面數項功能:發送命令;存取 組態暫存器;以及將資料發送至部分顯示記憶體。該L〇ssi 介面會使用由SPI一CFG接腳的狀態所決定的sPI或TSI協 定。LoSSI介面訊號會使用CMOS邏輯位準(GND、VDDD)。 62 200912875 該LoSSI介面包含四個訊號:sp—csx(晶片選擇輸入),其 為低位準有作用(lGW_aetive) ; sp—咖(串列時脈輸入卜其 為資料傳輸同步訊號’其可在暫存器寫入或命令運算期間 運作在同it 1 GMHz的速度處,或是在暫存器讀取運算期間 運乍在π it 6·6ΜΗζ的速度處,而且應該在閒置時被設為 高位準·,sp—DI(w資料輸入),其μ列資料輸入接腳並 ί 曰在SP-CLK的上升緣處被取樣;以及sp—D〇(串列資 厂輸出)其為串列資料輸出接腳並且除了在讀取運算期間 資料㈣動讀出之外其均會維持在高阻抗狀態中。倘若該 處理器支援雙向資料傳輸的話,sp—m訊號和Sp—D〇訊 ,便可能會被連結在一起。㈣L〇ssl介面上支援兩種協 定8位元協定(spi協定);以及9位元協定(顶協定), 其在每一次交易的開始處包含一額外位元。該spi協定係 藉由將該SPI—CFG接腳連接至VDD而被選擇 八tsi協定中的額外位元(資料/命令或是d/cx)係用於在 P “莫式之中來辨識後面的8位元為命令或是資料攔位。 k可此有助於從一已部分完成的命令引數傳輸中恢復。舉 例來說,倘若在傳輸影像資料至部分顯示記憶體時發生主 機中斷的話此情況便可能會出現。倘若運用TSI協定的話, I此會終止一處理中交易並且中止剩餘資料的傳輸。接 “在處理°亥中斷之後’藉由將該交易視為和命令不同的 資料傳輸’剩餘的資料便可被發送至部分顯示記憶體而不 需要重新送出命令以及先前所發送的資料。或者,倘若使 用SPI協定的話,只要該L〇SSI晶片選擇(sp 一 csx)訊號和 63 200912875 時脈訊號(SP—CLK)保持在它們 能會服務一中斷訊號並且中正資料傳η ’ :便仍然可 夠重新開始為止。 、’ @ ’直到資料傳輪能 器二=記=塊係用來儲存用於局部刷新該顯示 d二:可在部分模式之中當作唯-視頻來源; :者其内容亦可在阿爾法模式之 摻配(或是疊置在該外來視 減頻貝枓進仃 六'夕由. 术祝頸貝枓之上)。當運作在部分模 工 寺,系統功率會大幅地下降,或#么* 士 、 控制器可能會被關Π, 因為該系統中的視頻 八題〜關閉。於此模式之中,影像資料會從該部 : 己憶體之中被讀取並且用來刷新該顯示器。所有的 二1新時序都係從内部振逢器處所推知的,因 何的外部視頻訊號。在阿爾法模式之中,該等; 己U體内合可旎會當作疊置在該外來視頻資料之上 六明文字或是邊界。其亦可摻配該部分顯示記憶體的内 —:為該視頻貝料增加全彩標識以及其它效果。該部分 j τ。己隐體含冑23M⑼位元的記憶體。此尺寸足以顯示 一二x32() # 3位元資料視窗,或者足以顯示在該部分顯 γ囪中内3的總像素乘以每一個像素之顏色深度方面為 /的任何尺寸。在暫存器存取模式之中,影像資料應該 =將資料寫A RAM_PQRT暫存器之中而以格柵順序串 L入°亥部分顯不記憶體之中,如後面的章節中所述。在
才S· V I 、二 中’記憶體寫入命令係用來發送影像資料給該 部分顯示記憶體。 於。卩分模式期間,像素資料會從部分顯示記憶體處被 64 200912875 讀取並且被顯示在如圖1 1中所示的—矩形部分顯示視窗 之中。此視窗外面的區域會完全空白,以便最小化功率。 該等空白區域的顏色會規定在部分模式邊界顏色暫存器之 中。該格棚必疋係始於起始列與起始行。其會先遞增行, 因此’该格柵會先從左至右並且接著從上至下被填充。 受到支撐的部分顯示視窗顏色深度包含1位元、3位 兀、12位元、以及18位元。在命令模式之中,顏色深度 係透過PM顏色設定命令(EEh運算碼)來設定。在暫存器 存取模式之中,部分顯示視窗顏色深度係受控於 BITS—PER_PIXEL暫存器。部分顯示視窗的最大尺寸和部 分顯示記憶體中的位元數量有關並且和顏色深度設定值有 關。β亥为顯不§己憶體能夠為1位元顏色深度運算填充— 整的32〇χ560螢幕,填充76,800個3位元像素(舉例來說, 24〇χ32〇χ3位元視窗),填充19,200個12位元像素(舉例來 說,120x160x12位元視窗)’以及在18位元顏色深度運算 中填充12,800個(128x100x18位元視窗)。經由使用擴增特 點便可在兩個維度中倍增該部分顯示視窗的視窗尺寸。為 最大化每一個顏色深度可使用的記憶體,該影像資料會依 據顏色深度設定值被封裝至部分顯示記憶體之中。接著 當其被讀出用於進行部分顯示刷新時,其便會被解除封穿 成目别的顏色深度設定值。所以,搞若該部分顯示視窗的 尺寸或顏色深度改變的話,便會利用對應於該等新視窗< 定值的已更新影像資料來重新載入該部分顯示記憶體。= 分模式顏色深度設定值和LoSSI介面上的像素資料封梦 65 200912875 間還會具有如圖5中所示的關係。 像素增大功能可讓儲存在部分顯示記憶體中的外來視 頻或影像資料在x維度與y維度中被擴增2倍。依此方式, 單一像素會被映射至一 2x2的像素叢之中。 被發送的像素的數量會對應於全部位元組的數量。據 此’可π會發运仿真像素(d_y pixel),只要被發送的像 素的總數不超過記憶體的容量即可。較佳的係,部分顯示 兄憶體的字組尺寸係固定的。為有效地使用部分顯示記憶 體中的可用位元,像素資料會被封裝成固定的記憶體字組 W 4填滿該記憶體字組的所有位元以前,外來像素資 料並不會被寫入記憶體之中。所以,可能必須在資料串流 的末端填補額外的位元,俾使該資料Μ % 倍數的位元。 時序控制器方塊會產生用以將資料載入源極驅動器之 、:控制該顯示器之掃描所需要的時序訊號。該顯示器 下面二種模式的其中一者之中:正常模式、部分 =、或是阿爾法模式。在正常模式之中,顯示掃描時序 在、攸Μ訊號和PCLK訊號以及該視頻資料串流之中所產 的。被顯示的資料則係從該視頻資料串流之#所 分模式之中,顯示器會使用晶片上振盡器方塊作 ^源而由該時序控制器方塊來自行刷新。被發送至 器的資料係讀取自該内部部分顯示記憶體。在阿爾 號=之中,顯不掃描時序同樣係從DE訊號和PCLK訊 "戶斤產生的’而取自該視頻串流的資料則會被顯示在 66 200912875 月景之中。此外,資料會從該内部部分顯示記憶體處被讀 取並且^顯示在如景中的部分顯示視窗之中。於此視窗 内,前景與背景可能會以下面四種比例中其中一者被摻 配.25/◦ A景+ 75%背景;50。/◦前景+ 5〇%背景;1〇〇%前景; 或是透明前景(OSD功能)。 f «亥時序控制器方塊會被設計成用以介接LTps/CGs玻 璃的眾多組態:單相或雙相垂直時脈供應;水平掃描的rgb 或RGB子像素定序;時序脈衝寬度和不重疊時間,它們可 以暫存③來進仃調整用以最佳化顯示器趨穩效能;透過暫 存器設定值來㈣的玻璃訊號的極性和相彳立;以及由暫存 器設定值來控制的玻璃上的假線(dummy Une)的各種組態 相關聯的垂直時序關係。 柄序控制益方塊具有十個輸出,它們會被設計成用 以控制顯示刷新和掃描。位準移位器方塊會實施該此訊號 的邏輯位準轉換,俾使它們能夠正確地介接該等玻璃控制 輸入。该4位準移位器訊號的輸出電壓從VSSG至V 。 共有3個輸出(GP〇J)、GP〇上Gp〇」),其訊號:
依於GPO暫存哭沾机a杜 a W 的5又疋值而改變。當處於睡眠狀態中時, 所有的位準移位器輸出均會被驅動至G N D。 DC-DC轉㈣方塊會提供—額外的 XDON。通常,去v b 夕证翰出 田Vdddc出現時,XD0N會處於Vssg位準。 保右_以然被中斷的話,XDQN便會立刻變成v
準。因為在VDDg節點和v ^ DDG XD0N將會在 SSG即點上有外^電谷,所以, DDDC被中斷之後保持在VDDG位準處—段短 67 200912875 暫的時間。因此,該玻璃可以可靠地使用XD〇N作為—栌 制訊號,用以在突然功率中斷時來放電該玻璃上的所有^ 點。 晶片上振盪器會產生一 13.5MHz的内部時脈訊號 (OSC)。S亥OSC訊號係在部分模式期間以及在特定命令序 列(例如關機序列)期間作為該時序控制器方塊的時脈源 源極驅動器方塊會將接收自MPL介面或部分顯示記憶 體的數位影像轉換成用於驅動該玻璃上之源極線所需要的 類比電壓。該源極驅動器方塊係由320條驅動通道所組成。 每一條驅動通道均會接收一像素的RGB資料並且在同步於 玻璃多工器選擇訊號(CKH1至3)的一時間多工序列中對紅 色、綠色、以及藍色資料實施D/A轉換。每一個線時間内 的RGB資料的轉換序列係取決於SCAN暫存器設定值。 SCAN[ 1 ]暫存器位元係控制源極驅動器方塊的資料載入方 向S0_>S319或是S319今S0方向。對於玻璃上的像素/線 少於320條通道的顯示應用來說,COL_OFFSET暫存器可 用來規定哪些輪出有作用以及哪些輸出不會被該應用用 到。這能夠有助於該驅動器和該玻璃有作用區之間的源極 線扇出區域。CQL—QFFSET會配合SCAN⑴設定值來規定。 倘若載入方向被設為S0 + S319方向的話,那麼,該 COL_OFFSET便會被稱為s〇輸出。倘若載入方向被設為 S319"^S〇方向的話’那麼,該COL_OFFSET便會被稱為S319 輸出。源極驅動器DAC的電壓轉換特徵曲線係取決於由 4瑪•考方塊所產生的64個伽瑪參考電壓。該源極驅動 68 200912875 器輸出的驅動強度亦可透過GAMMA一CFG 1 [4:0]暫存器位 元來程式化用以最佳化趨穩與功率效能。 有四條固有伽瑪曲線可用於該等64個參考電壓。談等 固有曲線可用來達成模組使用者的各種目標。其中—種目 標可能係達到匹配各家模組供應商的光學效能。其甚至可 用以最佳化一給定供應商的不同顏色通道的個別曲線形 狀。於該些情況中,可以針對每一家模組供應商的破璃特 徵來最佳化該等四個曲線選項而且正確曲線與設定值之選 擇會併入於SLEEP_〇UT命令之中。於此情況中並不會用 到GAMMA_SET命令,因為其它的選項會針對不同的模組 供應商而被最佳化。使用多個固有曲線設定值的另—項理 由可能係為-給定的模組提供多個伽瑪特徵值(舉例來說, ΓΓ、1·8、2.2、2·5),^最佳化各種觀看條件和應用 的於此情況中,可能會透過伽瑪設定命令或是經由 :瑪暫存器設定值的直接暫存器存取來選擇該等各種曲 線。 現在參考圖19Α與19Β, m ^ , 1刃刀別係在選出最密切 配所希特徵的固有曲線之後之 正固有曲後形壯技这 此的負固有曲線形狀及 η 田使用伽瑪暫存器設定值 I取佳化曲線形狀,用以更為 φ ^ , 配所希的特徵。該些圖式 中的形狀和伽瑪標籤僅係為達 暫存哭办、 巧運解釋的目的。GAMMA CFG[7] 位兀會判斷該些四個形狀中复中^ β ^ ώ 有二鉻拓a、s 4 八中—者是否適用於所 不同的曲绩要為每—條顏色通道選出 丨」的曲綠或調替設定僧士 疋值相同的固有形狀可用於具有不 69 200912875 ,同最佳化設定值(參見下面的最佳化設定值討論)的綠色曲 線和藍色曲線,或者亦可為每—條顏色通道選出不同的固 有形狀和最佳化設定值。對一給定的顏色通道來說,相同 的固有曲線形狀會用於兩種驅動極性。 參考圖20,根據圖中所示的四條固有伽瑪曲線的公式 可以產生複數個數值。參考圖21,透過範圍調整DAC(亦 稱為範圍DAC)來設定末端點的電壓數值(v〇與V63)以及 三個分接點的電壓數值(V7、V24、以及V56)便可最佳化 所選定的固有曲線形狀。根據一範例實施例,雖然正負兩 個驅動極性會使用相同的固有曲線形狀;不過,正極性伽 瑪曲線的設定值和負極性伽瑪曲線的設定值並不相依。 VO、V7、V24、V56、以及V63的電壓係取決於Vgr參考 電壓,其可經過VDD一ADJ[7:5]暫存器位元和伽瑪參考暫 存器的s周整用以匹配曲線動態範圍。在VDD-ADJ暫存器 中的VDDA和VGR的設定值的決定方式應該如下··使用 預設的關係,依據VcomH、VcomA、V〇+、或是V63_的最 ( 正數值來計算必要的VGR設定值;以及從vgr、vddgr、 VSSGR的最大數值加上操作電壓餘裕(〇perating v〇丨 headroom)來計算VddA的數值。 參考圖22,伽瑪參考方塊的架構可施行成如圖所示(為 簡化起見,圖中僅顯示紅色通道的範圍DAC最佳化暫存 器)。DRIVE P〇LARITY訊號係由時序控制器提供並且會 完成下面兩件事情:選擇每一種顏色(圖中並未顯示綠色暫 存器和藍色暫存器)的負驅動極性或正驅動極性的調整數 200912875 值;以及選擇D/A轉換器的正確輸出電壓數值。對負驅動 極性來說’ V。的D/A將會產生一接近接地的電壓,而v63 的D/A則會產生一接近VGR的電壓(圖1 9A)。對正驅動極 性來說,V〇的D/A將會產生一接近VGR的電壓,而V63的 D/A則會產生一接近接地的電壓(圖19B)。倘若 GAMMA—CFG1 [7]=0的話’那麼,該等RGB選擇訊號將會 選擇對應於該紅色通道的數值。倘若GAMMA_CFG1[7;1 = 1 的話,那麼,來自該時序控制器的該等RGB選擇訊號將會 根據CKH1時脈、CKH2時脈、和CKH3時脈以及RGB/BGR 選擇位元(SCAN[7]及SCAN[0])來選擇紅色伽瑪值、綠色 伽瑪值、以及藍色伽瑪值。 參考圖 23’DC VC0M 或 AC VC0M 驅動可由 VCOM_ADJ[7] 暫存器位元來選擇。AC VCOM驅動技術會運用兩個器件 接腳以及一外部耦合電容器。於此模式之中,VCOMA_VCS 接腳(觸墊1)的功能係輸出VCOMA訊號給該耦合電容器。 第二器件接腳,VCOMH_VCOM接腳(觸墊2),的功能係 用來在波形的高位準時間期間建立VC0M節點的dc數值。 AC VC0M模式係藉由設定VCOM_ADJ[7] = l來選擇。VC0M AC 訊號會在VCOMA_VCS觸墊處被提供。此訊號的振幅係由 VCS_ADJ暫存器來設定。 VCOMH—VCOM輸出係用來鉗止VC0M高位準,而且 應該直接被連接至該玻璃的VC0M線。倘若VCOM_ADJ[6]=0 的話,此高位準係由 VCOM_ADJ[5:0]=來決定。倘若 VCOM_ADJ[6] = l的話,此高位準便會由被連接至該 71 200912875 VCOM—ADJ 接腳的一外部電壓來調整。該等 VCOMH_VCOM觸墊應該直接被連接至該玻璃的、(:⑽輸 入,而該等VCOMA_VCS觸墊則應該經由一大型電容器被 連接至該玻璃的VC0M輸入。 於時間期間,觸墊l(VCOMA_VCS訊號)會被驅動 至電壓VC0MA而觸墊2(VCOMH_VCOM訊號)則會被驅動至 電壓VC0MH。因此,該玻璃的VC0M電壓會等於vcomh’而 外部電容器將會被充電至電壓Vc〇MH-VCC)MA。於時間t2期 間,觸墊1會被驅動至接地而觸墊2則為浮動。因為該外 部電容器會維持被充電至電壓V comh_Vcoma ’所以’觸墊 2 上的電壓(該玻璃的VC0M訊號)同樣會等於VC0Mh_VC0MA。 因此’被施加至該玻璃的Ve〇M電壓將會在Vc〇MH和 Vcomh_Vcoma之間擺盡。 DC VC0M模式係藉由設定VCOM_ADJ[7]=0來選擇。 於此情況中,該玻璃的DC VC0M電壓係由VCOMH_VCOM 輸出來提供。該玻璃的CST0RE電壓(VCS)係由VCOMA_VCS 輪出來提供。VCOMA_VCS的DC位準係由VCS_ADJ暫存 器來設定。 藉由改變VCOM_ADJ[5:0]暫存器或是藉由改變被連接 至VCOM—ADJ接腳的外部電壓來設定VCOMH—VCOM位 準會最小化閃爍現象。倘若使用暫存器方法的話,便應該 在 EEPROM中的 Sleep Out初始化設定檔之中併入 VCOM_ADJ暫存器的最佳數值,俾使該暫存器必定會在開 機序列期間被設為該最佳數值。或者,倘若在該器件的運 72 200912875 作中使用到多條伽瑪曲線和Vc〇M設定值的話,那麼便可 能會在合宜的伽瑪設定命令設定檔中併輸入該最佳的 VCOM—ADJ設定值。依此方式,便可以針對每一次的伽瑪 曲線選擇來獨立地最佳化閃爍現象。 雖然本文已經參考特殊實施例說明過本發明;不過, 熟習本技術的人士便會瞭解,仍可在不脫離本發明的範疇 下進行各種變更並且可以等效元件來取代本發明的元件。 此外’亦可在不脫離本發明的範疇下修改本發明之教示内 容的特殊情況或材料。 所以,本文的用意並非要將本發明限制於本發明之最 佳貫行模式所揭示的特殊實施例,更確切地說,本發明將 涵蓋落在隨附申請專利範圍之範疇與精神内的所有實施 例0 【圖式簡單說明】 請注意·’圖1至12及13至17會在圖式中針對它們個 別的元件運用獨立的元件符號集。據此,雖然可能會出現 部分重複…,圖式元件的所有參考說明均應該會在内 文之中獲得理解。 圖1A所示的係根據本發明—實施例,從—主處理器 至—矩陣型顯示㈣直接視頻資料連接的方塊圖。 圖1B所示的係根據本發明另—實施例,經由一行動 象素鏈路(Mobile Pixel Link, 至該續干器的“绝 MPL)"面從該主處理器 ‘·、、員不器的-串列編碼視頻資料連接的方塊圖。 73 200912875 圖2所示的係根據本發明一實施例的顯示驅動器的方 塊圖。 圖3所示的係圖2的LoSSI介面的運作。 圖4所示的係圖1B的MPL介面的方塊圖。 圖5所示的係根據本發明一實施例的ram資料的五 種組態的示意圖。 圖6 A與6B所示的係根據本發明一實施例’併入圖2 的RAM的運作。
圖7A、7B、7C與7D所示的係根據本發明一實施例, 用於圖2的DE學習元件的運作。 圖8所示的係根據本發明一實施例,用於圖2的de 學習元件的運作中所涉及的訊號時序圖。 圖9所示的係根據本發明一實施例,用於圖2的 *翫元件的運作中所涉及的進一步訊號的時序圖。 圖10A與l〇B所示的係根據本發明一實施例涉及圖2 的阿爾法摻配元件的運作。 圖1 運作在一 影像的顯 1所示的係根據本發明一實施例,當一顯示驅動器 部分模式(partial mode)之中時在一視窗内具有— 示器。 ^ 圖 運作, 作。 12所示的係根據本發明一實施例的電源關閉模式的 終止視頻模式的運作,以及顯示視頻時間逾期的運 圖 圖 13所示的係源極驅動器方塊的部分方塊 14所示的係源極驅動器方塊之中的輪出 圖。 通道的電路 74 200912875 圖。 圖15A所示的係源極驅動器方塊 的電路圖。 、伽瑪產生電路 圖15B所示的係伽瑪產生電路的一 — 代實施例。 圖况所示的係伽瑪產生電路的另1代實施^ 素。圖所示的係如何在三位元模式之中封裝複數個像 圖17所示的係一示範性伽瑪曲線的關係圖。 圖18所示的係根據本發明_實施例,用於顯示視頻的 一視頻顯示驅動器系統的商用實施例的方塊圖。 圖19A與19B所示的分別係可能的負伽瑪極性曲線及 正伽瑪極性曲線。 圖20A與20B所示的係根據本發明一實施例的伽瑪曲 線的數值表。 圖2 1所示的係根據本發明一實施例的伽瑪曲線調整的 示意圖。 圖22所示的係根據本發明一實施例的伽瑪基準架構的 方塊圖。 圖23所示的係根據本發明一實施例的AC Vc〇M電路 的方塊圖。 【主要元件符號說明】 圖 1 -12 主處理器 75 30 200912875 32 顯示電路板 34 矩陣型顯示器 36 顯示驅動器 38 匯流排 40 匯流排 42 匯流排 44 匯流排 46 重置線 4 8 視頻傳輸時序訊號線 50 行動像素鏈路介面電路 54 三線高速串列資料匯流排 56 行動像素鏈路電源關閉訊號線 70 電源供應器 72 時序與控制方塊 74 暫存器
76 EEPROM 78 低速串列介面 80 部分記憶體資料封裝器
82 記憶體RAM 84 部分記憶體資料格式化器 86 線 90 視頻介面 92 DE學習方塊 94 視頻多工器方塊 76 200912875 96 98 100 102 104 106 108 110 112 130 132 134 136 138 140 142 144 146 148 270 272 274 276 擴增、混色、及/或截捨方塊 阿爾法摻配方塊 輸出通道 伽瑪參考方塊 匯流排 匯流排
Vcom驅動器方塊 匯流排 匯流排 行動像素鍵路編碼器電路系統 匯流排 匯流排 線 匯流排 匯流排 線驅動器和接收器 編碼器組態串列介面 線 暫存器 DE訊號錯誤 DE訊號錯誤 DE訊號錯誤 垂直空白週期 顯示器 77 600 200912875 602 顯示影像 604 視窗 606 起始行 608 結束行 610 起始列 612 結束列 614 邊界 616 背景顏色區 618 圖 13-17 商標或標識區 100 源極驅動器電路方塊 200 輸出通道方塊 300 伽瑪產生器電路方塊 400.0 輸出通道 400.1 輸出通道 400.2 輸出通道 400.η 輸出通道 202 匯流排 204 匯流排 205 位址匯流排 208.0 位址解碼器 208.1 位址解碼器 208.η 位址解碼器 110 第一鎖存器列 78 200912875 120 第二鎖存器列 13.1 暫存器 13.2 暫存器 13.3 暫存器 RS 選擇訊號 GS 選擇訊號 BS 選擇訊號 50 三態緩衝器 70 位準移位器 70.0 位準移位器 70.1 位準移位器 70.2 位準移位器 70.n 位準移位器 60 解碼器 60.0 解碼器 60.1 解碼器 60.2 解碼器 60.n 解碼器 250 64線輸出匯流排 252 線 253 線 61.0 3至1類比多工器 61.1 3至1類比多工器 61.2 3至1類比多工器 79 200912875 6 1 .η 3至1類比多工器 62.0 運算放大器 62.1 運算放大器 62.2 運算放大器 62.η 運算放大器 20.0 觸墊 20.1 觸墊 20.2 觸墊 20.η 觸墊 30R 玻璃解多工器 30G 玻璃解多工器 30Β 玻璃解多工器 40.0R 薄膜傳導電晶體 40.0G 薄膜傳導電晶體 40.ΟΒ 薄膜傳導電晶體 40.1R 薄膜傳導電晶體 40.1G 薄膜傳導電晶體 40.1Β 薄膜傳導電晶體 40.nR 薄膜傳導電晶體 40.nG 薄膜傳導電晶體 40.ηΒ 薄膜傳導電晶體 CKH1 時脈線 CKH2 時脈線 CKH3 時脈線 80 200912875
300A 伽瑪產生器電路 300B 伽瑪產生器電路 300C 伽瑪產生器電路 301 電壓 302 電壓 310.0 參考電壓輸出 310.63 參考電壓輸出 320 4至1類比多工器 330 參考電阻器串 340 多工器 341 多工器 350 範圍放大器 35 1 範圍放大器 352 範圍放大器 353 範圍放大器 354 範圍放大器 355 範圍放大器 358 放大器 359 放大器 370 範圍DAC 371 範圍DAC 372 範圍DAC 373 範圍DAC 374 範圍DAC 81 200912875 375 範圍 DAC 376 範圍 DAC 377 範圍 DAC 378 範圍 DAC 379 範圍 DAC 390 輸入範圍電阻器串 391 顏色暫存器 392 顏色暫存器 394 顏色暫存器 82

Claims (1)

  1. 200912875 十、申請專利範圍: 用在^視電壓產生器電路系統的裝置,用以提供使 見須訊號之伽瑪補償的複數個電壓,其包括. 第-輪入電極與第二輸入電運送ζ · 壓和第二輸入電壓; $送第-輸入電 輸入刀壓電路系統,其會被耦合在該— 與第二輸入電極之間並會 入… 二輸入雷厭w應於°亥尋第-輸入電壓與第 •壓來楗供複數個分割輸入電壓; 輸入電壓選擇電路系統, 1 路车絲廿首饭祸口至该輪入分壓電 路糸、先並且會回應於該等 入控制訊號來接徂、… 電壓和複數個輸 輪入電選定輸…,該等複數個選定 和該等複數個^ ^句會根據该等複數個輸入控制訊號 茨等複數個分割輸入電虔 分割輸入電壓有關; 選疋部分之中的-個別 輸出分塵電路系統,豆合 路系統^ 、被耦&至该輸入電壓選擇電 于、、先並且會回應於該等 -部分來楹徂、… 疋輸入電壓之中的至少 來鉸供複數個分割輸出電壓,·以及 路系選擇電路系統’其會被轉合至該輸出分麼電 出控制Sr應於該等複數個分割輪出電愿和複數個輸 輪出電壓之中 、輸出電壓,該等複數個選定 和該等禮Μ個、 根據該等複數個輸出控制訊號 分割輪出電壓有關。 尹―、疋部分之卡的一個別 2."請專利範圍第】項之1置,其尹: 83 200912875 該等第一輸入電壓和第 大小和最小輸入大小; 該等複數個分割輸入電 最小分割輸入電壓,其具有 輸入大小分別不會大於該最 小輸入大小; 二輪入電壓分別具有最大輸入 堡之中的最大分割輸入電壓和 攻大刀割輪入大小和最小分割 大輪入大小並且不會小於該最 該等複數個分割輸入電壓之 v ^ 1<中的每一個剩餘分割輸入 電壓具有位於該等最大分丨龄_ 手取大刀dJ輸入大小和最小分割輸入大小 之間的個別大小; 該等複數個分割輸出電壓之中的最大分割輸出電壓和 最小分割輸出電壓,其具有最大分割輪出大小和最小分割 輸出大小分別不會大於該最大分割輸入大小並且不會小於 該最小分割輸入大小;以及 該等複數個分割輸出電壓之中的每—個剩餘分割輸出 電壓具有位於該等最大分割輪出大小和最小分割輸出大小 之間的個別大小。 3.如申請專利範圍帛i項之裝置,其中,該輸入分壓 電路系統包括一電阻性分壓器電路。 4·如申請專利範圍第1項之裝置,其中: 該輸入電壓選擇電路系統包括數位至類比轉換電路系 統; 該等複數個分割輸入電壓包括複數個類比參考電壓; 該等複數個輸入控制訊號包括複數個數位訊號;以及 該等複數個選定輸入電壓包括複數個選定類比電壓 84 200912875 它們會根據該等複數個數位訊號和該等複數個類比參考電 壓之中的一選定部分相關。 5 ·如申請專利範圍第1項之裝置,其中: 該輸入電壓選擇電路系統包括類比訊號多工器電路系 統; 該等複數個分割輸入電壓包括複數個類比輸入電壓; 該等複數個輸入控制訊號包括複數個數位訊號;以及 。亥#複數個選定輸入電壓包括複數個多工類比電壓, 它們會根據該等複數個數位訊號對應於該等複數個類比輸 入電壓之中的一選定部分。 6.—種包含電壓產生器電路系統的裝置,用以提供使 用在一視頻訊號之伽瑪補償的複數個電壓,其包括: 第一輸入電極與第二輸入電極,用以運送第一輸入電 壓和第二輸入電壓; 輸入分壓電路系統,其會被耦合在該等第一輸入電極 與第一輸入電極之間並且會回應於該等第一輸入電壓與第 二輸入電壓來提供複數個分割輸入電壓; 輸入電壓選擇電路系統’其會被耦合至該輸入分壓電 路系統並且會回應於該等複數個分割輸入電壓和複數個輸 入控制Λ號來提供複數個選定輸入電壓,該等複數個選定 輸入電壓之中的每一者均會根據該等複數個輸入控制訊號 和該等複數個分割輸人電壓之中—選定部分之中的一個別 刀。m人電壓有關,其中,該等複數個選定輸人電壓包含; 最大選定輸入電壓和最小選定輸入電壓,它們具有最 85 200912875 大選疋輪入大小和最小選定輸入大小,以及 或多個中間選定輸入電壓,它們具有位於該等最大 &疋輸入大小和最小選定輸入大小之間的個別大小;以及 輸出令壓電路系統,其會被耦合至該輸入電壓選擇電 路系、先並且會回應於該等複數個選定輸入電壓來提供複數 個分割輪出電壓。 7·—種包含電壓產生器電路系統的裝置,用以提供使 用在具有多個顏色深度的視頻訊號之伽瑪補償的多重複 數個電壓,其包括: 第—輪入電極與第二輸入電極,用以運送第一輪入電 壓和第二輪入電壓; —輸入分壓電路系統,其會被耦合在該等第一輸入電極 第輸入電極之間並且會回應於該等第一輸入電壓與第 二輸入電壓來提供複數個分割輸入電壓; 輸入電壓選擇電路系統,其會被耦合至該輪入分壓電 路系統並且會回應於該等複數個分割輸入電壓和複數個輸 入控制讯號,根據該等複數個輸入控制訊號以彼此互斥的 方式來提供第一複數個選定輸入電壓和第二複數個選定輸 入電壓,該等複數個選定輸入電壓之中的每—者分別和該 等複數個分割輸入電壓之中的第一選定部分和第二選定部 分之中的個別分割輸入電壓有關,其中, 該等第一複數個選定輸入電壓包含最大選定輸入電壓 和取小選定輸入電壓,它們分別具有最大選定輸入大小和 取小選定輸入大小,以及一或多個中間選定輸入電壓,它 86 200912875 們具有位於該等最大選定輸入大小和最小選定輸入大小之 間的個別大小,以及 該等第二複數個選定輸入電壓包含該等最大選定輸入 電壓、最小選定輸入電壓、以及一或多個中間選定輸入電 壓之中的第一選定輸入電壓和第二選定輸入電壓;以及 輸出分壓電路系統’,其會被耦合至該輸入電壓選擇電 路系統並且會回應於該等第一複數個選定輸入電壓和第二 複數個選定輸入電壓來分別提供第一複數個分割輸出電壓 和第二複數個分割輸出電壓。 Η"一、圖式: 如次頁。 87
TW097120188A 2007-06-01 2008-05-30 Video display driver with gamma control TW200912875A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US93291007P 2007-06-01 2007-06-01
US12/128,169 US20080303767A1 (en) 2007-06-01 2008-05-28 Video display driver with gamma control

Publications (1)

Publication Number Publication Date
TW200912875A true TW200912875A (en) 2009-03-16

Family

ID=40094092

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097120188A TW200912875A (en) 2007-06-01 2008-05-30 Video display driver with gamma control

Country Status (6)

Country Link
US (3) US20080303767A1 (zh)
JP (1) JP2009009123A (zh)
KR (2) KR20090031343A (zh)
DE (1) DE102008025914A1 (zh)
TW (1) TW200912875A (zh)
WO (1) WO2008150858A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI413077B (zh) * 2009-05-05 2013-10-21 Au Optronics Corp 影像顯示器

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080303767A1 (en) * 2007-06-01 2008-12-11 National Semiconductor Corporation Video display driver with gamma control
US9886899B2 (en) * 2011-05-17 2018-02-06 Ignis Innovation Inc. Pixel Circuits for AMOLED displays
US20130009980A1 (en) * 2011-07-07 2013-01-10 Ati Technologies Ulc Viewing-focus oriented image processing
US8847864B2 (en) * 2011-11-24 2014-09-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Color flat display panel and corresponding color flat display device having gamma reference voltages for red, green and blue colors
KR20130078224A (ko) * 2011-12-30 2013-07-10 주식회사 실리콘웍스 프로그래머블 감마보정회로 및 상기 회로를 포함하는 소스구동 집적회로
US9691360B2 (en) * 2012-02-21 2017-06-27 Apple Inc. Alpha channel power savings in graphics unit
TWI470608B (zh) * 2012-08-20 2015-01-21 Innocom Tech Shenzhen Co Ltd 資料驅動器之解多工裝置、液晶顯示系統以及該資料驅動器之解多工驅動方法
KR101965790B1 (ko) * 2012-12-21 2019-04-04 엘지디스플레이 주식회사 유기 발광 디스플레이 장치의 센싱 방법, 센싱 데이터 및 보상 데이터 전송 방법
CN104185194A (zh) * 2013-05-24 2014-12-03 鸿富锦精密工业(深圳)有限公司 无线信号的控制电路
KR102070707B1 (ko) 2013-05-27 2020-01-30 삼성디스플레이 주식회사 표시 장치
TWI485693B (zh) * 2013-06-17 2015-05-21 Novatek Microelectronics Corp 源極驅動器
US9652060B2 (en) * 2013-06-28 2017-05-16 Synaptics Incorporated Low-latency touch feedback
US9183800B2 (en) * 2013-07-22 2015-11-10 Shenzhen China Star Optoelectronics Technology Co., Ltd Liquid crystal device and the driven method thereof
US20150042669A1 (en) * 2013-08-08 2015-02-12 Nvidia Corporation Rotating displayed content on an electronic device
JP5924370B2 (ja) * 2014-05-23 2016-05-25 トヨタ自動車株式会社 映像表示装置、映像切替装置、及び映像表示方法
CN104318903B (zh) * 2014-11-19 2018-05-18 京东方科技集团股份有限公司 驱动电源、像素单元驱动电路和有机发光显示器
KR102270430B1 (ko) * 2014-12-02 2021-06-30 삼성디스플레이 주식회사 표시 장치
US9805693B2 (en) * 2014-12-04 2017-10-31 Samsung Display Co., Ltd. Relay-based bidirectional display interface
KR102332136B1 (ko) * 2015-02-24 2021-11-29 삼성전자 주식회사 다수의 프로세서들을 가지는 전자장치에서 디스플레이 제어 방법 및 장치
KR102261962B1 (ko) 2015-07-21 2021-06-07 삼성전자주식회사 디스플레이 구동 장치, 이를 포함하는 디스플레이 장치 및 시스템
US9830032B2 (en) * 2015-07-31 2017-11-28 Synaptics Incorporated Adaptive low power VCOM mode
CN105096801B (zh) * 2015-08-14 2017-07-11 京东方科技集团股份有限公司 显示单元、显示面板及其驱动方法和显示装置
KR102371971B1 (ko) * 2015-09-15 2022-03-11 삼성디스플레이 주식회사 구동칩 및 이를 포함하는 표시 장치
KR102562645B1 (ko) * 2016-05-20 2023-08-02 삼성전자주식회사 휘도에 따른 디스플레이 구동 방법과, 이를 지원하는 디스플레이 구동 회로 및 전자 장치
JP2017219586A (ja) * 2016-06-03 2017-12-14 株式会社ジャパンディスプレイ 信号供給回路及び表示装置
CN106782371B (zh) * 2016-12-20 2018-01-19 惠科股份有限公司 液晶显示器件及其液晶显示面板的驱动方法
TWI618047B (zh) * 2017-01-20 2018-03-11 Chipone Technology Beijing Co Ltd Amoled顯示面板的驅動電路
TWI619108B (zh) * 2017-01-25 2018-03-21 達意科技股份有限公司 電子紙顯示器裝置
CN108346410B (zh) 2017-01-25 2019-12-24 元太科技工业股份有限公司 电子纸显示器装置
CN107680556B (zh) * 2017-11-03 2019-08-02 深圳市华星光电半导体显示技术有限公司 一种显示器节能方法、装置及显示器
CN108447436B (zh) * 2018-03-30 2019-08-09 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置
TWI671726B (zh) * 2018-08-22 2019-09-11 友達光電股份有限公司 顯示裝置及其調整方法
US11011095B2 (en) * 2018-08-31 2021-05-18 Chongqing Hkc Optoelectronics Technology Co., Ltd. Display panel, and image control device and method thereof
US10902791B2 (en) * 2019-01-16 2021-01-26 Novatek Microelectronics Corp. Method of controlling source driver and related display system
EP3949384B1 (en) * 2019-04-18 2023-10-25 Huawei Technologies Co., Ltd. Multifocal display device and method
US11320295B2 (en) * 2019-04-26 2022-05-03 Festo Se & Co. Kg Dosing unit and method for dosing a liquid
KR102665454B1 (ko) 2020-02-26 2024-05-09 삼성전자주식회사 디스플레이 패널 구동 장치, 소스 드라이버 및 이를 포함한 디스플레이 장치
US11195493B2 (en) * 2020-05-11 2021-12-07 Synaptics Incorporated Compensation driving for long horizontal blank
KR20220092133A (ko) * 2020-12-24 2022-07-01 엘지디스플레이 주식회사 듀얼 데이터배선을 포함하는 표시장치 및 그 구동방법
US20210118393A1 (en) * 2020-12-26 2021-04-22 Intel Corporation Low power display refresh during semi-active workloads
KR20220094668A (ko) * 2020-12-29 2022-07-06 엘지디스플레이 주식회사 먹스를 포함하는 표시장치 및 그 구동방법
US11545072B2 (en) * 2021-06-08 2023-01-03 Huizhou China Star Optoelectronics Display Co., Ltd. Driving device of display panel and display device
EP4367659A1 (en) * 2021-09-03 2024-05-15 HYPHY USA Inc. Spread-spectrum video transport integration with display drivers
US11689210B2 (en) * 2021-10-29 2023-06-27 Texas Instruments Incorporated Methods and apparatus to calibrate a dual-residue pipeline analog to digital converter
US11769468B2 (en) 2022-01-19 2023-09-26 Hyphy Usa Inc. Spread-spectrum video transport integration with timing controller
US11842671B2 (en) * 2022-03-07 2023-12-12 Hyphy Usa Inc. Spread-spectrum video transport source driver integration with display panel
TWI824881B (zh) * 2022-12-14 2023-12-01 大陸商北京歐錸德微電子技術有限公司 基於多伽馬曲線的圖像增強電路、顯示驅動晶片、平面顯示裝置及資訊處理裝置

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0654908A1 (en) * 1993-11-22 1995-05-24 Eastman Kodak Company Piecewise-linear gamma corrected analog to digital conversion system
KR100251151B1 (ko) 1997-08-25 2000-04-15 구자홍 디스플레이소자의비선형특성보정장치및그보정방법
JP3813463B2 (ja) * 2000-07-24 2006-08-23 シャープ株式会社 液晶表示装置の駆動回路及びそれを用いた液晶表示装置並びにその液晶表示装置を用いた電子機器
JP4062876B2 (ja) * 2000-12-06 2008-03-19 ソニー株式会社 アクティブマトリクス型表示装置およびこれを用いた携帯端末
KR100505502B1 (ko) * 2000-12-30 2005-07-29 매그나칩 반도체 유한회사 감마 보정 기능을 갖는 아날로그-디지탈 컨버터
JP2002366112A (ja) * 2001-06-07 2002-12-20 Hitachi Ltd 液晶駆動装置及び液晶表示装置
JP3758580B2 (ja) * 2002-01-31 2006-03-22 松下電器産業株式会社 液晶駆動回路
JP3661651B2 (ja) * 2002-02-08 2005-06-15 セイコーエプソン株式会社 基準電圧発生回路、表示駆動回路及び表示装置
JP3807321B2 (ja) * 2002-02-08 2006-08-09 セイコーエプソン株式会社 基準電圧発生回路、表示駆動回路、表示装置及び基準電圧発生方法
JP2004085806A (ja) * 2002-08-26 2004-03-18 Nec Yamagata Ltd 表示パネルの駆動装置
US7268790B1 (en) * 2002-08-29 2007-09-11 National Semiconductor Corporation Display system with framestore and stochastic dithering
KR100889234B1 (ko) * 2002-12-16 2009-03-16 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
JP2004354625A (ja) * 2003-05-28 2004-12-16 Renesas Technology Corp 自発光表示装置及び自発光表示用駆動回路
JP2005202057A (ja) * 2004-01-14 2005-07-28 Toshiba Matsushita Display Technology Co Ltd ガンマ補正回路
JP4263153B2 (ja) * 2004-01-30 2009-05-13 Necエレクトロニクス株式会社 表示装置、表示装置の駆動回路およびその駆動回路用半導体デバイス
JP4201193B2 (ja) * 2004-03-17 2008-12-24 ローム株式会社 ガンマ補正回路及びそれを備える表示装置
JP4364742B2 (ja) 2004-07-21 2009-11-18 株式会社ルネサステクノロジ 表示駆動装置
KR100588745B1 (ko) * 2004-07-30 2006-06-12 매그나칩 반도체 유한회사 액정표시장치의 소스 드라이버
JP4371006B2 (ja) * 2004-08-17 2009-11-25 セイコーエプソン株式会社 ソースドライバ及び電気光学装置
JP4738867B2 (ja) * 2004-10-22 2011-08-03 ルネサスエレクトロニクス株式会社 表示装置用駆動装置
US20070001974A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP2007012869A (ja) * 2005-06-30 2007-01-18 Seiko Epson Corp 集積回路装置及び電子機器
KR101160835B1 (ko) * 2005-07-20 2012-06-28 삼성전자주식회사 표시 장치의 구동 장치
JP2007072365A (ja) * 2005-09-09 2007-03-22 Renesas Technology Corp 表示装置用駆動装置
TWI298860B (en) * 2005-10-24 2008-07-11 Novatek Microelectronics Corp Apparatus for driving display panel and digital-to-analog converter thereof
KR100725976B1 (ko) * 2005-12-27 2007-06-08 삼성전자주식회사 감마 조정회로 및 감마 조정방법
KR100748319B1 (ko) * 2006-03-29 2007-08-09 삼성에스디아이 주식회사 유기발광표시장치 및 그의 구동방법
TWI352333B (en) * 2006-05-02 2011-11-11 Chimei Innolux Corp Gray scale circuit and the method thereof
JP4779875B2 (ja) * 2006-08-24 2011-09-28 ソニー株式会社 ディジタル−アナログ変換器および映像表示装置
US7372387B2 (en) * 2006-09-01 2008-05-13 Texas Instruments Incorporated Digital-to-analog converter with triode region transistors in resistor/switch network
US8072394B2 (en) 2007-06-01 2011-12-06 National Semiconductor Corporation Video display driver with data enable learning
US20080303767A1 (en) * 2007-06-01 2008-12-11 National Semiconductor Corporation Video display driver with gamma control
US20080303836A1 (en) 2007-06-01 2008-12-11 National Semiconductor Corporation Video display driver with partial memory control

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI413077B (zh) * 2009-05-05 2013-10-21 Au Optronics Corp 影像顯示器

Also Published As

Publication number Publication date
KR20090031343A (ko) 2009-03-25
WO2008150858A1 (en) 2008-12-11
DE102008025914A1 (de) 2009-04-16
US20160163277A1 (en) 2016-06-09
US20080303767A1 (en) 2008-12-11
JP2009009123A (ja) 2009-01-15
US9264682B2 (en) 2016-02-16
KR20100135980A (ko) 2010-12-27
US20130021229A1 (en) 2013-01-24
US10311825B2 (en) 2019-06-04
KR101034533B1 (ko) 2011-05-12

Similar Documents

Publication Publication Date Title
TW200912875A (en) Video display driver with gamma control
KR100993813B1 (ko) 데이터 인에이블 습득을 갖춘 비디오 디스플레이 드라이버
US20080303836A1 (en) Video display driver with partial memory control
US8373729B2 (en) Kickback compensation techniques
EP1736959B1 (en) Apparatus and method for driving image display device
JP2002123232A (ja) 液晶表示装置のガンマ電圧及びビデオデータの修正装置および方法
CN112102770B (zh) 驱动芯片、显示屏和显示装置
JP4822131B2 (ja) デジタル・アナログ変換器及び表示装置の駆動方法
WO2008042545A2 (en) Reducing power consumption associated with high bias currents in systems that drive or otherwise control displays
US20080088611A1 (en) Driving apparatus and driving method for display device
TWI352333B (en) Gray scale circuit and the method thereof
KR20110089730A (ko) 단일 칩 디스플레이 구동회로, 이를 포함하는 디스플레이 장치 및 디스플레이 시스템
US20180182329A1 (en) Data Independent Charge Sharing for Display Panel Systems
US20150170594A1 (en) Data driver and display device using the same
JP2003195828A (ja) 表示装置、情報処理装置、表示方法、プログラム、及び記録媒体
KR102358534B1 (ko) 게이트 구동부, 표시장치 및 이의 구동방법
KR101771254B1 (ko) 액정표시장치
US9728153B2 (en) Display system and method using set/reset pixels
TWI402794B (zh) 顯示裝置及驅動裝置及其驅動方法
KR20070079486A (ko) 구동 장치 및 이를 포함하는 표시 장치
TW526456B (en) Multi-level signaling data transfer system and method for matrix type display
Ma et al. Design for SOP AMOLED display panel
KR20100060201A (ko) 액정표시장치 및 그의 구동방법
TW200912865A (en) Timing controller and liquid crystal display using same
KR20080083946A (ko) 표시 장치